KR100833176B1 - 착탈가능 전자회로 카드들의 모듈들간의 효율적 접속 - Google Patents

착탈가능 전자회로 카드들의 모듈들간의 효율적 접속 Download PDF

Info

Publication number
KR100833176B1
KR100833176B1 KR1020067011355A KR20067011355A KR100833176B1 KR 100833176 B1 KR100833176 B1 KR 100833176B1 KR 1020067011355 A KR1020067011355 A KR 1020067011355A KR 20067011355 A KR20067011355 A KR 20067011355A KR 100833176 B1 KR100833176 B1 KR 100833176B1
Authority
KR
South Korea
Prior art keywords
card
controller
electronic circuit
host
circuit card
Prior art date
Application number
KR1020067011355A
Other languages
English (en)
Other versions
KR20060121157A (ko
Inventor
요시 핀토
아비아드 제르
아미르 트수리
아셰 드루크
Original Assignee
쌘디스크 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쌘디스크 코포레이션 filed Critical 쌘디스크 코포레이션
Publication of KR20060121157A publication Critical patent/KR20060121157A/ko
Application granted granted Critical
Publication of KR100833176B1 publication Critical patent/KR100833176B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3804Memory card connected to a computer port directly or by means of a reader/writer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3814Wireless link with a computer system port

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Storage Device Security (AREA)
  • Credit Cards Or The Like (AREA)
  • Programmable Controllers (AREA)
  • Pinball Game Machines (AREA)
  • Communication Control (AREA)

Abstract

착탈가능 전자회로 카드는 호스트와는 독립적으로 각 모듈이 명령들 및 데이터를 교환할 수 있게 카드의 버스에 병렬로 접속된 복수의 모듈들을 구비한다. 본 발명의 제1 면에 따라서, 제어기-제어기 인터페이스에 의해 달성됨으로써 모듈들은 호스트와 용이하게 상호작용할 수 있다. 제1 세트의 실시예들에서, 모듈들은 단일 카드 상에 있고, 제2 세트의 실시예들에서 모듈들은 복수 카드들에 분산되어 있고 제1 카드는 호스트에 부착하고 그 외 카드들은 호스트에 직접이 아니라 제1 카드에 부착한다. 이들 모든 경우들에서, 호스트는 복수의 모듈들을 단일 모듈을 갖는 단일 카드로서 본다. 본 발명의 또 다른 면에서, 카드 혹은 카드들은 2이상의 프로토콜로 호스트와 통신할 수 있다.

Description

착탈가능 전자회로 카드들의 모듈들간의 효율적 접속{EFFICIENT CONNECTION BETWEEN MODULES OF REMOVABLE ELECTRONIC CIRCUIT CARDS}
이 발명은 일반적으로 착탈가능 전자회로 카드의 사용 및 구조에 관한 것으로, 특히 단일 카드 혹은 개개의 카드들에 카드 모듈들간의 접속들에 관한 것이다.
널리 보급되고 있는 각종의 시판중의 비휘발성 메모리 카드들은 극히 소형이고 서로 다른 기계적 및/또는 전기적 인터페이스들을 구비하고 있다. 예들은 본원의 양수인인, 캘리포니아, 서니베일의 SanDisk 사로부터 입수가능한 관계된 MMC(MultiMediaCard) 및 SD(Secure Digital)을 포함한다. ISO/IEC 7816 표준으로서 알려진 널리 구현되는 ISO(International Organization for Standardization) 및 IEC(International Commission)의 표준들에 따르는 그 외의 카드들이 있다.
MMC에 대한 물리적 및 전기적 명세들이, 캘리포니아, 쿠페르티노의 MMCA(MultiMediaCard Association)에 의해 수시로 업데이트되고 공포되는 "The MultiMediaCard System Specification"에 주어져 있다. 2000년 6월 및 2001년 6월의 이 명세의 버전들 2.11, 2.2 및 3.1을 각각 참조문헌으로서 여기 포함시킨다. 단일 카드에 128 메가바이트까지 다양한 저장용량을 갖는 MMC 제품들이 현재 SanDisk 사로부터 구입될 수 있다. 이들 제품들은 SanDisk 사에 의해 공포된, 2000년 4월의, "MultiMediaCard Product Manual", 개정 2에 기재되어 있고, 이를 참조 문헌으로 여기 포함시킨다. MMC 제품들의 전기적 동작의 어떤 면들이 Thomas N. Toombs 및 Micky Holtzman, Serial Nos. 09/185,649 및 09/186,064의 특허출원들 -둘 모두 1998년 11월 4일에 출원되고 SanDisk 사에 양도된- 에 기재되어 있다. 물리적 카드 구조 및 제조방법이 SanDisk 사에 양도된, 미국특허 6,040,622에 기재되어 있다. 이들 출원들 및 특허를 참조문헌으로 여기 포함시킨다.
새로운 SD 카드는 MMC 카드와 유사하고 추가의 메모리 칩을 수용하는 증가된 두께들을 제외하곤 동일 크기를 갖고 있다. 이들간에 주된 차이는 SD 카드가 카드와 호스트간에 보다 빠른 데이터 전송을 가능하게 하기 위해서 추가의 데이터 콘택들을 포함한다는 것이다. SD 카드의 이외의 다른 콘택들은 SD 카드를 받아들이게 설계된 소켓들이 MMC 카드도 받아들일 수 있게 MMC 카드의 콘택들과 동일하다. SD 카드와의 전기적 및 기능적 인터페이스는, 여기 참조문헌으로 포함시키는 2002년 2월 21일 공개된 Cedar, Micky Holtzman, 및 Yosi Pinto의 PCT 공개출원번호 02/15020에 기재된 바와 같이, SD 카드를 받아들이게 설계된 소켓들이 MMC 카드도 받아들이게 제작될 수 있게 또한 제작된다. SD 카드의 어떤 면들은 참조문헌으로 여기 포함시키는 2000년 8월 17일에 출원된 미국특허출원번호 09/641,023에 기재되어 있다. (SD 카드의 명세들은 SDA(SD Association)의 회원 회사들에게 입수될 수 있다).
ISO/IEC 7816에 따라 제작된 카드들은 다른 형상을 가지며, 다른 위치들에서 표면 콘택들과, MMC 및 SD 카드들과는 다른 전기적 인터페이스를 구비한다. ISO/IEC 7816 표준은 "Identification cards-Integrated Circuit(s) Cards with Contacts"라는 일반적인 타이틀을 갖고 있고, 1994년부터 2000년까지의 개개의 일자들의 파트들 1-10로 구성되어 있다. 이 표준 -이의 사본들은 스위스 제네바의 ISO/IEC로부터 입수할 수 있다- 을 참조문헌으로 여기 포함시킨다. ISO/IEC 7816 카드들은 데이터가 권한없이 읽혀지는 것을 극히 어렵게 혹은 불가능하게 하는 보안적 방식으로 데이터가 저장되어야 하는 애플리케이션들에서 특히 유용하다. 소형 ISO/IEC 7816 카드들은 다른 애플리케이션들 중에서도, 셀룰라 전화들에서 일반적으로 사용된다.
최근에, 서로 다른 기능들을 갖춘 복수의 모듈들을 호스트에 부착될 수 있게 하여주는 카드들이 기술되었다. 이들은, 참조문헌으로 여기 포함시키는 2000년 9월 1일 출원된 미국특허 출원 09/653,062에 기술된 바와 같은, 복수의 모듈들을 갖는 단일의 카드 및 몇 개의 카드들간에 모듈들이 분산된, 그러나 제1 카드는 호스트에 직접 부착되고 그 외 다른 카드들은 호스트에 직접은 아니고 제1 카드에 부착되는 카드들을 포함한다. 예를 들면, 모듈들은 메모리 모듈 및 입력-출력 모듈을 포함하고, 이들 모듈들은 단일의 조합카드 내에 있거나, 메모리 카드는 일측이 호스트에 부착되고 타측이 입력-출력 카드에 부착되게 설계된다. 이러한 멀티-모듈 카드들은 이들이 고속의 효율적인 편리한 방식으로 호스트와 협동할 수 있게 설계될 필요가 있다.
발명의 요약
그러므로, 본 발명은, 요약하여 일반적으로, 호스트와는 독립적으로 각 모듈이 명령들 및 데이터를 교환할 수 있게 카드의 버스에 병렬로 접속된 복수의 모듈 들을 구비한 착탈가능 전자회로 카드를 이용한다. 본 발명의 제1 면에 따라서, 제어기-제어기 인터페이스에 의해 달성됨으로써 모듈들은 호스트와 용이하게 상호작용할 수 있다. 제1 세트의 실시예들에서, 모듈들은 단일 카드 상에 있고, 제2 세트의 실시예들에서 모듈들은 복수 카드들에 분산되어 있고 제1 카드는 호스트에 부착하고 그 외 카드들은 호스트에 직접이 아니라 제1 카드에 부착한다. 이들 모든 경우들에서, 호스트는 복수의 모듈들을 단일 모듈을 갖는 단일 카드로서 본다. 본 발명의 또 다른 면에서, 카드(혹은 카드들)는 2이상의 프로토콜로 호스트와 통신할 수 있다.
실시예는 비휘발성 대량 저장 메모리를 가진 메모리 모듈 및 별도의 입력-출력 모듈을 구비한 SD형 착탈가능 전자회로 카드에 대해 기술한다. 모듈들 각각은 이들 자신의 제어기를 구비하고, 각각은 제어기들이 호스트와 명령들 및 데이터를 교환할 수 있게 하는 주 카드 버스(SD 버스)에 병렬로 접속된다. 통상적으로, 모듈들 각각은 상이한 한 세트의 리걸 명령들(legal commands)을 가질 것이며; 이들이 공통으로 몇 개의 명령들, 예를 들면 리셋 명령을 공유할 수 있다고 해도, 각각은 그 자신의 특정의 한 세트의 명령들을 가질 것이다. 버스에 제어기들의 이러한 병렬 접속을 용이하게 하기 위해서, 본 발명은 한 세트의 제어기-제어기 라인들을 도입한다. 실시예에서, SIP 프로토콜뿐만 아니라 SD 혹은 MMC 프로토콜을 다 이용할 수 있는 카드에 근거하여 3개의 이러한 라인이 사용된다. 이들 라인들은 한 제어기가 다른 제어기에게 버스 상의 데이터를 무시할 것을 알리게, 즉 인터럽트 명령을 발행할 적합한 시간임을 알릴 수 있게, 혹은 일리걸 명령들(illegal commands)에 관계되어 플래그들의 셋 및 클리어를 관리할 수 있게 한다. 본 발명이 다른 모듈이 부착될 수도, 부착되지 않을 수 있는 복수-카드 실시예에서 구현될 수도 있으므로, 이들은 또한 한 제어기가 다른 제어기에게 부착되어 활성화된 것을 알릴 수 있게 한다.
단일 카드 실시예에서, 모든 모듈들은 호스트에 부착할 수 있는 특정 표준에 따르는 단일 카드 내 내장된다. 복수-카드 실시예에서, 제1 카드(이를테면 메모리 카드)는 호스트에 부착될 수 있고, 또한 입력-출력 카드와 같은 하나 이상의 부가적 카드들의 부착을 위한 커넥터를 포함한다. 복수 카드 경우에, 주 카드 버스 및 제어기-제어기 인터페이스는 커넥터들의 인터페이스로 확장할 것이므로 제2 카드가 부착되었을 때 단일 카드 실시예와 동일하게 동작할 것이다.
본 실시예들은 다른 것들도 사용될 수 있긴 하나 복수의 프로토콜들, 특히 SD 혹은 MMC 및 SPI 프로토콜들로 호스트와 통신할 수 있는 모듈들에 대해 기술한다. 제어기-제어기 라인들은 어떤 프로토콜이 사용되는지에 의존하는 상이한 기능들을 구비할 수 있다. 제어기-제어기 라인들은 병렬 접속된 모듈들이 호스트에 의해 보았을 때 단일 실체로서 동작하게 하므로, SD 및 MMC 프로토콜들에서, 모듈들 모두는 공통의 상대적 카드 주소(RCA)를 공유하며 SPI 프로토콜에서 모듈들은 동일 칩 선택(CS) 신호에 모두 응답한다.
본 발명의 추가의 상세, 특징들 및 잇점들은 첨부한 도면에 따라 취하는 다음의 설명으로부터 명백할 것이다.
도 1a 및 도 1b는 각각 조합 카드 실시예 및 2 카드 실시예에서 비휘발성 메모리 모듈 및 입력-출력 모듈이 이용되는 시스템을 도시한 것이다.
도 2는 카드 및 카드가 삽입되는 시스템 소켓의 핀 할당을 도시한 것이다.
도 3은 조합 메모리/입력-출력 카드 구성의 블록도이다.
도 4a는 I/O 제어기가 메모리 제어기에게 호스트 데이터를 무시할 것을 알리는 SPI 모드에서의 라인 [A]을 사용하는 개략도이다.
도 4b는 메모리 제어기가 I/O 제어기에게 호스트 데이터를 무시할 것을 알리는 SPI 모드에서의 라인 [A]를 사용하는 개략도이다.
도 5는 SPI 모드에서 라인 [A]에 대한 버스 타이밍도이다.
도 6은 타이밍도 심볼들의 테이블이다.
도 7은 메모리 제어기가 I/O 제어기에게 유효한 인터럽트 기간들을 알리는 SP 모드에서의 라인 [A]를 사용하는 개략도이다.
도 8은 SD 와이드 버스 모드에서 라인 [A]에 대한 버스 타이밍도이다.
도 9는 제2 카드가 부착된 것을 제1 카드의 제어기에 알리기 위해 비-명령 응답 기간들에서 라인 [B]를 사용하는 개략도이다.
도 10a는 응답하고 있음을 I/O 제어기가 메모리 제어기에게 알리기 위해 라인 [B]를 사용하는 개략도이다.
도 10b는 응답하고 있음을 메모리 제어기가 I/O 제어기에게 알리기 위해 라인 [B]를 사용하는 개략도이다.
도 11은 라인 [B]에서의 감지 및 구동기간들에 대한 버스 타이밍도이다.
도 12는 다른 제어기에게 일리걸 명령 플래그를 셋 할 것을 알리기 위해 버스 [C]를 한 제어기가 어떻게 사용할 것인가에 대한 블록도이다.
도 13은 라인 [C]에서 리걸 명령이 이어지는 메모리 제어기에의 일리걸 명령에 대한 버스 타이밍도이다.
도 14는 카드 검출 로직을 제어하기 위해서 라인 [B]와 함께 사용되는 라인 [C]의 버스 타이밍도이다.
도 15는 버스 타이밍도의 테이블이다.
도 16은 SD 모드에서 제어라인 [A]의 타이밍도이다.
도 17은 SD 및 SPI 모드에서 라인들 [B, C], SPI 모드에서 라인 [A]의 타이밍도이다.
도 18은 SD 모드에서 라인 [A]에 대한 파라미터 테이블이다.
도 19는 SD 및 SPI 모드에서 라인들 [B, C], SPI 모드에서 라인 [A]의 파라미터 테이블이다.
도 20은 제어기-제어기 인터페이스에 대한 핀 설명도이다.
도 1a를 참조하면, 위에 배경기술에서 요약한 메모리 카드들과 같은 하나 이상의 유형들의 시판되는 착탈가능 전자 회로 카드가 사용자에 의해 삽입 및 제거될 수 있는 소켓(33)을 포함하는 호스트 전자 시스템(31)이 도시되었다. 소켓(33)은 호스트(31)에 내장되거나, 케이블 혹은 무선 수단에 의해 물리적으로 분리되고 연결될 수도 있다. 호스트(31)는 이러한 카드를 받아들이는 소켓(33)을 포함하는, 데 스크탑 혹은 노트북 형태의 개인용 컴퓨터일 수 있다. 이러한 카드 소켓을 내장한 호스트 시스템들의 다른 예들은 휴대 컴퓨터들, 개인용 오가나이저들, 그 외 PDA들, 셀룰라 전화들, 음악 플레이어들, 등과 같은 각종의 휴대 전자 디바이스들을 포함한다. 또한, 자동 라디오들 및 GPS(global position system) 수신기들 또한 이러한 메모리 카드 소켓을 구비할 수 있다. 본 발명의 개선들은 메모리 카드 소켓을 포함하는 광범하게 다양한 호스트 시스템에 적용될 수 있다.
여기 기술된 예들에서, SD 카드가 기술되나, 본 발명은 어떤 특정 유형의 착탈가능한 전자회로 카드에의 구현으로 한정되는 것은 아님을 알아야 할 것이다. 도 2에서, SD 카드(35) 및 메이팅 소켓(33)의 물리적 구성이 도시되었다. SD 카드는 형상이 사각형이고, 24 mm x 32 mm의 크기와, 2.1 mm의 두께와, 1.4mm 두께인 카드의 긴 변들을 따라 좁은 레일들(도 2엔 도시하지 않음)을 갖고 있다. 본 발명은 광범하게 다양한 크기들 중 하나를 갖는 카드에 구현될 수 있지만 길이가 51mm, 폭이 40mm 및 두께가 3mm 미만인 카드들에서도 높은 정도의 유용성을 갖는다.
SD 카드(35)는 9개의 표면 전기적 콘택들(10-18)을 구비한다. 콘택들(13, 14, 16)은 호스트 시스템 소켓(33)에 삽입되었을 때 파워(VSS, VDD, VSS2)에 연결된다. 카드 콘택(15)은 호스트로부터 클럭신호(CLK)를 수신한다. 콘택(12)은 호스트로부터 명령들(CMD)를 수신하여 응답들 및 상태신호들을 호스트에 다시 보낸다. 나머지 콘택들(10, 11, 17, 18)(DAT 2, DAT 3, DAT 0, DAT 1)는 비휘발성 메모리 내 저장을 위해 병렬로 데이터를 수신하고 메모리로부터 호스트로 병렬로 데이터를 보 낸다. 몇 개의 데이터 콘택트들이, 이를테면 단일 데이터 콘택(17)과 같이, 사용을 위해 선택될 수 있다. 카드와 호스트간의 최대 데이터 전송율은 사용되는 병렬 데이터 경로들의 수 및 최대 클럭율에 의해 제한된다. 배경기술에 기술한 MMC 카드는 유사한 콘택 레이아웃 및 인터페이스를 가지지만 데이터 핀들(10, 18)을 생략하고 콘택(11)을 사용하지 않으며 이는 예비로서 제공된다. MMC 카드는 동일 크기를 가지며 카드가 단지 1.4mm 두께이고 단일 데이터 콘택(17)을 갖는 것을 제외하고 SD 카드와 유사하게 동작한다. 카드(35)의 콘택들은 소켓(33)의 각각의 핀들(20-28)을 통해 이의 호스트 시스템에 접속된다. 본 발명과 호환되는 메모리 카드들의 다른 확장들은 참조문헌으로 여기 포함시키는 2001년 8월 2일 출원된 미국특허출원 09/924,185에 기재되어 있다.
본 발명은 이를테면 36으로 표시한 메모리 모듈 외에도, 입력-출력 모듈(37)을 포함하는 도 1a의 실시예의 카드(35)와 같은 착탈가능 전자회로 카드에 기초한다. 입력-출력 모듈(37)은 통신경로(41)를 통해 어떤 다른 시스템(39)과 직접 통신할 수 있다. 통신 경로(41)는 이를테면 적외 혹은 라디오 주파수 신호를 사용함에 의한 무선일 수 있고, 또는 유선접속을 포함할 수 있다. 유선들에 의한 것이라면, 카드(35)는 와이어들에 부착되는 플러그를 착탈가능하게 끼워넣기 위한 외부 소켓을 포함한다. 무선일 경우, 라디오 주파수 통신, 혹은 적외 방출기 및 검출기를 사용한다면, 적외 통신이 사용되고 있다면, 카드(35)는 이 내에 안테나를 포함한다. 라디오 주파수 데이터 통신을 위한 최근 표준이 블루투스 명세로서 공포되었으며, 이는 2000년 3월(62페이지에서 시작하는) 및 2000년 4월(58페이지에서 시작하는) Dr. Dobb's Journal 발행에 나타난 Wilson 및 Kronz의 두 개의 논문 "Inside Bluetooth Part I" 및 "Inside Bluetooth Part II"에 의해 논해져 있고, 이들 논문들을 참조문헌으로 여기 포함시킨다. 그외 다른 무선 방식들은 WiFi, 및 UWB(ultra-wideband) 기술들과 같은 802.11 프로토콜에 기반한 것들을 포함한다. 통신경로(41)로 데이터의 전송은 통상적으로 두 개의 방향들로 있을 것이지만 확실하게는 특정의 애플리케이션들에 대해선 한 방향으로 혹은 다른 한 방향으로 제한될 수 있다.
어떤 애플리케이션들에서, 입사되는 신호(41)는 외부 시스템(39)에게서 명백하게 발원하지 않을 수도 있다. 예를 들면, 입력-출력 모듈(37)은 카메라 모듈로서 기능하도록 카드에 일체화된 포토센서 혹은 렌즈를 내장할 수도 있을 것이다. 이 경우, 신호(41)는 입사하는 방사일 것이고 카드는 독립형 유닛을 형성할 것이며 케이블 혹은 안테나를 통해 호스트를 제외한 어떠한 실체와도 상호작용할 필요는 없을 것이다.
도 1a의 실시예에서, 입력-출력 모듈(37)을 포함하는 조합 카드(35)는 배경기술에 기술한 바와 같은 SD 메모리 카드에 기초하고 이와 호환한다. 이 호환성은 기계, 전기, 파워, 시그널링 및 소프트웨어를 포함한다. 조합 카드(35)의 의도는 이동 전자 디바이스들에게 낮은 파워 소비를 고속의 데이터 I/O에 제공하는 것이다. 기본 목적은 비-조합 카드 어웨어 호스트에 삽입된 조합 카드가 이 디바이스 혹은 이의 소프트웨어의 어떠한 물리적 손상이나 중단을 야기하지 않게 하는 것이다. 이 경우, I/O 모듈 기능은 간단히 무시될 것이다. 일단 조합 카드 어웨어 호스 트에 삽입되면, 카드의 검출은 일부 확장들을 가진, MMC 명세의 버전 2.11 혹은 미국특허출원 09/641,023 -이들은 위에 참조문헌으로 포함된 것임- 에 기술된 통상적 수단에 의한 것일 것이다. 이 상태에서, 조합카드는 아이들 상태가 되고 소량의 파워(1초에 평균 15mA)을 사용할 것이다. 호스트에 의한 카드의 정규 초기화 및 질의 동안, 카드는 자신을 조합 카드 디바이스로서 확인할 것이다. 그러면 호스트 소프트웨어는 터플(링크된 리스트) 포맷으로 카드 정보를 얻어 카드의 I/O 기능(들)이 활성화를 허용할 수 있는지를 판정할 것이다. 이 결정은 파워요건 혹은 전유 소프트웨어 드라이버들의 유용성과 같은 파라미터들에 기초할 것이다. 카드가 허용가능하다면, 파워를 완전히 올려 그에 내장된 I/O 및 기능(들)을 시작되게 할 것이다. 도 1a의 실시예의 동작에 관한 보다 상세한 것은 여기 참조문헌으로 포함시키는 2002년 11월 21일에 출원된 미국특허출원 10/302,009에 주어져 있다.
본 발명의 대안적인 실시예가 도 1b에 도시되었으며, 여기서 메모리 모듈 및 입력-출력 모듈들은 개별적 카드들 상에 있다. 대안적 실시예는 도 2에 36으로 나타낸 바와 같은 커넥터를 부가함으로써 메모리 카드(35)와 같은 메모리 카드를 수정하는 것을 포함하고, 수정된 카드는 도 1b에 35'로 표시하였다. 커넥터(36)는 2개의 카드들을 기계적 및 전기적으로 함께 결합하기 위해서 입력-출력 카드(37)의 메이팅 커넥터에 부착한다. 이러한 구성 하에서, 제2 카드(37)가 기능적으로 예에서 SD 혹은 SD IO 카드 표준과 같은 적합한 표준에 따를지라도, 제1 카드(35')가 물리적 어댑터로서도 작용할 수 있게 반드시 기계적으로 따를 필요는 없다. 입력-출력 카드(37)는 통신경로(41)를 통해 어떤 다른 시스템(39)과 직접 통신한다. 카 드간 부착의 기계적 면들을 포함하여 도 1b의 실시예의 동작에 관한 상세한 것은 참조문헌으로 여기 포함시키는 2000년 9월 1일에 출원된 미국특허출원 09/653,062에 주어져 있다.
다음의 논의의 대부분 뿐만 아니라, 도 1a 및 도 1b의 실시예들이 두 개의 모듈들, 구체적으로 메모리 모듈 및 입력-출력 모듈에 기초할지라도, 보다 일반적으로 도 1a에서처럼 단일 카드, 혹은 도 1b에서처럼, 복수의 카드들간에 분산된 보다 많은 모듈들이 있을 수 있다. 그러나, 어느 경우이든, 단지 하나의 카드만이 호스트에 부착될 것이다. 예를 들면, 도 1a의 35는 복수의 I/O 모듈들을 내포할 수 있고, 혹은 도 1b에서 카드(37)는 복수의 입력-출력 모듈들을 내포할 수 있고 혹은 35'은 부착된 복수의 입력-출력 카드들을 가질 수 있다. 일반적으로, 본 발명의 여러 가지 면들은 호스트에 접속된 단일 카드에 대해 기술한다. 카드는 카드 자체 내에 복수의 모듈들("콤보 카드")을 내포하거나 자체가 모듈들을 내포하는 하나 이상의 카드들을 카드를 통해 호스트에 접속시킬 것이다.
실시예들은 참조로 포함시킨 미국특허출원 09/186,064에 기술한 바와 같이, 카드(혹은 카드들)가 복수의 프로토콜들을 통해 호스트와 통신할 수 있는 경우에 대해 기술한다. 구체적으로, 이들은 MMC 혹은 SD(참조문헌으로 포함시킨 MMC 명세의 버전 2.11 혹은 미국특허출원 09/641,023에 기술되었음) 프로토콜 및 본 실시예에서 SPI 프로토콜일 것이다.
도 3은 적절한 SD 카드 표준들에 따르고 메모리 모듈 및 입력-출력 모듈을 구비한 조합카드(35)에 대한 실시예의 블록도이다. 메모리 모듈에서, 제어기(301) 만이 명백하게 도시되었고, 마찬가지로, 제어기(303)만이 I/O 모듈로 도시되었다. I/O 모듈(복수의 I/O 기능들을 내장할 수 있는)은 여기서는 선택된 특정 카드 유형과 함께 동작하게 설계되고 위의 참조문헌에 포함시킨 적절한 명세에 따른다. 또한 위에 논한 바와 같이, 포함시킨 참조문헌들에 기재된 바와 같이, 실시예는 SD 버스 및 SPI 버스 모드들을 다 지원하게 취해진다. 모듈들이 데이터 및 명령들을 호스트와 교환하게 하는 버스 구조가 331로 도시되었다. 특히, 버스는 SD 표준에 따르며 클럭라인(CLK), 명령라인(CMD), 데이터 라인들(DAT0-3), 및 Vdd와 Vss의 전원라인들을 포함한다. 두 개 카드 구현에 있어서, 점선 307은 호스트에 직접 연결하는 메모리 카드(35')와 메모리 카드에 연결하는 입력 출력 카드(37)간의 경계를 나타낸다. 버스(331)는 두 카드들을 통해 확장하여 두 제어기들에 연결한다.
다음의 논의의 범위는 주로 I/O 확장슬롯을 가진 SD 카드의 기능적 특징들을 관계된 전기적 타이밍 발행들과 함께 정의할 것이다. 도 3의 실시예에서, 메모리 제어기(301) 및 I/O 제어기(303) 둘 모두는 호스트와의 통신을 위해 동일 버스에 연결된다. 이에 따라 각 모듈은 호스트와 독립적으로 통신할 수 있을 것이지만, 호스트는 여전히 단일 카드만을 본다. 예시한 프로토콜들에 대해서, 이것은 단지 단일의 상대적 카드 주소(RCA)만이 SD 혹은 MMC 모드에서의 카드에 대해 정의되고, 카드(혹은 카드들)이 단일 모듈보다 더 많이 내장할지라도, 단지 단일의 칩 선택(CS) 신호만이 SPI모드에서의 카드에 대해 사용되는 결과로 된다. 호스트가 이에 병렬로 연결된 복수의 모듈들을 단일 카드로서 보게 하면서도 이들 복수의 모듈들의 동작이 용이하게 되게 하기 위해서 두 개의 제어기들간에 접속(333)이 구현된 다.
예시한 접속은 3개의 제어 라인들(A, B, C)을 가지며 이들을 통해서 제어기들은 호스트로부터 어떤 명령들 및 데이터가 어느 모듈용인가를 모듈들이 분류할 수 있게 신호들을 교환할 수 있다. 두 모듈들이 동일 상대적 카드 주소(RCA) 혹은 칩 선택(CS) 신호에 의해 호스트에 의해 확인될 때, 그러나, 많은 명령들이 단지 하나의 모듈에 특정한 것일 때, 제어라인들은 모듈들이 이들 호스트 상호작용들을 용이하게 할 수 있다. 예를 들면, 호스트가 I/O 모듈에 특정한 명령 및 이에 이어 어떤 데이터를 보낸다면, 메모리 모듈은 명령을 일리걸로서 해석할 것이다. 대신에, 제어라인들(333)은 명령이 일리걸이 아니고 I/O 모듈을 위한 것이고 메모리 모듈은 후속 데이터를 무시할 것임을 메모리 제어기(301)에 I/O 제어기(303)가 알리게 한다. 본 실시예에서, 대부분의 명령들은 한 모듈 혹은 다른 것에 특정한 것이고 몇 개의 명령들이 공통으로 공유되는 것으로 가정한다. 이러한 공통 명령들의 예들은 카드 리셋 명령, 전체로서 카드에 대해 RCA를 수립하는데 관계된 명령들, CS 신호들에 관계된 명령들, 및 호스트로부터 보았을 때 대부분의 독립적 모듈들이 단일 카드로서 기능하게 하는 그외의 명령들이다. 특허출원 10/302,009에 기술된 모듈들간의 DMA 유형의 전송들에 관계된 명령들 같은, 다른 명령들이 두 모듈들에 공통일 수도 있다.
라인 [A]부터 시작하여 인터페이스 제어라인들을 보다 상세히 기술한다. 라인 [A]은 도 3에서 INT_PER_IGNOR_DI로 표기되었고 통신이 SD 모드에 있는지 -이 경우 VALID MEMORY INTERRUPT PERIOD 라인으로서 기능한다-, 아니면 SPI 모드에 있 는지 -이 경우 IGNORE DI INPUTS 라인으로서 기능한다- 에 따라 2중의 기능을 갖는다. SPI 모드에서, 데이터 및 명령들/응답들은 CMD(현재는 데이터 인, 혹은 ID) 라인으로 들어오고 DAT0(현재는 데이터 아웃, 혹은 DO) 라인으로 나가는 직렬로 보내진다. 두 모듈들이 병렬로 연결될 때, 두 모듈들은 SD 버스(331)로 주시하고 있고 한 모듈에 보내진 데이터/명령들은 틀린 모듈에 의해 해석될 수도 있을 것이다. SIP 모드에서 라인 [A]는 다른 제어기에게 DI 입력을 무시할 것을 알리게 한 제어기에 의해 사용된다. 디폴트는 풀-업 모드로서 구현된다. 제어기들 중 하나(IO 혹은 메모리)에 의해 셋 된 "0"은 다른 제어기에게 DI 입력을 무시할 것을 알린다. 제어 라인 [A]에 대한 이유는 한 제어기에 보내졌던 데이터가 다른 제어기에 의해 명령으로서 해석될 수도 있기 때문이다. 두 제어기들은 동시에 데이터를 수신하지 않을 것이므로, 동일 제어 라인 [A]이 I/O에서 메모리로 그리고 메모리에서 I/O로 사용될 것이다.
도 4a는 I/O 제어기에서 메모리 제어기로 DI를 무시하는 지시에 대한 예이다. I/O 제어기는 DATA 수신이 이어질 명령을 수신하므로 I/O 제어기는 명령 응답의 마지막 비트 후에 라인 [A]을 제로 TARI 클럭들로 어서트(assert)하는 것을 시작한다. I/O 제어기는 마지막 비지 비트 후에 라인 [A] TABS 클럭들(도 5에 정의된)을 릴리스할 것이다. 메모리 제어기는 라인 [A] 상의 '로우(low)'를 감지하고 이제부터 메모리 제어기는 I/O 제어기가 라인 [A]를 릴리스할 때까지 DI 입력을 무시할 것이다.
도 4b는 메모리 제어기에서 I/O 제어기로 DI를 무시하는 지시에 대한 예이다. 메모리 제어기는 DATA 수신이 이어질 명령을 수신하므로 메모리 제어기는 명령 응답의 마지막 비트 후에 라인 [A]을 제로 TARI 클럭들로 어서트하는 것을 시작한다. 메모리 제어기는 마지막 비지 비트 후에 라인 [A] TABS 클럭들을 릴리스할 것이다. I/O 제어기는 라인 [A] 상의 '로우'를 감지하고 이제부터 I/O제어기는 메모리 제어기가 라인 [A]를 릴리스할 때까지 DI 입력을 무시할 것이다. SPI 모드에서 라인 [A] 버스 타이밍의 예가 도 5에 도시되었고, 도 6의 테이블 1에 타이밍도 심볼들이 정의되어 있다.
SD 모드에서, 라인 [A]는 도 7에 도시한 바와 같이 메모리 모듈에서 I/O 모듈로 VALID MEMORY INTERRUPT PERIOD 신호를 보내는데 사용된다. 이 신호는, I/O 모듈이 비-허용된 시간에 버스(331)로 호스트에 인터럽트를 보낸다면 이것이 메모리 모듈과 호스트간에 데이터가 교환되는 것을 코럽트(corrupt)할 수 있기 때문에, SD 버스 프로토콜에 따라 호스트에 인터럽트를 보내는 것이 I/O 제어기(303)에 허용됨을 나타낸다. I/O 제어기(303)는 호스트에 인터럽트를 보내기 전에 이 라인을 체크해야 한다. "1"은 유효 인터럽트 기간을 나타내고 "0"은 비-유효 인터럽트 기간을 나타낸다. 위에 포함시킨 여러 참조문헌들에 기술한 바와 같이, SPI 및 1-비트(혹은 협) SD 모드에서 Pin 8(DAT1)이 인터럽트 신호로서 사용된다. 4-비트(혹은 와이드) SD 모드에서 Pin 8(DAT1)은 데이터 전송들 및 인터럽트 신호용으로 사용된다. 라인 [A]는 4-비트 SD에서 동작하는 중에 Pin 8에서 버스 경합을 방지하는데 사용된다. 메모리에서 I/O 버스로의 라인 [A]의 표시는 다음과 같은 특별한 타이밍을 갖는다.
1) 1-비트(협) SD 모드에서, 라인 [A]는 항시 '하이(high)'이다.
2) 4-비트(와이드) SD 모드에서 인터럽트 기간은 라인 [A]가 '하이'로 간 후에 TAIP 클럭들을 시작할 것이다. 인터럽트 기간은 라인 [A]가 '로우'로 간 후에 TASE를 종료할 것이다. 첫 번째 2개의 클럭들에서 I/O 제어기는 '로우'를 구동할 것이며, 세 번째 클럭에서 I/O 제어기는 '하이'를 구동할 것이며, 네 번째 클럭에서 I/O 제어기는 인터럽트 신호를 구동하는 것을 중지할 것이다.
와이드 버스 SD 모드에서 독출명령을 위한 라인 [A] 버스 타이밍이 도 8에 도시되었다. 메모리 제어기는 4-비트 데이터 전송 모드에서 데이터 블록들 사이에 인터럽트 기간들을 지원하지 않는다.
라인 [B]를 도 3에서 CMD_RESP_IO_DET로 표기하였으며 라인 [B]는 디바이스가 명령 응답기간 내 있는지 -이 경우 명령 응답 표시 라인으로서 기능한다-, 아니면 명령 응답기간 내에 있는지 -이 경우 I/O 카드 검출라인으로서 기능한다- 에 따라 2 이상의 기능을 갖는다. 도 9에 개략적으로 도시한 바와 같이, 비-명령 응답기간들 동안에, 메모리 제어기는 라인 [B]에서 입력 모드에 있고, 이것은 I/O 카드가 있음을 나타내기 위해 I/O 제어기에 의해 사용된다. 물론, 단일 카드 실시예에서, I/O 모듈은 이것이 동일 카드 상에 있을 때 항시 존재할 것이지만, 모듈이 도 1b에서 37과 같은 별도의 카드 상에 있는 경우들에 있어선, 이것은 제2 카드(즉, 37)가 부착된 것을 호스트(즉, 35')에 직접 연결된 카드가 알게 한다. 그렇지 않고, 명령에 대해 버스(331) 상에 아무런 응답이 없다면, 카드(37)가 없었는지 여부, 혹은 제어기(303)가 단지 응답하지 않았는지 여부가 제어기(301)에게 명백하지 않을 것이다. I/O 카드의 제어기(303)는 명령의 끝 후에 몇 개의 클럭들까지는 명령의 마지막 비트 후의 하나의 클럭을 제외하고 항시 라인 [B]를 '로우'로 구동한다. 이 기간은 다음부턴 '응답 기간(response period)'이라 칭한다. I/O 카드가 연결되지 않은 경우에 라인은 풀-업된다. 한계 타이밍 문제들을 제거하기 위해서 메모리 제어기는 응답기간 종료 후의 몇 클럭들에서 라인 [B]를 I/O 카드 검출 표시로서 간주할 것이다.
명령 응답기간 동안, 라인 [B]는 응답하고 있고 다른 제어기는 응답할 필요가 없음을 다른 제어기에게 알리기 위해 한 제어기에 의해 사용된다. 이것은 시스템 버스에서 트래픽을 관리할 수 있게 하고 두 제어기들이 동시에 응답하지 않게 한다. 명령 응답 기간동안에, 라인 [B]는 명령이 SD 및 SPI 모드들에서 응답됨을 나타낸다. 디폴트에서, 메모리 및 I/O 제어기들은 입력 모드에 있다. 라인 [B]를 '로우'로 구동함으로써 제어기들 중 하나(I/O 혹은 메모리)에 의해 다른 제어기에게 구동 제어기가 명령 응답을 보내고 있음을 나타낸다. 이 프로세스를, I/O 제어기(303)가 응답하고 메모리 제어기(301)가 응답하는 것을 도 10a 및 도10b에 개략적으로 도시하였다. 도 11은 라인 [B]에서 감지기간 및 구동기간에 대한 타이밍도를 도시한 것이다.
호스트에 응답을 보내는 제어기는 응답 프로세스의 일부로서 이전에 셋 된 어떠한 에러 및 일리걸 명령 플래그들이든 클리어한다. 라인 [B]는 다른 제어기에게 그의 에러 및 일리걸 명령 플래그들을 클리어할 것을 알리므로, 이 정보는 두 개의 제어기들에 의해 공유될 수 있다. 실시예에서, 라인 [B] 표시는 4개 클럭들의 기간동안이고, 명령 응답의 시작 비트 전의 반 비트에서 시작한다(도 14 참조). I/O 제어기의 응답은, 명령의 종료 비트 후의 16비트까지 명령의 종료 비트 후의 2 클럭의 기간 내에 명령의 종료 비트 및 메모리 제어기의 응답 후의 32비트들이 시작할 수 있을 때까지, 명령의 종료 비트 후의 2클럭의 기간 내에 시작할 수 있다.
이하 기술되는 추가의 기능에서, 라인 [B]는 카드 검출 로직을 제어하기 위해서 라인 [C]와 함께 사용될 수 있다.
라인 [C]는 도 3에서 ILLEG_CMD로 표기되었고, SD 모드에서 사용되며, 2중의 기능을 갖는다. SD 명세에 따라서, 제어기에 일리걸 명령이 보내진다면, 다음 명령에서 명령은 이전 명령이 일리걸이었음을 나타낼 것이다. 일리걸 명령 플래그는 이 정보가 다음(리걸) 명령에서 보내질 수 있게 플래그를 셋 한다. 그러나, 이 다음 명령은 동일 모듈에 보내지지 않을 수 있으므로, 이 일리걸 명령 정보는 제어기들간에 공유될 필요가 있다. 예를 들면, 일리걸 명령은 메모리 모듈에의 명령일 수 있고, 반면 다음 리걸 명령은 선행 일리걸 명령에 대해 몰랐을 수도 있을 I/O 모듈에의 명령이다. 이 프로세스를 도 12에 개략적으로 도시하였다. (이 일리걸 명령 플래그의 클리어는 라인 [B]에 관하여 위에 기술되었다).
구체적으로, 디폴트에서, 메모리 제어기 및 I/O 제어기는 입력모드에 있다. 제어기들 중 하나가 일리걸 명령 수신을 검출하였을 때, 제어기는 일리걸 명령 플 래그를 셋 할 것이다. 라인 [C]는 다른 제어기에게 그의 일리걸 명령 플래그를 셋 하게 이를 알리기 위해서, 일리걸 명령의 마지막 비트 후에 '로우' TCEI 클럭들로 구동될 것이다. 제어기들 중 하나가 일리걸 명령 수신을 검출하였을 때 제어기는 라인 [C]를 체크할 것이며, 라인 [C]이 '하이'이면 제어기는 라인 [C]를 '로우'로 구동할 것이고, 라인 [C]이 '로우'이면(즉, 다른 제어기가 이미 라인 [C]를 구동하고 있다면 제어기는 라인을 구동하지 않을 것이다.
라인 [C]를 '로우'로 구동하는 제어기는 라인 [C]를 구동하는 것을 두 가지 시나리오들로 중지시킬 것이다.
1) 응답을 리걸 명령에 보내는 프로세스 중에, 제어기는 일리걸 명령 플래그를 클리어한다. 라인 [C]는 일리걸 명령 플래그가 클리어 되는 신호에 응답의 시작 비트 후에 TCRS 사이클들까지 리걸 명령의 수신 후에 릴리스된다. 도 13은 일리걸 명령을 수신하고 라인 [C]를 '로우'로 구동하는 것을 시작하는 메모리 제어기의 예이다. (도 13 및 도 14의 버스 타이밍 값들로서 도 15의 테이블 2에 나타내었음). 리걸 명령을 수신한 후에 메모리 제어기는 라인 [C]를 구동하는 것을 중지한다. 동일 프로세스가 일리걸 명령 후 리걸 명령을 수신하는 I/O 제어기에 의해 수행된다.
2) 일리걸 명령을 수신한 후에 제어기는 일리걸 명령 플래그를 셋 하고 라인 [C]를 '로우'로 구동한다. 다음 리걸 명령이 다른 제어기에 의해 허용되었다면, 다른 제어기는 일리걸 명령 및 에러 플래그들을 클리어할 것을 제1 제어기에 알리기기 위해서 라인 [B]를 '로우'로 구동할 것이다. 제1 제어기는 라인 [B]의 하강에지 후에 라인 [C]를 TCBS 클럭들에서 릴리스하고 에러 플래그를 클리어할 것이다. 도 14는 일리걸 명령을 수신하고 라인 [C]를 '로우'로 구동하는 것을 시작하는 메모리 제어기의 예이다. I/O 제어기에 의해 리걸 명령을 수신한 후에, I/O 제어기는 라인 [B]를 구동하는 것을 시작하고, 결과로서 메모리 제어기는 에러 플래그들을 클리어하고 라인 [C]를 구동하는 것을 중지한다. I/O 제어기에 보내졌던 일리걸 명령 후에 리걸 명령을 수신하는 메모리 제어기에 의해 동일 프로세스가 이어진다.
제어기 접속들에 대한 제어기의 전기적 특징들이 도 16-20에 상세히 기술되었다. 도 16은 SD 모드에서 제어라인 [A]의 타이밍도이고, 도 18의 테이블 3은 도 16의 각종 파라미터들을 제공한다. 도 17은 SD 및 SPI 모드에서 제어 라인들 [B,C], SIP 모드에서 라인 [A]의 타이밍도이고 도 19의 테이블 4는 도 17의 각종 파라미터들을 제공한다. 도 20은 제어기-제어기 인터페이스를 요약하는 핀 설명을 제공한다.
두 모듈들, 구체적으로 메모리 모듈 및 입력-출력 모듈의 경우에 대해 본 발명의 여러 가지 면들이 기술되었지만, 본 발명은 호스트에게는 여전히 단일 모듈 카드로서 보이면서 병렬로 시스템 버스에 제어기들이 독립적으로 연결된 다른 개수의 유형들의 모듈들로 확장한다. 또한, 이미 논한 바와 같이, 이들 모듈들은 단일 카드(도 1a와 같이) 내에 있을 수도 있고 복수의 카드들(도 1b와 같이)에 분산될 수도 있다. 복수 카드 실시예들에서, 시스템 버스(도 3의 331) 및 제어기-제어기 인터페이스(도 3의 333)는 카드-카드 접속으로 확장할 것이다. 또한, 본 발명은 도 1b와 같은 복수 카드 실시예에서, ~ 에 부착하는 카드에 제어기가 없는 경우들로 확장한다. 예를 들면, 도 3의 카드(35')에 제어기(301)가 없다면, 라인들 [A-C]는 카드(35)에서 Vss로 셋 된다. 이것은 호스트에 부착하기 위한 카드(37)의 어댑터로서 카드(35')가 작용할 수 있게 한다.
본 발명의 또 다른 한 세트의 면들에서, 카드 시스템은 복수의 프로토콜들로 동작할 수 있다. 보다 일반적으로 다수의 프로토콜들 혹은 단일의 프로토콜이 사용될 수 있을지라도 이러한 두 개의 프로토콜들에 대해 본 실시예를 기술한다. 프로토콜들은 위에 참조문헌에 포함된, MMC 명세의 버전 2.11 혹은 미국특허출원 09/641,023에 상세히 기술된 SD 혹은 MMC 프로토콜 및 SPI 프로토콜이다. 본 실시예 내에서, 메모리 제어기에 대한 요건들 및 여러 경우들에서 A, B, C 제어라인들의 용도에 대해 보다 상세히 설명한다. 동작 개념들을 명료하게 하기 위해서 I/O 제어기로부터의 요건도 기술한다.
SIP 모드에서, 물리적 명세에는 카드가 모들 명령들, 일리걸 명령들에 대해서도 응답할 것임이 정의되어 있다. 조합 메모리/입력-출력 카드에서, 메모리 제어기는 I/O에 특정한 명령들을 무시할 것이다. 마찬가지로, I/O 제어기는 메모리에 특정한 명령들을 무시할 것이다. 복수-카드 실시예들에서, IO 제어기가 연결되어 있지 않은 경우(라인 [B]로 검출됨), 메모리 제어기는 I/O에 관계된 명령들은 무시하지 않을 것이지만 대신 일리걸 명령들이 그에 보내질 것이라면 이들 명령들로서 응답할 것이다. SIP 모드에서, SD 물리적 명세서에는 CS가 어서트된 경우 카드가 DO 핀(DAT0)에 '하이'를 구동할 것임이 정의되어 있다. 복수-모듈 상황에서, 각 제 어기는 요구되었을 때만(즉, 명령에 응답하거나 데이터를 보내는) 그 자신의 DO의 출력을 활성화시킬 것이며 그렇지 않다면 입력 모드에 있게 될 것이다. 호스트는 명세에 기술된 바와 같이 라인을 하이로 유지할 것이다. 호스트의 관점에서, 카드/버스는 단일 모듈 카드에 대해 명세에 정의된 바와 동일하게 계속적으로 동작한다.
두 제어기들이 SD 버스에 병렬로 연결되었을 때, 한 제어기에 보내지는 데이터는 다른 제어기에 의한 명령으로서 해석될 수도 있다. 이러한 오역의 확률은 사이클 용장성 체크(CRC)가 사용되지 않는다면 훨씬 더 커지게 되는데, 이는 SPI 모드에선 리걸이다. (전술한 바와 같이, 예를 들면 참조된 MMC 명세에서, 바람직한 실시예에서, SD 버스로 전송되는 모든 SD 혹은 MMC 토큰은 CRC 비트들에 의해 보호되고, SPI 모드에 있어선, 신뢰성 있는 데이터 링크들로 구축된 시스템들이 CRC 생성 및 검증기능들을 구현하는데 필요한 하드웨어 혹은 펌웨어를 배제시킬 수 있게 하는 비-보호 모드가 사용가능하다). 이것이 메모리와 IO 제어기들간에 제어라인 [A]을 구비하는 이유이다. 본 실시예에서, 두 제어기들은 동시에 데이터를 수신하지 않을 것이며 동일 제어라인 [A]이 I/O 제어기에서 메모리오 그리고 메모리 제어기에서 I/O 제어기로 사용될 것이다. 각 측은 풀업 레지스터(resistor)가 다른 상태들에서 라인을 하이로 유지한 상태에서, 데이터 수신의 경우 라인을 어서트하게('로우') 구동할 것이다.
SPI 모드에 들어가기 위해서, 예를 들면 I/O 모듈이 CMD0와는 다른 리셋 명령을 갖고 있어 RESET 명령들이 메모리 및 I/O 제어기들에 있어 서로 다를 수 있을지라도 호스트는 I/O 모듈 및 메모리 모듈 둘 모두에 CMD0+(CS=0)을 보낸다. I/O 제어기는 SPI 모드에 들어갈 것이지만 CMDO 명령엔 응답하지 않을 것이다. 사이클 용장성 체크(CRC)를 턴 온 및 오프시키는 명령 CRC_ON_OFF은 이것이 메모리에 대해선 리걸 명령이기 때문에, I/O 제어기에 의해서가 아니라, 메모리 제어기에 의해 응답될 것이다. I/O 제어기는 이 명령을 확인하여 명령 인수에 따라 CRC 체크 기능을 활성화 혹은 비활성화할 것이다. 명령 CRC 에러가 검출된 경우( 및 CRC 검출이 활성화된 경우), 두 제어기들에서 에러 플래그가 셋 될 것이다. 두 카드들이 초기화된다면 이들 둘은 응답할 것이다. I/O 제어기는 메모리 제어기로부터의 응답이 I/O 제어기가 라인 [B]에 주시할 기간인 특정 개수, 즉 16개의 클럭들 내에 나타나지 않았을 경우에만 응답할 것이다. I/O 모듈이 주어진 기간동안 메모리 제어기로부터의 응답을 검출한다면, CRC 에러 플래그를 리셋만하고 스스로는 응답하지 않을 것이다. 마찬가지로, 제어기들 중 하나가 일리걸 명령을 검출한 경우, 일리걸 명령 응답으로 응답할 것이다.
SD 모드, 조합 메모리/입력-출력 카드에서, 메모리 제어기는 I/O에 특정한 명령들을 무시할 것이다. 반대로, I/O 제어기는 I/O 명령 클래스 외의 모든 명령들이 공통 명령들(이를테면 리셋(CMD0) 및 상대적 카드 주소(RCA) 및 칩 선택(CS)에 관계된 명령들)을 제외하고 모든 제어기들(클래스 9)에 공통이지 않으면, 이들 모든 명령들을 무시할 것이다. I/O 제어기가 연결되지 않은 경우(라인 [B]로 검출됨), 메모리 제어기는 I/O에 관계된 명령들을 무시하지 않을 것이다. 즉, 이에 일리걸 명령들이 보내진 것처럼 응답할 것이다.
메모리 제어기는 명령이 리걸일 때 상대적 카드 주소(RCA)를 확정하는 것에 관계된 명령들에 응답할 것이다. 이 경우 I/O 제어기는 CMD 라인 상의 적절한 명령 응답에 대해 '주시(listen)'할 것이다. 유효한 응답(올바른 CRC를 가진)이 한 세트의 다수의 클럭들 내에 검출된다면(그리고 명령이 I/O 제어기에 대해 리걸이면), I/O 제어기는 RCA를 채택할 것이다. 라인 [B]는 메모리 제어기가 응답중임을 I/O 제어기에 알릴 것이다.
메모리 제어기는 RCA 확정 명령이 리걸일 때 이 명령에 응답할 것이다. 이 경우 I/O 제어기는 CMD 라인 상의 명령 응답에 대해 '주시'할 것이다. 유효 응답(올바른 CRC를 가진)이 규정된 수의 클럭들 내에서 검출되면(그리고 명령이 I/O 제어기에 대해 일리걸이면), I/O 제어기는 RCA를 채택하지 않을 것이며, 일리걸 명령 플래그를 셋 하지 않을 것이다. 라인 [B]는 메모리 제어기가 응답하고 있음을 I/O 제어기에 알릴 것이다.
메모리 제어기가 RCA 확정 명령의 마지막 비트부터 허용된 응답 시간 내에 응답하지 않고, 명령이 I/O 제어기에 대해 리걸이라면, I/O 제어기는 응답할 것이다. 메모리 제어기는 CMD 라인 상의 응답에 대해 '주시'할 것이다. 유효한 RCA의 결과라면, I/O 제어기는 필요하다면 RCA를 채택할 것이다. 라인 [B]는 I/O 제어기가 응답함을 메모리 제어기에 알릴 것이다. 대신에 메모리 제어기가 허용 응답시간 내에 응답하지 않고 명령이 I/O 제어기에 대해 리걸이 아니면, I/O 제어기는 응답하지 않을 것이다. I/O 제어기는 일리걸 명령 플래그를 셋 할 것이며, 일리걸 명령이 검출되었음을 메모리 제어기에 알리기 위해 라인 [C]를 사용할 것이다.
모든 모듈들이 호스트에서 보았을 때 단일 카드로서 기능하게 되도록 이들 모듈들에 대해 공통인 칩 선택에 관계된 명령들(CMD7)에 대한 프로세스도 상대적 카드 주소를 확정하는데 사용된 명령들(CMD3)에 대한 전술한 바에 기술된 것과 유사하게 취급될 것이다.
호스트가 데이터를 메모리 모듈에/로부터 전송하고 있을 때, 인터럽트가 I/O 모듈로부터 발생할 수 있다. 유효 기간들 동안에만 인터럽트의 전송을 허용하기 위해서, 메모리 제어기는 메모리 인터럽트 기간을 I/O에 라인 [A]를 통해 알린다. 인터럽트 기간 표시는 기간이 매우 정확하게 될 수 있게, '실제(real)' 인터럽트 기간에 선행할 것이다. 이것은 I/O 제어기로의 메모리 제어기간 경로 지연(패드 지연들, 커넥터 지연들 등에 의한)에 대한 허용공차를 제공하기 위해 행해진다.
명령이 CRC 에러를 가질 때, 대응하는 에러 플래그가 두 제어기들에 셋 되고 어느 것도 응답하지 않을 것이다. SD 명세에 따라서, 다음 명령에 대한 응답은 카드의 다음 명령 응답에 대해 CRC 에러 비트 및 CRC 에러 플래그가 응답됨을 알린다. CRC 플래그는 1) 제어기가 CRC 에러로 응답하는 경우, 혹은 2) 응답기간들 동안에 제어기가 라인 [B]에서 카드 내 다른 제어기로부터의 명령 응답 표시를 검출한 경우에, 주어진 제어기에서 클리어될 것이다.
제어기들 중 하나에 의해 일리걸 명령이 검출되면, 이 제어기는 자신의 일리걸 명령 플래그를 셋 하고 응답하지 않는다. SD 명세에 따라서, 다음 명령에 대한 응답은 일리걸 명령 에러를 표시할 것이다. 그러므로, 다른 제어기는 이의 일리걸 플래그도 라인 [C]를 사용함으로써 셋 할 것이다. 일리걸 플래그가 세 된 제어기는 라인 [C]를 "0"으로 구동할 것이다. 다른 제어기는 "0"으로의 변경이 라인 [C]에서 검출된 경우 일리걸 플래그를 셋 할 것이다. 이어서, 두 제어기들은 CRC 에러의 경우에 대해 위에 기술된 바와 같이 행동한다. 일리걸 명령 플래그는 카드의 다음 명령 응답으로 응답된다. 1) 제어기가 일리걸 명령 플래그로 응답하거나, 2) 응답기간들 동안에 제어기가 라인 [B]에서 카드 내 다른 제어기로부터의 명령 응답표시를 검출한 경우, 일리걸 명령 플래그가 클리어된다. 두 카드들은 이들이 이들의 일리걸 명령 플래그를 클리어할 때는 언제나 입력 모드에 라인 [C] 구동기들을 셋 한다. 라인 [C]에 관한 제어기들 각각에 대한 한 세트 '룰(rules)'은 다음과 같이 요약할 수 있다.
a) 자신의 일리걸 플래그를 셋 한 경우(일리걸 명령이 수신된 후에) 라인 [C]를 '로우'로 어서트한다.
b) 자신의 일리걸 플래그를 클리어하였을 때 라인 [C]를 해제(de-assert)한다(입력 모드로 간다).
c) 일리걸 명령이 검출되었거나 라인 [C]에서 "1"에서 "0"으로 변경이 검출된 경우 일리걸 플래그를 셋 한다.
d) 일리걸 명령 플래그로 응답하거나(SD 모드에서 R1, R5 혹은 R6 혹은 SIP 모드에서 R1, R2, R3, 혹은 R5), 응답기간 동안 라인 [B]에서 CMD RESPOND를 검출한 경우 일리걸 플래그를 클리어한다.
본 발명의 여러 가지 면들이 구체적 실시예들에 관하여 기술되었으나, 첨부한 청구항들의 전체 범위 내에서 본 발명이 보호됨이 이해될 것이다.

Claims (58)

  1. 호스트 시스템에 접속가능한 전자회로 카드에 있어서,
    제1 제어기를 포함하는 제1 모듈;
    제2 제어기를 포함하는 제2 모듈;
    상기 제1 제어기 및 상기 제2 제어기 둘 모두에 병렬로 연결됨으로써 상기 카드가 상기 호스트에 연결되었을 때 상기 호스트와 상기 제1 및 제2 모듈들간에 데이터 및 명령들이 교환될 수 있게 하는 버스 구조; 및
    신호들을 교환하도록 상기 제1 제어기와 상기 제2 제어기간에 연결됨으로써 상기 호스트에게는 단일의 유닛으로서 나타나게 하면서 상기 두 개의 모듈들이 상기 호스트와는 독립적으로 상호작용할 수 있게 하는 하나 이상의 제어라인들을 포함하는, 전자회로 카드.
  2. 제1항에 있어서, 상기 모듈들 중 하나는 메모리 모듈인, 전자회로 카드.
  3. 제1항에 있어서, 상기 모듈들 중 하나는 입력-출력 모듈인, 전자회로 카드.
  4. 제1항에 있어서, 상기 카드는 기능적으로 그리고 기계적으로 SD 카드 표준, SD IO 카드 표준, 혹은 SD 카드 및 SD IO 카드 표준들 둘 모두에 따르는, 전자회로 카드.
  5. 제4항에 있어서, 상기 제어라인들의 수는 3개인, 전자회로 카드.
  6. 제1항에 있어서, 상기 모듈들은 복수의 프로토콜들로 상기 호스트와 상호작용할 수 있는, 전자회로 카드.
  7. 제6항에 있어서, 상기 복수의 프로토콜들은 SD 프로토콜을 포함하는, 전자회로 카드.
  8. 제6항에 있어서, 상기 복수의 프로토콜들은 SPI 프로토콜을 포함하는, 전자회로 카드.
  9. 제6항에 있어서, 상기 복수의 프로토콜들은 MMC 프로토콜을 포함하는, 전자회로 카드.
  10. 제1항에 있어서, 상기 버스 구조는 상기 SD 카드 및 SD IO 카드 표준들에 따르는, 전자회로 카드.
  11. 제1항에 있어서, 상기 명령들은 상기 모듈들 중 한 모듈에 의해서 허용될 수 있나 다른 모듈에는 허용될 수 없는 하나 이상의 명령들을 포함하는, 전자회로 카 드.
  12. 제1항에 있어서, 상기 카드는 상기 호스트에 접속되고, 두개의 상기 모듈 모두는 동일 상대적 카드 주소에 의해 확인되는, 전자회로 카드.
  13. 제1항에 있어서, 두개의 상기 모듈 모두는 동일 칩 선택 신호에 응답하는, 전자회로 카드.
  14. 제1항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 상기 버스구조 상의 데이터를 무시할 것을 알릴 수 있게 하는, 전자회로 카드.
  15. 제1항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 인터럽트 신호를 발행하기 위한 허용가능한 기간을 알릴 수 있게 하는, 전자회로 카드.
  16. 제1항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 일리걸 명령(illegal command)의 수신을 알릴 수 있게 하는, 전자회로 카드.
  17. 제16항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 일리걸 명령 플래그를 클리어할 수 있게 하는, 전자회로 카드.
  18. 제1항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 에러 플래그를 클리어할 것을 알릴 수 있게 하는, 전자회로 카드.
  19. 제1항에 있어서, 상기 제어라인들은 상기 제2 제어기가 상기 제1 제어기에게 상기 제1 제어기에 접속된 것을 알릴 수 있게 하는, 전자회로 카드.
  20. 제1항에 있어서, 상기 제어라인들의 수는 3인, 전자회로 카드.
  21. 전자회로 카드 시스템에 있어서,
    호스트에 접속할 수 있고, 제1 제어기를 포함하는 제1 카드;
    상기 제1 카드에 접속할 수 있고, 제2 제어기를 포함하는 제2 카드;
    상기 제1 및 제2 카드들이 접속될 때 상기 제1 제어기 및 상기 제2 제어기 둘 모두에 병렬로 연결됨으로써, 상기 두 카드들이 연결되고 상기 제1 카드가 상기 호스트에 연결되었을 때 상기 호스트와 상기 제1 및 제2 제어기들간에 데이터 및 명령들이 교환될 수 있게 하는 버스 구조; 및
    상기 제1 및 제2 카드들이 접속되었을 때 신호들을 교환하게 상기 제1 제어기와 상기 제2 제어기간에 연결됨으로써 상기 호스트에게는 단일의 유닛으로서 나타나게 하면서 상기 두 개의 카드들이 상기 호스트와는 독립적으로 상호작용할 수 있게 하는 하나 이상의 제어라인들을 포함하는, 전자회로 카드 시스템.
  22. 제21항에 있어서, 상기 카드들들 중 하나는 메모리 모듈을 내장한, 전자회로 카드 시스템.
  23. 제21항에 있어서, 상기 카드들 중 하나는 입력-출력 모듈을 내장한, 전자회로 카드 시스템.
  24. 제21항에 있어서, 상기 제1 카드는 기능적으로 그리고 기계적으로 SD 카드 표준, SD IO 카드 표준, 혹은 SD 카드 및 SD IO 카드 표준들 둘 모두에 따르는, 전자회로 카드 시스템.
  25. 제24항에 있어서, 상기 제어라인들의 수는 3개인, 전자회로 카드 시스템.
  26. 제21항에 있어서, 상기 제2 카드는 기능적으로 SD 카드 표준에 따르는, 전자회로 카드 시스템.
  27. 제21항에 있어서, 상기 제2 카드는 기능적으로 SD IO 카드 표준에 따르는, 전자회로 카드 시스템.
  28. 제21항에 있어서, 상기 카드들은 복수의 프로토콜들로 상기 호스트와 상호작 용할 수 있는, 전자회로 카드 시스템.
  29. 제28항에 있어서, 상기 복수의 프로토콜들은 SD 프로토콜을 포함하는, 전자회로 카드 시스템.
  30. 제28항에 있어서, 상기 복수의 프로토콜들은 SPI 프로토콜을 포함하는, 전자회로 카드 시스템.
  31. 제28항에 있어서, 상기 복수의 프로토콜들은 MMC 프로토콜을 포함하는, 전자회로 카드 시스템.
  32. 제21항에 있어서, 상기 버스 구조는 SD 카드 및 SD IO 카드 표준들에 따르는, 전자회로 카드 시스템.
  33. 제21항에 있어서, 상기 명령들은 상기 제어기들 중 한 제어기에 의해서 허용될 수 있고 다른 제어기에는 허용될 수 없는 하나 이상의 명령들을 포함하는, 전자회로 카드 시스템.
  34. 제21항에 있어서, 상기 제1 카드는 상기 호스트에 접속되고, 상기 제2 카드는 상기 제1 카드에 접속되고, 상기 두개의 카드 모두는 동일 상대적 카드 주소에 의해 확인되는, 전자회로 카드 시스템.
  35. 제21항에 있어서, 상기 두개의 카드 모두는 동일 칩 선택 신호에 응답하는, 전자회로 카드 시스템.
  36. 제21항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 상기 버스구조 상의 데이터를 무시할 것을 알릴 수 있게 하는, 전자회로 카드 시스템.
  37. 제21항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 인터럽트 신호를 발행하기 위한 허용가능한 기간을 알릴 수 있게 하는, 전자회로 카드 시스템.
  38. 제21항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 일리걸 명령의 수신을 알릴 수 있게 하는, 전자회로 카드 시스템.
  39. 제38항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기에게 일리걸 명령 플래그를 클리어할 수 있게 하는, 전자회로 카드 시스템.
  40. 제21항에 있어서, 상기 제어라인들은 상기 제어기들 중 하나가 다른 제어기 에게 에러 플래그를 클리어할 것을 알릴 수 있게 하는, 전자회로 카드 시스템.
  41. 제21항에 있어서, 상기 제어라인들은 상기 제2 제어기가 상기 제1 제어기에게 상기 제1 제어기에 접속된 것을 알릴 수 있게 하는, 전자회로 카드 시스템.
  42. 제21항에 있어서, 상기 제어라인들의 수는 3인, 전자회로 카드 시스템 .
  43. 호스트 시스템에 접속할 수 있는 제1 전자회로 카드에 있어서,
    제1 제어기를 포함하는 제1 모듈;
    제2 제어기를 포함하는 제2 카드를 구비한 제2 전자회로 카드의 부착을 위한 커넥터;
    병렬로 상기 제2 제어기를 연결하기 위해 상기 제1 제어기 및 상기 커넥터 둘 모두에 연결됨으로써, 상기 제1 카드가 상기 호스트 및 상기 제2 카드에 연결되었을 때 상기 호스트와 상기 제1 및 제2 모듈들간에 데이터 및 명령들이 교환될 수 있게 하는 버스 구조; 및
    신호들을 교환하게 상기 제2 제어기를 연결하기 위해 상기 제1 제어기와 상기 커넥터간에 연결됨으로써 상기 호스트에게는 단일의 유닛으로서 나타나게 하면서 상기 두 개의 모듈들이 상기 호스트와는 독립적으로 상호작용할 수 있게 하는 하나 이상의 제어라인들을 포함하는, 전자회로 카드.
  44. 제43항에 있어서, 상기 카드는 기능적으로 그리고 기계적으로 SD 카드 표준, SD IO 카드 표준, 혹은 SD 카드 및 SD IO 카드 표준들 둘 모두에 따르는, 전자회로 카드.
  45. 제43항에 있어서, 상기 제어라인들의 수는 3개인, 전자회로 카드.
  46. 제43항에 있어서, 상기 카드는 복수의 프로토콜들로 상기 호스트와 상호작용할 수 있는, 전자회로 카드.
  47. 제43항에 있어서, 상기 버스 구조는 상기 SD 카드 및 SD IO 카드 표준들에 따르는, 전자회로 카드.
  48. 제2 전자회로 카드에 접속할 수 있는 제1 전자회로 카드에 있어서,
    제1 제어기를 포함하는 제1 모듈;
    호스트 시스템에 접속가능하고 제2 제어기를 포함하는 제2 모듈을 구비한 제2 전자회로 카드의 부착을 위한 커넥터;
    병렬로 상기 제2 제어기를 연결하기 위해 상기 제1 제어기 및 상기 커넥터 둘 모두에 연결됨으로써, 상기 제1 카드가 상기 제2 카드에 접속되고 상기 제2 카드가 상기 호스트에 연결되었을 때 상기 호스트와 상기 제1 및 제2 모듈들간에 데이터 및 명령들이 교환될 수 있게 하는 버스 구조; 및
    신호들을 교환하게 상기 제2 제어기를 연결하기 위해 상기 제1 제어기와 상기 커넥터간에 연결됨으로써 상기 호스트에게는 단일의 유닛으로서 나타나게 하면서 상기 두 개의 모듈들이 상기 호스트와는 독립적으로 상호작용할 수 있게 하는 하나 이상의 제어라인들을 포함하는, 전자회로 카드.
  49. 제48항에 있어서, 상기 카드는 기능적으로 그리고 기계적으로 SD 카드 표준, SD IO 카드 표준, 혹은 SD 카드 및 SD IO 카드 표준들 둘 모두에 따르는, 전자회로 카드.
  50. 제49항에 있어서, 상기 카드는 기계적으로 SD 카드 표준에 따르는, 전자회로 카드.
  51. 제48항에 있어서, 상기 제어라인들의 수는 3개인, 전자회로 카드.
  52. 제48항에 있어서, 상기 카드는 복수의 프로토콜들로 상기 호스트와 상호작용할 수 있는, 전자회로 카드.
  53. 제48항에 있어서, 상기 버스 구조는 SD 카드 및 SD IO 카드 표준들에 따르는, 전자회로 카드.
  54. 시스템에 있어서,
    호스트;
    호스트 시스템에 접속할 수 있고, 제1 제어기를 포함하는 제1 모듈을 포함하는 제1 전자회로 카드;
    제2 제어기를 포함하는 제2 모듈;
    상기 제1 및 제2 모듈들이 상기 호스트에 접속될 때 상기 제1 제어기 및 상기 제2 제어기 둘 모두에 병렬로 연결됨으로써, 상기 호스트와 상기 제1 및 제2 제어기들간에 데이터 및 명령들이 교환될 수 있게 하는 버스 구조; 및
    상기 제1 및 제2 모듈들이 상기 호스트에 접속되었을 때 신호들을 교환하게 상기 제1 제어기와 상기 제2 제어기간에 연결됨으로써 상기 호스트에게는 단일의 유닛으로서 나타나게 하면서 상기 두 개의 모듈들이 상기 호스트와는 독립적으로 상호작용할 수 있게 하는 하나 이상의 제어라인들을 포함하는, 시스템.
  55. 제54에 있어서, 제1 전자회로 카드는 상기 제2 모듈을 더 포함하는, 시스템.
  56. 제55항에 있어서, 상기 제2 카드는 기능적으로 SD 카드 표준, SD IO 카드 표준, 또는 SD 카드와 SD IO 카드 표준들 둘 모두에 따르는 것을 특징으로 하는 시스템.
  57. 제54항에 있어서, 상기 제2 카드는 기계적으로 SD 카드 표준에 따르지 않는 것을 특징으로 하는 시스템.
  58. 제54항에 있어서, 상기 제2 모듈을 포함하는 제2 전자회로 카드를 더 포함하고, 제2 카드는 커넥터를 통해 연결되는 상기 제1 카드를 통해 상기 호스트에 연결하는, 시스템.
KR1020067011355A 2003-12-09 2004-11-30 착탈가능 전자회로 카드들의 모듈들간의 효율적 접속 KR100833176B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/732,149 US7209995B2 (en) 2003-12-09 2003-12-09 Efficient connection between modules of removable electronic circuit cards
US10/732,149 2003-12-09

Publications (2)

Publication Number Publication Date
KR20060121157A KR20060121157A (ko) 2006-11-28
KR100833176B1 true KR100833176B1 (ko) 2008-05-28

Family

ID=34634472

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067011355A KR100833176B1 (ko) 2003-12-09 2004-11-30 착탈가능 전자회로 카드들의 모듈들간의 효율적 접속

Country Status (9)

Country Link
US (3) US7209995B2 (ko)
EP (1) EP1692641B1 (ko)
JP (1) JP4719687B2 (ko)
KR (1) KR100833176B1 (ko)
CN (1) CN100507940C (ko)
AT (1) ATE366444T1 (ko)
DE (1) DE602004007402T2 (ko)
TW (1) TWI255993B (ko)
WO (1) WO2005062242A1 (ko)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7554842B2 (en) * 2001-09-17 2009-06-30 Sandisk Corporation Multi-purpose non-volatile memory card
US7814377B2 (en) * 2004-07-09 2010-10-12 Sandisk Corporation Non-volatile memory system with self test capability
KR100725981B1 (ko) * 2005-08-01 2007-06-08 삼성전자주식회사 멀티-인터페이스 컨트롤러, 상기 멀티-인터페이스컨트롤러를 구비하는 메모리 카드, 및 인터페이스 설정방법
US7697827B2 (en) 2005-10-17 2010-04-13 Konicek Jeffrey C User-friendlier interfaces for a camera
EP2030105A1 (en) * 2006-05-29 2009-03-04 Paschalis Papagrigoriou Method for communication with a multi-function memory card
CN1936842B (zh) * 2006-10-23 2011-03-23 北京飞天诚信科技有限公司 一种外接存储设备的智能密钥装置及其使用方法
DE102007046190A1 (de) * 2006-10-27 2008-04-30 Feig Electronic Gmbh Verfahren und Schreib-/Lesestation und Transponder eines RFID-Systems zur Datenübertragung
US20080114693A1 (en) * 2006-11-14 2008-05-15 Fabrice Jogand-Coulomb Method for allowing content protected by a first DRM system to be accessed by a second DRM system
US8327454B2 (en) * 2006-11-14 2012-12-04 Sandisk Technologies Inc. Method for allowing multiple users to access preview content
US20080112562A1 (en) * 2006-11-14 2008-05-15 Fabrice Jogand-Coulomb Methods for linking content with license
US8763110B2 (en) * 2006-11-14 2014-06-24 Sandisk Technologies Inc. Apparatuses for binding content to a separate memory device
US8079071B2 (en) 2006-11-14 2011-12-13 SanDisk Technologies, Inc. Methods for accessing content based on a session ticket
US20080114772A1 (en) * 2006-11-14 2008-05-15 Fabrice Jogand-Coulomb Method for connecting to a network location associated with content
WO2008106269A1 (en) * 2007-02-28 2008-09-04 Ty Joseph Caswell Personal information communication device and method
US20090088088A1 (en) * 2007-02-28 2009-04-02 Crick Information Technologies Personal Information Communication Device and Method
US7922085B2 (en) * 2007-04-13 2011-04-12 Aps Technology Group, Inc. System, method, apparatus, and computer program product for monitoring the transfer of cargo to and from a transporter
JP2009054103A (ja) * 2007-08-29 2009-03-12 Panasonic Corp 複数のメモリカードを制御するホスト機器
US8915447B2 (en) 2007-09-12 2014-12-23 Devicefidelity, Inc. Amplifying radio frequency signals
US9304555B2 (en) 2007-09-12 2016-04-05 Devicefidelity, Inc. Magnetically coupling radio frequency antennas
US8070057B2 (en) * 2007-09-12 2011-12-06 Devicefidelity, Inc. Switching between internal and external antennas
US20090070691A1 (en) * 2007-09-12 2009-03-12 Devicefidelity, Inc. Presenting web pages through mobile host devices
US9311766B2 (en) * 2007-09-12 2016-04-12 Devicefidelity, Inc. Wireless communicating radio frequency signals
JP4342596B1 (ja) * 2008-05-20 2009-10-14 株式会社東芝 電子装置およびコンテンツデータ提供方法
JP4346670B1 (ja) * 2008-05-20 2009-10-21 株式会社東芝 電子装置およびコンテンツデータ提供方法
US20100078485A1 (en) * 2008-09-29 2010-04-01 Dynacard Co., Ltd. Subscriber identity module card
JP5641754B2 (ja) * 2010-03-23 2014-12-17 dブロード株式会社 インターフェースカードシステム
JP5917325B2 (ja) * 2012-07-26 2016-05-11 株式会社東芝 ブリッジ回路
CN105390152A (zh) * 2015-12-01 2016-03-09 苏州登顶医疗科技有限公司 一种基于sd卡的数据存储处理器
CN106210234B (zh) * 2016-07-26 2019-05-03 陈岭 一种一人具有多电子名片的交换的标识和分类系统及方法
US20190182954A1 (en) * 2017-12-08 2019-06-13 Western Digital Technologies, Inc. Memory card pin layout for avoiding conflict in combo card connector slot
CN108446764B (zh) * 2018-03-12 2021-03-23 清华大学 一种新型神经形态芯片架构
NL2033317B1 (en) * 2022-10-14 2024-05-03 Boekit B V proximity card arrangement

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002019266A2 (en) * 2000-09-01 2002-03-07 Sandisk Corporation Cooperative interconnection and operation of a non-volatile memory card and an input-output card
US20030084221A1 (en) * 2000-07-06 2003-05-01 Jones Larry Lawson Flashtoaster for reading several types of flash memory cards with or without a PC

Family Cites Families (119)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US445562A (en) * 1891-02-03 Latch
US69795A (en) * 1867-10-15 gordon
JPS5248440A (en) * 1975-10-15 1977-04-18 Toshiba Corp Memory access control system
JPS5793422A (en) * 1980-11-29 1982-06-10 Omron Tateisi Electronics Co Dma controller
JPH0631959B2 (ja) * 1983-09-28 1994-04-27 沖電気工業株式会社 音楽装置
US4882476A (en) * 1986-09-10 1989-11-21 Norand Corporation Bar code reader with enhanced sensitivity
JPH0821013B2 (ja) * 1987-05-13 1996-03-04 株式会社日立製作所 ダイレクトメモリアクセスオ−ダ競合制御方式
US4882473A (en) * 1987-09-18 1989-11-21 Gtech Corporation On-line wagering system with programmable game entry cards and operator security cards
JPH0534060Y2 (ko) * 1987-10-08 1993-08-30
US5155663A (en) * 1990-02-19 1992-10-13 Fuji Photo Film Co., Ltd. Memory cartridge system with adapter
DE4040296C1 (ko) 1990-12-17 1992-01-09 Orga Kartensysteme Gmbh, 6072 Dreieich, De
DE4132720A1 (de) * 1991-10-01 1993-04-08 Gao Ges Automation Org Chipkarte und verfahren zur herstellung derselben
FR2686172B1 (fr) * 1992-01-14 1996-09-06 Gemplus Card Int Carte enfichable pour microordinateur formant lecteur de carte a contacts affleurants.
US6380751B2 (en) * 1992-06-11 2002-04-30 Cascade Microtech, Inc. Wafer probe station having environment control enclosure
FR2693575B1 (fr) * 1992-07-09 1994-08-19 Gemplus Card Int Carte à mémoire de masse avec fonction entrée/sortie.
US5434872A (en) * 1992-07-28 1995-07-18 3Com Corporation Apparatus for automatic initiation of data transmission
JPH06105271A (ja) * 1992-09-16 1994-04-15 Asahi Optical Co Ltd Icメモリカードカメラシステム
US6665190B2 (en) * 1992-09-16 2003-12-16 James E. Clayton Modular PC card which receives add-in PC card modules
EP0595021A1 (en) * 1992-10-28 1994-05-04 International Business Machines Corporation Improved lead frame package for electronic devices
CA2083017C (en) * 1992-11-16 1999-02-09 Alan Walter Ainsbury Tandem circuit cards
US5837984A (en) * 1993-05-14 1998-11-17 Amphenol-Tuchel Electronics Gmbh SMT reader for SIM-card and standard cards
US5887145A (en) * 1993-09-01 1999-03-23 Sandisk Corporation Removable mother/daughter peripheral card
FR2710996B1 (fr) * 1993-10-06 1995-12-01 Gemplus Card Int Carte portable multi-applications pour ordinateur personnel.
US5375084A (en) * 1993-11-08 1994-12-20 International Business Machines Corporation Selectable interface between memory controller and memory simms
US6457647B1 (en) * 1993-11-16 2002-10-01 Canon Kabushiki Kaisha Memory card adaptor to facilitate upgrades and the like
US5457601A (en) * 1993-12-08 1995-10-10 At&T Corp. Credit card-sized modem with modular DAA
DE4416583C1 (de) 1994-05-11 1995-12-07 Angewandte Digital Elektronik Chipkartenbus für die Verbindung unterschiedlicher Kartenchips
JPH0895687A (ja) * 1994-09-26 1996-04-12 Fujitsu Ltd I/oカード、このi/oカードに接続される接続ケーブル及びi/oカードのパワーセーブ方法
JP3213872B2 (ja) * 1994-12-28 2001-10-02 モレックス インコーポレーテッド 携帯電話に於ける電話情報カードドライブ装置
JPH08254050A (ja) * 1995-03-17 1996-10-01 Toshiba Corp 入退室管理装置
DE29505678U1 (de) * 1995-04-01 1995-06-14 Stocko Metallwarenfabriken Henkels Und Sohn Gmbh & Co, 42327 Wuppertal Kontaktiereinheit für kartenförmige Trägerelemente
US5742910A (en) * 1995-05-23 1998-04-21 Mci Corporation Teleadministration of subscriber ID modules
DE29509736U1 (de) * 1995-06-14 1996-04-04 Giesecke & Devrient GmbH, 81677 München Standardkarte mit eingelagerter Minichipkarte
JPH0916735A (ja) * 1995-06-26 1997-01-17 Mitsubishi Electric Corp Pcカード
US5852290A (en) * 1995-08-04 1998-12-22 Thomson Consumer Electronics, Inc. Smart-card based access control system with improved security
US5606559A (en) * 1995-08-11 1997-02-25 International Business Machines Corporation System and method for an efficient ATM adapter/device driver interface
FR2738367B1 (fr) * 1995-09-05 1997-10-17 Scm Microsystems Procede et appareil de telechargement rapide de fonctions dans une memoire volatile
DE29518707U1 (de) * 1995-11-25 1996-01-18 Stocko Metallwarenfabriken Henkels Und Sohn Gmbh & Co, 42327 Wuppertal Kontaktiereinheit für kartenförmige Trägerelemente elektronischer Baugruppen
JPH09179802A (ja) * 1995-12-27 1997-07-11 Mitsubishi Electric Corp マルチファンクション型pcカード
FR2745402A1 (fr) * 1996-02-28 1997-08-29 Philips Electronics Nv Lecteur de cartes electroniques de formats differents et telephone portable incorporant un tel lecteur
IT240061Y1 (it) * 1996-03-01 2001-03-26 Cruciani Andrea Adattatore
US5784633A (en) * 1996-03-12 1998-07-21 International Business Machines Corporation System for obtaining status data unrelated to user data path from a modem and providing control data to the modem without interrupting user data flow
DE29607253U1 (de) * 1996-04-22 1996-07-04 Stocko Metallwarenfabriken Henkels & Sohn GmbH & Co, 42327 Wuppertal Kombichipkartenleser
US5733800A (en) * 1996-05-21 1998-03-31 Micron Technology, Inc. Underfill coating for LOC package
US5752857A (en) * 1996-05-24 1998-05-19 Itt Corporation Smart card computer adaptor
JPH09321165A (ja) * 1996-05-27 1997-12-12 Toshiba Corp 半導体装置用基板、半導体装置、カード型モジュール、及び情報記憶装置
JPH09327990A (ja) * 1996-06-11 1997-12-22 Toshiba Corp カード型記憶装置
US5764896A (en) * 1996-06-28 1998-06-09 Compaq Computer Corporation Method and system for reducing transfer latency when transferring data from a network to a computer system
EP0912939B1 (en) * 1996-07-19 2001-09-26 Tokyo Electron Device Limited Flash memory card
US5815426A (en) * 1996-08-13 1998-09-29 Nexcom Technology, Inc. Adapter for interfacing an insertable/removable digital memory apparatus to a host data part
US5975584A (en) * 1996-08-30 1999-11-02 Adaptech S.A. Carrier card with value chip
US5809520A (en) * 1996-11-06 1998-09-15 Iomega Corporation Interchangeable cartridge data storage system for devices performing diverse functions
JPH10171957A (ja) * 1996-12-04 1998-06-26 Murata Mfg Co Ltd Pcカードのcis切り替え機構
JP3549989B2 (ja) * 1996-12-10 2004-08-04 日立建機株式会社 油圧作業機の油圧回路装置
US20020103988A1 (en) * 1996-12-18 2002-08-01 Pascal Dornier Microprocessor with integrated interfaces to system memory and multiplexed input/output bus
US5974496A (en) * 1997-01-02 1999-10-26 Ncr Corporation System for transferring diverse data objects between a mass storage device and a network via an internal bus on a network card
JPH10302030A (ja) * 1997-02-28 1998-11-13 Toshiba Corp 接続装置、および情報処理装置
US5923081A (en) * 1997-05-15 1999-07-13 Micron Technology, Inc. Compression layer on the leadframe to reduce stress defects
JP3173438B2 (ja) * 1997-06-04 2001-06-04 ソニー株式会社 メモリカード及び装着装置
US5987557A (en) * 1997-06-19 1999-11-16 Sun Microsystems, Inc. Method and apparatus for implementing hardware protection domains in a system with no memory management unit (MMU)
FI110399B (fi) 1997-06-19 2003-01-15 Nokia Corp Langaton viestin
JPH1173247A (ja) * 1997-06-27 1999-03-16 Canon Inc I/oカード、電子機器、電子システム及び電子機器の立ち上げ方法
US5928347A (en) * 1997-11-18 1999-07-27 Shuttle Technology Group Ltd. Universal memory card interface apparatus
FI104867B (fi) * 1997-12-01 2000-04-14 Nokia Mobile Phones Ltd Menetelmä digitaalisen audiosignaalin siirtämiseksi
DE19846366C2 (de) * 1998-04-07 2000-07-27 Itt Mfg Enterprises Inc Steckkarte für elektronische Geräte
US6040622A (en) * 1998-06-11 2000-03-21 Sandisk Corporation Semiconductor package using terminals formed on a conductive layer of a circuit board
US6062480A (en) * 1998-07-20 2000-05-16 Vlsi Technologies, Inc. Hot docking system and methods for detecting and managing hot docking of bus cards
US5933328A (en) * 1998-07-28 1999-08-03 Sandisk Corporation Compact mechanism for removable insertion of multiple integrated circuit cards into portable and other electronic devices
US6062887A (en) * 1998-08-31 2000-05-16 Motorola, Inc. Electronic device with dual card reader employing a drawer
TW527604B (en) * 1998-10-05 2003-04-11 Toshiba Corp A memory systems
FI116957B (fi) 1998-10-29 2006-04-13 Nokia Corp Menetelmä langattoman laitteen ja elektroniikkalaitteen välistä tiedonsiirtoa varten ja tiedonsiirtolaite
US6240301B1 (en) * 1998-10-29 2001-05-29 Ericcson Inc. Diversity antenna in a SIM card package
US6279114B1 (en) * 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
DE19855596C2 (de) 1998-12-02 2002-10-24 Orga Kartensysteme Gmbh Tragbarer mikroprozessorgestützter Datenträger, der sowohl kontaktbehaftet als auch kontaktlos betreibbar ist
US6434648B1 (en) * 1998-12-10 2002-08-13 Smart Modular Technologies, Inc. PCMCIA compatible memory card with serial communication interface
US6311296B1 (en) * 1998-12-29 2001-10-30 Intel Corporation Bus management card for use in a system for bus monitoring
JP3391375B2 (ja) * 1999-03-02 2003-03-31 日本電気株式会社 Icカードを備えた携帯電話機用バッテリ
FI107973B (fi) 1999-03-11 2001-10-31 Nokia Mobile Phones Ltd Menetelmä ja välineet lisäkorttien käyttämiseksi matkaviestimessä
US6745247B1 (en) * 1999-03-19 2004-06-01 Citicorp Development Center, Inc. Method and system for deploying smart card applications over data networks
US6353870B1 (en) * 1999-05-11 2002-03-05 Socket Communications Inc. Closed case removable expansion card having interconnect and adapter circuitry for both I/O and removable memory
EP1095356B1 (de) * 1999-05-14 2011-07-20 Robert Bosch Gmbh Kontaktanordnung und gegenkontaktmodul
US6405278B1 (en) * 1999-05-20 2002-06-11 Hewlett-Packard Company Method for enabling flash memory storage products for wireless communication
JP4423711B2 (ja) 1999-08-05 2010-03-03 ソニー株式会社 半導体記憶装置及び半導体記憶装置の動作設定方法
JP4348790B2 (ja) 1999-09-20 2009-10-21 ソニー株式会社 半導体記憶装置及び半導体記憶装置の動作設定方法
DE19947162C1 (de) * 1999-10-01 2000-09-28 Itt Mfg Enterprises Inc Steckkarte für elektronische Geräte
ES2283095T3 (es) * 1999-11-22 2007-10-16 A-Data Technology Co., Ltd. Tarjeta de memoria de interfaz doble y modulo de adaptacion para la misma.
JP2001195151A (ja) * 2000-01-05 2001-07-19 Toshiba Corp 情報周辺装置
US20010047473A1 (en) * 2000-02-03 2001-11-29 Realtime Data, Llc Systems and methods for computer initialization
US6499016B1 (en) * 2000-02-28 2002-12-24 Flashpoint Technology, Inc. Automatically storing and presenting digital images using a speech-based command language
JP4649009B2 (ja) * 2000-03-08 2011-03-09 株式会社東芝 カードインタフェースを備えた情報処理装置、同装置に装着可能なカード型電子機器、及び同装置におけ動作モード設定方法
JP3714104B2 (ja) * 2000-03-31 2005-11-09 セイコーエプソン株式会社 電子印刷装置用の画像処理コントローラ及びそれを有する電子印刷装置。
CN1996351B (zh) 2000-04-28 2010-04-21 株式会社日立制作所 集成电路卡
US6816933B1 (en) * 2000-05-17 2004-11-09 Silicon Laboratories, Inc. Serial device daisy chaining method and apparatus
DE60139253D1 (de) 2000-05-22 2009-08-27 Panasonic Corp Chipkarte
US6438638B1 (en) * 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
US6820148B1 (en) 2000-08-17 2004-11-16 Sandisk Corporation Multiple removable non-volatile memory cards serially communicating with a host
KR20020016430A (ko) * 2000-08-25 2002-03-04 윤종용 멀티미디어 모듈러 카드와 모듈러 카드 운영장치 및통합형 멀티미디어 시스템
US6651131B1 (en) * 2000-09-06 2003-11-18 Sun Microsystems, Inc. High bandwidth network and storage card
JP3599654B2 (ja) * 2000-09-12 2004-12-08 キヤノン株式会社 画像データの送信及び保存方法
JP4102018B2 (ja) * 2000-11-30 2008-06-18 株式会社東芝 無線通信カードおよびシステム
JP3643539B2 (ja) * 2001-02-20 2005-04-27 株式会社東芝 複数の機能を有する多機能カード、同カードに用いられる単機能チップ及び多機能カードを構成するための単機能チップの動作方法
US6945461B1 (en) * 2001-03-30 2005-09-20 3Com Corporation Compact multifunction card for electronic devices
JP2002358275A (ja) * 2001-05-31 2002-12-13 Matsushita Electric Ind Co Ltd 電子装置及びその制御方法
JP3813849B2 (ja) * 2001-09-14 2006-08-23 株式会社東芝 カード装置
US20040201745A1 (en) 2001-09-28 2004-10-14 Eastman Kodak Company Camera using a memory card with an integrated electronic imager for digital capture
FR2830950A1 (fr) 2001-10-11 2003-04-18 Archos Systeme et procede de stockage de masse, et unite de stockage de masse autonome et portative utilisee dans un tel systeme
JP3641230B2 (ja) * 2001-10-22 2005-04-20 株式会社東芝 メモリカードを制御するための装置および方法
JP2003196624A (ja) * 2001-12-27 2003-07-11 Matsushita Electric Ind Co Ltd デュアルファンクションカード
CN1428710A (zh) * 2001-12-28 2003-07-09 希旺科技股份有限公司 多功能电子周边卡
US6862604B1 (en) * 2002-01-16 2005-03-01 Hewlett-Packard Development Company, L.P. Removable data storage device having file usage system and method
US6842652B2 (en) * 2002-02-22 2005-01-11 Concord Camera Corp. Image capture device
US6524137B1 (en) * 2002-03-15 2003-02-25 Carry Computer Eng. Co., Ltd. Integral multiplex adapter card
JP3655597B2 (ja) * 2002-03-25 2005-06-02 株式会社東芝 電子機器、電子カード、及びカード識別方法
TW551552U (en) * 2002-04-19 2003-09-01 Carry Computer Eng Co Ltd Dual-interface CF card
JP4033707B2 (ja) * 2002-05-16 2008-01-16 松下電器産業株式会社 Icカード及びその制御方法
JP4132028B2 (ja) * 2002-07-04 2008-08-13 松下電器産業株式会社 複合入出力装置
US8037229B2 (en) * 2002-11-21 2011-10-11 Sandisk Technologies Inc. Combination non-volatile memory and input-output card with direct memory access
JP2004192488A (ja) * 2002-12-13 2004-07-08 Renesas Technology Corp データプロセッサ及びメモリカード
US7797134B2 (en) * 2003-11-14 2010-09-14 Hewlett-Packard Development Company, L.P. System and method for testing a memory with an expansion card using DMA

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030084221A1 (en) * 2000-07-06 2003-05-01 Jones Larry Lawson Flashtoaster for reading several types of flash memory cards with or without a PC
WO2002019266A2 (en) * 2000-09-01 2002-03-07 Sandisk Corporation Cooperative interconnection and operation of a non-volatile memory card and an input-output card

Also Published As

Publication number Publication date
DE602004007402T2 (de) 2008-03-13
EP1692641B1 (en) 2007-07-04
JP4719687B2 (ja) 2011-07-06
KR20060121157A (ko) 2006-11-28
TW200532456A (en) 2005-10-01
CN100507940C (zh) 2009-07-01
EP1692641A1 (en) 2006-08-23
US7209995B2 (en) 2007-04-24
TWI255993B (en) 2006-06-01
US20050125584A1 (en) 2005-06-09
US7467249B2 (en) 2008-12-16
US20060095627A1 (en) 2006-05-04
DE602004007402D1 (de) 2007-08-16
CN1906625A (zh) 2007-01-31
ATE366444T1 (de) 2007-07-15
US20070156933A1 (en) 2007-07-05
JP2007535021A (ja) 2007-11-29
WO2005062242A1 (en) 2005-07-07

Similar Documents

Publication Publication Date Title
KR100833176B1 (ko) 착탈가능 전자회로 카드들의 모듈들간의 효율적 접속
US7069369B2 (en) Extended-Secure-Digital interface using a second protocol for faster transfers
EP1643372B1 (en) USB device with secondary USB on-the-go function
US8745299B2 (en) Combination non-volatile memory and input-output card with direct memory access
US7934037B2 (en) Extended Secure-Digital (SD) devices and hosts
US8769160B2 (en) Multi-interface memory card and method of operation
US7712659B2 (en) Card recognition system for recognizing standard card and non-standard card
US7685328B2 (en) Generic universal serial bus device operable at low and full speed and adapted for use in a smart card device
EP2037372B1 (en) Receptacles for removable electrical interface devices
US8132062B2 (en) Non-volatile memory system with self test capability
US20050055479A1 (en) Multi-module circuit card with inter-module direct memory access
US20040064612A1 (en) Method and system for using a memory card protocol inside a bus protocol
JP2006139556A (ja) メモリカード及びそのカードコントローラ
CN100447700C (zh) 用于电子处理器的多功能便携设备
KR100882207B1 (ko) 다른 메모리 장치를 호스트와 독립적으로 인터페이스시키기위한 커넥터를 포함하는 메모리 장치
CN101131857A (zh) 硅储存装置及其控制器与运作方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130502

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140502

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150416

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160419

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170420

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180417

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190516

Year of fee payment: 12