KR100318152B1 - 디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이 - Google Patents

디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이 Download PDF

Info

Publication number
KR100318152B1
KR100318152B1 KR1019950701823A KR19950701823A KR100318152B1 KR 100318152 B1 KR100318152 B1 KR 100318152B1 KR 1019950701823 A KR1019950701823 A KR 1019950701823A KR 19950701823 A KR19950701823 A KR 19950701823A KR 100318152 B1 KR100318152 B1 KR 100318152B1
Authority
KR
South Korea
Prior art keywords
row
substrate
data
group
display
Prior art date
Application number
KR1019950701823A
Other languages
English (en)
Inventor
쉐넹리
Original Assignee
숑젠후앙
유엔풍유홍콩컴패니리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 숑젠후앙, 유엔풍유홍콩컴패니리미티드 filed Critical 숑젠후앙
Application granted granted Critical
Publication of KR100318152B1 publication Critical patent/KR100318152B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

본 발명은, LCD디스플레이 기판 상에 직접 집적하여 비주사형 액티브 매트릭스 액정 디스플레이를 어레이에 접속하는데 필요한 주변 집적회로 및 하이브리드 어셈블리의 비용을 없게 할 수 있는 데이터 구동회로 및 시스템 구동방식을 제공한다.
본 발명에 따르면, 멀티플렉서회로(102)가 디스플레이(14)상에 퇴적되어 1군의 Y열의 다중화 비디오 데이터 입력신호가 동일하게 기판상에 Z행으로서 퇴적되는 X군의 Y개의 픽셀 캐패시터로 디멀티플렉스된다. 더욱이, 프리챠지회로(116)가 기판상에 퇴적되어 픽셀 캐패시터를 제1전압 레벨로 프리챠지하여 그에 디멀티플렉스 접속된 비디오 데이터 입력신호에 의해 픽셀은 제2소정 전압레벨로 디스챠지되어 픽셀행이 순차 주사될 때 비디오 디스플레이가 얻어진다.

Description

디스플레이 구동용 데이터선 및 픽셀 프리챠지회로, 데이터 구동선 수 절감 시스템 및 절감방법, 픽셀 프리챠지회로의 형성방법, 입력선 절감방법 및, 그 디스플레이
매트릭스 디스플레이장치는 일반적으로 행렬 매트릭스 구성으로 되고, 전기광학재의 얇은 층의 양측에 지지된 복수개의 디스플레이소자를 이용하고 있다. 스위칭소자가 데이터신호의 인가를 제어하기 위해 디스플레이 소자와 관련된다. 이 디스플레이소자는 스위칭장치로서의 트랜지스터에 의해 구동되는 픽셀 캐패시터를 포함한다. 픽셀전극의 하나가 매트릭스 디스플레이의 한쪽측에 있고, 각 픽셀에 대한 공통전극이 매트릭스 디스플레이의 반대측에 형성되어 있다. 트랜지스터는 통상 유리등의 투명기판상에 퇴적되는 박막 트랜지스터(TFT)이다. 스위칭소자 트랜지스터의 소스전극은 디스플레이 매트릭스의 스위칭 트랜지스터와 동일한 측에서 유리위에 퇴적된 픽셀전극에 접속되어 있다. 주어진 열내의 모든 스위칭 트랜지스터의 드레인 전극은 데이터신호가 인가되는 열컨덕터에 접속되어 있다. 주어진 행내의 모든 스위칭 트랜지스터의 게이트 전극은 공통 행컨덕터에 접속되어 있고, 여기에는 행선택신호가 인가되어 선택된 행내의 모든 트랜지스터가 온(ON)상태로 절환된다. 행선택신호에 의해 행컨덕터를 주사하는 것에 의해, 주어진 행내의 모든 스위칭 트랜지스터는 온되고, 모든 행은 순차 선택된다. 동시에, 각 행의 선택에 동기하여 비디오 데이터신호가 열컨덕터에 인가된다. 주어진 행내의 스위칭 트랜지스터가 행선택신호에 의해 선택되면, 스위칭 트랜지스터에 전송되는 비디오 데이터신호에 의해 픽셀 캐패시터가 열컨덕터상의 데이터신호에 대응하는 값으로 챠지된다. 디스플레이의 양측에 전극을 갖춘 각 픽셀은 캐패시터로서 작용한다. 선택된 행에 대한 신호가 제거되면, 픽셀 캐패시터내의 전하는 다음의 반복까지 축적되고, 여기서 그 행이 행선택신호에 의해 다시 선택되어 새로운 전압이 축적된다. 이와 같이 하여 픽셀 캐패시터에 축적된 전하에 의해 매트릭스 디스플레이상에 영상이 형성된다.
"비디오"라는 용어는 일반적으로 텔레비전 신호에 대해 사용되고 있지만, 여기서는 TV영상이나 디스플레이 이외의 디스플레이를 커버하는 것으로 한다. 이와 같은 디스플레이는 이동 형상 LCD 디스플레이를 갖춘 휴대용 게임(hand-held game)등으로 하는 것이 가능하다.
전개되는 영상의 해상도는 이미지를 형성하는 다수의 픽셀에 의존한다. 시판되는 흑백 액티브 매트릭스 액정디스플레이에서는 비주사로 1024열과 768행의 디스플레이가 보통이다. 이와 같은 디스플레이는 1792개의 행 및 열 구동부 리드를 필요로 한다.
매트릭스내의 픽셀의 수가 많으면 많을수록 요구된 행열 구동선을 디스플레이에 접속하는 것이 곤란하게 되는 것은 명백하다. 따라서, 매트릭스 외부 회로와 매트릭스 자체에 퇴적된 회로 사이에 필요한 접속수를 줄이기 위한 많은 장치가 개발되고 있다. 미합중국 특허 제4,922,240호에는 LCD소자의 픽셀 구동부의 제조에 사용되는 것과 동일한 기술을 사용하여 디스플레이 기판상에 스캐너전자장치를 집적하는 것이 제안되어 있다. 더욱이, 개별적인 픽셀을 선택하기 위해 액티브 디스플레이에서 사용하는 것과 동일한 매트릭스 구성에 기초한 커뮤테이터(commutator) 또는 스위치 구성을 사용하여 매트릭스와의 접속수를 절감하는 것도 제안되어 있다. TV 디스플레이로서 사용하는 조작에 대해서는 기재되어 있지 않고 있다.
미합중국 특허 제5,151,689호에는 적어도 2개의 디스플레이 신호를 각 행내의 신호선에 접속하는 스위칭 구성을 사용하여 각 행을 순차 주사하여 디스플레이신호가 동일한 신호선을 매개로 그 신호선에 접속된 적어도 2개의 디스플레이 소자의 각각에 시간 시리얼로 인가되도록 하는 열신호선의 수가 절감된 디스플레이장치가 개시되어 있다. 따라서, 신호선의 총수를 행방향의 디스플레이소자 수 이하로 절감하는 것이 가능하다.
미합중국 특허 제4,931,787호에는 화상소자를 적어도 2개의 화상소자군의 구성으로 하고, 각 군의 화상소자를 동일한 스위칭신호 및 데이터 컨덕터에 의해 어드레스하는 것에 의해 어드레스 컨덕트 수를 절감하는 것이 제안되어 있다. 각 군의 픽셀 소자와 관련된 스위칭 트랜지스터는 스위칭신호의 각각 다른 전압레벨에서 동작하는 것이 가능하다. 따라서, 선택된 증폭범위에 걸쳐 소정의 방법으로 전압레벨이 변화하는 구동수단으로부터 얻어지는 스위칭신호를 사용하는 것에 의해 각 군의 화상 소자와 연관된 스위칭 트랜지스터를 선택적으로 제어할 수 있게 된다. 이와 같이 하여, 하나의 컨덕터에 몇 개의 다른 전압을 인가하여 동일한 수의 픽셀을 동작시킬 수 있게 된다.
이러한 공지된 예 이외에도, 거의 모든 상업적으로 이용 가능한 액티브 매트릭스 액정 디스플레이는 비주사형이다. 이와 같은 비주사형 디스플레이는 각 열 및 행선 마다 하나의 외부리드를 필요로 한다. 상기한 바와 같이, 흑백 768 × 1024 컴퓨터 디스플레이용 다이렉트라인 인터페이스 구동부는 1792개의 리드를 필요로 한다. 상기한 바와 같이, 디스플레이 구동부내에서 이와 같은 많은 리드를 처리하는 데에는 많은 문제가 있다. 이는 디스플레이의 해상도와 복잡도가 증가하는 만큼 악화되어가는 문제이다. 문제를 해결하기 위한 2가지 주된 목표는 요구된 다수의 입력리드의 수를 절감하여 시프트 레지스터와, 래치 및, 구동부를 구성하는 구동부 회로를 디스플레이 기판상에 집적하는 것이다. 개개의 기판상으로 집적회로를 마운트할 필요가 없기 때문에, 이에 의해 코스트가 절감되어 신뢰도가 향상된다.
본 발명은 일반적으로 비디오 디스플레이 및 그와 관련된 구동회로에 관한 것으로, 특히 다중화구성(multiplexing arrangement)을 이용하여 입력비디오 데이터선의 수를 절감하면서 비디오 데이터신호가 인가되기 전에 프리챠지되는 데이터선 및 픽셀 캐패시터를 사용하여 선택된 것이 도래하는 비디오 데이터신호에 의해 적절한 레벨로 디스챠지되어 디스플레이의 동작을 강화시키는 LCD 비디오 디스플레이 열(column) 구동회로에 관한 것이다.
제1도는 자기주사 TFT LCD 비디오 디스플레이용의 새로운 시스템 및 데이터 구동부 회로의 기본 블록도.
제2도는 매트릭스 어레이 및 그 위의 데이터 주사회로의 상세도;
제3도는 본 발명의 파형 및 타이밍을 도시한 도면;
제4도는 캐패시터가 충전되는 것 보다 더 급속하게 방전되는 것을 나타낸 캐패시터 충전 파형도;
제5도는 픽셀 캐패시터에 전체 프리챠지 전압 V+ 또는 V-보다도 낮은 전압을 인가하여 시간을 절감하는 것을 나타낸 파형도이다.
[실시예]
이하, 예시도면을 참조하면서 본 발명에 따른 실시예를 상세히 설명한다.
제1도는 디스플레이장치(14; 기판)(유리 디스플레이) 및 독립적으로 디스플레이장치(14)에 접속되어 그 위의 소자를 구동시키는 "오프-글래스(off-glass)" 제어회로(12; 열 구동부회로)를 포함하는 새로운 디스플레이 시스템(10)의 기본 블록도이다. 제1도에 도시된 액티브 매트릭스 액정디스플레이(AMLCD)는 대표적으로 200,000개 이상의 디스플레이 소자에 의해 구성된다. 보다 명확하게, 텔레비전 화상의 디스플레이에 관해서는 디스플레이 소자의 수가 많은 만큼 화상의 해상도가 높아지게 된다. 예컨대, 휴대용 TV에 대해서는 어레이가 384열 및 240행을 포함하는 것이 가능하다. 이와 같은 경우, 92,000개를 넘는 디스플레이 소자나 픽셀이 필요로 된다. 물론, 대형 세트에 대해서는 이 수가 증가한다. 픽셀의 구동에 사용되는 트랜지스터는 통상 유리등의 기판상에 퇴적되는 박막 트랜지스터(TFT)이다. 디스플레이 소자는 유리상에 퇴적된 전극 및 대향 기판상의 공통소자를 포함하고, 대향하는 기판은 전기광학재에 의해 분리되어 있다. 유리로 하는 것이 가능한 디스플레이장치(14; 기판)상에서, 열 데이터 구동부(16)는 비디오 데이터신호에 의해 열선(24, 열컨덕터)을 구동시킨다. 행선택 구동부(25)는 공지된 임의의 형태의 것으로 하는 것이 가능하고, 선택된 각 행내의 픽셀이 순차 활성화되어 행(1∼240)이 순차 구동된다.
디스플레이장치(14)로부터 독립된 외부 제어회로(12)에 있어서, 샘플 캐패시터(50)는 시프트 레지스터(49)를 매개로 입력회로(64)로부터 데이터를 수신한다. 시프트 레지스터(49)내의 데이터와 조화되어 적, 녹, 청의 비디오신호가 비디오신호 발생회로(58)로부터 샘플 캐패시터(50)로 연결된다. 클럭신호 및 수평수직 동기화신호가 제어논리회로(60)로부터 공급된다. 고전압 발생기(62)가 필요한 고전압 전력을 공급한다. 샘플 캐패시터(50)의 출력은 64개의 출력 증폭기(52)에 접속되어 있다. 따라서, 1행의 픽셀에 384개의 디스플레이 소자가 포함되는 경우, 64개의 데이터 입력선(13)이 일시에 64비트씩 디스플레이장치(14)상의 384개의 디스플레이 소자에 다중접속된다. 후술하는 바와 같이, 64개의 비디오 출력은 데이터 입력선(13)에 의해 열데이터 구동부(16)를 매개로 열컨덕터(24)에 접속된다. 선(18)에 의해 제어회로(12)로부터 6쌍의 비디오 선택 신호선이 디스플레이장치(14)상의 열데이터 구동부(16)에 인가되어 64개의 출력신호가 디멀티플렉스되고, 디멀티플렉스된 64개의 출력신호가 디스플레이장치(14)상의 Z(240)행중의 선택된 행의 Y(64) 열(24)의 다른 X(6)군에 순차 접속된다. 후술하는 바와같이, 행선택 구동부 신호와, 클럭 및, 전원선이 제어회로(12)로부터 선(21)을 매개로 행선택 구동부(25)에 접속된다. 행선택 구동부(25)는 공지된 임의의 회로로 하는 것이 가능하다. 프리챠지 신호는 선(48)을 매개로 디스플레이장치(14)에 접속된다.
후술하는 바와 같이, 제1행(26)이 선택되면, 제1도에 도시된 바와 같이 행(1)의 디스플레이 소자(19,36,42)가 활성화된다. 다음에, 순차 열데이터 구동부(16)내의 프리챠지회로에 의해 제1군내의 각 데이터선 및 각 픽셀캐패시터(22)를 소정 전압으로 챠지하는 신호가 인가된다. 다음에, 열선(24)에 데이터신호가 인가되면, 열선(24)에 인가되는 데이터신호의 레벨에 따른 양 만큼 캐패시터가 방전된다. 프리챠지회로를 사용하여 데이터신호에 의해 캐패시터(22)를 방전할 수 있도록 하는 이유는 제4도에 도시된 경우 보다도 상당히 빨리 방전되기 때문이다. 제4도에 나타낸 바와 같이, 캐패시터가 0부터 참조부호 23으로 나타낸 값까지 충전하는데 요하는 시간량은 X이다. 그러나, 캐패시터가 최대값으로부터 동일 레벨로 방전하는데 요하는 시간량은 X 보다도 상당히 작은 Y이다. 더욱이, 전체 양을 충전하는데에 시간(t)을 필요로 하고, 완전방전하는데 필요로 하는 시간 z는 짧다. 방전시간은 충전시간 보다도 상당히 빠르기 때문에, 데이터 신호 입력시간 간격중에 데이터선 캐패시터는 적절한 전압레벨로 방전하는 것이 가능하다. 이에 의해, 데이터 입력시간 간격에 요하는 시간을 단축할 수 있게 된다.
따라서, 각 행이 순차 여기되면, 선택된 행내의 모든 군의 모든 픽셀 캐패시터가 동시에 전체 값으로 충전되어 X군내에서 순차 방전된다. 이와같이 하여 Z행의X군의 Y개의 스위칭 트랜지스터(19,36,42)가 디스플레이장치(14)상에 퇴적된다. 디스플레이가 384 × 240 픽셀 디스플레이인 경우에는 240행의 64개의 스위칭소자의 6군이 기판상에 퇴적된다. 이와 같은 예에 대해 여기서 검토한다.
제2도는 디스플레이장치(14; 기판)의 상세도이다. 여기에서도, 기판외부의 제어회로(12)에 의해 데이터 입력선(13)을 매개로 디스플레이장치(14)로 비디오신호가 인가된다. 또한, 제1도의 선(21)을 매개한 제어회로(12)로부터의 제어신호에 의해 작동하는 TFT트랜지스터를 포함하는 공지의 행선택 구동부(25)에 의해 공지된 바와 같이 순차 행이 선택된다. 제2도에서 행은 1∼Z행으로서 나타내고, 처음과 마지막의 행만을 나타낸다. 나머지 행은 동일하다. 또한, 제2도에는 X군의 Y개의 스위칭소자도 도시되어 있다. 스위칭소자는 트랜지스터 및 관련된 픽셀 캐패시터에 의해 구성된다. 참조부호 72로 나타낸 제1군에는 간단하게 하기 위해 4개의 스위칭소자(86,88,90,92)밖에 나타나 있지 않고 있다. 실제로, X군이 6군이고, 사용하는 열수가 384열이라면, 이와 같은 스위칭소자는 64개로 된다. 디스플레이장치(14)상에 퇴적된 박막 트랜지스터로 하는 것이 가능한 트랜지스터(78,80,82,84)의 게이트는 행(1)을 매개로 행선택 구동부(25)에 접속되어 있다. 픽셀 캐패시터, 즉 디스플레이 소자(94,96,98,100)는 트랜지스터(78,80,82,84)의 각 소스전극에 접속된다. 전극(28)은 픽셀 캐패시터의 제2기판임과 더불어 디스플레이장치(14)의 대향 기판상에 배치된 공통전극 세그먼트이다.
프리챠지 회로(116)는 384개의 모든 프리챠지 트랜지스터에 접속된 선(118)을 매개로 출력신호를 발생시키고, 각 프리챠지 트랜지스터가 디스플레이장치(14)상의 384개의 각 열선에 접속되어 있다. 프리챠지 트랜지스터의 샘플을 참조부호 66으로 나타내는 그룹 1내에 나타낸다. 프리챠지 트랜지스터(120)의 드레인은 전압원 V+에 접속되고, 소스전극은 내부데이터선 열(D1)에 접속되어 있다. 기수번 열선의 전체에 이와 같은 트랜지스터가 접속되어 있다. 예컨대, 제2도에 있어서 트랜지스터(120,124)의 드레인전극은 V+ 전압 소스(128)에 접속되어 있다. 우수번 열선의 제어회로(12)로부터의 64개의 출력선(D1∼64)은 X군의 각각에 병렬 접속된 비디오신호를 포함한다. 열 수가 384로 되는 본 예에서는 데이터 입력선(13)으로부터 다중화 비디오 입력 신호를 수신하는 64열(Y=64)의 6군(X=6)이 있다. 디멀티플렉서(102)는 그룹(1)내의 디멀티플렉스 트랜지스터(108,110,---,112,114)의 게이트에 접속되는 제1위상 및 제2위상의 펄스를 발생시킨다. 디멀티플렉서(102)로부터의 선쌍(132) 및 선쌍(130)상의 동일한 신호에 의해 참조부호 68 및 70으로 나타내는 그룹 5 및 6(X-1 및 X)이 구동된다. 이와 같이 하여 디멀티플렉서(102)에 의해 최초에 64개의 비디오 데이터 입력선(13)이 스위칭소자(86,88,---,90,92)의 제1군(72)내의 64열에 접속되고, 다음에 64선이 연속하는 그룹 2∼X의 각각에 순차 접속된다. 따라서, 64개의 데이터 입력선(13)은 도시하는 그룹(74,76)을 포함하는 다음의 5군의 스위칭소자에 순차접속된다. 각 행(1∼Z)도 순차 선택되는데, 본 예에서는 Z는 240행과 동등하다. 64개의 데이터 입력선이 6군 1∼X의 전체와 순차 접속되는 때에 1행이 선택된다.
따라서, 요약하면 제2도는 집적된 데이터 구동부 회로의 블록도를 나타내고있다. 이는 단지 예로서, 384 × 240 픽셀 컬러 휴대용 TV를 제공하는 디스플레이를 갖는다. 수평의 픽셀 카운트는 384이다. 6군은 디스플레이 자체상의 박막트래지스터에 의해 제작되어 데이터 입력선(13)으로부터 인터페이스로 비디오 데이터를 전송하고, 따라서 디스플레이는 데이터 입력선(13)을 매개한 비디오 소스로부터의 비디오신호와 직접 인터페이스된다. 제2도에 도시된 바와 같이, 비디오 소스(오프-글래스 집적회로)로부터의 비디오신호는 지시된 라인 시간 간격을 사용하여 입력 데이터 리드(13;D1∼64)를 매개로 일시에 디스플레이장치(14)의 64개의 데이터선으로 도래하도록 되어 있다. 디멀티플렉서(102)로부터 선(104,106) 등의 2개의 제어신호에 의해 블록(66)내의 제1블록의 디멀티플렉스 트랜지스터(108,110,---,112,114)가 인에이블되고, 따라서 디스플레이장치(14)의 제1의 64개의 내부데이터선(D1∼D64)에 접속된 스위칭소자로 선(13)을 매개하여 비디오신호가 전송된다. 제1의 64개의 스위칭소자로 데이터전송이 완료된 후, 지시된 라인 시간 간격의 다음의 1/6 기간중에 내부데이터선(D65∼D128)으로 다음의 64개의 비디오신호가 전송된다. 이는 2번째 디멀티플렉서(도시되지 않았음)의 2번째 쌍의 제어신호를 인에이블하여 수행한다. 그룹(3∼6)의 디멀티플렉서에 대해 동일한 조작이 순차 계속된다. 이와 같이 하여 42마이크로초의 할당된 데이터 입력시간내에서 비디오정보의 1행 전부가 내부 데이터선으로 전송된다. 그리고, 픽셀을 안정화시키기 위한 7마이크로초가 부가된다. 따라서, 총 데이터 입력시간은 49마이크로초로 된다.
이 새로운 디멀티플렉싱 구동방식의 이점은 외부접속수가 384로부터 79로 절감되어 커넥터 피치가 작은 TFT LCD 어셈블리 및 실장 문제가 현저하게 해결되는 것이다. 그 결과, 제조 코스트가 절감된다. 108,110, ---,112,114등의 트랜지스터를 사용하는 디멀티플렉스방식에 부가하여 트랜지스터(120,122, --- ,124,126)등의 프리챠지 트랜지스터를 사용하여 관련된 데이터선 및 스위칭소자를 소정의 전압레벨 V+ 또는 V-로 동시에 프리챠지하여 데이터신호, 입력시간 간격 동안에만 데이터선을 소정의 비디오신호 레벨로 방전하면 된다. 이와 같은 1개의 프리챠지 트랜지스터에는 각 열선이 부수되어 있다. 본 발명에서는 각 데이터선에 2개의 트랜지스터밖에 사용하고 있지 않고, 이는 디멀티플렉스 트랜지스터 및 프리챠지 트랜지스터이다. 따라서, 높은 수율로 회로를 제조하는 것이 가능하다.
다음에, 제3도의 타이밍도와 함께 제2도를 참조하면, 제3도의 (a)선으로 부터 NTSC TV시스템과 인터페이스되는 384 × 240 픽셀 디스플레이의 주사선시간 간격은 약 63마이크로초로 되는 것을 알 수 있다. 예정된 라인 시간은 앞의 라인 비선택에 대해 8마이크로초, 주사 데이터선 프리챠지에 대해 6마이크로초, 외부 비디오 소스로부터 디스플레이의 X군의 데이터선으로의 비디오 데이터의 다중전송에 대해 42마이크로초, 픽셀의 안정화에 대해 7마이크로초이다. 이를 (c)선으로 나타낸다. 이와 같이 하여 제3도의 (d)선을 살펴보면, 최초의 8마이크로초 시간중에 앞에 주사된 선 1n-1은 제3도의 (e)선에 나타낸 바와 같이 20V의 선택레벨로부터 -5V의 비선택레벨로 방전된다. 이에 의해 n-1선내의 모든 픽셀 캐패시터가 분리되어, 그 비디오 데이터 전하를 유지하도록 된다. 8마이크로초의 비선택 시간에 이어서 (f)선에 나타나는 행 n의 프리챠지 신호가 6마이크로초 동안에만 25V등의 소정 전압으로 상승한다. 트랜지스터(120,122,---,124,126)가 온으로 되어 6마이크로초 내에서 기수번 내부 데이터선(D1,D3,---,D383)이 V+레벨로 프리챠지되고, 우수번 내부 데이터선(D2,D4,---,D384)이 V-레벨로 프리챠지된다. 예컨대, V+전압 레벨은 거의 5V이고, V-전압레벨은 거의 0V이다. 그러나, V+레벨은 5V 보다도 어느 정도 낮게 하여 장치의 동작속도를 높이는 것이 유리하다. 제5도에 나타낸 바와 같이, 6마이크로초의 프리챠지기간 동안 내부 데이터선 및 픽셀 캐패시터를 5V의 최대전압 보다도 낮은 V+값으로 충전하는 것이 가능하다. 다음에, 데이터선에 의해 픽셀 캐패시터가 데이터 입력 전압레벨로 충전되는 7마이크로초 기간 동안, ΔV2가 V+로 부터 최대 데이터전압으로 되면서 ΔV1가 최소 데이터전압으로 방전되는 것에 동일한 시간을 요한다. 어느 경우에도, ΔV2의 충전 시간 및 ΔV1의 방전 시간을 단축하는 것, 즉 최적화하는 것이 가능하다. 데이터선 및 픽셀 캐패시터 충전시간은 ΔV2를 얻는데 요하는 시간량으로 단축되어 있어, 원하는 데이터선 소정 전압이 5V 보다도 낮으면 원하는 레벨까지의 방전시간은 ΔV2의 방전과 동등한 시간량 만큼 단축된다. 이와 같이 하여 V+ 전압레벨을 최적화하여 내부 데이터선과 관련된 픽셀 캐패시터를 예컨대 5V의 최대 입력 비디오신호 레벨로 충전하는 때와, 내부 데이터선과 관련하는 픽셀 캐패시터를 예컨대 0V의 최소 입력 비디오 데이터신호 레벨로 방전하는 때의 시간차가 최소로 되도록 하는 것이 가능하다. 이와 같이 하여 프리챠지 기간중에픽셀 캐패시터는 5V의 전체 값으로 충전되지 않기 때문에, 요구되는 프라챠지 시간이 짧아지게 된다. 동일한 분석이 우수번 프리챠지 트랜지스터(122,---,126)의 V- 전압레벨(127)에도 적용된다. 94,96,---,98,100등의 선택된 행내의 전체 내부 데이터선 및 픽셀 캐패시터가 V+ 또는 V- 레벨로 프리챠지 된 후에, 도래하는 비디오 데이터신호(적, 녹, 청) 및 그 상보신호가 데이터 입력선(D1∼D64)으로 전송된다. 이 경우, D1,D3,---,D63은 정극성 비디오신호이고, D2,D4,---,D64는 그 상보극성 비디오신호이다. 이들 비디오신호 전압을 제3도의 (j)및 (k)선에 나타낸다. 선(104 및 106)을 매개한 디멀티플렉서(102)로부터의 제어신호는 제3도의 (g)선에 나타낸 바와 같이 각각 7마이크로초 동안에만 25V와 30V로 상승한다. D1의 경우, X=6인 다른 X군의 각 입력선은 제3도의 (g),(h),(i)선에 도시된 바와 같이 7마이크로초 동안에만 데이터 입력선(13)을 매개로 비디오 데이터가 접속된다. 데이터선을 기수 및 우수의 2군으로 분할하는 것은 본 시스템에 있어서 데이터전압 극성반전 방식이 사용되기 때문이다. 데이터 전압극성은 TV프레임의 쉴드간에서 변화된다. 63마이크로초 시간간격의 최종 7마이크로초는 최종 그룹인 그룹(X)내의 픽셀을 안정화하는데 사용된다.
디멀티플렉스 트랜지스터(108,110,---,112,114)는 본 예에 있어서 7마이크로초로 할당된 시간간격내에서 내부 데이터선(D1∼D64)이 도래하는 비디오 데이터 컬러 신호의 15㎷ 이내에서 방전될 수 있는 것과 같은 크기로 된다. 66∼70의 각 디멀티플렉서 회로 또는 6군 전부에 대해 연속동작이 반복된다.
제n행선 주사동작 개시시에 행(n)의 픽셀 스위칭 트랜지스터는 이미 완전히 ON으로 되어 있다. 따라서, 주사된 행(n-1)이 비선택된 후, 다음에 행(n)의 픽셀이 프리챠지된다. 나머지 49마이크로초 데이터 입력 전송시간이 각 8마이크로초의 본질적으로 동일한 시간으로 할당되는 경우에는 행(n)의 D1∼D64열의 제1블록의 픽셀 트랜지스터가 픽셀 방전시간을 위한 전체 49마이크로초를 갖고, D65∼D128열에 접속된 행(n)의 제2블록의 픽셀 트랜지스터가 거의 41마이크로초의 방전시간을 갖추고 있다. 제3블록은 거의 33마이크로초로 되고, 이하 마찬가지이다. 행(n)의 최종 블록 픽셀 트랜지스터에는 실질적으로 단지 9마이크로초의 픽셀 방전시간 밖에 남아 있지 않다. 제3도(d)에 나타낸 바와 같이 6군의 픽셀 트래지스터의 각각에 7마이크로초의 시간을 할당하고, 최종 7마이크로초를 픽셀 안정화용으로 하면, 전체 픽셀 트렌지스터에 충분한 방전시간이 부여된다. 방전시간이 짧으면 픽셀의 제6블록에 대한 에러전압(ΔV)을 발생시키는 것이 가능하다. ΔV를 절감하여 256그레이 레벨의 해상도로 하기 위해, 부가적인 7마이크로초를 픽셀 안정화 시간에 할당하는 것이 바람직하다. 이 경우, 제6군의 픽셀 캐패시터가 그 비디오신호 레벨로 안정화하기 위한 14마이크로초를 이용할 수 있다. (e)선에 나타낸 바와 같이 n-1선이 비선택 되어 있으면, n선이 선택되어 거의 그 선에 인가되는 전압은 (e)에 나타낸 바와 같이 20V의 최대치이다.
디멀티플렉스 비율은 비디오 리드의 수와 신호입력 리드의 수에 영향을 미친다. 이는 제품의 응용에 따라 최적화 또는 타협하는 것이 가능하다. 예컨대, 고해상도 및/또는 고화상 품질에 대해서는 작은 디멀티플렉스 비율을 사용하여 64가 아니라 그룹당 보다 많은 비디오신호 리드를 디스플레이 장치(14)에 접속하는 것이 가능하다. 또한, 요구되는 그레이드가 낮거나 저속 비디오 제품에 대해서는 입력 리드수를 대폭 절감할 수 있게 된다.
더욱이, 본원에서는 신호전송에 N채널 트랜지스터가 사용되어, 정확한 신호전압을 얻기 위해 방전 보다도 충전하는 쪽이 매우 용이하면서 급속하게 수행되기 때문에 비디오신호의 입력중에 데이터선이나 픽셀이 방전된다는 사실에 의해, 데이터선 및 픽셀은 필요 최고 전압 레벨 프리챠지된다.
더욱이, Φ1,e및 Φ1,0(선 104 및 106)을 결합하여 그룹 1 내의 디멀티플렉스 트랜지스터(108,110,---,112,114)의 모든 게이트에 공급하는 하나의 제어선 신호로 하는 것이 가능하다. 신호 Φ1,e및 Φ1,e의 결합은 게이트전압 스트레스가 문제가 아니라 디멀티플렉스 트랜지스터(108,110,---,112,114)의 장치특성이 내부의 데이터선 및 픽셀 캐패시터를 균일하게 방전시키는데에 충분한 만큼 양호한 경우에 수행하는 것이 가능하다. 마찬가지로, 제2도의 68과 70을 포함하는 다른 5군에 대해 130과 132등의 다른 디멀티플렉스 선쌍을 결합하여 각 쌍에 대한 1개의 제어선으로 하는 것이 가능하다. 이와 같은 경우에는 멀티플렉서 게이트 제어선의 수를 반감하는 것이 가능하다.
본 발명에 따르면, 요구되는 데이터 입력리드의 수가 절감되어 열 및 행 구동부 회로가 디스플레이 기판상에 직접 집적되는 액티브 매트릭스 액정디스플레이가 개시된다. 독립된 기판상에 집적회로를 실장할 필요가 없기 때문에, 이에 의해 코스트가 절감되고 신뢰도가 향상된다.
본 예에 대해 384 × 240 픽셀 컬러 휴대용 TV가 사용된다. 수평 픽셀 수는 384이다. 디멀티플렉서와 프리챠지 회로를 디스플레이 자체의 위에 박막 트랜지스터에 의해 제작하여 비디오 데이터를 전송하여 디스플레이가 비디오 소스에 직접 인터페이스된다. 디스플레이 외부의 비디오 소스로부터의 비디오신호는 지시된 라인시간 간격의 1/6을 사용하여 디스플레이 64의 데이터선으로 일시에 도래하도록 된다. 6군의 각각에 2개씩의 12개의 제어신호에 의해 다른 6블록내의 디멀티플렉스 트래지스터는 도래하는 비디오신호를 디스플레이의 6군의 64개 내부 데이터선으로 순차 전송하는 것이가능하다. 제1의 64개 내부 데이터선으로의 비디오 데이터 전송 완료 후에, 다음의 64개의 비디오신호가 내부 데이터선 D65∼D128으로 전송된다. 이는 디멀티플렉서의 2번째 세트의 제어신호를 인에이블하여 수행된다. 각 비디오 데이터신호의 전송은 지시된 라인 시간간격의 1/6 기간중에 수행된다. 이 조작은 6개의 디멀티플렉스회로 전부에 대해 순차 계속된다. 42마이크로초의 할당된 데이터 입력시간내에 1행의 비디오 정보 전체가 내부 데이터선으로 전송된다.
한편, 본 발명은 상기한 실시예로 한정되는 것은 아니고, 본 발명의 요지를 이탈하지 않는 범위내에서 다양하게 변형하여 실시할 수 있음은 물론이다.
본 발명은 디스플레이 기판상에 직접 집적할 수 있는 새로운 데이터 구동부 회로 및 새로운 구동 방식에 관한 것이다. 이에 의해 비주사형 액티브 매트릭스 액정 디스플레이를 어레이에 접속하는데 필요한 주변 집적회로 및 하이브리드 어셈블리의 코스트가 불필요하게 된다. 따라서, 본 발명에서는 384 × 240픽셀 컬러 휴대용 TV를 예로서 사용하여, 디스플레이 자체의 위에 디멀티플렉서 및 프리챠지 회로를 박막 트랜지스터(TFT)에 의해 제작하여 비디오 데이터를 전송하여 디스플레이를 비디오 소스에 직접 인터페이스한다. 디스플레이상에 없는 비디오 소스로부터의 비디오신호는 지시된 라인 시간간격의 1/6을 사용하여 입력 데이터리드를 매개로 디스플레이로 도입되는 것과 같은 다중화 구성으로 되어 있다. 상기한 바와 같이, 이는 단지 예이고, 입력리드의 수가 달리되는 다른 디스플레이에 대해서는 다른 비율을 사용하는 것이 가능하다. 제어신호에 의해 제1블록의 디멀티플렉스회로는 제1군의 디스플레이 내부데이터선에 비디오신호를 전송하는 것이 가능하다. 제1군의 수직열, 즉 열에 대한 최초의 데이터 전송 완료후, 지시라인 시간간격의 제2의 1/6기간중에 제2군의 내부데이터선으로 제2군의 비디오신호를 전송하는 것이 가능하다. 이는 제2디멀티플렉스회로의 제어신호를 인에이블하는 것에 의해 수행된다. 사용예에 있어서 디멀티플렉스회로 1∼6 또는 열의 수가 달리되는 다른 디스플레이의 1∼N에 대해 이 조작이 순차 계속된다.
따라서, 할당된 데이터 입력시간(t) 동안 선택된 Z행내의 X군 Y개의 스위칭소자로의 비디오신호를 디멀티플렉스하는 것에 의해 비디오 정보의 전체 행이 내부데이터선으로 전송된다. 이 새로운 디멀티플렉스 구동방식의 이점은 외부리드 접속수가 예컨대 384개로부터 64개의 입력데이터선과 필요한 제어 및 록신호를 포함하여 79개까지 절감되어, 커넥터 피치가 작은 TFT LCD 어셈블리와 실장상의 문제점이현저하게 해결되는 것이다. 그 결과 제조 코스트가 절감된다.
디멀티플렉스방식 외에, 프리챠지회로가 각 데이터선을 위해 사용된다. 이들 회로는 관련된 픽셀 캐패시터를 하이(High) 또는 로우(Low)의 미리 결정된 전압레벨로 동시에 프리챠지하여 할당된 데이터신호 입력시간 간격(t)동안 데이터선과 픽셀 캐패시터를 원하는 레벨로 디스챠지하는 것 만으로도 되도록 하는 것에 사용된다. 각 데이터선에는 2개의 트랜지스터만이 사용되는데, 이는 입력신호 디멀티플렉스용과 내부 데이터선의 프리챠지용이다. 따라서, 높은 수율로 매트릭스를 제조하는 것이 용이하게 된다.
따라서, 박막 트랜지스터를 사용해서 디스플레이 그 자체 위에 퇴적된 멀티플렉서회로 및 프리챠지 회로를 갖춘 LCD를 제조하는 것이 본 발명의 주된 특징으로 된다.
선택된 행내의 모든 데이터선 및 픽셀 캐패시터를 소정의 전압 레벨로 프리챠지하여 데이터신호 입력시간 간격 동안에 데이터선 및 픽셀 캐패시터를 요구된 레벨로 디스챠지할 필요가 발생하여, 픽셀 캐패시터 및 데이터선을 챠지하는 것 보다도 적은 시간으로 되도록 하는 프리챠지 트랜지스터를 각 데이터선에 대해 갖춘 자기 주사 TFT LCD장치용의 새로운 데이터 구동부 회로를 제공하는 것이 본 발명의 다른 중요한 특징이다. 각 데이터선에 대해 1개의 디멀티플렉스 트랜지스터와 1개의 프리챠지 트랜지스터만을 사용하여 제조중의 수율을 높이는 것도 본 발명의 특징이다.

Claims (15)

  1. 전기광학재의 박층에 의해 분리되는 적어도 하나가 유리인 대향하는 제1 및 제2기판을 갖춘 디스플레이를 구동시키기 위한 데이터선 및 픽셀 프리챠지회로에 있어서,
    제1기판상의 행 및 열에 퇴적되고, 각각 디스플레이소자를 형성하는 픽셀 캐패시터 및 스위칭 트랜지스터를 포함하는 다수의 스위칭소자와;
    제2기판상의 픽셀 캐패시터용 공통 전극;
    각각 입력 데이터 전압레벨을 갖춘 Y신호 데이터 입력선;
    주어진 행을 순차 선택함과 더불어 각 순차 선택된 행(1-Z)의 스위칭소자를 활성화하기 위해 행스위칭소자에 접속된 행구동회로;
    Y신호 데이터 입력선을 각 행(1-Z)의 Y스위칭소자의 선택된 X군에 직접 순차 접속하기 위해 제1기판상에 퇴적된 디멀티플렉싱회로의 X군 및;
    제1기판상에 퇴적되고, 소정 DC 전압 레벨에 대해 선택된 행의 각 데이터선과 픽셀 캐패시터를 프리챠지하기 위해 스위칭소자중 대응하는 하나에 직접 접속되어, 각 행이 선택됨에 따라 디스플레이화상을 형성하도록 Y입력데이터선상의 입력데이터가 입력 데이터 전압레벨로 데이터선과 선택된 픽셀 캐패시터를 방전하는 프리챠지소자의 X군을 구비하여 구성된 것을 특징으로 하는 디스플레이 구동용 데이터선 및 픽셀 프리챠지회로.
  2. 제1항에 있어서, 각 프리챠지소자를 형성하는 소오스와 드레인 및 게이트전극을 갖추고, 소오스 전극이 관련된 데이터선중의 하나에 접속된 박막 트랜지스터와;
    각 프리챠지 트랜지스터의 드레인전극에 접속된 전압원 및;
    Y입력 데이터선 상의 데이터가 스위칭소자에 결합되기 이전에 상기 소정 DC전압 레벨로 선택된 행의 모든 데이터선 및 관련된 픽셀 캐패시터를 도통 및 프리챠지할 수 있도록 함으로써, 디스플레이 화상을 형성하기 위한 입력데이터 전압레벨로 각 픽셀 캐패시터를 디스챠지하도록 데이터선을 인에이블하는 각 프리챠징 박막 트랜지스터의 게이트에 접속된 프리챠지 신호선을 더 구비하여 구성된 것을 특징으로 하는 디스플레이 구동용 데이터선 및 픽셀 프리챠지회로.
  3. 제2항에 있어서, 기수의 입력데이터선(D1,D3---Dn-1)에 접속된 프리챠지 트랜지스터의 드레인 전극에 접속된 제1소정 전압과;
    우수의 입력데이터선(D2,D4--- Dn-1)에 접속된 프리챠지 트랜지스터의 드레인전극에 접속된 다른 제2소정 전압을 더 구비하여 구성된 것을 특징으로 하는 디스플레이 구동용 데이터선 및 픽셀 프리챠지회로.
  4. 적어도 제1기판이 유리이고, 전자광학재의 층에 의해 분리된 대향하는 제1 및 제2기판과, 챠지될 때 디스플레이화상을 생성하기 위해 Z행 Y열 X군의 제1기판상에 퇴적된 다수의 픽셀 캐패시터에 결합된 다수의 내부 데이터선을 갖춘 디스플레이장치에 대한 데이터 구동선 수 절감 시스템에 있어서,
    입력데이터 전압레벨로 모든 내부 데이터선과 선택된 픽셀을 챠지 및 디스챠지하도록, 제1고정 시간 구간(t) 내에서 내부 데이터선의 Y열의 모든 X군과, 제2고정 시간 구간(t/X) 동안 Y열의 각 X군에 대해 직접 Y데이터 입력신호선을 순차적으로 디멀티플렉싱함으로써, 시간의 제3부가 고정 구간이 입력 데이터 전압레벨로 설정하기에 충분한 시간을 갖도록 X군의 마지막에서 선택된 픽셀 캐패시터를 인에이블하기 위해 유용한 제1회로와;
    제4고정 구간 동안 분리되는 행(n-1)내의 모든 픽셀 캐패시터 및;
    픽셀의 각 연속되는 행(n)이 제1 DC전압레벨로 순차적으로 챠지되고, 이어 디스플레이화상을 형성하도록 지정된 시간 구간 동안 디멀티플렉스된 데이터신호와, 분리된 각 연속적인 행(n-1)에 따라 입력 데이터 전압레벨로 변화되어, 시간의 제5고정 구간 동안 제1 DC전압 레벨로 행(n)의 모든 내부데이터선과 픽셀 캐패시터를 프리챠지하기 위한 제2회로를 구비하여 구성된 것을 특징으로 하는 디스플레이장치에 대한 데이터 구동선 수 절감 시스템.
  5. 적어도 제1기판이 유리이고, 전자광학재의 층에 의해 분리된 대향하는 제1 및 제2기판과, 챠지될 때 디스플레이상에 화상을 생성하기 위해 Z행 Y열 X군의 제1기판상에 퇴적된 다수의 픽셀 캐패시터를 갖춘 디스플레이상의 데이터 구동선 수 절감방법에 있어서,
    (a) 부가적 제2고정 시간 구간이 미리 선택된 전압레벨로 설정하기에 충분한 시간을 갖도록 X군의 마지막에서 선택된 픽셀 캐패시터를 인에이블할 수 있도록 하기 위해, 고정 시간 구간(t)내의 Z행의 선택된 하나의 픽셀 캐패시터의 Y열의 모든 X군과, 미리 선택된 전압 레벨을 인가받도록 각 데이터선과 관련된 선택된 픽셀을 야기시키도록 제1고정 시간 구간 동안 Z행의 선택된 하나의 Y열의 각 X군에 대해 직접 Y신호 데이터 입력선을 순차적으로 디멀티플렉싱하는 단계와;
    (b) 제3고정 시간 구간 동안 행(n-1)의 모든 픽셀 캐패시터를 분리하는 단계;
    (c) 제4고정시간 구간 동안 소정의 제1 DC전압 레벨로 행(n)의 모든 픽셀 캐패시터를 프리챠지하는 단계 및;
    (d) 디스플레이화상을 형성하도록 연속적으로 각 Z행에 대해 단계(a) 내지 단계(c)를 반복하는 단계를 구비하여 이루어진 것을 특징으로 하는 디스플레이상의 데이터 구동선 수 절감방법.
  6. 적어도 제1기판이 유리이고, 전자광학재의 박층에 의해 분리된 대향하는 제1 및 제2기판을 갖춘 디스플레이를 구동시키기 위한 픽셀 프리챠지회로의 형성방법에 있어서,
    디스플레이소자를 형성하는 스위칭 트랜지스터와 픽셀 캐패시터를 포함하는 다수의 스위칭소자를 Z행 Y열 X군의 제1기판상에 퇴적하는 단계와;
    픽셀 캐패시터를 위한 제2기판상에 공통전극을 형성하는 단계;
    제1기판상에 Y신호 데이터 입력선을 형성하는 단계;
    주어진 행을 순차적으로 선택하고, 순차적으로 선택된 행(1-Z)의 각각의 스위칭소자를 활성화하기 위해 스위칭소자에 행구동회로를 결합하는 단계,
    각 행(1-Z)의 스위칭소자의 Y열 X군에 직접 Y신호 데이터 입력선을 순차적으로 결합하기 위해 제1기판상에 디멀티플렉싱회로의 X군을 퇴적하는 단계 및 ;
    각 행이 선택됨에 따라 디스플레이화상을 형성하도록 Y입력신호 데이터선상의 입력데이터 전압레벨이 각 선택된 픽셀 캐패시터의 전압을 입력데이터 전압레벨로 변화시키기 위해, 제1소정 DC전압으로 선택된 행(1-Z)의 각 픽셀 캐피시터를 프리챠지하기 위해 선택된 X군의 각 Y스위칭소자의 대응하는 하나에 접속된 Y프리챠지소자의 X군을 제1기판상에 퇴적하는 단계를 구비하여 이루어진 것을 특징으로 하는 디스플레이 구동용 픽셀 프리챠지회로의 형성방법.
  7. 적어도 제1기판이 유리이고, 전자광학재의 층에 의해 분리된 대향하는 제1 및 제2기판을 갖춘 형태의 디스플레이에 대한 입력선 절감방법에 있어서,
    디스플레이 화상을 형성하도록 소정 DC 전압 레벨과 입력 데이터 전압레벨 사이에서 챠지 및 디스챠지하기 위해, 스위칭소자의 Y열 X군을 제1기판상에 퇴적하는 단계와;
    신호데이터 입력선의 Y열을 제1기판상에 퇴적하는 단계,
    신호데이터 입력선의 Y열을 각 X군의 스위칭소자의 Y열의 대응하는 하나에 순차적으로 접속하기 위해 디멀티플렉싱회로를 제1기판상에 퇴적하는 단계 및;
    부가 시간이 소정 DC 전압레벨로부터 입력데이터 전압레벨까지 설정되도록 스위칭소자의 마지막 군(X)을 허용할 수 있도록 하기 위해, 제1시간 구간 t/X 동안 각 X군에 대해 순차적으로 접속된 신호데이터선에 따라, 시간(t)의 고정 구간을 거쳐 스위칭소자의 X군에 순차적이면서 직접 결합되는 신호데이터 입력선의 Y열을 인에이블하기 위해 제어수단을 디멀티플렉싱회로에 접속하기 위한 단계를 구비하여 이루어진 것을 특징으로 하는 디스플레이에 대한 입력선 절감방법.
  8. 전기광학재의 층에 의해 분리된 제1 및 제2대향 기판을 갖추며, 적어도 제1기판이 유리이며, Y데이터 입력선상의 멀티플렉스된 데이터신호에 따라 챠지될 때, 다수의 픽셀 캐패시터가 디스플레이화상을 생성하기 위해 Z행 Y열 X군의 제1기판상에 퇴적되는 디스플레이에 대한 데이터 구동선 수 절감방법에 있어서,
    상기 각 X군이 상기 각 Z행의 스위칭소자의 Y열을 포함하는 단계와,
    신호데이터 입력선의 Y열을 각 X군의 스위칭소자의 Y열의 대응하는 하나에 순차적으로 결합하기 위해, 디멀티플렉싱회로를 제1기판상에 퇴적하는 단계;
    제1시간 구간 동안 제1회로에 따라 행(n-1)의 모든 픽셀 캐패시터를 비선택하고, 행(n)의 모든 픽셀 캐패시터를 선택하는 단계;
    제2회로를 제1기판상에 퇴적함과 더불어 Y프리챠지소자의 X군을 구비하는 단계;
    각 행이 선택됨에 따라 디스플레이화상을 형성하도록 Y입력 신호 데이터선상의 신호 데이터가 입력 데이터 전압 레벨로 선택된 픽셀 캐패시터를 챠지 및 디스챠지하기 위해, 제2시간 구간 동안 상기 제2회로에 따라 소정 DC전압 레벨로 선택된 행의 각 데이터선과 픽셀 캐패시터를 프리챠지하도록 스위칭소자의 대응하는 하나에 Y프리챠지소자의 상기 X군을 접속하는 단계 및;
    디스플레이 화상을 형성하기 위해 픽셀의 각 연속하는 행(n)이 순차적이면서 반복적으로 챠지되고, 소정 DC 프리챠지 전압을 갖춘 각 픽셀이 디멀티플렉스된 데이터신호에 따라 입력데이터 신호레벨로 변화됨과 더불어 각 연속하는 행(n-1)내에서 분리되며, 선택된 픽셀 캐패시터의 소정 프리챠지 DC 전압을 입력 데이터 신호전압 레벨로 변화시킴과 더불어 입력 데이터 신호전압 레벨로 설정하기에 충분한 시간을 갖도록 X군의 마지막의 선택된 픽셀 캐패시터를 인에이블하기 위한 시간의 부가적 제4구간 동안 허용하는 제3회로에 따라, 디멀티플렉서로부터의 Y데이터 입력신호를 제3고정 시간 구간 t의 시간(t/X) 동안 픽셀 캐패시터의 Y열 X군의 각 개개의 하나에 직접 순차적으로 결합하는 단계를 구비하여 이루어진 것을 특징으로 하는 데이터 구동선 수 절감방법.
  9. 적어도 하나가 유리인 대향하는 제1 및 제2기판을 갖추고, 전기광학재의 층에 의해 분리된 디스플레이를 구동시키기 위한 데이터선 및 픽셀 프리챠지회로에 있어서,
    제1기판상에 행렬로 퇴적되고, 디스플레이소자를 형성하는 픽셀 캐패시터와 스위칭 트랜지스터를 포함하는 다수의 스위칭소자와;
    제2기판상의 픽셀 캐패시터를 위한 공통전극;
    각각 입력 데이터 전압 레벨을 갖춘 Y신호 데이터 입력선;
    주어진 행을 순차적으로 선택하고, 각 순차적으로 선택된 행의 스위칭소자를 활성화하기 위해 행스위칭소자에 접속된 행구동회로;
    소정 DC 전압 레벨로 선택된 행의 각 데이터선과 픽셀 캐패시터를 프리챠지하기 위해, 제1기판상에 퇴적되고, 스위칭소자의 대응하는 하나에 접속된 Y프리챠지 소자의 X군 및;
    각 행이 선택됨에 따라 디스플레이화상을 형성하도록 Y입력 신호 데이터선상의 신호 데이터가 입력 데이터 전압 레벨로 선택된 픽셀 캐패시터를 챠지 및 디스챠지하기 위해, 상기 스위칭소자가 프리챠지된 후 각 X군의 스위칭소자의 Y열의 대응하는 하나에 신호 데이터 입력선의 Y열을 순차적으로 접속하기 위해 제1기판상에 퇴적되는 디멀티플렉싱회로를 구비하여 구성된 것을 특징으로 하는 디스플레이 구동용 데이터선 및 픽셀 프리챠지회로,
  10. 적어도 제1기판이 유리이고, 전기광학재의 층에 의해 분리된 대향하는 제1 및 제2기판을 갖춘 디스플레이에 있어서,
    기판중 제1기판상에 배치된 Y신호 데이터 입력선과;
    기판중 제1기판상에 배치된 Z행의 Y스위칭소자의 X군;
    제2기판상의 모든 스위칭소자에 대한 공통전극;
    각 행의 스위칭소자를 활성화시키기 위해 스위칭소자의 Z행에 접속된 행구동선;
    각 스위칭소자를 형성하는 스위칭 트랜지스터 및 각 용량성 픽셀 소자;
    화상을 형성하기 위해 Y입력선 상의 신호 데이터를 Y스위칭소자의 X군의 각각에 연속적이면서 순차적으로 접속하기 위해, 기판중 제1기판상에 퇴적됨과 더불어 Y스위칭 소자의 X군과 Y신호 데이터 입력선에 접속되는 Y디멀티플렉싱소자의 X군 및;
    데이터가 신호데이터 입력선에 입력되기 이전에 소정의 DC전압 레벨로 데이터선과 픽셀 소자를 프리챠지하기 위해 디멀티플렉싱소자와 대응하는 스위칭 트랜지스터 사이의 각 X군의 Y데이터선중 각 하나에 각각 접속되고, 제1기판상에 퇴적된 Y프리챠지소자의 X군을 구비하여 구성되고;
    각 용량성 픽셀 소자는 제1기판상에 퇴적된 제1전극과 제2기판상의 공통전극을 갖추고, 각 제1전극은 Z행 중 하나의 Y스위칭소자의 각 X군의 Y스위칭 트랜지스터중 대응하는 하나에 접속되는 것을 특징으로 하는 디스플레이.
  11. 제10항에 있어서, 각 디멀티플렉싱소자를 형성하는 박막 트랜지스터와;
    제1기판상에 퇴적되고, 행중 각각의 하나가 순차적으로 활성화됨에 따라 우수신호 데이터 입력선을 스위칭소자의 각 X군의 Z행중 선택된 하나의 스위칭 트랜지스터중 우수에 접속하기 위해 디멀티플렉싱소자의 우수중의 하나에 각각 접속된 X디멀티플렉서 군의 각각에 대한 제1제어선 및;
    제1기판상에 퇴적되고, 각 행이 디스플레이 화상을 생성하도록 순차적으로 활성화됨에 따라 기수신호 데이터 입력선을 스위칭소자의 각 X군의 Z행중 선택된하나의 스위칭 트랜지스터중 기수에 접속하기 위해 디멀티플렉싱 소자의 각 기수에 접속된 X디멀티플렉서 군의 각각에 대한 제2제어선을 더 구비하여 구성된 것을 특징으로 하는 디스플레이.
  12. 제11항에 있어서, 각 X군의 각 Y프리챠지 소자 각각을 형성하는 박막 트랜지스터와;
    스위칭소자의 각 X군의 각 Y스위칭 트랜지스터를 형성하는 박막 트랜지스터를 더 구비하여 구성된 것을 특징으로 하는 디스플레이.
  13. 제12항에 있어서, X=6군이고;
    Y=64이며;
    Z=240인 것을 특징으로 하는 디스플레이.
  14. 제10항에 있어서, 화상이 텔레비젼화상인 것을 특징으로 하는 디스플레이.
  15. 제10항에 있어서, 각 디멀티플렉싱소자를 형성하는 박막트랜지스터와;
    행의 각각의 하나가 순차적으로 활성화됨에 따라 신호데이터 입력선을 스위칭소자의 각 X군의 Z행의 선택된 하나의 스위칭 트랜지스터에 접속하기 위해, 제1기판상에 퇴적됨과 더불어 디멀티플렉싱소자의 각 하나에 각각 접속된 각 X디멀티플렉서 군에 대한 제어선을 더 구비하여 구성된 것을 특징으로 하는 디스플레이.
KR1019950701823A 1992-11-03 1993-10-25 디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이 KR100318152B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/971721 1992-11-03
US07/971,721 US5426447A (en) 1992-11-04 1992-11-04 Data driving circuit for LCD display
PCT/GB1993/002195 WO1994010676A1 (en) 1992-11-03 1993-10-25 Data driving circuit for lcd display

Publications (1)

Publication Number Publication Date
KR100318152B1 true KR100318152B1 (ko) 2002-04-22

Family

ID=25518717

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950701823A KR100318152B1 (ko) 1992-11-03 1993-10-25 디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이

Country Status (16)

Country Link
US (1) US5426447A (ko)
EP (1) EP0667022B1 (ko)
JP (1) JP3262908B2 (ko)
KR (1) KR100318152B1 (ko)
CN (1) CN1071025C (ko)
AT (1) ATE152850T1 (ko)
AU (1) AU667597B2 (ko)
BR (1) BR9307368A (ko)
CA (1) CA2148351C (ko)
DE (1) DE69310534T2 (ko)
DK (1) DK0667022T3 (ko)
ES (1) ES2105337T3 (ko)
GR (1) GR3024364T3 (ko)
MY (1) MY110010A (ko)
RU (1) RU2160933C2 (ko)
WO (1) WO1994010676A1 (ko)

Families Citing this family (93)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5510807A (en) * 1993-01-05 1996-04-23 Yuen Foong Yu H.K. Co., Ltd. Data driver circuit and associated method for use with scanned LCD video display
JPH06337400A (ja) * 1993-05-31 1994-12-06 Sharp Corp マトリクス型表示装置及び駆動方法
US5589406A (en) * 1993-07-30 1996-12-31 Ag Technology Co., Ltd. Method of making TFT display
JPH07129122A (ja) * 1993-10-28 1995-05-19 Sharp Corp 表示駆動装置およびそのデータ伝送方法
US5555001A (en) * 1994-03-08 1996-09-10 Prime View Hk Limited Redundant scheme for LCD display with integrated data driving circuit
JP3451717B2 (ja) * 1994-04-22 2003-09-29 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JP3482683B2 (ja) * 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
US5633653A (en) * 1994-08-31 1997-05-27 David Sarnoff Research Center, Inc. Simultaneous sampling of demultiplexed data and driving of an LCD pixel array with ping-pong effect
EP0731440B1 (en) * 1995-03-06 2002-08-28 THOMSON multimedia Data line drivers with common reference ramp for a display device
JP3424387B2 (ja) * 1995-04-11 2003-07-07 ソニー株式会社 アクティブマトリクス表示装置
JP3110980B2 (ja) * 1995-07-18 2000-11-20 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 液晶表示装置の駆動装置及び方法
JP3376220B2 (ja) * 1995-10-03 2003-02-10 キヤノン株式会社 画像形成装置とその製造方法
US5757351A (en) * 1995-10-10 1998-05-26 Off World Limited, Corp. Electrode storage display addressing system and method
FR2743658B1 (fr) * 1996-01-11 1998-02-13 Thomson Lcd Procede d'adressage d'un ecran plat utilisant une precharge des pixels circuit de commande permettant la mise en oeuvre du procede et son application aux ecrans de grandes dimensions
WO1997029548A1 (fr) * 1996-02-09 1997-08-14 Seiko Epson Corporation Dispositif generateur de potentiel
US5781167A (en) * 1996-04-04 1998-07-14 Northrop Grumman Corporation Analog video input flat panel display interface
US6100879A (en) * 1996-08-27 2000-08-08 Silicon Image, Inc. System and method for controlling an active matrix display
US6124853A (en) * 1996-09-03 2000-09-26 Lear Automotive Dearborn, Inc. Power dissipation control for a visual display screen
JP3297986B2 (ja) * 1996-12-13 2002-07-02 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
US6157360A (en) * 1997-03-11 2000-12-05 Silicon Image, Inc. System and method for driving columns of an active matrix display
WO1999004384A1 (fr) * 1997-07-14 1999-01-28 Seiko Epson Corporation Dispositif a cristaux liquides, procede d'excitation de ce dispositif et ecran de projection et equipement electronique fabriques au moyen de ce dispositif
US6100868A (en) * 1997-09-15 2000-08-08 Silicon Image, Inc. High density column drivers for an active matrix display
KR100239413B1 (ko) * 1997-10-14 2000-01-15 김영환 액정표시소자의 구동장치
WO1999021161A2 (en) * 1997-10-20 1999-04-29 Koninklijke Philips Electronics N.V. Display device
FR2776107A1 (fr) * 1998-03-10 1999-09-17 Thomson Lcd Procede d'affichage de donnees sur un afficheur matriciel
JP4232227B2 (ja) * 1998-03-25 2009-03-04 ソニー株式会社 表示装置
US20120162161A1 (en) * 1998-03-25 2012-06-28 Sony Corporation Liquid crystal display
US6046736A (en) 1998-08-17 2000-04-04 Sarnoff Corporation Self scanned amorphous silicon integrated display having active bus and reduced stress column drivers
TW530287B (en) * 1998-09-03 2003-05-01 Samsung Electronics Co Ltd Display device, and apparatus and method for driving display device
FR2784489B1 (fr) * 1998-10-13 2000-11-24 Thomson Multimedia Sa Procede d'affichage de donnees sur un afficheur matriciel
US6806862B1 (en) * 1998-10-27 2004-10-19 Fujitsu Display Technologies Corporation Liquid crystal display device
JP2000193938A (ja) * 1998-12-28 2000-07-14 Fujitsu Ltd 液晶表示装置の駆動方法
US7595771B1 (en) * 1998-12-31 2009-09-29 Texas Instruments Incorporated Electro-optical, tunable, broadband color modulator
US6278428B1 (en) * 1999-03-24 2001-08-21 Intel Corporation Display panel
JP3482908B2 (ja) 1999-05-26 2004-01-06 日本電気株式会社 駆動回路、駆動回路システム、バイアス回路及び駆動回路装置
GB9925060D0 (en) * 1999-10-23 1999-12-22 Koninkl Philips Electronics Nv Active matrix electroluminescent display device
KR100685942B1 (ko) * 2000-08-30 2007-02-23 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
DE10100569A1 (de) * 2001-01-09 2002-07-11 Koninkl Philips Electronics Nv Treiberschaltung für Anzeigevorrichtung
TW525139B (en) * 2001-02-13 2003-03-21 Samsung Electronics Co Ltd Shift register, liquid crystal display using the same and method for driving gate line and data line blocks thereof
KR100752602B1 (ko) 2001-02-13 2007-08-29 삼성전자주식회사 쉬프트 레지스터와, 이를 이용한 액정 표시 장치
JP2002297110A (ja) * 2001-03-30 2002-10-11 Sanyo Electric Co Ltd アクティブマトリクス型液晶表示装置の駆動方法
US20020145584A1 (en) * 2001-04-06 2002-10-10 Waterman John Karl Liquid crystal display column capacitance charging with a current source
JP3981252B2 (ja) * 2001-06-07 2007-09-26 株式会社日立製作所 画像表示パネル及び画像表示パネルを有する画像ビューア
JP3642042B2 (ja) * 2001-10-17 2005-04-27 ソニー株式会社 表示装置
US20030085856A1 (en) * 2001-11-02 2003-05-08 Klein Terence R System and method for minimizing image degradation in LCD microdisplays
KR100649243B1 (ko) * 2002-03-21 2006-11-24 삼성에스디아이 주식회사 유기 전계발광 표시 장치 및 그 구동 방법
JP2003323160A (ja) * 2002-04-30 2003-11-14 Sony Corp 液晶表示装置およびその駆動方法、ならびに携帯端末
JP4794801B2 (ja) * 2002-10-03 2011-10-19 ルネサスエレクトロニクス株式会社 携帯型電子機器の表示装置
US7116296B2 (en) * 2003-01-07 2006-10-03 Tpo Displays Corp. Layout method for improving image quality
KR100515299B1 (ko) * 2003-04-30 2005-09-15 삼성에스디아이 주식회사 화상 표시 장치와 그 표시 패널 및 구동 방법
JP3879716B2 (ja) 2003-07-18 2007-02-14 セイコーエプソン株式会社 表示ドライバ、表示装置及び駆動方法
US7295199B2 (en) 2003-08-25 2007-11-13 Motorola Inc Matrix display having addressable display elements and methods
KR100989344B1 (ko) * 2003-09-02 2010-10-25 삼성전자주식회사 데이터 구동 방법 및 그 장치와, 이를 갖는 표시 장치
KR100560468B1 (ko) * 2003-09-16 2006-03-13 삼성에스디아이 주식회사 화상 표시 장치와 그 표시 패널
KR100778409B1 (ko) * 2003-10-29 2007-11-22 삼성에스디아이 주식회사 화상 표시 패널 및 그 구동 방법
KR100515306B1 (ko) * 2003-10-29 2005-09-15 삼성에스디아이 주식회사 유기el 표시패널
KR100529077B1 (ko) * 2003-11-13 2005-11-15 삼성에스디아이 주식회사 화상 표시 장치, 그 표시 패널 및 그 구동 방법
KR100578911B1 (ko) * 2003-11-26 2006-05-11 삼성에스디아이 주식회사 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치
KR100578913B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100578914B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치
KR100589381B1 (ko) * 2003-11-27 2006-06-14 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
TWI274316B (en) * 2003-12-15 2007-02-21 Tpo Displays Corp Display circuitry of display panel
US7050027B1 (en) 2004-01-16 2006-05-23 Maxim Integrated Products, Inc. Single wire interface for LCD calibrator
JP4285314B2 (ja) * 2004-04-22 2009-06-24 セイコーエプソン株式会社 電気光学装置
KR20050104892A (ko) * 2004-04-30 2005-11-03 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그의 프리차지 방법
KR100600350B1 (ko) * 2004-05-15 2006-07-14 삼성에스디아이 주식회사 역다중화 및 이를 구비한 유기 전계발광 표시 장치
KR100622217B1 (ko) * 2004-05-25 2006-09-08 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 역다중화부
US20060012595A1 (en) * 2004-07-19 2006-01-19 Chien-Chih Chen Driving circuit and driving process of display system
TWI297484B (en) * 2005-04-01 2008-06-01 Au Optronics Corp Time division driven display and method for driving same
KR100739335B1 (ko) * 2006-08-08 2007-07-12 삼성에스디아이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN101303489B (zh) * 2007-05-09 2010-11-10 群康科技(深圳)有限公司 液晶显示器及其矩阵电路
TWI352233B (en) * 2007-08-21 2011-11-11 Au Optronics Corp Liquid crystal display with a precharge circuit
KR100924143B1 (ko) * 2008-04-02 2009-10-28 삼성모바일디스플레이주식회사 평판표시장치 및 그의 구동 방법
CN101978315B (zh) * 2008-04-25 2012-05-16 夏普株式会社 液晶显示装置、电视接收机
GB0807767D0 (en) * 2008-04-29 2008-06-04 Plastic Logic Ltd Off-set top pixel electrode configuration
RU2475866C2 (ru) * 2008-07-23 2013-02-20 Шарп Кабусики Кайся Подложка активной матрицы, дисплейное устройство, способ проверки подложки активной матрицы и способ проверки дисплейного устройства
KR101247050B1 (ko) * 2008-12-09 2013-03-25 샤프 가부시키가이샤 액티브 매트릭스 기판, 액정 패널, 액정 표시 유닛, 액정 표시 장치, 텔레비전 수상기
RU2489756C2 (ru) * 2009-05-13 2013-08-10 Шарп Кабушики Каиша Дисплейное устройство
KR101372760B1 (ko) * 2009-06-04 2014-03-10 샤프 가부시키가이샤 표시 장치 및 표시 장치의 구동 방법
BRPI1013286A2 (pt) * 2009-06-17 2019-05-14 Sharp Kk circuito de acionamento de exibição, dispositivo de exibição e método de acionamento de visor
EP2453432B1 (en) * 2009-07-10 2017-02-15 Sharp Kabushiki Kaisha Display device
JP5346381B2 (ja) * 2009-09-07 2013-11-20 シャープ株式会社 画素回路及び表示装置
RU2487422C1 (ru) * 2009-09-07 2013-07-10 Шарп Кабусики Кайся Схема пикселя и устройство отображения
BR112012005091A2 (pt) * 2009-09-07 2016-05-03 Sharp Kk circuito de pixel e dispositivo de exibição
CN102483551B (zh) * 2009-09-10 2016-01-20 夏普株式会社 液晶显示装置
RU2494474C1 (ru) * 2009-10-16 2013-09-27 Шарп Кабусики Кайся Схема возбуждения дисплея, устройство отображения и способ управления дисплеем
EP2495718B1 (en) * 2009-10-29 2014-04-09 Sharp Kabushiki Kaisha Pixel circuit and display apparatus
JP5589441B2 (ja) 2010-02-26 2014-09-17 ソニー株式会社 フィルタ装置及びプロジェクタ装置
RU2494472C1 (ru) * 2012-02-15 2013-09-27 Открытое Акционерное Общество "Научно-Исследовательский Институт Микроэлектронной Аппаратуры "Прогресс" (Оао "Ниима "Прогресс") Драйвер пиксельной ячейки oled дисплея
WO2015122365A1 (ja) * 2014-02-17 2015-08-20 凸版印刷株式会社 薄膜トランジスタアレイ装置、el装置、センサ装置、薄膜トランジスタアレイ装置の駆動方法、el装置の駆動方法、および、センサ装置の駆動方法
CN104882105B (zh) * 2015-05-28 2017-05-17 武汉华星光电技术有限公司 一种液晶驱动电路及液晶显示装置
CN107221277A (zh) * 2016-03-21 2017-09-29 北京小米移动软件有限公司 显示屏组件、终端以及显示屏控制方法
CN109801585B (zh) * 2019-03-25 2022-07-29 京东方科技集团股份有限公司 显示面板驱动电路及驱动方法、显示面板

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL169647B (nl) * 1977-10-27 1982-03-01 Philips Nv Weergeefinrichting met een vloeibaar kristal.
US4233603A (en) * 1978-11-16 1980-11-11 General Electric Company Multiplexed varistor-controlled liquid crystal display
US4403217A (en) * 1981-06-18 1983-09-06 General Electric Company Multiplexed varistor-controlled liquid crystal display
JPS59123884A (ja) * 1982-12-29 1984-07-17 シャープ株式会社 液晶表示装置の駆動方法
JPS6211829A (ja) * 1985-03-28 1987-01-20 Toshiba Corp アクテイブマトリツクス形液晶表示装置
JPH0685108B2 (ja) * 1985-08-29 1994-10-26 キヤノン株式会社 マトリクス表示パネル
JPS6281629A (ja) * 1985-10-07 1987-04-15 Canon Inc 液晶表示装置の駆動方法
FR2590394B1 (fr) * 1985-11-15 1987-12-18 Thomson Csf Ecran de visualisation electro-optique a transistors de commande
JPS62191832A (ja) * 1986-02-18 1987-08-22 Canon Inc 駆動装置
ES2064306T3 (es) * 1986-02-21 1995-02-01 Canon Kk Aparato visualizador.
JPH077159B2 (ja) * 1986-11-05 1995-01-30 沖電気工業株式会社 アクテイブマトリクス型液晶表示装置の駆動方法
NL8700627A (nl) * 1987-03-17 1988-10-17 Philips Nv Werkwijze voor het besturen van een vloeibaar kristalweergeefinrichting en bijbehorende weergeefinrichting.
GB2205191A (en) * 1987-05-29 1988-11-30 Philips Electronic Associated Active matrix display system
US4870399A (en) * 1987-08-24 1989-09-26 North American Philips Corporation Apparatus for addressing active displays
US4922240A (en) * 1987-12-29 1990-05-01 North American Philips Corp. Thin film active matrix and addressing circuitry therefor
US4963860A (en) * 1988-02-01 1990-10-16 General Electric Company Integrated matrix display circuitry
US5151689A (en) * 1988-04-25 1992-09-29 Hitachi, Ltd. Display device with matrix-arranged pixels having reduced number of vertical signal lines
JP2653099B2 (ja) * 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
JPH0289091A (ja) * 1988-09-26 1990-03-29 Oki Electric Ind Co Ltd アクティブマトリクス型液晶表示装置の駆動方法
NL8802436A (nl) * 1988-10-05 1990-05-01 Philips Electronics Nv Werkwijze voor het besturen van een weergeefinrichting.
US5061920A (en) * 1988-12-20 1991-10-29 Honeywell Inc. Saturating column driver for grey scale LCD
JP2830004B2 (ja) * 1989-02-02 1998-12-02 ソニー株式会社 液晶ディスプレイ装置
JPH03168617A (ja) * 1989-11-28 1991-07-22 Matsushita Electric Ind Co Ltd 表示装置の駆動方法
US5170155A (en) * 1990-10-19 1992-12-08 Thomson S.A. System for applying brightness signals to a display device and comparator therefore
JPH04242788A (ja) * 1990-12-29 1992-08-31 Nec Corp 液晶駆動回路
US5206633A (en) * 1991-08-19 1993-04-27 International Business Machines Corp. Self calibrating brightness controls for digitally operated liquid crystal display system

Also Published As

Publication number Publication date
US5426447A (en) 1995-06-20
ATE152850T1 (de) 1997-05-15
DK0667022T3 (da) 1997-12-08
JP3262908B2 (ja) 2002-03-04
CN1087728A (zh) 1994-06-08
RU2160933C2 (ru) 2000-12-20
EP0667022B1 (en) 1997-05-07
CA2148351C (en) 2002-12-31
DE69310534T2 (de) 1997-09-11
CA2148351A1 (en) 1994-05-11
BR9307368A (pt) 1999-08-31
GR3024364T3 (en) 1997-11-28
ES2105337T3 (es) 1997-10-16
AU667597B2 (en) 1996-03-28
MY110010A (en) 1997-11-29
EP0667022A1 (en) 1995-08-16
AU5341994A (en) 1994-05-24
WO1994010676A1 (en) 1994-05-11
CN1071025C (zh) 2001-09-12
DE69310534D1 (de) 1997-06-12
JPH0713528A (ja) 1995-01-17

Similar Documents

Publication Publication Date Title
KR100318152B1 (ko) 디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이
US5510807A (en) Data driver circuit and associated method for use with scanned LCD video display
KR100686312B1 (ko) 액정표시장치
JP4168339B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
US20030090614A1 (en) Liquid crystal display
US20080150852A1 (en) Active Matrix Display Devices
RU2494475C2 (ru) Дисплейное устройство и способ управления
JPH11507446A (ja) ピクセル反転動作を伴うlcdドライバic
US7773084B2 (en) Image display device, image display panel, panel drive device, and method of driving image display panel
JP2004309821A (ja) 表示装置
JP2000275611A (ja) 液晶表示装置
JPH10326090A (ja) アクティブマトリクス表示装置
JP2003506730A (ja) アクティブマトリクスアレー装置
CN1327268C (zh) 显示装置
KR20060061835A (ko) 액티브 매트릭스 디스플레이 장치
JP4692871B2 (ja) 表示駆動装置及び表示装置
JP4784620B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121206

Year of fee payment: 12

EXPY Expiration of term