JPS6281629A - 液晶表示装置の駆動方法 - Google Patents
液晶表示装置の駆動方法Info
- Publication number
- JPS6281629A JPS6281629A JP22195185A JP22195185A JPS6281629A JP S6281629 A JPS6281629 A JP S6281629A JP 22195185 A JP22195185 A JP 22195185A JP 22195185 A JP22195185 A JP 22195185A JP S6281629 A JPS6281629 A JP S6281629A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- liquid crystal
- pixel
- display device
- crystal display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は、薄膜トランジスタ(以F TFTと称す)ア
レイを有するフルカラーアクティブマトリクス液晶表示
装置の駆動方法に関するものである。
レイを有するフルカラーアクティブマトリクス液晶表示
装置の駆動方法に関するものである。
[開示の概要]
本明細壽及び図面は、TFTアレイを有する液晶表示装
置の駆動方法において、画ぶ電極と対向電極との間の電
圧を検出する1段を設けると共に、検出された実効電圧
と基準電圧とが笠しくなる様に前記画素電極に重力Uす
る電圧を補正する回路を設けることにより、各画素毎の
減衰場の相違をなくし、パネル内の各画素間の見映えの
不均一の防止及び経時変化による見映えの不均一・をな
くすようにしたものである。
置の駆動方法において、画ぶ電極と対向電極との間の電
圧を検出する1段を設けると共に、検出された実効電圧
と基準電圧とが笠しくなる様に前記画素電極に重力Uす
る電圧を補正する回路を設けることにより、各画素毎の
減衰場の相違をなくし、パネル内の各画素間の見映えの
不均一の防止及び経時変化による見映えの不均一・をな
くすようにしたものである。
[従来の技術]
アクティブマトリクス表示による液晶表示装置は、基板
ヒに配置された各画素(表示電極)にスイッチング用の
TFTアレイを設け、このTFTアレイによって液晶を
直接的にスイッチング駆動して画像表示を行うものであ
る。この様な表示装置において、液晶の駆動電圧はパネ
ル内の汚染度にかかわらずほぼ一定であった。
ヒに配置された各画素(表示電極)にスイッチング用の
TFTアレイを設け、このTFTアレイによって液晶を
直接的にスイッチング駆動して画像表示を行うものであ
る。この様な表示装置において、液晶の駆動電圧はパネ
ル内の汚染度にかかわらずほぼ一定であった。
[発明が解決しようとする問題点]
第2図は一画素内のTPT及び液晶の等価回路を示した
ものである。図において、8はTFT 、 R+cは液
晶層の抵抗、CtCは液晶層の容量成分、9とlOは電
極上の絶縁層による容量成分、11は対向電極である。
ものである。図において、8はTFT 、 R+cは液
晶層の抵抗、CtCは液晶層の容量成分、9とlOは電
極上の絶縁層による容量成分、11は対向電極である。
この様な画素をTPT駆動した時の上F電極間にかかる
電圧波形の一例を第3図に示す。
電圧波形の一例を第3図に示す。
第3図において、初期電圧V ini が、ある時定数
で減衰した場合最終値はVend となる。このVen
dはTFT 18の出力抵抗Ro(f及びRICの値に
よって変iするものであり、液晶に印加される実効電圧
(図中斜線部)自体も、このR8f「及びRICによっ
て変動する。しかもRo j f 及びRIGに関する
減衰には各画素によって異なるので、パネル内の画面の
見映えは均一にならなかった。また、この様な見映えの
不均一はパネルの経時変化によってももたらされるもの
であった。
で減衰した場合最終値はVend となる。このVen
dはTFT 18の出力抵抗Ro(f及びRICの値に
よって変iするものであり、液晶に印加される実効電圧
(図中斜線部)自体も、このR8f「及びRICによっ
て変動する。しかもRo j f 及びRIGに関する
減衰には各画素によって異なるので、パネル内の画面の
見映えは均一にならなかった。また、この様な見映えの
不均一はパネルの経時変化によってももたらされるもの
であった。
本発明はパネル内の見映えが均一で、かつパネルの経時
変化によっても見映えの変わらない液晶表示装置の駆動
方法を提供することを目的とするものである。
変化によっても見映えの変わらない液晶表示装置の駆動
方法を提供することを目的とするものである。
[問題点を解決するための手段]
本発明は、表示用の画素電極と対向する電極との間の電
圧を検出する手段を設けると共に、検出された実効電圧
と基準電圧とが等しくなる様に前記画素電極に印加する
電圧を補正する回路を設け、各画素に補正した電圧を印
加するようにしたものである。
圧を検出する手段を設けると共に、検出された実効電圧
と基準電圧とが等しくなる様に前記画素電極に印加する
電圧を補正する回路を設け、各画素に補正した電圧を印
加するようにしたものである。
1作 用]
パネルを駆動する際にテストパターンが表示され、この
時の電圧値が補正回路に送られる。補正回路では送られ
た電圧が基準電圧と比較され、各画素の減衰量の大きさ
に対応して補正係数が算出される。この補正係数は画素
のソースドライバー回路にフィードバックされ、ドライ
バー回路内で印加電圧は基準電圧と’PLくなるように
調整される。すなわち、第3図のVini を大きくす
ることによって実効電圧は制御される。
時の電圧値が補正回路に送られる。補正回路では送られ
た電圧が基準電圧と比較され、各画素の減衰量の大きさ
に対応して補正係数が算出される。この補正係数は画素
のソースドライバー回路にフィードバックされ、ドライ
バー回路内で印加電圧は基準電圧と’PLくなるように
調整される。すなわち、第3図のVini を大きくす
ることによって実効電圧は制御される。
[実施例1
第1図は本発明に使用される液晶表示装置の駆動回路の
一実施例を示すものである。第3図において、■は画素
ゲートドライバー、2はBLT ドライバー、3はソー
スドライバー、4は画素TFT、5はセンス回路、6は
RAM (Random AccessMe+5ory
) 、 7は画素表示パネルである。なお、BLTと
はマトリクス配線数を減らすため、ソース線を幾つかの
ブロックに分割した場合に、各ブロックに木数分配置さ
れるTPTであり、ブロック毎に共通のゲート線を有す
るものである。
一実施例を示すものである。第3図において、■は画素
ゲートドライバー、2はBLT ドライバー、3はソー
スドライバー、4は画素TFT、5はセンス回路、6は
RAM (Random AccessMe+5ory
) 、 7は画素表示パネルである。なお、BLTと
はマトリクス配線数を減らすため、ソース線を幾つかの
ブロックに分割した場合に、各ブロックに木数分配置さ
れるTPTであり、ブロック毎に共通のゲート線を有す
るものである。
次に駆動方式について述べる。まず1画面の一ライン(
全面でもよい)にテストパターンを表示し、各画素に電
荷が充電されたらBLT ドライバー2のB1−Bkに
Ov印加して各TPTを開状態にする。ここで01〜C
1の電荷がアースから抜け、空になったら画素ゲートG
nのラインの各TPTを開状態にし、ブロック毎に画素
の電荷をC!〜Csに充電する。その後再びB1〜Bk
LのTFTを開状態にし、センス回路5で実効値(X)
を読みとり、基準電圧(R)に達する様に補正係数(a
)を算出(R=ax)する、この動作をGn −Gl
まで順次繰り返し、全画素の補正係数をRAM 6に記
憶させる0次にこの情報をソースドライバー回路にフィ
ードバックし、ソースドライバーの印加電圧を調整する
。
全面でもよい)にテストパターンを表示し、各画素に電
荷が充電されたらBLT ドライバー2のB1−Bkに
Ov印加して各TPTを開状態にする。ここで01〜C
1の電荷がアースから抜け、空になったら画素ゲートG
nのラインの各TPTを開状態にし、ブロック毎に画素
の電荷をC!〜Csに充電する。その後再びB1〜Bk
LのTFTを開状態にし、センス回路5で実効値(X)
を読みとり、基準電圧(R)に達する様に補正係数(a
)を算出(R=ax)する、この動作をGn −Gl
まで順次繰り返し、全画素の補正係数をRAM 6に記
憶させる0次にこの情報をソースドライバー回路にフィ
ードバックし、ソースドライバーの印加電圧を調整する
。
以北述べた操作を1画像表示の前に行うことによって、
各画素毎に異なる減衰量を補正することができる。また
、上記操作を所定の一定期間毎に行えば、パネルの経時
変化による見映えの不均一を防止することもできる。
各画素毎に異なる減衰量を補正することができる。また
、上記操作を所定の一定期間毎に行えば、パネルの経時
変化による見映えの不均一を防止することもできる。
なお1本発明による駆動方法は、J:、記実施例の様に
BLT構成を持たない液晶表示装置に用いた場合でも同
様の効果を得ることができる。
BLT構成を持たない液晶表示装置に用いた場合でも同
様の効果を得ることができる。
[発明の効果]
以]二説明した様に、本発明によれば、パネルを駆動す
る際にテストパターンを表示し、各画素の補正係数を算
出し、その係数をソースドライバーにフィードバックし
て印加電圧を調整することにより、パネル内の各画素間
の見映えの不均一をなくし、かつパネル自身の経時変化
による見映えの不均一も防止する液晶表示装置の駆動方
法を提供することができる。
る際にテストパターンを表示し、各画素の補正係数を算
出し、その係数をソースドライバーにフィードバックし
て印加電圧を調整することにより、パネル内の各画素間
の見映えの不均一をなくし、かつパネル自身の経時変化
による見映えの不均一も防止する液晶表示装置の駆動方
法を提供することができる。
第1図は本発明に使用される駆動回路の一実施例を示す
図、第2図は画素の等両回路、第3図は第2図の電圧波
形図である。 1・・・画素ゲートドライ/<−、 2・・・BLT ドライバー、3・・・ソースドライ
ノく−、4・・・画素TFT、5・・・センス回路、6
・・・RAM 。
図、第2図は画素の等両回路、第3図は第2図の電圧波
形図である。 1・・・画素ゲートドライ/<−、 2・・・BLT ドライバー、3・・・ソースドライ
ノく−、4・・・画素TFT、5・・・センス回路、6
・・・RAM 。
Claims (1)
- (1)薄膜トランジスタアレイによるアクティブマトリ
クス表示を用いた液晶表示装置の駆動方法において、画
素電極と対向電極との間に印加される実効電圧を検出す
ると共に、この電圧と基準電圧とが等しくなるように前
記画素電極に印加する電圧を補正し、各画素に印加する
ことを特徴とする液晶表示装置の駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22195185A JPS6281629A (ja) | 1985-10-07 | 1985-10-07 | 液晶表示装置の駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22195185A JPS6281629A (ja) | 1985-10-07 | 1985-10-07 | 液晶表示装置の駆動方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6281629A true JPS6281629A (ja) | 1987-04-15 |
Family
ID=16774711
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP22195185A Pending JPS6281629A (ja) | 1985-10-07 | 1985-10-07 | 液晶表示装置の駆動方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6281629A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01133122U (ja) * | 1988-03-07 | 1989-09-11 | ||
JPH0713528A (ja) * | 1992-11-04 | 1995-01-17 | Yuen Foong Yu Hk Co Ltd | Lcdディスプレイおよびそのデータ駆動線数低減方法 |
JPH07104703A (ja) * | 1993-01-05 | 1995-04-21 | Yuen Foong Yu Hk Co Ltd | 走査式lcdビデオディスプレイに使用するデータドライバ回路およびそれに関連する方法 |
JP2006162728A (ja) * | 2004-12-03 | 2006-06-22 | Seiko Epson Corp | 画像表示装置、画像信号変換装置、画像信号変換方法、画像信号変換プログラム、およびそのプログラムを記憶した記憶媒体 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60140323A (ja) * | 1983-12-28 | 1985-07-25 | Fujitsu Ltd | 液晶表示パネル装置 |
-
1985
- 1985-10-07 JP JP22195185A patent/JPS6281629A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60140323A (ja) * | 1983-12-28 | 1985-07-25 | Fujitsu Ltd | 液晶表示パネル装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01133122U (ja) * | 1988-03-07 | 1989-09-11 | ||
JPH0713528A (ja) * | 1992-11-04 | 1995-01-17 | Yuen Foong Yu Hk Co Ltd | Lcdディスプレイおよびそのデータ駆動線数低減方法 |
JPH07104703A (ja) * | 1993-01-05 | 1995-04-21 | Yuen Foong Yu Hk Co Ltd | 走査式lcdビデオディスプレイに使用するデータドライバ回路およびそれに関連する方法 |
JP2006162728A (ja) * | 2004-12-03 | 2006-06-22 | Seiko Epson Corp | 画像表示装置、画像信号変換装置、画像信号変換方法、画像信号変換プログラム、およびそのプログラムを記憶した記憶媒体 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100347558B1 (ko) | 액정표시장치 및 그 구동방법 | |
US8184080B2 (en) | Liquid crystal display and driving method thereof | |
US5831605A (en) | Liquid crystal display device with stabilized common potential | |
US5793344A (en) | System for correcting display device and method for correcting the same | |
US6624800B2 (en) | Controller circuit for liquid crystal matrix display devices | |
US20130293526A1 (en) | Display device and method of operating the same | |
US20080079703A1 (en) | Method of driving the display device and display device | |
US5724057A (en) | Method and apparatus for driving a liquid crystal display | |
EP0767449A3 (en) | Method and circuit for driving active matrix liquid crystal panel with control of the average driving voltage | |
JPH08508110A (ja) | グレイ・レベルの均一な液晶中間調表示装置 | |
US6864883B2 (en) | Display device | |
JPS6281629A (ja) | 液晶表示装置の駆動方法 | |
JP2004240263A (ja) | 表示駆動装置及びその駆動制御方法 | |
JPH0611731A (ja) | アクティブマトリクス液晶表示装置 | |
JP2000131713A (ja) | 液晶表示装置 | |
JP3119935B2 (ja) | 表示装置の駆動方法 | |
US20050017937A1 (en) | Active matrix driver | |
JP3255992B2 (ja) | アクティブマトリクス型の表示装置の表示方法 | |
JP2861266B2 (ja) | アクティブマトリックス型液晶表示素子及びその駆動方法 | |
KR100992134B1 (ko) | 공통 전압 조절 장치 및 방법 | |
JP2002098990A (ja) | 液晶表示装置 | |
KR20020071995A (ko) | 킥백 전압을 보상하는 액정 표시 장치 | |
KR100493823B1 (ko) | 대면적 고해상도 액정표시장치의 구동방법 | |
JPH05289054A (ja) | アクティブマトリックス型液晶表示装置 | |
JPS63261326A (ja) | 電気光学装置の駆動回路 |