JPH11507446A - ピクセル反転動作を伴うlcdドライバic - Google Patents
ピクセル反転動作を伴うlcdドライバicInfo
- Publication number
- JPH11507446A JPH11507446A JP10514797A JP51479798A JPH11507446A JP H11507446 A JPH11507446 A JP H11507446A JP 10514797 A JP10514797 A JP 10514797A JP 51479798 A JP51479798 A JP 51479798A JP H11507446 A JPH11507446 A JP H11507446A
- Authority
- JP
- Japan
- Prior art keywords
- analog
- column
- voltage
- digital
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0294—Details of sampling or holding circuits arranged for use in a driver for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
Description
Claims (1)
- 【特許請求の範囲】 1.LCDディスプレイのコラムに印加される、上側電圧レンジか下側電圧レ ンジかのどちらか一方の中に含まれる出力電圧を発生するコラム・ドライバ集積 回路(10)であって、 a.前記上側の電圧レンジの中の電圧に対応する第1のデジタル・データ・ワ ードを受け取る複数の入力端子(51)を有し、前記上側の電圧レンジの中の第 1のアナログ電圧信号を提供する第1のアナログ電圧端子(29)を含む第1の デジタル・アナログ・コンバータ回路(28)と、 b.前記下側の電圧レンジの中の電圧に対応する第2のデジタル・データ・ワ ードを受け取る複数の入力端子(53)を有し、前記下側の電圧レンジの中の第 2のアナログ電圧信号を提供する第2のアナログ電圧端子(33)を含む第2の デジタル・アナログ・コンバータ回路(30)と、 c.アナログ出力電圧を提供して前記LCDディスプレイの中の第1のコラム を駆動する第1のコラム出力端子(14)と、 d.アナログ出力電圧を提供して前記LCDディスプレイの中の第2のコラム を駆動する第2のコラム出力端子(16)と、 e.前記第1及び第2のアナログ電圧端子(29/33)に結合され前記第1 及び第2のアナログ電圧信号を受け取り、前記第1及び第2のコラム出力端子( 14/16)にも結合され、第1のコラム駆動サイクルの間には、前記第1のア ナログ電圧信号を前記第1のコラム出力端子に、前記第2のアナログ電圧信号を 前記第2のコラム出力端子に送信し、第2のコラム駆動サイクルの間には、前記 第1のアナログ電圧信号を前記第2のコラム出力端子に、前記第2のアナログ電 圧信号を前記第1のコラム出力端子に送信するアナログ・マルチプレクサ回路( 25/26)と、 を備えていることを特徴とするコラム・ドライバ集積回路。 2.請求項1記載のコラム・ドライバ集積回路において、 a.前記第1のコラム駆動サイクルの間には第1の状態を有し前記第2のコラ ム駆動サイクルの間には第2の状態を有する極性制御信号を導通させる極性制御 導体(32)を更に含み、 b.前記アナログ・マルチプレクサ回路は、前記極性制御導体に結合され、前 記極性制御信号に応答し、 i.前記アナログ・マルチプレクサ回路(25/26)は、前記極性制 御信号がその第1の状態にあるときには、前記上側の電圧レンジの中にある前記 第1のアナログ電圧信号(29)を前記第1のコラム出力端子(14)に提供し 、前記下側の電圧レンジの中にある前記第2のアナログ電圧信号(33)を前記 第2のコラム出力端子(16)に提供し、 ii.前記アナログ・マルチプレクサ回路(25/26)は、前記極性 制御信号がその第2の状態にあるときには、前記上側の電圧レンジの中にある前 記第1のアナログ電圧信号(29)を前記第2のコラム出力端子(16)に提供 し、前記下側の電圧レンジの中にある前記第2のアナログ電圧信号(33)を前 記第1のコラム出力端子(14)に提供することを特徴とするコラム・ドライバ 集積回路。 3.請求項2記載のコラム・ドライバ集積回路において、前記アナログ・マル チプレクサ回路は、第1のマルチプレクサ(25)を含み、この第1のマルチプ レクサは、前記第1(29)及び第2(33)のアナログ電圧信号を受け取り、 前記極性制御信号がその第1の状態にあるときには前記第1のアナログ電圧信号 (29)を前記第1のコラム出力端子(14)に送信し、前記極性制御信号がそ の第2の状態にあるときには前記第2のアナログ電圧信号(33)を前記第1の コラム出力端子(14)に送信することを特徴とするコラム・ドライバ集積回路 。 4.請求項3記載のコラム・ドライバ集積回路において、前記アナログ・マル チプレクサ回路は、第2のマルチプレクサ(26)を含み、この第2のマルチプ レクサは、前記第1(29)及び第2(33)のアナログ電圧信号を受け取り、 前記極性制御信号がその第1の状態にあるときには前記第2のアナログ電圧信号 (29)を前記第2のコラム出力端子(16)に送信し、前記極性制御信号がそ の第2の状態にあるときには前記第1のアナログ電圧信号(29)を前記第2の コラム出力端子(16)に送信することを特徴とするコラム・ドライバ集積回路 。 5.請求項2記載のコラム・ドライバ集積回路において、 a.前記第1のデジタル・アナログ・コンバータ回路(28)の前記複数の入 力端子(51)に結合され、それぞれのコラム駆動サイクルの間に現在の第1の デジタル・データ・ワードを一時的に記憶し、この一時的に記憶された現在の第 1のデジタル・データ・ワードを前記第1のデジタル・アナログ・コンバータ回 路の前記複数の入力端子に提供する第1のデータ・ラッチ(50)と、 b.前記第2のデジタル・アナログ・コンバータ回路(30)の前記複数の入 力端子(53)に結合され、それぞれのコラム駆動サイクルの間に現在の第2の デジタル・データ・ワードを一時的に記憶し、この一時的に記憶された現在の第 2のデジタル・データ・ワードを前記第2のデジタル・アナログ・コンバータ回 路の前記複数の入力端子に提供する第2のデータ・ラッチ(52)と、 を更に含むことを特徴とするコラム・ドライバ集積回路。 6.請求項2記載のコラム・ドライバ集積回路において、前記第1のコラム出 力端子において提供されるアナログ電圧の大きさを表す第1のマルチビット・デ ジタル信号を受け取り、前記第2のコラム出力端子において提供されるアナログ 電圧の大きさを表す第2のマルチビット・デジタル信号を受け取る入力端子を有 するデジタル入力マルチプレクサ回路(118)を更に含み、このデジタル入力 マルチプレクサ回路は、前記極性制御導体(32)にも結合されており、前記極 性制御信号を受け取りこの信号に応答して、 a.前記極性制御信号がその第1の状態にあるときには、前記第1のマルチビ ット・デジタル信号(134)を、その前記第1のデジタル・データ・ワードと して、前記第1のデジタル・アナログ・コンバータ回路(28)の前記複数の第 1の端子(51)に提供し、前記第2のマルチビット・デジタル信号(138) を、その前記第2のデジタル・データ・ワードとして、前記第2のデジタル・ア ナログ・コンバータ回路(30)の前記複数の入力端子(53)に提供し、 b.前記極性制御信号がその第2の状態にあるときには、前記第1のマルチビ ット・デジタル信号(134)を、その前記第2のデジタル・データ・ワードと して、前記第2のデジタル・アナログ・コンバータ回路(30)の前記複数の第 1の端子(53)に提供し、前記第2のマルチビット・デジタル信号(138) を、その前記第1のデジタル・データ・ワードとして、前記第1のデジタル・ア ナログ・コンバータ回路(28)の前記複数の入力端子(51)に提供すること を特徴とするコラム・ドライバ集積回路。 7.請求項6記載のコラム・ドライバ集積回路において、前記デジタル入力マ ルチプレクサ回路(118)は、前記第1のマルチビット信号を受け取る少なく とも第1の複数のデジタル入力端子(134)と、前記第2のマルチビット信号 を受け取る少なくとも第2の複数のデジタル入力端子(138)とを含み、前記 デジタル入力マルチプレクサ回路はまた、前記第1のデジタル・アナログ・コン バータ回路(28)の前記複数の入力端子(51)に結合された第1の出力バス (90)と、前記第2のデジタル・アナログ・コンバータ回路(30)の前記複 数の入力端子(53)に結合された第2の出力バス(92)とを含むことを特徴 とするコラム・ドライバ集積回路。 8.LCDディスプレイのコラム(14/16)上の出力電圧を駆動するのに 用いられるコラム・ドライバ集積回路(10)においてデジタル・アナログ・コ ンバータ(28/30)を共有する方法であって、前記出力電圧は、上側の電圧 レンジか下側の電圧レンジかのどちらか一方の中にある、方法において、 a.前記上側の電圧レンジの中のアナログ出力電圧を生じさせる第1のデジタ ル・アナログ・コンバータ回路(28)を提供するステップと、 b.前記下側の電圧レンジの中のアナログ出力電圧を生じさせる第2のデジタ ル・アナログ・コンバータ回路(30)を提供するステップと、 c.第1及び第2のディスプレイ駆動サイクルを含む連続的なディスプレイ駆 動サイクルを定義するステップと、 d.前記LCDディスプレイの第1のコラム(14)の上に駆動される前記上 側の電圧レンジの中の電圧に対応する前記第1のディスプレイ駆動サイクルの間 に、第1のデジタル・データ・ワード(51)を前記第1のデジタル・アナログ ・コンバータ回路(28)に提供するステップと、 e.前記LCDディスプレイの第2のコラム(16)の上に駆動される前記下 側の電圧レンジの中の電圧に対応する前記第1のディスプレイ駆動サイクルの間 に、第2のデジタル・データ・ワード(53)を前記第2のデジタル・アナログ ・コンバータ回路(30)に提供するステップと、 f.前記第1のディスプレイ駆動サイクルの間に、前記LCDディスプレイの 前記第1のコラム(14)への前記第1のデジタル・アナログ・コンバータ回路 の前記アナログ出力電圧(29)を選択するステップと、 g.前記第1のディスプレイ駆動サイクルの間に、前記LCDディスプレイの 前記第2のコラム(16)への前記第2のデジタル・アナログ・コンバータ回路 の前記アナログ出力電圧(33)を選択するステップと、 h.前記LCDディスプレイの第2のコラム(16)の上に駆動される前記上 側の電圧レンジの中の電圧に対応する前記第2のディスプレイ駆動サイクルの間 に、第1のデジタル・データ・ワード(51)を前記第1のデジタル・アナログ ・コンバータ回路(28)に提供するステップと、 i.前記LCDディスプレイの第1のコラム(14)の上に駆動される前記下 側の電圧レンジの中の電圧に対応する前記第2のディスプレイ駆動サイクルの間 に、第2のデジタル・データ・ワード(53)を前記第2のデジタル・アナログ ・コンバータ回路(30)に提供するステップと、 j.前記第2のディスプレイ駆動サイクルの間に、前記LCDディスプレイの 前記第1のコラム(14)への前記第2のデジタル・アナログ・コンバータ回路 の前記アナログ出力電圧(33)を選択するステップと、 g.前記第2のディスプレイ駆動サイクルの間に、前記LCDディスプレイの 前記第2のコラム(16)への前記第1のデジタル・アナログ・コンバータ回路 の前記アナログ出力電圧(29)を選択するステップと、 を含むことを特徴とする方法。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US715,788 | 1996-09-19 | ||
US08/715,788 | 1996-09-19 | ||
US08/715,788 US5754156A (en) | 1996-09-19 | 1996-09-19 | LCD driver IC with pixel inversion operation |
PCT/US1997/016320 WO1998012695A1 (en) | 1996-09-19 | 1997-09-17 | Lcd driver ic with pixel inversion operation |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH11507446A true JPH11507446A (ja) | 1999-06-29 |
JP3084293B2 JP3084293B2 (ja) | 2000-09-04 |
Family
ID=24875486
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10514797A Expired - Fee Related JP3084293B2 (ja) | 1996-09-19 | 1997-09-17 | ピクセル反転動作を伴うlcdドライバic |
Country Status (5)
Country | Link |
---|---|
US (2) | US5754156A (ja) |
EP (1) | EP0861484B1 (ja) |
JP (1) | JP3084293B2 (ja) |
DE (1) | DE69731724T2 (ja) |
WO (1) | WO1998012695A1 (ja) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
USRE38918E1 (en) | 1994-04-22 | 2005-12-13 | University Of Southern California | System and method for power-efficient charging and discharging of a capacitive load from a single source |
US5473526A (en) | 1994-04-22 | 1995-12-05 | University Of Southern California | System and method for power-efficient charging and discharging of a capacitive load from a single source |
KR960024874A (ko) | 1994-12-30 | 1996-07-20 | 김광호 | 마이컴을 이용한 디스플레이 장치의 암호 설정 장치 및 암호 설정 방법 |
US5754156A (en) * | 1996-09-19 | 1998-05-19 | Vivid Semiconductor, Inc. | LCD driver IC with pixel inversion operation |
KR100204794B1 (ko) * | 1996-12-28 | 1999-06-15 | 구본준 | 박막트랜지스터 액정표시장치 |
KR100236333B1 (ko) * | 1997-03-05 | 1999-12-15 | 구본준, 론 위라하디락사 | 액정표시장치의 데이터 구동 장치 및 구동 방법 |
JP3314654B2 (ja) * | 1997-03-14 | 2002-08-12 | 日本電気株式会社 | ヘリカルアンテナ |
JP3428380B2 (ja) * | 1997-07-11 | 2003-07-22 | 株式会社東芝 | 液晶表示装置の駆動制御用半導体装置および液晶表示装置 |
US6940496B1 (en) | 1998-06-04 | 2005-09-06 | Silicon, Image, Inc. | Display module driving system and digital to analog converter for driving display |
KR100607614B1 (ko) * | 1998-06-04 | 2006-08-02 | 실리콘 이미지, 인크.(델라웨어주 법인) | 디지털-아날로그 변환기를 포함하는 디스플레이 모듈 구동시스템 |
US6985142B1 (en) * | 1998-09-03 | 2006-01-10 | University Of Southern California | Power-efficient, pulsed driving of capacitive loads to controllable voltage levels |
US6300945B1 (en) | 1998-10-31 | 2001-10-09 | Duke University | Analog conditioning circuitry for imagers for a display |
US6346900B1 (en) | 1999-12-10 | 2002-02-12 | Winbond Electronics Corporation | Driving circuit |
US6344814B1 (en) * | 1999-12-10 | 2002-02-05 | Winbond Electronics Corporation | Driving circuit |
US6538647B1 (en) * | 2000-06-28 | 2003-03-25 | Industrial Technology Research Institute | Low-power LCD data driver for stepwisely charging |
TW522374B (en) * | 2000-08-08 | 2003-03-01 | Semiconductor Energy Lab | Electro-optical device and driving method of the same |
KR100379535B1 (ko) * | 2001-01-06 | 2003-04-10 | 주식회사 하이닉스반도체 | 액정 표시 장치의 구동 회로 |
US6771126B2 (en) * | 2001-03-30 | 2004-08-03 | Winbond Electronics Corporation | Slew rate enhancement circuit and method |
US7023417B2 (en) * | 2001-03-30 | 2006-04-04 | Winbond Electronics Corporation | Switching circuit for column display driver |
US6727835B2 (en) * | 2001-03-30 | 2004-04-27 | Winbond Electronics Corporation | Analog multiplex level shifter with reset |
US7015889B2 (en) * | 2001-09-26 | 2006-03-21 | Leadis Technology, Inc. | Method and apparatus for reducing output variation by sharing analog circuit characteristics |
US7068248B2 (en) | 2001-09-26 | 2006-06-27 | Leadis Technology, Inc. | Column driver for OLED display |
US7046222B2 (en) * | 2001-12-18 | 2006-05-16 | Leadis Technology, Inc. | Single-scan driver for OLED display |
US7138993B2 (en) * | 2002-02-19 | 2006-11-21 | Kopin Corporation | LCD with integrated switches for DC restore |
US7336268B1 (en) * | 2002-10-30 | 2008-02-26 | National Semiconductor Corporation | Point-to-point display system having configurable connections |
US6970033B1 (en) | 2003-11-26 | 2005-11-29 | National Semiconductor Corporation | Two-by-two multiplexer circuit for column driver |
WO2005111981A1 (en) * | 2004-05-19 | 2005-11-24 | Sharp Kabushiki Kaisha | Liquid crystal display device, driving method thereof, liquid crystal television having the liquid crystal display device and liquid crystal monitor having the liquid crystal display device |
US7298351B2 (en) * | 2004-07-01 | 2007-11-20 | Leadia Technology, Inc. | Removing crosstalk in an organic light-emitting diode display |
US7358939B2 (en) * | 2004-07-28 | 2008-04-15 | Leadis Technology, Inc. | Removing crosstalk in an organic light-emitting diode display by adjusting display scan periods |
KR100642946B1 (ko) * | 2004-12-15 | 2006-11-10 | 삼성전자주식회사 | 수평 라인의 영상 데이터를 파이프라인 방식으로 제공하는소스 구동 회로 및 방법 |
US8004477B2 (en) * | 2005-11-14 | 2011-08-23 | Sony Corporation | Display apparatus and driving method thereof |
US8203547B2 (en) * | 2007-06-15 | 2012-06-19 | Ricoh Co. Ltd | Video playback on electronic paper displays |
US8913000B2 (en) | 2007-06-15 | 2014-12-16 | Ricoh Co., Ltd. | Video playback on electronic paper displays |
US8319766B2 (en) * | 2007-06-15 | 2012-11-27 | Ricoh Co., Ltd. | Spatially masked update for electronic paper displays |
US8355018B2 (en) * | 2007-06-15 | 2013-01-15 | Ricoh Co., Ltd. | Independent pixel waveforms for updating electronic paper displays |
US8279232B2 (en) | 2007-06-15 | 2012-10-02 | Ricoh Co., Ltd. | Full framebuffer for electronic paper displays |
US8416197B2 (en) * | 2007-06-15 | 2013-04-09 | Ricoh Co., Ltd | Pen tracking and low latency display updates on electronic paper displays |
TW200945310A (en) * | 2008-04-29 | 2009-11-01 | Au Optronics Corp | Driving unit |
TWI480847B (zh) * | 2008-05-22 | 2015-04-11 | Au Optronics Corp | 液晶顯示裝置及其驅動方法 |
US10068512B2 (en) | 2015-07-07 | 2018-09-04 | Texas Instruments Incorporated | Modulator for a MUX LCD |
CN114187877A (zh) * | 2021-12-17 | 2022-03-15 | 深圳创维-Rgb电子有限公司 | 模拟电源复用电路、装置及显示面板 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0680477B2 (ja) * | 1985-02-06 | 1994-10-12 | キヤノン株式会社 | 液晶表示パネル及び駆動方法 |
JPS623229A (ja) * | 1985-06-28 | 1987-01-09 | Sharp Corp | 液晶駆動方式 |
US5192945A (en) * | 1988-11-05 | 1993-03-09 | Sharp Kabushiki Kaisha | Device and method for driving a liquid crystal panel |
US5130703A (en) * | 1989-06-30 | 1992-07-14 | Poqet Computer Corp. | Power system and scan method for liquid crystal display |
US5170158A (en) * | 1989-06-30 | 1992-12-08 | Kabushiki Kaisha Toshiba | Display apparatus |
US5198747A (en) * | 1990-05-02 | 1993-03-30 | Texas Instruments Incorporated | Liquid crystal display driver and driver method |
US5168270A (en) * | 1990-05-16 | 1992-12-01 | Nippon Telegraph And Telephone Corporation | Liquid crystal display device capable of selecting display definition modes, and driving method therefor |
FR2667718B1 (fr) * | 1990-10-09 | 1992-11-27 | France Etat | Circuit de commande des colonnes d'un ecran d'affichage, comprenant des moyens de test a sortie unique. |
US5170155A (en) * | 1990-10-19 | 1992-12-08 | Thomson S.A. | System for applying brightness signals to a display device and comparator therefore |
JP3204690B2 (ja) * | 1991-09-03 | 2001-09-04 | 株式会社東芝 | マルチモード入力回路 |
TW277129B (ja) * | 1993-12-24 | 1996-06-01 | Sharp Kk | |
US5510748A (en) * | 1994-01-18 | 1996-04-23 | Vivid Semiconductor, Inc. | Integrated circuit having different power supplies for increased output voltage range while retaining small device geometries |
US5528256A (en) * | 1994-08-16 | 1996-06-18 | Vivid Semiconductor, Inc. | Power-saving circuit and method for driving liquid crystal display |
US5739805A (en) * | 1994-12-15 | 1998-04-14 | David Sarnoff Research Center, Inc. | Matrix addressed LCD display having LCD age indication, and autocalibrated amplification driver, and a cascaded column driver with capacitor-DAC operating on split groups of data bits |
US5754156A (en) * | 1996-09-19 | 1998-05-19 | Vivid Semiconductor, Inc. | LCD driver IC with pixel inversion operation |
-
1996
- 1996-09-19 US US08/715,788 patent/US5754156A/en not_active Expired - Lifetime
-
1997
- 1997-09-17 JP JP10514797A patent/JP3084293B2/ja not_active Expired - Fee Related
- 1997-09-17 WO PCT/US1997/016320 patent/WO1998012695A1/en active IP Right Grant
- 1997-09-17 EP EP97942473A patent/EP0861484B1/en not_active Expired - Lifetime
- 1997-09-17 DE DE69731724T patent/DE69731724T2/de not_active Expired - Lifetime
-
1998
- 1998-02-20 US US09/027,513 patent/US6040815A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP3084293B2 (ja) | 2000-09-04 |
US6040815A (en) | 2000-03-21 |
DE69731724T2 (de) | 2005-12-22 |
DE69731724D1 (de) | 2004-12-30 |
EP0861484B1 (en) | 2004-11-24 |
WO1998012695A1 (en) | 1998-03-26 |
US5754156A (en) | 1998-05-19 |
EP0861484A4 (ja) | 1998-10-07 |
EP0861484A1 (en) | 1998-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH11507446A (ja) | ピクセル反転動作を伴うlcdドライバic | |
US7868860B2 (en) | Liquid crystal display device | |
US7508479B2 (en) | Liquid crystal display | |
JP4523487B2 (ja) | 液晶表示装置およびその駆動方法 | |
US7746310B2 (en) | Apparatus and method for data-driving liquid crystal display | |
US8411027B2 (en) | Image display apparatus | |
US5796379A (en) | Digital data line driver adapted to realize multigray-scale display of high quality | |
US7961167B2 (en) | Display device having first and second vertical drive circuits | |
US7683876B2 (en) | Time division driving method and source driver for flat panel display | |
KR20010015584A (ko) | 액티브 매트릭스 디스플레이용 고밀도 컬럼 드라이버 | |
KR20060080778A (ko) | 표시장치의 구동방법 및 이를 수행하기 위한 표시장치 | |
KR20050061799A (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR100317823B1 (ko) | 평면표시장치와, 어레이기판 및 평면표시장치의 구동방법 | |
KR101061631B1 (ko) | 액정표시장치의 구동장치 및 방법 | |
JP2000275611A (ja) | 液晶表示装置 | |
KR20020053772A (ko) | 액정 표시 장치 | |
JP2004240428A (ja) | 液晶表示装置、液晶表示装置の駆動装置及び方法 | |
JP2001337657A (ja) | 液晶表示装置 | |
JP2002108287A (ja) | 液晶駆動用半導体集積回路装置 | |
KR100864975B1 (ko) | 액정표시장치의 구동장치 및 구동방법 | |
JPH11296142A (ja) | 液晶表示装置 | |
JP2006018087A (ja) | 画像表示装置 | |
TW200302453A (en) | Active matrix display device | |
KR20060021561A (ko) | 액정 표시 장치, 액정 표시 장치용 구동 장치 및 방법 | |
JPH07253766A (ja) | 表示装置の駆動回路及び表示装置及び表示方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080630 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090630 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090630 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100630 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100630 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110630 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120630 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130630 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130630 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130630 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130630 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130630 Year of fee payment: 13 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |