KR100306181B1 - 고속데이타전송시스템 - Google Patents

고속데이타전송시스템 Download PDF

Info

Publication number
KR100306181B1
KR100306181B1 KR1019940024974A KR19940024974A KR100306181B1 KR 100306181 B1 KR100306181 B1 KR 100306181B1 KR 1019940024974 A KR1019940024974 A KR 1019940024974A KR 19940024974 A KR19940024974 A KR 19940024974A KR 100306181 B1 KR100306181 B1 KR 100306181B1
Authority
KR
South Korea
Prior art keywords
recording medium
recording
address
information
read
Prior art date
Application number
KR1019940024974A
Other languages
English (en)
Other versions
KR950009603A (ko
Inventor
하네다나오야
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR950009603A publication Critical patent/KR950009603A/ko
Application granted granted Critical
Publication of KR100306181B1 publication Critical patent/KR100306181B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Read Only Memory (AREA)

Abstract

정보를 기록하는 정보 기록 매체(102)와, 외부 정보 기록 매체를 접속하기 위한 외부 기록 매체 접속부(109)와, 정보 기록 매체(102)에 대해 정보의 판독 조작 및/또는 기입 조작에 의해 외부 기록 매체 접속부(109)에 접속된 외부 정보 기록 매체에 대한 해당 정보의 기입 동작을 동시에 행하는 제1 기능과 동시에, 정보 기록 매체(102) 혹은 외부 기록 매체 접속부(109)에 접속된 외부 정보 기록 매체에 대한 정보의 판독 조작 및/또는 기입 조작에 의해 정보 기록 매체(102) 및/또는 외부 정보기록 매체에 의한 판독 위치 혹은 기입 위치의 갱신을 동시에 행하는 제2 기능의 두 가지 기능을 구비하는 제어부(104)를 갖는다. 외관상 알 수 있는 바와 같이 판독 조작만으로써 전송을 할 수가 있으므로 고속인 정보 전송이 가능하게 된다.

Description

고속 데이타 전송 시스템
제1도는 본 발명의 실시예인 고속 데이타 전송 시스템의 개략 구성을 도시하는 블럭 회로도.
제2도는 본 발명의 실시예인 외부 정보 기록 매체의 개략 구성을 도시하는 블럭 회로도.
제3도는 본 발명의 실시예인 고속 데이타 전송 시스템에서의 기록 선택시 CPU 및 제어부에서의 처리 흐름을 도시하는 플로우차트.
제4도는 본 발명의 실시예인 고속 데이타 전송 시스템에서의 전송 선택시 CPU 및 제어부에서의 처리 흐름을 도시하는 플로우차트.
제5(a)도 및 제5(b)도는 본 발명의 실시예인 고속 데이타 전송 시스템에서의 제어 신호 발생 회로도의 CPU, 입출력 포트 어드레스 복호화부 및 제어부의 구체적 구성을 도시하는 블럭 회로도.
제6도는 본 발명의 실시예인 고속 데이타 전송 시스템에서의 정보 전송시 타이밍 차트도.
제7도는 본 발명의 실시예인 고속 데이타 전송 시스템의 외관도.
제8도는 본 발명의 실시예인 고속 데이타 전송 시스템의 개별적인 외관도.
* 도면의 주요부분에 대한 부호의 설명
101 : 고속 데이타 전송 시스템 102, 202 : 정보 기록 매체
103, 203 : 어드레스 일시 기록부 104 : 제어부
105, 204 : 데이타 일시 기록부
106 : 입출력 포트 어드레스 복호화부 107 : 기능 선택부
108 : CPU
109 : 외부 정보 기록 매체 접속부
110 : 입출력 포트 어드레스 선 111, 206 : 데이타 선
201 : 외부 정보 기록 매체
205 : 데이타 전송 시스템 접속부
본 발명은 예를 들어, 제1 기록 매체에 기록된 뉴스 혹은 음악 등의 정보를 고속으로 제2 기록 매체에 전송할 경우에 사용하는 데 적합한 고속 데이타 전송 시스템에 관한 것이다.
종래부터 예를 들어, 제1 기록 매체에 기록된 뉴스 혹은 음악 등의 정보를 고속으로 제2 기록 매체에 기록할 용도로 사용되는 고속 데이타 전송 시스템에 있어서는, 전송원으로 되는 각 정보가 기록된 제1 기록 매체로부터 일단 판독하고, 그후 전송 목적지로 되는 제2 기록 매체에 기록하도록 함으로써, 전송원으로부터의 판독 및 전송 목적지로의 기입이라고 하는 조작을 필요로 한다.
종래의 정보 전송부를 갖는 장치의 일예로서, 예를 들어, 소위 퍼스널 컴퓨터에 있어서는, 하드 디스크로부터 플로피 디스크로의 데이타 전송은 미리 설정된 크기의 블럭마다 데이타를 하드 디스크로부터 판독하고, 일단 각각의 버퍼에 기록한 후, 해당 버퍼로부터 플로피 디스크로 기입함으로써 실현되고 있다. 즉, 데이터는 버퍼를 통해 하드 디스크로부터 플로피 디스크로 전송되게 된다.
그런데, 상술한 바와 같은 종래의 데이타 전송 시스템을 이용해, 예를 들어, 뉴스 혹은 음악 등의 정보를 제1 기록 매체로부터 제2 기록 매체에 기록하고 있을 때, 더욱이 제3 혹은 그 이상의 기록 매체에 정보를 기록하고 싶을 경우에는, 제2 기록 매체로의 소정의 정보 기록이 종료하는 것을 기다려, 제3 혹은 그 이상의 기록 매체로의 정보 기록을 행해야 한다.
그런데 이와 같이, 예를 들어, 뉴스 혹은 음악 등의 대량의 정보를 복수의 기록 매체로 분할하여 기록할 필요가 생겼을 경우에는, 소원하는 정보 모두를 기록하는 데 필요한 시간이 증대하게 된다. 또한, 복수의 기록 매체에 동일한 정보를 대량으로 복제할 필요가 생겼을 경우에도, 상기와 같은 불합리한 점이 발생하게 된다.
이와 같이 종래의 데이타 전송 시스템에 있어서는, 상기 정보를 각각의 기록매체에 기록할 경우, 정보 전송에 필요한 시간이 문제로 되고, 게다가 대량의 정보를 복수의 기록 매체로 분할하여 기록하기도 하고, 동일한 정보를 복수의 기록 매체에 복제하는 것과 같은 다양한 용도에 충분히 대응할 수 없을 경우가 있다.
그래서, 본 발명은 다양한 정보의 전송 및 기록을 고속으로 행할 수 있는 고속 데이타 전송 시스템을 제공하는 것을 목적으로 한다.
본 발명의 정보 전송 시스템은 정보를 기록하는 제1 기록 매체, 정보를 기록하는 제2 기록 매체, 상기 제1 기록 매체에 기록된 정보를 상기 제2 기록 매체에 전송하는 전송부, 및 상기 제1 기록 매체의 판독 조작을 위한 제어 신호에 기초하여 상기 제2 기록 매체의 기입 조작을 행하는 제어부를 포함하는 것을 특징으로 한다.
본 발명의 정보 전송 시스템에서 상기 제2 기록 매체는 상기 제어부와 독립적으로 설치되어 있고, 상기 제1 기록 매체는 상기 제어부와 독립적으로 설치되어 있으며, 상기 제어 신호는 상기 제1 기록 매체의 판독 신호이고, 상기 제어 부는 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제2 기록 매체의 기입 신호를 발생한다.
게다가, 본 발명의 정보 전송 시스템은 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록부와, 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록부를 포함하고, 상기 제어부는 상기 제어 신호에 기초하여 상기 제1 기록 매체의 판독 어드레스와 상기 제2기록 매체의 기입 어드레스의 갱신을 행하며, 상기 제1 기록 매체로부터 판독된 정보를 일시적으로 기록하는 제1 데이타 일시 기록부와 상기 제2 기록 매체에 기입하는 정보를 일시적으로 기록하는 제2 데이타 일시 기록부를 포함하고, 상기 제어부는 상기 제어 신호에 기초하여 상기 제1 데이타 일시 기록부 및 상기 제2 데이타 일시기록부를 유효로 하는 것을 특징으로 한다.
본 발명의 다른 고속 데이타 전송 시스템은 정보를 기록하는 제1 기록 매체, 상기 제1 기록 매체에 기록된 정보를 제2 기록 매체를 갖는 외부 기록 매체로 전송하는 전송부, 및 상기 제1 기록 매체의 판독 조작을 위한 제어 신호에 기초하여 상기 제2 기록 매체의 판독 조작을 행하는 제어부를 포함하며, 상기 제어 신호는 상기 제1 기록 매체의 판독 신호에 기초하고, 상기 제어부는 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제2 기록 매체의 기입 신호를 발생하는 것을 특징으로 한다.
게다가, 본 발명의 고속 데이타 전송 시스템은 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록부를 포함하며, 상기 외부 기록 매체는 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록부를 포함하고, 상기 제어부는 상기 제어 신호에 기초하여 상기 제1기록 매체 및 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 한다.
더욱이 본 발명의 고속 데이타 전송 시스템은 상기 제1 기록 매체로부터 판독된 정보를 일시적으로 기록하는 제1 데이타 일시 기록부를 포함하고, 상기 외부 기록 매체는 상기 제2 기록 매체에 기입하는 정보를 일시적으로 기록하는 제2 데이타 일시 기록부를 포함하고, 상기 제어부는 상기 제어 신호에 기초하여 상기 제1 일시 기록부 및 상기 제2 일시 기록부를 유효로 하며, 상기 전송부는 상기 제1 기록 매체에의 정보의 전송을 겸용하는 것을 특징으로 한다.
본 발명의 고속 데이타 전송 시스템은 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록부를 포함하고, 상기 외부 기록 매체는 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록부를 포함하며, 상기 제어부는 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제1 기록 매체의 판독 어드레스와 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 한다.
본 발명에 따르면, 정보 전송원인 제1 정보 기록 매체로부터의 정보 판독 및 정보 전송 목적지인 제2 정보 기록 매체로의 해당 정보의 기입을 동시에 행하는 구성으로 하고 있다. 이로써, 외관상, 판독 조작만으로서 고속인 정보의 전송 및 복제를 행할 수 있게 되어 있다.
이하, 본 발명의 바람직한 실시예에 대해 도면을 참조하면서 설명한다.
먼저, 본 실시예인 고속 데이타 전송 시스템의 개략 구성을 도시하는 제1도를 이용해 상세히 설명한다.
이 고속 데이타 전송 시스템(101)에 있어서, CPU(108, 중앙 처리 장치)는 반도체 메모리로 되는 정보 기록 매체(102) 내의 임의의 영역에 대한 정보의 기록 혹은 전송을 선택하기 위한 기능 선택부(107)로부터의 기능 선택 정보에 기초하여 각각 다음과 같이 동작한다.
기록 기능 선택일 경우, 상기 CPU(108)는 해당 고속 데이타 전송 시스템(101) 외부로부터 입력 단자(91)를 통해 공급되는 입력 정보를 기록해야 할 상기 정보 기록 매체(102) 내의 기록 어드레스를 결정하고, 입력 포트 어드레스 복호화부(106) 및 제어부(104)를 이용하고, 당해 기록 어드레스를 어드레스 일시 기록부(103)에 데이타 선(111)를 통해 전송한다. 더욱이, 당해 CPU(108)는 상기 입출력 포트 어드레스 복호화부(106) 및 제어부(104)를 이용해 상기 입력 정보를 데이타 일시 기록부(105)에 데이타 선(111)을 통해 전송한다. 또한, 상기 데이타 선(111)의 폭은 특정하게 규정되어 있지 않다.
그후, 당해 CPU(108)는 후술하는 제어부(104)를 통한 제어를 행함으로써, 상기 데이타 일시 기록부(105)로부터 상기 입력 정보를 판독함과 동시에 어드레스 일시 기록부(103)로부터도 기록 어드레스를 판독하며, 이들 입력 정보와 기록 어드레스를 정보 기록 매체(102)로 전송하기 때문에 당해 정보 기록 매체(102)에 상기 입력 정보의 기록을 개시한다.
한편, 전송 기능 선택일 경우, 상기 CPU(108)는 전송 정보의 전송원으로 되는 상기 정보 기록 매체(102)내의 전송원 어드레스를 결정하고, 상기와 마찬가지로 당해 전송 근원지 어드레스를 상기 어드레스 일시 기록부(103)로 전송한다. 더욱이, 당해 CPU(108)는 전송 목적지로 되는 후술하는 제2도에 도시하는 외부 정보 기록 매체(201)의 불휘발성 메모리로 되는 정보 기록 매체(202) 내의 전송 목적지 어드레스를 결정함과 동시에 상기 입출력 포트 어드레스 복호화부(106) 및 제어부(104)를 이용해 해당 전송 목적지 어드레스를 데이타 전(111)을 통해 외부 정보 기록 매체 접속부(109)로 전송한다.
그후, 당해 CPU(108)는 후술하는 제어부(104)를 거친 제어를 행함으로써, 상기 정보 기록 매체(102)로부터 정보를 취출하고, 당해 정보를 데이타 일시 기록부(105) 및 외부 정보 기록 매체 접속부(109)를 통해 전송을 더 개시한다.
여기서, 상기 제어부(104)는 상기 CPU(108)로부터의 신호 및 상기 입출력 포트 어드레스 복호화부(106)로부터의 신호에 기초하여, 정보 기록 매체(102) 및 어드레스 일시 기록부(103) 및 데이타 일시 기록부(105)에 대해 제어 신호를 전송한다.
이로써, 당해 제어부(104)는 당해 장치(101) 외부로부터 입력 단자(91)를 통해 입력된 정보의 상기 정보 기록 매체(102)로의 기록을 행한다. 혹은, 해당 제어부(104)는, 더욱이 상기 외부 정보 기록 매체 접속부(109)를 통해 후술하는 외부 정보 기록 매체(201)에 대해 제어 신호를 전송함으로써, 상기 정보 기록 매체(102)로부터 추출된 정보의 외부 정보 기록 매체(201)로의 전송을 행한다.
검출 회로(112)는 데이타 일시 기록부(105)으로부터 미리 설정된 양의 데이터 전송이 종료되었는지 혹은 전송 데이타가 전송 종료 코드라는 것을 검출하여 CPU(108)로 전송 종료 신호를 공급한다.
또한, 본 실시예의 고속 데이타 전송 시스템(101)에 있어서는, 상기 기능 선택부(107)에 대해 해당 장치(101) 외부로부터의 입력 정보를 직접 외부 정보 기록 매체(201)에 기록하는 외부 기록 기능을 더 설치하는 것도 가능하다. 이 경우는 상기 기록 기능 선택시와 마찬가지로, 상기 CPU(108)에 있어서 해당 장치(101) 외부로 부터의 입력 정보를 기록해야 할 후술하는 정보 기록 매체(202) 내의 기록 어드레스를 결정하고, 입출력 포트 어드레스 복호화부(106) 및 제어부(104)를 이용해 해당 기록 어드레스를 후술하는 어드레스 일시 기록부(203)에 상기 외부 정보 기록 매체 접속부(109)를 통해 전송하고, 또 상기 입출력 포트 어드레스 복호화부(106) 및 제어부(104)를 이용해 당해 입력 정보를 후술하는 데이타 일시 기록부(204)에 상기 외부 정보 기록 매체 접속부(109)를 통해 전송하며, 그후, 상기 제어부(104)에서의 제어에 의해 기록이 개시되게 된다.
또한, 예를 들어, 어드레스 및 데이타를 시분할로 동일선에 입력하는 등, 정보 기록 매체의 구조가 상술한 실시예와 다를 경우에도 용이하게 실현할 수 있고, 그를 위해 변형된 구성의 장치도 본 실시예의 범위에 포함되는 것은 말할 필요도 없다.
다음에 제2도는 본 발명의 실시예인 IC 카드로 되는 외부 정보 기록 매체(즉 외부 정보 기록 장치 ; 201)의 개략 구성을 도시한다.
이 제2도에 도시하는 외부 정보 기록 매체(201)는 고속 데이타 전송 시스템 접속 부(205)에서 상술한 고속 데이타 전송 시스템(101)의 외부 정보 기록 매체 접속부(109)와 접속되고, 이것으로부터 데이타(어드레스 데이타를 포함) 및 제어 신호의 교환이 이루어진다. 즉, 당해 기록 매체(201)가 상기 고속 데이타 전송 시스템(101)에 접속되고, 상기 장치(101)에서 전송 기능이 선택되면, 상술한 바와 같이 전송 목적지 어드레스가 상기 고속 데이타 전송 시스템 접속부(205)를 통해 데이타 선(206)상에 나타난다. 그리고, 당해 전송 목적지 어드레스는, 동시에 전송된 제어 신호를 이용해 어드레스 일시 기록부(203)에 유지되고, 계속 전송되어 오는 전송 정보가 당해 전송 정보와 동시에 전송된 제어 신호를 사용하여 데이타 일시 기록부(204)를 통해 정보 기록 매체(202)로 기록된다. 또한, 상기 데이타 선(206)의 폭은 특정하게 규정하지 않는다.
또한, 상기 어드레스 일시 기록부(203) 및 상기 데이타 일시 기록부(204)는 상기 고속 데이타 전송 시스템(101) 내에 구성될 수 있고, 더욱이 상기 각각에서 상기 어드레스 일시 기록부(103) 및 상기 데이타 일시 기록부(105)의 각각에 대해 구성될 수도 있고, 이로써 당해 외부 정보 기록 매체(201)를 간략하게 할 수도 있다.
또한, 상기 외부 정보 기록 매체 접속부(109)와, 상기 고속 데이타 전송 시스템 접속부(205)의 접속은 콘넥터 등을 이용한 접촉식 전송일 수도 있고, 혹은 광전송 등의 비접촉식 전송일 수도 있다.
여기서, 제1도에 도시하는 고속 데이타 전송 시스템(101)에서 기록 기능 선택시의 CPU(108) 및 제어부(104)에서의 처리 순서를 제4도에 도시하는 플로우차트를 이용해 설명한다. 또한, 이 제3도의 플로우차트에서, 도면 중 실선으로 둘러싸인 블럭으로 도시하는 단계는 상기 CPU(108)에서의 처리를, 점선으로 둘러싸인 블럭으로 도시하는 단계는 상기 제어부(104)에서의 처리를 각각 도시한다.
이 제3도의 플로우차트에서, 기록 목적지로 되는 상기 정보 기록 매체(102)에 대한 기록 제어 개시시인 단계 S401에서는, 당해 기록 매체(102) 내의 정보를 기록해야 하는 어드레스의 결정을 행한다. 이것은, 예를 들어, 상기 고속 데이타 전송 시스템(101) 내에 당해 기록 매체(102) 내의 사용 상태 등을 표시하는 관리 영역을 설치하고, 이것을 참조함으로써 당해 기록 매체(102) 내의 빈 영역을 검색하여 결정할 수 있다. 또한, 상기 관리 영역을 포함한 정보가 당해 고속 데이타 전송 시스템(101) 외부로부터 입력되는 것이라면, 당 기록 매체(102)의 선두 어드레스를 지정할 수도 있다. 더욱이 예를 들어, 상기 기능 선택부(107)에서 기록 기능 선택과 동시에 기록 어드레스를 지정할 수도 있다.
다음의 단계 S402에 있어서는, 상기 단계 S401에서 결정한 기록 어드레스가 정보 기록 매체(102)용 어드레스 포트인 어드레스 포트(A)로부터 데이타 선(111)으로 출력된다. 동시에 당해 어드레스 포트의 입출력 어드레스를 상기 입출력 어드레스 복호화부(106)에 의해 디코드한다. 더욱이, 다음 단계(S403)에 있어서는 당해 코드 신호에 기초하여 상기 제어부(104)가 상기 어드레스 일시 기록부(103)를 인에이블 상태로 한다. 이로써, 상기 어드레스 일시 기록부(103)로 데이타 선(111)상에 나타난 기록 어드레스가 유지된다.
그리고, 단계 S404에서는 당해 고속 데이타 전송 시스템(101) 외부로부터의 데이타 입력을, 예를 들어 인터럽트함으로써 검출하거나 혹은 입력 데이타가 입력 종료 코드인지의 여부를 판정한다. 이 단계 S404에서 데이타 입력 없음이라고 판단 했을 경우에는 처리를 종료하고, 데이타 입력 있음이라고 판정했을 경우에는 단계 S405로 진행한다.
당해 단계 S405에 있어서는 입력된 기록 데이타를 상기 CPU(108) 내로 취입한다.
계속하여 단계 S406에서는 이전의 단계 S405에서 입력한 기록 데이타가 정보 기록 매체(102)용 데이타 포트인 데이타 포트(B)로부터 데이타 선(111)으로 출력된다. 동시에, 당해 데이타 포트의 입출력 어드레스를 상기 입출력 어드레스 복호화부(106)에 의해 디코드한다. 더욱이 다음 단계 S407에 있어서는, 해당 코드 신호에 기초하여 상기 제어부(104)가 상기 데이타 일시 기록부(105)를 인에이블 상태로 한다. 이로써, 상기 데이타 일시 기록부(105)에 데이타 선(111)상에 나타난 기록 데이타가 유지된다. 다음 단계 S408에서는 상기 기록 매체(102)로의 기입 신호를 발생함으로써 상기 입력된 기록 데이타를 당해 기록 매체(102)의 상기 기록 어드레스로 기록한다.
그리고, 다음 단계 S409에서는 어드레스 일시 기록부(103)의 내용을, 예를 들어 카운터를 이용해 상기 제어부(104)에 의해 갱신하고, 다음 입력 데이타의 기록어드레스를 설정한다. 그후 다시 단계 404로 복귀하여 상술한 동작을 데이타 입력이 종료할 때까지 반복한다.
다음에, 제1도에 도시하는 고속 데이타 전송 시스템(101)에서 전송 기능 선택시의 CPU(108) 및 제어부(104)에서의 처리 순서를 제4도에 도시하는 플로우차트를 이용하여 설명한다. 또한, 이 제4도의 플오우차트에서도 제3도와 동일하게 실선의 블럭으로 도시하는 단계는 상기 CPU(108)에서의 처리를, 점선의 블럭으로 도시하는 단계는 상기 제어부(104)에서의 처리를 각각 도시한다.
이 제4도의 플로우차트에 있어서, 당해 고속 데이타 전송 시스템(101) 내의 정보 기록 매체(102)로부터 상기 외부 정보 기록 매체(201) 내의 정보 기록 매체(202)에 대한 전송 제어 개시시인 단계 S501에서는 상기 기록 매체(102)로부터 전송해야할 정보가 기록되어 있는 전송원 어드레스를 결정한다. 여기서는, 예를 들어 상기 기능 선택부(107)에서 전송 기능 선택과 동시에 전송원 어드레스를 지정할 수도 있다.
다음 단계 S502에 있어서는, 상기 단계 S501에서 결정한 전송원 어드레스가 정보 기록 매체(102)용 어드레스 포트인 어드레스 포트(A)로부터 데이타 선(111)으로 출력된다. 동시에, 당해 어드레스 포트의 입출력 어드레스가 상기 입출력 어드레스 복호화부(106)에 의해 디코드된다. 더욱이 다음 단계 S503에 있어서는, 해당 코드 신호에 기초하여 상기 제어부(104)가 상기 어드레스 일시 기록부(103)를 인에이블 상태로 한다. 이로써, 상기 어드레스 일시 기록부(103)에 데이타 선(111)상에 나타난 전송원 어드레스가 유지된다.
다음 단계 S504에서는, 상기 기록 매체(202)로 전송되는 정보가 기록되는 전송 목적지 어드레스를 결정한다. 여기서는, 예를 들어 상기 기능 선택 부(107)에서 전송 기능 선택과 동시에 전송 목적지 어드레스를 지정할 수도 있다. 더욱이, 예를들어, 상기 외부 정보 기록 매체(201) 내에 해당 기록 매체(202) 내의 사용 상태 등을 나타내는 관리 영역을 설치하고, 이것을 참조함으로써 해당 기록 매체(202) 내의 빈 영역을 검색하여 결정할 수도 있고, 혹은 상기 관리 영역을 포함한 정보가 상기 기록 매체(102)에 의해 전송되는 것이라면, 당해 기록 매체(202)의 선두 어드레스를 지정할 수도 있다.
다음 단계 S505에서는 상기 단계 S504에서 결정한 전송 목적지 어드레스가 정보 기록 매체(202)용 어드레스 포트인 어드레스 포트(C)로부터 데이타 선(111)으로 출력된다. 동시에, 해당 어드레스 포트의 입출력 어드레스가 상기 입출력 어드레스 복호화부(106)에 의해 디코드된다. 더욱이, 다음 단계 S506에 있어서는, 해당 디코드 신호에 기초하여 상기 제어부(104)가 상기 외부 정보 기록 매체 접속부(109) 및 고속 데이타 전송 시스템 접속부(205)를 통해 상기 어드레스 일시 기록부(203)를 인에이블 상래로 한다. 이로써, 상기 어드레스 일시 기록부(203)에 상기 데이타 선(111)를 경유하여 상기 데이타 선(206)상에 나타난 전송 목적지 어드레스가 유지된다.
다음에, 단계 S507에 있어서, 상기 CPU(108)는 전송 데이타를 정보 기록 매체(102)용 데이타 포트인 데이타 포트(B)로부터 취입하게 한다. 따라서, 당해 데이타 포트의 입출력 어드레스가 상기 입출력 어드레스 복호화부(106)에 의해 디코드되고, 다음 단계 S508에서는 당해 디코드 신호에 기초하여 상기 제어부(104)가 상기 데이타 일시 기록부(105) 및 상기 데이타 일시 기록부(204)를 인에이블 상태로 한다. 동시에, 다음 단계 S509에서 상기 기록 매체(102)로의 판독 신호 및 상기 기록 매체(202)로의 기입 신호를 발생함으로써, 상기 데이타 일시 기록부(105)를 통해 데이터 선(111)상에 나타난 전송 데이타를, 더욱이 상기 외부 정보 기록 매체 접속부(109)를 통해 상기 외부 정보 기록 매체(201)로 전송한다.
여기서, 본 발명의 가장 중요한 특징은 원리의 세부 사항은 후술하는 것으로써, 단계 S510 이후에 계속 필요하게 된다. 전송 데이타의 정보 기록 매체(202)용 데이타 포트인 데이타 포트(D)로부터의 출력 및 데이타 일시 기록 부(204)의 인에이블 신호의 발생 및 정보 기록 매체(202)로의 기입 신호 발생 등의 전송 목적지인 상기 외부 정보 기록 매체(201) 내의 데이타에 관한 단계가 실질적으로 불필요하게 되고, 데이타 전송이 보다 고속으로 행해진다.
그리고, 다음 단계 510에 있어서, 어드레스 일시 기록부(103) 및 어드레스 일시 기록부(203)의 내용을, 예를 들어 카운터 등을 이용해 상기 제어부(104)로써 갱신한다. 다음 단계 S511에 있어서, CPU(108)는 검출 회로(112)로부터의 전송 종료 신호의 유무에 따라 전송 데이타의 유무를 판단하고, 전송 데이타 없음이라고 판단했을 경우에는 처리를 종료하며, 있음이라고 판단했을 경우에는 다시 단계 S507로 복귀하여 데이타 전송이 종료할 때까지 반복한다.
또한, 본 발명의 다른 중요한 특징은 세부 사항은 후술하지만, 단계 S511 이후에 계속 필요하게 된다. 어드레스 일시 기록부(203)의 갱신 등의 전송 목적지인 상기 외부 정보 기록 매체(201) 내의 어드레스에 관한 단계가 실질적으로 불필요하게 되어, 데이타 전송이 보다 고속으로 행해진다.
또한, 상기 본 발명의 두 가지 특징은 개별적으로 실현할 수 있고, 상기 기능 선택부(107)에 있어서, 양쪽 혹은 어느 한쪽만을 선택할 수가 있다.
다음에, 상술한 본 발명의 중요한 특징에 대해 제5(a)도 및 제5(b)도에 도시하는 블럭 회로도를 이용해 설명한다. 또한, 도면 중에 도시하는 신호는 전부 로우(Low) 레벨(0)로 활성인 것으로 한다.
제5(a)도에는 CPU(108)와 입출력 포트 어드레스 복호화부(106)를 도시하고, 제5(b)도에는 제어부(104)를 도시하고 있다.
이 제5(a)도 및 제5(b)도에 있어서, 제5(a)도에 도시하는 CPU(108)로부터는 입출력 포트 어드레스 복호화부(106)에 대해 입출력 포트 어드레스를, 또한 판독 신호(RD)와 기입 신호(WR)를 출력한다. 상기 판독 신호(RD)는 단자(15)를 통하고, 상기 기입 신호(WR)는 단자(16)를 통해 제5(b)도의 제어부(104)로 보내진다.
상기 입출력 포트 어드레스 복호화부(106)로부터는 CPU(108)의 입출력 포트로서 기록 매체(102)용 어드레스 포트(A)를 선택한 것을 나타내는 어드레스 포트 선택 신호(ADD102)와, 기록 매체(102)용 데이타 포트(B)를 선택한 것을 나타내는 데이타 포트 선택 신호(DATA102), 기록 매체(202)용 어드레스 포트(C)를 선택한 것을 나타내는 어드레스 포트 선택 신호(ADD2O2), 기록 매체(202)용 데이타 포트(D)를 선택한 것을 나타내는 데이타 포트 선택 신호(DATA2O2)가 출력되고, 각각 대응하는 단자(11,12,13,14)로부터 제5(b)도의 제어부(104)로 출력된다.
또한, 제5(b)도에 도시하는 제어부(104)에는 상기 CPU(108)에 의해 출력된 판독 신호(RD)와 기입 신호(WR)도 전송된다. 이 제어부(104)는 상기 데이타 포트 선택 신호(DATA102)와 상기 판독 신호(RD)가 입력되는 2 입력 OR 게이트(논리 합 게이트 ; 21)와, 상기 데이타 포트 선택 신호(DATA102)와 기입 신호(WR)가 입력되는 2 입력 OR게이트(22), 상기 데이타 포트 선택 신호(DATA102)와 상기 데이타 포트 선택 신호(DATA202)가 입력되는 2 입력 AND게이트(논리곱 게이트 ; 23), 상기 데이타 포트 선택 신호(DATA202)와 상기 판독 신호(RD)가 입력되는 2 입력 OR게이트(24), 상기 데이타 포트 선택 신호(DATA202)와 상기 기입 신호(WR)가 입력되는 2 입력 OR게이트(25), 상기 OR게이트(21)와 OR 게이트(25)의 출력이 입력되는 2입력 AND게이트(26)로 구성되는 것이다.
이 제어부(104)로부터는, 상기 단자(11)를 통한 상기 어드레스 포트 선택 신호(ADD102)가 단자(31)를 통해 어드레스 일시 기록부(103)의 인에이블 신호(E103)로서 출력되고, 상기 단자(12)를 통한 상기 데이타 포트 선택 신호(DATA102)가 단자(32)를 통해 어드레스 일시 기록부(105)의 갱신 신호(T103)로써 출력됨과 동시에 단자(33)를 통해 데이타 일시 기록부(105)의 인에이블 신호(E105)로서 출력되고, 상기 단자(17)를 통해 상기 어드레스 포트 선택 신호(ADD2O2)가 단자(36)를 거쳐 어드레스 일시 기록부(203)의 인에이블 신호(E2O3)로서 출력된다. 또한, 이 제어부(104)로부터는 상기 OR게이트(21)의 출력이 단자(34)를 통해 기록 매체(102)의 판독 신호(RE102)로서 출력되고, 상기 OR게이트(22)의 출력이 단자(35)를 거쳐 기록 매체(102)의 기입 신호(WE102)로서 출력되고, 상기 AND게이트(23)의 출력이 단자(37)를 통해 어드레스 일시 기록부(203)의 갱신 신호(T203)로서 출력됨과 동시에 단자(38)를 통해 데이타 일시 기록부(204)의 인에이블 신호(E2O4)로서 출력되고, 상기 OR게이트(24)의 출력이 단자(39)를 통해 기록 매체(202)의 판독 신호(RE202)로서 출력되고, 상기 AND게이트(26)의 출력이 단자(40)를 거쳐 기록 매체(202)의 기입 신호(WE202)로서 출력된다.
이와 같은 제5(a)도 및 제5(b)도에 도시하는 블럭 회로도의 동작을 상기 제4도의 플로우차트를 이용해 설명한다.
우선, 제4도의 단계 S507에서는 상기 입력 포트 어드레스 복호화부(106)로부터 기록 매체(102)의 데이타 포트 선택 신호(DATA102)를 활성화한다. 이것에 기초하여 상기 제어부(104)로부터의 데이타 일시 기록부(105)의 인에이블 신호(E105)가 활성화되고, 다음 단계 S509에서, 상기 데이타 일시 기록부(105)를 유효로 한다. 동시에, AND게이트(23)의 출력인 데이타 일시 기록부(204)의 인에이블 신호(E204)도 활성화되고, 상기 데이타 일시 기록부(204)도 유효하게 된다. 또한 이때 갱신 신호 T103및 갱신 신호 T203도 활성화된다.
더욱이, CPU(108)는 판독 신호(RD)를 활성화 하고, 다음 단계 S510에서는 기록 매체(102)의 판독 신호(RE102)를 활성화함과 동시에 AND게이트(26)의 출력인 기록 매체(202)의 기입 신호(WE202)도 활성화한다. 이로써, 종래, 단계 S510 이후에 계속할 필요가 있었고, 전송 데이타의 정보 기록 매체(202)용 데이타 포트인 데이터 포트(D)로부터의 출력(임시로, 단계 S508 이라고 한다), 및 데이타 일시 기록부(204)의 인에이블 신호(E204)의 발생(임시로, 단계 S509'라 한다), 및 정보 기록 매체(202)로의 기입 신호(WE202)의 발생(임시로, 단계 S510' 이라고 한다) 등의 전송 목적지인 상기 외부 정보 기록 매체(201) 내에서 실행해야할 단계가 실질적으로 불필요하게 되어, 데이타 전송을 보다 고속으로 행할 수 있게 되어 있다.
더욱이, 다음 단계 S511에서도, 어드레스 일시 기록부(103)의 갱신 신호(T103)의 불활성화에 의해 상기 어드레스 일시 기록부(103)의 내용을 갱신함과 동시에, 어드레스 일시 기록부(203)의 갱신 신호(T203)의 불활성화에 의해 상기 어드레스 일시 기록부(203)의 내용도 갱신한다. 이로써, 종래, 단계 S511 이후에 계속할 필요가 있었고, 어드레스 일시 기록부(203)의 갱신(임시로, 단계 S511'이라고 함) 등의 전송 목적지인 상기 외부 정보 기록 매체(201) 내에서 실행되야할 단계가 불필요하게 되어, 데이타 전송을 보다 고속으로 행할 수 있게 된다.
또한, 제5(b)도의 도면 중 각 OR게이트 또는 AND게이트 등의 논리 회로는 일예이고, 달리 서술하여도 동일한 기능을 갖는 회로를 구성할 수 있으며, 그것들이 본 발명에 포함되어 있음은 말할 필요도 없다.
더욱이, 상기의 동작을 제6도에 도시하는 타이밍 차트를 이용해 설명한다. 이 타이밍 차트에는 상기 기록 매체(102)의 데이타 포트 선택 신호(DATA102)와 상기 판독 신호(RD)가 도시되어 있다.
우선, 상기 단계 S508에 의해 상기 기록 매체(102)의 데이타 포트 선택 신호(DATA102)가 활성화된 순간(도면중 t508의 타이밍)에, 도면중 t509및 t509'의 타이밍에서 상기 단계 S509 및 S509'가 실행되고, 상기 데이타 일시 기록부 105 및 상기 데이타 일시 기록부 204를 유효로 한다.
다음에, 판독 신호(RD)가 하이(High)에서 로우(Low)로 되면 상기 단계 S510이 도면중 t510의 타이밍에서 실행되고, 상기 정보 기록 매체(102)에 의해 데이터의 판독이 개시된다. 그리고, 판독된 데이타는 유효로 되어 있는 상기 데이타 일시 기록부(105)를 통해 상기 데이타 버스(111)에 나타난다. 당해 데이타는 더욱이, 상기 외부 정보 기록 매체 접속부(109) 및 상기 외부 정보 기록 매체(201)에서의 고속 데이타 전송 시스템 접속부(205)를 통해 데이타 선(206)에 나타나고, 유효로 되어 있는 상기 데이타 일시 기록부(204)를 통해 상기 정보 기록 매체(202)에 인가된다. 다음에, 판독 신호가 로우에서 하이로 될 때 상기 단계 S510'이 도면중 t510'의 타이밍에서 실행되어, 상기 정보 기록 매체(202)에 상기 판독된 데이타가 기입된다.
마지막으로, 상기 기록 매체(102)의 데이타 포트 선택 신호가 불활성화된 순간(도면중 t511및 t511')의 타이밍에, 상기 단계 S511 및 S511'이 실행되고, 상기 어드레스 일시 기록부(103) 및 상기 어드레스 일시 기록부(203)를 갱신한다. 이상에 의해, 상기 정보 기록 매체(102)에 의해 상기 정보 기록 매체(202)로의 데이타 전송을 한 개의 명령으로 행할 수 있다.
제7도는 상술한 기술을 사용한 고속 데이타 전송 시스템의 실시예의 외관도 이다.
이 제7도에 있어서, 고속 데이타 전송 시스템(230) 내에는 기록 매체가 설치된 정보가 기록되어 있다. 제7도에서는 생략되어 있지만, 기록하는 정보는 유선 또는 무선에 따른 정보 전달부에 의해 송신되면 편리하다. 단, 물론 기록 완료의 기록 매체를 직접 장치에 삽입하여도 좋다. 제7도의 실시예의 장치(230)에는 기록되어 있는 정보의 내용이나 가격 등을 표시하는 표시부(232)와 그 정보를 고속 데이터 전송 시스템(230)로부터 출력할 것인가를 선택하는 출력 선택부(231)가 설치되어 있고, 정보 입수 희망자는 소정의 정보를 선택할 수 있다. 정보의 입수는 고속 데이타 전송 시스템(230)의 삽입 배출구(234)에 자신의 것을 갖고 있는 정보 기록 재생 장치 또는 외부 정보 기록 매체를 삽입하고, 복사를 받음으로써 실현된다.
제8도는 상술한 기술을 사용한 고속 데이타 전송 시스템(204)의 또 다른 실시예의 외관도이다. 이 실시예에서는, 삽입구(241)와 배출구(242)가 거리를 두고 분리되어 있고, 이 삽입구(241)에 삽입된 휴대 가능 기록 매체(243)가, 당해 장치(240) 내의 도시를 생략하는 이동부에 의해 도면중 화살표 a로서 가리키는 방향으로 이동됨과 동시에, 당해 휴대 가능 기록 매체(243)에 정보가 복사되고, 그후 배출구(242)로부터 배출된다. 이로써, 정보 입수 희망자(H)는 도면중 화살표 A로 표시하는 방향으로 나아가면서 정보를 입수할 수 있다. 이 실시예는 많은 사람에게 신속하게 정보를 제공할 경우에 편리하다.
또한, 상기 외부 정보 기록 매체(201)의 종류에 관해 특별히 한정되어 있지 않지만, 고속으로 복사할 수 있고, 또 랜덤 액세스가 용이해 휴대성에서도 우수한 플래쉬 메모리 등의 반도체 메모리를 사용하면 편리하다.
또한, 전송 데이타의 내용은 텍스트 정보, 음성 정보, 영상 정보 및 컴퓨터 프로그램 등으로 할 수 있다. 또한 상술한 실시예에서는 정보 기록 매체(102)로부터 정보 기록 매체(202)로 데이타 전송을 행할 경우에 대해 설명했지만, 본 발명은 정보 기록 매체(202)로부터 정보 기록 매체(102)로 데이타를 전송할 경우에 대해서도 적용할 수가 있다.
이상의 설명으로부터도 명확해지는 바와 같이, 본 발명에 따르면, 제1 정보 기록 매체에 기록되어 있는 정보를 제2 정보 기록 매체로 전송 혹은 복제하는 경우에 있어서, 제1 정보 기록 매체로부터의 정보의 판독 조작에 의해, 판독 동작과 제2정보 기록 매체로의 기입 동작을 동시에 행하는 구성으로 하고, 실질적으로 판독 조작만으로 고속인 정보 전송을 행할 수 있게 되어 있다. 더욱이, 제1 정보 기록 매체로부터의 판독 위치 및 제2 정보 기록 매체로의 기입 위치의 갱신 동작도 동시에 행하는 구성으로 하여, 보다 고속인 정보 전송을 행할수 있게 되어 있다.

Claims (20)

  1. 기록 매체상에 기록된 정보를 전송하기 위한 정보 전송 시스템에 있어서, 정보를 기록하기 위한 제1 기록 매체; 상기 제1 기록 매체와는 별도로 제공되고 정보를 기록하기 위한 제2 기록 매체; 상기 제1 기록 매체상에 기록된 정보를 상기 제2 기록 매체에 전송하기 위한 전송 수단; 상기 제1 기록 매체 내의 판독 어드레스와 상기 제2 기록 매체 내의 기록 어드레스를 결정하고 제어 신호를 제공하기 위한 중앙 처리 장치; 상기 제1 기록 매체에 대한 상기 판독 어드레스를 일시로 기록하기 위한 제1 일시 어드레스 기록 수단; 상기 제2 기록 매체에 대한 상기 기록 어드레스를 일시로 기록하기 위한 제2 일시 어드레스 기록 수단; 및 상기 제어 신호를 수신하고 상기 제1 기록 매체에 대한 판독 신호와 상기 제2 기록 매체에 대한 기입 신호를 동시에 생성하기 위한 제어 수단을 포함하고, 상기 전송 수단은 상기 판독 신호에 응답하여 정보를 수신하고, 상기 제2 기록 매체는 상기 기입 신호에 응답하여 상기 전송 수단으로부터 전송된 정보를 수신하여 기록하고, 상기 정보는 상기 제1 기록 매체로부터 판독되는 것과 동시에 상기 제2 기록 매체상에 기록되고, 이에 따라 상기 정보를 상기 전송 수단을 통해 상기 제1 기록 매체로부터 상기 제2 기록 매체에 고속으로 전송하며, 상기 제어 수단은 상기 제1 기록 매체에 대한 상기 판독 어드레스와 상기 제2 기록 매체에 대한 상기 기록 어드레스를 갱신하도록 구성된 것을 특징으로 하는 정보 전송 시스템.
  2. 제1항에 있어서, 상기 제2 기록 매체는 상기 제어 수단과 독립적으로 설치되어 있는 것을 특징으로 하는 정보 전송 시스템.
  3. 제1항에 있어서, 상기 제1 기록 매체는 상기 제어 수단과 독립적으로 설치되어 있는 것을 특징으로 하는 정보 전송 시스템.
  4. 제1항에 있어서, 상기 제어 신호는 상기 제1 기록 매체의 판독신호이며, 상기 제어 수단은 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제2기록 매체의 기입 신호를 발생하는 것을 특징으로 하는 정보 전송 시스템.
  5. 제1항에 있어서, 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록 수단; 및 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록 수단을 더 포함하고, 상기 제어 수단은 상기 제어 신호에 기초하여 상기 제1 기록 매체의 판독 어드레스와 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 하는 정보 전송 시스템.
  6. 제1항에 있어서, 상기 제1 기록 매체로부터 판독된 정보를 일시적으로 기록하는 제1 데이타 일시 기록 수단; 및 상기 제2 기록 매체에 기입하는 정보를 일시적으로 기록하는 제2 데이타 일시 기록 수단을 더 포함하고, 상기 제어 수단은 상기 제어 신호에 기초하여 상기 제1 데이타 일시 기록 수단 및 상기 제2 데이타 일시 기록 수단을 유효로 하는 것을 특징으로 하는 정보 전송 시스템.
  7. 제1항에 있어서, 상기 전송 수단은 상기 제1 기록 매체로의 정보의 전송을 겸용하는 것을 특징으로 하는 정보 전송 시스템.
  8. 제4항에 있어서, 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록 수단; 및 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록 수단을 더 포함하고, 상기 제어 수단은 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제1 기록 매체의 판독 어드레스와 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 하는 정보 전송 시스템.
  9. 제8항에 있어서, 상기 제어 수단은 상기 제1 기록 매체의 판독 신호의 활성 상태에서 불활성 상태로의 천이 부분에 기초하여, 상기 제1 기록 매체의 판독 어드레스와 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 하는 정보 전송 시스템.
  10. 제1항에 있어서, 상기 제1 기록 매체 및/또는 제2 기록 매체는 반도체 메모리인 것을 특징으로 하는 정보 전송 시스템.
  11. 제10항에 있어서, 상기 반도체 메모리는 불휘발성 메모리인 것을 특징으로 하는 정보 전송 시스템.
  12. 기록 매체상에 기록된 정보를 전송하기 위한 정보 전송 장치에 있어서, 정보를 기록하기 위한 제1 기록 매체; 상기 제1 기록 매체에 대한 상기 판독 어드레스를 일시로 기록하기 위한 제1 일시 어드레스 기록 수단; 상기 제1 기록 매체상에 기록된 정보를, 제2 기록 매체 및 상기 제2 기록 매체에 대한 기록 어드레스를 일시로 기록하기 위한 제2 일시 어드레스 기록 수단을 갖는 외부 기록 매체 유닛에 전송하기 위한 전송 수단; 상기 제1 기록 매체 내의 판독 어드레스와 상기 제2 기록 매체 내의 기록 어드레스를 결정하고 제어 신호를 제공하기 위한 중앙 처리 장치; 상기 제어 신호를 수신하고 그에 따라 상기 제1 기록 매체에 대한 판독 신호와 상기 제2 기록 매체에 대한 기입 신호를 동시에 생성하기 위한 제어 수단을 포함하고, 상기 전송 수단은 상기 판독 신호에 응답하여 정보를 수신하고 상기 기입 신호에 응답하여 상기 제2 기록 매체상에 상기 정보를 전송하고 기록하여, 상기 정보는 상기 제1 기록 매체로부터 판독되는 것과 동시에 상기 제2 기록 매체상에 기록되고, 이에 따라 상기 정보를 상기 전송 수단을 통해 상기 제1 기록 매체로부터 상기 제2 기록 매체에 고속으로 전송하며, 상기 제어 수단은 상기 제1 기록 매체에 대한 상기 판독 어드레스와 상기 제2 기록 매체에 대한 상기 기록 어드레스를 갱신하도록 구성된 것을 특징으로 하는 정보 전송 장치.
  13. 제12항에 있어서, 상기 제1 제어 신호는 상기 제1 기록 매체의 판독 신호고, 상기 제어 수단은 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제2 기록 매체의 기입 신호를 발생하는 것을 특징으로 하는 정보 전송 장치.
  14. 12항에 있어서, 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록 수단을 더 포함하고, 상기 외부 기록 매체는 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록 수단을 포함하며, 상기 제어 수단은 상기 제어 신호에 기초하여 상기 제1 기록 매체 및 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 하는 정보 전송 장치.
  15. 제12항에 있어서, 상기 제1 기록 매체로부터 판독된 정보를 일시적으로 기록하는 제1 데이타 일시 기록 수단을 더 포함하고, 상기 외부 기록 매체는 상기 제2 기록 매체에 기입할 정보를 일시적으로 기록하는 제2 데이타 일시 기록 수단을 포함하며, 상기 제어 수단은 상기 제어 신호에 기초하여 상기 제1 일시 기록 수단 및 상기 제2 일시 기록 수단을 유효로 하는 것을 특징으로 하는 정보 전송 장치.
  16. 제12항에 있어서, 상기 전송 수단은 상기 제1 기록 매체로의 정보의 전송을 겸용하는 것을 특징으로 하는 정보 전송 장치.
  17. 제13항에 있어서, 상기 제1 기록 매체의 판독 어드레스를 일시적으로 기록하는 제1 어드레스 일시 기록 수단을 더 포함하고, 상기 외부 기록 매체는 상기 제2 기록 매체의 기입 어드레스를 일시적으로 기록하는 제2 어드레스 일시 기록 수단을 포함하며, 상기 제어 수단은 상기 제1 기록 매체의 판독 신호에 기초하여 상기 제1 기록 매체의 판독 어드레스와 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 하는 정보 전송 장치.
  18. 제17항에 있어서, 상기 제어 수단은 상기 제1 기록 매체의 판독 신호의 활성 상태로부터 불활성 상태로의 천이 부분에 기초하여, 상기 제1 기록 매체의 관독 어드레스와 상기 제2 기록 매체의 기입 어드레스의 갱신을 행하는 것을 특징으로 하는 정보 전송 장치.
  19. 제12항에 있어서, 상기 제1 기록 매체 및/또는 제2 기록 매체는 반도체 메모리인 것을 특징으로 하는 정보 전송 장치.
  20. 제19항에 있어서, 상기 반도체 메모리는 불휘발성 메모리인 것을 특징으로 하는 정보 전송 장치.
KR1019940024974A 1993-09-30 1994-09-30 고속데이타전송시스템 KR100306181B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5245753A JPH07104944A (ja) 1993-09-30 1993-09-30 情報転送装置
JP93-245753 1993-09-30

Publications (2)

Publication Number Publication Date
KR950009603A KR950009603A (ko) 1995-04-24
KR100306181B1 true KR100306181B1 (ko) 2001-12-01

Family

ID=17138289

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940024974A KR100306181B1 (ko) 1993-09-30 1994-09-30 고속데이타전송시스템

Country Status (5)

Country Link
US (1) US5940327A (ko)
EP (1) EP0646921B1 (ko)
JP (1) JPH07104944A (ko)
KR (1) KR100306181B1 (ko)
DE (1) DE69421663T2 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0480811A (ja) * 1990-07-24 1992-03-13 Canon Inc 電子機器

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4330852A (en) * 1979-11-23 1982-05-18 Texas Instruments Incorporated Semiconductor read/write memory array having serial access
JPS6055588A (ja) * 1983-09-03 1985-03-30 Hitachi Maxell Ltd 小型外部記憶装置
JP2567219B2 (ja) * 1985-07-03 1996-12-25 日本エルエスアイカード 株式会社 非接触方式による記憶基板とリ−ド・ライト装置間の書込み・読取り方法
JPS6293779A (ja) * 1985-10-21 1987-04-30 Toppan Printing Co Ltd Icカ−ド処理装置
JPH0726757Y2 (ja) * 1986-06-10 1995-06-14 ソフトバンク株式会社 デ−タ転送装置
JPS6433770A (en) * 1987-07-29 1989-02-03 Nec Corp Disk controller
JPH0291850A (ja) * 1988-09-28 1990-03-30 Fujitsu Ltd 記憶媒体間のデータ転送方式
JPH036643A (ja) * 1989-06-02 1991-01-14 Chubu Nippon Denki Software Kk フロッピィディスク装置
JPH03210697A (ja) * 1990-01-12 1991-09-13 Biimu Soken:Kk 新鮮情報自動販売方式
JPH0460827A (ja) * 1990-06-29 1992-02-26 Toshiba Corp 情報記録装置およびこの装置を記録媒体として用いたフロッピーディスク装置
US5177618A (en) * 1990-06-29 1993-01-05 Go-Video, Inc. Dual deck vcr and duplicating circuit therefor
JP3215105B2 (ja) * 1990-08-24 2001-10-02 富士通株式会社 メモリアクセス装置
IT1243715B (it) * 1990-08-31 1994-06-21 Bernardino Bernardini Dispositivo elettronico per la duplicazione veloce di nastri magnetici
JP2788018B2 (ja) * 1991-02-28 1998-08-20 三洋電機株式会社 情報伝達システム及びこれに用いる情報販売機とカードリーダ
JPH04346123A (ja) * 1991-05-23 1992-12-02 Fujitsu Ltd データ転送装置
US5347484A (en) * 1992-06-19 1994-09-13 Intel Corporation Nonvolatile memory with blocked redundant columns and corresponding content addressable memory sets
JPH06215010A (ja) * 1993-01-14 1994-08-05 Sony Corp 情報取得装置
JP4046375B2 (ja) * 1996-07-29 2008-02-13 株式会社三共 弾球遊技機

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0480811A (ja) * 1990-07-24 1992-03-13 Canon Inc 電子機器

Also Published As

Publication number Publication date
DE69421663T2 (de) 2000-06-08
EP0646921B1 (en) 1999-11-17
KR950009603A (ko) 1995-04-24
EP0646921A2 (en) 1995-04-05
US5940327A (en) 1999-08-17
DE69421663D1 (de) 1999-12-23
JPH07104944A (ja) 1995-04-21
EP0646921A3 (en) 1996-02-14

Similar Documents

Publication Publication Date Title
US7251188B2 (en) Memory access interface for a micro-controller system with address/data multiplexing bus
KR100296199B1 (ko) 메모리 카드
KR20180057028A (ko) 데이터 반전 회로
US9026746B2 (en) Signal control device and signal control method
EP0890955A2 (en) Storage apparatus, data write-in method, and data read-out method
KR960039947A (ko) 낸드형 플래쉬메모리 아이씨(ic)카드 기록장치
US6748482B1 (en) Multiple non-contiguous block erase in flash memory
US4603383A (en) Apparatus for direct data transfer among central processing units
JP4841069B2 (ja) 記憶装置
US20020031014A1 (en) Multiple line buffer type memory LSI
KR100306181B1 (ko) 고속데이타전송시스템
KR970029620A (ko) 마이크로 제어유닛을 접속하는 외부팽창 버스 인터패이스회로 및 이 외부팽창 버스 인터패이스 회로를 결합하는 디지탈 기록 및 재생장치
US7191295B2 (en) Sensing word groups in a memory
CN115312094B (zh) Sram控制系统、方法、fpga芯片及电子设备
JP2001127827A (ja) データ転送方式
JP3117244B2 (ja) Eepromの制御装置
KR100282519B1 (ko) 플래시 메모리의 데이터 리드속도 향상회로
KR100335374B1 (ko) 멀티미디어카드에 기반한 비디오 코덱 제어 장치
JP2888062B2 (ja) 情報処理装置
JPH0547189A (ja) メモリカード装置
JP2004046891A (ja) データ処理システム、データ処理装置、外部装置及びデータ伝送方法
JPS6244352B2 (ko)
JPH11317068A (ja) メモリカ―ド
KR950009237B1 (ko) 동기식 반도체 메모리 장치의 데이타 처리방법
KR970022858A (ko) 자동판매기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110803

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee