KR0178306B1 - 가스 방전 디스플레이 장치 및 그 구동방법 - Google Patents

가스 방전 디스플레이 장치 및 그 구동방법 Download PDF

Info

Publication number
KR0178306B1
KR0178306B1 KR1019950010890A KR19950010890A KR0178306B1 KR 0178306 B1 KR0178306 B1 KR 0178306B1 KR 1019950010890 A KR1019950010890 A KR 1019950010890A KR 19950010890 A KR19950010890 A KR 19950010890A KR 0178306 B1 KR0178306 B1 KR 0178306B1
Authority
KR
South Korea
Prior art keywords
electrodes
electrode
sustain
scan
pulse
Prior art date
Application number
KR1019950010890A
Other languages
English (en)
Inventor
다이찌 시노
다끼오 오까모또
가즈노리 히라오
고이찌 이쯔다
유끼하루 이또
다까오 와끼따니
도루 히라야마
Original Assignee
마쯔시다 노부오
마쯔시다 덴시 고교 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP9078794A external-priority patent/JP3110609B2/ja
Priority claimed from JP6100336A external-priority patent/JPH07312178A/ja
Priority claimed from JP6138398A external-priority patent/JPH07319424A/ja
Priority claimed from JP15785294A external-priority patent/JP3144987B2/ja
Priority claimed from JP16385094A external-priority patent/JP2895397B2/ja
Priority claimed from JP6165463A external-priority patent/JPH0830227A/ja
Priority claimed from JP6200013A external-priority patent/JPH0863110A/ja
Priority claimed from JP2176095A external-priority patent/JP3462286B2/ja
Application filed by 마쯔시다 노부오, 마쯔시다 덴시 고교 가부시끼 가이샤 filed Critical 마쯔시다 노부오
Application granted granted Critical
Publication of KR0178306B1 publication Critical patent/KR0178306B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • G09G3/2983Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements
    • G09G3/2986Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements with more than 3 electrodes involved in the operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

서로 평행한 다수의 주사 전극 및 다수의 지속 전극이 제1유리기판의 내면상에 위치된다. 각각의 주사 전극과 각각의 지속 전극은 쌍을 형성한다. 유전체층 및 보호층은 전극을 커버하기 위해 상기 순서대로 제1유리기판상에 형성된다. 상기 주사 전극 및 지속 전극에 수직한 다수의 데이터 전극에 제1유리기판과 제2유리기판간에 삽입된 방전 공간에 의해 제1유리기판에 대향되게 위치된 제2유리기판의 내면상에 위치된다.
이러한 기판을 구비한 AC-유형 PDP에선, 적어도 하나의 다수의 주사 전극과 다수의 지속 전극이 다수의 그룹으로 분할되고, 상이한 위상을 가진 펄스가 상이한 그룹의 전극에 인가되어, 방전을 지속시킨다. 상기 주사 전극 및 지속 전극은 이(teeth) 를 가진 콤형(comb-like)일 수도 있다. 콤형 주사 전극과 콤형 지속 전극은 이들의 이가 서로 맞물리는 방식으로 상기 전극간에 삽입된 적은 간극에 대해 서로 대향된다. 이 경우, 데이터 전극은 주사 전극의 이의 길이 방향으로 배치되거나 길이 방향에 대향되어 배치된다.

Description

가스 방전 디스플레이 장치 및 그 구동 방법
제1a도는 전극의 배치를 예시한 종래의 AC-유형(conventional AC- type PDP)의 평면도.
제1b도는 제1a도의 라인 1B-1B'를 따라 취해진 제1a도의 AC- 유형 PDP의 단면도.
제2도는 제1a도에서의 종래의 AC- 유형 PDP에서의 전극 배치를 예시한 계략도.
제3a도는 전극의 배치를 예시한 또다른 종래의 AC- 유형 PDP의 평면도.
제3b도는 제3a도의 라인 3B-3B'을 따라 취해진 제3a도의 AC- 유형 PDP의 단면도.
제4도는 종래의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제5a도 내지 제5g도는 AC- 유형 PDP가 동작하는 동안 방전셀에서의 전하의 존재 및 이동상태를 예시한 종래의 AC- 유형 PDP의 단면도.
제6도는 종래의 주사 전극 구동 회로용 회로도.
제7도는 제6도에 도시된 주사 전극 구동 회로의 동작을 예시한 타이밍 챠트.
제8도는 종래의 영상 디스플레이 패널의 평면도.
제9a도는 전극의 배치를 예시한 본 발명에 따른 제1실시예에서의 AC- 유형 PDP의 부분 평면도.
제9b도는 도면 9A도의 라인 9B-9B'를 따라 취해진 제9a도의 AC- 유형 PDP의 단면도.
제9c도는 제9a도의 라인 9C-9C'를 따라 취해진 제9a도의 AC- 유형 PDP의 단면도.
제10a도 및 제10b도는 제9a도에 도시된 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제11a도는 전극의 배치를 예시한 본 발명에 따른 제2실시예에서의 AC- 유형 PDP의 부분 평면도.
제11b도는 제11a도에서의 라인 11B-11B'를 따라 취해진 제11a도의 AC- 유형 PDP의 단면도.
제12도는 제11a도의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제13a도는 전극의 배치를 예시한 제2실시예의 변형의 AC- 유형 PDP의 부분 평면도.
제13b도는 제13a도의 라인 13B-13B'를 따라 취해진 제13a도의 AC- 유형 PDP의 단면도.
제14a도는 전극 배치를 예시한 제2실시예의 또다른 변형의 AC- 유형 PDP의 부분 평면도.
제14b도는 제14a도의 라인 14B-14B'를 따라 취해진 제14a도의 AC- 유형 PDP의 단면도.
제15a도는 전극의 배치를 예시한 제2실시예의 또다른 변형의 AC- 유형 PDP의 부분 평면도.
제15b도는 제15a도의 라인 15B-15B'를 따라 취해진 제15a도의 AC- 유형 PDP의 단면도.
제16a도는 전극 배치를 예시한 AC- 유형 PDP의 부분 평면도.
제16b도는 제16a도의 라인 16B-16B'를 따라 취해진 제16a도의 AC- 유형 PDP의 단면도.
제17a도는 전극 배치를 예시한 본 발명에 따른 제3실시예의 AC- 유형 PDP의 부분 평면도.
제17b도는 제17a도의 라인 17B-17B'를 따라 취해진 제17a도의 AC- 유형 PDP의 단면도.
제18도는 발명에 따른 제4실시예의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제19도는 제4실시예의 변형에 있어서의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제20도는 발명에 따른 제5실시예의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제21도는 특정 레벨간을 변화시키기 위해 소거 펄스의 전압에 필요한 시간 주기에 대한 AC- 유형 PDP의 방전 특성을 예시한 그래프.
제22도는 제5실시예에서의 소거 펄스를 발생하는 소거 회로도.
제23a도, 제23b도 및 제23c도는 제5실시예의 다양한 변형에 소거 펄스를 인가하는 상이한 방법을 예시한 타이밍 챠트.
제24도는 본 발명에 다른 제6실시예에서의 주사 전극 구동 회로의 회로도.
제25도는 제24도에 도시된 주사 전극 구동 회로를 구동하는 방법을 예시한 타이밍 챠트.
제26도는 제6실시예의 변형에 있어서의 주사 전극 구동 회로도.
제27도는 본 발명에 따른 제7실시예에서의 AC- 유형 PDP를 구동하는 방법을 예시하는 타이밍 챠트.
제28a도 내지 제28g도는 제7실시예에서의 AC- 유형 PDP가 동작하는 동안 방전 셀내의 전하의 존재 및 이동상태를 예시한 AC- 유형 PDP의 단면도.
제29a도는 제7실시예의 변형에 개시 펄스를 인가하는 방법을 예시한 타이밍 챠트.
제29b도는 제29a도에 도시된 개시 펄스가 공급된 전극의 상태를 예시한 단면도.
제30a도 및 제30b도는 제7실시예의 다른 변형에 개시 펄스를 인가하는 방법을 예시한 타이밍 챠트.
제31도는 특정 레벨간을 변화시키기 위해 개시 펄스의 전압에 필요한 시간 주기에 대해 제7실시예에서의 AC- 유형 PDP의 방전 특성을 예시한 그래프.
제32a도 및 제32b도는 제7실시예의 다른 변형에 개시 펄스를 인가하는 방법을 예시한 타이밍 챠트.
제33a도 및 제33b도는 제7실시예의 또다른 변형에 개시 펄스를 인가하는 방법을 예시한 타이밍 챠트.
제34도는 제7실시예의 다른 변형의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제35도는 제7실시예서의 또다른 변형의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제36도는 제7실시예서의 또다른 변형의 AC- 유형 PDP를 구동하는 방법을 예시한 타이밍 챠트.
제37도는 본 발명에 따른 제8실시예에서의 영상 디스플레이 장치의 구조를 예시한 부분 평면도.
제38도는 본 발명에 따른 제9실시예에서의 영상 디스플레이 장치의 등각 투사도(isometric projectional view).
제39도는 제38도에 도시된 영상 디스플레이 장치에 포함된 영상 디스플레이 패널의 등각 투사도.
제40도는 제39도에 도시된 영상 디스플레이 패널의 구조를 예시한 단면도.
제41도는 제9실시예의 변형의 영상 디스플레이 패널의 구조를 예시한 단면도.
제42도는 제9실시예에서의 영상 디스플레이 패널의 구조를 예시한 부분 평면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 주사전극 2 : 지속 전극
3 : 제1유리기판 4 : 절연층
5 : 보호층 6 : 방전 공간
7 : 데이터 전극 10 : 주사 전극 구동회로
11 : 지속 전극 구동회로 12 : 데이터 전극 구동회로
[발명의 분야]
본 발명은 텔레비젼 또는 광고 디스플레이 패널과 같은 영상 디스플레이 장치에 사용되는 가스 방전을 이용한 광 방출에 의해 문자 또는 영상을 디스플레이 하는 가스 방전 디스플레이 장치(gas discharge display apparatus) 및 이를 구동하는 방법에 관한 것이다. 특히, 본 발명은 AC-유형 플라즈마 디스플레이 패널(AC- type plasma display panel; 이하 본원에선 PDP라 함)의 형태로 사용되는 가스 방전 장치와 이를 구동하는 방법에 관한 것이다.
[관련 기술의 설명]
가스 방전 디스플레이 장치는 깊이가 작음에도 불구하고 대형디스플레이 영역을 가지며 칼라 디스플레이를 설명한다.
이러한 장점 때문에, 가스 방전 디스플레이 장치의 사용은 빠르게 확산되고 있다. 가스 방전 디스플레이 장치는 여러 가지 형태로 이용가능하다. 영상 디스플레이에 적합한 가스 장치의 한 형태가 AC-유형 PDP이다. 일본 공개 특허 공보 제 59-79938호 및 제 61-39341호와, 일본 공개특허 공보 제 62-31775호에 기재되어 있는 상기 형태의 가스 방전 디스플레이 장치는 메모리 기능을 구비하고 있다.
제1a도 및 제1b도를 간략히 참조하면, 종래의 AC-유형 PDP(1000)가 설명될 것이다. 제1a도는 전극의 배치를 예시한 AC-유형 PDP(1000)의 평면도이다. 제1b도는 제1a도의 라인 1B-1B'을 따라 취해진 AC-유형 PDP(1000)의 단면도이다.
제1b도에 도시된 바와 같이, AC-유형 PDP(1000)는 서로 대향된 제1유리기판(3)과, 제2유리기판(8)을 포함한다. 상기 제1유리기판(3) 및 제2유리기판(8)은 함께 AC-유형 PDP(1000)의 외부 케이스를 형성한다. 제1유리기판(3)의 내면상에는, 다수의 주사 전극(제1방전 전극; 1)과 다수의 지속(sustaining) 전극(제2방전 전극; 2)을 포함하는 제1전극 그룹이 위치된다. 유전체층(4)이 제1유리기판(3)에 위치되어 제1전극 그룹을 커버하며, 보호층(5)이 유전체층(4)상에 위치된다. 제2유리기판(8)의 내면상에는, 다수의 데이터 전극(제3방전 전극; 또한 어드레스 전극이라 함; 7a, 7b)을 포함하는 제2전 극 그룹이 위치된다.
제1a도에 도시된 바와 같이, 주사 전극(1a 내지 1n; 본원에선 단지 1a, 1b, 1c 만이 도시됨)과 지속 전극(2a 내지 2n; 본원에선 단지 2a, 2b, 2c 만이 도시됨)이 교대로 병렬로 제공된다.
데이터 전극(7a 내지 7n; 본원에선 단지 7a 및 71b 만이 도시됨)이 병렬로 제공되어, 주사 전극(1a 내지 1n)과 지속 전극(2a 내지 2n)을 수직으로 교차시킨다. 인접한 주사 전극 및 지속 전극(예를 들면, 1a 및 2a)은 한쌍을 형성한다.
한 쌍을 형성하는 주사 전극의 투사 영역과 지속 전극의 투사 영역은 지속 방전이 발생하는 영역 S(제1a도)에서 서로 대향된다. 상기 영역 S는 방전 영역 이라 언급될 것이다.
데이터 전극(7a 내지 7n)을 포함한 제2전극 그룹은 보호층(5)에 대향되며 이들 간에 삽입된 방전 가스로 채워진 방전 공간(6)을 갖는다. 유전체층(4)은 보로실리케이트 유리(borosilicate glass)등으로 형성되며, 보호층(5)은 MgO등으로 형성된다.
제2도에 도시된 바와 같이, 주사 전극(1a 내지 1n), 지속 전극(2a 내지 2n) 및, 데이터 전극(7a 내지 7m)은 격자(lattice)로 직각으로 배치된다. 주사 전극(1a 내지 1n)은 주사 전극 구동 회로(10)에 접속되며, 지속 전극(2a 내지 2n)은 지속 전극 구동 회로(11)에 접속되며, 데이터 전극(7a 내지 7m)은 데이터 전극 구동 회로(12)에 접속된다.
또다른 종래의 AC-유형 PDP(2000)가 제3a도 및 제3b도를 참조하여 설명될 것이다. 제3a도는 전극의 배치를 예시한 AC-유형 PDP(2000)의 평면도이고, 제3b도는 제3a도의 라인 3B-3B'을 따라 취해진 AC-유형 PDP(2000)의 단면도이다. 제3a도에선, 문자 P는 픽셀 영역을 나타내며, 문자 S는 방전 영역을 나타낸다. 제3a도 및 제3b도에선, 제1a도 및 제1b도에 도시된 소자와 동일한 소자는 동일 참조부호 숫자를 사용한다.
제3b도에 도시된 바와 같이, AC-유형 PDP(2000)는 제2유리기판(8)의 내면에 위치된 적, 녹, 청색의 광을 방출하는 3가지 형태의 형광층(R, G, B)을 포함하여, 칼라 디스플레이를 수행한다.
상기 형광층(R, G, B)은 제1a도에 도시된 방전 영역 S에 대응하는 곳에 위치되며, 상기 방전 영역 S에서 야기된 방전에 의해 발생된 적외선을 수신할시에 광을 방출하도록 여기된다.
상기 AC-유형 PDP(2000)을 구동하는 방법은 예를 들면, 일본 특허 공보 제 62-61278호 및 일본 공개 특허 공보 제 4-170581호에 기술되어 있다. 후자의 공보에선, 구동 방법은 도트 매트릭스 디스플레이 패널을 구동하는 방법으로 기술되어 있다.
제4도를 참조하면, AC-유형 (1000 또는 2000)PDP를 구동하는 종래의 방법이 설명되어 있을 것이다.
먼저, 기록 주기에서 수행되는 기록 동작에선, 제4도에 파형 DATA으로 도시된 +Vw의 진폭을 갖는 정의 기록 펄스(positive writing pulse)는 주사 전극(1a)에 따라 영상을 디스플레이하기 위해 픽셀에 대응하는 데이터 전극(7a 내지 7m)으로부터 선택된 적어도 하나의 데이터 전극(예를 들면, 데이터 전극 7a)에 인가된다. 동시에, 파형 SCN1으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스(negative scanning pulse)는 주사 전극(1a)에 인가된다.
이러한 적용에 의하여, 방전은 데이터 전극(7a)과 주사 전극(1a)의 교차점(M1; 제1a도)에서 발생하여, 정의 전하가 보호층(5)의 표면의 영역(교차점 M1에 위치적으로 대응하는 영역)에 저장된다. 즉, 이러한 영역은 기록 셀로 작용한다.
다음에, 파형 DATA으로 도시된 +Vw의 진폭을 갖는 정의 기록 펄스는 주사전극(1b)에 따라 영상을 디스플레이하기 위해 픽셀에 대응하는 데이터 전극(7a 내지 7m)으로부터 선택된 적어도 하나의 데이터 전극(예를 들면, 데이터 전극 7a)에 인가된다. 동시에, 파형 SCN2로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스는 주사전극(1b)에 인가된다. 이러한 적용에 의하여, 방전은 데이터 전극(7a)과 주사전극(1b)의 교차점(W1; 제1a도)에서 발생하여, 정의 전하가 보호층(5)의 표면의 영역(교차점 W2에 위치적으로 대응하는 영역)에 저장된다. 즉, 이러한 영역은 기록 셀로서 작용한다.
상기 방식으로, 파형(SCN1 내지 SCNn)으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스를 주사전극(1a 내지 1n)에 각기 인가하는 동안, +Vw의 진폭을 갖는 정의 기록 펄스는 각각의 주사 전극에 따라 영상을 디스플레이하기 위해 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 따라서, 정의 전하가 보호층(5)의 표면의 선정된 영역(기록 셀)에 저장된다.
기록 동작의 다음에는 지속 주기에서 수행되는 지속 동작이 뒤따른다. 지속 동작에선, 파형 SUS으로 도시된 -Vs의 진폭을 갖는 부의 지속 펄스는 전체 지속전극(2)에 인가되며, 파형(SC1 내지 SCNn)으로 도시된 -Vs의 진폭을 갖는 부의 지속 펄스는 전체 지속 전극(1)에 각기 인가된다. 지속 전극(2)으로의 펄스 인가와 주사 전극(1)으로의 펄스 인가는 교대로 수행된다. 각 지속 전극(2)으로의 제1지속 펄스의 인가는 보호층(5)에 저장된 정의 전하를 방전하여, 지속 방전이 각각의 교차점과 동일한 방전 셀에 속하는 방전 영역 S에서 발생한다. 각 지속 전극(2)과 각 주사 전극(1)으로의 부의 지속 펄스의 교대의 인가는 각각의 방전 영역 S에서 지속 방전이 계속되게 한다. 이러한 지속 방전에 의해 야기된 광 방출에 의하여, 문자 및 영상이 디스플레이된다.
소거 주기에서 수행된 소거 동작에 있어서, 파형 SUS으로 도시된 미소 폭TwE과 -Ve의 진폭을 갖는 부의 소거 펄스는 전체 지속 전극(2)에 인가된다(이하 본원에선, 미소 폭을 갖는 펄스는 협소한(narrow) 펄스라 한다). 이러한 적용에 의하여, 소거 방전이 발생하여, 지속 방전에 의해 보호층(5)에 저장된 전하는 완전히 소거된다. 그 결과, 지속 펄스가 인가될지라도, 지속 방전은 계속되지 않는다. 그러므로, 지속 동작은 종료된다.
일반적으로, 지속 전극에 인가된 소거 펄스는 지속 펄스의 진폭보다 더 작은 진폭의 절대값을 갖거나, 또는 지속 펄스의 폭보다 더 작은 폭을 갖는다. 소거 동작의 마진(margin)을 확대시키기 위하여, 소거 펄스의 진폭 및 폭의 절대값 둘 다가 지속 펄스의 진폭 및 폭의 절대값보다 더 작아야 한다. 대안으로, 작으나 상이한 폭을 갖는 다수의 소거 펄스가 인가될 수도 있다.
기록, 지속 및 소거 동작을 안정화시키기 위하여, 각각의 기록, 주사, 지속 및 소거 펄스 상승 및 하강은 급격한 상승 및 하강이 사용된다. 상승 및 하강시에 전압 변화시키는데 필요한 시간은 일반적으로 수백 나노초만큼 짧게 설정된다.
지속 방전을 한 번 수행하므로써 획득된 광의 휘도는 지속 펄스의 진폭, 주사 전극(1a 내지 1n)과 보호층(5)의 표면간의 캐패시턴스, 지속 전극(2a 내지 2n)과 보호층(5)의 표면간의 캐패시턴스 등에 의해 결정된다. 그러나, 각 펄스의 진폭은 실제로 AC-유형 PDP의 특성에 의해 결정되어, 임의로 변화될 수 없다. AC-유형 PDP의 구조, 전극의 재료, 방전 가스의 유형, 밀폐 압력(sealing pressure)등은 AC-유형 PDP가 생성된 후에는 변화될 수 없다. 따라서, 지속 방전이 단위 시간당 반복되는 횟수(즉, 펄스의 수)를 변경시키므로써 광의 휘도가 간단히 제어될 수 있다.
다음에, 전술된 동작은 제5a도 내지 제5g도를 참조하여 상세히 설명될 것이다. 제5a도 내지 제5g도는 전술된 동작의 각 단계에서 방전 셀내의 웰 전하(wall charges)의 존재 및 이동 상태를 도시한다.
제5a도 내지 제5g도는 제1b도 및 제3b도에 도시된 AC-유형 PDP와 유사한 종래의 AC-유형 PDP의 단면도이다.
제5a도 내지 제5g도에서, 제2유리기판(8)의 내면상의 데이터 전극(7)은 제2유전체층(9)으로 커버되고, 형광층(R, G 및 B; 제5a도에선, 단지 R만이 도시됨)이 상기 제2유전체층(9)상에 위치된다. 제5a도 내지 제5g도에 도시된 AC-유형 PDP는 전술된 점을 제외하곤, 제1b도 및 제3b도에 도시된 AC-유형 PDPs(1000 및 2000)에서의 소자와 동일한 소자에는 동일한 참조부호숫자가 병기된다.
제5a도는 AC-유형 PDP가 턴온되기전의 개시 상태를 도시한다. AC-유형 PDP의 방전셀은 웰전하를 갖고 있지 않다.
제5b도에 도시된 바와 같이, AC-유형 PDP가 턴온된 후의 기록 주기에선, +Vw(V)의 진폭을 갖는 기록 펄스가 데이터 전극(7)에 인가되고 -Vs(V)의 진폭을 갖는 부의 주사 펄스가 주사 전극(1)에 인가된다. 그래서, 기록 방전은 데이터 전극(7)과 주사 전극(1)의 교차점에서 발생된다. 부의 웰전하는 데이터 전극(7)에 대응하는 제2유전체층(9)의 표면의 영역에 저장되고 정의 웰전하는 주사 전극(1)에 대응하는 보호층(5)의 표면의 영역에 저장된다.
제5c도에 도시된 바와 같이, 지속 주기에선, -Vs(V)의 진폭을 갖는 부의 지속 펄스가 지속 전극(2)에 인가된다. 따라서, 정의 웰전하는 지속 전극(1)에 에 대응하는 보호층(5)의 표면의 영역에 저장된다. 정의 웰전하에 의해 발생된 전압은 지속 펄스의 전압에 더해져서, 주사 전극(1)에 대응하는 보호층(5)의 표면의 영역과 지속 전극(2)에 대응하는 보호층(5)의 영역간에 인가된다. 따라서, 지속 방전은 전술된 두영역간에 발생된다. 그 결과, 부의 웰전하는 주사 전극(1)에 대응하는 보호층(5)의 영역에 저장되고, 정의 웰전하는 지속 전극(2)에 대응하는 보호층(5)의 영역상에 저장된다.
제5d도에 도시된 바와 같이, 지속 주기에선, -Vs(V)의 진폭을 갖는 부의 지속 펄스는 주사 전극(1)에 인가된다. 그래서, 지속 방전에 의해 주사 전극(1)에 대응하는 보호층(5)의 영역상에 저장된 부의 웰전하에 의해 발생된 전압 및, 지속전극(2)에 대응하는 보호층(5)의 영역상에 저장된 정의 웰전하에 의해 발생된 전압은 지속 펄스의 전압에 더해져서, 주사 전극(1)에 대응하는 보호층(5)의 영역과 지속 전극(2)에 대응하는 보호층(5)의 영역간에 인가된다. 따라서, 지속 방전이 전술된 두 영역간에 재차 발생되나 대향된 방향으로 발생된다. 그결과, 부의 웰전하는 지속 전극(2)에 대응하는 보호층(5)의 영역상에 저장되고, 정의 웰전하는 주사 전극(1)에 대응하는 보호층(5)의 영역상에 저장된다.
또한, 제5c도에 도시된 바와 같이, 지속 주기에선, -Vs(V)의 진폭을 갖는 부의 지속 펄스는 지속 전극(2)에 인가된다.
그래서, 지속 방전에 의해 지속 전극(2)에 대응하는 보호층(5)의 영역상에 저장된 부의 웰전하에 의해 발생된 전압 및, 주사 전극(1)에 대응하는 보호층(5)의 영역상에 저장된 정의 웰전하에 의해 발생된 전압은 지속 펄스의 전압에 더해져서, 주사 전극(1)에 대응하는 보호층(5)의 영역과 지속 전극(2)에 대응하는 보호층(5)의 영역간에 인가된다. 따라서, 지속 방전이 전술된 두영역간에 재차 발생된다. 그결과, 부의 웰전하는 주사 전극(1)에 대응하는 보호층의 영역상에 저장되고 정의 웰전하는 지속 전극(2)에 대응하는 보호층(5)의 영역상에 저장된다.
상기 방식으로, 지속 방전(전하의 이송)은 제5c도 및 제5d도에 도시된 바와 같은 지속 주기에서 반복해서 발생되고, 형광층(R, G 및 B)은 반복된 지속 방전에 의해 발생된 자외선에 의해 여기되어, 디스플레이를 수행한다.
제5e도에 도시된 바와 같이, 소거 주기에선, -Vs(V)의 진폭을 갖는 부의 협소한 소거 펄스는 지속 전극(2)에 인가된다.
그래서, 지속 방전에 의해 지속 전극(2)에 대응하는 보호층(5)의 영역상에 저장되는 부의 웰전하에 의해 발생된 전압 및, 주사 전극(1)에 대응하는 보호층의 영역상에 저장되는 정의 웰전하에 의해 발생된 전압은 부의 협소한 소거 펄스의 전압에 더해져서, 주사 전극(1)에 대응하는 보호층(5)의 영역과 지속 전극(2)에 대응하는 보호층(5)의 영역간에 인가된다. 따라서, 소거 방전은 전술된 두 영역간에 재차 발생된다. 그러나, 이러한 지속 방전이 협소한 펄스로 인해 짧은 시간주기동안 유지되기 때문에, 상기 방전은 도중에 중단된다. 따라서, 협소한 소거 펄스의 폭을 최적되게 설정하므로써, 지속 전극(1)에 대응하는 보호층의 영역상의 웰전하 및 주사 전극(2)에 대응하는 보호층(5)의 영역상의 웰전하는 상쇄될 수 있다. 그후에, 기록 펄스가 재차 인가되지 않으면, 지속 펄스가 인가되더라도, 지속 방전이 발생되지 않는다. 따라서, 방전은 중단 상태로 유지된다. 웰전하가 지속 방전동안 부분적으로 소멸되기 때문에, 제5e도의 잔여 웰전하의 레벨은 제5b도의 잔여 웰 전하의 레벨 보다 작다.
제5f도에 도시된 바와 같이, 기록 주기에선, +Vw(V)의 진폭을 갖는 정의 펄스는 데이터 전극(7)에 인가되고 -Vs(V)의 진폭을 갖는 부의 주사 펄스는 주사 전극(1)에 인가된다. 그래서, 기록 방전은 데이터 전극(7)에 대응하는 제2유전체층(9)의 영역과 주사 전극(1)에 대응하는 보호층(5)의 영역간에 발생된다. 이러한 기록 방전에 의해, 부의 웰전하는 데이터 전극(7)에 대응하는 제2유전체층(9)의 영역에 저장되고, 정의 웰전하는 주사 전극(1)과 제5e도에 도시되 잔여 웰전하에 대응하는 제2유전체층(9)의 영역상에 저장된다. 그결과, 제5e도의 전하의 레벨은 제5b도의 전하의 레벨과 동일하게 된다. 상기 방식으로 제5f도, 제5c도, 제5d도 및 제5e도에 도시된 동작을 반복하므로써, 영상이 디스플레이된다.
전술된 종래의 예에선, 데이타 전극(7)이 제2유전체층(9)으로 커버되고 형광층(R, G 및 B)이 제2유전체층(9)상에 제공되는 AC-유형 PDP를 구동하는 방법이 기술된다. 상기 방법은 방전에 의해 방출된 광을 이용하여, 디스플레이가 직접 수행되므로써 형광층을 필요로 하지 않는 AC-유형 PDP를 구동하는데 사용될 수 있다. 상기 방법은 또한 제2유전체층(9)이 없는 형광층으로 데이타 전극(7)이 직접 커버된 AC-유형 PDP를 구동하는데 사용될 수 있다. 이 경우, 형광층은 제2유전체층(9)과 동일한 방식으로 작용한다. 상기 방법은 데이타 전극(7)에 제2유전체층(9) 또는 형광층 없이도 방전 공간(6)에 노출되는 AC-유형 PDP를 구동하는데도 사용될 수 있다. 이 경우, 아무런 웰전하가 데이타 전극(7)에 대응하는 제2유전체층(9)의 영역상에 저장되지 않더라도, 주사 전극(1)애 대응하는 보호층(5)의 영역상에 등가의 웰전하가 저장된다.
종래의 주사 전극 구동 회로(30)는 제6도 및 제7도를 참조하여 기술된 것이다. 제6도는 주사 전극 구동 회로(30)의 회로도이다. 주사 전극 구동 회로(30)는 고전압에 견디는 p-채널 MOSFETs(13) 및 고전압에 견디는 n-채널 MOSFETs(14)를 포함한다.
p-채널 MOSFETs(13)는 상기 p-채널 MOSFETs의 드레인 전극을 통하여 주사 전극(1a 내지 1n)에 각기 접속되고, n-채널 MOSFETs(14)도 상기 n-채널 MOSFETs의 드레인 전극을 거쳐 주사 전극(1a 내지 1n)에 각기 접속된다. 각 p-채널 MOSFET(13)의 소스는 접지되고, 각 n-채널 MOSFET(14)의 소스는 -200V의 고전압 전력원에 접속된다. 각 p-채널 MOSFET(13)와 각 n-채널 MOSFET(14)은 고전압에 견디는 푸시-풀 시스템(push-pull system)의 출력부를 형성한다.
p-채널 MOSFET(13)은 고전압에 견디는 레벨 시프트(L/S) 회로(15)를 거쳐 주사 논리 회로(16)에 접속되고, n-채널 MOSFET(14)는 주사 논리 회로(16)에 직접 접속된다.
주사 논리 회로(16)는 시프트 레지스터(17), 제1게이트(18), 제2게이트(19) 및 인버터(20)를 포한한다. 주사 논리 회로(16)에서 신호 레벨에 대해 기본이 괴는 공통 라인은 -200V의 고전압 전력원에 접속된다.
제7도는 주사 전극 구동 회로(30)의 동작을 설명하는 타이밍 챠트이다.
시프트 레지스터(17)에 주사 데이터 신호 SI 와 클럭 신호 CLK가 입력되면, 주사 데이터 신호 SI가 클럭 신호 CLK의 하강 엣지에서 취해진다. 시프트 레지스터(17)로부터의 출력 레벨은 하나씩 낮아지고, 주사 신호가 출력된다. 블랭킹 신호 BLK의 레벨이 저일 동안에만, 주사 신호가 제1게이트(18), 제2게이트(19), 인버터(20), 및 레벨 시프트 회로(15)를 통해 통과하여, 각 p-채널 MOSFET(13)와 각 n-채널 MOSFET(14)에 인가된다. 따라서, 주사 펄스가 주사 전극(1a 내지 1n)에 하나씩 인가된다.
지속 주기엔, 지속 신호 SU가 제2게이트(19)에 입력될 시에, 지속 펄스는 전체 주사 전극(1a 내지 1n)에 동시에 인가된다.
일반적으로, 제6도에 설명된 주사 전극 구동 회로(30)의 크기를 감소시키기 위하여, 주사 전극 구동 회로(30)는 적절한 수의 블록으로 분활되어, 모놀리식 IC를 형성한다.
전술된 종래의 AC-유형 PDP는 다음과 같은 문제점을 갖고 있다:
(1) 소거 동작을 설정하는 조건이 전술한 바와 같이 엄격하다. 상기 조건이 적절히 설정되지 않는다면, 잔여 전하의 영향으로 인해 우수한 영상 재생이 수행될 수 없다. 방전 영역 S의 전위는 상이한 방전 셀에 의해 쉽게 분사되고 방전 특성은 시간에 대해 변화한다.
덧붙여, 소거 펄스의 폭이 작기 때문에, 소거 펄스가 인가될 때, 소거 방전의 개시가 소거 펄스 폭의 동요에 의해 지연될 수 있다. 이 경우, 방전 영역 S에 저장된 전하는 완전히 소거될 수 없다.
상세히는, 소거 펄스의 폭 twE및 진폭 -Ve의 동요에 대한 공차는 커질 수 없다. 따라서, 상기 특성이 상이한 방전 셀에서 분산되면, 소거 방전은 몇몇 방전셀에선 과도하게 또는 불충분하게 수행될 수 있다. 보호층(5)상에 저장된 전하가 이러한 방전셀에서 완전히 소거되지 않기 때문에, 소거 동작에 대한 충분한 마진이 획득될 수 없다. 초과 소거 방전은 보호층(5)상에 저장된 전하가 소거된후, 역극성을 가진 전하가 저장된다는 것을 의미한다.
불충분한 소거 방전은 보호층(5)상에 저장된 전하가 제로로 감소될 수 없다는 것을 의미한다.
(2) 주사 전극과 데이터 전극의 교차점(예를 들어, 제1a도의 W1 또는 W2)에 대응하는 보호층(5)의 영역상에 저장된 정의 전하가 방전 영역 S으로 이동할시에, 서브-영역 S1으로 이동하는 전하의 레벨은, 서브-영역 S1이 서브 영역서브-영역 S2보다는 교차점 W1에 더 가깝기 때문에, 서브 영역 S2으로 이동하는 전하의 레벨과는 상이하다. 따라서, 방전 영역 S에서의 전하 분포는 균일하지 않다. 그 결과, 소거펄스가 인가될 때, 전하의 레벨은 방전 영역 S에 대응하는 보호층(5)의 영역에선 균일하지 않다. 따라서, 소거 동작은 전체 방전 영역 S에선 균일할 수 없다.
(3) 칼라 디스플레이의 경우엔, 방전 영역 S에서 서로 대향된 주사 전극과 지속 전극의 폭이 실질적으로 직사각형인 픽셀 영역 P를 얻기 위해 감소된다면, 방전 영역 S도 또한 감소된다.
그 결과, 특히 대형 칼라 디스플레이 장치에선 충분한 휘도가 획득될 수 없다.
(4) 방전이 개인용 컴퓨터, 텔레비젼등에서 일반적으로 행해지는 바와 같이 초당 60회 수행되도록 설정되었을시에라도, AC-유형 PDP의 효율성이 높다면, 휘도가 과도하게 높아진다.
이러한 환경하에서는, 영상은 높은 휘도로 디스플레이될 수 있어도 낮은 휘도로는 디스플레이되지 않는다.
(5) 지속 주기동안 흐르는 방전 전류는 제4도에 도시된 바와 같이 지속 펄스 레벨이 변화될 시에 집중된다. 따라서, 방전 전류의 피크값 Ip이 평균값 Ia과 비교하여 과도하게 커진다.
그 결과, 전력원을 공급하는 회로는 전류를 평활하는 대용량의 캐패시터와 큰 피크 전류를 공급하는 스위칭 트랜지스터를 필요로 한다. 또한, 회로 동작시 상기 큰 피크 전류에 의해 발생된 노이즈의 역효과를 방지하기 위해, 노이즈 제거 회로와 다층 구조의 기판이 필요하게 된다.
(6) 종래의 주사 전극 구동 회로(30)에선, p-채널 MOSFET(13)와 n-채널 MOSFET(14)를 포함하는 고전압에 견디는 푸시-풀 시스템의 출력부가 각각의 주사전극(1a 내지 1n)에 필요하게 된다.
고전압에 견디는 레벨 시프트 회로(15)도 또한 필요하다. 따라서, 주사 전극 구동 회로(30)를 IC로 일체화하는 것이 어렵다. 주사 전극 구동 회로(30)가 IC로 일체화될지라도, 칩 영역이 너무 커져서 제조 비용이 상승한다. 주사 전극(1a 내지 1n)간에 단락이 발생되면, 주사 전극 구동 회로(30)가 항복(break-down)된다.
(7) 제5f도에 도시된 기록 동작은 제5e도에 도시된 소거 주기가 종료 된 후 잔여 웰전하가 유지되는 상태에서 야기되는 기록 방전을 필요로 한다. 그러나, 잔여 웰전하는 기록 펄스의 전압을 방해하는 방향으로 작용하며, 기록 방전은 제5b도에 도시된 상태와 비교하면 실현되기 더 어렵다. 기록 방전이 발생할지라도, 주사 전극(1)에 대응하는 보호층(5)의 영역상의 웰전하와 지속 전극(2)에 대응하는 보호층(5)의 영역상의 웰전하간의 차이가 너무 작아서 지속 방전을 용이하게 시작하지 못한다. 그 결과, 몇몇 방전 셀에선 아무런 광도 방출되지 않는다.
웰전하가 제5g도에 도시된 바와 같이 이미 분포된 상태에선 즉, 데이타 전극(7)에 대응하는 제2유전체층(9)의 영역상에 부의 웰전하가 저장되고 주사 전극(1)과 지속 전극(2)에 대응하는 보호층(5)의 영역상에 정의 웰전하가 저장되는 상태에선, AC-유형 PDP가 동작을 개시하도록 턴온된 경우에, 웰전하는 기록 펄스의 전압을 방해하는 방향으로 작용한다. 따라서, 기록 방전과 지속 방전 둘다가 발생하기 어려우며, 제5g도에 도시된 웰전하가 자연적으로 소멸될 때까지 방전 동작은 실행되지 않는다. 그결과, AC-유형 PDP가 턴온된 후 디스플레이하는데 상승된 시간 즉, AC-유형 PDP가 턴온된 후 AC-유형 PDP가 정상의 디스플레이를 수행하는 데 필요한 시간 주기가 확장된다.
제8도는 PDP, 액정 디스플레이(LCD) 패널, 전자 발광 램프(EL)를 사용하는 패널, 또는 형광 디스플레이 관을 사용하는 패널과 같은 종래의 영상 디스플레이 패널(40)의 평면도이다. 제8도에 도시된 바와 같이, 이러한 패널은 직사각형 전면 벽(22)을 갖는 평평한 케이스(21)를 포함한다. 직사각형 전면 벽(22)상에 영상 디스플레이 영역 DA이 설정된다. 평평한 케이스(21) 내부엔, 디스플레이용 전극이 밀폐된다. 전면 벽(22)은 유리판으로 형성된다. 모자이크-형 대형 디스플레이 스크린(mosaic-like large display screen)은 다수의 라인과 다수의 칼럼으로 격자 형태로 다수의 상기 영상 디스플레이 패널(40)을 배열하므로 형성된다.
이러한 대형 디스플레이 스크린은 텔레비젼 또는 광고 디스플레이 패널에 사용된다.
대형 디스플레이 스크린을 다수의 상기 영상 디스플레이 패널(40)로 형성하는데 있어서, 상기 패널(40)이 2차원적으로 배열되어 인접한 두 패널(40)간에는 아무런 간극도 존재하지 않는다.
그러나, 전면 벽(22)이 유리로 형성되기 때문에, 직사각형 프레임으로서 형성되고 각 영상 디스플레이 패널(40)을 감싸는 비-디스플레이 영역(23), 즉, 평평한 케이스(21)의 측 벽과 프릿트 유리(frit glass)와 같은 밀폐 재료가 전면벽(22)을 통하여 나타난다. 따라서, 이러한 비-디스플레이 영역(23)은 격자에서 비-광 방출 어두운 라인으로서 대형 디스플레이 스크린상에 불가피 하게 나타난다. 이러한 격자는 디스플레이질을 현격히 저하 시킨다.
하나의 영상 디스플레이 패널(40)이 소수의 픽셀, 예로 두 개의 픽셀만을 가질시에, 어두운 라인이 대형 디스플레이 스크린 상에 흩어지기 때문에, 어두운 라인이 그다지 방해되진 않는다.
그러나, 고정밀 영상 디스플레이 장치 및 실내용 영상 디스플레이 장치에 사용되는 디스플레이 장치에는 대다수의 픽셀이 고밀도로 사용된다. 이러한 상황에선, 인접한 두 영상 디스플레이 패널(40) 간의 정합이 어두운 격자로서 눈에 띄며, 더욱이 재생된 영상이 일그러진다.
[발명의 개요]
본 발명의 한 양상에 있어선, 가스 방전 디스플레이 장치는 삽입된 방전 공간에 대하여 서로 대향되게 배치되어 외부 케이스를 형성하는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전속(sustaing electrode)이 쌍을 형성하게, 제1기판의 내면(inner face)상에 서로 병렬로 배치된 다수의 지속 전극 및 다수의 주사 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 각각의 다수 데이터 전극과 각각의 다수의 소거 전극이 쌍을 형성하게, 제1 전극 그룹에 수직 방향으로 제2 기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극 및 다수의 소거 전극을 포함하는 제2 전극 그룹을 포함한다.
본 발명의 다른 양상에 있어선, 가스 방전 디스플레이 장치를 구동하는 방법은 제1전극 그룹에 포함된 다수의 주사 전극 및 다수의 지속 전극에 교대로 전압 펄스를 인가하여, 각쌍의 주사 전극과 지속 전극간의 지속 방전을 발생시키는 단계 및; 다수의 지속 전극과 다수의 소거 전극간에 소거 방전을 발생시켜, 잔여전하(residual charge)를 소거시키는 단계를 포함한다.
본 발명의 또다른 양상에 있어선, 가스 방전 디스플레이 장치는 삽입된 방전 공간에 대하여 서로 대향되게 배치되어 외부 케이스를 형성하는 제1 기판 및 제2 기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1 기판의 내면상에 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제 1전극 그룹과; 제 1전극 그룹을 커버하는 유전체층 및 제 1 전극 그룹에 수직 방향으로 서로 평행한 제2기판의 내면상에 배치된 다수의 데이터 전극을 포함하는 제2전극 그룹을 포함한다.
다수의 주사 전극 및 다수의 지속 전극은 이(teeth)를 갖는 콤형 형태를 각각 갖는다. 각 쌍의 주사 전극 및 지속 전극은 이 서로 맞물리는 방식으로 삽입된 작은 간극에 대하여 서로 대향된다.
다수의 데이터 전극은 다수의 주사 전극의 이에 대향되고 상기 이에 수직 방향으로 배치된다.
본 발명의 한 실시예에 있어선, 제2전극 그룹은 다수의 데이터 전극에 병렬로 배치된 다수의 소거 전극을 포함한다.
본 발명의 한 실시예에 있어선, 다수의 소거 전극은 음극 재료로 형성된다.
본 발명의 또 다른 양상에 있어선, 가스 방전 디스플레이 장치는 삽입된 방전 공간에 대하여 서로 대향되게 배치되어 외부 케이스를 형성하는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 제1전극 그룹에 수직 방향으로 제2기판의 내면 상에 서로 병렬로 배치된 다수의 데이터 전극을 포함하는 제2전극 그룹을 포함한다. 적어도 하나의 상기 다수의 주사 전극 및 다수의 지속 전극이 다수의 영역으로 각각 분할되고 상기, 영역에 각기 접속된 단자는 외부 케이스 바깥으로 빼내져있다.
본 발명의 또다른 양상에 있어선, 가스 방전 디스플레이 장치를 구동하는 방법은 적어도 하나의 다수의 주사 전극과 다수의 지속 전극을 다수의 그룹으로 분할하는 단계 및; 상이한 그룹의 적어도 하나의 다수의 주사 전극과 다수의 지속 전극에 상이한 위상을 갖는 펄스를 인가하여, 지속 방전을 발생시키는 단계를 포함한다.
본 발명의 또다른 양상에 있어선, 가스 방전 디스플레이 장치를 구동하는 방법은 적어도 하나의 다수의 주사 전극과 다수의 지속 전극에 증가 방식과 감소 방식 중 한 방식으로 서서히 변하는 순간 전압을 갖는 소거 펄스를 인가하여, 소거 동작을 실행하기 위해 주사 전극과 지속 전극간의 전압을 서서히 증가시키는 단계를 포함한다.
본 발명의 실시예에 있어선, 소거 펄스 진폭의 10%와 90% 간에 변화시키기 위해 소거 펄스의 순간 전압에 대해 필요한 시간 주기가 10μs와 10㎳간에 있도록 설정된다.
본 발명의 또다른 양상에 있어선, 가스 방전 디스플레이 장치는 다수의 데이터 전극과; 다수의 데이터 전극에 수직 방향으로 배치된 다수의 주사 전극과; 각각의 스위칭 디바이스가 다수의 주사 전극에 각기 독립적으로 접속되는 제1주 전극을 갖는 고전압에 견디는 다수의 스위칭 디바이스와; 다수의 스위칭 디바이스에 각기 병렬로 접속된 다수의 역전도성 다이오드와; 각각의 다수의 스위칭 디바이스의 제어 전극에 접속된 주사 논리 회로(scanning logic circuit) 및; 각각의 다수의 스위칭 디바이스의 제2주 전극과 주사 논리 회로의 신호 레벨을 근거로 공통 라인에 접속된 출력을 갖는 고전압에 견디는 푸시-풀 회로를 포함한다.
본 발명의 한 실시예에 있어선, 다수의 스위칭 디바이스는 고전압에 견디는 각각의 n-채널 MOSFET이고, 다수의 역전도성 다이오드는 각각의 n-채널 MOSFET에 형성된 각각의 기생 다이오드(parasitic diode)이다.
본 발명의 한 실시예에 있어선, 다수의 스위칭 디바이스는 고전압에 견디는 각각의 npn바이폴라 트랜지스터이다.
본 발명의 또다른 양상에 있어선, 가스 방전 디스플레이 장치를 구동하는 방법은 다수의 데이터 전극에 기록 펄스를 인가하고, 다수의 주사 전극에 기록 펄스의 극성에 역극성을 갖는 주사 펄스를 인가하는 기록 단계와; 다수의 지속 전극 및 다수의 주사 전극에 지속 펄스를 인가하는 지속 단계 및; 소거 펄스를 인가하는 소거 단계를 포함한다. 기록 단계에 앞서, 다수의 데이터 전극, 다수의 지속 전극 및, 다수의 주사 전극으로 구성된 그룹으로부터 선택된 선정된 전극에 규정된 극성을 갖는 개시 펄스를 인가하는 개시 단계가 실행된다.
본 발명의 실시예에 있어선, 개시 단계는 기록 단계에서 인가된 주사 펄스의 극성에 역극성을 갖는 개시 펄스를 적어도 하나의 다수의 주사 전극 및 다수의 지속 전극에 인가하는 단계를 포함한다.
본 발명의 실시예에 있어선, 개시 단계는 기록 단계에서 인가된 기록 펄TM의 극성에 역극성을 갖는 개시 펄스를 다수의 데이터 전극에 인가하는 단계를 포함한다.
본 발명의 실시예에 있어선, 개시 펄스의 진폭의 10%과 90%간에 변화시키기 위해 개시 펄스의 순간 전압에 대해 필요한 시간 주기가 5μs와 10㎳간에 있도록 설정된다.
본 발명의 실시예에 있어선, 개시 단계는 다수의 데이터 전극의 개시 펄스의 극성 및 진폭에 대하여 동일한 극성 및 동일한 진폭을 갖는 보조 펄스(assisting pulse)를 다수의 주사 전극 및 다수의 지속 전극에 인가하는 단계를 포함한다.
본 발명의 실시예에 있어선, 개시 단계는 다수의 주사 전극 및 다수의 지속 전극의 개시 펄스의 극성 및 진폭에 대하여 동일한 극성 및 동일한 진폭을 갖는 보조 펄스를 다수의 데이터 전극에 인가하는 단계를 포함한다.
본 발명의 실시예에 있어선, 보조 펄스의 진폭의 10%나 90% 간을 변화시키기 위해 보조 펄스의 순간 전압에 대해 필요한 시간 주기가 5μs와 10㎳간에 있도록 설정된다.
본 발명의 또다른 양상에 있어선, 영상 디스플레이 장치는 2차원적으로 배치된 다수의 영상 디스플레이 패널을 갖는 대형 스크린을 포함하는데, 상기 다수의 영상 디스플레이 패널을 다수의 라인 및 다수의 칼럼에 픽셀로서 각각 작용하는 다수의 디스플레이 유닛을 포함한다. 다수의 디스플레이 유닛은 각각의 다수의 영상 디스플레이 패널에서의 라인의 방향과 칼럼의 방향으로 동일한 거리에 배치되고 인접한 영상 디스플레이 패널에 가장 근접한 대응하는 영상 디스플레이 패널의 주변영역에서의 디스플레이 유닛은 적어도 하나의 라인의 방향과 칼럼의 방향에선 다른 디스플레이 유닛보다 더 짧다.
본 발명의 또다른 양상에 있어선, 영상 디스플레이 장치는 영상 디스플레이 패널에 밀폐된 디스플레이용 직사각형 광 전송 전면 벽 및 전극을 구비한 평평한 외부 케이스를 포함하고 더욱이 직사각형 프레임의 형태를 갖고 전면벽에 설정된 비-디스플레이 영역에 의해 둘러싸인 영상 디스플레이 영역을 구비한 영상 디스플레이 패널 및; 전면벽의 외면상에 얇은 층을 이룬 직사각형 투명판을 포함한다.
비-디스플레이 영역에 대응하는 투명판의 전면의 외부 주변은 상기 외부 주변이 렌즈로 작용하게 하는 형태를 갖는다.
이렇게, 본원에 기술된 본 발명은 (1)틀림없이 소거 동작을 실행하는 가스 방전 디스플레이 장치와 상기 장치를 구동하는 방법을 제공하고, (2) 고 휘도의 영상과 저 휘도의 영상 둘다를 효과적으로 구현하는 가스 방전 디스플레이 장치와 상기 장치를 구동하는 방법을 제공하고, (3) 지속 주기 동안 방전 전류의 피크값을 감소시키는 가스 방전 디스플레이 장치를 구동하는 방법을 제공하고, (4) 특성이 상이한 방전 셀에선 사라지더라도, 소거 동작에 대한 충분한 마진을 얻기 위해 소거 펄스의 폭과 진폭의 유동성에 대해 충분히 큰 공차를 공급하는 가스 방전 디스플레이 장치를 구동하는 방법을 제공하고, (5) 단락이 주사 전극간에 발생할지라도, IC로 쉽게 일체화되고 항복(break-down)을 피하는 구동 회로가 장착된 가스 방전 디스플레이 장치를 제공하고, (6) 장치가 턴온된 후 디스플레이를 위한 가스 방전 디스플레이 장치의 상승시간을 줄이고 아무런 광 방출도 일어나지 않는 방전 셀의 발생을 억제시키는 가스 방전 디스플레이 장치를 구동하는 방법을 제공하고, (7) 모자이크-형 대형 디스플레이 스크린이 대형 디스플레이 스크린을 형성하도록 고밀도로 격자로 배치되어, 영상이 왜곡되지 않고 디스플레이되는 각각의 대다수의 영상 디스플레이 패널의 비-디스플레이 영역에 의해 적합하지 않은 방식으로 시각적으로 영향받지 않는 가스 방전 디스플레이 장치를 제공하는 잇점이 있다.
첨부한 도면과 관련된 이하 상세한 설명을 읽어보고 이해하므로 이 분야의 기술자에겐 본 발명의 상기 및 잇점이 명백할 것이다.
[양호한 실시예의 설명]
이하 본원에선, 본 발명은 첨부한 도면과 관련된 실시예에 의해 설명될 것이다.
[실시예 1]
본 발명에 따른 제1실시예에서의 AC-유형 PDP는 제9a도 내지 제9c도와 제10a도 및 제10b도를 참조하여 설명될 것이다. 제9a도는 전극의 배치를 예시한 제1실시예에 있어서의 AC-유형 PDP(100)의 부분 평면도이다. 제9b도는 제9a도의 라인 9B-9B'을 따라 취해진 상기 AC-유형 PDP(100)의 단면도이고, 제9c도는 제9a도의 라인 9C-9C'를 따라 취해진 상기 AC-유형 PDP(100)의 단면도이다.
제9b도와 제9c도에 도시된 바와 같이, AC-유형 PDP(100)는 서로 대향된 제1유리기판(103)과 제2유리기판(108)을 포함한다. 제1유리기판(103)과 제2유리기판(108)은 AC-유형 PDP(100)의 외부 케이스를 형성한다. 제1유리기판(103)의 내면상에는, 다수의 주사 전극(제1방전 전극; 101)과 다수의 지속 전극(제2방전 전극; 102)을 포함하는 제1전극 그룹이 위치된다.
제1유리기판(103)상에는 제1전극 그룹을 커버하는 유전체층(104)이 위치되고, 유전체층(104)상에는 보호층(105)이 위치된다.
제2유리기판(108)의 내면상에는, 다수의 데이터 전극(제3방전 전극; 또한 어드레스 전극이라고도 함; 107)과 다수의 소거 전극(109)이 위치된다.
제9a도에 도시된 바와 같이, 주사 전극(101a 내지 101n; 101a, 101b, 101c 만이 도시됨)과 지속 전극(102a 내지 102n; 102a, 102b, 102c 만이 도시됨)이 교대로 병렬로 제공된다. 데이터 전극(107a 내지 107m; 107a와 107b만이 도시됨)과 소거 전극(109a 내지 109m; 109a와 109b만이 도시됨)이 교대로 병렬로 제공되어, 주사 전극(101a 내지 101n) 및 지속 전극(102a 내지 102n)이 수직으로 교차하게 한다. 인접한 주사 전극과 지속 전극 (예를들어, 101a 및 102a)이 한 쌍을 형성하고, 인접한 데이터 전극과 소거 전극(예를들어, 107a 및 109a)이 한쌍을 형성한다.
한쌍을 이루는 주사 전극의 투사 영역과 지속 전극의 투사 영역은 지속 방전이 발생하는 영역(S; 제9a도)에서 서로 대향된다. 영역 S는 방전 영역이라 언급될 것이다.
데이터 전극(107a 내지 107m)과 소거 전극(109a 내지 109m)은 스트립 형태이고, Ag, Ni, ITO 또는 SnO2와 같은 만족할 만한 전도성을 가진 재료로 형성된다. 각각의 방전 영역 S의 중간 부분을 교차하도록 소거 전극(109a 내지 109m)이 위치된다.
데이터 전극(107a 내지 107m)과 소거 전극(109a 내지 109m)을 포함하는 제2전극 그룹은 이들 간에 삽입된 방전 가스로 채워진 방전 공간(106)을 가진 보호층(105)에 대향된다. 유전체층(104)은 보로실리케이트 유리 등으로 형성되고, 보호층(105)은 MgO등으로 형성된다.
상기 실시예에선, 보호층(105)이 유전체층(104)상에 제공되나, 보호층(105)은 유전체층(104)이 충분히 방전을 지탱할 수 있다면 삭제될 수 있다. 기판(103, 108)은 충분한 강도를 가진다면 유리 대신에 세라믹으로 형성될 수도 있다. 방전광이 전송되게 하기 위해선, 적어도 하나의 기판(103 또는 108)은 투명 기판일 필요가 있다.
이하 본원에선, 제10a도와 제10b도를 참조하여 AC-유형 PDP(100)를 구동하기 위한 방법이 설명될 것이다. 제10a도와 제10b도는 AC-유형 PDP(100)의 동작을 설명하는 타이밍챠트이다.
우선, 기록 동작시, 제10a도에 파형 DAT으로 도시된 +Vw의 진폭을 가진 정의 기록 펄스는 주사 전극(101a)에 따라 영상을 디스플레이하는 픽셀에 대응하는 데이터 전극(107a 내지 107m)으로 부터 선택된 적어도 하나의 데이터 전극에(예를 들어, 데이터 전극 107a)인가된다. 동시에, 파형 SCN1으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스가 주사 전극(101a)에 인가된다. 이러한 적용에 의해서, 데이터 전극(107a)과 주사 전극(101a)의 교차점 W1(제9a도)에서 방전이 발생하여, 정의 전하가 교차점 W1에 위치적으로 대응하는 영역인 보호층(105)의 표면의 영역에 저장된다. 즉, 상기 영역은 기록 셀로서 작용한다.
다음에, 파형 DATA으로 도시된 +Vw의 진폭을 가진 정의 기록 펄스는 주사전극(101b)에 따라 영성을 디스플레이 하는 픽셀에 대응하는 데이터 전극(107a 내지 107m)으로부터 선택된 적어도 하나의 데이터 전극(예를 들어, 데이터 전극 107a)에 인가된다.
동시에 파형 SCN2으로 도시된 -Vs의 진폭을 가진 부의 주사 펄스가 주사전극(101b)에 인가된다. 이러한 적용에 의해서, 데이터 전극(107a)과 주사 전극(101b)의 교차점 W2(제9a도)에서 방전이 발생하여, 정의 전하가 교차점 W2에 위치적으로 대응하는 영역인 보호층(105)의 표면의 영역에 저장된다. 즉, 상기 영역은 기록셀로서 작용한다.
상기 방식으로, 파형 SCN1 내지 SCNn으로 도시된 -Vs의 진폭을 가진 부의 주사 펄스를 주사 전극(101a 내지 101n)에 각기 인가하는 공정 동안에, +Vw의 진폭을 가진 정의 기록 펄스는 각각의 주사 전극에 따라 영상을 디스플레이 하는 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 따라서, 정의 전하가 보호층(105)의 표면의 선정된 영역(기록셀)에 저장된다.
기록 동작 다음엔 지속 동작이 뒤따른다. 지속 동작에선, 파형 SUS으로 도시된 -Vs의 진폭을 가진 부의 지속 펄스가 전체 지속 전극(102)에 인가되고 파형 SCN1 내지 SCNn으로 도시된 -Vs의 진폭을 가진 부의 지속 펄스가 전체 지속 전극(101)에 인가된다.
지속 전극(102)으로의 펄스인가와 주사 전극(101)으로의 펄스 인가는 교대로 실행된다. 각각의 지속 전극(102)에 제1지속 펄스의 인가에 의해 보호층(105)상에 저장된 정의 전하가 방전되고, 따라서 각각의 교차점과 동일한 방전셀에 속하는 방전 영역 S상에 지속 방전이 발생한다. 각각의 지속 전극(102)과 각각의 주사 전극(101)으로의 부의 지속 펄스의 교대 인가에 의해 각각의 방전 영역 S상에 지속 방전이 계속된다. 이러한 지속 방전 영역 S에 의해서 야기된 광방출에 의해서, 문자와 영상이 디스플레이 된다.
소거 동작에선, 파형 SUS으로 도시된 +Va의 진폭을 가진 정의 소거 펄스가 전체 지속 전극(102)에 인가된다. 동시에, 파형 ER로 도시된 -Ve의 진폭을 가진 부의 소거 펄스가 전체 소거 전극(109)에 인가된다. 이러한 적용에 의해서, 지속 전극(102)과 소거 전극(109)간에 소거 방전이 발생하여, 지속 방전에 의해 보호층(105)상에 저장된 전하는 완전히 소거된다. 그결과, 지속 펄스가 인가되더라도, 지속 방전은 계속되지 않는다. 따라서 지속 동작이 종료된다.
전술된 바와 같이, 소거 동작에선, 삽입되어진 방전 공간(106)에 서로 대향된 지속 전극(102)과 소거 전극(109)간에 소거 방전이 발생한다. 이시점에, 대향 배치된 소거 전극(109)과 주사 전극(101)간에 방전이 유도된다. 따라서, 방전이 끝나면, 보호층(105)은 각각의 방전 영역 S의 주사 전극(101)의 투사 영역에 대응하는 영역과 지속 전극(102)의 투사 영역에 대응하는 양자의 영역에서 방전을 중단시키는데 필요한 전위와 동등한 표면 전위를 갖는다. 즉, 주사 전극(102)의 투사 영역에 대응하는 보호층(105)의 영역과 지속 전극(102)의 투사 영역에 대응하는 보호층(105)의 영역은 각각의 방전 영역S에서 동일한 전위를 갖는다.
이러한 균일한 전위에 의해서 펄스 전압 또는 펄스폭을 정확히 조정할 필요성이 제거된다. 따라서, 소거 동작이 정확히 수행될 수 있다.
부의 펄스가 공급된 소거 전극(109)은 캐소드(음극)로서 작용한다. 소거 전극(109)이 일반적으로 캐소드로 사용되는 캐소드 재료로 만들어진다면, 소거 동작 동안 인가된 펄스가 저 일지라도 안정한 방전 효과를 얻을 수 있다. 즉, 제10a도에 도시된 바와 같이, 파형 ER로 도시된 -Ve의 지폭을 갖는 부의 소거 펄스와 +Va의 진폭을 갖는 정의 주사 펄스중의 적어도 한 펄스가 더욱 낮아질 수도 있다. 따라서, 소거 동작은 저 전력 소모로 신뢰성 있게 실행될 수 있다. 소거 전극(109)용으로 적합한 재료는 Al, Ni, LaB6같은금속과 La(x)Sr(1-x)CoO3및 La(x)Sr(1-x)MnO3같은 산화물이 있다.
제10b도에 도시된 구동 방법에 있어선, -Ve의 진폭을 갖는 부의 소거 펄스가 소거 전극(109)에 인가되나, +Va의 진폭을 갖는 정의 소거 펄스의 지속 전극(102)에의 인가는 제거된다. 이와 같은 인가 방식은 소거 전극(109)이 상기 언급된 재료중 한 재료로 형성되면, 보호층(105)상의 잔여 전하를 제거하기에 충분하다. 이 경우, 지속 전극(102)은 부의 펄수가 공급되나 정의 펄스는 공급되지 않는다. 이것을 AC-유형 PDP(100)용 구동회로의 구조를 단순화시키고 전력 소모를 감소시킨다.
전술된 바와 같이, AC-유형 PDP(100)에 있어선, 주사 전극(101) 및 지속 전극(102)은 유전체층(104) 및 보호층(105)으로 커버된다. 데이터 전극(107) 및 소거 전극(109)은 삽입된 방전 공간(106)을 가진 보호층(105)에 대향되게 제공된다. 이러한 구조에 의해, 소거 펄스는 소거 동작이 지속 전극(102)과 소거 전극(109)간에 방전을 야기시키는 동안, 지속 전극(102) 및 소거 전극(109)에 인가될 수 있다. 따라서, 보호층(105)상의 잔여 전하가 완전히 소거될 수 있다. 그결과, 소거 방전후에 획득된 보호층(105)의 표면 전위는 상기 방전을 중단시키는데 필요한 전위가 상이한 방전 셀간에 변화되거나 또는, 이러한 전위가 시간에 대해 변화할 때 조차도, 각각의 방전 영역 S에서 균일할 수 있다.
따라서, 잔여 전하의 영향을 제거함으로써 문자 및 영상을 정확히 재생할수 있는 고 신뢰성의 AC-유형 PDP가 획득될수 있다. 소거 동작은 삽입된 방전 공간(106)에 대해 서로 대향된 지속 전극(102)과 소거 전극(109)간에 야기된 방전에 의해 실행되기 때문에, 종래의 PDP에서와 같이 소거 펄스의 폭을 줄일 필요가 없다.
따라서, 협소한 펄스 폭에서의 변동에 의해 야기된 불충분한 소거가 방지될 수 있다.
[실시예 2]
본 발명에 따른 제2실시예의 AC-유형 PDP는 제11a도, 제11b도 및 제12도를 참조하여 설명될 것이다. 제11a도는 전극 배치를 예시한 제2실시예에서의 AC-유형 PDP(200)의 부분 평면도이다. 제11b도는 라인 11B-11B'을 따라 취해진 AC-유형 PDP(200)의 단면도이다.
제11b도에 도시된 바와 같이, AC-유형 PDP(200)는 서로 대향된 제1유리기판(203)과 제2유리기판(208)을 포함한다.
제1유리기판(203) 및 제2유리기판(208)은 함께 AC-유형 PDP(200)의 외부 케이스를 형성한다. 제1유리기판(203)의 내면상에는, 이(teeth)를 가진 다수의 콤형 주사 전극(제1방전 전극; 201)과, 이를 가진 다수의 콤형 지속 전극(제2방전 전극; 202)을 포함하는 제1전극 그룹이 위치된다. 유전체층(204)은 제1전극 그룹을 커버하는 제1유리기판(203)상에 위치되고, 보호층(205)은 유전체층(204)상에 위치된다. 제2유리기판(208)의 내면상에는 다수의 데이타전극(제3방전 전극; 또한 어드레스 전극이라고도 함; 207)을 포함하는 제2전극 그룹이 위치된다. 데이터 전극(207)은 삽입된 방전 공간(206)을 가진 보호층(205)에 대향된다.
제11a도에 도시된 바와 같이, 주사 전극(201a 내지 201n; 여기서는 201a 및 201b만이 도시됨) 및 지속 전극(202a 내지 202n; 여기서는 202a 및 202b만이 도시됨)이 교대로 제공된다. 인접한 주사 전극 및 지속 전극(예를 들어, 201a 및 202a)은 그 사이에 삽입된 작은 간극에 대해 서로 대향되게 위치되어, 이들의 이가 서로 맞물리게 된다.
데이터 전극(207a 내지 207n; 여기서는 207a 및 207c만이 도시됨)이 주사 전극(201a 내지 201n)의 이의 길이 방향으로 제공된다. 제11b도에 도시된 바와 같이, 다수의 절연벽(210)이 방전 공간(206)에 제공되어, 방전 공간(206)을 적정 크기의 다수의 영역(예를 들어, 206a, 206b 및 206c)으로 분할한다(제11a도에선, 절연벽(210)은 단순화를 위해 제거된다). 유전체층(204)은 보로실리케이트(borosilicate) 유리 등으로 형성되며, 보호층(205)은 MgO등으로 형성된다.
이하 본원에선, AC-유형 PDP(200)를 구동하는 방법이 제12도를 참조하여 설명될 것이다. 제12도는 AC-유형 PDP(200)의 동작을 설명하는 타이밍 챠트이다.
우선, 기록 동작에 있어선, 제12도에 파형 DATA으로 도시된 +Vw의 진폭을 갖는 정의 기록 펄스는 데이터 전극(207a 내지 207m)으로 부터 선택된 적어도 하나의 데이터 전극(예를 들어, 207a )에 인가되는데 상기 선택된 데이터 전극은 주사 전극(201a)에 따라 영상을 디스플레이 하는 픽셀에 대응한다.
동시에, 파형 SCN1으로 도시된 -Vs진폭을 갖는 부의 주사 펄스가 주사 전극(201a)에 인가된다. 이러한 적용에 의해, 균일한 기록 방전은 데이터 전극(207a)이 주사 전극(201a)에 대향하는 교차 영역(W1, 제11a도)상에 전적으로 발생한다. 따라서, 정의 전하는 보호층(205)의 표면의 영역, 즉, 교차 영역(W1)에 위치적으로 대응하는 영역인 주사 전극(201a)의 이에 저장된다. 즉, 이러한 영역은 기록 셀로서 작용한다.
다음에, 파형 DATA으로 도시된 +Vw 진폭을 갖는 정의 기록 펄스는 주사 전극(201b)에 따라 영상을 디스플레이하는 픽셀에 대응하는 데이터 전극(207a 내지 207m)으로부터 선택된 적어도 하나의 데이터 전극(예를 들어, 데이터 전극 207a)에 인가된다.
동시에, 파형 SCN2으로 도시된 -Vs진폭을 갖는 부의 주사 펄스가 주사 전극(201b)에 인가된다. 이러한 적용에 의해, 데이터 전극(207a)이 주사 전극(201a)에 대향되는 교차 영역(W2; 제11a도)상에 균일한 방전이 전적으로 발생한다. 따라서, 정의 전하는 보호층(205)의 표면의 영역, 즉, 교차 영역(W2)에 위치적으로 대응하는 영역인 주사 전극(201b)의 이에 저장된다. 즉, 이러한 영역은 기록 셀로서 작용한다.
이러한 방식으로, 파형(SCN1 내지 SCNn)으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스를 주사 전극(201a 내지 201n)에 각기 인가하는 공정에 있어선, +Vw의 진폭을 갖는 정의 기록 펄스는 각각의 주사 전극에 따라 영상을 디스플레이하는 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 따라서, 데이터 전극(207) 및 주사 전극(201)이 서로 대향되는 교차 영역상에 균일한 기록 방전이 발생된다. 그 결과, 정의 전하는 주사 전극(201)의 각각의 이(기록 셀)에 대응하는 보호층(205)의 표면의 영역에 균일하게 분포된다.
기록 동작에 뒤이어 지속 동작이 뒤따른다. 지속 동작에 있어선, 파형 SUS으로 도시된 -Vs의 진폭을 갖는 부의 지속 펄스가 전체 지속 전극(202)에 인가되고, 파형(SCN1 내지 SCNn)으로 도시된 -Vs 진폭을 갖는 부의 지속 펄스는 전체 주사 전극(201)에 인가된다. 지속 전극(202)에의 펄스 인가 및 주사 전극(201)에의 펄스 인가는 교대로 실행된다. 각각의 지속 전극(202)으로의 제1지속펄스의 인가는 보호층(205)상에 저장된 정의 전하를 방전시키며, 따라서, 각각의 교차 영역(예를 들어, W1)과 동일한 방전 셀에 속하는 방전 영역 S(제11a도)상에 지속방전이 발생한다.
지속 전극(202) 및 주사 전극(201)으로의 부의 지속 펄스의 교대 인가는 방전 영역 S상에 지속 방전을 계속하게 한다. 이러한 지속 방전에 의해 야기된 광방출에 의해, 문자 및 영상이 디스플레이된다.
주사 전극(201) 및 지속 전극(202)의 이가 서로 맞물리도록 주사 전극(201) 및 지속 전극(202)이 배열되기 때문에, 지속 방전은 부분 S1 및 S2간에 아무런 차가 없이 전체 방전 영역 S상에 균일하게 발생한다. 따라서, 지속 동작(지속 방전)동안 전하 이동은 각각의 방전 영역 S에서 균일하게 실행된다.
소거 동작에선, 파형 SUS으로 도시된 +Vs 진폭을 갖는 정의 소거 펄스는 전체 지속 전극(202)에 인가된다. 동시에, 파형 DATA으로 도시된 -Ve진폭을 갖는 부의 소거 펄스는 전체 데이터 전극(207)에 인가된다. 이러한 적용에 의해, 데이터 전극(207)과 지속 전극(202) 간에 소거 방전이 발생하고, 따라서 지속 방전에 의해 보호층(205)에 저장된 전하는 완전히 소거된다. 그 결과, 상기 지속 방전은 지속 펄스가 인가된다 하더라도 계속되지 못한다.
따라서, 상기 지속 동작은 종료된다.
전술된 바와 같이, 소거 동작에 있어선, 소거 방전은 삽입된 방전 간격(206)에 대하여 서로 대향된 지속 전극(202)과 데이타 전극(207)간에 발생한다. 이시점에, 대향된 상기 데이타 전극(207)과 주사 전극(201)간에 방전이 유도된다. 따라서, 보호층(205)상의 각 방전 영역(S)상의 잔여 전하는 완전히 균일하게 소거된다. 즉, 주사 전극(201)과 데이타 전극(207)에 대응하는 보호층(205)에 대응하는 보호층(205)의 영역간의 전압과 동일하다. 게다가, 서로 대향된 데이타 전극(207)과 지속 전극(202)간에 소거 방전이 발생하기 때문에, 협소한 소거 펄스를 사용할 필요가 없다. 따라서, 협소한 펄스의 폭의 변동에 의해 야기된 소거 방전을 개시할시의 지연이 방지될 수 있다.
따라서, 소거 동작의 신뢰성이 향상된다.
제13a도 및 제13b도와 관련하여, 본 발명에 따른 제2실시예의 변형의 AC-유형 PDP가 설명될 것이다. 제13a도는 전극의 배치를 예시한 변형된 AC-유형 PDP(250)의 부분 평면도이다. 제13b도는 라인 13B-13B'를 따라 취해진 AC-유형 PDP(250)의 단면도이다. 제11a도 및 제11b도에서와 동일한 요소는 동일한 참조 부호숫자로 되어 있다.
상기 AC-유형 PDP(250)에선, 각기 적(red), 녹(green) 및 청(blue)색을 방출하는 3가지 형태의 형광층(R, G 및 B)이 제2유리기판(208)의 내면상에 위치된다. 상기 AC-유형 PDP(250)는 상기 형광층(R, G 및 B)은 실제로 직사각형인 픽셀 영역(P; 제13a도)내의 3개의 방전 영역(S)과 각기 실제로 위치적으로 대응하고, 상기 영역(S)에서의 방전에 의해 발생된 자외선을 수신하여 광 방출하게 여기된다.
상기 AC-유형 PDP(250)의 데이타 전극(207)이 주사 전극(201)의 이에 대향되고 상기 이의 길이 방향으로 위치되기 때문에, 각 방전 영역(S)은 확대된다. 광의 휘도는 상기 확대에 따라 상승된다. 형광층(R, G 및 B)이 제13b도의 데이타 전극(207)을 커버하지 못한다할지라도, 상기 형광층(R, G 및 B)은 데이타 전극(207)을 완전히 커버할 수도 있다.
본 발명에 따른 제2실시예의 또다른 변형의 AC-유형 PDP(260)가 제14a도 및 제14b도를 참조하여 설명될 것이다.
제14a도는 전극의 배치를 예시한 AC-유형 PDP(260)의 부분 평면도이다. 제14b도는 라인 14B-14B'를 따라 취해진 AC-유형 PDP(260)의 단면도이다. 상기 AC-유형 PDP(260)는 AC-유형 PDP(200)의 구조와 동일하고 또한 제1실시예에서 설명된 소거 전극(209)이 제공된다.
소거 전극(209)이 제2유리기판(208)의 내면상에 병렬로 제공되어, 데이타 전극(207)에 각기 인접하게 된다. 상기 소거 전극(209)은 지속 전극(201)의 이에 대항되고 상기 이의 길이 방향으로 배치된다. AC-유형 PDP(260)는 전술된 점을 제외하곤, AC-유형 PDP(200)의 구조와 동일한 구조를 갖는다. 제11a도 및 제11b도의 상기 AC-유형 PDP(200)의 요소와 동일한 요소는 동일한 참조부호 숫자로 되어 있다.
칼라 디스플레이용으로 AC-유형 PDP(260)를 사용하기 위해, 상기 형광층(R, G 및 B)이 제2유리기판(208)의 내면상에 제공되어, 제13a도에 도시된 바와 같이 각각의 방전 영역 S과 위치적으로 대응되게 된다.
상기 AC-유형 PDP(260)는 제10a도 및 제10b도를 참조하여 설명된 동일의 방식에 의해 구동된다. 따라서 이에 대한 상세한 설명은 여기선 생략될 것이다.
상기 AC-유형 PDP(260)에선, 소거 전극(209)과 지속 전극(202)의 이는 삽입된 방전 간격(206)에 대하여 병렬로 제공되고 상기 방전 간격에 서로 대향된다. 이러한 구조로 인해, 상기 소거 전극(209)과 지속 전극(202)간의 방전이 전체의 영역(E; 제14a도)에 균일하게 발생한다. 그 결과, 각각의 방전 영역(S)내의 상기 주사 전극(201)의 이에 대응하는 보호층(205) 영역의 표면 전위와 지속 전극(202)의 이에 대응하는 보호층(205) 영역의 표면 전위간의 차는 매우 신뢰성 있게 제거될수 있다. 데이타 전극(207)에 정의 펄스 및 부의 펄스를 인가할 필요가 없기 때문에, 상기 데이타 전극(207)에 펄스를 인가하는 회로가 단순화될수 있다.
또 다른 변형의 AC-유형 PDP(270)는 제15a도 및 제15b도를 참조하여 설명될 것이다. 제15a도는 전극의 배치를 예시한 AC-유형 PDP(270)의 부분 평면도이다. 제15b도는 라인 15B-15B'을 따라 취해진 AC-유형 PDP(270)의 단면도이다. 제11a도 및 제11b도에 도시된 것과 동일한 요소는 동일 참조 부호 숫자로 되어 있다.
제15a도에 도시된 바와 같이, 상기 AC-유형 PDP(270)에선, 주사 전극(201)과 지속 전극(202)은 이를 각각 갖는다. 서로 인접한 주사 전극(예로, 201a)의 이의 1/2과 한 지속 전극(예로, 202a)의 이의 1/2이 방전 영역(a)을 형성한다. 동일한 방식으로, 지속 전극(202a)의 이의 1/2과 주사 전극(201a)의 다른 이의 1/2이 방전 영역(b)을 형성한다. 이러한 구조로 인해, 형성되어진 필요가 있는 이의 수는 1/2로 감소된다. 따라서, 상기 주사 전극(201)과 지속 전극(202)은 더욱 용이하게 형성되며, 제품 산출(production yield)이 향상된다.
제16a도 및 제16b도는 제2실시예의 또다른 변형의 AC-유형 PDP(280)를 도시한다. 상기 AC-유형 PDP(280)는 AC-유형 PDP(270)의 구조를 가지며, 또한 소거 전극(209')이 제공된다. 제16a도는 전극의 배치를 예시한 AC-유형 PDP(280)의 부분 평면도이다.
제16b도는 라인 16B-16B'를 따라 취해진 AC-유형 PDP(280)의 단면도이다. 제11a도 및 제11b도에 도시된 것과 동일한 요소는 동일 참조 부호 숫자로 되어 있다.
제16a도에 도시된 바와 같이, 상기 방전 영역 a의 단부와 상기 방전 영역 b의 단부 양자를 커버하기 위해 각각의 소거 전극(209')이 제공된다. 각각의 소거 전극(209')은 제16a도에 2점 쇄선으로 표시된 바와 같이 2개의 라인으로 형성될 수도 있다.
이러한 두 가지는 라인에 동일한 전압이 인가되기 때문에, 제16a도에 실선으로 도시된 바와 같은 소거 전극(209')은 생산이 더욱 용이하고 제품 산출을 향상시킨다.
상기 AC-유형 PDP(270 및 280)는 상기 AC-유형 PDP(200)와 동일한 방법에 의해 구동된다. 물론, 형광층(R, G 및 B)은 제13b도에서와 동일한 방식으로 AC-유형 PDP(270 및 280)에 제공될 수도 있다.
지금까지 전술된 바와 같이, 본 발명에 따른 제2실시에에선, 주사 전극(201)과 지속 전극(202)은 이를 구비하고 삽입된 작은 간극에 대하여 서로 맞물린다. 데이타 전극(207)은 주사 전극(201)의 이에 대향되고 상기 이의 길이 방향으로 배열된다.
이러한 구조에 의해, 기록 방전에 의해 발생된 기록 전하는 주사 전극(201)의 각각의 이에 대응하는 보호층(205)의 표면의 전체 영역에 균일하게 분포된다.
또한, 지속 동작(지속 방전)동안 상기 주사 전극(201)과 지속 전극(202)간의 전하의 이동은 상기 주사 전극(201)과 지속 전극(202)의 두 인접한 이가 서로 맞물리는 각 영역상에 균일하게 실행된다. 따라서, 각 방전 영역에 대응하는 보호층(205)의 표면의 영역상의 잔여 전하는 소거 동작에 의해 균일하고 완전하게 소거될 수 있다.
소거 방전을 일으키도록 정밀부의 펄스가 데이타 전극(207)과 지속 전극(202)에 각기 인가될시에, 상기 데이타 전극(207)과 주사 전극(201)간에 방전이 용이하게 유도된다. 그 결과, 각 방전 영역내의 상기 주사 전극(201)에 대응하는 보호층(205)의 영역의 표면 전위와 상기 지속 전극(202)에 대응하는 보호층(205)의 영역의 표면 전위 간의 차는 무시될 정도로 감소될 수 있다.
상기 주사 전극(201)과 지속 전극(202)에 이를 형성시키고 서로 맞물리도록 상기 전극을 배열하므로써, 맞물린 주사 전극과 지속 전극의 두 인접한 이에 대응하는 보호층(205)의 표면의 영역상에 지속 방전과 소거 방전이 균일하게 발생한다. 그 결과, 상기 지속 동작과 소거 동작이 확실히 실행된다. 따라서, 만족스러운 영상 재생이 실현될 수 있고, 고휘도의 칼라 영상이 효과적으로 디스플레이될 수 있다.
[실시예 3]
본 발명에 따른 제3 실시예에서의 AC-유형 PDP(300)가 제17a도 및 제17b도를 참조로 설명될 것이다. 제17a도는 전극 배치를 예시한 제3실시예에서의 AC-유형 PDP(300)의 부분 평면도이다. 제17b도는 라인 17B-17B'을 따라 취해진 AC-유형 PDP(300)의 단면도이다.
제17a도에 도시된 바와 같이, 주사 전극(301) 및 지속 전극(302)이 다수의 영역으로 각각 분할된다. AC-유형 PDP(300)는 이점을 제외하고 제2실시예에서의 AC-유형 PDP(200)의 구조와 동일한 구조를 갖는다.
상세히 말하면, 제1유리기판(303)의 내면상에 위치된 각 주사 전극(301)은 제1영역(301x) 및 제2영역(301y)으로 분할된다. 제1영역(301x) 및 제2영역(301y)은 둘다 이-형(teeth-like)이고 삽입된 작은 간극에 대하여 서로 맞물린다. 주사 전극(301)에 인접한 각각의 지속 전극(302)이 제1영역(302x) 및 제2영역(302y)으로 분할된다. 제1영역(302x) 및 제2영역(302y)는 둘다 이-형이고 삽입된 작은 간극에 대하여 서로 맞물린다. 상기 제1영역(301x, 302x) 및 제2영역(301y, 302y)에 접속된 단자가 각기 외부로 빼내진다.
제17a도 및 제17b도에 있어선, 참조 부호 숫자 304는 유전체층, 참조 부호 숫자 305는 보호층, 참조부호 숫자 306은 방전 공간, 참조부호 숫자 307은 데이터 전극, 참조부호 숫자 308은 제2유리 기판을 각각 나타낸다.
AC-유형 PDP(300)를 구동하는 방법이 기술될 것이다.
기록 동작에 있어선, 정의 기록 펄스가 선택된 데이터 전극(307)에 인가되고, 부의 주사 펄스가 규정된 주사 전극(301)에 인가된다. 이러한 적용에 의해, 선택된 데이터 전극(307)이 규정된 주사 전극(301)에 대향되는 교차 영역상에 방전이 발생한다.
따라서, 정의 전하가 상기 교차 영역에 대응하는 보호층(305)의 표면의 영역상에 저장된다.
기록 동작에 뒤이은 지속 동작에 있어선, 부의 지속 펄스가 지속 전극(302)과 주사 전극(301)에 교대로 인가되어서, 지속 방전이 계속된다. 상기 지속 방전에 의해 야기된 광 방출에 의해, 문자 및 영상이 디스플레이된다.
이러한 구조에선, 각 주사 전극(301)의 제1영역(301x) 및 제2영역(301y)중 한 영역과 보호층(305) 간의 캐패시턴스는 상기 제1영역(301x) 및 제2영역(301y)과 보호층(305)간의 캐패시턴스의 거의 1/2이다. 각 지속 전극(302)의 제1영역(302x) 및 제2영역(302y)중 한 영역과 상기 보호층(305)간의 캐패시턴스는 상기 제1영역(302x) 및 제2영역(302y)과 보호층(305)간의 캐패시턴스의 대략 1/2이다. 따라서, 제1영역(301x) 및 제2영역(301y)중 한 영역과 제1영역(302x) 및 제2영역(302y)중 한 영역에 펄스를 인가하므로써 야기된 방전에 의해 방출된 광의 휘도는 상기 제1영역(301x) 및 제2영역(301y) 둘다와 상기 제1영역(302x) 및 상기 제2영역(302y) 둘다에 펄스를 인가하므로써 야기된 방전에 의해 방출된 광의 휘도의 1/2이다.
주사 전극(301)의 제1영역(301x) 및 제2영역(301y)중 한 영역과 지속 전극(302)의 제1영역(302x) 및 제2영역(302y) 둘다에 펄스를 인가하므로써 야기된 방전에 의해 방출된 광의 휘도는 주사 전극(301)의 제1영역(301x) 및 제2영역(301y) 둘다와 지속 전극(302)의 제1영역(302x) 및 제2영역(302y) 둘다에 펄스를 인가하므로써 야기된 방전에 의해 방출된 광의 휘도와 그 절반의 휘도간의 중간이다. 상기 제1영역(302x) 및 상기 제2영역(302y)중 한 영역과 상기 제1영역(301x)과 제2영역(301y) 둘다에 펄스를 인가하므로써 야기된 방전에 의해 방출된 광의 휘도는 상기 제1영역(301x) 및 제2영역(301y) 둘다에 펄스를 인가하므로써 야기된 방전에 의해 방출된 광의 휘도와 그 절반의 휘도간의 중간이다.
주사 전극(301) 및 지속 전극(302)이 전술된 실시예에선 동일한 사이즈를 갖는 두 영역으로 각각 분할되지만, 각 전극은 3개 또는 그 이상의 영역으로 분할 될 수 있고, 그 영역의 비율은 임의로 결정될 수도 있다. 상기 영역(301x, 301y, 302x, 302y)은 다른 형상을 가질 수도 있다. 상기 주사 전극(301) 또는 지속 전극(302)이 다수의 영역으로 분할되면, 유사한 효과가 얻어질 수 있다.
AC-유형 PDP(300)는 AC-유형 PDP(300)의 변형의 결과로서 얻어지는 것으로 기술된다. 상기와같은 변형이 AC-유형 PDP(250, 260, 270, 280)에 적용될 수도 있다. 동일한 변형은 주사 전극(101)의 투사 영역이 지속 전극(102)의 투사 영역에 대향되는 AC-유형 PDP(100)에 적용될 수도 있다.
지금까지 설명된 바와 같이, 제3실시예에 있어선, 적어도 하나의 주사 전극(310) 및 지속 전극(302)이 다수의 영역으로 분활 된다. 주사 전극(301)과 보호층(305)간의 캐패시턴스와, 지속 전극(302)과 보호층(305)간의 캐패시턴스는 분할된 전극 및 비분할된 전극을 사용하여 각종의 조합으로 임의로 변화될 수 있다.
주사 전극(301)과 지속 전극(302)간에 흐르는 방전 전류는 실제로 상기-언급된 캐패시턴스에 비례한다. 방전의 결과로서 방출된 광의 휘도는 상기-언급된 캐패시턴스에 또한 실제로 비례한다. 방전에 의해 방출된 광의 휘도는 펄스가 상기 영역중 한 영역 또는 상기 영역중 다수에 인가되느냐에 따라 변할 수 있다.
결과로서의 상기 AC-유형 PDP에 있어선, 광의 휘도는 폭넓은 범위로 조정될수 있다. 일단 방전에 의해 방출된 광의 휘도가 임의로 선택될 수 있기 때문에, 영상의 휘도는 주변 환경 등에 따라 선택될 수 있다.
[실시예 4]
본 발명에 따른 제4실시예에 있어서의 AC-유형 PDP를 구동하는 방법이 제18도를 참조로 설명될 것이다.
제4실시예에 있어서의 상기 방법은 주로 지속 기간에 수행된 지속 펄스의 적용에 관한 것이다. 기록 펄스 및 소거 펄스의 적용은 제1실시예에 기술된 것과 동일한 방식으로 수행된다.
기록 주기에 수행된 기록 동작에 있어선, 제18도에 파형 DATA으로 도시된 +Vw의 진폭을 갖는 정의 기록 펄스가 한 주사 전극(예로, 제9a도의 주사 전극 102a)에 따라 영상을 디스플레이 하는 픽셀에 대응하는 모든 데이터 전극으로부터 선택된 적어도 하나의 데이터 전극에 인가된다. 동시에, 파형 SCN1으로 도시된 -Vs 진폭을 갖는 부위 주사 펄스가 주사 전극(102a)에 인가된다.
이러한 적용에 의해 데이터 전극과 주사 전극(102a)의 교차점에서 방전이 발생해서 정의 전하가 상기 보호층의 표면의 영역에 저장되는데, 상기 표면의 영역은 상기 교차점에 위치적으로 대응한다.
즉, 상기 영역은 기록 셀로서 작용한다.
그 다음에, 파형 DATA으로 도시한 +Vw의 진폭을 갖는 정의 기록 펄스는 그 다음 주사 전극(예로, 제9a도의 주사 전극 102b)에 따라 영상을 디스플레이하는 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 동시에, 파형 SCN2으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스가 주사 전극(102b)에 인가된다. 이러한 적용에 의해 데이터 전극과 주사 전극(102b)의 교차점에서 방전이 발생한다. 따라서, 정의 전하가 보호층의 표면의 영역에 저장되는데, 상기 표면의 영역은 상기 교차점에 위치적으로 대응한다. 즉, 상기 영역은 기록 셀로서 작용한다.
상기 방식으로, 파형 SCN1 내지 SCNn으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스를 주사 전극에 각기 인가하는 과정동안, +Vw의 진폭을 갖는 정의 기록 펄스가 각각의 주사 전극에 따라 영상을 디스플레이하는 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 따라서, 정의 저하가 보호층의 표면의 규정된 영역(기록 셀)에 저장된다.
기록 주기에 뒤이은 지속 주기에 있어선, 다수의 주사 전극은 4 그룹(A 내지 D)으로 분할된다. 파형 SCN(A) 내지 SCN(D)으로 도시된 바와 같이, -Vs의 진폭을 갖는 부의 지속 펄스가 동시에 그룹(A 내지 D)의 주사 전극에 인가되나, 펄스의 진폭이 OV로 리턴하는 타이밍은 그룹마다 상이하다. 즉, 상이한 그룹의 주사 전극에는 상이한 위상을 갖는 펄스가 공급된다.
상세히 말하면, 시간 t1에선, -Vs의 진폭을 갖는 부의 지속 펄스가 모든 주사 전극에 인가되어, 이러한 주사 전극의 전압을 OV에서 -Vs로 낮아지게 한다. 이러한 지속 펄스가 기록 주기중 인가된 주사 펄스와 같은 극성을 같기 때문에, 상기 보호층의 표면 상에 저장된 전하의 레벨에 대응하는 전압과 상기 지속 펄스의 진폭 -Vs간의 차에 대응하는 전압만이 한쌍의 주사 전극 및 지속 전극간에 인가된다. 따라서, 지속 방전이 시간 t1에선 발생하지 않는다. 상기로부터 알수 있는 바와 같이, 상기 시간 t1은 지속 방전을 야기시키기 위한 시간은 아니나, 그룹 A 내지 D의 주사 전극에 인가되어질 펄스의 위상에 정합하는 시간이다.
시간 t2에선, 제18도에 파형 SUS으로 도시된 -Vs진폭을 갖는 부의 지속 펄스가 모든 지속 전극에 인가된다. 보호층의 표면상에 저장된 전하의 레벨에 대응하는 전압만이 각쌍의 주사 전극 및 지속 전극간에 인가되기 때문에, 지속 방전은 아직 발생하지 않는다.
시간(t3)에선, 그룹(A)의 주사 전극의 전압 레벨은 파형 SCN(A)으로 도시된 바와 같이 -Vs로부터 OV로 상승된다. 상기 변화에 의해, 보호층상에 저장된 전하의 레벨에 대응하는 정의 전압과 부의 지속 펄스의 진폭 -Vs의 합에 대응하는 전압은 그룹(A)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 인가된다. 상기 적용에 의해, 지속 방전이 상기 쌍간에 발생한다.
동일한 방식으로, 그룹(B)의 주사 전극의 전압의 레벨이 파형 SCN(B)으로 도시된 바와 같이 -Vs로부터 OV로 상승되는 시간 (t4)에선, 지속 방전이 그룹(B)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 발생한다. 각 그룹(C 및 D)의 주사 전극의 전압의 레벨이 파형 SCN(C) 및 SCN(D)으로 도시된 바와 같이 -V로부터 0볼트로 각기 상승되는 시간(t5 및 t6)에선, 지속 방전이 각 그룹(C 및 D)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 발생한다.
모든 지속 전극의 전압의 레벨이 -Vs로부터 0볼트로 상승되는 시간(t7)에선, 각 주사 전극의 저압은 이미 0볼트로 변했다.
따라서, 지속 방전은 발생하지 않는다.
시간(t8)에선, 부의 지속 펄스가 파형 SCN(A)으로 도시된 바와 같이 그룹(A)의 주사 전극에 인가되어, 상기 주사 전극의 전압의 레벨이 0으로부터 -Vs볼트로 낮아진다. 이러한 변화에 의해 보호층 표면상에 저장된 전하의 레벨에 대응하는 정의 전압과 부의 지속 펄스의 진폭(-Vs)의 합에 대응하는 전압이 그룹(A)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 인가 된다. 상기 변화에 의해, 지속 방전은 상기 쌍간에 재차 발생한다.
동일한 방식에서, 각 그룹(B, C 및 D)의 주사 전극의 전압의 레벨이 파형 SCN(B), SCN(C) 및 SCN(D)으로 도시된 바와 같이 0으로부터 -Vs 볼트로 각기 낮아지는 시간(t9, t10 및, t11)에선, 지속 방전은 각 그룹(B, C 및 D)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 발생한다.
t2에서 t11까지의 지속 동작은 지속 주기동안 반복된다.
지속 주기동안 최종 지속 동작의 시간 t12에선, 모든 주사 전극의 전압과 레벨이 0볼트로 변화되어 소거 주기동안 준비된다.
모든 지속 전극의 전압이 시간(t12)동안 0볼트로 이미 변화되었기 때문에, 지속 방전은 상기 시점에선 발생하지 않는다.
소거 주기동안 소거 동작에선, -Ve의 진폭을 갖는 협소한 소거 펄스가 모든 지속 전극에 인가된다. 상기 적용에 의해, 보호층에 저장된 전하가 중성화된다. 그러므로, 지속 방전은 종결된다.
앞서 설명된 바와 같이, 제4실시예에 있어선, 모든 주사 전극은 4개의 그룹(A 내지 D)으로 분할된다. 상이한 그룹의 주사 전극에는 상이한 위상을 갖는 4가지 형태의 부의 펄스가 공급된다.
상기 시스템에선, 주사 전극에 인가된 펄스의 레벨이 변화하고 결과로서의 레벨과 상기 주사 전극과 쌍을 형성하는 지속 전극간의 차가 충분히 커질시에 지속방전이 상기 쌍간에 발생한다. 따라서, 상기 지속 방전은 전체 디스플레이 스크린의 각 쿼터(25%)에서 동시에 발생하나 쿼터마다 지연되어 발생한다. 전체 디스플레이 스크린에서의 지속 방전은 상기 지속 전극의 전압이 동일 레벨에서 유지되는 시간 주기내에서 수행된다. 상기 동작 방식에선, 방전 전류는 제18도에서 도시된 파형을 갖는다. 평균값(Ia)은 종래의 PDPs와 실제로 동등하나 피크값(Ip)은 종래의 PDPs의 단지 25%이다. 게다가, 지속 전극이 하나의 구동 회로에 의해 구동되더라도, 구동 회로의 최대 전류는 25%로 감소된다.
앞서 설명된 실시예에선, 주사 전극은 4개의 그룹으로 분할된다. 상기 주사 전극은 임의의 수의 그룹으로 분할될 수도 있다.
제19도를 참조하면, 제4실시예의 변형의 AC-유형 PDP를 구동하는 방법이 설명될 것이다.
주사 전극은 4개의 그룹(A 내지 D)으로 분할되고, 지속 전극도 또한 4개의 그룹(A 내지 D)으로 분할된다. 파형 SCN(A) 내지 SCN(D)으로 도시된 -Vs진폭을 갖는 부의 지속 펄스는 그룹(A 내지 D)의 주사 전극에 각기 인가된다. 파형 SUS(A) 내지 SUS(D)으로 도시된 -Vs진폭을 갖는 부의 지속 펄스는 그룹(A 내지 D)의 지속 전극에 각기 인가된다.
상세히 서술하면, 시간(t1)에선, -Vs진폭을 갖는 지속 펄스가 그룹(A)의 지속 전극에 인가되어, 상기 주사 전극의 전압을 0으로부터 -Vs볼트로 낮아지게 한다. 상기 변화에 의해, 보호층 표면상에 저장된 전하의 레벨에 대응하는 정의 전압과 부의 지속 펄스의 진폭 -Vs의 합에 대응하는 전압이 그룹(A)의 각 지속 전극과 상기 지속 전극과 쌍을 형성하는 주사 전극간에 인가된다. 따라서, 지속 방전이 상기 쌍간에 발생한다.
동일한 방식으로, 각 그룹(B, C 및 D)의 지속 전극의 전압의 레벨이 파형 SUS(B), SUS(C) 및 SUS(D)으로 도시된 바와 같이 0으로 부터 -Vs 볼트로 각기 낮아지는 시간(t2, t3 및 t4)에선, 지속 방전이 각 그룹(B, C 및 D)의 지속 전극과 상기 지속전극과 쌍을 형성하는 주사 전극간에 발생한다.
시간(t5)에선, 모든 지속 전극에서의 전압의 레벨이 파형 SUS(A) 내지 SUS(D)으로 도시된 바와 같이 -Vs로부터 0볼트로 상승된다. 모든 주사 전극의 전압이 시간(t5)에선 파형 SCN(A) 내지 SCN(D)으로 도시된 바와 같이 0볼트이기 때문에, 지속 방전은 상기 시점에선 발생하지 않는다.
시간(t6)에선, -Vs의 진폭을 갖는 지속 펄스가 그룹(A)의 주사 전극에 인가되어, 상기 주사 전극의 전압을 0으로부터 -Vs로 낮아지게 한다. 상기 변화에 의해, 보호층에 표면상에 저장된 전하의 레벨에 대응하는 정의 전압과 부의 지속 펄스의 진폭 -Vs의 합에 대응하는 전압이 그룹(A)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 인가된다. 따라서, 지속 방전이 상기 쌍간에 재차 발생한다.
동일한 방식으로, 각 그룹(B, C 및 D)의 주사 전극에서의 전압의 레벨이 파형 SCN(B), SCN(C) 및 SCN(D)으로 도시된 바와 같이 0으로부터 -Vs 볼트로 각기 낮아지는 시간(t7, t7 및 t8)에선, 지속 방전은 각 그룹(B, C 및 D)의 각 주사 전극과 상기 주사 전극과 쌍을 형성하는 지속 전극간에 발생한다.
시간(t10)에선, 모든 주사 전극에서의 전압의 레벨은 파형 SCN(A) 내지 SCN(D)으로 도시된 바와 같이 0볼트로 변화된다. 모든 지속 전극의 전압이 시간(t10)동안 0볼트로 이미 변화되었기 때문에, 지속 방전은 상기 시점에선 발생하지 않는다.
t1에서 t10까지의 지속 동작은 지속 주기동안 반복된다.
소거 동작은 제18도를 참조로 설명된 바와 같이 동일한 방식으로 수행된다.
앞서 설명된 변형에선, 모든 주사 전극은 4개의 그룹(A 내지 D)으로 분할되고, 모든 지속 전극도 또한 4개의 그룹(A 내지 D)으로 분할된다. 그룹(A 내지 D)의 주사 전극에는 파형 SCN(A) 내지 SCN(D)으로 도시된 바와 같이 상이한 위상을 갖는 4가지 형태의 부의 펄스가 각기 공급된다. 그룹(A 내지 D)의 지속 전극에는 파형 SUS(A) 내지 SUS(D)으로 도시된 바와 같이 상이한 위상을 갖는 4가지 형태의 부의 펄스가 각기 공급된다. 상기 시스템에선, 주사 전극에 인가된 펄스의 레벨이 변화하고 결과로서의 레벨과 상기 주사전극과 쌍을 형성하는 지속 전극간의 차가 충분히 커질시에, 지속 방전이 상기 쌍간에 발생한다. 동일한 방식으로, 지속 전극에 인가된 펄스의 레벨이 변화하고 결과로서의 레벨과 상기 지속 전극과 쌍을 형성하는 주사 전극간의 차가 충분히 커질시에, 지속 방전이 상기 쌍간에 발생한다. 따라서, 상기 지속 방전이 전체 디스플레이 스크린의 각 쿼터(25%)에서 동시에 발생하나, 쿼터마다 지연되어 발생한다. 상기 지속 방전은 예를 들어 t5와 t10간의 시간 주기내에서 수행된다. 이러한 동작 방식에선, 방전 전류는 제19도에 도시된 바와 같은 파형을 갖는다. 평균값(Ia)은 종래의 PDPs의 평균값과 실제로 동등하나, 피크값(Ip)은 종래의 PDPs의 피크값의 단지 25%이다. 게다가, 지속 전극이 하나의 구동 회로에 의해 구동되더라도, 지속 전극의 구동 회로의 최대 전류는 25%로 감소된다.
앞서 설명된 실시예에선, 주사 전극은 4개의 그룹으로 분할된다. 상기 주사 전극은 임의의 수의 그룹으로 분할될 수도 있다.
지금까지 설명된 바와 같이, 제4실시예에 있어선, 주사 전극 및, 필요하다면, 지속 전극도 다수의 그룹으로 분할되고, 상이한 위상을 갖는(지연을 갖는)펄수가 상이한 그룹의 전극에 인가된다. 상기 시스템에선, 지속 전극에 인가된 펄스의 레벨이 변화하고 결과로서의 레벨과 상기 지속 전극과 쌍을 형성하는 주사 전극간의 차가 충분히 커질시에, 지속 방전이 상기 쌍간에 발생한다. 각 형태의 전극을 k의 수의 그룹으로 분할함으로써, 지속 주기에서의 방전 전류의 피크값이 종래의 PDP의 피크값의 1/k로 감소된다. 그 결과, 전원을 공급하는 회로 크기 및 제조비용이 감소될 수 있다.
제2실시예에서의 방법은 종래의 구조를 갖는 AC-유형 PDP와 또한 제1 내지 제3실시예에서의 AC-유형 PDPs에 적용 가능하다.
[실시예 5]
본 발명에 따른 제5실시예에서의 AC-유형 PDP를 구동하는 방법은 제20도를 참조로 설명될 것이다.
제5실시예의 방법은 주로 소거 주기동안 수행된 소거 펄스의 인가에 관한 것이다. 기록 펄스 및 지속 펄스의 적용은 제1실시예에서 설명된 것과 같은 방식으로 수행된다.
기록 주기동안 수행된 기록 동작에 있어선, 제20도에 파형 DATA으로 도시된 +Vw의 진폭을 값는 정의 기록 펄스는 하나의 주사 전극(예를 들어, 제9a도의 주사 전극 102a)에 따라 영상을 디스플레이하는 픽셀에 대응하는 모든 데이터 전극으로부터 선택된 적어도 하나의 주사 전극에 인가된다. 동시에, 파형 SCN1으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스는 주사 전극(102a)에 인가된다. 이러한 적용에 의해, 앞서 선택된 데이터 전극과 주사 전극(102a)의 교차점에서 방전이 발생하고, 따라서 정의 전하가 보호층의 표면의 영역에 저장되는데, 상기 표면의 영역은 교차점과 위치적으로 대응한다. 즉, 상기 영역은 기록 셀로서 작용한다.
그 다음, 파형 DATA으로 도시된 +Vw의 진폭을 갖는 정의 기록 펄스는 그다음 주사 전극(예를 들어, 제9a도의 주사 전극 102b)에 따라 영상을 디스플레이하는 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 동시에, 파형 SCN2으로 도시된 -Vs진폭을 갖는 부의 주사 펄스가 주사 전극(102b)에 인가된다. 이러한 적용에 의해, 앞서 선택된 데이터 전극과 주사 전극(102b)의 교차점에서 방전이 발생한다. 따라서, 정의 전하는 보호층의 표면의 영역에 저장되는데, 상기 표면의 영역은 상기 교차점에 위치적으로 대응한다. 즉, 상기 영역은 기록 셀로서 작용한다.
상기 방식으로, 파형 SCN1 내지 SCNn으로 도시된 -Vs의 진폭을 갖는 부의 주사 펄스를 주사 전극에 각기 인가하는 과정 동안에, +Vw의 진폭을 갖는 정의 기록 펄스는 각각의 주사 전극에 따라 영상을 디스플레이하는 픽셀에 대응하는 적어도 하나의 선택된 데이터 전극에 인가된다. 따라서, 정의 전하가 보호층의 표면의 규정된 영역(기록 셀)에 저장된다.
기록 동작 다음에는 지속 동작이 뒤따른다. 지속 동작에 있어선, 파형 SUS으로 도시된 -Vs의 진폭을 갖는 부의 지속 펄스는 모든 지속 전극에 인가되고, 파형 SCN1 내지 SCNn으로 도시된 -Vs의 진폭을 갖는 부의 지속 펄스는 모든 주사 전극에 각기 인가된다.
지속 전극으로의 펄스 인가 및 주사 전극으로의 펄스 인가는 교대로 수행된다. 각각의 지속 전극으로의 제1 지속 펄스 인가는 보호층상에 저장된 정의 전하는 방전시키고, 따라서 각각의 교차점과 동일한 방전 셀에 속하는 방전 영역상에 지속 방전이 발생한다. 지속 전극 및 주사 전극으로의 부의 지속 펄스의 교대 인가는 방전 영역상에 지속 방전을 계속하게 한다. 이러한 지속 방전에 의해 야기된 광 방출에 의해, 문자 및 영상이 디스플레이 된다.
기록, 지속 및 소거 동작을 안정화시키기 위하여, 기록, 주사 및 지속 펄스가 급격히 상승 및 하강하면서 인가된다. 상승 및 하강에서의 전압의 변화에 필요한 시간 주기는 일반적으로 수백 나노세컨드 정도로 짧게 설정된다.
소거 주기동안, -Ve의 진폭을 갖는 부의 소거 펄스가 모든 지속 전극에 인가된다. 제20도에 파형 SUS으로 도시된 바와 같이, 소거 펄스 진폭의 10%에서 90%까지 변화시키기 위해 순간 전압에 필요한 변화 시간 tc는 수백 나노세컨드보다 길다. 즉, 이러한 펄스의 전압은 보다 느리게 변한다. 각 쌍의 주사 전극 및 지속 전극간의 전압이 이러한 긴 변화 시간 tc동안 천천히 변화하는 중에 전체 보호층상에 저장된 전하를 중성화하는 소거 방전이 각 방전 셀의 특성에 따라 적당한 타이밍에 발생한다.
따라서 보호층의 표면에 저장된 저하는 거의 완전히 소거된다.
전술한 실시예에선, 소거 펄스의 진폭은 -Ve이나, 지속 펄스의 진폭과 동일한 -Vs일수도 있다. 이 경우, 구동 회로의 구성은 단순화된다.
이하 본원에선, 소거 펄스의 순간 전압을 전술된 바와 같이 변화시키는데 필요한 변화시간 tc에 대한 바람직한 범위가 설명될 것이다.
제21도는 소거 펄스의 변화 시간 tc과 소거 펄스의 진폭간의 관계에 따른 방전 상태의 일예를 예시하는 그래프이다. 제21도에 예시된 방전 상태는, 제20도에 도시된 구동 타이밍에서 소거 펄스의 진폭이 지속 펄스의 진폭(즉, -Vs)과 동일할 시에 획득된다.
제21도에서 알수 있듯이, 정상 동작을 얻는데 필요로 하는 변화 시간tc의 하한(lower limit)은 10μs이다. 정상 동작을 얻는데 필요로 하는 변화 시간의 상한은 소거 펄스의 변화 시간 tc과 소거 펄스의 진폭간의 관계에 의해 결정되진 않는다. 그러나, 디스플레이 스크린의 리프레싱(refreshing) 주기(기록, 지속 및 소거 주기의 합)의 상한을 고려하면, 일반적으로 약 17㎳이며, 변화 시간의 상한은 실제 사용에 있어 대략 10㎳이다. 따라서 실제로 사용가능한 변화 시간의 바람직한 범위는 10μs부터 10㎳까지이다.
전술한 리프레싱 주기는 블랭크 및 화이트 디스플레이(blank and white display)의 경우엔 1/60초이다. 다중 색상 디스플레이(multiple tone display)의 경우엔, 리프레싱 주기는 더 짧은데, 이는 서브-필드(sub-field) 방법이 사용되기 때문이다.
예를 들어, 256 색상 디스플레이의 경우엔, 8개의 리프레싱 주기가 1/60초내에 포함되는데, 이는 하나의 디스플레이 스크린이 8개의 서브-필드(28= 256)를 포함하기 때문이다(각 리프레싱 주기는 반드시 1/60초를 8로 등분함으로써 획득되지는 않는다).
제22도는 제20도에 예시된 소거 펄스를 발생하기 위한 소거 회로(500)를 도시하는 다이어그램이다.
제22도에 도시된 바와 같이, 소거 회로(500)는 높은 전압을 견디며 모든 지속 전극 SUS1 내지 SUSn을 구동시키는 고-저항 전압 구동기(high-withstand voltage driver; 509)의 출력에 접속된다(이하 본원에선, 전압 구동기(509)는 고-저항 전압 구동기(509)라 언급될 것이다). 소거 회로(500)는 서로 직렬로 접속된 저항기(510) 및 전계 효과 트랜지스터(FET; 511)를 포함한다. 소거 동작에 앞서, 고-저항 전압 구동기(509)의 출력은 고 임피던스를 갖도록 설정된다.
FET(511)가 소거 신호에 의해 턴-온될시에, 10μs 내지 10㎳의 긴 변화 시간 tc을 갖는 소거 펄스는 지속 전극(SUS1 내지 SUSn) 및 저항(510)의 표유 캐패시턴스 성분의 시정수에 의해 얻어질 수 있다. 이후, FET(511)가 턴-오프되고, 고-저항 전압 구동기(509)의 출력의 레벨은 높게 된다. 따라서 지속 전극의 전압은 OV로 리턴한다.
고-저항 전압 구동기(509)는 입력된 2가지 형태의 지속 신호(풀-업 입력 및 풀-다운 입력에 대한 신호)를 변화시키므로 자신의 출력 상태를 제어할 수 있다. 이러한 제어에 의해, 지속 펄스 및 소거 펄스의 형성 및 기타 처리 과정을 위한 준비가 수행될 수 있다.
지금까지 설명된 바와 같이, 제5실시예에 있어선, 10μs 에서 10㎳까지의 변화 시간(tc; 순간 저압이 소거 펄스 진폭의 10%에서 90%까지 변하는데 필요한 시간)을 갖는 소거 펄스가 지속 전극에 인가된다. 이러한 적용에 의해, 주사 전극과 지속 전극간의 전압이 천천히 변화하는 동안, 전체 보호층에 저장된 전하를 중성화하는 소거 방전이 각 방전 셀의 특성에 따라 적당한 타이밍에 발생한다. 따라서, 보호층의 표면에 저장된 전하는 거의 완전히 소거된다. 그결과, 소거 펄스의 폭 및 진폭에서의 유동에 대한 공차(tolerance)가 증대될 수 있다. 따라서, 상이한 방전 셀의 특성이 분포되더라도, 소거 동작을 위한 충분한 마진이 획득된다.
제23a도, 제23b도 및 제23c도는 제5실시예의 다양한 변형에 소거 펄스를 인가하는 상이한 방법을 도시한다.
제23a도에 도시된 경우엔, 파형 SUS으로 도시된 바와 같이, 소거 펄스가 지속 전극에 인가되며 따라서, 지속 전극의 전압은 먼저 OV에서 -Ve(또는 -Vs)로 급격히 감소하고 그후에 OV로 천천히 증가한다. 소거 펄스의 순간 전압이 -Ve(또는 -Vs)에서 OV로 변화하는데 필요한 변화 시간 tc은 전술된 범위내의 값만큼 길다. 이러한 느린 변화동안, 소거 방전이 발생한다.
파형 SCN으로 도시된 바와 같이, 소거 펄스의 전압이 -Ve(또는 -Vs)로 감소한 후에 그리고 이 전압이 OV로 증가를 시작하기 전에, 주사 전극의 전압은 OV에서 -Ve(또는 -Vs)로 급격히 감소한다. 이시점에, 주사 전극의 전압이 OV로 변화할시에 방전이 발생하는 것을 방지하기 위하여, 주사 전극의 전압이 OV로 리턴하기 전에, 지속 전극의 전압이 OV로 리턴되도록 제어된다. 다른 처리 과정에 대한 타이밍은 제20도에 예시된 것과 동일한다. 이런 동작 방식에 의해, 주사 전극과 지속 전극간의 전압은 천천히 증가한다. 그 결과, AC-유형 PDP는 제20도에서 설명된 것과 같은 방식으로 동작한다.
제23b도는 제20도의 모든 펄스의 극성이 반전된 경우의 펄스 인가를 예시한다.
제23c도는 제23a도의 모든 펄스의 극성이 반전된 경우의 펄스 인가를 예시한다.
제23a도 내지 제23c도에 예시된 AC-유형 PDP를 구동하는 방법에 있어선, 순간 전압을 소거 펄스 진폭의 90%에서 10%까지 또는 10% 내지 90%까지 변화시키는데 필요한 소거 펄스의 변화 시간 tc은 제20도를 참조하여 설명된 바와 같이 10μs 와 10㎳간이다.
이러한 소거 펄스의 적용에 의해, 전체 보호층에 저장된 전하를 중성화시키는 소거 방전은 주사 전극과 지속 전극간의 전압이 천천히 변화하는 동안 각 방전 셀의 특성에 따라 적정한 타이밍에서 발생한다. 따라서, 보호층에 저장된 전하는 실제로 완전히 소거된다. 그러므로, 소거 펄스의 폭 및 진폭에서의 유동에 대한 공차가 증대될 수 있다. 그 결과, 상이한 방전 셀 간에 특성이 분포되더라도, 소거 동작을 위한 충분한 마진이 획득될 수 있다.
제5실시예에선, 소거 펄스가 지속 전극에 인가된다.
소거 펄스가 주사 전극에 인가되면, 동일한 효과가 달성된다.
전술된 실시예에선, 소거 펄스는 모든 지속 전극에 동시에 인가된다. 지속 전극 또는 주사 전극이 다수의 블록으로 분할되고 소거 펄스가 상이한 블록내의 전극에 지연되어 인가되면, 동일한 효과가 달성된다.
설명된 바와 같이, 제5실시예에선, 천천히 증가 또는 감소하는 순간 전압을 가진 소거 펄스가 주사 전극 또는 지속 전극에 인가되어 주사 전극과 지속 전극간의 전압을 천천히 증가시킨다.
그러므로, 소거 펄스의 폭 및 진폭에서의 유동에 대한 공차가 증대될 수 있다. 그 결과, 상이한 셀 간에 특성이 분포되더라도, 소거 동작을 위한 충분한 마진이 획득될 수 있다.
제5실시예에서의 방법은 종래의 구조를 가진 AC-유형 PDP에도 적용가능하고 또한 제1내지 제3실시예에서의 AC-유형 PDP에도 적용가능하다. 제5실시예에서의 방법은 제4실시예에서의 방법과 결합될 수도 있다.
[실시예 6]
본 발명에 따른 제6실시예에서의 AC-유형 PDP의 구동 회로는 제24도를 참조하여 설명될 것이다. 제24도는 제6실시예에서의 주사 전극 구동 회로(600)의 회로도이다.
주사 전극 구동 회로(600)는 주사 전극 SCN1 내지 SCNn에 각기 접속되는 고 전압을 견디는 n-채널 MOSFETs(621)를 포함한다 (이하 본원에선, 단순히 MOSFETs(621)이라 칭함). 따라서, 고 전압을 견디는 출력부가 개방 드레인 시스템으로 형성된다. 모든 MOSFETs(621)는 자신의 게이트 전극이 주사 논리 회로(623)에 접속된다. 주사 논리 회로(623)는 주사 신호 발생 회로(624)를 포함한다. 주사 논리 회로(623)의 공통라인은 상기 회로 내부의 신호 레벨을 근거로 하고 자신의 출력 SCCOM을 통해 고 전압을 견디는 푸시-풀(push-pull) 회로(622)에 접속된다. 출력 SCCOM은 또한 각 MOSFET(621)의 소스 전극에도 접속된다.
상세하게는, 각각의 주사 전극(SCN1 내지 SCNn)은 각각의 MOSFET(621)의 드레인 전극(제1주 전극)에 접속되고, 따라서 개방형 드레인 시스템으로 고전압을 견디는 출력부가 형성된다.
전술한 바와 같이 푸시-풀 회로(622)의 출력 SCCOM에는 MOSFET(621)의 소스 전극(제2주 전극)이 접속되어 있다. 주사 논리 회로(623)의 출력에는 MOSFET(621)의 게이트 전극(제어 전극)이 접속된다.
주사 논리 회로(623)는 주사 데이터 신호 SI, 클럭 신호 CLK, 블랭킹 신호 BLK 및, 지속 신호 SU를 발생하는 주사 신호 발생 회로(624)와, 시프트 레지스터(625)와, 제1게이트(626)와, 제2게이트(627) 및, 인버터(628)를 포함한다. 전술된 바와 같이, 상기 신호 레벨을 근거로 하는 주사 논리 회로(623)의 공통 라인은 MOSFET (621)의 소스 전극의 전위가 푸시-풀 회로(622)의 출력 SCCOM에서의 변화에 따라서 변화할시에, 주사 논리 회로(623)에서의 신호 레벨을 변화시키기 위해서 푸시-풀(622)의 출력 SCCOM에 접속된다. 상기 방식으로 신호 레벨을 변화시킴으로, MOSFE T(621)의 게이트 전극과 소스 전극간의 전압은 출력 SCCOM에 인가된 전압의 변화(OV 내지 -200V)의 영향을 피하기 위해서 특정 범위, 예를 들어, 5V레벨(OV 내지 +5V)로 유지된다.
푸시-풀 회로(622)는 접지되어진 드레인 전극을 가진 고전압을 견디는 n-채널 MOSFET(629; MOSFET(629)라 칭함)와, -200V만큼의 전압을 갖는 전원에 접속되어 있는 소스 전극을 갖는 고전압을 견디는 n-채널 MOSFET(630; MOSFET (630)이라 칭함)를 포함한다. MOSFET(629)의 소스 전극과 MOSFET(630)의 드레인 전극의 접속점이 푸시-풀 회로(622)의 출력 SCCOM이다. 클럭 신호 SC는 레벨 시프트 회로(L/S; 631)를 통해 MOSFET(629)의 게이트 전극에 입력되고, 클럭 신호 SC는 인버터(632)를 통해 MOSFET(630)의 게이트 전극에 입력된다. 주사 논리 회로(623)에는, 주사/지속 선택 신호 SEL가 레벨 시프트 회로(L/S; 633)를 통해 입력되고 클럭 신호 SC가 레벨 시프트 회로(631)를 통해 입력된다.
제25도를 참조하면, 전술된 구성을 갖는 주사 전극 구동 회로(600)를 구동하는 방법이 설명될 것이다. 전술되었거나 후술될 펄스의 진폭값은 단지 예이고, 다른 값이 사용될 수도 있다.
기록 주기에 있어선, 주사/지속 선택 신호 SEL의 레벨은 높게 되고 클럭 신호 SC는 푸시-풀 회로(622)에 입력된다. 신호 SEL과 SC는 각기 레벨 시프트 회로(633 및 631)를 통해 주사 신호 발생 회로(624)에 입력된다. 주사/지속 선택 신호 SEL의 레벨이 고레벨일 시에, 주사 신호 발생 회로(624)는 기록 주기 동안 동작 모드로 진행되어, 주사 데이터 신호 SI, 클럭 신호 CLK 및, 블랭킹 신호 BLK를 출력한다.
주사 데이터 신호 SI와 클럭 신호 CLK가 시프트 레지스터(625)로 입력될 시에, 클럭 신호 CLK의 하강 에지에서 주사 데이터 신호 SI가 취해진다. 시프트 레지스터(625)로부터의 출력의 레벨이 하나씩 낮게되고 주사 신호가 출력된다. 블랭킹 신호 BLK의 레벨만이 저레벨인 동안에, 주사 신호가 제1게이트(626), 제2게이트(627) 및, 인버터(628)를 통해 통과하고 각 MOSFET(621)의 게이트 전극에 인가된다.
주사 신호(선택된 주사 전극에 대응하는)에 의해 선택된 한 개의 MOSFET (621)이 턴온되나, 다른 MOSFETs(621)은 오프 상태가 유지된다. 이러한 상태에선, -200V의 진폭을 갖는 부의 펄스가 클럭 신호 SC에 의해 푸시-풀 회로(622)의 출력 SCCOM으로 전송될 시에, -200V의 진폭을 갖는 부의 주사 펄스가 턴온되어진 MOSFET(621)에 접속된 주사 전극에만 인가된다. 오프 상태가 유지된 다른 MOSFE Ts(621)에 접속된 주사 전극은 자신의 유동 전압(floating voltage)으로 인한 전압을 보유하고 다른 MOSFETs(621)에 접속된 주사 전극에는 아무런 주사 펄스도 인가되지 않는다. 따라서, 인가된 전압은 OV로 유지된다. 푸시-풀 회로(622)의 출력 SCCOM이 -200V에서 OV로 리턴 될시에, 턴온되어진 MOSFET(621)에 접속된 주사 전극의 전압은 MOSFET(621)의 소스 전극과 드레인 전극간의 기생 다이오드에 의해 출력 SCCOM의 전압으로 클램프된다. 따라서 이러한 주사 전극의 전압은 OV로 리턴된다.
주사 펄스는 상기 방식으로 기록 동작을 반복하므로 하나씩 주사 전극에 인가된다.
기록 주기에 뒤이은 지속 주기에 있어선, 주사/지속 선택 신호(SEL)의 레벨이 저가되고, 클럭 신호(SC)가 푸시-풀 회로(622)에 입력된다. 신호 SEL 및 SC는 각기 레벨 시프트 회로(633 및 631)를 통해 주사 신호 발생 회로(624)에 입력된다. 주사/지속 선택 신호 SEL의 레벨이 저일시에, 주사 신호 발생 회로(624)는 지속 주기 동안 동작 모드로 진행되어 지속 신호(SU)를 출력한다.
지속 신호(SU)는 제2게이트(627) 및 인버터(628)를 통해 각각의 MOSFET( 621)의 게이트 전극에 입력된다. 따라서 모든 MOSFETs(621)은 동시에 턴온된다.
이러한 상태에선, -200V의 진폭을 갖는 부의 펄스가 푸시-풀 회로(622)의 출력(SCCOM)에 전송될 시에, -200V의 진폭을 갖는 부의 주사 펄스는 턴온되어진 모든 MOSFETs(621)에 접속된 모든 주사 전극에 인가된다.
푸시-풀 회로(622)의 출력(SCCOM)이 -200V에서 OV로 리턴할 시에, 턴온되어진 모든 MOSFETs(621)에 접속된 모든 주사 전극의 전압은 MOSFETs(621)의 소스 전극과 드레인 전극간의 기생 다이오드에 의해 출력(SCCOM)의 전압으로 클램프된다. 따라서, 이런 주사 전극의 전압은 OV로 리턴된다.
상기 방식으로, 지속 동작을 반복함으로, 지속 펄스가 하나씩 주사 전극에 인가된다.
지속 펄스가 지속 기간동안 지속 전극에 인가될 시에, 소스 전류가 주사 전극 구동 회로(600)로부터 주사 전극으로 흐를 필요가 있다. 이러한 전류는 기생 다이오드를 통해 공급된다.
제24도에 도시된 주사 전극 구동 회로(600)에선, 예를 들어 MOSFETs(621) 및 주사 논리 회로(623)는 모더리식 IC를 얻기 위해 적절한 수의 블록으로 분할될 수도 있다. 출력부가 개방 드레인 시스템이기 때문에, 상기 IC는 감소된 칩 크기로 쉽게 형성될 수 있어, IC의 가격을 감소시킨다. 레벨 변환 회로(633) 및 푸시-풀 회로(622)는 모든 주사 전극에 공통이다. 회로중 어느 한 회로의 구동 캐패시터가 제한되는 경우엔, 필요한 최소수의 회로가 준비되어질 필요가 있다.
총 가격에 대해 이러한 회로의 가격의 비율은 낮아진다. 고 전압을 견디는 출력부의 개방 드레인 시스템으로 인해, 주사 전극 구동 회로(600)는 주사 전극간에 단락이 발생하더라도 항복되지 않는다.
주사 논리 회로(623)용 전원은 예를 들어, 전하 펌프 시스템을 가진 종래의 주사 논리 회로를 근거로 용이하게 형성될 수 있다.
전술된 바와 같이, 주사 전극 구동 회로(600)는 고전압을 견디며 드레인 전극을 통해 다수의 주사 전극에 각기 접속된 n-채널 MOSFETs(621)와, 각각의 MOSFET(621)의 게이트 전극에 접속된 주사 논리 회로(623) 및, 각각의 MOSFET (621)의 소스 전극 및 주사 논리 회로(623)의 공통 라인에 접속된 출력을 구비한 푸시-풀 회로(622)를 포함하는데, 상기 공통 라인은 주사 논리 회로(623)의 신호 레벨을 근거로 한다. 따라서, 고전압을 견디는 출력부가 개방 드레인 시스템이어서 상기 시스템의 회로 구성은 상당히 단순화된다. 이러한 단순한 구성으로 인해, 주사 전극 구동 회로(600)는 IC내에 쉽게 형성될 수 있어, 제조 비용을 감소시킨다.
단락이 주사 전극간에 발생하더라도, 주사 전극 구동 회로(600)는 항복되지 않는다.
제6실시예에서의 주사 전극 구동 회로는 종래의 AC-유형 PDP에 적용가능하고 또한 제1 내지 제3 실시예의 AC-유형 PDP에도 적용 가능하다. 상기 예에 설명된 구동 방법은 제4 내지 제5실시예에 설명된 방법과 결합될 수도 있다.
이 실시예에선, 구동 회로는 동일 평면상에 제공된 주사 전극과 지속 전극간에 2차원적으로 방전이 발생하는 AC-유형 PDP에 사용된다. 이 실시예에서의 구동 회로는 서로 수직으로 교차하도록 3차원적으로 대향된 다수의 데이터 전극 및 다수의 주사 전극을 포함하는 AC-유형 PDP에 사용될 수도 있고 상기 데이터 전극과 주사 전극간에 방전이 발생하고, DC-유형 PDP에도 사용될 수도 있다.
동일한 효과가 얻어진다.
상기 설명에선, 역 전도성 다이오드인 기생 다이오드를 포함하는 MOSFET(6 21)가 자신의 제1 주전극을 각각의 다수의 주사 전극 SCN1 내지 SCNn에 각기 접속시키는 스위칭 디바이스로서 사용된다. 역 전도성 다이오드가 병렬로 제공된다면, 역 전도성 다이오드가 병렬로 제공된다면, 역 전도성 다이오드로서 작용하는 기생 다이오드가 없는 스위칭 디바이스까지도 사용될 수도 있다.
제26도는 이러한 회로의 다이어그램이다. 고전압을 견디는 npn바이폴라 트랜지스터(634)와, 서로 병렬로 접속된 역 전도성 다이오드(635)가 n-채널 MOSFET( 621)대신에 사용된다.
바이폴라 트랜지스터(634)의 콜렉터 전극은 각각의 주사 전극 SCN1 내지 SCNn에 접속되고, 상기 트랜지스터의 베이스 전극은 주사 논리 회로(623)에 접속된다. 바이폴라 트랜지스터(634)의 에미터 전극은 푸시-풀 회로(622)의 출력 SCCOM에 접속된다. 이 점을 제외하곤, 제26도에 도시된 회로는 제24도에 도시된 회로의 구성과 동일한 구성을 갖는다.
몇몇 경우, 바이폴라 트랜지스터는 MOSFET에서와 동일한 방식으로 상기 트랜지스터의 제조 과정중에 기생 다이오드를 획득한다. 이 경우, 기생 다이오드가 역 전도성 다이오드로서 작용하기 때문에, 역 전도성 다이오드의 설비가 필요치 않다.
상기 MOSFET(621) 또는 바이폴라 트랜지스터(634) 및 역 전도성 다이오드(635)의 조합은 주사 논리 회로(623)등과 함께 모놀리식 IC내에 포함될 수도 있다. 대안으로, MOSFET(621) 또는 상기 바이폴라 트랜지스터(634) 및 역 전도성 다이오드(635)의 조합은 회로 구성에 따라 이산 성분을 사용하여 기판상에 배치될 수도 있다.
설명된 바와 같이, 제6실시예에선, 다수의 주사 전극에 공동으로 사용되는 고전압을 견디는 푸시-풀 회로가 제공된다.
상기 주사 전극은 출력부를 형성하는 고전압을 견디는 스위칭 디바이스(예를 들면, n-채널 MOSFET 또는 npn바이폴라 트랜지스터)의 제1주 전극(예를 들면, 드레인 전극 또는 콜렉터 전극)에 각각 접속된다. 상기 스위칭 디바이스의 제어 전극(예를 들면, 게이트 전극, 또는 베이스 전극)은 주사 논리 회로에 접속된다. 상기 푸시-풀 회로의 출력은 상기 스위칭 디바이스의 제2주 전극(예를 들면, 소스 전극 또는 에미터 전극)에 접속되고 또한 신호 레벨의 근거가 되는 주사 논리 회로의 공통 라인에도 접속된다.
이와 같은 회로 구성으로 인해, 통상적으로 필요한 각 주사 전극용의 고전압을 견디는 푸시-풀 형 출력부와 고전압을 견디는 레벨 시프트 회로를 제공할 필요가 없어진다. 다수의 주사 전극의 구동은 다수의 주사 전극에 공통으로 사용되는 고전압을 견디는 푸시-풀 회로 및 다수의 주사 전극에 각각 사용되는 고전압을 견디는 스위칭 디바이스를 간단히 제공하므로 실현된다. 그 결과, 주사 전극 구동 회로는 충분히 IC로 형성되어질 정도의 간단한 구성을 갖는다. 따라서, 제조 비용이 감소된다. 게다가, 스위칭 디바이스로서 사용되고 다수의 주사 전극의 각각에 접속되는 n-채널 MOSFET의 개발 드레인 시스템 또는 npn 바이폴라 트랜지스터의 개방 콜렉터 전극으로 인해, 주사 전극간에 단락이 발생하더라도, 주사 전극 구동 회로는 항복하지 않는다.
[실시예 7]
본 발명에 따른 제7실시예에서의 AC-유형 PDP를 구동하는 방법이 제27도를 참조하여 설명될 것이다. 제7실시예에서의 방법은 기록, 지속, 및 소거 주기외에도 개시 주기를 포함한다.
제27도는 제7실시에에서의 동작을 설명하는 타이밍 챠트이다.
우선, 개시 주기에선 +Vr(V)의 진폭을 가진 정의 개시 펄스가 파형 SCN1 내지 SCNn 및 SUS으로 도시된 바와 같은 모든 주사 전극 및 모든 지속 전극에 동시에 인가된다. 이러한 적용에 의해, 데이터 전극과 주사 전극간과, 데이터 전극과 지속 전극간에 개시 방전이 발생한다.
개시 주기에 뒤따르는 기록 주기에선, 파형 DATA으로 도시된 +Vw(V)의 진폭을 가진 정의 기록 펄스가 규정된 데이터 전극에 인가된다. 동시에, 파형 SCN1으로 도시된 -Vs(V)의 진폭을 가진 부의 주사 펄스가 제1주사 전극(예를 들면, 제9a도에서 주사 전극 102a)에 인가된다. 이러한 적용에 의해, 규정된 데이터 전극과 제1주사 전극의 교차점에서 기록 방전이 발생한다. 그 다음에, 파형 DATA으로 도시된 +Vw(V)의 진폭을 가진 정의 기록 펄스가 규정된 데이터 전극에 인가된다. 동시에, 파형 SCN2으로 도시된 -Vs(V)의 진폭을 가진 부의 주사 펄스가 제2 주사 전극(예를 들면, 제9a도에서의 주사 전극 102b)에 인가된다. 이러한 적용에 의해, 규정된 데이터 전극과 제2 주사 전극의 교차점에서 기록 방전이 발생한다.
이러한 동작이 반복되고, 최종적으로 파형 DATA으로 도시된 +Vw(V)의 진 폭을 가진 정의 기록 펄스가 규정된 데이터 전극에 인가된다. 동시에, 파형 SCNn으로 도시된 -Vs(V)의 진폭을 가진 부의 주사 펄스가 제 n 번째 주사 전극(예를 들면, 제9a도에서의 주사 전극 102n)에 인가된다. 이러한 적용에 의해, 규정된 데이터 전극과 제 n 번째 주사 전극의 교차점에서 기록 방전이 발생한다.
기록 주기에 뒤따른 지속 주기에선, -Vs(V)의 진폭을 가진 부의 지속 펄스가 파형 SCN1 내지 SCN2 및 SUS으로 도시된 바와 같은 모든 지속 전극 및 모든 주사 전극에 인가된다. 이러한 적용에 의해, 기록 방전이 발생한 교차점을 포함하는 방전 셀에서 지속 방전이 개시되고 지속 펄스의 인가가 반복되는 동안 지속 방전이 계속된다.
상기 지속 주기에 뒤따른 소거 주기에선, 파형 SUS으로 도시된 -Vs(V)의 진폭을 가진 협소한 부의 소거 펄스가 모든 지속 펄스에 인가된다. 이러한 적용에 의해, 소거 방전이 발생하여, 지속 방전을 종결시킨다.
따라서, 상시 실시예의 방법에선, 주사 전극에 인가된 주사 펄스의 극성에 역 극성을 가진 개시 펄스가 주사 전극 및 지속 전극에 인가된다. 이하 본원에선, 개시 펄스에 의해 얻어진 효과가 제28a도 내지 제28g도에 도시된 방전 셀의 웰 전하(wall charge)의 이동과 관련하여 설명될 것이다.
제28a도 내지 제28도는 제27도에 도시된 동작의 각 단계에서의 웰전하의 이동을 예시한 본 발명에 따른 AC-유형 PDP의 단면도이다.
제28a도는 상기 AC-유형 PDP가 턴온되기 전의 개시 상태를 도시한다. 상기 AC-유형 PDP의 방전 셀은 아무런 웰 전하도 갖지 않는다.
제28b도에 도시된 바와 같이, AC-유형 PDP가 턴온된 후의 개시 주기에선, +Vr(V)의 진폭을 가진 개시 펄스가 주사 전극(701) 및 지속 전극(702)에 인가된다. 상기 방전 셀에 아무런 웰 전하도 저장되지 않기 때문에 방전을 야기하기에 충분한 전압이 데이터 전극(707)에 대응하는 유전체 층(709)의 표면의 영역과 주사 전극(701)에 대응하는 보호층(705)의 표면의 영역간에 인가되지 않고, 데이터 전극(707)에 대응하는 유전체층(709)의 표면의 영역과 지속 전극(702)에 대응하는 보호층(705)의 표면의 영역간에 인가되지 않는다. 따라서, 개시 방전은 발생하지 않는다.
제28c도에 도시된 바와 같이, 후 속의 기록 주기에선, +Vw(V)의 진폭을 가진 기록 펄스가 데이터 전극(707)에 인가되고 -Vs(V)의 진폭을 가진 부의 주사 펄스가 주사 전극(701)에 인가된다. 그래서, 상기 데이터 전극(707)과 주사 전극(701)의 교차점에서 기록 방전이 발생한다. 부의 웰 전하가 데이터 전극(707)에 대응하는 유전체층(709)의 표면의 영역에 저장되고, 정의 웰 전하가 주사 전극(701)에 대응하는 보호층(705)의 표면의 영역에 저장된다.
제28d도에 도시된 바와 같이, 후 속의 지속 주기에선, -Vs(V)의 진폭을 가진 부의 지속 펄스가 지속 전극(702)에 인가된다. 그래서, 주사 전극(701)에 대응하는 보호층(705)의 표면의 영역상에 저장된 정의 웰 전하에 의해 발생된 전압이 지속 펄스의 전압에 중첩되고 주사 전극(701)에 대응하는 보호층(705)의 표면의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역간에 인가된다. 따라서, 앞서 언급된 두 영역간에 지속 방전이 발생한다.
그 결과, 부의 웰 전하가 주사 전극(701)에 대응하는 보호층(705)의 영역상에 저장되고, 정의 웰 전하가 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장된다.
또한, 제28e도에 도시된 바와 같이, 지속 주기에선, -Vs(V)의 진폭을 가진 부의 지속 펄스가 주사 전극(701)에 인가된다. 그래서, 지속 방전에 의해 주산 전극(701)에 대응하는 보호층(705)의 영역상에 저장된 부의 웰 전하에 의해 발생된 전압과 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장된 정의 웰 전하에 의해 발생된 전압이 지속 펄스의 전압에 중첩되고 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역간에 인가된다. 따라서, 앞서 언급된 두 영역간에 지속 방전이 재차 발생한다. 그 결과 부의 웰 전하가 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장되고, 정의 웰 전하가 주사 전극(701)에 대응하는 보호층(705) 영역상에 저장된다.
또한, 제28d도에 재차 도시된 바와 같이, 상기 지속 주기에선, -Vs(V)의 진폭을 가진 지속 펄스가 지속 전극(702)에 인가된다. 그래서, 지속 방전에 의해 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장된 부의 웰 전하에 의해 발생된 전압과 주사 전극(701)에 대응하는 보호층(705)의 영역상에 저장된 정의 웰 전하에 의해 발생된 전압이 지속 펄스의 전압에 중첩되고 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역간에 인가된다. 따라서, 앞서 언급된 두 영역간에 지속 방전이 재차 발생한다. 그결과, 부의 웰 전하가 주사 전극(701)에 대응하는 보호층(705)의 영역상에 저장되고, 정의 웰 전하가 주사 전극(702)에 대응하는 보호층(705)의 영역상에 저장된다.
상기 방식으로, -Vs(V)의 진폭을 가진 지속 펄스가 모든 지속 전극(702)과 모든 주사 전극(701)에 교대로 인가된다. 이러한 적용에 의해, 제28d도 및 제28e도에 도시된 바와 같이 지속 주기에선 지속 방전이 반복해서 발생하고, 형광층(710)이 상기 반복된 지속 방전에 의해 발생된 자외선에 의해 여기되어, 디스플레이를 실행한다.
제28f도에 도시된 바와 같이, 후속의 소거 주기에선, -Vs(V)의 진폭을 가진 협소한 부의 소거 펄스가 지속 전극(702)에 인가된다. 그래서 지속 방전에 의해 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장된 부의 웰 전하에 의해 발생된 전압과 주사 전극(701)에 대응하는 보호층(705)의 영역상에 저장된 정의 웰 전하에 의해 발생된 전압이 상기 협소한 부의 소거 펄스의 전압에 중첩되고 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역간에 인가된다.
따라서, 앞서 언급된 두 영역간에 소거 방전이 재차 발생한다.
그러나 이러한 소거 방전이 상기 협소한 펄스로 인해 짧은 시간 주기동안 유지되기 때문에 상기 방전은 중간에 종결된다. 따라서, 상기 협소한 소거 펄스의 폭을 최적이 되게 세팅하므로, 지속 전극(702)에 대응하는 보호층(705)의 영역상의 웰 전하와 주사 전극(701)에 대응하는 보호층(705)의 영역상의 웰 전하가 중성화 될 수 있다. 그후, 기록 펄스가 재차 인가되지 않으면, 지속 펄스가 인가될 지라도, 지속 방전이 발생하지 않는다. 따라서, 방전은 중지 상태로 유지된다. 제28f도에서의 잔여 웰 전하의 레벨은 제28c도에서의 잔여 웰 전하 레벨보다 낮은데, 왜냐하면 상기 웰 전하가 지속 방전동안 부분적으로 소멸되기 때문이다.
제28b도에 도시된 바와 같이, 개시 주기에선, +Vr(V)의 진폭을 가진 정의 펄스가 주사 전극(701)과 지속 전극(702)에 인가된다. 이러한 적용에 의해, 제28f도에 도시된 바와 같이, 데이터 전극(707)에 대응하는 유전체층(709)의 영역상에 남아있는 부의 웰 전하에 의해 발생된 전압과 주사 전극(701)에 대응하는 보호층(705) 영역과 지속 전극(702)에 대응하는 보호층의 영역상에 남아있는 정의 웰 전하에 의해 발생된 전압이 개시 펄스의 전압에 중첩되고 데이터 전극(707)에 대응하는 유전체층(709)의 영역과 주사 전극(701)에 대응하는 보호층(705)의 영역간과, 데이터 전극(707)에 대응하는 유전체층(709)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역간에 인가된다. 이러한 적용에 의해, 앞서 언급된 두 영역간에 개시 방전이 발생한다. 그 결과, 소거 동작후 상기 방전 셀에 남아 있는 웰 전하는 완전히 중성화되고, 상기 방전 셀은 아무런 웰 전하도 갖지 않는다.
상기 방식으로 제28b도 내지 제28f도에 도시된 동작을 반복함으로, 영상이 디스플레이된다.
앞서 설명된 바와 같이, 상기 소거 동작후 몇몇 웰 전하가 방전 셀에 남아 있더라도, 이러한 잔여 웰 전하는 개시 펄스의 인가에 의해 개시 방전이 발생하기 때문에 완전히 중성화된다.
그 결과, 상기 방전 셀을 재차 아무런 웰 전하도 갖지 않아, 그 다음 기록 방전이 보다 쉽게 발생한다. 주사 전극(701)에 대응하는 보호층(705)의 영역 상에 저장된 웰 전하와 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장된 웰 전하(이들 두 웰 전하는 상기 소거 동작후 실행된 기록 방전에 의해 저장됨)에 의해 발생된 전압은 아무런 개시 펄스도 인가되지 않을시에 획득되는 전압보다 크다. 전압이 크면 클수록 지속 방전은 보다 용이하게 이루어진다. 따라서, 방전이 보다 안정하여, AC-유형 PDP는 광 방출이 일어나지 않는 아무런 방전 셀도 보여주지 못한다.
웰 전하가 제28g도에 도시된 바와 같이, 미리 분포되어진 상태, 즉, 부의 웰 전하가 데이터 전극(707)에 대응하는 유전체층(709)의 영역상에 저장되고, 정의 웰 전하가 주사 전극(701) 및 지속 전극(702)에 대응하는 보호층(705)의 영역상에 저장되는 상태에서 동작을 개시하도록 상기 AC-유형 PDP가 턴온되는 경우, 웰 전하는 기록 펄스의 전압을 저해시키는 방향으로 작용한다.
따라서, 기록 방전 및 지속 방전은 둘다 실현되기가 어렵다.
그러나, 개시 펄스가 인가될시에, 개시 펄스의 전압은 개시 펄스의 극성으로 인해, 규정된 전하 분포 상태에 의해 발생된 전압에 중첩되고, 데이터 전극(707)에 대응하는 유전체층(709)의 영역과 주사 전극(701)에 대응하는 보호층(705)의 영역간과, 데이터 전극(707)에 대응하는 유전체층(709)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역간에 인가된다. 이러한 적용에 의해, 개시 방전이 발생하여, 제28g도는 도시된 바와 같이 분포된 웰 전하를 완전히 중성화시킨다. 그결과, 방전 셀은 아무런 웰 전하도 존재하지 않는 제28b도에 도시된 상태로 리턴한다. 후 속의 기록 방전 및 지속 방전이 보다 쉽게 발생하기 때문에, AC-유형 PDP가 턴온된 후 디스플레이를 위한 상승 시간, 즉, AC-유형 PDP가 턴온되어서 부터 디스플레이가 정상적으로 실행될 때까지의 시간 주기는 상당히 단축된다.
상기 실시예에선, 상기 개시 펄스는 주사 전극(701) 및 지속 전극(702) 모두에 인가된다. 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역상에 남아있는 웰 전하가 불균형하게 존재하는 경우, 즉, 보다 많은 웰 전하가 어느 한 영역상에 존재하는 경우, 개시 펄스는 주사 전극(701) 또는 지속 전극(702)중 어느 한쪽에만 인가될 수도 있다.
제29a도 및 제29b도를 참조하면, 제7실시예의 변형의 AC-유형 PDP 구동 방법이 설명될 것이다.
제29a도는 개시 펄스의 인가를 예시한 타이밍 챠트이다. 상기 변형의 방법은 개시 펄스의 인가를 제외하곤, 제27도를 참조하여 설명된 방법과 동일하다.
제29a도에 도시된 바와 같이, 개시 주기에선, 개시 펄스가 데이터 전극(707)에 인가된다. 이러한 개시 펄스는 파형 DATA으로 도시된 바와 같이 기록 주기에서 데이터 전극(707)에 인가된 기록 펄스의 극성에 역 극성을 갖는다. 제29b도는 개시 펄스의 적용후 주사, 지속 및, 데이터 전극의 전압을 개략적으로 도시한다. 각 전극에서의 전위의 레벨 및 극성을 제28a도 내지 제28g도에 도시된 경우와는 상이하나, 개시 펄스에 의해 야기된 데이터 전극(707)과 주사 전극(701)간과, 데이터 전극(707)과 지속 전극(702)간에 인가된 전압의 극성은 제28a도 내지 제28g도에 도시된 것과 동일하다. 따라서, 상기 AC-유형 PDP는 동일한 방식으로 동작하고 동일한 효과를 달성한다.
제30a도 및 제30b도는 상이한 파형으로 개시 펄스의 적용을 예시한 타이밍 챠트이다. 제30a도에선, 개시 펄스는 제27도에 도시된 펄스와는 상이한 파형을 갖는다. 제30b도에선, 개시 펄스는 제29a도에 도시된 펄스와는 상이한 파형을 갖는다. 다른 주기에서의 동작은 전술된 바와 같다.
실제로, 개시 펄스의 최적 전압은 다양한 요소로 인해 각 방전 셀에서 상이하다. 개시 펄스의 파형이 정방형인 경우엔, 각 방전 셀에는 최적 전압이 공급되지 못하나, 모든 방전 셀에는 항상 최대 전압이 공급된다. 상기 적용 방식에 의해, 개시 방전은 몇몇 방전 셀에서 불충분하게 또는 과도하게 수행된다. 이러한 방전 셀에선, 광 방출이 발생하지 않거나 또는 안정되지 않는다. 상기로부터 명백해진 바와 같이, 모든 방전 셀의 웰 전하를 완전히 중성화 시켜 정상 개시 동작을 얻도록 개시 펄스의 전압을 설정하는 것은 어렵다.
점진적으로 변화하는 진폭을 가진 개시 펄스가 인가되는 경우엔 전압의 느린 증가로 인해, 개시 펄스의 전압이 방전 셀에 대해 최적 레벨에 도달할시에, 개시 방전이 각 방전 셀에 발생한다. 따라서, 웰 전하는 개시 주기에선 모든 방전 셀에서 완전히 중성화될 수 있다. 따라서, 개시 동작은 보다 신뢰성 있게 수행된다. 또한, 정상 개시 동작은 개시 펄스의 폭넓은 전압 범위에서 수행될 수 있다.
개시 펄스(제30A 및 제30b도에 도시됨)의 전압을 상기 개시펄스의 진폭의 10%에서 90%로 변화시키는데 필요한 변화 시간(tc)의 최적값이 설명될 것이다. 제31도는 개시 펄스의 전압(+Vr)과 개시 펄스의 변화 시간(tc)간의 관계에 대한 광 방출 상태를 도시한다.
제31도로부터 명백한 바와 같이, 개시 펄스의 진폭이 너무 작다면, 광 방출은 발생하지 않으며; 상기 개시 펄스의 진폭이 너무 크다면, 안정되지 않은 광 방출이 발생하는데, 상기 두 현상은 변화 시간(tc)과 무관하다. 이러한 현상은 정상 개시 동작을 얻기 위한 개시 펄스의 전압의 범위를 제공한다.
변화 시간(tc)이 1μs 또는 그 이하이면, 정상 동작을 제공하기 위한 개시 펄스의 진폭 범위는 실제로 없다. 변화 시간(tc)이 5μs 또는 그 이상이면, 정상 동작을 제공하기 위한 개시 펄스의 진폭 범위는 충분히 폭넓다. 따라서, 상기 변화 시간(tc)은 되도록이면 5μs 또는 그 이상이다. 정상 동작을 얻는데 요구되는 변화 시간(tc)의 상한(upper limit)은 제31도에 의해 결정되진 않는다.
그러나, 디스플레이 스크린의 복원 주기의 상한(기록, 지속 및, 소거 주기의 합)이 일반적으로 대략 17㎳(1/60 초)이라는 것을 고려하면, 변화 시간의 상한은 실제 사용할 때 대략 10㎳이다.
따라서, 실제로 사용가능한 변화 시간(tc)의 양호한 범위는 5μs 내지 10㎳이다.
상기 설명으로부터 명백한 바와 같이, 모든 방전 셀의 웰 전하(wall charges)는 개시 펄스의 진폭을 상기 펄스의 진폭의 10%에서 90%로 변화시키는데 필요한 변화 시간 tc을 5μs 와 10㎳ 간으로 설정하므로 보다 신뢰성 있게 수행하기 위해 개시 주기에선 완전히 중성화된다. 이러한 범위는 정방형 펄스가 인가되는 경우 보다 더 폭넓다. 그 효과는 동일하다.
제30a도에선, 개시 펄스는 주사 전극(701) 및 지속 전극(702) 둘다에 인가된다. 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역상에 남아 있는 웰 전하가 불평형 상태로 존재하는 경우, 즉, 보다 많은 웰 전하가 어느 한 영역상에 존재하는 경우, 상기 개시 펄스는 주사 전극(701)이나 또는 지속 전극(702)중 어느 한 전극에만 인가된다.
제32a 및 제32b도를 참조하면, 제7의 실시예의 다른 변형의 AC-유형 PDP를 구동하는 방법이 설명될 것이다.
제32a도는 개시 펄스의 적용을 예시하는 타이밍 챠트이다.
상기 변형에서의 방법은 개시 펄스 및 보조 펄스의 적용을 제외하곤, 제27도를 참조하여 설명된 방법과 동일하다.
제32a도에 도시된 바와 같이, 개시 주기에선, +Vr(V)의 진폭을 가진 정의 개시 펄스는 데이터 전극에 인가된다. 동시에, 동일한 진폭 +Vr(V) 및 동일한 극성을 가진 보조 펄스가 주사 전극 및 지속 전극에 인가된다. 보조 펄스가 종료되기 전에, 개시 펄스가 종료된다.
상기 변형에 있어서의 개시 동작은 이하 본원에 설명될 것이다.
우선, 제32a도에 도시된 바와 같이, +Vr(V)의 진폭을 가진 정의 보조 펄스 및 정의 개시 펄스 둘다가 모든 주사 전극, 모든 지속 전극, 모든 데이터 전극에 동시에 인가된다. 그래서, 모든 주사 전극, 모든 지속 전극 및, 모든 데이터 전극의 전압은 +Vr(V)로 변화한다. 그러나, 데이터 전극과 주사 전극간의 전압과, 데이터 전극과 지속 전극간의 전압은 OV로 남아 있는다. 보조 펄스가 여전히 인가되는 동안 상기 개시 펄스가 종료될시에, +Vr의 전압이 데이터 전극과 주사 전극간과, 데이터 전극과 지속 전극간에 인가된다. 이러한 전압이 인가되는 방향은 제28b도의 개시 주기에선, 데이터 전극(707)과 주사 전극(701)간과, 데이터 전극(707)과 지속 전극(702)간에 인가된 전압의 방향과 동일하다. 그 동작도 제27도를 참조하여 기술된 것과 동일하고 동일한 효과가 달성된다.
제32a도에 있어선, 보조 펄스가 주사 전극(701)과 지속 전극(702) 둘다에 인가된다. 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역상에 남아 있는 웰 전하가 불균형 상태로 존재하는 경우, 즉, 보다 많은 웰 전하가 어느 한 영역상에 존재하는 경우, 보조 펄스는 주사 전극(701) 또는 지속 전극(702)중 어느 한 전극에만 인가될 수도 있다.
제32b도는 개시 펄스의 적용을 예시한 타이밍 챠트이다.
상기 변형의 방법은 개시 펄스와 보조 펄스의 적용을 제외하곤, 제27도를 참조하여 설명된 방법과 동일하다.
제32b도에 도시된 바와 같이, 개시 주기에선, -Vr(V)의 진폭을 가진 부의 보조 펄스는 데이터 전극에 인가된다. 동시에, 동일한 진폭-Vr(V) 및 동일한 극성을 가진 개시 펄스는 주사 전극 및 지속 전극에 인가된다. 보조 펄스가 종료되기 전에, 개시 펄스가 종료된다.
상기 변형에 있어서의 개시 동작이 이하 본원에서 설명될 것이다.
우선, 제32b도에 도시된 바와 같이, -Vr(V)의 진폭을 가진 부의 보조 펄스 및 부의 개시 펄스가 모든 주사 전극, 모든 지속 전극 및, 모든 데이터 전극에 동시에 인가된다. 그래서, 모든 주사 전극, 모든 지속 전극 및, 모든 데이터 전극의 전압은 -Vr로 변화한다. 그러나, 데이터 전극과 주사 전극간의 전압과, 데이터 전극과 지속 전극간의 전압은 OV로 남아 있는다. 보조 펄스가 여전히 인가동안 개시 펄스가 종료되면, -Vr의 전압이 데이터 전극과 주사 전극간과, 데이터 전극과 지속 전극간에 인가된다.
이러한 전압이 인가되는 방향은 제28도의 개시 주기에선 데이터 전극(707)과 주사 전극(701)간과, 데이터 전극(707)과 지속 전극(702)간에 인가된 전압의 방향과 동일하다. 그 동작도 제27도를 참조하여 설명한 것과 동일하고, 동일 효과가 달성된다.
제33A 및 제33b도는 다양한 파형으로 개시 펄스의 적용을 예시한 타이밍 챠트이다. 제33a도에 있어선, 개시 펄스는 제30a도에 도시된 펄스와는 상이한 파형을 갖는다. 제33b도에선, 개시 펄스는 제30a도에 도시된 펄스와는 상이한 파형을 갖는다. 다른 주기에선 상기 동작은 앞서 설명된 것과 동일하다.
제33a도에선, 보조 펄스가 주사 전극(701) 및 지속 전극(702) 둘다에 인가된다. 주사 전극(701)에 대응하는 보호층(705)의 영역과 지속 전극(702)에 대응하는 보호층(705)의 영역에 남아 있는 웰 전하가 불균형상태로 존재하는 경우, 즉, 보다 많은 웰 전하가 어느 한 영역상에 존재하는 경우, 상기 보조 펄스는 주사 전극이나(701) 또는 지속 전극(702)중 어느 한 전극에만 인가될 수도 있다.
제32a도 제32b도, 제33a도 및 제33b도에 있어선, 보조 펄스는 개시 펄스와 동시에 인가된다. 상기 개시 펄스는 보조 펄스에 앞서 인가될 수도 있다.
제7실시예에 있어서의 모든 상기 설명된 경우에, 개시 동작은 주사, 지속 및 데이터 전극에 동시에 제공된다. 개시 동작의 다수의 그룹을 주사, 지속 및 데이터 전극의 동일한 다수의 그룹에 지연되게 제공하므로 동일한 효과가 얻어진다.
제7실시예에서의 모든 상기-설명된 경우에, 즉, 기록 주기에선, 기록 펄스는 규정된 데이터 전극에 하나씩 인가되고, 주사 펄스는 주사 전극에 하나씩 인가된다. 기록 펄스는 모든 데이터 전극에 인가하고 주사 펄스를 모든 주사 전극에 인가하여, 동시에 모든 방전 셀에서 기록 동작을 수행함으로 동일한 효과가 얻어진다.
제7실시예에서의 모든 상기 설명된 경우에, 상기 기록 펄스는 정의 값이고 상기 주사 펄스는 부의 값이다. 상기 극성이 반대이더라도 동일한 효과가 얻어진다. 기록 펄스가 부의 값이고 주사 펄스가 정의 값인 경우, 개시 펄스 및 보조 펄스도 또한 역극성을 갖는다.
제7실시예에서의 모든 상기 설명된 경우에, 주사 펄스 및 지속 펄스는 동일한 극성을 갖는다. 제34도에 도시된 바와 같이, 지속 펄스가 부의 값(-Vs)일지라도, 동일한 효과가 얻어진다.
모든 전술된 제1내지 제7실시예에 있어서, 소거 펄스는 지속 펄스의 극성과 동일한 극성을 갖는 협소한 펄스이다. 소거 펄스가 제35도에 도시된 바와 같이 지속 전극의 극성에 역극성을 갖거나, 또는 소거 펄스가 제36도에 도시된 바와 같이 큰 폭이나 작은 진폭을 가질지라도, 동일한 효과가 얻어진다.
모든 전술된 제1 내지 제7 실시예에 있어서, 소거 펄스는 지속 전극에 인가된다. 소거 펄스를 주사 전극에 인가함으로, 동일한 효과가 얻어진다.
모든 전술된 제1 내지 제7 실시예에서, 한 개시 주기가 동작의 한 필드, 즉, 기록 주기와 소거 주기간에 제공된다. 한 개시 주기가 필드마다 제공될지라도, 동일한 효과가 얻어진다.
제7실시예에 사용된 AC-유형 PDP에 있어선, 데이터 전극(707)은 제2유전체층(710)으로 커버되고, 형광층(710)이 제2유전체층(701)상에 제공된다. 방전에 의해 방출된 광을 직접 이용하여 디스플레이가 수행되어, 아무런 형광층(710)을 갖지 않는 AC-유형 PDP를 구동시키는데 동일한 방법이 사용될 수 있다. 데이터 전극(707)이 제2유전체층(709)이 없는 형광층(710)으로 직접 커버되는 AC-유형 PDP를 구동시키는 데에도 동일한 방법이 사용될 수 있다. 이 경우, 형광층은 제2유전체층(709)과 동일한 방식으로 작용한다. 데이터 전극(707) 및 제2유전체층(709)이 없으며, 형광층(710)이 없거나 또는, 제2유전체층(709) 및 형광층(710)이 없는 방전 공간(706)에 노출되는 AC-유형 PDP를 구동시키는 데에도 동일한 방법이 사용될 수 있다. 이 경우, 데이터 전극(707)에 대응하는 제2유전체층(709)의 영역상에 아무런 웰 전하도 저장되지 않더라도, 등가의 웰 전하가 주사 전극(701)에 대응하는 보호층(705)의 영역상에 저장된다.
전극이 위치되는 한쌍의 기판은 유리 또는 세라믹으로 형성된다. 상기 기판중 하나는 방전에 의해 방출된 광이 기판을 통해 전송될 수 있게 투명한 기판이어야 한다.
지금껏 설명된 바와 같이, 제7실시예의 구동 방법에 의해, 기록, 지속 및 소거 주기전에 개시 주기가 제공된다. 개시 주기에선, 기록 주기에 인가된 주사 펄스에 역극성을 가진 개시 펄스가 다수의 주사 전극 및 다수의 지속 전극중 적어도 한 전극에 인가된다. 기록 주기에 앞서 인가된 개시 펄스에 의해, 소거 주기후에 방전 셀에 남아 있는 웰 전하가 완전히 중성화될 수 있다.
개시 방전에 의해 방전 셀이 아무런 웰 전하도 갖지 않는 상태로 리턴하기 때문에, 결함 있는 기록 방전 또는 결함 있는 지속 방전은 발생하지 않는다. 따라서, 기록, 지속 및 소거 주기의 일련의 동작은 신뢰성 있게 수행되어, 모든 방전 셀에서 광이 방출된다.
AC-유형 PDP가 턴온되기전에 개시 상태에서 웰 전하가 이미 분포 되었다할지라도, 개시 주기에 수행된 개시 펄스의 인가에 의해 이러한 웰 전하는 완전히 중성화되어, 아무런 웰 전하도 저장되지 않은 상태로 방전셀을 리턴시킨다. 따라서, AC-유형 PDP가 턴온된 후의 상승 시간이 단축되어, 전술된 일련의 동작은 신뢰성 있게 수행된다.
[실시예 8]
제37도를 참조하면, 본 발명에 따른 제8실시예의 영상 디스플레이 장치가 설명될 것이다.
제8실시예의 영상 디스플레이 장치는 격자로, 즉, 다수의 라인 및 다수의 칼럼으로 배열된 영상 디스플레이 패널로서 사용되는 다수의 AC-유형 PDP를 포함한다. 각 영상 디스플레이 패널을 픽셀로서 작용하는 다수의 디스플레이 유닛(예로서, 821, 820a, 820b 및 820c)을 포함한다. 다수의 디스플레이 유닛은 또한 다수의 라인 및 다수의 칼럼으로 배열된다. 제37도에 도시된 바와 같이, 각 영상 디스플레이 패널의 주변 영역에서의 디스플레이 유닛은 라인M의 방향과 칼럼 N의 방향중 적어도 한 방향에선 다른 디스플레이 유닛보다 짧다.
상세히는, 각 영상 디스플레이 패널의 최상위 라인 및 최하위 라인의 디스플레이 유닛은 칼럼 방향 N의 다른 영상 디스플레이 패널보다 짧다. 각 영상 디스플레이 패널의 최우측 라인 및 최좌측 라인의 디스플레이 유닛은 라인 방향 M의 다른 영상 디스플레이 패널보다 짧다. 각 영상 디스플레이 패널의 디스플레이 영역은 디스플레이 패널을 둘러싸는 직사각형 프레임 및 상기 프레임의 단면에 제공된 저융점을 가진 유리층을 포함하는 비-디스플레이 영역에 의해 한정된다.
상기 실시예에선 디스플레이 유닛(820a, 820b 및 820c)은 다른 디스플레이 유닛보다 작다. 따라서, 디스플레이 및 비-디스플레이 영역에 실제로 기여하는 영역을 포함하는 각 디스플레이 유닛(820a, 820b 및 820c)의 영역은 실제로 1픽셀의 영역과 같다.
상기 디스플레이 유닛(820a, 820b 및 820c)이 더 작기 때문에, 다른 디스플레이 유닛(821)은 확장될 수 있다.
상기 구조로 인해, 이러한 작은 디스플레이 유닛 및 영상 디스플레이 패널간의 접속부를 포함하는 픽셀 영역은 다른 팩셀 영역과 동일하다. 그결과, 영상 디스플레이 장치의 전체 디스플레이 스크린에서 픽셀간의 피치는 균일화된다. 따라서, 영상 디스플레이 패널간의 비-광 방출 접속부는 눈에 잘 띄지 않으며, 영상 왜곡의 발생도 방지된다. 픽셀간 간극이 상기 접속부의 폭만큼 넓을 필요가 없기 때문에, 각 픽셀의 영역이 확장될 수 있고, 따라서 고영역 휘도를 갖는 화상이 디스플레이될 수 있다.
통상, 이런 영상 디스플레이 장치에선, 전체 크기는 224㎜ x 112㎜이며, 픽셀간 피치는 7.0㎜이고, 픽셀의 수는 32 x 16 이다. 각 영상 디스플레이 패널의 주변 영역에선 픽셀의 영역이 더 작기 때문에, 상기 영역에서 방출된 광의 휘도는 다른 영역의 휘도보다 약간 더 낮다. 그러나, 시각적으로 인식가능한 화질 악화는 비-균일 픽셀 배열을 갖는 종래의 영상 디스플레이 장치에서의 화질 악화보다는 현저히 낮다. 필요하다면, 회로 등을 보정하므로 주변 영역의 휘도가 다른 영역의 휘도와 동등해질 수 있다.
상기 실시예에선, 각 픽셀 영역은 3개의 방전 공간을 포함한다. 칼라 디스플레이가 필요치 않다면, 각 픽셀 영역은 하나의 방전 공간만을 포함한다. 영상 디스플레이 패널은 AC-유형 PDP 대신에 다른 유형 PDP일 수도 있다. 모노크롬(monochrome), LED, EL 램프, 또는 액정 디스플레이를 사용하는 패널이 또한 사용될 수도 있다.
전술된 바와 같이, 이차원으로 배열된 대다수의 화상 디스플레이 패널을 포함하는 본 실시예의 대형 디스플레이 스크린에선, 화상 디스플레이 패널간의 접속부가 실제 디스플레이에 기여하지 않는다. 하더라도, 픽셀간 피치가 전체 스크린에서 균일화될 수 있다. 비-광 방출 접속부가 눈에 띄지 않아, 왜곡이 없는 고휘도의 화상이 제공될 수 있다.
[실시예 9]
제9실시예에서는, 영상 디스플레이 패널의 평평한 외부 케이스의 직사각형 전면벽의 외면상에 직사각형 투명판이 위치된다.
또한, 영상 디스플레이 패널의 비-디스플레이 영역에 대응하는 투명판의 외부 주변 영역을 렌즈로서 작용하도록 정형화된다.
상기 외부 주변 영역의 렌즈로서의 기능에 의해 비-디스플레이 영역은 투명판을 통해 더 작게 보인다. 그 결과, 격자로 대다수의 영상 디스플레이 패널을 포함하는 모자이크-형 대형 디스플레이 스크린에선, 비-디스플레이 영역이 어두운 라인으로 나타나는 정도가 감소된다. 따라서, 잡음이 적은 대형 스크린상에 대형 영상이 디스플레이될 수 있다.
제38도 및 제39도에 도시된 바와 같이, 평평한 영상 디스플레이 장치(900)는 영상 디스플레이 패널(904) 및 직사각형 투명판(905)을 포함한다. 영상 디스플레이 패널(904)은 PDP를 포함한다. 영상 디스플레이 장치(900)는 또한 외부 케이스(906)에 포함된 전극을 밀폐하는 직사각형 광-전송 전면벽(907)을 포함한다. 상기 전면벽(907)은 반사 방지층(908)으로 커버된 평평한 유리판으로 형성된다. 외부 케이스(906)의 측벽과 프릿 유리(frit glass)와 같은 밀폐 재료는 상기 전면벽(907)을 통해 볼수 있다. 즉, 상기 전면벽(907)에 설정된 영상 디스플레이 영역은 시각적으로 상기 전면벽(907)을 통해 보이는 직사각형 프레임의 형태를 갖는 비-디스플레이 영역(909)에 의해 둘러싸여진다. 영상 디스플레이 장치(900)는 칼라 필터(910) 및 프레임(911)을 또한 포함한다.
투명판(905)은 유리로 형성되고, 반사 방지층(908)으로 커버된 전면벽(907)의 외면상에 적층된다. 또한 제40도에 도시된 바와 같이, 비-디스플레이 영역(909)에 대응하는 투명판(905)의 주변 영역은 렌즈로서 작용하도록 정형된 렌즈 영역(912)을 갖도록 형성된다. 렌즈 영역(912)의 단면은 4분원의 형태인데, 상기 4분원은 투명판(905)의 두께인 반경(r)을 갖는다. 여기서, 볼록 렌즈가 형성된다.
제40도에선, 영상 디스플레이 패널(40)의 점(b, c 및 d)으로부터 방출된 광은 투명판(905)에 의해 평행한 광빔(b', c' 및 d')으로 평행하게 된다. 따라서, 텔레비젼 시청자가 화상 디스플레이 패널(904)의 전면벽(907)에서 투명판(905)을 통해 볼 경우, 점(b와 c)간의 거리는 평행한 광빔(b'와 c')간의 거리로 확대되어 보이고, 점(c와 d)간의 거리는 평행한 광빔(c'와 d')간의 거리로 감소되어 보인다. 점(c와 d)간의 거리가 비-디스플레이 영역(909)의 폭과 같아지도록 투명판(905)의 두께를 간단히 설정함으로써, 비-디스플레이 영역(909)이 감소된다. 투명판(909)의 두께가 대략 비-디스플레이 영역(909) 폭의 3배 또는 그 이상으로 설정되면, 비-디스플레이 영역의 외관상의 장애는 모든 실제 용도에 대해 실제로 완전히 제거된다.
제41도는 제9실시예의 변형의 구조를 도시한다. 제41도의 구조는 투명판(905)의 외부 주변 영역의 곡률의 반경을 제외하곤 제40도의 구조와 동일하다. 투명판(905)의 단면은 4분 타원의 형태인데, 상기 4분 타원은 투명판(905)의 두께인 긴 반경과 상기 장반경의 0.8 배인 단반경을 갖는다. 투명판(905)의 평면 형태는 전면벽(907)의 평면 형태와 동일하다.
제41도에 도시된 구조에선, 점(b, c 및 d)에서 방출된 광은 투명판(905)에 의해 평행한 광빔(b, c 및 d)으로 평행하게 된다. 따라서, 텔레비젼 시청자가 영상 디스플레이 패널(904)의 전면벽(907)에서 투명판(905)을 통해 볼 경우, 점(b와 c)간의 거리는 평행한 광빔(b와 c)간의 거리로 확대되어 보이고, 점(c와 d)간의 거리는 평행한 광빔(c와 d)간의 거리로 감소되어 보인다.
점(c와 d)간의 거리가 비-디스플레이 영역(909)의 폭과 같아지도록 투명판(905)의 두께를 간단히 설정함으로, 비-디스플레이 영역(909)은 더 감소된다. 투명판(905)의 두께가 비-디스플레이 영역(909)의 폭의 대략 2배 또는 그 이상으로 설정되면, 비-디스플레이 영역(909)은 1/5 또는 그 이하로 감소되어 보인다.
격자로 대다수의 상기 평평한 영상 디스플레이 패널을 포함하는 모자이크-형 대형 디스플레이 스크린에서는 제42도에 도시된 바와 같이, 영상 디스플레이 패널간의 접속부에서의 비-디스플레이 영역(909)은 각 영상 디스플레이 패널의 투명판(905)의 주변 영역의 렌즈로서의 기능에 의해 감소되게 보인다. 그 결과, 대형 스크린상에 나타난 격자의 교란적인 어두운 라인의 외관상 장애가 제거되어, 고화질 대형 영상이 디스플레이된다.
확대 및 감소와 같은 렌즈로서의 기능이 얻어진다면, 상기 렌즈는 다각형 또는 다른 형태를 가질 수도 있다. 영상 디스플레이 패널은 PDP 대신에 LCD 또는 EL 램프를 사용하는 패널이 될 수도 있다.
전술된 바와 같이, 제9실시예에선, 영상 디스플레이 패널의 전면벽상에 제공되는 투명판의 주변 영역은 렌즈로서 작용하는 렌즈 영역을 갖기 위한 형태를 갖도록 형성된다. 렌즈 기능에 의해, 비-디스플레이 영역이 현저히 감소되어, 영상 디스플레이 영역을 현저히 확대시킨다. 따라서 비-디스플레이 영역이 격자로 대다수의 영상 디스플레이 패널을 포함하는 대형 스크린의 교란적인 어두운 라인으로 나타나게 되는 범위가 감소된다. 그 결과, TV 영상 또는 광고 영상이 낮은 노이즈로 대형 스크린상에 디스플레이 될 수 있다.
이 분야 기술에 숙련된 자에 의해 본 발명의 범위와 정신을 벗어나지 않고서도 다양한 다른 변경이 명백하고 쉽게 행해질 수 있을 것이다. 따라서, 본원에 첨부된 청구범위의 범위가 본원에 설정된 바와 같은 설명에 의해 제한되지 않고 오히려, 청구범위는 광범위하게 해석되고자 한다.

Claims (22)

  1. 가스 방전 디스플레이 장치에 있어서, 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 지속 전극 및 다수의 주사 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 각각의 다수의 데이터 전극과 각각의 다수의 소거 전극이 쌍을 형성하게, 제1전극 그룹에 수직 방향으로 제2기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극 및 다수의 소거 전극을 포함하는 제2전극 그룹을 구비하는 가스 방전 디스플레이 장치.
  2. 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 지속 전극 및 다수의 주사 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 각각의 다수의 데이터 전극과 각각의 다수의 소거 전극이 쌍을 형성하게, 제1전극 그룹에 수직 방향으로 제2기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극 및 다수의 소거 전극을 포함하는 제2전극 그룹을 포함하는 제2전극 그룹을 포함하는 가스 방전 디스플레이 장치를 구동하는 방법에 있어서, 제1전극 그룹에 포함된 다수의 주사 전극 및 다수의 지속 전극에 교대로 전압 펄스를 인가하여, 각 쌍의 주사 전극과 지속 전극간에 지속 방전을 발생시키는 단계 및; 다수의 지속 전극과 다수의 소거 전극간에 소거 방전을 발생시켜, 잔여전하를 소거시키는 단계를 포함하는 가스 방전 디스플레이 장치 구동 방법.
  3. 가스 방전 디스플레이 장치에 있어서, 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 제1전극 그룹에 수직 방향으로 서로 평행한 제2기판의 내면상에 배치된 다수의 데이터 전극을 포함하는 제2전극 그룹을 포함하는데, 다수의 주사 전극 및 다수의 지속 전극 각각은 이(teeth)를 가진 콤형 형태를 취하며, 각 쌍의 주사 전극 및 지속 전극은 이가 서로 맞물리는 방식으로 삽입된 작은 간극에 대하여 서로 대향되며, 다수의 데이터 전극이 다수의 주사 전극의 이에 대향되고 상기 이에 수직 방향으로 배치되어 있는 가스 방전 디스플레이 장치.
  4. 제3항에 있어서, 제2전극 그룹은 다수의 데이터 전극에 병렬로 배치된 다수의 소거 전극을 포함하는 가스 방전 디스플레이 장치.
  5. 제4항에 있어서, 다수의 소거 전극은 음극 재료로 형성되는 가스 방전 디스플레이 장치.
  6. 가스 방전 디스플레이 장치에 있어서, 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 제1전극 그룹에 수직 방향으로 제2기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극을 포함하는 제2전극 그룹을 포함하는데, 적어도 하나의 상기 다수의 주사 전극 및 다수의 지속 전극이 다수의 영역으로 각각 분할되고, 상기 영역에 각기 접속된 단자는 외부 케이스 바깥으로 빼내져 있는 가스 방전 디스플레이 장치.
  7. 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 제1전극 그룹에 수직 방향으로 제2기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극을 포함하는 제2전극 그룹을 포함하는 가스 방전 디스플레이 장치를 구동하는 방법에 있어서, 적어도 하나의 다수의 주사 전극과 다수의 지속 전극을 다수의 그룹으로 분할하는 단계 및; 상이한 그룹의 적어도 하나의 다수의 주사 전극과 다수의 지속 전극에 상이한 위상을 갖는 펄스를 인가하여, 지속 방전을 일으키는 단계를 포함하는 가스 방전 디스플레이 장치 구동 방법.
  8. 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제1전극 그룹과; 제1전극 그룹을 커버하는 유전체층 및; 제1전극 그룹에 수직 방향으로 제2기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극을 포함하는 제2전극 그룹을 포함하는 가스 방전 디스플레이 장치를 구동하는 방법에 있어서, 적어도 하나의 다수의 주사 전극과 다수의 지속 전극에 증가 방식과 감소 방식중 한 방식으로 서서히 변하는 순간 전압을 갖는 소거 펄스를 인가하여, 소거 동작을 실행하기 위해 주사 전극과 지속 전극간의 전압을 서서히 증가시키는 단계를 구비하는 가스 방전 디스플레이 장치 구동 방법.
  9. 제8항에 있어서, 소거 펄스의 진폭의 10%와 90%간에 변화시키기 위해 소거 펄스의 순간 전압에 대해 필요한 시간 주기가 10μs와 10㎳간에 있도록 설정되는 가스 방전 디스플레이 장치 구동 방법.
  10. 가스 방전 디스플레이 장치에 있어서, 다수의 데이터 전극과; 다수의 데이터 전극에 수직 방향으로 배치된 다수의 주사 전극과; 다수의 주사 전극에 각기 독립적으로 접속되는 제1주 전극을 각각 갖고 고전압에 견디는 다수의 스위칭 디바이스와; 다수의 스위칭 디바이스에 각기 병렬로 접속된 다수의 역 전도성 다이오드와; 각각의 다수의 스위칭 디바이스의 제어 전극에 접속된 주사 논리 회로 및; 각각의 다수의 스위칭 디바이스의 제2주 전극과 주사 논리 회로의 신호 레벨을 근거로 공통 라인에 접속된 출력을 갖는 고 전압에 견디는 푸시-풀 회로를 포함하는 가스 방전 디스플레이 장치.
  11. 제10항에 있어서, 다수의 스위칭 디바이스는 고전압에 견디는 각각의 n-채널 MOSFET가 되고, 다수의 역 전도성 다이오드는 각각의 n-채널 MOSFET로 형성된 각각의 기생 다이오드인 가스 방전 디스플레이 장치.
  12. 제10항에 있어서, 다수의 스위칭 디바이스는 고전압에 견디는 각각의 npn 바이폴라 트랜지스터인 가스 방전 디스플레이 장치.
  13. 외부 케이스를 형성하도록 방전 공간이 사이에 삽입되고 서로 대향되게 위치되는 제1기판 및 제2기판과; 각각의 다수의 주사 전극과 각각의 다수의 지속 전극이 쌍을 형성하게, 제1기판의 내면상에 서로 병렬로 배치된 다수의 주사 전극 및 다수의 지속 전극을 포함하는 제1전극 그룹과; 상기 제1전극 그룹을 커버하는 유전체층 및; 상기 제1전극 그룹에 수직 방향으로 제2기판의 내면상에 서로 병렬로 배치된 다수의 데이터 전극을 구비하는 제2전극 그룹을 포함하는 가스 방전 디스플레이 장치를 구동하는 방법에 있어서, 다수의 데이터 전극에 기록 펄스를 인가하고 다수의 주사 전극에 기록 펄스의 극성에 역극성을 갖는 주사 펄스를 인가하는 기록 단계와; 다수의 지속 전극 및 다수의 주사 전극에 지속 펄스를 인가하는 지속 단계 및; 소거 펄스를 인가하는 소거 단계를 포함하는데, 기록 단계에 앞서, 다수의 데이터 전극, 다수의 지속 전극 및, 다수의 주사 전극으로 구성된 그룹으로부터 선택된 규정된 전극에 규정된 극성을 가진 개시 펄스를 인가하는 개시 단계가 수행되는 가스 방전 디스플레이 장치 구동 방법.
  14. 제13항에 있어서, 상기 개시 단계는 기록 단계에서 인가된 주사 펄스의 극성에 역극성을 가진 개시 펄스를 적어도 하나의 다수의 주사 전극 및 다수의 지속 전극에 인가하는 단계를 포함하는 가스 방전 디스플레이 장치 구동 방법.
  15. 제13항에 있어서, 상기 개시 단계는 기록 단계에서 인가된 기록 펄스의 극성에 역극성을 가진 개시 펄스를 다수의 데이터 전극에 인가하는 단계를 포함하는 가스 방전 디스플레이 장치 구동 방법.
  16. 제13항에 있어서, 개시 펄스의 진폭의 10%와, 90%간에 변화하기 위해 개시 펄스의 순간 전압에 대해 필요한 시간 주기가 5μs와 10㎳간에 있도록 설정되는 가스 방전 디스플레이 장치 구동 방법.
  17. 제14항에 있어서, 상기 개시 단계는 다수의 데이터 전극의 개시 펄스의 극성 및 진폭에 대하여 동일한 극성 및 진폭을 가진 보조 펄스를 다수의 주사 전극 및 다수의 지속 전극에 인가하는 단계를 포함하는 가스 방전 디스플레이 장치 구동 방법.
  18. 제15항에 있어서, 상기 개시 단계는 다수의 주사 전극 및 다수의 지속 전극의 개시 펄스의 극성 및 진폭에 대하여 동일한 극성 및 동일한 진폭을 가진 보조 펄스를 다수의 데이타 전극에 인가하는 단계를 포함하는 가스 방전 디스플레이 장치 구동 방법.
  19. 제17항에 있어서, 개시 펄스의 진폭의 10%와 90%간에서 변화하기 위해 개시 펄스의 순간 전압에 대해 필요한 시간 주기가 5μs와 10㎳간에 있도록 설정되는 가스 방전 디스플레이 장치 구동 방법.
  20. 제18항에 있어서, 개시 펄스의 진폭의 10%와 90%간에서 변화하기 위해 개시 펄스의 순간 전압에 대해 필요한 시간 주기가 5μs와 10㎳간에 있도록 설정되는 가스 방전 디스플레이 장치 구동 방법.
  21. 가스 방전 디스플레이 장치에 있어서, 다수의 라인과 다수의 칼럼에서 픽셀로서 각각 작용하는 다수의 디스플레이 유닛을 각각 포함하는 2차원으로 배열된 다수의 영상 디스플레이 패널을 갖는 대형 스크린을 포함하며, 상기 다수의 디스플레이 유닛은 각각의 다수의 영상 디스플레이 패널에서의 라인의 방향과 칼럼의 방향으로 동일한 거리에 배열되고, 인접한 영상 디스플레이 패널에 가장 근접한 대응하는 영상 디스플레이 패널의 주변 영역에서의 상기 디스플레이 유닛은 적어도 하나의 라인의 방향과 칼럼의 방향에서 다른 디스플레이 유닛보다 더 짧은 가스 방전 디스플레이 장치.
  22. 가스 방전 디스플레이 장치에 있어서, 영상 디스플레이 패널에 밀폐된 디스플레이용 전극 및 직사각형 광-전송 전면벽을 구비한 평평한 외부케이싱을 포함하고 직사각형 프레임의 형태를 갖고 전면벽에 설정된 비-디스플레이 영역에 의해 둘러싸인 영상 디스플레이 영역을 구비한 영상 디스플레이 패널 및; 상기 전면벽의 외면상에 얇은 층을 이룬 직사각형 투명판을 포함하며, 상기 비-디스플레이 영역에 대응하는 상기 투명판의 전면의 외부 주변이 렌즈로서 작용되도록 하는 형태를 갖는 가스 방전 디스플레이 장치.
KR1019950010890A 1994-04-28 1995-04-28 가스 방전 디스플레이 장치 및 그 구동방법 KR0178306B1 (ko)

Applications Claiming Priority (16)

Application Number Priority Date Filing Date Title
JP94-90787 1994-04-28
JP9078794A JP3110609B2 (ja) 1994-04-28 1994-04-28 ガス放電型表示装置およびその駆動方法
JP94-100336 1994-05-16
JP6100336A JPH07312178A (ja) 1994-05-16 1994-05-16 ガス放電型表示装置
JP6138398A JPH07319424A (ja) 1994-05-26 1994-05-26 ガス放電型表示装置の駆動方法
JP15785294A JP3144987B2 (ja) 1994-05-26 1994-05-26 ガス放電型表示装置
JP94-138398 1994-05-26
JP94-157852 1994-05-26
JP16385094A JP2895397B2 (ja) 1994-07-15 1994-07-15 気体放電型表示装置の駆動方法
JP94-163850 1994-07-15
JP6165463A JPH0830227A (ja) 1994-07-18 1994-07-18 気体放電型表示装置の駆動装置
JP94-165463 1994-07-18
JP6200013A JPH0863110A (ja) 1994-08-25 1994-08-25 平板型画像表示装置
JP94-200013 1994-08-25
JP2176095A JP3462286B2 (ja) 1995-02-09 1995-02-09 気体放電型表示装置の駆動方法
JP95-21760 1995-02-09

Publications (1)

Publication Number Publication Date
KR0178306B1 true KR0178306B1 (ko) 1999-03-20

Family

ID=27571923

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950010890A KR0178306B1 (ko) 1994-04-28 1995-04-28 가스 방전 디스플레이 장치 및 그 구동방법

Country Status (7)

Country Link
US (2) US5656893A (ko)
EP (1) EP0680067B1 (ko)
KR (1) KR0178306B1 (ko)
CN (2) CN1227635C (ko)
CA (1) CA2147902C (ko)
DE (1) DE69531174T2 (ko)
FI (1) FI952020A (ko)

Families Citing this family (76)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3369395B2 (ja) * 1995-04-17 2003-01-20 パイオニア株式会社 マトリクス方式プラズマディスプレイパネルの駆動方法
US6373452B1 (en) * 1995-08-03 2002-04-16 Fujiitsu Limited Plasma display panel, method of driving same and plasma display apparatus
US5745086A (en) * 1995-11-29 1998-04-28 Plasmaco Inc. Plasma panel exhibiting enhanced contrast
JP3433032B2 (ja) * 1995-12-28 2003-08-04 パイオニア株式会社 面放電交流型プラズマディスプレイ装置及びその駆動方法
KR100299876B1 (ko) * 1996-02-15 2001-10-26 마츠시타 덴끼 산교 가부시키가이샤 고휘도,고효율의플라즈마디스플레이패널및플라즈마디스플레이패널의구동방법
JP3565650B2 (ja) * 1996-04-03 2004-09-15 富士通株式会社 Ac型pdpの駆動方法及び表示装置
JPH09283028A (ja) * 1996-04-17 1997-10-31 Matsushita Electron Corp Ac型プラズマディスプレイパネル
KR100217133B1 (ko) * 1996-09-03 1999-09-01 구자홍 플라즈마 디스플레이 판넬
SG64446A1 (en) * 1996-10-08 1999-04-27 Hitachi Ltd Plasma display driving apparatus of plasma display panel and driving method thereof
JP3221341B2 (ja) * 1997-01-27 2001-10-22 富士通株式会社 プラズマディスプレイパネルの駆動方法、プラズマディスプレイパネル及び表示装置
US6448946B1 (en) * 1998-01-30 2002-09-10 Electro Plasma, Inc. Plasma display and method of operation with high efficiency
JP3033546B2 (ja) * 1997-01-28 2000-04-17 日本電気株式会社 交流放電メモリ型プラズマディスプレイパネルの駆動方法
KR100230437B1 (ko) 1997-04-22 1999-11-15 손욱 면 방전형 교류 플라즈마 표시 패널의 구동 방법
KR100258913B1 (ko) 1997-09-01 2000-06-15 손욱 플라즈마 표시 패널 및 그 구동 방법
JP3087840B2 (ja) * 1997-09-22 2000-09-11 日本電気株式会社 プラズマディスプレイの駆動方法
US5932968A (en) * 1997-11-19 1999-08-03 General Electric Company Plasma display configuration
US6252353B1 (en) * 1997-12-17 2001-06-26 Lg Electronics Inc. Color plasma display panel
JP3039500B2 (ja) * 1998-01-13 2000-05-08 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JPH11212515A (ja) * 1998-01-21 1999-08-06 Hitachi Ltd プラズマディスプレイ装置
JPH11213894A (ja) * 1998-01-23 1999-08-06 Fujitsu Ltd プラズマディスプレイパネル
KR100508964B1 (ko) * 1998-01-23 2005-11-11 엘지전자 주식회사 플라즈마 표시장치의 서스테인 펄스 인가방법
JP3077660B2 (ja) 1998-02-25 2000-08-14 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JP4210805B2 (ja) * 1998-06-05 2009-01-21 株式会社日立プラズマパテントライセンシング ガス放電デバイスの駆動方法
JP3424587B2 (ja) 1998-06-18 2003-07-07 富士通株式会社 プラズマディスプレイパネルの駆動方法
KR100338730B1 (ko) * 1998-07-27 2002-08-22 삼성전자 주식회사 플라즈마디스플레이패널
CN100367330C (zh) 1998-09-04 2008-02-06 松下电器产业株式会社 等离子体显示板驱动方法及离子体显示板装置
JP2000089720A (ja) * 1998-09-10 2000-03-31 Fujitsu Ltd プラズマディスプレイの駆動方法及びプラズマディスプレイ装置
FR2783927B1 (fr) 1998-09-28 2001-02-16 St Microelectronics Sa Circuit de puissance pour la commande d'un ecran a plasma, module de puissance l'incorporant et procede de test d'un tel module
FR2783928B1 (fr) * 1998-09-28 2000-11-17 St Microelectronics Sa Procede de test de la connexion des sorties d'au moins un circuit de puissance pour ecran a plasma, et circuit de puissance pour sa mise en oeuvre
JP3442295B2 (ja) * 1998-09-29 2003-09-02 三菱電機株式会社 平面表示パネル
JP3365324B2 (ja) * 1998-10-27 2003-01-08 日本電気株式会社 プラズマディスプレイ及びその駆動方法
DE69933042T2 (de) 1998-11-13 2007-01-04 Matsushita Electric Industrial Co., Ltd., Kadoma Hochauflösender und hochluminesender plasmabildschirm und ansteurungsverfahren dafür
JP3466098B2 (ja) 1998-11-20 2003-11-10 富士通株式会社 ガス放電パネルの駆動方法
US6597331B1 (en) * 1998-11-30 2003-07-22 Orion Electric Co. Ltd. Method of driving a plasma display panel
EP1022713A3 (en) 1999-01-14 2000-12-06 Nec Corporation Method of driving AC-discharge plasma display panel
KR100284341B1 (ko) * 1999-03-02 2001-03-02 김순택 Ac형 플라즈마 표시 패널의 구동 방법
KR100319095B1 (ko) * 1999-03-02 2002-01-04 김순택 보조 전극을 갖는 플라즈마 표시 패널의 구동 방법
JP2000259124A (ja) * 1999-03-05 2000-09-22 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP3399508B2 (ja) * 1999-03-31 2003-04-21 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動回路
US6320326B1 (en) * 1999-04-08 2001-11-20 Matsushita Electric Industrial Co., Ltd. AC plasma display apparatus
FR2795218B1 (fr) * 1999-06-04 2001-08-17 Thomson Plasma Procede d'adressage d'un panneau de visualisation a effet memoire
JP3625157B2 (ja) * 1999-08-18 2005-03-02 パイオニア株式会社 プラズマディスプレイパネル
JP3576051B2 (ja) * 1999-10-28 2004-10-13 富士通株式会社 プラズマディスプレイパネル及びその駆動方法
KR100313113B1 (ko) * 1999-11-10 2001-11-07 김순택 플라즈마 표시 패널의 구동 방법
KR100700858B1 (ko) * 1999-12-14 2007-03-29 마츠시타 덴끼 산교 가부시키가이샤 플라즈마 디스플레이 패널의 구동방법 및 플라즈마디스플레이장치
JP3933831B2 (ja) * 1999-12-22 2007-06-20 パイオニア株式会社 プラズマ表示装置
JP3772958B2 (ja) 2000-02-29 2006-05-10 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルにおける印加電圧の設定方法および駆動方法
US20010054993A1 (en) * 2000-06-22 2001-12-27 Yoshikazu Kanazawa Plasma display panel and method of driving the same capable of providing high definition and high aperture ratio
US7006060B2 (en) 2000-06-22 2006-02-28 Fujitsu Hitachi Plasma Display Limited Plasma display panel and method of driving the same capable of providing high definition and high aperture ratio
GB0028890D0 (en) 2000-11-27 2001-01-10 Isis Innovation Visual display screen arrangement
KR100415613B1 (ko) * 2001-01-18 2004-01-24 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
DE10162258A1 (de) * 2001-03-23 2002-09-26 Samsung Sdi Co Verfahren und Vorrichtung zum Betreiben einer Plasmaanzeige
JP4651221B2 (ja) * 2001-05-08 2011-03-16 パナソニック株式会社 ディスプレイパネルの駆動装置
KR100438908B1 (ko) * 2001-08-13 2004-07-03 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
TW525201B (en) * 2001-12-07 2003-03-21 Au Optronics Corp Plasma display panel having priming electrode and the driving electrode thereof
JP2003330411A (ja) 2002-05-03 2003-11-19 Lg Electronics Inc プラズマディスプレイパネルの駆動方法及び装置
US6903514B2 (en) * 2002-06-03 2005-06-07 Lg Electronics Inc. Erasing method and apparatus for plasma display panel
KR100459135B1 (ko) * 2002-08-17 2004-12-03 엘지전자 주식회사 유기 el 디스플레이 패널 및 구동방법
GB0223883D0 (en) * 2002-10-15 2002-11-20 Seamless Display Ltd Visual display screen arrangement
KR100499099B1 (ko) * 2003-08-27 2005-07-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 장치
KR100522699B1 (ko) 2003-10-08 2005-10-19 삼성에스디아이 주식회사 유지기간을 위한 패널구동방법 및 디스플레이 패널
KR100551124B1 (ko) * 2003-12-31 2006-02-13 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법
JP4093232B2 (ja) * 2004-01-28 2008-06-04 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器
KR100609512B1 (ko) * 2004-05-14 2006-08-08 엘지전자 주식회사 플라즈마 디스플레이 패널의 에이징 방법
KR100637512B1 (ko) * 2004-11-09 2006-10-23 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
US7639214B2 (en) * 2004-11-19 2009-12-29 Lg Electronics Inc. Plasma display apparatus and driving method thereof
KR100619417B1 (ko) * 2005-03-29 2006-09-06 엘지전자 주식회사 플라즈마 디스플레이 패널의 스캔 구동시스템
TW200719313A (en) * 2005-11-08 2007-05-16 Marketech Int Corp Method of driving opposed discharge plasma display panel
JP2008046583A (ja) * 2006-08-10 2008-02-28 Samsung Sdi Co Ltd プラズマディスプレイ装置の電極駆動方法
KR100895333B1 (ko) * 2007-11-01 2009-05-07 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 그를 이용한플라즈마 디스플레이 장치
BRPI1007450A2 (pt) * 2009-02-06 2016-11-01 Sharp Kk dispositivo de exibição
US8541934B2 (en) 2009-04-21 2013-09-24 Sharp Kabushiki Kaisha Display device
US8804317B2 (en) 2009-07-01 2014-08-12 Sharp Kabushiki Kaisha Display device
US20110043726A1 (en) * 2009-08-18 2011-02-24 World Properties, Inc. Display with split electrode between two substrates
CN102122496B (zh) * 2010-12-31 2013-07-03 福建华映显示科技有限公司 主动组件数组基板及降低消耗功率的方法
CN103778859B (zh) * 2012-03-26 2015-11-18 大日本印刷株式会社 排列型显示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49114316A (ko) * 1973-02-27 1974-10-31
JPS5098727A (ko) * 1973-12-26 1975-08-06
US4130779A (en) * 1977-04-27 1978-12-19 Owens-Illinois, Inc. Slow rise time write pulse for gas discharge device
FR2417848A1 (fr) * 1978-02-21 1979-09-14 Thomson Csf Methode d'effacement d'un panneau a plasma et systemes de visualisation par panneau a plasma utilisant cette methode
US4342993A (en) * 1979-08-09 1982-08-03 Burroughs Corporation Memory display panel
NL7907490A (nl) * 1979-10-10 1981-04-14 Philips Nv Beeldweergeefinrichting met een gasontladingsbeeld- weergeefpaneel en gasontladingsbeeldweergeefpaneel voor een dergelijke inrichting.
JPS5979937A (ja) * 1982-10-28 1984-05-09 Fujitsu Ltd ガス放電パネル
JPS5979938A (ja) * 1982-10-28 1984-05-09 Fujitsu Ltd ガス放電パネル
US4613794A (en) * 1982-11-25 1986-09-23 Nec Corporation Charge transfer plasma display device
JPH07114112B2 (ja) * 1984-07-27 1995-12-06 富士通株式会社 ガス放電表示パネルとその駆動方法
US4692665A (en) * 1985-07-05 1987-09-08 Nec Corporation Driving method for driving plasma display with improved power consumption and driving device for performing the same method
JPS6231775A (ja) * 1985-07-31 1987-02-10 Ebara Res Co Ltd 軸封装置
JPS6261278A (ja) * 1985-09-09 1987-03-17 Sanyo Electric Co Ltd 加圧式燃料電池
DE68921592T2 (de) * 1988-12-29 1995-10-19 Sony Corp Wiedergabevorrichtung.
JPH04170581A (ja) * 1990-11-01 1992-06-18 Fujitsu Ltd ドットマトリクス表示パネルの駆動回路
US5229691A (en) * 1991-02-25 1993-07-20 Panocorp Display Systems Electronic fluorescent display
JP3084774B2 (ja) * 1991-04-15 2000-09-04 日本電気株式会社 プラズマディスプレイパネルの駆動方法
DE69220019T2 (de) * 1991-12-20 1997-09-25 Fujitsu Ltd Verfahren und Vorrichtung zur Steuerung einer Anzeigetafel
JPH064039A (ja) * 1992-06-19 1994-01-14 Fujitsu Ltd Ac型プラズマディスプレイパネル及びその駆動回路
JPH06175607A (ja) * 1992-07-22 1994-06-24 Nec Corp プラズマディスプレイパネルの駆動方法
JP3025598B2 (ja) * 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法

Also Published As

Publication number Publication date
EP0680067A2 (en) 1995-11-02
FI952020A0 (fi) 1995-04-27
CN1282949A (zh) 2001-02-07
CN1119336A (zh) 1996-03-27
DE69531174D1 (de) 2003-08-07
EP0680067B1 (en) 2003-07-02
EP0680067A3 (en) 1998-12-02
US6150766A (en) 2000-11-21
CN1227635C (zh) 2005-11-16
CA2147902A1 (en) 1995-10-29
CN1074164C (zh) 2001-10-31
CA2147902C (en) 2000-04-25
DE69531174T2 (de) 2004-04-15
US5656893A (en) 1997-08-12
FI952020A (fi) 1995-10-29

Similar Documents

Publication Publication Date Title
KR0178306B1 (ko) 가스 방전 디스플레이 장치 및 그 구동방법
US6118220A (en) Gas discharge display apparatus and method for driving the same
US6313580B1 (en) AC-discharge type plasma display panel and method for driving the same
US6097357A (en) Full color surface discharge type plasma display device
US7495636B2 (en) Surface discharge type plasma display panel divided into a plurality of sub-screens
US6292160B1 (en) Plasma display panel and driving method thereof
US7514870B2 (en) Plasma display panel having first and second electrode groups
KR100657384B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100366036B1 (ko) Ac형 플라즈마 디스플레이 패널의 구동방법
US20070103401A1 (en) Plasma display panel and driving method thereof
JP3331918B2 (ja) 放電表示パネルの駆動方法
US5789862A (en) Surface discharge AC plasma display panel
US6232935B1 (en) Plasma display panel and method for driving the same
JP2907167B2 (ja) カラープラズマディスプレイパネル
KR100607894B1 (ko) 플라즈마 표시 장치 및 상기 플라즈마 표시 장치에이용되는 구동 방법
US7408532B2 (en) Plasma display device and drive method for use in plasma display device
JP3697338B2 (ja) Ac型プラズマディスプレイパネルの駆動方法
KR20020059737A (ko) 지속 전극을 갖는 디스플레이 패널
KR100349924B1 (ko) 플라즈마 표시패널의 구동방법
KR100300415B1 (ko) 면방전형 플라즈마 표시 패널 및 그 구동방법
CN100395802C (zh) 等离子体显示屏及其驱动方法
KR100300419B1 (ko) 면방전형 플라즈마 표시 패널 및 그 구동 방법
JP2616663B2 (ja) プラズマディスプレイパネルの駆動方法
KR20020050740A (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR100277643B1 (ko) 면방전형 플라즈마 표시 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121102

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20131101

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee