JPH04170581A - ドットマトリクス表示パネルの駆動回路 - Google Patents

ドットマトリクス表示パネルの駆動回路

Info

Publication number
JPH04170581A
JPH04170581A JP2296856A JP29685690A JPH04170581A JP H04170581 A JPH04170581 A JP H04170581A JP 2296856 A JP2296856 A JP 2296856A JP 29685690 A JP29685690 A JP 29685690A JP H04170581 A JPH04170581 A JP H04170581A
Authority
JP
Japan
Prior art keywords
integrated circuit
display panel
circuit
voltage
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2296856A
Other languages
English (en)
Inventor
Shigeki Kameyama
亀山 茂樹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2296856A priority Critical patent/JPH04170581A/ja
Publication of JPH04170581A publication Critical patent/JPH04170581A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の概要〕 FDPなどの大型ドツトマトリクス表示パネルの駆動装
置に関し、 駆動回路の高集積化を実現することを目的とし、複数の
X側電極および複数のY側電極を持つ大型ドツトマトリ
クス表示パネルの駆動回路において、第1、第2のMO
Sトランジスタを直列にして電源端子間に接続し、その
直列接続点を出力端とした回路要素を複数個形成してな
る集積回路と、高圧パルスの発振回路を用い、該集積回
路の複数個の回路要素の出力端を前記表示パネルのY側
の各電極へ接続し、また他の集積回路の複数個の回路要
素の出力端を前記表示パネルのY側の各電極へ接続し、
Y側の集積回路の電源端子に高圧パルス発振回路の出力
端を接続し、またY側の集積回路の電源端子に他の高圧
パルス発振回路の出力端を接続し、各集積回路のトラン
ジスタのゲートへ、第1、第2のトランジスタではオン
、オフが逆になる制御信号を印加するように構成する。
〔産業上の利用分野〕
本発明は、FDPなどの大型ドツトマトリクス表示パネ
ルの駆動装置に関する。
FDP (プラズマ デイスプレィ パネル)はCRT
 (陰極線管)と比べて遥かに薄型、またCRTやLC
D (液晶表示装置)に比べて大型化容易という特徴が
あるので、公衆表示に好適であり、この場合は相当に大
型のものが要求される。
〔従来の技術〕
FDPは大別すればメモリタイプとリフレッシュタイプ
になり、前者にキャラクタパネル、グラフィックパネル
が、後者にニューメリックパネル、アルファニューメリ
ンクパネル、カスタムパターンパネルがある。
メモリタイプのFDPは列電極と行電極、これらの間の
放電空間、誘電体層などからなり、行、列電極に電圧を
印加すると放電空間のガスがイオン化されて放電電流が
流れ、電極を覆っている誘電体表面に荷電粒子(壁電荷
)が溜まる。この壁電荷で放電は停止し、そして行1列
電極に逆極性で電圧を印加すると、壁電荷の存在で初回
より低い電圧で放電を開始する。以下この繰り返しであ
り、放電時に発光する。
第4図に行/列電極へ印加する電圧などの波形を示す。
X、Yが該電圧で、電極間電圧はY−Xである。Vsは
維持電圧、Vwは書込み電圧で、例えば前者は90V、
後者は150■である。電極間にVw=150Vがか\
ると放電電流iが流れ、発光すると共に壁電荷が発生す
る。Eは消去パルスで、電圧はVsであるがパルス幅が
狭く、この場合放電は生じるが、前の壁電荷が消滅する
だけで新たな壁電荷の発生はない。この状態では、維持
電圧Vsが加わっても放電はしない。
この行、列電極の駆動回路例を第3図に示す。
トランジスタQ、オン、Q2オフでX側の電極にVs=
90Vが加わり、またトランジスタQ3オン、Q4オフ
でY側の電極にVw=150Vが加わる。
リフレッシュタイプのPDPでは行、列電極は桁電極、
セグメント電極などと呼ばれ、これらに加わる電圧の波
形は第5図の(1)(2)、電極間(放電空間)に加わ
る電圧の波形は同図(3)の如くである。
電極に加わる電圧は高周波パルスで、指駆動電圧はD 
I−D Hの順で発生し、その繰り返しになる。
また、セグメント駆動電圧はデータのある所に加わる。
放電空間に加わる電圧はD1〜DNと8〜gの和、図示
の例はり、とCの和である。この振幅の大きい所で書込
み、零振幅の所は非表示である。
このような電圧波形を作るには、例えばDC/ACつま
りインバータで第C図の高周波矩形波(連続波)を作り
、これをトランジスタでスイッチングすればよい。
〔発明が解決しようとする課題〕
大型ドツトマトリクス表示パネルを駆動するパネル駆動
波形及び回路構成は上述の如くであるが、回路素子には
高耐圧の高速スイッチング素子が必要のため、従来はデ
ィスクリート部品で構成している。
しかし、最近は公衆表示用などのため大型化が要求され
、表示容量が増えて多数の表示電極を駆動する必要が出
ているので、その対策が望まれる。
本発明はか−る点に鑑みてなされたもので、駆動回路の
高集積化を実現することを目的とするものである。
〔課題を解決するための手段〕
第1図に示すように本発明では、表示パネルのX側電極
の駆動に集積回路10を用い、また同Y側電極の駆動に
集積回路20を用いる。これらの集積回路は同じ構成で
あり、図示のようにMO3FETQ、、Qbを直列にし
て電源端子間に接続し、これらのトランジスタの直列接
続点を出力端とした回路要素を複数個例えば64個備え
る。
従って1個の集積回路lOで表示パネルの64個のX側
電極に対応できる。
駆動電源としては高周波発振回路を用い、このX測用1
2の出力端を集積回路10の電源端子V sxに接続し
、またY測用22の出力端を集積回路20の電源端子V
syに接続する。
集積回路の回路要素のトランジスタQ、、Qbのゲート
へは制御信号を印加するが、これはX側ではデータ側選
択制御信号、Y側ではスキャン側選択制御信号である。
〔作用] この駆動回路では、高圧発振回路12.22は第5図の
高周波矩形波パルスを発生する。制御信号14によりト
ランジスタQ1がオン、Q、がオフであると表示パネル
のX側電極に高周波矩形波パルス電圧■sX(端子とそ
の電圧には同じ符号を用いる)が加わり、逆にトランジ
スタQ1がオフ、Q、がオンならyx!J電極へはグラ
ンド電位が加わる。表示パネルのY側の電極についても
同様である。この結果、X、Y電極間には第5図(3)
の如き電圧が加わる。
集積回路内のDは過電圧防止用の保護ダイオード、B、
、BbはトランジスタQ、、Q、駆動用のバッファであ
る。またLC共振回路16は発振周波数の安定化用であ
る。
この第1図によれば、1個の集積回路で多数の、本例で
は64個の電極に対応でき、各電極の駆動に個別部品を
用いる場合より大幅な小型化が図れる。
また電極駆動トランジスタにMOS  FETを使用し
ているので、並列駆動が可能であり、従って電極電流が
大きい場合は集積回路10.20内のトランジスタQ、
、Q、を必要数並列接続してこれに対応することができ
る。高耐圧の点は、集積回路のMOS)ランジスタでも
前記Vs、Vw程度のものは可能である。
トランジスタQつ、Qbはプッシュプル動作で、一方が
オンなら他方はオフである。Qb、1つだけでも電極駆
動波形を作ることができるが、この場合はQ、は抵抗に
する必要がある。しかし抵抗では電力損失や発熱がある
。本回路ではそのようなことはなく、この点でもIC化
に適している。
〔実施例〕
第2図に高圧発振回路の回路例を示す。Tはトランス、
Q、、Q、はトランジスタ、■0は直流入力電圧、Vs
は高圧高周波出力電圧である。トランジスタQ、はトラ
ンスTの1次巻線等を介して直流電源に接続され、ベー
ス制御信号によりオン、オフして該1次巻線の電流を断
続し、トランスの2次巻線に高周波電圧Vsを発生する
抵抗R+、RzはトランジスタQ5のベースバイアスを
与え、抵抗R3とコンデンサCIはトランスの2次巻線
とQ、のベースとの間に接続され、該ベースに上記制御
信号を与える。
トランスTの2次巻線は一端がVs、他端がグランドG
NDに接続され、そして中間タップとグランドのダイオ
ードD+、抵抗Ra 、 Rs 、可変抵抗VRなどが
接続される。トランジスタQ6はQ5のベースとD+ 
のアノードとの間に接続され、可変抵抗VRの出力電圧
を受けて導通度を変える。
これは出力電圧Vsの振幅を一定化する。
トランスTの2次巻線には、ダイオードD2.D3、コ
ンデンサCI、抵抗R7の回路も接続される。またグラ
ンドGNDにはゼナーダイオードZD、、ZD、も接続
され、これは直流クランプ電位DCLPを与える。
集積回路10の実施例は第1図のそれと同様で、唯、ト
ランジスタQ、、Qbの直列回路が多数あり、これらの
回路要素の出力端も同数ある。電源端子y sxは全回
路要素に共通であり、トランジスタQ1、Q、のゲート
駆動用のバッファB−,Bb及びその入力信号端子は回
路要素数だけある。
〔発明の効果〕
以上説明したように本発明によれば、多数の表示電極に
対応でき、小型、低消費電力の、大型ドツトマトリクス
表示パネルの駆動回路を提供することができる。
【図面の簡単な説明】
第1図は本発明の駆動回路の回路図、 第2図は第1図の一部の実施例を示す回路図、第3図は
従来例を示す回路図、 第4図はメモリタイプPDPの駆動波形図、第5図はリ
フレッシュタイプFDPの駆動波形図である。 第1図で10.20は集積回路、Q、、QbはMOSト
ランジスタ、V SX+  ¥Syは電源端子、12゜
22は高圧発振回路である。

Claims (1)

  1. 【特許請求の範囲】 1、複数のX側電極および複数のY側電極を持つ大型ド
    ットマトリクス表示パネルの駆動回路において、 第1、第2のMOSトランジスタ(Q_a、Q_b)を
    直列にして電源端子間に接続し、その直列接続点を出力
    端とした回路要素を複数個形成してなる集積回路(10
    、20)と、高圧パルスの発振回路(12、22)を用
    い、 該集積回路の複数個の回路要素の出力端を前記表示パネ
    ルのX側の各電極へ接続し、また他の集積回路の複数個
    の回路要素の出力端を前記表示パネルのY側の各電極へ
    接続し、 X側の集積回路の電源端子に高圧パルス発振回路の出力
    端を接続し、またY側の集積回路の電源端子に他の高圧
    パルス発振回路の出力端を接続し、各集積回路のトラン
    ジスタのゲートへ、第1、第2のトランジスタではオン
    、オフが逆になる制御信号を印加するようにしてなるこ
    とを特徴とするドットマトリクス表示パネルの駆動回路
JP2296856A 1990-11-01 1990-11-01 ドットマトリクス表示パネルの駆動回路 Pending JPH04170581A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2296856A JPH04170581A (ja) 1990-11-01 1990-11-01 ドットマトリクス表示パネルの駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2296856A JPH04170581A (ja) 1990-11-01 1990-11-01 ドットマトリクス表示パネルの駆動回路

Publications (1)

Publication Number Publication Date
JPH04170581A true JPH04170581A (ja) 1992-06-18

Family

ID=17839049

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2296856A Pending JPH04170581A (ja) 1990-11-01 1990-11-01 ドットマトリクス表示パネルの駆動回路

Country Status (1)

Country Link
JP (1) JPH04170581A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5656893A (en) * 1994-04-28 1997-08-12 Matsushita Electric Industrial Co., Ltd. Gas discharge display apparatus
US5969478A (en) * 1994-04-28 1999-10-19 Matsushita Electronics Corporation Gas discharge display apparatus and method for driving the same

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5656893A (en) * 1994-04-28 1997-08-12 Matsushita Electric Industrial Co., Ltd. Gas discharge display apparatus
US5969478A (en) * 1994-04-28 1999-10-19 Matsushita Electronics Corporation Gas discharge display apparatus and method for driving the same
US6072279A (en) * 1994-04-28 2000-06-06 Matsushita Electronics Corporation Gas discharge display apparatus and method for driving the same
US6118220A (en) * 1994-04-28 2000-09-12 Matsushita Electronics Corporation Gas discharge display apparatus and method for driving the same
US6150766A (en) * 1994-04-28 2000-11-21 Matsushita Electric Industrial Co., Ltd. Gas discharge display apparatus and method for driving the same

Similar Documents

Publication Publication Date Title
US6686912B1 (en) Driving apparatus and method, plasma display apparatus, and power supply circuit for plasma display panel
KR100224119B1 (ko) 평면표시용 구동장치
KR100860688B1 (ko) 플라즈마 디스플레이 패널의 전극 구동 회로 및 플라즈마 디스플레이 장치
US7002535B2 (en) Display apparatus
US20020175883A1 (en) Plasma display apparatus
KR20030065286A (ko) 디스플레이 패널 구동 회로 및 플라즈마 디스플레이
JPH1185093A (ja) 表示パネル駆動装置
JP2000194316A (ja) プラズマディスプレイパネル装置
WO2003090196A1 (en) Driver circuit for a plasma display panel
KR100502905B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100363515B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치
JP2642956B2 (ja) プラズマディスプレイパネル駆動方法及びその回路
EP0726558A1 (en) A circuit for driving a thin film transistor liquid crystal display
JPH04170581A (ja) ドットマトリクス表示パネルの駆動回路
KR100390886B1 (ko) 교류형 플라즈마 디스플레이 패널의 구동회로
JP2715939B2 (ja) 表示パネルの駆動回路
KR100430089B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100261012B1 (ko) 복수의 소정 전압으로부터 용량성 소자 및 스위치를 사용하여일정 전압을 발생하는 회로 및 이 회로를 이용한 액정 표시 장치
KR200146987Y1 (ko) 교류형 플라즈마 디스플레이의 구동장치
KR100381267B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 그의 구동방법
KR100658639B1 (ko) 플라즈마 표시 장치 및 게이트 구동 장치와 구동 방법
KR20020029490A (ko) 플라즈마 표시패널의 구동방법
JPS6311680B2 (ja)
US20080278413A1 (en) Plasma display apparatus
KR20000051478A (ko) 플라즈마 디스플레이 패널의 구동ic