JPS5917640A - 割込み応答方法 - Google Patents

割込み応答方法

Info

Publication number
JPS5917640A
JPS5917640A JP12791582A JP12791582A JPS5917640A JP S5917640 A JPS5917640 A JP S5917640A JP 12791582 A JP12791582 A JP 12791582A JP 12791582 A JP12791582 A JP 12791582A JP S5917640 A JPS5917640 A JP S5917640A
Authority
JP
Japan
Prior art keywords
register
program
interrupt
contents
program number
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12791582A
Other languages
English (en)
Other versions
JPH0310132B2 (ja
Inventor
Yoshio Nakano
中埜 善夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP12791582A priority Critical patent/JPS5917640A/ja
Publication of JPS5917640A publication Critical patent/JPS5917640A/ja
Publication of JPH0310132B2 publication Critical patent/JPH0310132B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は計算機システムにおける割込み要求発生時に処
理プログラムを切換える割込み応答方法に関するもので
ある。
従来例の構成とその問題点 時分割多重プログラミングの従来例を第1図に示す。時
分割処理を行うtコめに、中央処理装置(1)に対して
タイマ部(2)より一定時間ごとiこ割込みをかけ、割
込み応答時に中央処理装置(1)内のレジスタを記憶装
置(3)に退避し、オペレーティング・システム〔以下
、O8と称す〕にプログラム制御を移し、タスクの切換
えを行っている。したがって、実時間性を持たせようと
すると割込み頻度を上げる必要があるので、レジスタの
退避・復帰の頻度が増えるととも1こO8のオーバーヘ
ッドが増加するため1こ中央処理装置の処理能力の低下
を伴っている。
発明の目的 本発明は上記従来の欠点を解消するもので、割込み応答
時のレジスタの退避・復帰を中央演算処理装置内部間で
のデータ転送だけで可能にし、タスク切換えもO8に依
らず中央処理装置内のプログラム管理レジスタおよび割
込み制御部によってハード的に行うことにより中央演算
処理装置1こ負担ヲかけずに、時分割多重プログラミン
グを可能とすることを目的とする。
発明の構成 上記目的を達成するため、本発明の割込み応答方法は、
中央演算処理装置内に、現行プログラム実行用のレジス
タ群と、この該現行プログラム実行用のレジスタ群を退
避させるためのN組のレジスタファイルと、現行プログ
ラム:&号がi(0≦1<N)である時に現行プログラ
ム番号iを記憶するレジスタとを収容し、割込み要求受
付時(こ前記現行プログラム実行用のレジスタ群を前記
レジスタファイルのプログラム番号口こ対応する領域に
退避し、前記レジスタファイルのプログラム番号j(0
≦j<N)に対応する領域を前記現行プログラム実行用
のレジスタ群に移しプログラム番号jのものを実行する
構成である。
実施例の説明 以下本発明の具併的な一実施例を第2因暑こ基づいて説
明する。(lu It中央演算処理装置で、この中央演
算処理装置(ロ)内には、現行プログラム実行用レジス
タ群@と、このレジスタ群@を退避格納するN組のレジ
スタファイル輪と、N個のプログラム管理レジスタα◆
と、現行プログラム番号記憶レジスタ(至)と、割込み
制御部0句とが収容されている。
αηは割込み要求源としてのタイマ部である。なお、前
記割込み制御部01内には割込計数レジスタ(ト)が設
けられている。また、N組のレジスタファイル(6)お
よびN個のプログラム管理レジスタα彎はプログラム番
号i(0,4i<N)に対応して構成されている。
いま、プログラム番号iのものが起動されたとすると、
その時、現行プログラム番号記憶レジスタ(至)にはi
が格APiされており、割込み計数レジスタ(至)1こ
(まプログラム番号iに対応するプログラム管理レジス
タQ4の内容量iが格納されている。この状態でプログ
ラム番号iのものが実行される。タイマ部α9より割込
み要求が生じtコ時、割込み要求$6((IQを介して
割込み制御部06)に信相が送られ割込み計数レジスタ
(至)の内容は11」だけ減ぜられる。
その結果、割込み計数レジスタ(至)の内容が「0」に
なったのでなければ割込み制御部QIはプログラム実行
の中断を促すような処理はしない、幾度かのタイマ部α
ηよりの割込み要求発生後、割込み計数レジスタ(至)
の内容が「0」になつtこ時、割込み制卸部θ時は以下
に示す処理を実行する。
■現行プログラム実行用レジスタ群(ロ)の内容をレジ
スタ退避領域に)のvI配現行プログラム番号記憶レジ
スタ(1(9(今の場合はi〕に対応する領域に格納す
る。
■プログラム番号記憶レジスタに)の内容を「1」加算
し、更新されtこプログラム番号記憶レジスタに)の円
をに対応するプログラム実行号jのもののプログラム管
理レジスタα◆の内容mlを割込み計数レジスタ(至)
に格納する。
■更新された割込み計数レジスタOalの内6m1が「
0」であれば、「0」でないものが格納されるまで前記
■の処理をくり返す。
■レジスタ退避領域時のうち、プログラム番号記憶レジ
スタ(至)の内奏に対応する領域の内容をプログラム実
行用レジスタ[041ζ格納し、プログラム番号jを起
動させる。
このようにプログラムの切換えをハードウェアによって
高速に行なうとともに、プログラム管理レジスタo4の
内容をプログラム番号ごとに設定することにより、プロ
グラム番号ごとに中央演算処理装置0υの使用度を変え
ることができる。なお、プログラム管理レジスタα→の
内容の変更およびレジスタ退避領域q4へのデータの初
期設定は上位プログラムの実行によつ0行うものとする
上記実施例において割込み装求源Bタイマ部αηとし、
次に実行するプログラム番号]よプログラムで作ってお
いて処理しjこが、割込み要求源はこれに限定されるも
のでなく次に実行するプログラム番号を与えるよう構成
したものであってもよ(、この場合1こは上記実施例の
場合lこ比べて処理時間の短縮がはかれる。
上記実施例において、実行プログラム番号の切換えをj
−i+1としtこが、これに限定されるものではなく、
例えばj=i+2などとすることもできる。
発明の詳細 な説明しtこように本発明の割込み応答方法は、時分割
多重処理系などにおけるタスクの切換えをO8などのソ
フトウェアの助けを借りずにハードウェアで高速に行な
え、実時間性を求めてタスク切換え頻度を上げても、中
央演算処理装置に負担をかけないものである。
【図面の簡単な説明】
第1図は従来の時分割多重処理系の構成図、第2図(ま
本発明による時分割多重処理にわける割込みル6答方法
の具体的な一実施例の構成図である。 Q〃・・・中央演算処理装置、に)・・・プログラム実
行用レジスタ群、に)・・・レジスタファイル、0<−
・プログラム管理レジスタ、0印・・・現行プログラム
番号記憶レジスタ、(ト)・・・割込み制輝部、0η・
・・タイマ部〔割込み要求源〕、(至)・・・割込み計
数レジスタ、0・・・・割込み要求!!、。 代理人   森 本 義 弘

Claims (1)

  1. 【特許請求の範囲】 1、 中央演算処理装賑内に、現行プログラム実行用の
    レジスタ群と、この現行プログラム実行用のレジスタ群
    を退避させるためのN組のレジスタファイルと、現行プ
    ログラム番号がi(0≦i<N)である時に現行プログ
    ラム番号iを記憶するレジスタとを収容し、割込み要求
    受付時lこ前記現行プログラム実行用のレジスタ群を前
    記レジスタファイルのプログラム番号目こ対応する領域
    に退避し、前記レジスタファイルのプログラム番号j 
    (0≦j <N)に対応する領域を前記現行プログラム
    実行用のレジスタ群に移しプログラム番号jのものを実
    行する割込み応答方法。 2、 j=f+1(i=N−1の時はj=0)lこする
    ことを特徴とする特許請求の範囲第1項記載の割込み応
    答方法。 8、現行プログラム実行用のレジスタ群を退避させるレ
    ジスタファイルに各プログラム番号に対応する退避領域
    ごとに付加情報を設け、この付加情報の内容量が0であ
    るプログラムは無効プログラムとして除外しm≠0のプ
    リグラムのみ実行し、現行プログラム番号がiである時
    プログラム番号iに対応する付加情報の内容がm+(m
    +≠0)であれば叫同割込みが発生しtこ後に割込みを
    受は付けることを特徴とする特許請求の範囲第2項記載
    の割込み応答方法。 4、割込み受は付は時に割込み要求源より次に実行する
    プログラム番号jを与えることを特徴とする特許請求の
    範囲第1項記載の割込み応答方法。
JP12791582A 1982-07-21 1982-07-21 割込み応答方法 Granted JPS5917640A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12791582A JPS5917640A (ja) 1982-07-21 1982-07-21 割込み応答方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12791582A JPS5917640A (ja) 1982-07-21 1982-07-21 割込み応答方法

Publications (2)

Publication Number Publication Date
JPS5917640A true JPS5917640A (ja) 1984-01-28
JPH0310132B2 JPH0310132B2 (ja) 1991-02-13

Family

ID=14971784

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12791582A Granted JPS5917640A (ja) 1982-07-21 1982-07-21 割込み応答方法

Country Status (1)

Country Link
JP (1) JPS5917640A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701502A (en) * 1989-05-17 1997-12-23 International Business Machines Corporation Isolating a central processing unit from the operating system controlling said unit and its associated hardware for interaction of the unit with data handling apparatus alien to the operating system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701502A (en) * 1989-05-17 1997-12-23 International Business Machines Corporation Isolating a central processing unit from the operating system controlling said unit and its associated hardware for interaction of the unit with data handling apparatus alien to the operating system

Also Published As

Publication number Publication date
JPH0310132B2 (ja) 1991-02-13

Similar Documents

Publication Publication Date Title
JPS5917640A (ja) 割込み応答方法
JPS6159539A (ja) サブプロセツサのレジスタ退避/復帰方式
JPS6097440A (ja) 仮想多重プロセツサ装置
JPH0219494B2 (ja)
JPH0333954A (ja) 情報処理装置
JPH09134292A (ja) 割り込み制御方法
JPS63118949A (ja) 情報処理装置
JPS61166631A (ja) マイクロプログラム制御処理方法
JPH05158710A (ja) タイマ管理方式
JPS6273335A (ja) スタツク管理方式
JPH02245828A (ja) 実行中ジョブの凍結・再開装置
JPH04155532A (ja) タスク切替方式
JPS6353650A (ja) 計算機
JPH03182945A (ja) 主記憶内データ転送方式
JPH03141435A (ja) プロセス切り換え方式
JPH0296833A (ja) 異機種ジョブ制御方式
JPH04195540A (ja) 割り込み処理方式
JPH0426744B2 (ja)
JPH0782443B2 (ja) オペレ−テイングシステムのタスク管理方法
JPS63201730A (ja) ソフトウエアスタツク制御方法
JPS58142451A (ja) 割込制御方式
JPH03116335A (ja) 非特権cpuから特権cpuヘの乗り移り方式
JPH03211687A (ja) データ転送回路
JPS63305429A (ja) マイクロプロセッサの割込み方式
JPH02197948A (ja) ファイル転送方式