JP4939750B2 - 化合物半導体スイッチ回路装置 - Google Patents

化合物半導体スイッチ回路装置 Download PDF

Info

Publication number
JP4939750B2
JP4939750B2 JP2004371833A JP2004371833A JP4939750B2 JP 4939750 B2 JP4939750 B2 JP 4939750B2 JP 2004371833 A JP2004371833 A JP 2004371833A JP 2004371833 A JP2004371833 A JP 2004371833A JP 4939750 B2 JP4939750 B2 JP 4939750B2
Authority
JP
Japan
Prior art keywords
layer
region
pad
fet
circuit device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004371833A
Other languages
English (en)
Other versions
JP2006179708A (ja
Inventor
哲郎 浅野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
On Semiconductor Trading Ltd
Original Assignee
On Semiconductor Trading Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by On Semiconductor Trading Ltd filed Critical On Semiconductor Trading Ltd
Priority to JP2004371833A priority Critical patent/JP4939750B2/ja
Priority to TW094135638A priority patent/TWI300599B/zh
Priority to KR1020050124647A priority patent/KR100725574B1/ko
Priority to CN2005101361826A priority patent/CN1794584B/zh
Priority to US11/314,101 priority patent/US7538394B2/en
Publication of JP2006179708A publication Critical patent/JP2006179708A/ja
Application granted granted Critical
Publication of JP4939750B2 publication Critical patent/JP4939750B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8252Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using III-V technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0605Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits made of compound material, e.g. AIIIBV
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7782Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET
    • H01L29/7783Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material
    • H01L29/7785Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material with more than one donor layer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

本発明は、化合物半導体スイッチ回路装置に係り、特にアイソレーションを増大した化合物半導体スイッチ回路装置に関する。
携帯電話等の移動体用通信機器では、GHz帯のマイクロ波を使用している場合が多く、アンテナの切換回路や送受信の切換回路などに、これらの高周波信号を切り替えるためのスイッチ素子が用いられることが多い。その素子としては、高周波を扱うことからガリウム・砒素(GaAs)を用いた電界効果トランジスタ(以下FETという)を使用する事が多く、これに伴って前記スイッチ回路自体を集積化したモノリシックマイクロ波集積回路(MMIC)の開発が進められている。
また、図15の如く、化合物半導体装置において静電破壊電圧を大幅に向上するため、被保護素子の2端子間にn+/i/n+構造の保護素子200を接続した技術も知られている。
図は、GaAs FETを用いたSPDT(Single Pole Double Throw)と呼ばれる化合物半導体スイッチ回路装置である。
第1FETであるFET1と第2FETであるFET2のソース(又はドレイン)が共通入力端子INに接続され、各FET1、FET2のゲートがコントロール抵抗R1、R2を介して第1制御端子Ctl1、第2制御端子Ctl2に接続され、そして各FETのドレイン(又はソース)が第1出力端子OUT1、第2出力端子OUT2に接続されたものである。第1と第2の制御端子Ctl1、Ctl2に印加される制御信号は相補信号であり、Hレベルの信号が印加された側のFETがONして、共通入力端子INに入力された高周波アナログ信号をどちらか一方の出力端子に伝達するようになっている。
共通入力端子IN、第1および第2出力端子OUT1、OUT2、第1および第2制御端子Ctl1、Ctl2となるパッドI、O1、O2、C1、C2は、基板の周辺でFET1およびFET2の周囲に設けられている。
FET1のソース電極315およびドレイン電極316は櫛歯をかみ合わせた状態で配置され、ソース電極315およびドレイン電極316間にゲート電極317が配置される。
各パッド330周辺には、アイソレーション向上のため周辺不純物領域350が設けられる。そして不純物領域であるコントロール抵抗R1およびR2を共通入力端子パッドI、第1および第2出力端子パッドO1、O2に近接して配置する。これによりn+/i/n+構造の保護素子200を入力端子IN−第1制御端子Ctl1(第2制御端子Ctl2)間、第1出力端子OUT1(第2出力端子OUT2)−第1制御端子Ctl1(第2制御端子Ctl2)間に接続し、静電気を放電するものである(例えば特許文献1参照。)。
特開2004−103786号公報
図16には図15の回路図を示し、図17には図15のスイッチMMICの動作時の概要図を示す。
図15のごとく、第1制御端子パッドC1とFET1、および第2制御端子パッドC2とFET2をそれぞれ接続するコントロール抵抗R1、R2はチップ上で延在され、入力端子パッドI、第1出力端子パッドO1、第2出力端子パッドO2に近接して配置される。
共通入力端子IN―第1制御端子Ctl1(第2制御端子Ctl2)間に印加される静電気エネルギーは、これらの端子となるパッドの直近で放電することが効果的である。従って、保護素子200はパッドの近傍に接続することが望ましい。
各パッドの周辺にはアイソレーション向上のため周辺不純物領域350が配置されている。また、第1および第2制御端子パッドC1、C2とFET1、FET2の各ゲート電極は不純物のイオン注入領域である接続手段によりそれぞれ接続される。この接続手段は、不純物領域により構成され、所定の抵抗値を有する抵抗(コントロール抵抗)R1(R2)であり、高周波信号がゲート電極から高周波的にGND電位である制御端子に漏れることを防止している。
そこで、コントロール抵抗R1(R2)を共通入力端子パッドIに沿って4μmの離間距離で近接して配置する。コントロール抵抗R1(R2)は、2KΩの抵抗R11(R21)と、4KΩの抵抗R12(R22)などにより構成される。これにより、コントロール抵抗R1(R2)および周辺不純物領域350と、その間の絶縁領域(GaAs基板)で構成される保護素子200bが共通入力端子IN−第1制御端子Ctl1(第2制御端子Ctl2)間に接続されたことになる。これにより、上記のパターンは、静電破壊電圧を大幅に向上させることができる。
また、コントロール抵抗R1(R2)を第1出力端子パッドO1(第2出力端子パッドO2も同様)に沿って、4μmの離間距離で近接して配置する。
これにより、コントロール抵抗R1(R2)および周辺不純物領域350と、その間の絶縁領域(GaAs基板)で構成される保護素子200aが第1出力端子OUT1(第2出力端子OUT2)−第1制御端子Ctl1(第2制御端子Ctl2)間に接続されたことになる。これにより、上記のパターンは、静電破壊電圧の最低値を大幅に向上させることができる。
しかし、共通入力端子パッドIおよび第1出力端子パッドO1(第2出力端子パッドO2)に近接してコントロール抵抗R1(R2)を配置すると、アイソレーションが悪化する問題があった。
図17は、スイッチMMICの動作時の概要を示す図である。スイッチMMICは図15と同様であるが、図17(A)および図17(B)は保護素子200を接続しない状態、すなわちコントロール抵抗R1を各パッドに近接させずに配置した場合の図であり、図17(C)が図15の如く保護素子200を接続した場合の図である。尚FET1とFET2は対称に配置されており構成は同様であるので、以下FET1側について説明する。
図17(A)は、共通入力端子IN−第1出力端子OUT1間、すなわちFET1側がオフ状態の場合のFET1の断面概要図である。また、図17(A)は図15のp−p線断面図に該当するが、動作の状態を説明する概要図であるため、図15のFETの構造とは完全には一致していない。
図15に示すFETの領域の基板表面には不純物の注入領域であるチャネル層312が設けられる。チャネル層312表面には例えば共通入力端子IN側となるソース電極315と、第1出力端子OUT1側となるドレイン電極316が配置され、その間にゲート電極317が設けられチャネル層312の一部とショットキ接合を形成する。
そして、FET1のオフ時にはゲート電極317下方のチャネル層312に図の如く空乏層500が広がり、チャネル層312の底部に達してピンチオフする。これにより、チャネル層312は遮断される。すなわち保護素子200が接続されていない場合には、FET1以外に、共通入力端子IN側となるソース電極315から入力された高周波アナログ信号が第1出力端子OUT1側となるドレイン電極316に伝搬する経路は無い。
スイッチMMICにおいてはオフ側のFET(FET1)の各端子間における信号の漏れを防止する必要がある。そのためには図17(A)のごとく空乏層500により十分にチャネル層312を遮断し、アイソレーションを向上させることが望ましい。
図17(B)は図17(A)の等価回路図である。空乏層500は容量成分を持ち、オフ状態のFET1はゲート端子G−ソース端子S間およびゲート端子G−ドレイン端子D間の容量が直列接続した状態である。そして、2つの容量の合成容量によって、アイソレーションの値が決定される。
図17(C)は、図15のチップのパターン図におけるコントロール抵抗R1の概念図である。
図15のチップのパターン図ではコントロール抵抗R1が共通入力端子パッドI、第1出力端子パッドO1の近傍を通過することによりそれぞれ保護素子200b、保護素子200aが形成される。
そして保護素子200a−FET1のゲート端子G間、保護素子200a−保護素子200b間にそれぞれ2KΩの抵抗R11、4KΩの抵抗R12が接続したことになる。つまり、いずれも5KΩ以下の抵抗値となる。
これにより第1出力端子パッドO1側の保護素子200aとゲート端子G(ゲート電極317)間に相当する2KΩの抵抗R11と、保護素子200aの寄生容量とにより、FET1のドレイン端子D−ゲート端子G間に高周波信号のパスp1が発生してしまう。このパスp1において高周波信号が漏れるため、アイソレーションが劣化してしまう問題がある。
また、第1出力端子パッドO1側の保護素子200aと共通入力端子パッドI側の保護素子200bの間に相当するR12の抵抗値も4KΩで、5KΩ以下となる。従ってFET1のドレイン端子D−ソース端子S間(第1出力端子パッドO1−共通入力端子パッドI)間において、4KΩの抵抗R12と保護素子200a、200bの寄生容量とにより、高周波信号のパスp2が発生してしまう。このパスp2において高周波信号が漏れるため、更にアイソレーションが劣化してしまう問題がある。
本発明は上述した諸々の事情に鑑み成されたもので、化合物半導体基板にチャネル層、ゲート電極、ソース領域およびドレイン領域を設けた複数のスイッチング素子と、前記複数のスイッチング素子の前記ソース領域または前記ドレイン領域に共通で接続する共通入力端子パッドと、前記複数のスイッチング素子の前記ドレイン領域または前記ソース領域にそれぞれ接続する複数の出力端子パッドと、前記複数のスイッチング素子の前記ゲート電極にそれぞれ接続する複数の制御端子パッドと、前記複数の制御端子パッドから、前記共通入力端子パッドの近傍および前記複数の制御端子パッドに対応する前記複数の出力端子パッドの近傍を経由し、前記複数の制御端子パッドに対応する前記複数のスイッチング素子にそれぞれ達する複数の接続手段と、を具備する化合物半導体スイッチ回路装置であって、前記複数の接続手段のうち少なくとも1つの接続手段は経路上に、第1不純物領域および第2不純物領域間に絶縁領域を配置した第1保護素子および第2保護素子が接続し、前記第1保護素子は、前記1つの接続手段が接続する制御端子パッドと該パッドに対応する出力端子パッド間に接続され、前記第2保護素子は、前記制御端子パッドと前記共通入力端子パッド間に接続され、前記1つの接続手段は、前記チャネル層と同等のシート抵抗の高抵抗体と前記ソース領域または前記ドレイン領域と同等のシート抵抗の低抵抗体からなり、前記1つの接続手段が接続する前記スイッチング素子と前記第1保護素子の接続点との間、および前記第1保護素子と前記第2保護素子との接続点の間にそれぞれ高抵抗体が直列に接続されることにより解決するものである。
本発明に依れば以下の効果が得られる。
第1に、共通入力端子パッドおよび出力端子パッドの少なくとも一方に保護素子が接続するスイッチMMICにおいて、保護素子が接続する接続手段(コントロール抵抗)に、5KΩ以上の高抵抗体(高シート抵抗不純物領域による抵抗)を接続する。高抵抗体は、保護素子とスイッチング素子間に接続する。
高抵抗体は、スイッチング素子とスイッチング素子に直近の保護素子間に接続する。例えば制御端子パッドから共通入力端子パッドに近接し、その後出力端子パッドに近接してスイッチング素子に至るコントロール抵抗上において、出力端子パッド側の保護素子とゲート電極間に接続する。これによりスイッチMMICを構成するFETのドレイン端子D−ゲート端子G間における高周波信号のパスの発生を防止できる。つまり、このパスにより高周波信号が漏れることがないため、アイソレーションを劣化させることなく、出力端子−制御端子間の静電破壊電圧を向上できる。
また、隣り合う保護素子間に高抵抗体を接続することにより、FETのドレイン端子D−ソース端子S間(出力端子パッド−共通入力端子パッド間)における高周波信号のパスの発生を防止できる。つまり、このパスにより高周波信号が漏れることがないため、アイソレーションを劣化させることなく、入力端子−制御端子間の静電破壊電圧を向上できる。
第2に、イオン注入により動作領域を形成したFETの場合高抵抗体は注入領域であり、例えばチャネル層と同程度のピーク濃度を持つ不純物領域であり、チャネル層と同一工程で形成できる。低抵抗体は動作領域のソース領域またはドレイン領域と同一工程で形成できる。従って動作領域のイオン注入パターンの変更のみで実施できる。
第3に、HEMTの場合高抵抗体は、キャップ層を除去したリセス部を設けることによりキャップ層より下層の半導体層を露出させた領域である。不純物濃度の高いキャップ層を除去することにより、高抵抗体となる領域においてはシート抵抗の高いチャネル層が主な電流経路となる。チャネル層は、キャップ層より数倍シート抵抗が高いため、キャップ層を含んだ抵抗層とした場合よりも短い距離で同じ抵抗値を得られる。従って、チップ内で抵抗を引き回す距離を数分の一にでき、高い抵抗を接続する場合においてチップ面積の増大を抑制できる。更に、キャップ層を除去するアライメントマーク形成工程においてリセス部を同時に形成できるので、特に新たに工程を追加することなく高抵抗体を形成できる。
第4に、障壁層上にInGaP層を設けることにより、InGaP層をエッチストップ層として使用でき、プロセスの安定性を高めることができる。
第5に、障壁層上にInGaP層を設け、リセス部底部に表面が安定したInGaP層を露出させることにより確実にその下のチャネル層を保護でき信頼性を高めることができる。
第6に、リセス部底部に障壁層が露出するようにキャップ層を除去することにより、確実にほとんどチャネル層のみが主な電流経路となる抵抗層を形成することができる。
また、障壁層上のエッチストップ層として使用するInGaP層に不純物がドーピングされている場合、このInGaP層をも除去しリセス部底部を障壁層とすることにより抵抗素子のシート抵抗を更に高めることができる。
図1から図14を参照し、本発明の実施の形態を詳細に説明する。
まず、図1から図5を参照し、本発明の第1の実施形態として2つのスイッチング素子によりSPDTスイッチ回路装置を構成した場合を例に説明する。
図1は、化合物半導体スイッチ回路装置を示す回路図である。2つのスイッチング素子であるFET(FET1、FET2)のソース電極(あるいはドレイン電極)が共通入力端子INに接続され、FET1およびFET2のゲート電極がそれぞれ第1接続手段および第2接続手段を介して、第1制御端子Ctl1、第2制御端子Ctl2に接続される。
そしてFET1およびFET2のドレイン電極(あるいはソース電極)が第1と第2の出力端子OUT1、OUT2に接続されたものである。第1と第2の制御端子Ctl1、Ctl2に印加される制御信号は相補信号であり、Hレベルの信号が印加された側のFETがONして、共通入力端子INに入力された高周波アナログ信号をどちらか一方の出力端子に伝達するようになっている。第1接続手段および第2接続手段は、それぞれ不純物領域により形成された第1コントロール抵抗CR1、第2コントロール抵抗CR2である。第1コントロール抵抗抵抗CR1、第2コントロール抵抗CR2は、交流接地となる制御端子Ctl1、Ctl2の直流電位に対してゲート電極を介して高周波信号が漏出することを防止する目的で配置されている。
尚、FETにおいてソース電極およびドレイン電極は等価であり以下いずれか一方を用いて説明するが、これらを入れ替えても同様である。
図2は、図1に示す化合物半導体スイッチ回路装置を集積化した化合物半導体チップの1例を示している。図2(A)は平面図であり、図2(B)は動作領域のa−a線断面図である。
図2(A)のごとくGaAs基板にスイッチを行う2つのFET(FET1、FET2)を配置する。また、共通入力端子IN、第1出力端子OUT1、第2出力端子OUT2、第1制御端子Ctl1、第2制御端子Ctl2となる各パッドI、O1、O2、C1、C2が基板の周辺に設けられている。
点線で示した第2層目の金属層は各FETのゲート電極形成時に同時に形成されるゲート金属層(例えばPt/Mo)20である。実線で示した第3層目の金属層は各素子の接続およびパッドの形成を行うパッド金属層(Ti/Pt/Au)30である。第1層目の金属層は、基板にオーミックに接続するオーミック金属層(AuGe/Ni/Au)であり、各FETのソース電極、ドレイン電極などを形成するが、図2(A)では、パッド金属層30と重なるために図示されていない。
FET1は一点鎖線で囲まれる動作領域100に形成される。尚、以下FET1側の第1制御端子パッドCtl1、第1コントロール抵抗CR1、第1出力端子パッドO1とFET2側の第2制御端子パッドCtl2、第2コントロール抵抗CR2、第2出力端子パッドO2はチップの中心に対して対称に配置されている。従って、以下FET1側について説明するがFET2側も同様である。
動作領域100は、GaAs基板11にn型不純物をイオン注入した一点鎖線で囲まれる長方形の領域であり、動作領域100内には高濃度のn型不純物領域でなるソース領域18およびドレイン領域19が選択的に形成されている(図2(B)参照)。
FET1は、下側から伸びる櫛歯状の3本の第3層目の金属層であるパッド金属層30が第1出力端子パッドO1に接続されるドレイン電極16(あるいはソース電極)であり、この下に第1層目の金属層であるオーミック金属層で形成されるドレイン電極(あるいはソース電極)がある。また上側から伸びる櫛歯状の3本のパッド金属層30が共通入力端子パッドIに接続されるソース電極15(あるいはドレイン電極)であり、この下にオーミック金属層で形成されるソース電極(あるいはドレイン電極)がある。
この両電極は櫛歯をかみ合わせた形状に配置され、その間に第2層目の金属層であるゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されて、動作領域100の一部とショットキー接合を形成している。なお、上側から伸びる真中の櫛歯のソース電極15(あるいはドレイン電極)はFET1とFET2とで共用して、チップの小型化に寄与している。
FET1のゲート電極17は、動作領域100外でゲート金属層20よりなるゲート配線120によって各櫛歯が束ねられる。そして第1コントロール抵抗CR1を介して第1制御端子パッドC1と接続する。
各FETのソース電極およびドレイン電極は、オーミック金属層10及びパッド金属層30の2層の電極構造である。2層目の第2ソース電極15および第2ドレイン電極16は、パッド金属層30により形成される。第2ソース電極15および第2ドレイン電極16は、動作領域100外でパッド金属層30よりなるパッド配線130により各櫛歯が束ねられる。
GaAs基板11にはn型のチャネル層12を設け、その両側にソース領域18およびドレイン領域19を形成する高濃度のn型の不純物拡散領域が設けられる。チャネル層12にはゲート電極17がショットキー接合する。またソース領域18およびドレイン領域19には、オーミック金属層10で形成されるソース電極13およびドレイン電極14が設けられる。更にこの上に前述したようにパッド金属層30で形成されるソース電極15およびドレイン電極16が設けられ、各素子の配線等を行っている(図2(B))。
各パッド周辺およびゲート配線120の周辺には、アイソレーション向上のため、高濃度の不純物領域である周辺不純物領域150が配置される。周辺不純物領域150は、各パッドと直流的に接続し、パッド下の全面(またはパッド周辺)に、パッドよりはみ出して設けられる。またパッドから5μm以下程度離間してその周辺に設けられ、半絶縁基板を介して直流的に接続してもよい。また、同様にゲート配線120にも周辺不純物領域150が直流的に接続する。
第1コントロール抵抗CR1は第1不純物領域である低抵抗体LR1により構成され、その一部に直列に、第3不純物領域である高抵抗体HR11、HR12が接続する。つまり高抵抗体HR11、HR12は第1コントロール抵抗CR1の一部を構成する。同様に、第2コントロール抵抗CR2は第1不純物領域である低抵抗体LR2により構成されその一部に直列に、第3不純物領域である高抵抗体HR21、22が接続する。つまり高抵抗体HR21、22は第2コントロール抵抗CR2の一部を構成する。尚、高抵抗体HR11、HR12、HR21、22については、後述する。
低抵抗体LR1は、動作領域100のソース領域18およびドレイン領域19と同程度の高濃度(ピーク濃度:1〜1.5×1018cm−3)(低シート抵抗)の不純物領域であり、シート抵抗は100Ω/□程度で、3〜5KΩ程度の抵抗値を有する。イオン注入領域は深さによって不純物濃度が変化するため、イオン注入領域の不純物濃度はピーク濃度で代表する。低抵抗体LR2も同様の構造である。尚、低抵抗体LR1(LR2)は非連続であってもよく、第1コントロール抵抗CR1(第2コントロール抵抗CR2)の一部が金属配線であってもよい。
そして、保護素子200が共通入力端子パッドIおよび第1出力端子パッドOUT1の近傍に接続される。
ここで保護素子200について説明する。図3は保護素子200を示す図である。図3(A)は概念図、図3(B)は回路概要図、図3(C)は図2(A)のb−b線断面図である。
図3(A)のごとく、保護素子200は、第1不純物領域201と、第2不純物領域202間に絶縁領域203を配置したものである。第1不純物領域201、第2不純物領域202は例えば高濃度のn型不純物領域である。
第1不純物領域(以下第1n+型領域)201および第2不純物領域(以下第2n+型領域)202は、静電エネルギーを通せる距離、例えば4μm程度離間して設けられ、その不純物濃度は、共に1×1017cm−3以上である。また、第1n+型領域201および第2n+型領域202の間には絶縁領域203が当接して配置される。ここで、絶縁領域203とは、電気的に完全な絶縁ではなく、半絶縁性基板の一部、または基板に不純物をイオン注入して絶縁化した領域である。また、絶縁領域203の不純物濃度は、1×1014cm−3以下程度、抵抗率は1×10Ωcm以上が望ましい。
図3(B)は、図2(A)においてFET1の部分を内部等価回路に置き換えた図である。スイッチMMICを構成するFETにおいて、静電破壊電圧を考えるときはゲートショットキ接合は逆バイアス状態である。つまり、そのときの等価回路はゲート電極−ソース電極間およびゲート電極−ドレイン電極間に、ショットキバリアダイオード115が接続された回路となる。
FETにおいて、最も静電破壊電圧が低いのはゲート電極と動作領域100とのショットキ接合部分である。つまり、ゲート端子G−ドレイン端子D間、又はゲート端子G−ソース端子S間に印加された静電エネルギーが、ゲートショットキ接合に到達したとき、到達した静電エネルギーがゲート電極とソース電極間、またはゲート電極とドレイン電極間の静電破壊電圧を上回る場合、ゲートショットキ接合が破壊に至る。
ここで、共通入力端子IN−第1制御端子Ctl1間がFET1のソース電極−ゲート電極間に対応し、第1出力端子OUT1−第1制御端子Ctl1間間がFET1のドレイン−ゲート電極間に対応する。尚、FET2側も同様であるので説明は省略する。
つまり、共通入力端子IN−第1制御端子Ctl1間に印加された静電エネルギーが、FET1のソース電極15−ゲート電極17間に到達する前に、その到達過程において静電エネルギーを減衰させれば良い。また、第1出力端子OUT1−第1制御端子Ctl1間に印加された静電エネルギーが、FET1のドレイン電極16−ゲート電極17間に到達する前に、その到達過程において静電エネルギーを減衰させれば良い。
そこでこの間に保護素子200を接続する。これによりショットキーバリアダイオード115に印可される静電エネルギーを保護素子200により放電することができ、静電破壊を防止できる。
図3(C)は図2(A)のb−b線断面図である。尚、以下で説明は省略するが第2コントロール抵抗CR2側も同様である。
第1コントロール抵抗CR1を構成する低抵抗体LR1は動作領域100のソース領域18およびドレイン領域19と同様に高濃度の例えばn型不純物領域(n+型領域)である。また、各パッドの周辺およびパッドに接続する配線の周辺には、第4不純物領域である周辺不純物領域150が配置されている。周辺不純物領域150は各パッドおよび配線から高周波信号が漏れないよう、アイソレーション対策として設けられる、高濃度のn型不純物領域(n+型領域)である。
周辺不純物領域150は、各パッドと直流的に接続し、パッド下の全面(またはパッド下周辺)にパッドよりはみ出して設けられる。またパッドから5μm以下程度離間してパッドの周辺に設けられてもよい。
各パッドのパッド金属層30は図の如くGaAs半絶縁性基板とショットキ接合を形成し、周辺不純物領域150と各パッドもショットキ接合を形成している。
低抵抗体LR1は図3(C)のごとく共通入力端子パッドIの周辺不純物領域150から4μm離間して配置される。これにより低抵抗体LR1を第1n+型領域201とし、近接する周辺不純物領域150を第2n+型領域202、半絶縁性基板11を絶縁領域203としてn+/i/n+構造の保護素子200となる。すなわち、共通入力端子IN−制御端子Ctl1間、つまりFET1のソース−ゲート端子間(又はドレイン−ゲート端子間)に保護素子200を接続したことになる。
また、共通入力端子パッドIに近接し、尚且つ信号が印加される第1制御端子パッドC1から動作領域100に至る経路途中に接続できる。これにより、スイッチ回路装置に印加された静電エネルギーを動作領域到達前に減衰させることができる。
ここで、保護素子200がパッドに添って近接している距離は長い方がより多くの静電エネルギーを減衰させることができるため、10μm以上が望ましい。
このように、共通入力端子パッドIと近接して、共通入力端子パッドIと第1制御端子パッドC1間に保護素子200を接続することにより静電破壊電圧を大幅に向上させることができる。
さらに低抵抗体LR1を第1出力端子パッドO1に近接して配置し、第1制御端子Ctl1−第1出力端子OUT1間に保護素子200を接続するとよい(図2(A)参照)。これにより、FET1のゲート端子−ドレイン端子間およびゲート端子−ソース端子間の両方に保護素子200が接続されたことになり、スイッチ回路装置の静電破壊電圧の最低値を向上させることができる。
本実施形態の保護素子200は、例えば周辺不純物領域150と低抵抗体LR1を近接して配置することにより構成され、所定の長さを有する素子である。そして第1コントロール抵抗CR1の経路上において、スイッチング素子(FET1)に近い側の保護素子200の端部を、本明細書では第1接続手段CR1と保護素子200の接続点CPと称する。また第2接続手段CR2においても同様である。
保護素子200を接続することにより、スイッチMMICの静電破壊電圧を大幅に向上できる。その反面、低抵抗体LR1、LR2と保護素子200の寄生容量によって、共通入力端子IN−第1制御端子Ctl1(第2制御端子Ctl2)および第1出力端子OUT1(第2出力端子OUT2)−第1制御端子Ctl1(第2制御端子Ctl2)間のアイソレーションが劣化してしまう。
そこで、本実施形態では、スイッチング素子と、スイッチング素子の動作領域の直近に接続された保護素子200との間の接続手段の一部として高抵抗体を接続する。更に、隣り合う保護素子200間の接続手段の一部として高抵抗体を配置する。
FET1側について具体的に説明すると、第1コントロール抵抗CR1は第1制御端子パッドC1から共通入力端子パッドI近傍に延在し、更に第1出力端子パッドO1近傍を通過してFET1のゲート電極17に接続する。
そこで、FET1と第1出力端子パッドO1間の第1コントロール抵抗CR1に、高抵抗体HR11を接続する。また、第1出力端子パッドO1および共通入力端子パッドIにそれぞれ保護素子200が接続するので、これらの間の第1コントロール抵抗CR1に、高抵抗体HR12を接続する。FET2の第2コントロール抵抗CR2にも同様に、高抵抗体HR21、HR22が接続する。
図4には、図2(A)のc−c線断面図を示す。
図のごとく高抵抗体HR11は、動作領域100のチャネル層12と同程度の比較的低濃度(ピーク濃度:2〜4×1017cm−3)(高シート抵抗)のn型不純物領域である。シート抵抗は1KΩ/□程度で、5KΩ以上(例えば10KΩ)の抵抗値を有する。高抵抗体HR12、HR21、HR22も同様の構造である。尚、本実施形態では、図2においてHR11、HR12、HR21、HR22をそれぞれ示す矩形そのものにはパターン上の意味は無い。
図5は、高抵抗体を接続した場合の回路概要図である。尚FET1側について説明するが、FET2側も同様である。
シート抵抗値の低い低抵抗体LR1を第1出力端子パッドO1および共通入力端子パッドIに近接して配置し、第1制御端子パッドC1とFET1のゲート電極を接続する。これにより第1出力端子パッドO1に保護素子200aが接続され、共通入力端子パッドIに保護素子200bが接続される。
そして、第1出力端子パッドO1側の保護素子200aとFET1のゲート電極間の第1コントロール抵抗CR1に高抵抗体HR11が接続する。これにより、FET1のゲート端子G−ドレイン端子D間の高周波信号の漏れが防止できる。従って従来形成されていた高周波信号のパスp1の発生を防止できる。
つまり、FET1のドレイン端子D−ゲート端子G間に保護素子200を接続することによる寄生容量が存在しても、高周波信号のパスp1の発生を防止できる。すなわち、アイソレーションを劣化させることなく第1出力端子OUT1−第1制御端子Ctl1間の静電破壊電圧を高めることができる。
また、共通入力端子パッドI側の保護素子200bと第1出力端子パッドO1側の保護素子200a間の第1コントロール抵抗CR1に高抵抗体HR12が接続する。これにより、FET1のドレイン端子D−ソース端子S間の高周波信号の漏れが防止できる。従って従来形成されていた高周波信号のパスp2の発生を防止できる。
つまり、FET1のドレイン端子D−ソース端子S間において、共通入力端子パッドIに保護素子200bを接続し、第1出力端子パッドO1に保護素子200aを接続することによる寄生容量が存在しても、高周波信号のパスp2の発生を防止できる。すなわち、アイソレーションを劣化させることなく共通入力端子I−第1制御端子Ctl1間の静電破壊電圧を高めることができる。
また、高抵抗体HR11、HR12、HR21、HR22は既述の如くチャネル層12と同程度の不純物濃度とする。これにより短い距離で高い抵抗値を得られるのでパッド周辺の空いたスペースに配置することができ、チップサイズを増大せずにアイソレーションの劣化を抑制できる。また、プロセス上チャネル層12の形成のマスクパターンを変更するのみで高抵抗体HR11、HR12、HR21、HR22を形成できる。
すなわち低抵抗体LR1(LR2)のみで高い抵抗値(5KΩ以上)を得るにはその幅を十分狭くするか、長さを十分確保する必要がある。実際にはパターンニングの微細化に限界があるため、長さで所望の抵抗値を確保する必要がある。しかし、第1コントロール抵抗CR1(第2コントロール抵抗CR2)の経路中のスペースでは、例えば保護素子200a−FET1のゲート端子G間、保護素子200a−保護素子200b間の抵抗値は、それぞれ従来同様2KΩ、4KΩ程度と、低抵抗体LR1(LR2)による5KΩ以上の抵抗はそれぞれ納まり切れない。従って5KΩ以上の抵抗を配置するためだけに特別のスペースを準備する必要が発生し、チップ面積が大きくなってしまう。そこで本実施形態の如く5KΩ以上の抵抗を高抵抗体HR11、HR12(HR21、HR22)で構成する。これにより第1コントロール抵抗CR1(第2コントロール抵抗CR2)の経路中のスペースに十分納まるため、特にチップサイズを増大させる必要が無くなる。
ここで、図1および図2では、第1コントロール抵抗CR1は第1制御端子パッドC1を始点として共通入力端子パッドIに近接し、更に第1出力端子パッドO1に近接して、FET1のゲート電極17(ゲート配線120)に達している。しかし、このパターンに限らず、第1コントロール抵抗CR1は第1制御端子パッドC1を始点としてまず第1出力端子パッドO1に近接し、その後共通入力端子パッドIに近接してゲート配線120に達するパターンであっても同様に実施できる。
その場合、図示は省略するがFET1−共通入力端子パッドIの保護素子200間に高抵抗体HR11が接続し、共通入力端子パッドIおよび第1出力端子パッドO1のそれぞれの保護素子200間に高抵抗体HR12が接続する。
これにより、ソース端子S−ゲート端子G間およびソース端子S−ドレイン端子D間の高周波信号のもれをそれぞれ防止できる。
次に、図6を参照して第2の実施形態について説明する。第2の実施形態は、2つのスイッチング素子にHEMTを採用するものである。尚、第1の実施形態と重複する箇所については説明を省略する。
HEMTの場合もスイッチ回路装置の回路図および平面図は図1および図2(A)と同様である。図6には、それぞれ図2(A)のa−a線(図6(A))、b−b線(図6(B))、の断面図を示す。
図6(A)のごとく、基板は、半絶縁性GaAs基板31上にノンドープのバッファ層32を積層し、バッファ層32上に、電子供給層となるn+AlGaAs層33、チャネル(電子走行)層となるノンドープInGaAs層35、電子供給層となるn+AlGaAs層33を順次積層したものである。電子供給層33とチャネル層35間には、スペーサ層34が配置される。
バッファ層32は、不純物が添加されていない高抵抗層であり、その膜厚は、数千Å程度である。上側の電子供給層33上には、障壁層36となるノンドープのAlGaAs層を積層し、所定の耐圧とピンチオフ電圧を確保している。更にキャップ層となるn+GaAs層37を最上層に積層している。キャップ層37には高濃度の不純物が添加されており、その不純物濃度は、1〜5×1018cm−3程度である。
電子供給層33、障壁層36、スペーサ層34は、チャネル層35よりバンドギャップが大きい材料が用いられる。また電子供給層33には、n型不純物(例えばSi)が2〜4×1018cm−3程度に添加されている。
そして、このような構造により、電子供給層33であるn+AlGaAs層のドナー不純物から発生した電子が、チャネル層35側へ移動し、電流パスとなるチャネルが形成される。この結果、電子とドナー・イオンは、ヘテロ接合界面を境として空間的に分離されることになる。電子はチャネル層35を走行するが、ドナー・イオンが存在しないためクーロン散乱の影響が非常に少なく、高電子移動度を持つことができる。
HEMTの動作領域100は、バッファ層32に達する絶縁化層50によって分離することにより形成される。以下、HEMTの動作領域100とは、絶縁化層50で分離され、HEMTのソース電極13、15、ドレイン電極14、16およびゲート電極17が配置される領域の半導体層をいう。すなわち電子供給層33、チャネル(電子走行)層35、スペーサ層34、障壁層36、キャップ層37などのHEMTを構成する各半導体層をすべて含んだトータルとしての領域を動作領域100とする。
絶縁化層50は、電気的に完全な絶縁ではなく、不純物(B+)をイオン注入することによりエピタキシャル層にキャリアトラップを設け、絶縁化した領域である。つまり、絶縁化層50にもエピタキシャル層として不純物は存在しているが、絶縁化のためのB+注入により不活性化されている。
すなわち、図2(A)の一点鎖線で示す領域の外周に絶縁化層50を形成することにより、HEMTの動作領域100が分離される。
図6(A)のごとく、動作領域100の、高濃度不純物が添加されたキャップ層37を一部除去することにより、ソース領域37sおよびドレイン領域37dを設ける。ソース領域37sおよびドレイン領域37dにはオーミック金属層10で形成されるソース電極13、ドレイン電極14が接続し、その上層にはパッド金属層30によりソース電極15、ドレイン電極16が形成される。
また、動作領域100でゲート電極17が配置される部分のキャップ層37をエッチングにより除去して、ノンドープAlGaAs層36を露出し、ゲート金属層20をショットキー接続させてゲート電極17を形成する。
HEMTのエピタキシャル構造はキャップ層37を含んでいる。キャップ層37の不純物濃度は1〜5×1018cm−3程度と高濃度であるため、キャップ層37の配置されている領域は機能的には高濃度の不純物領域といえる。
つまり、HEMTではパッドや配線の周辺の周辺不純物領域150も絶縁化層50で分離することにより形成される。さらに第1コントロール抵抗CR1(第2コントロール抵抗CR2)も所望の抵抗値を有する距離(長さ)および幅を確保して周囲を絶縁化層50で分離することにより形成される。
つまり、本明細書において、HEMTの不純物領域とは、B+注入で絶縁化しないすべての領域をいう。
図6(B)は、図2(A)のb−b線断面図を示す。
第1の実施形態と同様に、第1コントロール抵抗CR1、第2コントロール抵抗CR2をそれぞれ構成する低抵抗体LR1、LR2を共通入力端子パッドIの周辺不純物領域150から4μm離間して配置する(図2(A)参照)。
これにより低抵抗体LR1(LR2)が第1n+型領域201となり、近接する周辺不純物領域150が第2n+型領域202となる。ここで上述の如く、HEMTの場合は絶縁化層50を所望のパターンに形成することで、不純物領域を分離している。つまり、不純物領域の周囲には絶縁化層50が配置され、これが保護素子200の絶縁領域203となる。
すなわち、共通入力端子IN−制御端子Ctl1間、つまりFET1のソース−ゲート端子間(又はドレイン−ゲート端子間)にn+/i/n+構造の保護素子200が接続され、スイッチMMIC静電破壊電圧を大幅に向上させることができる。
また、低抵抗体LR1を第1出力端子パッドO1に近接して配置し、第1制御端子Ctl1−第1出力端子OUT1間に保護素子200を接続する。これにより、スイッチMMIC静電破壊電圧の最低値を向上させることができる。
そして、第1コントロール端子CR1に高抵抗体HR11、HR12を接続し、第2コントロール端子CR2に高抵抗体HR21、HR22を接続する。以下、FET2側はFET1側と同様であるので説明は省略する。
高抵抗体HR11は、第1コントロール抵抗CR1を構成する低抵抗体LR1と直列に、FET1のゲート電極(ゲート配線120)とFET1に直近の保護素子200との間に接続される。
また高抵抗体HR12は、第1出力端子パッドO1および共通入力端子パッドIにそれぞれ接続され隣り合う保護素子200間の、第1コントロール抵抗CR1を構成する低抵抗体LR1と直列に接続される。
図7を参照し、第2の実施形態の高抵抗体について説明する。図7(A)は図2(A)のc−c線断面図であり、図7(B)は図2(A)のd−d線断面図である。また、高抵抗体HR11、HR12、HR21、HR22は同様の構造であり、以下高抵抗体HR11について説明する。
本実施形態の高抵抗体HR11は、絶縁化層50によって分離された第3不純物領域であり、キャップ層37を除去してキャップ層37より下の半導体層を露出した領域により構成される。
すなわち高抵抗体HR11はキャップ層37をエッチングしたリセス部101を有し、リセス部101両端に接続のためのコンタクト部102となるキャップ層37が残存する。コンタクト部102は図の如くそのまま低抵抗体LR1のキャップ層37に連続して接続するか、あるいは抵抗素子電極(不図示)を設けて配線Mに接続するための領域である。抵抗素子電極を設ける場合には、HEMTの1層目の金属層であるオーミック金属層10および3層目の金属層であるパッド金属層30により、ソース電極およびドレイン電極と同様に形成できる。
尚、図の如く高抵抗体HR11のコンタクト部102と低抵抗体LR1とが接続する場合には、その境界が明確とならないが、ここでは抵抗素子電極がコンタクトするのに最小限必要な領域(ここでは例えば長さ3μm程度)までをコンタクト部102とする。
そして図の場合には、リセス部101の底部に障壁層36が露出する。このように、障壁層36が露出するリセス部101を設けることにより、コンタクト部102、チャネル層35が抵抗体の電流経路となり、チャネル層35が実質的な抵抗層となる。そして、チャネル層35はキャップ層37よりシート抵抗が数倍高い(例えば400Ω/□)ため、これにより短い距離で高抵抗値を有する高抵抗体HR11が得られる。本実施形態ではリセス部101を設けることによりシート抵抗Rs=400Ω/□程度の高抵抗体HR11とする。リセス部101は、例えば50μm程度の長さである。
このような高抵抗体を接続することにより、高周波信号のパスをカットすることができ、アイソレーションの劣化を防ぐことができる。
一方、図7(B)の如く、低抵抗体LR1は、必要な距離(長さ)と幅を確保し、図7(A)のごとく周囲を絶縁化層50で分離することにより形成する。低抵抗体LR1はキャップ層37がそのまま残るので高抵抗体HR11のコンタクト部102とキャップ層37が連続する。
低抵抗体LR1を構成する不純物領域の構造はHEMTのエピタキシャル構造と同じである。従ってキャップ層37(不純物濃度1〜5×1018cm−3程度)を含んでおり、機能的には高濃度の不純物領域といえる。
キャップ層37は不純物濃度が高く厚みも厚いので、キャップ層37が低抵抗体LR1の主要電流経路となる。ここではシート抵抗Rs=100Ω/□程度とする。
低抵抗体LR1のみで高い抵抗値(5KΩ以上)を得るにはその幅を十分狭くするか、長さを十分確保する必要がある。実際にはパターンニングの微細化に限界があるため、長さで所望の抵抗値を確保する必要がある。従って、抵抗が大きくなるとチップ上でパッドや素子の隙間に納まり切れず抵抗を配置するためだけに特別のスペースを準備する必要が発生し、チップ面積が大きくなってしまう問題がある。
しかし、本実施形態では、キャップ層37を除去してシート抵抗が高いチャネル層35を実質的な抵抗層とする高抵抗体HR11、HR12を採用することで、第1コントロール抵抗CR1の経路中のスペースに十分収めることができる。すなわちチップ面積の増大を抑制し、高周波信号のパスを遮断できる。
図8には、本発明の第3の実施形態を示す。図8は、図2(A)のd−d線断面図(図8(A))、b−b線断面図(図8(B))、a−a線断面図(図8(C))を示す。
第3の実施形態は、第2の実施形態の障壁層36上にInGaP層40を設け、高抵抗体HR11、HR12、HR21、HR22のリセス部101底部にInGaP層40が露出する構造である。
これにより、酸化されやすいAlGaAs層である障壁層36が表面状態の安定なInGaP層40で覆われるので、第1の実施形態より信頼性の良好な抵抗が得られる。
また、GaAsキャップ層37は、リセス部101を形成する際にウェットエッチングでInGaP層との選択比が非常に大きな選択エッチングを簡単に行うことができる。したがって、安価で再現性のよいリセス部101を形成することができる。
また、この場合動作領域100においては、InGaP層40を除去して障壁層36を露出させ、ゲート電極17を形成する。このときゲート金属層20の蒸着直前までInGaP層40で障壁層36を保護することができるので、HEMTの特性を向上させることができる。
図9には、本発明の第4の実施形態を示す。図8は左側から図2(A)のd−d線断面図(図9(A))、b−b線断面図(図9(B))、a−a線(図9(C))断面図を示す。
第4の実施形態は、第2の実施形態の障壁層36上にInGaP層40を設け、キャップ層37およびInGaP層40をエッチングしてリセス部101設ける。すなわち高抵抗体HR11、HR12、HR21、HR22のリセス部101底部に障壁層36が露出する構造である。
同じくInGaP層40が設けられた第3の実施形態ではチャネル層35に加え高濃度のInGaP層も抵抗層となるため第2の実施形態より若干シート抵抗が低くなるという問題がある。一方、第4の実施形態ではリセス部101において高濃度InGaP層40も除去するため第1の実施形態と同様に実質的にはほとんどチャネル層35のみを抵抗層にできる。従ってシート抵抗は第2の実施形態と同等となり、第3の実施形態と比較してシート抵抗値を高めることができる。つまり第3の実施形態と同じ長さと幅で抵抗値を高めることができる。
また、この場合動作領域100においては、InGaP層40を除去して障壁層36を露出させ、ゲート電極17を形成する。ゲート金属層20の蒸着直前までInGaP層40で障壁層36を保護することができ、HEMTの特性を向上させることができる。
以降の実施形態は、スイッチMMICの異なるパターンを示す。尚、図2と同一構成要素は同一符号とする。
図10から図12は、FETを複数段接続した2つのスイッチング素子からなるハイパワーSPDTスイッチMMICを示す。図10は、第5の実施形態のスイッチMMICの一例を示す回路図である。
スイッチMMICは、FETをそれぞれ3段直列に接続した第1のFET群F1と第2のFET群F2からなる。また、第1のFET群F1の一端のFETのソース電極(あるいはドレイン電極)と第2のFET群F2の一端のFETのソース電極(あるいはドレイン電極)が共通入力端子INに接続する。また、第1のFET群F1の3つのFETのゲート電極がそれぞれ第1コントロール抵抗CR1を介して第1制御端子Ctl1に接続し、第2のFET群F2の3つのゲート電極がそれぞれ第2コントロール抵抗CR2を介して第2制御端子Ctl2に接続する。更に、第1のFET群F1の他端のFETのドレイン電極(あるいはソース電極)が第1出力端子OUT1に接続し、第2のFET群F2の他端のFETのドレイン電極(あるいはソース電極)が第2出力端子OUT2に接続したものである。
第1および第2制御端子Ctl1、Ctl2に印加される制御信号は相補信号であり、Hレベルの信号が印加された側のFET群がONして、共通入力端子INに入力された高周波アナログ信号をどちらか一方の出力端子に伝達するようになっている。抵抗は、交流接地となる制御端子Ctl1、Ctl2の直流電位に対してゲート電極を介して高周波信号が漏出することを防止する目的で配置されている。
このように、直列に多段接続した第1のFET群F1は、FET1−1のソース電極がFET群F1のソースSとして共通入力端子INに接続し、各FET1−1、FET1−2、FET1−3のゲート電極が共通でFET群F1のゲートGとして制御端子Ctl1に接続し、FET1−3のドレイン電極がFET群F1のドレインDとして出力端子OUT1に接続する(第2のFET群F2も同様である)。
図11は、図10の回路を1チップに集積化したスイッチMMICの平面図である。GaAs基板にスイッチを行う2つのFET群(第1FET群F1、第2FET群F2)を配置する。第1FET群F1は例えばFET1−1、FE1−2、FET1−3の3つのFETを直列に接続したものである。第2FET群F2は、FET2−1、FET2−2、FET2−3を直列に接続したものである。各FET群を構成する6つのゲート電極にはそれぞれ、第1コントロール抵抗CR1、第2コントロール抵抗CR2が接続されている。また共通入力端子IN、出力端子OUT1、OUT2に接続する電極パッドI、O1、O2と、制御端子Ctl1およびCtl2にそれぞれ接続する2つの電極パッドC1、およびC2、が基板の周辺に設けられている。
点線で示した第2層目の金属層による配線120は各FETのゲート電極形成時に同時に形成されるゲート金属層(例えばPt/Mo)20であり、実線で示した第3層目の配線130は各素子の接続およびパッドの形成を行うパッド金属層(Ti/Pt/Au)30である。第1層目の金属層であり基板にオーミックに接触するオーミック金属層(AuGe/Ni/Au)は各FETのソース電極、ドレイン電極等を形成するものであり、図11では、パッド金属層と重なるために図示されていない。
第1FET群F1および第2FET群F2はチップの中心線に対して対称に配置されており、構成は同様であるので、以下第1FET群F1について説明する。FET1−1は上側から伸びる櫛歯状の3本のパッド金属層30が共通入力端子パッドIに接続されるソース電極15(あるいはドレイン電極)であり、この下にオーミック金属層で形成されるソース電極(あるいはドレイン電極)がある。また下側から伸びる櫛歯状の3本のパッド金属層30がFET1−1のドレイン電極16(あるいはソース電極)であり、この下にオーミック金属層で形成されるドレイン電極(あるいはソース電極)がある。この両電極は櫛歯をかみ合わせた形状に配置され、その間にゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されている。
動作領域100は、例えばGaAs基板にイオン注入によって一点鎖線の領域に形成される。あるいは、GaAs基板に複数の半導体層を積層し、絶縁化層50で分離することにより一点鎖線の領域に形成される。
FET1−2では、上側から延びる3本のソース電極15(あるいはドレイン電極)は、FET1−1のドレイン電極16と接続している。ここで、この電極は高周波信号の通過点に過ぎず一般には外部に導出する必要が無いためパッドは設けられていない。また、下側から延びる3本のドレイン電極16(あるいはソース電極)は、FET1−3のソース電極15に接続している。この電極も同様に高周波信号の通過点に過ぎず一般には外部に導出する必要が無いためパッドは設けられていない。この両電極の下にオーミック金属層がある。これらは櫛歯をかみ合わせた形状に配置され、その間にゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されている。FETを多段に直列に接続したスイッチ回路装置はFET1段のスイッチ回路装置に比べ、FET群がOFFの時により大きな電圧振幅に耐えられるため高出力スイッチ回路装置となる。その際FETを直列に接続するときに接続部となるFETのソース電極またはドレイン電極は一般には外部に導出する必要が無いためパッドを設ける必要はない。
FET1−3は上側から伸びる櫛歯状の3本のパッド金属層30がソース電極15(あるいはドレイン電極)であり、この下にオーミック金属層で形成されるソース電極13(あるいはドレイン電極)がある。また下側から伸びる櫛歯状の3本のパッド金属層30が、出力端子パッドO1に接続するドレイン電極16(あるいはソース電極)であり、この下にオーミック金属層で形成されるドレイン電極14(あるいはソース電極)がある。この両電極は櫛歯をかみ合わせた形状に配置され、その間にゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されている。
尚、図のe−e線断面図は、イオン注入により動作領域100を形成したFETの場合は図2(B)と同様であり、HEMTの場合は、図6(A)と同様である。
第1FET群F1の各FETのゲート電極17は、動作領域100外でゲート金属層20からなるゲート配線120により櫛歯が束ねられ、第1コントロール抵抗CR1によって第1制御端子パッドC1に接続する。
第1コントロール抵抗CR1は低抵抗体LR1により構成され、その一部に直列に高抵抗体HR11、HR12が接続したものである。
そして、第1コントロール抵抗CR1の、低抵抗体LR1を共通入力端子パッドIに沿って近接して配置する。これにより、共通入力端子パッドI−第1制御端子パッドC1間に保護素子200が接続される。この共通入力端子パッドI−第1制御端子パッドC1間の保護素子200を保護素子200bとする。尚、図11のf−f線断面図は、図3(C)または図6(B)と同様である。これにより、静電破壊電圧を大幅に向上させることができる。
さらに低抵抗体LR1を第1出力端子パッドO1に近接して配置し、第1制御端子Ctl1−第1出力端子OUT1間に保護素子200を接続する。この第1出力端子パッドO1−第1制御端子パッドC1間の保護素子200を保護素子200aとする。これにより、スイッチ回路装置の静電破壊電圧の最低値を向上させることができる。
高抵抗体HR11は、第1コントロール抵抗CR1を構成する低抵抗体LR1と直列に接続される。また高抵抗体HR11は、スイッチング素子(FET1−3)のゲート電極(ゲート配線120)とスイッチング素子(FET1−3)に直近の保護素子200aの接続点CPとの間に接続される。
高抵抗体HR12は、第1コントロール抵抗CR1を構成する低抵抗体LR1と直列に接続される。また高抵抗体HR12は、FET1−1のゲート電極(ゲート配線120)とFET1−1に直近の保護素子200bの接続点CPとの間に接続される。
第2コントロール抵抗CR2にも同様に高抵抗体HR21、HR22が接続する。
高抵抗体HR11(HR12も同様)の、図11のg−g線断面図は、図4または図7(A)と同様である。すなわちイオン注入により動作領域100を形成したFETの場合(図4)の高抵抗体HR11は、チャネル層12を形成する不純物と同じ不純物をGaAs基板にイオン注入し、チャネル層12と同等のピーク濃度とすることにより、5KΩ以上の抵抗値に形成される。
また、HEMTの場合(図7(A))の高抵抗体HR11は、周囲が絶縁化層50により分離され、キャップ層37をエッチングしてリセス部101を形成し、5KΩ以上の抵抗値に形成する。HEMTの場合図11のh−h線断面図は図7(B)と同様である。図7(B)のごとく、リセス部101にその下層の半導体層が露出しており、キャップ層37より下層の半導体層が抵抗層となるため、短い距離で抵抗値を高めることができる。
低抵抗体LR1のみで5KΩ以上の抵抗を構成すると、第1コントロール抵抗CR1の経路中のスペースに納まりきれない。本実施形態の如く5KΩ以上の抵抗を高抵抗体HR11、HR12で構成することにより特にチップサイズを増大せずに配置することができる。
図12は、スイッチMMICの動作時の概要を示す図である。スイッチMMICは図11と同様であるが、図12(A)は保護素子200を接続しない状態、すなわち第1コントロール抵抗CR1を各パッドに近接させずに配置した場合の図である。図12(B)は、保護素子200を接続し第1コントロール抵抗CR1が低抵抗体LR1のみで構成される場合である。そして図12(C)が本実施形態の如く保護素子200を接続し、且つ第1コントロール抵抗CR1に高抵抗体HR11、およびHR12を接続した場合の図である。
図12(A)は、共通入力端子IN−第1出力端子OUT1間、すなわち第1のFET群F1側がオフ状態の場合のFET1−1、FET1−2、FET1−3部分の一部を抽出した断面概要図である。また、実際には図2(B)または図6(A)と同様の断面構造を有しているが、動作の状態を説明する概要図であるため、図2(B)または図6(A)の電極構造および動作領域100の構造とは完全には一致していない。
図11の一点鎖線で示す動作領域100にチャネル層12が設けられ、その両側にソース領域18およびドレイン領域19を形成する高濃度のn型の不純物拡散領域が設けられる。ソース領域18およびドレイン領域19表面には例えば共通入力端子IN側となるソース電極13、15と、第1出力端子OUT1側となるドレイン電極14、16が配置され、その間のチャネル層12表面にゲート電極17が設けられチャネル層12の一部とショットキ接合を形成する。
そして、第1のFET群F1のオフ時にはゲート電極17下方のチャネル層12に図の如く空乏層500が広がり、チャネル層12の底部に達してピンチオフする。これにより、チャネル層12は遮断される。
スイッチMMICにおいては、オフ側のFET(FET1)の各端子間における信号の漏れを防止する必要がある。そのためには図12(A)のごとく空乏層500により十分にチャネル層312を遮断し、アイソレーションを向上させることが望ましい。
そしてこの場合、共通入力端子IN−第1出力端子OUT1間は、直列接続された6つの容量の合成容量でアイソレーションの値が決定されている。
しかし、図12(B)の如く、シート抵抗の低い低抵抗体LR1のみで構成された第1コントロール抵抗CR1によって保護素子200を接続すると、保護素子200とゲート電極間に相当する抵抗は距離が短く、抵抗値が5KΩ以下となる。従って、低抵抗体LR1と保護素子200の寄生容量により、図の矢印の如く高周波信号のパスp1、p2が発生し、アイソレーションが劣化してしまう。
そこで、図12(C)のごとく、第1コントロール抵抗CR1に高抵抗体HR11、HR12を接続する。例えば、高抵抗体HR11は出力端子パッドO1に接続する保護素子200aの接続点CPと、保護素子200aに直近のFET1−3のゲート電極17との間に、接続する。これにより、FET1−3のゲート端子G−ドレイン端子D間の高周波信号の漏れを防止できる。
また、高抵抗体HR12は共通入力端子パッドIに接続する保護素子200bの接続点CPと、保護素子200bに直近のFET1−1のゲート電極17との間に接続する。これにより、FET1−1のゲート端子G−ソース端子S間の高周波信号の漏れを防止できる。
これにより保護素子200とゲート電極17間に相当する第1コントロール抵抗CR1の抵抗値が5KΩ以上となる。つまり、保護素子200を接続することにより寄生容量が存在しても、高周波信号のパスp1、p2の発生を防ぐことができる。従って、アイソレーションを劣化させることなく、静電破壊電圧を向上させることができる。尚この第5の実施形態のスイッチMMICはFET3段のため保護素子200a−保護素子200b間の距離が十分ある。従ってその間の抵抗の抵抗値は低抵抗体LR1のみの構成で5KΩ以上の抵抗値を確保できる。
すなわち第1の実施形態のように保護素子200a−保護素子200b間に高抵抗体HR12(HR22)を接続しなくても、保護素子200aと保護素子200bを接続することによる、第1出力端子パッドO1―共通入力端子パッドI間のアイソレーションの劣化はない。
尚、本実施形態では保護素子200a−保護素子200b間にHR12が接続されているが、その目的はあくまでも上述の如くFET1−1のゲート端子G−ソース端子S間の高周波信号の漏れを防止するためである。
また、HEMTの場合の基板構造および高抵抗体HR11、HR12、HR21、HR22は、第3実施形態または第4実施形態と同様の構造であってもよい。
図13および図14は、3つのスイッチング素子を有するSP3T(Single Pole Three Throw)を示す。図13は、第6の実施形態のスイッチMMICの一例を示す回路図である。
スイッチMMICは、FETをそれぞれ3段直列に接続しスイッチング素子となる第1のFET群F1、第2のFET群F2、第3のFET群F3からなる。また、第1のFET群F1の一端のFETのソース電極(あるいはドレイン電極)、第2のFET群F2の一端のFETのソース電極(あるいはドレイン電極)および第3のFET群F3の一端のFETのソース電極(あるいはドレイン電極)が共通入力端子INに接続する。また、第1のFET群F1の3つのFETのゲート電極がそれぞれ第1コントロール抵抗CR1を介して第1制御端子Ctl1に接続し、第2のFET群F2の3つのゲート電極がそれぞれ第2コントロール抵抗を介して第2制御端子Ctl2に接続する。また第3のFET群F3の3つのゲート電極がそれぞれ第3コントロール抵抗を介して第3制御端子Ctl3に接続する。
更に、第1のFET群F1の他端のFETのドレイン電極(あるいはソース電極)が第1出力端子OUT1に接続する。また第2のFET群F2の他端のFETのドレイン電極(あるいはソース電極)が第2出力端子OUT2に接続し、第3のFET群F3の他端のFETのドレイン電極(あるいはソース電極)が第3出力端子OUT3に接続したものである。
第1、第2および第3制御端子Ctl1、Ctl2、Ctl3に印加される制御信号はいずれか1つがHレベルでその他がLレベルの組み合わせとなっており、Hレベルの信号が印加されたFET群がONして、共通入力端子INに入力された高周波アナログ信号をいずれかの出力端子に伝達するようになっている。抵抗は、交流接地となる制御端子Ctl1、Ctl2、Clt3の直流電位に対してゲート電極を介して高周波信号が漏出することを防止する目的で配置されている。
図14は、図13の回路を1チップに集積化したスイッチMMICの図であり、図14(A)は平面図、図14(B)は図14(A)のk−k線断面図である。
GaAs基板にスイッチを行う3つのFET群を配置する。第1のFET群F1は例えばFET1−1、FE1−2、FET1−3の3つのFETを直列に接続したものである。第2のFET群F2は、FET2−1、FET2−2、FET2−3を直列に接続したものである。第3のFET群F3は、FET3−1、FET3−2、FET3−3を直列に接続したものである。
各FET群を構成する9つのゲート電極にはそれぞれ、第1コントロール抵抗CR1、第2コントロール抵抗CR2、第3コントロール抵抗CR3が接続されている。また共通入力端子IN、出力端子OUT1、OUT2およびOUT3に接続する電極パッドI、O1、O2およびO3と、制御端子Ctl1、Ctl2およびCtl3にそれぞれ接続する3つの電極パッドC1、C2、およびC3が基板の周辺に設けられている。
点線で示した第2層目の金属層による配線120は各FETのゲート電極形成時に同時に形成されるゲート金属層(例えばPt/Mo)20であり、実線で示した第3層目の金属層による配線130は各素子の接続およびパッドの形成を行うパッド金属層(Ti/Pt/Au)30である。第1層目の金属層であり基板にオーミックに接触するオーミック金属層(AuGe/Ni/Au)は各FETのソース電極、ドレイン電極等を形成するものであり、図14では、パッド金属層と重なるために図示されていない。
第1のFET群F1、第2のFET群F2、第3のFET群F3は構成は同様であるので、以下主に第1のFET群F1について説明する。FET1−1は上側から伸びる櫛歯状の3本のパッド金属層30が共通入力端子パッドIに接続されるソース電極15(あるいはドレイン電極)であり、この下にオーミック金属層で形成されるソース電極(あるいはドレイン電極)がある。また下側から伸びる櫛歯状の3本のパッド金属層30がFET1−1のドレイン電極16(あるいはソース電極)であり、この下にオーミック金属層で形成されるドレイン電極(あるいはソース電極)がある。この両電極は櫛歯をかみ合わせた形状に配置され、その間にゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されている。
動作領域100は、例えばGaAs基板にイオン注入によって一点鎖線の領域に形成される。あるいは、GaAs基板に複数の半導体層を積層し、絶縁化層50で分離することにより一点鎖線の領域に形成される。
FET1−2では、上側から延びる3本のソース電極15(あるいはドレイン電極)は、FET1−1のドレイン電極16と接続している。ここで、この電極は高周波信号の通過点に過ぎず一般には外部に導出する必要が無いためパッドは設けられていない。また、下側から延びる3本のドレイン電極16(あるいはソース電極)は、FET1−3のソース電極15に接続している。この電極も同様に高周波信号の通過点に過ぎず一般には外部に導出する必要が無いためパッドは設けられていない。この両電極の下にオーミック金属層がある。これらは櫛歯をかみ合わせた形状に配置され、その間にゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されている。FETを多段に直列に接続したスイッチ回路装置はFET1段のスイッチ回路装置に比べ、FET群がOFFの時により大きな電圧振幅に耐えられるため高出力スイッチ回路装置となる。その際FETを直列に接続するときに接続部となるFETのソース電極またはドレイン電極は一般には外部に導出する必要が無いためパッドを設ける必要はない。
FET1−3は上側から伸びる櫛歯状の3本のパッド金属層30がソース電極15(あるいはドレイン電極)であり、この下にオーミック金属層で形成されるソース電極13(あるいはドレイン電極)がある。また下側から伸びる櫛歯状の3本のパッド金属層30が、出力端子パッドO1に接続するドレイン電極16(あるいはソース電極)であり、この下にオーミック金属層で形成されるドレイン電極14(あるいはソース電極)がある。この両電極は櫛歯をかみ合わせた形状に配置され、その間にゲート金属層20で形成されるゲート電極17が5本の櫛歯形状に配置されている。
尚、図のi−i線断面図は、イオン注入により動作領域100を形成したFETの場合は図2(B)と同様であり、HEMTの場合は、図6(A)と同様である。
第1FET群F1の各FETのゲート電極17は、動作領域100外でゲート金属層20からなるゲート配線120により櫛歯が束ねられ、第1コントロール抵抗CR1によって第1制御端子パッドC1に接続する。
第1コントロール抵抗CR1は低抵抗体LR1により構成されその一部に直列に、高抵抗体HR11、HR12が接続したものである。
そして、第1コントロール抵抗CR1の、低抵抗体LR1を共通入力端子パッドIに沿って近接して配置する。これにより、共通入力端子パッドI−第1制御端子パッドC1間に保護素子200が接続される。この共通入力端子パッドI−第1制御端子パッドC1間の保護素子200を保護素子200bとする。尚、図14のj−j線断面図は、図3(C)または図6(B)と同様である。これにより、静電破壊電圧を大幅に向上させることができる。
ここで、第3FET群F3については、第3コントロール抵抗CR3である低抵抗体LR3を共通入力端子パッドIに近接して配置することができない。このため共通入力端子パッドIに接続するパッド配線130を利用する。すなわち、パッド配線130の周辺に、周辺不純物領域150を設け、これに低抵抗体LR3を近接して配置する。
これにより、図14(B)のごとく、低抵抗体LR3とパッド配線130の周辺不純物領域150および絶縁領域203(GaAs基板11または絶縁化層50)によって、保護素子200が接続できる。尚、図14(B)はGaAs基板にn型不純物をイオン注入した場合を示すが、HEMTの場合には、周囲に絶縁化層50を設けて周辺不純物領域150および低抵抗体LR3を分離する。
さらに低抵抗体LR1を第1出力端子パッドO1に近接して配置し、第1制御端子Ctl1−第1出力端子OUT1間に保護素子200を接続する。この第1出力端子パッドO1−第1制御端子パッドC1間の保護素子200を保護素子200aとする。これにより、スイッチ回路装置の静電破壊電圧の最低値を向上させることができる。
高抵抗体HR11は、第1コントロール抵抗CR1を構成する低抵抗体LR1と直列に接続される。また、高抵抗体HR11はFET1−3のゲート電極(ゲート配線120)とFET1−3に直近の保護素子200aの接続点CPとの間に接続される。
高抵抗体HR12は、第1コントロール抵抗CR1を構成する低抵抗体LR1と直列に接続される。また高抵抗体HR12は、FET1−1のゲート電極(ゲート配線120)とFET1−1に直近の保護素子200bの接続点CPとの間に接続される。
第2コントロール抵抗CR2にも同様に高抵抗体HR21、HR22が接続し、第3コントロール抵抗CR3にも高抵抗体HR31、HR32がそれぞれ接続する。
高抵抗体HR11(HR12も同様)の、図14(A)のl−l線断面図は、図4または図7(A)と同様である。すなわちイオン注入によりチャネル層12を形成したFETの場合(図4)の高抵抗体HR1は、チャネル層12を形成する不純物と同じ不純物をGaAs基板にイオン注入し、チャネル層12と同等のピーク濃度とすることにより、5KΩ以上の抵抗値に形成される。
また、HEMTの場合(図7(A))の高抵抗体HR11は、周囲が絶縁化層50により分離され、キャップ層37をエッチングして5KΩ以上の抵抗値に形成する。HEMTの場合図14のm−m線断面図は図7(B)と同様である。図7(B)のごとく、リセス部101にその下層の半導体層が露出しており、キャップ層37より下層の半導体層が抵抗層となるため、短い距離で抵抗値を高めることができる。
低抵抗体LR1のみで5KΩ以上の抵抗を構成すると、第1コントロール抵抗CR1の経路中のスペースに納まりきれない。本実施形態の如く5KΩ以上の抵抗を高抵抗体HR11、HR12で構成することにより特にチップサイズを増大せずに配置することができる。
高抵抗体HR11はFET1−3のゲート電極17と、第1出力端子パッドO1の保護素子200a間に接続する。これにより、FET1−3のゲート端子G−ドレイン端子D間の高周波信号の漏れを防止できる。
また、高抵抗体HR12はFET1−1のゲート電極17と共通入力端子パッドIの保護素子200b間に接続する。これにより、FET1−1のゲート端子G−ソース端子S間の高周波信号の漏れを防止できる。
これにより保護素子200とゲート電極17間に相当する第1コントロール抵抗CR1の抵抗値が5KΩ以上となる。つまり、保護素子200を接続することにより寄生容量が存在しても、高周波信号のパスp1、p2の発生を防ぐことができる。従って、アイソレーションを劣化させることなく、静電破壊電圧を向上させることができる。尚この第6の実施形態のスイッチMMICはFET3段のため保護素子200a−保護素子200b間の距離が十分ある。従ってその間の抵抗は低抵抗体LR1のみの構成で5KΩ以上の抵抗値を確保できる。すなわち第1の実施形態のように保護素子200a−保護素子200b間に高抵抗体HR12を接続しなくても、保護素子200aと保護素子200bを接続することによる、第1出力端子パッドO1―共通入力端子パッドI間のアイソレーションの劣化はない。
尚、本実施形態では保護素子200a−保護素子200b間にHR12が接続されているが、その目的はあくまでも上述の如くFET1−1のゲート端子G−ソース端子S間の高周波信号の漏れを防止するためである。
また、HEMTの場合の基板構造および高抵抗体HR11、HR12、HR21、HR22、HR31、HR32は、第3実施形態または第4実施形態と同様の構造であってもよい。
第1スイッチング素子F1および第2スイッチング素子F2(第3スイッチング素子F3)が多段接続の場合、FETの段数は上記の例に限らない。
尚、高抵抗体は不純物注入領域や、キャップ層をエッチングして下層の半導体層を露出した領域でなくてもよく例えば蒸着されたNiCrなどにより形成された金属抵抗でも良い。
本発明を説明するための回路図である。 本発明を説明するための(A)平面図、(B)断面図である。 本発明を説明するための(A)概念図、(B)等価回路図、(C)断面図である。 本発明を説明するための断面図である。 本発明を説明するための回路概要図である。 本発明を説明するための断面図である。 本発明を説明するための断面図である。 本発明を説明するための断面図である。 本発明を説明するための断面図である。 本発明を説明するための回路図である。 本発明を説明するための平面図である。 本発明を説明するための(A)断面概要図、(B)回路概要図、(C)回路概要図である。 本発明を説明するための回路図である。 本発明を説明するための(A)平面図、(B)断面図である。 従来技術を説明するための平面図である。 従来技術を説明するための回路図である。 従来技術を説明するための(A)断面概要図、(B)等価回路図、(C)回路概要図である。
符号の説明
10 オーミック金属層
11 基板
12 チャネル層
13 第1ソース電極
15 第2ソース電極
14 第1ドレイン電極
16 第2ドレイン電極
17 ゲート電極
18 ソース領域
19 ドレイン領域
20 ゲート金属層
30 パッド金属層
31 GaAs基板
32 バッファ層
33 電子供給層
34 スペーサ層
35 チャネル層
36 障壁層
37 キャップ層
40 InGaP層
50 絶縁化層
60 窒化膜
100 動作領域
101 リセス部
102 コンタクト部
120 ゲート配線
130 パッド配線
150 周辺不純物領域
200、200a、200b 保護素子
201 第1不純物領域
202 第2不純物領域
203 絶縁領域
312 チャネル層
315 ソース電極
316 ドレイン電極
317 ゲート電極
330 パッド
350 周辺不純物領域
HR11、HR12、HR21、HR22、HR31、HR32 高抵抗体
LR1、LR2、LR3 低抵抗体
IN 共通入力端子
Ctl1 第1制御端子
Ctl2 第2制御端子
Ctl3 第3制御端子
OUT1 第1出力端子
OUT2 第2出力端子
OUT3 第3出力端子
I 共通入力端子パッド
C1 第1制御端子パッド
C2 第2御端子パッド
C3 第3御端子パッド
O1 第1出力端子パッド
O2 第2出力端子パッド
O3 第3出力端子パッド
CR1 第1コントロール抵抗
CR2 第2コントロール抵抗
CR3 第3コントロール抵抗
F1 第1スイッチング素子
F2 第2スイッチング素子
F3 第3スイッチング素子
CP 接続点

Claims (11)

  1. 化合物半導体基板にチャネル層、ゲート電極、ソース領域およびドレイン領域を設けた複数のスイッチング素子と、
    前記複数のスイッチング素子の前記ソース領域または前記ドレイン領域に共通で接続する共通入力端子パッドと、
    前記複数のスイッチング素子の前記ドレイン領域または前記ソース領域にそれぞれ接続する複数の出力端子パッドと、
    前記複数のスイッチング素子の前記ゲート電極にそれぞれ接続する複数の制御端子パッドと、
    前記複数の制御端子パッドから、前記共通入力端子パッドの近傍および前記複数の制御端子パッドに対応する前記複数の出力端子パッドの近傍を経由し、前記複数の制御端子パッドに対応する前記複数のスイッチング素子にそれぞれ達する複数の接続手段と、を具備する化合物半導体スイッチ回路装置であって、
    前記複数の接続手段のうち少なくとも1つの接続手段は、第1不純物領域および第2不純物領域間に絶縁領域を配置した第1保護素子および第2保護素子が接続し、
    前記第1保護素子は、前記1つの接続手段が接続する制御端子パッドと該パッドに対応する出力端子パッド間に接続され、
    前記第2保護素子は、前記制御端子パッドと前記共通入力端子パッド間に接続され、
    前記1つの接続手段は、前記チャネル層と同等のシート抵抗の高抵抗体と前記ソース領域または前記ドレイン領域と同等のシート抵抗の低抵抗体からなり、
    前記1つの接続手段が接続する前記スイッチング素子と前記第1保護素子の接続点との間、および前記第1保護素子と前記第2保護素子との接続点の間にそれぞれ高抵抗体が直列に接続されることを特徴とする化合物半導体スイッチ回路装置。
  2. 前記高抵抗体は第3不純物領域により構成されることを特徴とする請求項1に記載の化合物半導体スイッチ回路装置。
  3. 前記チャネル層は、前記基板に不純物をイオン注入して形成され、前記第3不純物領域は前記不純物の注入領域で構成され、前記チャネル層と同じピーク濃度を有することを特徴とする請求項2に記載の化合物半導体スイッチ回路装置。
  4. 前記ソース領域およびドレイン領域は前記基板に他の不純物をイオン注入して形成され、前記低抵抗体は前記ソース領域またはドレイン領域と同じピーク濃度を有することを特徴とする請求項3に記載の化合物半導体スイッチ回路装置。
  5. 前記スイッチング素子は、前記基板上にバッファ層、電子供給層、前記チャネル層、障壁層およびキャップ層となる半導体層を積層したHEMTであり、前記第3不純物領域は前記キャップ層を除去して該キャップ層より下の前記半導体層を露出した領域であることを特徴とする請求項2に記載の化合物半導体スイッチ回路装置。
  6. 前記ソース領域および前記ドレイン領域は、前記キャップ層が配置された領域であることを特徴とする請求項5に記載の化合物半導体スイッチ回路装置。
  7. 前記第3不純物領域を構成する半導体層の最上層は前記障壁層であることを特徴とする請求項5に記載の化合物半導体スイッチ回路装置。
  8. 前記障壁層上にInGaP層が配置され、前記第3不純物領域を構成する半導体層の最上層は該InGaP層であることを特徴とする請求項7に記載の化合物半導体スイッチ回路装置。
  9. 前記高抵抗体は5KΩ以上の抵抗値を有することを特徴とする請求項1に記載の化合物半導体スイッチ回路装置
  10. 前記第1不純物領域はそれぞれ前記複数の接続手段の一部であることを特徴とする請求項1に記載の化合物半導体スイッチ回路装置
  11. 前記パッドに接続する配線を有し、前記パッドおよび/または配線の周辺には第4不純物領域が配置され、前記第2不純物領域は前記第4不純物領域の一部であることを特徴とする請求項2に記載の化合物半導体スイッチ回路装置
JP2004371833A 2004-12-22 2004-12-22 化合物半導体スイッチ回路装置 Expired - Fee Related JP4939750B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2004371833A JP4939750B2 (ja) 2004-12-22 2004-12-22 化合物半導体スイッチ回路装置
TW094135638A TWI300599B (en) 2004-12-22 2005-10-13 Chemical compound semiconductor switch circuit device
KR1020050124647A KR100725574B1 (ko) 2004-12-22 2005-12-16 화합물 반도체 스위치 회로 장치
CN2005101361826A CN1794584B (zh) 2004-12-22 2005-12-20 化合物半导体开关电路装置
US11/314,101 US7538394B2 (en) 2004-12-22 2005-12-22 Compound semiconductor switch circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004371833A JP4939750B2 (ja) 2004-12-22 2004-12-22 化合物半導体スイッチ回路装置

Publications (2)

Publication Number Publication Date
JP2006179708A JP2006179708A (ja) 2006-07-06
JP4939750B2 true JP4939750B2 (ja) 2012-05-30

Family

ID=36696143

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004371833A Expired - Fee Related JP4939750B2 (ja) 2004-12-22 2004-12-22 化合物半導体スイッチ回路装置

Country Status (5)

Country Link
US (1) US7538394B2 (ja)
JP (1) JP4939750B2 (ja)
KR (1) KR100725574B1 (ja)
CN (1) CN1794584B (ja)
TW (1) TWI300599B (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4535668B2 (ja) * 2002-09-09 2010-09-01 三洋電機株式会社 半導体装置
KR100685359B1 (ko) 2002-09-09 2007-02-22 산요덴키가부시키가이샤 보호 소자
JP2004260139A (ja) * 2003-02-06 2004-09-16 Sanyo Electric Co Ltd 半導体装置
JP4939749B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939750B2 (ja) 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
TW200642268A (en) * 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
GB2449514B (en) * 2007-01-26 2011-04-20 Filtronic Compound Semiconductors Ltd A diode assembly
JP2009027081A (ja) * 2007-07-23 2009-02-05 Hitachi Cable Ltd 半導体集積回路装置及びこれを用いた半導体スイッチ装置
JP5504561B2 (ja) * 2007-11-29 2014-05-28 日亜化学工業株式会社 定電流ダイオード及び定電流ダイオード付き発光装置
EP2339795B1 (en) * 2009-12-07 2013-08-14 STMicroelectronics (Research & Development) Limited Inter-chip communication interface for a multi-chip package
EP2333830B1 (en) 2009-12-07 2014-09-03 STMicroelectronics (Research & Development) Limited a package comprising a first and a second die coupled by a multiplexed bus
EP2333673B1 (en) * 2009-12-07 2014-04-16 STMicroelectronics (Research & Development) Limited Signal sampling and transfer
EP2339475A1 (en) * 2009-12-07 2011-06-29 STMicroelectronics (Research & Development) Limited Inter-chip communication interface for a multi-chip package
EP2330514B1 (en) * 2009-12-07 2018-12-05 STMicroelectronics (Research & Development) Limited An integrated circuit package
US8521937B2 (en) 2011-02-16 2013-08-27 Stmicroelectronics (Grenoble 2) Sas Method and apparatus for interfacing multiple dies with mapping to modify source identity
JP2015056557A (ja) * 2013-09-12 2015-03-23 株式会社東芝 半導体装置
DE112018001517T5 (de) * 2017-03-22 2019-12-05 Sony Semiconductor Solutions Corporation Halbleitervorrichtung und modul
JP6757502B2 (ja) * 2017-06-07 2020-09-23 株式会社村田製作所 双方向スイッチ回路及びスイッチ装置

Family Cites Families (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5910587B2 (ja) * 1977-08-10 1984-03-09 株式会社日立製作所 半導体装置の保護装置
US4387386A (en) * 1980-06-09 1983-06-07 The United States Of America As Represented By The Secretary Of The Army Microwave controlled field effect switching device
US4339285A (en) * 1980-07-28 1982-07-13 Rca Corporation Method for fabricating adjacent conducting and insulating regions in a film by laser irradiation
US4843440A (en) * 1981-12-04 1989-06-27 United States Of America As Represented By The Administrator Of The National Aeronautics & Space Administration Microwave field effect transistor
GB2137412B (en) * 1983-03-15 1987-03-04 Standard Telephones Cables Ltd Semiconductor device
DE3334167A1 (de) * 1983-09-21 1985-04-04 Siemens AG, 1000 Berlin und 8000 München Halbleiterdiode
US4626802A (en) * 1984-12-24 1986-12-02 Motorola, Inc. GaAs FET oscillator noise reduction circuit
JPS61292965A (ja) * 1985-06-21 1986-12-23 Hitachi Ltd 半導体集積回路装置
JPH07120672B2 (ja) 1986-01-28 1995-12-20 日本電気株式会社 半導体装置
US4965863A (en) * 1987-10-02 1990-10-23 Cray Computer Corporation Gallium arsenide depletion made MESFIT logic cell
JP2723936B2 (ja) 1988-12-16 1998-03-09 株式会社日立製作所 半導体素子
US5157573A (en) * 1989-05-12 1992-10-20 Western Digital Corporation ESD protection circuit with segmented buffer transistor
JP2864841B2 (ja) * 1992-02-04 1999-03-08 三菱電機株式会社 高周波高出力トランジスタ
US5374899A (en) * 1993-11-10 1994-12-20 Itt Corporation Self biased power amplifier employing FETs
JP3169775B2 (ja) 1994-08-29 2001-05-28 株式会社日立製作所 半導体回路、スイッチ及びそれを用いた通信機
JP2576433B2 (ja) * 1994-12-14 1997-01-29 日本電気株式会社 半導体装置用保護回路
US5610790A (en) 1995-01-20 1997-03-11 Xilinx, Inc. Method and structure for providing ESD protection for silicon on insulator integrated circuits
JPH08236549A (ja) 1995-03-01 1996-09-13 Oki Electric Ind Co Ltd 半導体装置
US5559363A (en) * 1995-06-06 1996-09-24 Martin Marietta Corporation Off-chip impedance matching utilizing a dielectric element and high density interconnect technology
US5654860A (en) * 1995-08-16 1997-08-05 Micron Technology, Inc. Well resistor for ESD protection of CMOS circuits
US5932917A (en) * 1996-04-19 1999-08-03 Nippon Steel Corporation Input protective circuit having a diffusion resistance layer
WO1997045877A1 (fr) 1996-05-31 1997-12-04 Hitachi, Ltd. Dispositif semi-conducteur et sa fabrication
US5789799A (en) * 1996-09-27 1998-08-04 Northern Telecom Limited High frequency noise and impedance matched integrated circuits
KR19980043416A (ko) 1996-12-03 1998-09-05 문정환 이에스디(esd) 보호 회로
US5821827A (en) * 1996-12-18 1998-10-13 Endgate Corporation Coplanar oscillator circuit structures
KR100205609B1 (ko) 1997-01-06 1999-07-01 윤종용 정전기 보호 소자
US5841184A (en) * 1997-09-19 1998-11-24 The Whitaker Corporation Integrated emitter drain bypass capacitor for microwave/RF power device applications
JPH11111927A (ja) * 1997-10-06 1999-04-23 Sony Corp 半導体装置およびその製造方法
JPH11220093A (ja) 1998-01-29 1999-08-10 Sanyo Electric Co Ltd 半導体集積回路
US6265756B1 (en) * 1999-04-19 2001-07-24 Triquint Semiconductor, Inc. Electrostatic discharge protection device
JP2001217257A (ja) * 2000-01-31 2001-08-10 Sony Corp 半導体装置およびその製造方法
JP3831575B2 (ja) * 2000-05-15 2006-10-11 三洋電機株式会社 化合物半導体スイッチ回路装置
US6580107B2 (en) * 2000-10-10 2003-06-17 Sanyo Electric Co., Ltd. Compound semiconductor device with depletion layer stop region
JP2002368194A (ja) 2001-06-08 2002-12-20 Sanyo Electric Co Ltd 化合物半導体スイッチ回路装置
KR100685359B1 (ko) * 2002-09-09 2007-02-22 산요덴키가부시키가이샤 보호 소자
JP4535668B2 (ja) * 2002-09-09 2010-09-01 三洋電機株式会社 半導体装置
JP4236442B2 (ja) * 2002-10-17 2009-03-11 三洋電機株式会社 スイッチ回路装置
JP3902111B2 (ja) * 2002-10-21 2007-04-04 新日本無線株式会社 スイッチ半導体集積回路
JP2004260139A (ja) * 2003-02-06 2004-09-16 Sanyo Electric Co Ltd 半導体装置
JP4128091B2 (ja) * 2003-02-20 2008-07-30 三洋電機株式会社 スイッチ回路装置
JP2005340550A (ja) * 2004-05-28 2005-12-08 Sanyo Electric Co Ltd 半導体装置
JP2005353991A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 半導体装置
JP2005353993A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 化合物半導体装置およびその製造方法
JP2005353992A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 化合物半導体装置およびその製造方法
JP4939748B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939749B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939750B2 (ja) 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP2006310512A (ja) * 2005-04-28 2006-11-09 Sanyo Electric Co Ltd 化合物半導体スイッチ回路装置
TW200642268A (en) * 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
JP5112620B2 (ja) * 2005-05-31 2013-01-09 オンセミコンダクター・トレーディング・リミテッド 化合物半導体装置

Also Published As

Publication number Publication date
CN1794584A (zh) 2006-06-28
KR20060071879A (ko) 2006-06-27
KR100725574B1 (ko) 2007-06-08
JP2006179708A (ja) 2006-07-06
TW200623278A (en) 2006-07-01
TWI300599B (en) 2008-09-01
US20060164150A1 (en) 2006-07-27
CN1794584B (zh) 2011-05-04
US7538394B2 (en) 2009-05-26

Similar Documents

Publication Publication Date Title
KR100725574B1 (ko) 화합물 반도체 스위치 회로 장치
KR100725884B1 (ko) 화합물 반도체 스위치 회로 장치
JP5112620B2 (ja) 化合物半導体装置
US7358788B2 (en) Compound semiconductor switching circuit device
KR100701139B1 (ko) 반도체 장치
US7339210B2 (en) Compound semiconductor switching circuit device
JP2006310509A (ja) 化合物半導体スイッチ回路装置
KR100742067B1 (ko) 반도체 장치
JP4535668B2 (ja) 半導体装置
JP2007115896A (ja) 化合物半導体装置
JP2007281551A (ja) 化合物半導体スイッチ回路装置
JP2007242751A (ja) 化合物半導体スイッチ回路装置
JP2007115895A (ja) 化合物半導体スイッチ回路装置
JP5147169B2 (ja) スイッチ回路装置
JP2006310511A (ja) 化合物半導体スイッチ回路装置
JP2007048900A (ja) 化合物半導体装置
JP2007149885A (ja) 化合物半導体スイッチ回路装置およびその製造方法
JP2006310510A (ja) 化合物半導体スイッチ回路装置
JP2007149886A (ja) 化合物半導体スイッチ回路装置およびその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071101

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20110602

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110706

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111003

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111114

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120221

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120227

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150302

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150302

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150302

Year of fee payment: 3

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150302

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150302

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees