JP4704178B2 - 試験装置及び試験方法 - Google Patents
試験装置及び試験方法 Download PDFInfo
- Publication number
- JP4704178B2 JP4704178B2 JP2005301635A JP2005301635A JP4704178B2 JP 4704178 B2 JP4704178 B2 JP 4704178B2 JP 2005301635 A JP2005301635 A JP 2005301635A JP 2005301635 A JP2005301635 A JP 2005301635A JP 4704178 B2 JP4704178 B2 JP 4704178B2
- Authority
- JP
- Japan
- Prior art keywords
- test
- device under
- under test
- pass
- determination
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318342—Generation of test inputs, e.g. test vectors, patterns or sequences by preliminary fault modelling, e.g. analysis, simulation
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318307—Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31907—Modular tester, e.g. controlling and coordinating instruments in a bus based architecture
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
- Debugging And Monitoring (AREA)
Description
接続設定装置140は、複数のO/Eデコーダ210a〜h、複数のFIFOレジスタメモリ220a〜h、複数のFIFOコントローラ230a〜h、Configコントローラ240、Configレジスタ250、複数のマルチプレクサ260a〜g、及び複数のO/Eデコーダ270a〜gを有する。
100 DUT
110 システム制御装置
120 通信ネットワーク
130 サイト制御装置
140 接続設定装置
150 テストモジュール
160 ロードボード
170 性能判定試験実行部
180 動作仕様決定部
190 試験条件格納部
200 良否判定試験実行部
205 良否判定部
210 O/Eデコーダ
220 FIFOレジスタメモリ
230 FIFOコントローラ
240 Configコントローラ
250 Configレジスタ
260 マルチプレクサ
270 O/Eデコーダ
280 FIFOレジスタメモリ
290 FIFOコントローラ
300 マルチプレクサ
310 アービタ
320 IDLEパケット生成部
Claims (8)
- 被試験デバイスを試験する試験装置であって、
前記被試験デバイスを試験する制御装置を備え、
前記制御装置は、
前記被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行部と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定部と、
前記動作仕様決定部が決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行部と、
前記良否判定試験の結果に基づいて、前記動作仕様決定部が決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定部と
を有し、
前記性能判定試験実行部は、前記被試験デバイスが有するメモリの性能を判定する前記性能判定試験を前記被試験デバイスに対して実行させ、
前記動作仕様決定部は、前記メモリの一部が動作していない場合に、前記被試験デバイスの前記動作仕様の1つであるメモリ容量を、前記メモリの動作している部分のメモリ容量以下のメモリ容量に決定し、
前記良否判定試験実行部は、前記被試験デバイスを前記動作仕様決定部が決定した前記メモリ容量を有するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させ、
前記良否判定部は、前記被試験デバイスを前記動作仕様決定部が決定した前記メモリ容量のデバイスとして、前記被試験デバイスの良否を判定する試験装置。 - 被試験デバイスを試験する試験装置であって、
前記被試験デバイスを試験する制御装置を備え、
前記制御装置は、
前記被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行部と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定部と、
前記動作仕様決定部が決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行部と、
前記良否判定試験の結果に基づいて、前記動作仕様決定部が決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定部と
を有し、
前記性能判定試験実行部は、前記被試験デバイスの動作周波数を判定する前記性能判定試験を前記被試験デバイスに対して実行させ、
前記動作仕様決定部は、前記被試験デバイスの前記動作仕様の1つである動作周波数を決定し、
前記良否判定試験実行部は、前記被試験デバイスを前記動作仕様決定部が決定した前記動作周波数で動作するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させ、
前記良否判定部は、前記被試験デバイスを前記動作仕様決定部が決定した前記動作周波数で動作するデバイスとして、前記被試験デバイスの良否を判定する試験装置。 - 被試験デバイスを試験する試験装置であって、
前記被試験デバイスを試験する制御装置を備え、
前記制御装置は、
前記被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行部と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定部と、
前記動作仕様決定部が決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行部と、
前記良否判定試験の結果に基づいて、前記動作仕様決定部が決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定部と
を有し、
前記性能判定試験実行部は、前記被試験デバイスの許容電圧を判定する前記性能判定試験を前記被試験デバイスに対して実行させ、
前記動作仕様決定部は、前記被試験デバイスの前記動作仕様の1つである許容電圧を決定し、
前記良否判定試験実行部は、前記被試験デバイスを前記動作仕様決定部が決定した前記許容電圧を有するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させ、
前記良否判定部は、前記被試験デバイスを前記動作仕様決定部が決定した前記許容電圧を有するデバイスとして、前記被試験デバイスの良否を判定する試験装置。 - 被試験デバイスを試験する試験装置であって、
前記被試験デバイスを試験する制御装置を備え、
前記制御装置は、
前記被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行部と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定部と、
前記動作仕様決定部が決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行部と、
前記良否判定試験の結果に基づいて、前記動作仕様決定部が決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定部と
を有し、
前記性能判定試験実行部は、前記被試験デバイスの消費電力を判定する前記性能判定試験を前記被試験デバイスに対して実行させ、
前記動作仕様決定部は、前記被試験デバイスの前記動作仕様の1つである消費電力を決定し、
前記良否判定試験実行部は、前記被試験デバイスを前記動作仕様決定部が決定した前記消費電力を有するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させ、
前記良否判定部は、前記被試験デバイスを前記動作仕様決定部が決定した前記消費電力を有するデバイスとして、前記被試験デバイスの良否を判定する試験装置。 - 複数の制御装置によって複数の被試験デバイスのそれぞれを並行して試験する試験方法であって、
前記複数の制御装置のそれぞれが、
被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行段階と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定段階と、
決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行段階と、
前記良否判定試験の結果に基づいて、決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定段階と
を備え、
前記性能判定試験実行段階は、前記被試験デバイスが有するメモリの性能を判定する前記性能判定試験を前記被試験デバイスに対して実行させる段階を有し、
前記動作仕様決定段階は、前記メモリの一部が動作していない場合に、前記被試験デバイスの前記動作仕様の1つであるメモリ容量を、前記メモリの動作している部分のメモリ容量以下のメモリ容量に決定する段階を有し、
前記良否判定試験実行段階は、前記被試験デバイスを決定した前記メモリ容量を有するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させる段階を有し、
前記良否判定段階は、前記被試験デバイスを決定した前記メモリ容量のデバイスとして、前記被試験デバイスの良否を判定する段階を有する試験方法。 - 複数の制御装置によって複数の被試験デバイスのそれぞれを並行して試験する試験方法であって、
前記複数の制御装置のそれぞれが、
被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行段階と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定段階と、
決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行段階と、
前記良否判定試験の結果に基づいて、決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定段階と
を備え、
前記性能判定試験実行段階は、前記被試験デバイスの動作周波数を判定する前記性能判定試験を前記被試験デバイスに対して実行させる段階を有し、
前記動作仕様決定段階は、前記被試験デバイスの前記動作仕様の1つである動作周波数を決定する段階を有し、
前記良否判定試験実行段階は、前記被試験デバイスを決定した前記動作周波数で動作するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させる段階を有し、
前記良否判定段階は、前記被試験デバイスを決定した前記動作周波数で動作するデバイスとして、前記被試験デバイスの良否を判定する段階を有する試験方法。 - 複数の制御装置によって複数の被試験デバイスのそれぞれを並行して試験する試験方法であって、
前記複数の制御装置のそれぞれが、
被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行段階と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定段階と、
決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行段階と、
前記良否判定試験の結果に基づいて、決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定段階と
を備え、
前記性能判定試験実行段階は、前記被試験デバイスの許容電圧を判定する前記性能判定試験を前記被試験デバイスに対して実行させる段階を有し、
前記動作仕様決定段階は、前記被試験デバイスの前記動作仕様の1つである許容電圧を決定する段階を有し、
前記良否判定試験実行段階は、前記被試験デバイスを決定した前記許容電圧を有するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させる段階を有し、
前記良否判定段階は、前記被試験デバイスを決定した前記許容電圧を有するデバイスとして、前記被試験デバイスの良否を判定する段階を有する試験方法。 - 複数の制御装置によって複数の被試験デバイスのそれぞれを並行して試験する試験方法であって、
前記複数の制御装置のそれぞれが、
被試験デバイスの性能を判定する性能判定試験を前記被試験デバイスに対して実行させる性能判定試験実行段階と、
前記性能判定試験の結果に基づいて、前記被試験デバイスの動作仕様を決定する動作仕様決定段階と、
決定した前記動作仕様に応じた良否判定試験を前記被試験デバイスに対して実行させる良否判定試験実行段階と、
前記良否判定試験の結果に基づいて、決定した前記動作仕様における前記被試験デバイスの良否を判定する良否判定段階と
を備え、
前記性能判定試験実行段階は、前記被試験デバイスの消費電力を判定する前記性能判定試験を前記被試験デバイスに対して実行させる段階を有し、
前記動作仕様決定段階は、前記被試験デバイスの前記動作仕様の1つである消費電力を決定する段階を有し、
前記良否判定試験実行段階は、前記被試験デバイスを決定した前記消費電力を有するデバイスとして、前記被試験デバイスに対して前記良否判定試験を実行させる段階を有し、
前記良否判定段階は、前記被試験デバイスを決定した前記消費電力を有するデバイスとして、前記被試験デバイスの良否を判定する段階を有する試験方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/403,817 | 2003-03-31 | ||
US10/403,817 US7290192B2 (en) | 2003-03-31 | 2003-03-31 | Test apparatus and test method for testing plurality of devices in parallel |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005504180A Division JP3748269B2 (ja) | 2003-03-31 | 2004-03-24 | 試験装置及び試験方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006053160A JP2006053160A (ja) | 2006-02-23 |
JP4704178B2 true JP4704178B2 (ja) | 2011-06-15 |
Family
ID=32990043
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005504180A Expired - Fee Related JP3748269B2 (ja) | 2003-03-31 | 2004-03-24 | 試験装置及び試験方法 |
JP2005301635A Expired - Fee Related JP4704178B2 (ja) | 2003-03-31 | 2005-10-17 | 試験装置及び試験方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005504180A Expired - Fee Related JP3748269B2 (ja) | 2003-03-31 | 2004-03-24 | 試験装置及び試験方法 |
Country Status (9)
Country | Link |
---|---|
US (2) | US7290192B2 (ja) |
EP (2) | EP1884789B1 (ja) |
JP (2) | JP3748269B2 (ja) |
KR (1) | KR20050113271A (ja) |
CN (3) | CN101231325B (ja) |
DE (2) | DE602004016973D1 (ja) |
MY (1) | MY131932A (ja) |
TW (1) | TWI315406B (ja) |
WO (1) | WO2004088339A1 (ja) |
Families Citing this family (75)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040225459A1 (en) * | 2003-02-14 | 2004-11-11 | Advantest Corporation | Method and structure to develop a test program for semiconductor integrated circuits |
JP4332392B2 (ja) * | 2003-09-12 | 2009-09-16 | 株式会社アドバンテスト | 試験装置 |
US7362089B2 (en) * | 2004-05-21 | 2008-04-22 | Advantest Corporation | Carrier module for adapting non-standard instrument cards to test systems |
US7430486B2 (en) * | 2004-05-22 | 2008-09-30 | Advantest America R&D Center, Inc. | Datalog support in a modular test system |
CN100367040C (zh) * | 2004-08-18 | 2008-02-06 | 华为技术有限公司 | 一种射频产品测试方法 |
US7913002B2 (en) * | 2004-08-20 | 2011-03-22 | Advantest Corporation | Test apparatus, configuration method, and device interface |
US7253651B2 (en) * | 2004-12-21 | 2007-08-07 | Formfactor, Inc. | Remote test facility with wireless interface to local test facilities |
JP2006266835A (ja) * | 2005-03-23 | 2006-10-05 | Advantest Corp | 試験装置、試験方法、及び試験制御プログラム |
JP2006275986A (ja) * | 2005-03-30 | 2006-10-12 | Advantest Corp | 診断プログラム、切替プログラム、試験装置、および診断方法 |
CN100442070C (zh) * | 2005-12-08 | 2008-12-10 | 上海华虹Nec电子有限公司 | 同步通讯芯片并行测试的方法 |
JP2008051581A (ja) * | 2006-08-23 | 2008-03-06 | Yokogawa Electric Corp | デバイス試験装置およびデバイス試験方法 |
KR100858651B1 (ko) * | 2006-11-01 | 2008-09-16 | 주식회사 유니테스트 | 순차적 반도체 테스트 장치 |
KR100829402B1 (ko) * | 2006-11-01 | 2008-05-15 | 주식회사 유니테스트 | 순차적 반도체 테스트 장치 |
US7852094B2 (en) * | 2006-12-06 | 2010-12-14 | Formfactor, Inc. | Sharing resources in a system for testing semiconductor devices |
US7528623B2 (en) * | 2007-02-02 | 2009-05-05 | Teradyne, Inc. | Distributing data among test boards to determine test parameters |
WO2009011033A1 (ja) * | 2007-07-17 | 2009-01-22 | Advantest Corporation | 試験装置、回路装置およびプログラム |
JP5080580B2 (ja) * | 2007-08-27 | 2012-11-21 | 株式会社アドバンテスト | システム、中継装置、および試験装置 |
US8117004B2 (en) * | 2008-03-30 | 2012-02-14 | Advantest Corporation | Testing module, testing apparatus and testing method |
US8922957B2 (en) * | 2008-04-30 | 2014-12-30 | Keysight Technologies, Inc. | Dynamic switch contact protection |
JP4772920B2 (ja) * | 2008-05-30 | 2011-09-14 | 株式会社アドバンテスト | 試験装置および送信装置 |
KR101452959B1 (ko) * | 2008-06-02 | 2014-10-24 | 삼성전자주식회사 | 실장형 테스트 장비 및 그 방법 |
US8165027B2 (en) * | 2008-12-08 | 2012-04-24 | Advantest Corporation | Test apparatus and test method |
JP2010145271A (ja) * | 2008-12-19 | 2010-07-01 | Yokogawa Electric Corp | 半導体試験装置 |
WO2011001462A1 (ja) * | 2009-06-29 | 2011-01-06 | 株式会社アドバンテスト | 試験装置 |
CN101719177B (zh) * | 2009-11-02 | 2012-08-15 | 无锡中星微电子有限公司 | 片上系统建模和仿真的方法及装置 |
US8094566B2 (en) * | 2009-12-24 | 2012-01-10 | Advantest Corporation | Test apparatus and test method |
US20110184687A1 (en) * | 2010-01-25 | 2011-07-28 | Advantest Corporation | Test apparatus and test method |
US8547125B2 (en) * | 2010-01-26 | 2013-10-01 | Advantest Corporation | Test apparatus and test module |
US8258803B2 (en) * | 2010-01-26 | 2012-09-04 | Advantest Corporation | Test apparatus and test method |
JP5374651B2 (ja) * | 2010-03-12 | 2013-12-25 | カスケード マイクロテック インコーポレイテッド | 半導体試験システム |
JP2011226854A (ja) * | 2010-04-16 | 2011-11-10 | Advantest Corp | 電圧を供給する装置 |
CN102378232A (zh) * | 2010-08-23 | 2012-03-14 | 财团法人资讯工业策进会 | 无线网络信号的测试系统及其测量方法 |
CN102419726A (zh) * | 2010-09-28 | 2012-04-18 | 致茂电子(苏州)有限公司 | 测试程序分散配置的测试方法及其系统 |
US20120102462A1 (en) * | 2010-10-26 | 2012-04-26 | Microsoft Corporation | Parallel test execution |
KR20130143065A (ko) * | 2010-10-29 | 2013-12-30 | 어드밴테스트 (싱가포르) 피티이. 엘티디. | 주문형 전자 모듈을 구비한 검사기 및 이를 포함 또는 이용하는 시스템 및 방법 |
WO2012070076A1 (en) * | 2010-11-26 | 2012-05-31 | Microtest S.R.L. | An equipment for testing electronic devices in general |
US8839057B2 (en) * | 2011-02-03 | 2014-09-16 | Arm Limited | Integrated circuit and method for testing memory on the integrated circuit |
JP2013113665A (ja) * | 2011-11-28 | 2013-06-10 | Advantest Corp | 試験パターン生成装置、試験プログラム生成装置、生成方法、プログラム、および試験装置 |
CN103176120A (zh) * | 2011-12-22 | 2013-06-26 | 英业达股份有限公司 | 信号模拟装置、信号录制与模拟测试方法 |
US10296433B2 (en) * | 2012-06-01 | 2019-05-21 | Litepoint Corporation | Method for transferring and confirming transfer of predefined data to a device under test (DUT) during a test sequence |
JP5833502B2 (ja) * | 2012-06-04 | 2015-12-16 | 株式会社アドバンテスト | テストプログラム |
JP2013250250A (ja) | 2012-06-04 | 2013-12-12 | Advantest Corp | テスターハードウェアおよびそれを用いた試験システム |
JP5833500B2 (ja) * | 2012-06-04 | 2015-12-16 | 株式会社アドバンテスト | 試験システム |
JP5816144B2 (ja) * | 2012-08-30 | 2015-11-18 | 株式会社アドバンテスト | テストプログラムおよび試験システム |
CN102967815B (zh) * | 2012-11-07 | 2014-10-29 | 北京华大信安科技有限公司 | 芯片测试方法、自动化测试机和系统 |
KR102002982B1 (ko) * | 2013-01-17 | 2019-07-24 | 삼성전자주식회사 | 반도체 소자의 테스트 설비 및 이를 이용한 반도체 소자의 테스트 방법 |
JP2014235127A (ja) | 2013-06-04 | 2014-12-15 | 株式会社アドバンテスト | 試験システム、制御プログラム、コンフィギュレーションデータの書込方法 |
TWI489114B (zh) * | 2013-07-05 | 2015-06-21 | Univ China Sci & Tech | CAN-BUS communication method and system for embedded oscilloscope |
KR102024946B1 (ko) * | 2013-08-08 | 2019-09-25 | 미래산업 주식회사 | 인라인 테스트 핸들러 |
US9015538B2 (en) | 2013-09-03 | 2015-04-21 | Litepoint Corporation | Method for testing data packet signal transceivers with multiple radio access technologies using interleaved device setup and testing |
US9544787B2 (en) * | 2013-09-03 | 2017-01-10 | Litepoint Corporation | Method for testing data packet signal transceivers using interleaved device setup and testing |
US9152520B2 (en) * | 2013-09-26 | 2015-10-06 | Texas Instruments Incorporated | Programmable interface-based validation and debug |
US9628356B2 (en) * | 2013-10-10 | 2017-04-18 | Ixia | Methods, systems, and computer readable media for providing user interfaces for specification of system under test (SUT) and network tap topology and for presenting topology specific test results |
US9356855B2 (en) * | 2013-10-10 | 2016-05-31 | Ixia | Methods, systems, and computer readable media for providing for specification or autodiscovery of device under test (DUT) topology information |
CN104678278A (zh) * | 2013-11-28 | 2015-06-03 | 英业达科技有限公司 | 由连接配置提供信号的集成电路测试结构及其测试方法 |
JP2015169524A (ja) * | 2014-03-06 | 2015-09-28 | 株式会社アドバンテスト | 試験装置、キャリブレーションデバイス、キャリブレーション方法、および試験方法 |
CN104931086A (zh) * | 2014-03-18 | 2015-09-23 | 光宝电子(广州)有限公司 | 平行多工测试系统及测试方法 |
US10145890B2 (en) | 2014-03-28 | 2018-12-04 | Hewlett Packard Enterprise Development Lp | Testing electronic devices |
US9898438B2 (en) | 2014-10-13 | 2018-02-20 | Samsung Electronics Co., Ltd. | Symbol lock method and a memory system using the same |
CN108347356B (zh) * | 2017-01-24 | 2020-12-22 | 北京京东尚科信息技术有限公司 | 一种多协议单元测试方法、装置、电子设备和存储介质 |
TWI653519B (zh) * | 2017-05-03 | 2019-03-11 | 和碩聯合科技股份有限公司 | 配置單元、檢測系統及檢測方法 |
US10393802B2 (en) * | 2017-06-14 | 2019-08-27 | Nuvoton Technology Corporation | System and method for adaptive testing of semiconductor product |
CN110161977B (zh) * | 2018-02-13 | 2022-04-12 | 京元电子股份有限公司 | 测量系统及其测量方法 |
KR102583174B1 (ko) | 2018-06-12 | 2023-09-26 | 삼성전자주식회사 | 테스트 인터페이스 보드, 이를 포함하는 테스트 시스템 및 이의 동작 방법 |
CN108627195A (zh) * | 2018-08-17 | 2018-10-09 | 深圳市金邦科技发展有限公司 | 一种对记忆体模组进行检测的智能检测方法及智能检测系统 |
DE112018008085B4 (de) | 2018-11-20 | 2022-09-15 | Mitsubishi Electric Corporation | Kommunikationssystem, Listenverbreitungsstation, Kommunikationsverfahren und Kommunikationsprogramm |
CN109753004B (zh) * | 2019-02-26 | 2024-02-23 | 美登思电气(上海)有限公司 | 自动转换开关模拟器及其应用 |
US11067623B2 (en) * | 2019-05-19 | 2021-07-20 | Test Research, Inc. | Test system and method of operating the same |
TWI704361B (zh) * | 2019-08-01 | 2020-09-11 | 正崴精密工業股份有限公司 | 自動化電路板測試系統及其方法 |
US10917326B1 (en) | 2019-08-23 | 2021-02-09 | Keysight Technologies, Inc. | Methods, systems, and computer readable media for debugging test traffic generation |
CN113014442B (zh) * | 2019-12-19 | 2023-04-18 | 西安诺瓦星云科技股份有限公司 | 网口环路检测方法和网口环路检测系统 |
CN112181744A (zh) * | 2020-09-25 | 2021-01-05 | 北京博睿维讯科技有限公司 | 一种转换器接口的故障检测方法、系统、终端以及存储介质 |
TWI760157B (zh) * | 2021-03-24 | 2022-04-01 | 德律科技股份有限公司 | 多核並行測試單一待測物的系統及方法 |
CN113961405B (zh) * | 2021-09-30 | 2022-10-28 | 北京百度网讯科技有限公司 | 状态切换指令验证方法、装置、电子设备及存储介质 |
CN118033392B (zh) * | 2024-04-15 | 2024-06-28 | 英诺达(成都)电子科技有限公司 | 电路检测方法及装置、电子设备、存储介质、程序产品 |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2569520B2 (ja) * | 1987-01-19 | 1997-01-08 | トヨタ自動車株式会社 | 電子制御装置及びその検査装置 |
JP2587941B2 (ja) | 1987-05-29 | 1997-03-05 | 株式会社 アドバンテスト | Icテストシステム |
JP2583057B2 (ja) | 1987-05-29 | 1997-02-19 | 株式会社 アドバンテスト | Icテストシステム |
JP2583056B2 (ja) | 1987-05-29 | 1997-02-19 | 株式会社 アドバンテスト | Icテストシステム |
JP2587940B2 (ja) | 1987-05-29 | 1997-03-05 | 株式会社 アドバンテスト | Icテストシステム |
JP2583055B2 (ja) | 1987-05-29 | 1997-02-19 | 株式会社 アドバンテスト | Icテストシステム |
JPH0731537B2 (ja) * | 1987-09-11 | 1995-04-10 | 株式会社日立製作所 | 多重化制御装置 |
JP2627751B2 (ja) | 1987-09-28 | 1997-07-09 | 株式会社アドバンテスト | Icテストシステム |
US5025205A (en) | 1989-06-22 | 1991-06-18 | Texas Instruments Incorporated | Reconfigurable architecture for logic test system |
US5675544A (en) * | 1990-06-25 | 1997-10-07 | Texas Instruments Incorporated | Method and apparatus for parallel testing of memory circuits |
US5425036A (en) * | 1992-09-18 | 1995-06-13 | Quickturn Design Systems, Inc. | Method and apparatus for debugging reconfigurable emulation systems |
US5742840A (en) * | 1995-08-16 | 1998-04-21 | Microunity Systems Engineering, Inc. | General purpose, multiple precision parallel operation, programmable media processor |
US5748642A (en) * | 1995-09-25 | 1998-05-05 | Credence Systems Corporation | Parallel processing integrated circuit tester |
US5991907A (en) * | 1996-02-02 | 1999-11-23 | Lucent Technologies Inc. | Method for testing field programmable gate arrays |
US5905883A (en) * | 1996-04-15 | 1999-05-18 | Sun Microsystems, Inc. | Verification system for circuit simulator |
CN1206467A (zh) * | 1996-11-15 | 1999-01-27 | 株式会社爱德万测试 | 集成电路设备测试器 |
US5978942A (en) | 1996-12-19 | 1999-11-02 | Simd Solutions, Inc. | STAR-I: scalable tester architecture with I-cached SIMD technology |
JP3063676B2 (ja) * | 1997-05-09 | 2000-07-12 | 日本電気株式会社 | 半導体装置の回路検証方法 |
US6028439A (en) * | 1997-10-31 | 2000-02-22 | Credence Systems Corporation | Modular integrated circuit tester with distributed synchronization and control |
US6202182B1 (en) * | 1998-06-30 | 2001-03-13 | Lucent Technologies Inc. | Method and apparatus for testing field programmable gate arrays |
JP2000163456A (ja) | 1998-11-25 | 2000-06-16 | Hitachi Ltd | 論理検証方法 |
JP3942765B2 (ja) | 1999-03-15 | 2007-07-11 | 株式会社アドバンテスト | 半導体デバイスシミュレート装置及びそれを用いた半導体試験用プログラムデバッグ装置 |
US6631487B1 (en) * | 1999-09-27 | 2003-10-07 | Lattice Semiconductor Corp. | On-line testing of field programmable gate array resources |
JP2001184225A (ja) * | 1999-12-27 | 2001-07-06 | Toshiba Microelectronics Corp | エミュレータ及びエミュレート方法 |
US6694488B1 (en) | 2000-03-03 | 2004-02-17 | Nec Corporation | System for the design of high-performance communication architecture for system-on-chips using communication architecture tuners |
DE10039004A1 (de) | 2000-08-10 | 2002-02-21 | Philips Corp Intellectual Pty | Anordnung zum Testen eines integrierten Schaltkreises |
JP3822044B2 (ja) * | 2000-09-25 | 2006-09-13 | 株式会社東芝 | 設計検証システム、設計検証方法および設計検証プログラムを格納したコンピュータ読取り可能な記録媒体 |
JP2002296329A (ja) * | 2001-03-30 | 2002-10-09 | Agilent Technologies Japan Ltd | 集積回路の試験装置 |
US6779140B2 (en) * | 2001-06-29 | 2004-08-17 | Agilent Technologies, Inc. | Algorithmically programmable memory tester with test sites operating in a slave mode |
US6754868B2 (en) * | 2001-06-29 | 2004-06-22 | Nextest Systems Corporation | Semiconductor test system having double data rate pin scrambling |
KR100442696B1 (ko) * | 2001-12-19 | 2004-08-02 | 삼성전자주식회사 | 반도체 메모리 소자의 병렬 테스트 시스템 |
US7810067B2 (en) * | 2002-08-30 | 2010-10-05 | Sap Aktiengesellschaft | Development processes representation and management |
-
2003
- 2003-03-31 US US10/403,817 patent/US7290192B2/en not_active Expired - Lifetime
-
2004
- 2004-03-24 WO PCT/JP2004/004046 patent/WO2004088339A1/ja active Application Filing
- 2004-03-24 EP EP07075969A patent/EP1884789B1/en not_active Expired - Lifetime
- 2004-03-24 DE DE602004016973T patent/DE602004016973D1/de not_active Expired - Lifetime
- 2004-03-24 KR KR1020057018515A patent/KR20050113271A/ko not_active Application Discontinuation
- 2004-03-24 CN CN2008100068598A patent/CN101231325B/zh not_active Expired - Fee Related
- 2004-03-24 DE DE602004022347T patent/DE602004022347D1/de not_active Expired - Lifetime
- 2004-03-24 JP JP2005504180A patent/JP3748269B2/ja not_active Expired - Fee Related
- 2004-03-24 EP EP04723013A patent/EP1610135B8/en not_active Expired - Lifetime
- 2004-03-24 CN CNB2004800055526A patent/CN100432689C/zh not_active Expired - Lifetime
- 2004-03-29 MY MYPI20041120A patent/MY131932A/en unknown
- 2004-03-29 TW TW093108468A patent/TWI315406B/zh not_active IP Right Cessation
- 2004-03-30 US US10/813,594 patent/US7272765B2/en not_active Expired - Lifetime
- 2004-03-30 CN CNB2004800084143A patent/CN100489554C/zh not_active Expired - Lifetime
-
2005
- 2005-10-17 JP JP2005301635A patent/JP4704178B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20040193990A1 (en) | 2004-09-30 |
EP1884789B1 (en) | 2009-07-29 |
CN101231325A (zh) | 2008-07-30 |
EP1610135B8 (en) | 2009-03-04 |
JPWO2004088339A1 (ja) | 2006-07-06 |
CN100432689C (zh) | 2008-11-12 |
KR20050113271A (ko) | 2005-12-01 |
EP1884789A3 (en) | 2008-02-13 |
DE602004022347D1 (de) | 2009-09-10 |
EP1610135A4 (en) | 2006-12-20 |
TWI315406B (en) | 2009-10-01 |
US7272765B2 (en) | 2007-09-18 |
EP1884789A2 (en) | 2008-02-06 |
CN101231325B (zh) | 2011-08-31 |
EP1610135A1 (en) | 2005-12-28 |
US20040255216A1 (en) | 2004-12-16 |
MY131932A (en) | 2007-09-28 |
DE602004016973D1 (de) | 2008-11-20 |
JP2006053160A (ja) | 2006-02-23 |
CN100489554C (zh) | 2009-05-20 |
TW200506397A (en) | 2005-02-16 |
JP3748269B2 (ja) | 2006-02-22 |
WO2004088339A1 (ja) | 2004-10-14 |
CN1756960A (zh) | 2006-04-05 |
US7290192B2 (en) | 2007-10-30 |
CN1768275A (zh) | 2006-05-03 |
EP1610135B1 (en) | 2008-10-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4704178B2 (ja) | 試験装置及び試験方法 | |
JP5171632B2 (ja) | Icテスト方法及びその装置 | |
EP1595156A2 (en) | Testing of integrated circuits | |
JP2006266835A (ja) | 試験装置、試験方法、及び試験制御プログラム | |
US20100102840A1 (en) | Test apparatus additional module and test method | |
JP5167904B2 (ja) | スキャン制御方法、スキャン制御回路及び装置 | |
US20230333163A1 (en) | Falling clock edge jtag bus routers | |
CN115184781A (zh) | 一种芯片测试方法及系统 | |
JP2000311931A (ja) | Ipテスト回路を備えた半導体集積回路 | |
JP4843102B2 (ja) | 試験装置および試験方法 | |
JP2011002942A (ja) | 制御システム、通信システム及び通信装置 | |
JP4116805B2 (ja) | 内部バス試験装置及び内部バス試験方法 | |
KR970011582B1 (ko) | 대규모 집적 회로 장치 | |
KR101016733B1 (ko) | 스캔 제어 방법, 스캔 제어 회로 및 장치 | |
JP2004078739A (ja) | データ処理装置およびそのテスト方法 | |
JP2000269420A (ja) | 半導体集積回路及びその検証方法 | |
JPH11353265A (ja) | 情報伝達装置 | |
JP4409031B2 (ja) | 中央演算処理装置のテスト回路装置 | |
CN114487763A (zh) | 用于集成电路的自动检测电路及方法 | |
KR19990076323A (ko) | 마이크로프로세서의 에뮬레이션 모드를 위한 바운더리 스캔 스탠다드 인터페이스 회로 | |
JPH01266635A (ja) | 半導体集積回路 | |
JPH1078886A (ja) | テスト装置 | |
JPH09223037A (ja) | テスト回路装置 | |
JP2007234046A (ja) | 中央演算処理装置のテスト回路装置 | |
JPH09145792A (ja) | 半導体装置用テスタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070110 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100525 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100708 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110301 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110309 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140318 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |