JP4612581B2 - 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 - Google Patents

走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 Download PDF

Info

Publication number
JP4612581B2
JP4612581B2 JP2006108765A JP2006108765A JP4612581B2 JP 4612581 B2 JP4612581 B2 JP 4612581B2 JP 2006108765 A JP2006108765 A JP 2006108765A JP 2006108765 A JP2006108765 A JP 2006108765A JP 4612581 B2 JP4612581 B2 JP 4612581B2
Authority
JP
Japan
Prior art keywords
signal
boost
clock
transistor
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2006108765A
Other languages
English (en)
Other versions
JP2007086728A (ja
Inventor
東蓉 申
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Mobile Display Co Ltd filed Critical Samsung Mobile Display Co Ltd
Publication of JP2007086728A publication Critical patent/JP2007086728A/ja
Application granted granted Critical
Publication of JP4612581B2 publication Critical patent/JP4612581B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Shift Register Type Memory (AREA)

Description

本発明は,有機電界発光表示装置に関し,特に,有機電界発光表示装置に利用される走査駆動回路に関する。
一般に,有機電界発光表示装置は,蛍光性有機化合物を電気的に励起させて発光させる表示装置であり,M×N個の有機発光セルを電圧書込み,あるいは,電流書込みして映像を表示する。このような有機発光セルは,アノード(ITO),有機薄膜,カソードレイヤー(metal)の構造を備える。
有機薄膜は,電子と正孔の均衡を良くして発光効率を高めるために,発光層(Emission Layer;EML),電子輸送層(Electron Transport Layer;ETL)および正孔輸送層(Hole Transport Layer;HTL)を含む多層構造から構成される。また別途に,電子注入層(Electron Injection Layer;EIL)と正孔注入層(Hole Injection Layer;HIL)を含む。
このように構成される有機発光セルを駆動する方式には,単純マトリックス(passive matrix)方式と,薄膜トランジスタ(Thin Film Transistor;TFT)を利用した能動駆動(active matrix)方式とがある。単純マトリックス方式は,陽極と陰極を直交するように形成し,ラインを選択して駆動する。能動駆動方式は,薄膜トランジスタを各ITO(indium tin oxide;インジウムスズ酸化物)画素電極に接続して,薄膜トランジスタのゲートに接続されたキャパシタの容量によって維持された電圧に応じて,駆動する方式である。
この時,キャパシタに電圧を設定するために印加される信号の形態によって能動駆動方式は,電圧書込み(voltage programming)方式と電流書込み(current programming)方式とに分けられる。
このような能動駆動方式の有機電界発光表示装置は,大きく分けて,表示パネル,データ駆動回路,走査駆動回路,タイミング制御部を含んで構成される。走査駆動回路は,タイミング制御部から走査駆動制御信号の供給を受ける。これによって,走査駆動回路は,走査信号を生成し,生成された走査信号を表示パネルの走査線に順次供給する。
すなわち,走査駆動回路は,パネル内に具備された複数の画素を駆動するために,順次走査信号を生成して,走査信号をパネルに供給する役割を遂行する。
図1は,従来の一般的な走査駆動回路の構成を示すブロック図である。図1を参照すると,従来の一般的な走査駆動回路は,スタートパルスSP入力ラインに従属的に接続された複数のステージ(ST1〜STn)で構成される。複数のステージ(ST1〜STn)は,スタートパルス(SP)をクロック信号(C)によって順次シフトさせて,出力信号(SO1〜SOn)を発生する。この場合,第2〜第nステージ(ST2〜STn)の各々は,一つ前のステージから出力される出力信号をスタートパルスとして入力してもらい,出力信号をシフトさせる。これによって,ステージは,スタートパルスが順次シフトされる形態の出力信号(SO1〜SOn)を発生して,出力信号をマトリックス画素アレイに提供するようになる。
図2は,図1に図示された走査駆動回路において,任意のステージの回路図である。図3は,図2に図示されたステージの入力信号/出力信号波形図である。
図2および図3を参照すると,従来の場合,走査駆動回路を構成する各ステージは,マスタースレーブ(Master−Slave)形態のフリップフロップ(flip/flop)を使用する。このようなフリップフロップは,クロック信号(clk)がローレベルの時,入力を続けて受け,出力は以前の出力を維持する。
一方,クロック信号(clk)がハイレベルの場合には,クロック信号(clk)がローレベルの時,受けた入力を維持し,これを出力して,これ以上の入力を受けない。
そして,図2の回路において,出力電圧(out)のハイレベルは,供給電圧(VDD)と接地との間を連結する抵抗の比による電圧値(ratioed logic)で決定され,出力電圧(out)のローレベルは,接地よりトランジスタの閾値電圧ほど高くなる。
一方,従来の有機電界発光表示装置に関する技術を記載した文献としては,下記特許文献1〜4等がある。
大韓民国特許公開第2004−0016467号 大韓民国特許第0394006号 大韓民国特許第0385566号 特開2003−077683号公報
しかし,従来の走査駆動回路において,フリップフロップ内部にインバータが具備される場合,ローレベルの入力を受け付ける時,スタティック電流(static current)が流れるという問題がある。また,フリップフロップ内部でハイレベルの入力を受けたインバータとローレベルの入力を受けるインバータの数が同一であるから,フリップフロップ内部のインバータの中の半分で,スタティック電流が発生して消費電力が大きくなるという短所がある。また,従来の走査駆動回路に具備されるトランジスタの特性偏差によって各ステージにハイレベルで受け入れる入力電圧レベルが異なるので,このような回路を採用する場合,出力電圧のハイレベルにも偏差が生じて回路が誤動作するという短所がある。また,出力電圧のローレベル偏差は,図2の回路に具備されるインバータの入力トランジスタ(T1)のオン抵抗の偏差として反映されて,出力電圧のハイレベル偏差を加重させることがある。特に,有機電界発光表示装置パネルでは,特性偏差の大きいトランジスタを使用するので,このような問題がさらに深刻になる。さらに,インバータは,入力トランジスタ(T1)を通じて,電流が流れて出力端を充電し,ロードトランジスタ(T2)を通じて,電流が流れて出力端を放電するが,出力端を充電する場合,ロードトランジスタ(T2)のソースゲート電圧がますます減ってしまい,放電電流が急激に減少して放電効率が落ちるという問題がある。
そこで,本発明は,このような問題に鑑みてなされたもので,その目的とするところは,能動駆動方式の有機電界発光表示装置で,消費電力の低減,走査駆動回路の誤作動,放電効率の減少を防止することができる走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置を提供することにある。
上記課題を解決するために,本発明の第1の観点によれば,入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を入力する二つのクロック信号入力線に,各々接続される複数のステージで構成される走査駆動回路において,連続して接続される複数のステージを通じて,順次選択信号および/またはブースト信号を出力する第1走査駆動部と,連続して接続される複数のステージを通じて,順次発光信号を出力する第2走査駆動部とが含まれ,第1走査駆動部は,選択信号を出力する走査駆動ユニットと,奇数番目のブースト信号を出力する第1ブースト駆動ユニットと,偶数番目のブースト信号を出力する第2ブースト駆動ユニットとを含んで構成される走査駆動回路が提供される。
本発明によれば,選択信号および/またはブースト信号を供給する第1走査駆動部と,発光信号を供給する第2走査駆動部とで構成される走査駆動回路において,第1走査駆動部は,選択信号を出力する走査駆動ユニットと,奇数番目のブースト信号を出力する第1ブースト駆動ユニットおよび偶数番目のブースト信号を出力する第2ブースト駆動ユニットを含む。第2走査駆動部および走査駆動ユニット,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの各々ステージにおいて,スタティック電流(static current)が流れる経路(従来の走査駆動回路のインバータ)を除去することで,消費電力を低減することができる。
走査駆動ユニットおよび第1ブースト駆動ユニット,第2ブースト駆動ユニットは,各々に対応する複数のステージを具備し,各々に具備されるステージは,第1クロック端子(CLKa)にゲート端子が接続され,最初入力信号(IN1,IN2,IN3)または一つ前のステージからの出力信号(gi)が入力される第1トランジスタ(M1)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,第2クロック端子(CLKb)および出力線(out)に接続される第2トランジスタ(M2)と,第1クロック端子(CLKa)にゲート端子が接続され,第2電源(VSS)と第1ノード(N1)との間に接続される第3トランジスタ(M3)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,第1クロック端子(CLKa)と第1ノード(N1)との間に接続される第4トランジスタ(M4)と,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)と出力線(out)との間に接続される第5トランジスタ(M5)とを含んで構成されてもよい。
第1トランジスタ(M1)の出力端と出力線(out)との間に接続される第1キャパシタ(C1)がさらに含まれて構成されてもよい。
走査駆動ユニットを構成する各々ステージは,第1クロック端子(CLKa)と第2クロック端子(CLKb)を具備して,第1クロック端子(CLKa)および第2クロック端子(CLKb)に入力される第1クロック信号(CLK1)および第2クロック信号(CLK2)は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことができる。
走査駆動ユニットを構成する各々ステージの中で,奇数番目のステージにおいて,第1クロック端子(CLKa)には,第1クロック信号(CLK1)が供給され,第2クロック端子(CLKb)には,第2クロック信号(CLK2)が供給されてもよい。
走査駆動ユニットの奇数番目のステージにおいて,最初入力信号(IN1)または一つ前のステージからの出力信号(gi)が入力されるフリーチャージと,フリーチャージで入力される最初入力信号(IN1)または一つ前のステージからの出力信号(gi)のレベルに相当する信号を出力する評価遂行とが行われ,第1クロック信号(CLK1)がローレベルで,第2クロック信号(CLK2)がハイレベルに入力される期間に,フリーチャージが遂行されてもよく,第1クロック信号(CLK1)がハイレベルで,第2クロック信号(CLK2)がローレベルに入力される期間に,評価遂行されてもよい。
走査駆動ユニットを構成する各々ステージの中で,偶数番目のステージにおいて,第1クロック端子(CLKa)には,第2クロック信号(CLK2)が供給され,第2クロック端子(CLKb)には,第1クロック信号(CLK1)が供給されてもよい。
走査駆動ユニットの偶数番目のステージにおいて,一つ前のステージからの出力信号(gi)が入力されるフリーチャージと,フリーチャージで入力される一つ前のステージからの出力信号(gi)のレベルに相当する信号を出力する評価遂行とが行われ,第1クロック信号(CLK1)がハイレベルで,第2クロック信号(CLK2)がローレベルに入力される期間に,フリーチャージが遂行されてもよく,第1クロック信号(CLK1)がローレベルで,第2クロック信号(CLK2)がハイレベルに入力される期間に,評価遂行されてもよい。
走査駆動ユニットの各々ステージにおいて,フリーチャージされる期間には,第1電源(VDD)からハイレベルの信号が出力され,評価遂行される期間には,フリーチャージされる期間に入力される最初入力信号(IN1)または一つ前のステージからの出力信号(gi)レベルに相当する信号が出力され,第1クロック信号(CLK1),第2クロック信号(CLK2)がハイレベルである時,以前が上記フリーチャージされる期間であれば,上記フリーチャージされる期間に出力される信号レベルを維持して出力でき,以前が上記評価遂行される期間であれば,ハイレベルの信号を出力することができる。
本発明によれば,フリーチャージされる期間で,第5トランジスタ(M5)を通じて,第1電源(VDD)のハイレベルの信号が出力されるので,従来の走査駆動回路より,ハイレベルで出力される信号がトランジスタの特性偏差の影響を受けないため,走査駆動回路の誤作動を防止できる。同じく,フリーチャージで第1キャパシタ(C1)にローレベルの信号が入力され,第1クロック信号(CLK1),第2クロック信号(CLK2)が共にハイレベルの場合,第2トランジスタ(M2)を通じて,ハイレベルの第2クロック信号(CLK2)が出力されるので,ハイレベルで出力される信号がトランジスタの特性偏差の影響を受けないため,走査駆動回路の誤作動を防止できる。さらに,フリーチャージされる期間で,ハイレベルの一つ前のステージからの出力信号(gi)または最初入力信号(IN1)が入力される場合,第1クロック信号(CLK1),第2クロック信号(CLK2)が共にハイレベルの時,評価期間時のいずれにおいても,同様に第5トランジスタ(M5)から第1電源(VDD)のハイレベルの信号が出力される。また,ステージからハイレベルの信号を出力する時,第5トランジスタ(M5)を通じて,第1電源(VDD)のハイレベルの信号が出力され,または,第2トランジスタ(M2)を通じて,ハイレベルの第2クロック信号(CLK2)が出力されるので,従来の走査駆動回路のようにインバータの出力端を充電しないので,漏れる電流(leakage current)を最小化でき,放電効率を改善して動作速度を向上できる。
第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの各々ステージは,第1クロック端子(CLKa)および第2クロック端子(CLKb)を具備して,第1ブースト駆動ユニットの第1クロック端子(CLKa)および第2クロック端子(CLKb)に入力される第3クロック信号(CLK3)および第4クロック信号(CLK4)は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことができ,第2ブースト駆動ユニットの第1クロック端子(CLKa)および第2クロック端子(CLKb)に入力される第5クロック信号(CLK5)および第6クロック信号(CLK6)は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことができる。
第1ブースト駆動ユニットの奇数番目のステージにおいて,第1クロック端子(CLKa)には,第3クロック信号(CLK3)が供給され,第2クロック端子(CLKb)には,第4クロック信号(CLK4)が供給されてもよく,第2ブースト駆動ユニットの奇数番目のステージにおいて,第1クロック端子(CLKa)には,第5クロック信号(CLK5)が供給され,第2クロック端子(CLKb)には,第6クロック信号(CLK6)が供給されてもよい。
第1ブースト駆動ユニットの偶数番目のステージにおいて,第1クロック端子(CLKa)には,第4クロック信号(CLK4)が供給され,第2クロック端子(CLKb)には,第3クロック信号(CLK3)が供給されてもよく,第2ブースト駆動ユニットの偶数番目のステージにおいて,第1クロック端子(CLKa)には,第6クロック信号(CLK6)が供給され,第2クロック端子(CLKb)には,第5クロック信号(CLK5)が供給されてもよい。
第3クロック信号(CLK3)および第4クロック信号(CLK4)は,走査駆動ユニットに供給される第1クロック信号(CLK1)および第2クロック信号(CLK2)に比べて,互いにハイレベルでオーバーラップされる期間が長く,フリーチャージされる期間および評価遂行される期間が長くなるように入力されてよい。また,第5クロック信号(CLK5)および第6クロック信号(CLK6)は,走査駆動ユニットに供給される第1クロック信号(CLK1)および第2クロック信号(CLK2)に比べて,互いにハイレベルでオーバーラップされる期間が長く,フリーチャージされる期間および評価遂行される期間が長くなるように入力されてよい。
第2ブースト駆動ユニットのステージに入力される第5クロック信号(CLK5),第6クロック信号(CLK6)および最初入力信号(IN3)と,第1ブースト駆動ユニットのステージに入力される第3クロック信号(CLK3),第4クロック信号(CLK4)および最初入力信号(IN2)とを比べる時,第5クロック信号(CLK5)は,第3クロック信号(CLK3)より1水平周期遅延され,第6クロック信号(CLK6)は,第4クロック信号(CLK4)より1水平周期遅延され,第2ブースト駆動ユニットに入力される最初入力信号(IN3)は,第1ブースト駆動ユニットに入力される最初入力信号(IN2)より1水平周期遅延されて入力されてもよい。
第1ブースト駆動ユニットに入力される最初入力信号(IN2),第2ブースト駆動ユニットに入力される最初入力信号(IN3)は,走査駆動ユニットに入力される最初入力信号(IN1)に比べて,広い幅のローレベルを備えることができる。
第1ブースト駆動ユニットおよび第2ブースト駆動ユニットを構成する各々ステージは,第1トランジスタ(M1)の出力端にゲート端子が接続され,調節信号入力線およびブースト信号出力線(BST)に接続される第6トランジスタ(M6)と,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)とブースト信号出力線(BST)との間に接続される第7トランジスタ(M7)とをさらに含むことができる。
第1ブースト駆動ユニットにおいて,奇数番目のステージには,調節信号入力線を通じて,第1調節信号(D1)が入力され,偶数番目のステージには,調節信号入力線を通じて,第2調節信号(D2)が入力されてもよい。
第2ブースト駆動ユニットにおいて,奇数番目のステージには,調節信号入力線を通じて,第3調節信号(D3)が入力され,偶数番目のステージには,調節信号入力線を通じて,第4調節信号(D4)が入力されてもよい。
第1ブースト駆動ユニットに印加される第1調節信号(D1),第2調節信号(D2)と,第1ブースト駆動ユニットに印加される第3クロック信号(CLK3),第4クロック信号(CLK4)とを比べる時,第1調節信号(D1)は,第4クロック信号(CLK4)よりハイレベルとローレベルの絶対値の差が少ないパルスで印加され,第2調節信号(D2)は,第3クロック信号(CLK3)よりハイレベルとローレベルの絶対値の差が少ないパルスで印加されてもよい。
第2ブースト駆動ユニットに印加される第3調節信号(D3),第4調節信号(D4)と,第2ブースト駆動ユニットに印加される第5クロック信号(CLK5),第6クロック信号(CLK6)とを比べる時,第3調節信号(D3)は,第6クロック信号(CLK6)よりハイレベルとローレベルの絶対値の差が少ないパルスで印加され,第4調節信号(D4)は,第5クロック信号(CLK5)よりハイレベルとローレベルの絶対値の差が少ないパルスで印加されてもよい。
本発明によれば,調節信号入力線から第1走査駆動部に調節信号を入力することで,ブースト信号のパルス幅とスイングを自由に調整して出力させることによって,有機EL素子(OLED)に供給される電流(IOLED)を所望の値で設定することができる。
上記課題を解決するために,本発明の第2の観点によれば,入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージで構成される走査駆動回路において,連続して接続される複数のステージを通じて,順次選択信号およびブースト信号を出力する第1走査駆動部と,連続して接続される複数のステージを通じて,順次発光信号を出力する第2走査駆動部とが含まれ,第1走査駆動部は,奇数番目の選択信号および奇数番目のブースト信号を出力する第1走査/ブースト駆動ユニットと,偶数番目の選択信号および偶数番目のブースト信号を出力する第2走査/ブースト駆動ユニットとを含んで構成される走査駆動回路が提供される。
第1走査/ブースト駆動ユニット,第2走査/ブースト駆動ユニットは,各々に対応する複数のステージを具備し,各々に具備されるステージは,第1クロック端子(CLKa)にゲート端子が接続され,一つ前のステージからの出力信号(gi)または最初入力信号(IN4,IN5)が入力される第1トランジスタ(M1)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,第2クロック端子(CLKb)および出力線(out)に接続される第2トランジスタ(M2)と,第1クロック端子(CLKa)にゲート端子が接続され,第2電源(VSS)と第1ノード(N1)との間に接続される第3トランジスタ(M3)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,第1クロック端子(CLKa)と第1ノード(N1)との間に接続される第4トランジスタ(M4)と,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)と出力線(out)との間に接続される第5トランジスタ(M5)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,調節信号入力線およびブースト信号出力線(BST)に接続される第6トランジスタ(M6)と,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)とブースト信号出力線(BST)との間に接続される第7トランジスタ(M7)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,選択制御信号入力線および選択信号出力線(SEL)に接続される第8トランジスタ(M8)と,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)と選択信号出力線(SEL)との間に接続される第9トランジスタ(M9)とを含むことができる。
第1トランジスタ(M1)の出力端と出力線(out)との間に接続される第1キャパシタ(C1)をさらに含むことができる。
調節信号入力線に,ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加されてもよい。
調節信号入力線に,所定の負の電圧を供給する第3電源(VL)が印加されてもよい。
選択制御信号入力線に,奇数番目の選択信号および偶数番目の選択信号を順次出力するための選択制御信号が印加されてもよい。
上記課題を解決するために,本発明の第3の観点によれば,選択信号線,データ線,発光信号線およびブースト信号線に接続されるように配置される複数の画素を含む画素部と,データ線にデータ信号を供給するデータ駆動回路と,互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージを具備し,連続して接続される複数のステージを通じて,順次選択信号および/またはブースト信号を出力する第1走査駆動部と,連続して接続される複数のステージを通じて,順次発光信号を出力する第2走査駆動部とで構成される走査駆動回路とを備え,第1走査駆動部は,選択信号を出力する走査駆動ユニットと,奇数番目のブースト信号を出力する第1ブースト駆動ユニットと,偶数番目のブースト信号を出力する第2ブースト駆動ユニットとを含んで構成される有機電界発光表示装置が提供される。
上記課題を解決するために,本発明の第4の観点によれば,選択信号線,データ線,発光信号線およびブースト信号線に接続されるように配置される複数の画素を含む画素部と,データ線にデータ信号を供給するデータ駆動回路と,互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージを具備し,連続して接続される複数のステージを通じて,順次選択信号およびブースト信号を出力する第1走査駆動部と,連続して接続される複数のステージを通じて,順次発光信号を出力する第2走査駆動部とで構成される走査駆動回路とを備え,第1走査駆動部は,奇数番目の選択信号および奇数番目のブースト信号を出力する第1走査/ブースト駆動ユニットと,偶数番目の選択信号および偶数番目のブースト信号を出力する第2走査/ブースト駆動ユニットとを含んで構成される有機電界発光表示装置が提供される。
以上説明したように本発明によれば,走査駆動回路でスタティック電流が流れる経路を除去することで,消費電力を低減することができる。また,走査駆動回路を通じて,ハイレベル出力を行う時,出力端を充電しなくなって漏れる電流(leakage current)を最小化し,ローレベル出力を行う時,出力端を放電する電流の減少程度を最小化して,放電効率を向上して動作速度を速くすることができる。さらに,本発明の有機電界発光表示装置の画素回路の駆動トランジスタにブースト信号を入力するので,駆動トランジスタのゲート電圧を所望の電圧値に設定できるため,有機EL素子(OLED)に流れる電流(IOLED)を所望の値で設定できる。
以下に添付図面を参照しながら,本発明の好適な実施の形態について詳細に説明する。なお,本明細書及び図面において,実質的に同一の機能構成を有する構成要素については,同一の符号を付することにより重複説明を省略する。
図4は,本発明の実施形態に係る有機電界発光表示装置を概略的に図示するブロック図である。図4に図示されるように,本発明の実施形態に係る有機電界発光表示装置は,有機EL表示パネル(以下,表示パネル)100,データ駆動回路200,走査駆動回路300を含んで構成される。走査駆動回路300は,選択信号および/またはブースト信号を供給する第1走査駆動部310と,発光信号を供給する第2走査駆動部320とから構成される。
但し,第1走査駆動部310は,選択信号およびブースト信号をそれぞれ別に出力するために,走査駆動ユニットおよびブースト駆動ユニットで分離して構成されることも可能である。この場合,ブースト信号を出力するブースト駆動ユニットは,奇数番目のブースト信号および偶数番目のブースト信号を分離して出力できるように,再度分離して構成される。
表示パネル100は,列方向に延長して形成される複数のデータ線(D1〜Dm),行方向に延長して形成される複数の信号線(S1〜Sn),複数の信号線(B1〜Bn),複数の信号線(E1〜En)およびマトリックス形状に形成される複数の画素回路110を含む。ここで,複数の選択信号線(S1〜Sn)は,画素を選択するための選択信号を伝達する。複数の発光信号線(E1〜En)は,有機EL素子の発光期間を制御するための発光信号を伝達する。複数のブースト信号線(B1〜Bn)は,駆動薄膜トランジスタ(m1)のゲート電圧を所望の値で設定するためのブースト信号を伝達する。そして,データ線(D1〜Dm),選択信号線(S1〜Sn),発光信号線(E1〜En)およびブースト信号線(B1〜Bn)によって定義される画素領域に,各々画素回路110が形成される。
データ駆動回路200は,データ線(D1〜Dm)にデータ電流(IDATA)を印加する。走査駆動回路300の第1走査駆動部310は,選択信号線(S1〜Sn)に画素回路を選択するための選択信号を順次印加し,画素回路の駆動薄膜トランジスタ(m1)のゲート電圧を所望の値で設定するためのブースト信号をブースト信号線(B1〜Bn)に順次印加する。また,走査駆動回路300の第2走査駆動部320は,画素回路110の輝度を制御するための発光信号を発光信号線(E1〜En)に順次印加する。
図5は,図4に図示される有機電界発光表示装置の各画素領域に具備される画素回路の実施形態を示す回路図である。但し,図5では,説明の便宜上,j番目のデータ線(Dj)とi番目の選択信号線(Si),i番目の発光信号線(Ei),i番目のブースト信号線(Bi)に接続される画素回路のみを図示する。
図5に図示されるように,本発明の実施形態に係る画素回路110は,有機EL素子(OLED),トランジスタ(m1〜m4),キャパシタ(C1),およびキャパシタ(C2)を含む。ここで,トランジスタ(m1〜m4)では,PMOSトランジスタを用いるが,これに限定されない。
トランジスタ(m1)は,電源(VDD)と有機EL素子(OLED)との間に接続され,有機EL素子(OLED)に流れる電流を制御する。具体的には,トランジスタ(m1)のソースは,電源(VDD)に接続され,ドレイン(出力端)は,トランジスタ(m3)を通じて,有機EL素子(OLED)のカソードに接続される。また,トランジスタ(m2)は,ゲートが選択信号線(Si)に接続され,ソースがデータ線(Dj)に,ドレインがトランジスタ(m1)のゲートに接続される。これにより,トランジスタ(m2)は,選択信号線(Si)からの選択信号に応答して,データ線(Dj)からのデータ信号(データ電流IDATA)をトランジスタ(m1)のゲートに伝達する。トランジスタ(m4)は,ゲートが選択信号線(Si)に接続され,ソースがデータ線(Dj)に,ドレインがトランジスタ(m1)のドレインに接続される。これにより,トランジスタ(m4)は,選択信号に応答してトランジスタ(m1)をダイオード連結させる。
また,キャパシタ(C1)は,トランジスタ(m1)のゲートとソースとの間に接続され,データ線(Dj)からのデータ電流(IDATA)に相当する電圧を充電する。トランジスタ(m3)は,ゲートが発光信号線(Ei)に接続され,ソースがトランジスタ(m1)のドレインに,ドレインが有機EL素子(OLED)のカソードに接続される。よって,トランジスタ(m3)は,発光信号線(Ei)からの発光信号に応答して,トランジスタ(m1)に流れる電流を有機EL素子(OLED)に伝達する。また,キャパシタ(C2)は,トランジスタ(m1)のゲートとブースト信号線(Bi)との間に接続される。この時,キャパシタ(C2)のノードの電圧は,ブースト信号線(Bi)からのブースト信号の電圧上昇幅(ΔV)ほど上昇するようになって,トランジスタ(m1)のゲート電圧(V)の増加量(ΔV)は,下記数式1のようになる。したがって,トランジスタ(m1),トランジスタ(m2)の寄生キャパシタンス成分に対応して,ブースト信号の電圧上昇幅(ΔV)を調節してトランジスタ(m1)のゲート電圧(V)の上昇幅(ΔV)を所望の値で設定することができる。すなわち,有機EL素子(OLED)に供給される電流(IOLED)を所望の値で設定することができる。
Figure 0004612581
上記数式1で,ΔVは,トランジスタ(m1)のゲート電圧(V)の増加量であり,ΔVは,ブースト信号線(Bi)からのブースト信号の電圧上昇幅である。Cは,トランジスタ(m1)の寄生キャパシタンスであり,Cは,トランジスタ(m2)の寄生キャパシタンスである。
図6は,図5の画素回路に入力される選択信号および発光信号,ブースト信号に対するタイミング図である。図5および図6を参照すると,選択信号線(Si)の選択信号によってトランジスタ(m2)およびトランジスタ(m4)がターンオンされて,トランジスタ(m1)のゲートにデータ線(Dj)から印加されるデータ電流(IDATA)が伝達される間に,トランジスタ(m3)がターンオフされている必要がある。もしも,トランジスタ(m1)のゲートにデータ線(Dj)から印加されるデータ電流(IDATA)が伝達される間に,トランジスタ(m3)がターンオンされて有機EL素子(OLED)に電流が流れると,トランジスタ(m1)のドレインには,データ電流(IDATA)と有機EL素子(OLED)に流れる電流の差に相当する電流が流れ,この電流に対応する電圧がキャパシタ(C1)に書込み(充電)される。
これによって,図6に図示されるように,発光信号線(Ei)のハイレベルの発光信号パルスの終端を選択信号線(Si)のローレベルの選択信号パルスの終端より,後にすると,トランジスタ(m2)がターンオンされている途中で,トランジスタ(m3)がターンオンされない。すなわち,本発明の実施形態の場合,水平周期を基準として,選択信号のローレベルパルス幅が水平周期より,例えば,約2us少なく印加され,これに対して,発光信号のハイレベルパルス幅は,選択信号のローレベルパルス幅をすべて含むように大きく印加される。そして,ブースト信号線(Bi)のローレベルのブースト信号パルスの終端が選択信号のローレベルのパルスの終端より先に来ると,キャパシタ(C2)のノード電圧が上昇した後,データ電流(IDATA)の書込みが完了するので,キャパシタ(C2)のノード電圧を上昇させる効果が消える。
よって,本発明の実施形態の場合,図6に図示されるように,選択信号線(Si)に伝達される選択信号のローレベルパルスの終端を,ブースト信号線(Bi)に伝達されるローレベルのブースト信号のパルスの終端より先に来るようにすれば,データ電流(IDATA)の書込み以後に,キャパシタ(C2)のノード電圧が上昇する。また,ブースト信号のローレベルのパルスのスタートが,選択信号のローレベルのパルスのスタートより後に来れば,キャパシタ(C1)に電圧が書込みされる途中で,キャパシタ(C2)のノード電圧の下降によって,キャパシタ(C1)の電圧が変わる。
このように,キャパシタ(C1)の電圧が変更されると,キャパシタ(C1)の電圧書込み動作を再度行わなければならないので,キャパシタ(C1)に電圧を書込みする時間が不足する。よって,図6に図示されるように,選択信号線(Si)に伝達されるローレベルの選択信号のスタートを,ブースト信号線(Bi)に伝達されるローレベルのブースト信号のスタートより後に来るようにすると,キャパシタ(C2)のノード電圧が下降した以後に,データ電流(IDATA)の書込み動作がなされる。そして,ブースト信号線(Bi)と発光信号線(Ei)とに接続される負荷の差によって,ハイレベルの発光信号のパルスの終端が,ローレベルのブースト信号のパルスの終端より先に来ると,ハイレベルの発光信号のパルスの終端とローレベルのブースト信号のパルスの終端の間の期間中,キャパシタ(C2)のノード電圧上昇前の電流が有機EL素子(OLED)に流れて,有機EL素子(OLED)にストレスを与える。このような動作が引き続いて繰り返されると,有機EL素子(OLED)の寿命が短くなる。
したがって,図6に図示されるように,ブースト信号線(Bi)に伝達されるローレベルのブースト信号パルスの終端を,発光信号線(Ei)に伝達されるハイレベルの発光信号パルスの終端より先に来るようにし,キャパシタ(C2)のノード電圧上昇以後に,有機EL素子(OLED)に電流が流れることができる。
また,ハイレベルの発光信号のパルススタートが,ローレベルのブースト信号のパルススタートより後に来ると,ローレベルのブースト信号のパルススタートとハイレベルの発光信号のパルススタートとの間の期間中,キャパシタ(C2)のノード電圧下降による電流が有機EL素子(OLED)に流れて有機EL素子(OLED)にストレスを与える。このようなストレスが繰り返されると,有機EL素子(OLED)の寿命が短くなることがある。したがって,図6に図示されるように,ハイレベルの発光信号のパルススタートをローレベルのブースト信号のパルススタートより先に来るようにし,トランジスタ(m3)がターンオフされた以後に,キャパシタ(C2)のノード電圧が降下するようにする。
すなわち,本発明の実施形態の場合,ブースト信号のローレベルパルス幅は,選択信号のローレベルパルス幅を含むように大きく印加されながら,発光信号のハイレベルパルス幅より少なく印加される。このような選択信号,ブースト信号および発光信号は,図4を通じて説明したように,第1走査駆動部310および第2走査駆動部320を通じて,出力されてパネルに供給される。
以下では,図6に図示される波形を備える選択信号およびブースト信号を出力する本発明の実施形態に係る走査駆動回路の構成および動作について説明する。すなわち,本発明の実施形態の走査駆動回路の中で,第1走査駆動部310の構成について説明し,発光信号を出力する第2走査駆動部320は,第1走査駆動部310の構成および動作から充分に類推可能である。簡単に説明すると,第2走査駆動部320は,入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を出力する二つのクロック信号入力線に接続される複数のステージを具備する。その連続して接続される複数のステージを通じて,順次発光信号を出力する。
(第1実施形態)
図7は,本発明の第1実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。ここで,本発明の第1実施形態に係る第1走査駆動部310は,選択信号およびブースト信号を各々別に出力するために,走査駆動ユニット312およびブースト駆動ユニット314,ブースト駆動ユニット316で分離して構成される。特に,ブースト信号を出力するブースト駆動ユニットは,奇数番目のブースト信号および偶数番目のブースト信号を分離して出力するために,第1ブースト駆動ユニット314および第2ブースト駆動ユニット316で構成される。走査駆動ユニット312および第1ブースト駆動ユニット314,第2ブースト駆動ユニット316は,各々に対応し,連続して接続される複数のステージを具備する。
走査駆動ユニット312の各々ステージは,入力信号線(IN1)または一つ前のステージからの出力線(gi)に従属接続される。第1ブースト駆動ユニット314の各々ステージは,入力信号線(IN2)または一つ前のステージの出力線(gi)に従属接続され,第2ブースト駆動ユニット316の各々ステージは,入力信号線(IN3)または一つ前のステージの出力線(gi)に従属接続される。より詳しく説明すると,走査駆動ユニット312の第1ステージが,入力信号線(IN1)に直接接続され,第2ステージは,第1ステージの出力線に接続され,第1ステージ以降のステージにおいて,一つ前のステージの出力線に接続される。よって,従属接続とは,入力信号線(IN1)に直接接続される第1ステージを介して,第2〜第nステージが間接的に入力信号線(IN1)に接続されることを意味する。第1ブースト駆動部314および第2ブースト駆動部316のn個のステージにおいても,同様である。
走査駆動ユニット312および第1ブースト駆動ユニット314,第2ブースト駆動ユニット316のn個のステージの出力線は,画素アレイに含まれるn個の選択信号線(S1〜Sn),ブースト信号線(B1〜Bn)に各々接続されて,画素アレイを構成する各々の画素に選択信号およびブースト信号を供給する。第1ブースト駆動ユニット314は,奇数番目のブースト信号を出力するので,奇数番目のブースト信号線に接続され,第2ブースト駆動ユニット316は,偶数番目のブースト信号を出力するので,偶数番目のブースト信号線に接続される。ここで,走査駆動ユニット312の第1ステージには,最初入力信号(IN1)が供給され,第1ブースト駆動ユニット314の第1ステージには,最初入力信号(IN2)が供給され,第2ブースト駆動ユニット316の第1ステージには,最初入力信号(IN3)が供給される。そして,第1〜第n−1ステージの出力信号(gi)は,各々一つ後のステージに,入力信号として供給される。
また,選択信号を出力する走査駆動ユニット312の各ステージは,第1クロック端子(CLKa)と第2クロック端子(CLKb)を具備する。第1クロック信号(CLK1)および第2クロック信号(CLK2)は,ローレベルおよびハイレベルの信号を繰り返し,互いが相反する位相と,互いにハイレベルとなる位相とを備える。走査駆動ユニット312の奇数番目のステージの第1クロック端子(CLKa)は,第1クロック信号入力線(CLK1)に接続されるので,第1クロック信号(CLK1)が供給され,第2クロック端子(CLKb)は,第2クロック信号入力線(CLK2)に接続されるので,第2クロック信号(CLK2)が供給される。これと反対に,走査駆動ユニット312の偶数番目のステージの第1クロック端子(CLKa)は,第2クロック信号入力線(CLK2)に接続されるので,第2クロック信号(CLK2)が供給され,第2クロック端子(CLKb)は,第1クロック信号入力線(CLK1)に接続されるので,第1クロック信号(CLK1)が供給される。ここで,第1クロック信号入力線(CLK1),第2クロック信号入力線(CLK2)は,互いに相反する位相の信号を入力する二つのクロック信号入力線である。
すなわち,走査駆動ユニット312において,最初入力信号(IN1)または一つ前のステージからの出力信号(gi)と,第1クロック信号(CLK1)および第2クロック信号(CLK2)の供給を受ける各ステージは,最初入力信号(IN1)がローレベルの場合,各ステージの出力線を通じて,第1クロック信号(CLK1)および第2クロック信号(CLK2)がハイレベルでオーバーラップされる所定の部分だけ,時間間隔を置いて,選択信号線に順次ローレベルの信号を出力する。
これと同様に,奇数番目のブースト信号を出力する第1ブースト駆動ユニット314および偶数番目のブースト信号を出力する第2ブースト駆動ユニット316の各ステージもまた,第1クロック端子(CLKa)と第2クロック端子(CLKb)を具備する。第3クロック信号(CLK3)および第4クロック信号(CLK4)は,ローレベルおよびハイレベルの信号を繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを備える。第5クロック信号(CLK5)および第6クロック信号(CLK6)も,ローレベルおよびハイレベルの信号を繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを備える。ここで,図7に図示されるように,第1ブースト駆動ユニット314の奇数番目のステージの第1クロック端子(CLKa)は,第3クロック信号入力線(CLK3)に接続されるので,第3クロック信号(CLK3)が供給され,第2クロック端子(CLKb)は,第4クロック信号入力線(CLK4)に接続されるので,第4クロック信号(CLK4)が供給される。これと反対に,第1ブースト駆動ユニット314の偶数番目のステージの第1クロック端子(CLKa)は,第4クロック信号入力線(CLK4)に接続されるので,第4クロック信号(CLK4)が供給され,第2クロック端子(CLKb)は,第3クロック信号入力線(CLK3)に接続されるので,第3クロック信号(CLK3)が供給される。ここで,第3クロック信号入力線(CLK3),第4クロック信号入力線(CLK4)は,互いに相反する位相の信号を入力する二つのクロック信号入力線である。
同様に,第2ブースト駆動ユニット316の奇数番目のステージの第1クロック端子(CLKa)は,第5クロック信号入力線(CLK5)に接続されるので,第5クロック信号(CLK5)が供給され,第2クロック端子(CLKb)は,第6クロック信号入力線(CLK6)に接続されるので,第6クロック信号(CLK6)が供給される。これと反対に,第2ブースト駆動ユニット316の偶数番目のステージの第1クロック端子(CLKa)は,第6クロック信号入力線(CLK6)に接続されるので,第6クロック信号(CLK6)が供給され,第2クロック端子(CLKb)は,第5クロック信号入力線(CLK5)に接続されるので,第5クロック信号(CLK5)が供給される。ここで,第5クロック信号入力線(CLK5),第6クロック信号入力線(CLK6)は,互いに相反する位相の信号を入力する二つのクロック信号入力線である。
すなわち,第1ブースト駆動ユニット314において,最初入力信号(IN2)または一つ前のステージからの出力信号(gi)と,第3クロック信号(CLK3)および第4クロック信号(CLK4)の供給を受ける各ステージは,最初入力信号(IN2)がローレベルの場合,各ステージの出力線を通じて,第3クロック信号(CLK3)および第4クロック信号(CLK4)がハイレベルでオーバーラップされる所定の部分だけ,時間間隔を置いて奇数番目のブースト信号線に順次ローレベルの信号を出力する。同様に,第2ブースト駆動ユニット316において,最初入力信号(IN3)または一つ前のステージからの出力信号(gi)と,第5クロック信号(CLK5)および第6クロック信号(CLK6)の供給を受ける各ステージは,最初入力信号(IN3)がローレベルの場合,各ステージの出力線を通じて,第5クロック信号(CLK5)および第6クロック信号(CLK6)がハイレベルでオーバーラップされる所定の部分だけ,時間間隔を置いて偶数番目のブースト信号線に順次ローレベルの信号を出力する。
この時,図6を通じて前述したように,ブースト信号のローレベルパルス幅は,これに対応する選択信号のローレベルパルス幅を含むように大きく出力されながら,発光信号のハイレベルパルス幅より少なく出力されることを特徴とする。また,選択信号のローレベルパルス幅は,水平周期より少ない幅で出力される。すなわち,本発明の第1実施形態の場合,出力されるブースト信号のパルス幅を水平周期より大きくするために,ブースト駆動ユニットを奇数番目のブースト信号出力用および偶数番目のブースト信号出力用に分けて構成することを特徴とする。
図8は,本発明の第1実施形態に係る第1走査駆動部内の任意のステージに対する回路図であり,図7に図示される走査駆動ユニット,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの奇数番目のステージに対する具体的な回路構成を示すものである。また,図9は,図8に図示されるステージの入力信号/出力信号のタイミング図である。
図9を参照すると,走査駆動ユニット312の奇数番目のステージは,入力される第1クロック信号(CLK1),第2クロック信号(CLK2)において,互いに位相の異なる第1期間の間には,フリーチャージを遂行し,第1期間と反転した位相を備える第2期間の間に,評価を遂行する。第1ブースト駆動ユニット314および第2ブースト駆動ユニット316の奇数番目のステージは,入力される第3クロック信号(CLK3),第4クロック信号(CLK4)または第5クロック信号(CLK5),第6クロック信号(CLK6)において,互いに位相の異なる第1期間の間には,フリーチャージを遂行し,第1期間と反転した位相を備える第2期間の間に,評価を遂行する。
ここで,フリーチャージとは,最初入力信号(IN1またはIN2またはIN3)または一つ前のステージからの出力信号(gi)の入力を受け付けることである。評価遂行とは,フリーチャージで入力される信号(最初入力信号(IN1またはIN2またはIN3)または一つ前のステージからの出力信号(gi))のレベルに相当する信号(選択信号,ブースト信号)を出力することである。すなわち,走査駆動ユニット312,第1ブースト駆動ユニット314および第2ブースト駆動ユニット316の各々ステージにおいて,フリーチャージされる期間(第1期間)に,ローレベルの信号が入力される場合,評価遂行される期間(第2期間)では,フリーチャージで入力されたローレベルの信号を,クロック信号がハイレベルでオーバーラップされる所定の部分だけ,時間間隔を置いて順次後のステージで出力する。すなわち,フリーチャージ期間では,ハイレベルの信号(選択信号,ブースト信号)を出力し,評価期間では,フリーチャージ期間に入力される信号レベルに相当する信号(選択信号,ブースト信号)を出力する。また,奇数番目のステージの評価期間を偶数番目のステージのフリーチャージ期間と同じにする。
以下,図8に図示される奇数番目のステージの回路構成を通じて,より具体的にステージの動作を説明する。但し,ステージに具備されるトランジスタは,以下,PMOS薄膜トランジスタをその例として説明するが,本発明の実施形態は,必ずしもこれに限定されない。
図8を参照すると,本発明の第1実施形態に係る走査駆動ユニット312の奇数番目のステージ400は,第1クロック端子(CLKa)にゲート端子が接続され,一つ前のステージからの出力信号(gi)または最初入力信号(IN1)が入力される第1トランジスタ(M1)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,第2クロック端子(CLKb)および出力線(out)に接続される第2トランジスタ(M2)と,第1クロック端子(CLKa)にゲート端子が接続され,第2電源(VSS)と第1ノード(N1)との間に接続される第3トランジスタ(M3)と,第1トランジスタ(M1)の出力端にゲート端子が接続され,第1クロック端子(CLKa)と第1ノード(N1)との間に接続される第4トランジスタ(M4)と,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)と出力線(out)との間に接続される第5トランジスタ(M5)とを含んで構成される。また,第1トランジスタ(M1)の出力端と出力線(out)との間に接続される第1キャパシタ(C1)をさらに含んで構成される。そして,走査駆動ユニット312の奇数番目のステージの出力線は,一つ後の偶数番目のステージの第1トランジスタ(M1)のソースに接続される。第1ブースト駆動ユニット314,第2ブースト駆動ユニット316の場合についても,同様である。ここで,第1ブースト駆動ユニット314の奇数番目のステージ400では,最初入力信号は,最初入力信号(IN2)であり,第2ブースト駆動ユニット316の奇数番目のステージ400では,最初入力信号は,最初入力信号(IN3)であり,それ以外の回路構成は,走査駆動ユニット312と同じである。
ここで,ステージが走査駆動ユニット312の奇数番目のステージ400の場合には,図7に図示されるように,第1クロック端子(CLKa)に第1クロック信号入力線(CLK1)が接続されるので,第1クロック信号(CLK1)が供給され,第2クロック端子(CLKb)に第2クロック信号入力線(CLK2)が接続されるので,第2クロック信号(CLK2)が供給される。これと反対に,ステージ400が偶数番目の場合には,第1クロック端子(CLKa)に第2クロック信号入力線(CLK2)が接続されるので,第2クロック信号(CLK2)が供給され,第2クロック端子(CLKb)に第1クロック信号入力線(CLK1)が接続されるので,第1クロック信号(CLK1)が供給される。
一方,ステージが第1ブースト駆動ユニット314の奇数番目のステージ400の場合には,図7に図示されるように,第1クロック端子(CLKa)に第3クロック信号入力線(CLK3)が接続されるので,第3クロック信号(CLK3)が供給され,第2クロック端子(CLKb)に第4クロック信号入力線(CLK4)が接続されるので,第4クロック信号(CLK4)が供給される。これと反対に,ステージ400が偶数番目の場合には,第1クロック端子(CLKa)に第4クロック信号入力線(CLK4)が接続されるので,第4クロック信号(CLK4)が供給され,第2クロック端子(CLKb)に第3クロック信号入力線(CLK3)が接続されるので,第3クロック信号(CLK3)が供給される。
また,ステージが第2ブースト駆動ユニット316の奇数番目のステージ400の場合には,図7で図示されるように,第1クロック端子(CLKa)に第5クロック信号入力線(CLK5)が接続されるので,第5クロック信号(CLK5)が供給され,第2クロック端子(CLKb)に第6クロック信号入力線(CLK6)が接続されるので,第6クロック信号(CLK6)が供給される。これと反対に,ステージ400が偶数番目の場合には,第1クロック端子(CLKa)に第6クロック信号入力線(CLK6)が接続されるので,第6クロック信号(CLK6)が供給され,第2クロック端子(CLKb)に第5クロック信号入力線(CLK5)が接続されるので,第5クロック信号(CLK5)が供給される。また,第2電源(VSS)には,別途の負の電源が印加されるが,図8に図示されるように接地されて構成されることも可能である。本発明の実施形態では,第2電源が接地で具現される。
走査駆動ユニット312,第1ブースト駆動ユニット314および第2ブースト駆動ユニット316の各ステージは,大きく分けて伝達部,反転部,バッファー部で構成される。伝達部は,第1トランジスタ(M1),第2トランジスタ(M2)および第1キャパシタ(C1)で構成される。反転部は,第1トランジスタ(M1),第3トランジスタ(M3),第4トランジスタ(M4)で構成される。バッファー部は,第5トランジスタ(M5)で構成される。
ステージが走査駆動ユニット312の奇数番目のステージだと仮定する場合,第1クロック信号(CLK1)がローレベル,すなわち,第2クロック信号(CLK2)がハイレベルである期間がフリーチャージ期間になる。第1クロック信号(CLK1)がハイレベル,すなわち,第2クロック信号(CLK2)がローレベルである期間が評価期間となる。このため,フリーチャージ期間では,ハイレベルの信号(選択信号)を出力し,評価期間では,フリーチャージ期間に入力される信号レベルに相当する信号(選択信号)を出力する。また,ステージが走査駆動ユニット312の偶数番目のステージの場合,第1クロック信号(CLK1)がハイレベル,すなわち,第2クロック信号(CLK2)がローレベルである期間がフリーチャージ期間になる。第1クロック信号(CLK1)がローレベル,すなわち,第2クロック信号(CLK2)がハイレベルである期間が評価期間となる。
但し,本発明の実施形態の場合,各ステージに入力される信号として,第1クロック信号(CLK1),第2クロック信号(CLK2)または第3クロック信号(CLK3),第4クロック信号(CLK4)または第5クロック信号(CLK5),第6クロック信号(CLK6)が各々図9に図示されるように,共にハイレベルである所定の部分がオーバーラップされて提供されることを特徴とする。これは,各ステージに入力される一対の第1クロック信号(CLK1),第2クロック信号(CLK2)または一対の第3クロック信号(CLK3),第4クロック信号(CLK4)または一対の第5クロック信号(CLK5),第6クロック信号(CLK6)が,ハイレベルで所定の部分オーバーラップされるだけ,時間間隔を置いて,順次後のステージにローレベルの信号を出力する。このように各ステージの出力信号間に所定の時間間隔を置くようにすることは,クロックスキュ(skew)または遅延(delay)に対するマージンを確保するためである。
図8および図9より,走査駆動ユニット312の奇数番目のステージに対する回路を参照して,回路の動作を説明する。以下の回路の動作は,第1ブースト駆動ユニット314,第2ブースト駆動ユニット316の奇数番目のステージに対する回路の動作と同様である。また,走査駆動ユニット312,第1ブースト駆動ユニット314,第2ブースト駆動ユニット316の偶数番目のステージでは,入力される各々クロック信号が,奇数番目のステージで入力されるクロック信号の反対となる以外,同じ動作をするので,詳細な説明は略する。まず,フリーチャージ期間,すなわち,第1クロック信号(CLK1)がローレベル,すなわち,第2クロック信号(CLK2)がハイレベルに入力される間(第1期間)には,第1トランジスタ(M1),第3トランジスタ(M3)がオンになって,これに最初入力信号(IN1)または一つ前のステージからの出力信号(gi)が第2トランジスタ(M2),第4トランジスタ(M4)のゲート端子に伝達される。したがって,フリーチャージ期間には,第1キャパシタ(C1)に入力信号として,一つ前のステージからの出力信号(gi)または最初入力信号(IN1)に相当する電圧が保存される。第1ノード(N1)には,第1クロック信号(CLK1)または第2電源(VSS)によってローレベルの信号が充電されるので,第5トランジスタ(M5)がオンされて,ハイレベルの第1電源(VDD)が出力端(out)を通じて出力される。
すなわち,フリーチャージ期間で,ステージのバッファー部(第5トランジスタ(M5))出力は,ハイレベルになる。また,第1クロック信号(CLK1)がハイレベル,第2クロック信号(CLK2)がローレベルに入力される間(第2期間),すなわち,評価期間の間には,第1トランジスタ(M1)がオフされて,最初入力信号(IN1)が遮られ,これとともに,第2トランジスタ(M2),第3トランジスタ(M3),第4トランジスタ(M4)も同様にオフされる。この時,フリーチャージ期間の間に入力される信号,すなわち,一つ前のステージからの出力信号(gi)または最初入力信号(IN1)がハイレベルの場合には,フリーチャージ期間で第1キャパシタ(C1)には,ハイレベルの信号が保存されるので,評価期間の間,第2トランジスタ(M2),第4トランジスタ(M4)は,オフされる。しかし,フリーチャージ期間で第3トランジスタ(M3)は,オンとなるので,第1ノード(N1)は,第2電源(VSS)のローレベルの信号が充電されるので,評価期間の間,第5トランジスタ(M5)はオンされ,第5トランジスタ(M5)(バッファー部)は,相変らず第1電源(VDD)からハイレベルの信号を出力する。
一方,フリーチャージ期間の間に入力される信号,すなわち,一つ前のステージからの出力信号(gi)または最初入力信号(IN1)がローレベルの場合には,第1キャパシタ(C1)によって保存されるローレベル信号によって,評価期間の間,第2トランジスタ(M2)がオンになり,第4トランジスタ(M4)がオンとなる。第4トランジスタ(M4)がオンされることによって,第1ノード(N1)に,第4トランジスタ(M4)を通じて,ハイレベルの第1クロック信号(CLK1)が充電されるので,第5トランジスタ(M5)はオフされる。伝達部では,第2トランジスタ(M2)がオンになることによってローレベル値を備える第2クロック信号(CLK2)が出力端を通じて出力される。
本発明の実施形態によれば,走査駆動回路にインバータを用いないため,フリーチャージ期間に入力される一つ前のステージからの出力信号(gi)または最初入力信号(IN1)がローレベルの場合には,走査駆動回路にスタティック電流が流れないので,従来の走査駆動回路に比べて,消費電力を低減することができる。また,評価期間において,第2トランジスタ(M2)を通じて,ローレベルの第2クロック信号(CLK2)が出力線から出力されるので,従来の走査駆動回路より,ローレベルで出力される信号がトランジスタの特性偏差の影響を受けないため,走査駆動回路の誤作動を防止できる。さらに,ローレベルの信号を出力する時,第2トランジスタ(M2)を通じて,ローレベルの第2クロック信号(CLK2)が出力線から出力されるので,従来の走査駆動回路のようにインバータの出力端を放電する電流の減少程度を最小化でき,放電効率を改善して動作速度を向上できる。
以上説明したように,評価期間において,各々ステージは,以前フリーチャージ期間に入力される信号,すなわち,一つ前のステージからの出力信号(gi)または最初入力信号(IN1)がローレベルの場合には,ローレベルの信号を出力し,ハイレベルの場合には,ハイレベルの信号を出力するような動作を遂行する。
但し,前述したようにステージに入力される信号としての第1クロック信号(CLK1),第2クロック信号(CLK2)は,図9で図示されるように,互いにハイレベルである所定の部分だけオーバーラップされて提供されることを特徴とする。このため,第1クロック信号(CLK1)および第2クロック信号(CLK2)がハイレベルである時,その以前がフリーチャージ期間であれば,第1クロック信号(CLK1)によって制御される第1トランジスタ(M1),第3トランジスタ(M3)がすべてオフになる。以前のフリーチャージ期間にハイレベルの信号が入力される時,第1キャパシタ(C1)にハイレベルの信号が充電されるので,第2トランジスタ(M2),第4トランジスタ(M4)は,オフされる。この場合,第1ノード(N1)は,フリーチャージ期間に充電された第3トランジスタ(M3)からの第2電源(VSS)のローレベル電圧が充電されている。よって,第5トランジスタ(M5)がオンとなり,以前の出力,第1電源(VDD)のハイレベルの信号を維持する。また,以前のフリーチャージ期間にローレベルの信号が入力される場合,第1クロック信号(CLK1)および第2クロック信号(CLK2)がハイレベルとなると,第2トランジスタ(M2)は第1キャパシタ(C1)に充電されたローレベル信号によって,オンになり,第4トランジスタ(M4)もオンされる。よって,第1ノード(N1)に,第4トランジスタ(M4)を通じて,ハイレベルの第1クロック信号(CLK1)が伝達されて,第5トランジスタ(M5)は,遮断される。しかし,オンされた第2トランジスタ(M2)を通じて,ハイレベルの第2クロック信号(CLK2)が,ハイレベルの信号(選択信号)として出力される。
一方,その以前が評価期間であれば,第1トランジスタ(M1),第3トランジスタ(M3)がオフになっており,第2トランジスタ(M2)は,以前の状態を維持する。つまり,フリーチャージ期間でローレベルの信号を入力された評価期間では,第2トランジスタ(M2)は,第1キャパシタ(C1)に充電されたローレベルの信号によって,オンされ,第4トランジスタ(M4)もオンとなる。よって,オンされた第2トランジスタ(M2)を通じて,ハイレベルの第2クロック信号(CLK2)が,ハイレベルの信号(選択信号)として出力される。そして,フリーチャージ期間でハイレベルの信号を入力された評価期間では,第2トランジスタ(M2),第4トランジスタ(M4)がオフされているので,フリーチャージ期間に第3トランジスタ(M3)を通じて充電されたローレベルが第1ノード(N1)で維持されるため,第5トランジスタ(M5)は,オンとなる。よって,第1電源(VDD)からハイレベルの信号出力が維持される。
本発明の実施形態によれば,フリーチャージ期間で第5トランジスタ(M5)を通じて,第1電源(VDD)のハイレベルの信号が出力されることによって,従来の走査駆動回路より,ハイレベルで出力される信号がトランジスタの特性偏差の影響を受けないため,走査駆動回路の誤作動を防止できる。同じく,フリーチャージで第1キャパシタ(C1)にローレベルの信号が入力され,第1クロック信号(CLK1),第2クロック信号(CLK2)が共にハイレベルの場合,第2トランジスタ(M2)を通じて,ハイレベルの第2クロック信号(CLK2)が出力されるので,ハイレベルで出力される信号がトランジスタの特性偏差の影響を受けないため,走査駆動回路の誤作動を防止できる。さらに,フリーチャージ期間でハイレベルの一つ前のステージからの出力信号(gi)または最初入力信号(IN1)が入力される場合,第1クロック信号(CLK1),第2クロック信号(CLK2)が共にハイレベルの時,評価期間時のいずれにおいても,第5トランジスタ(M5)から第1電源(VDD)のハイレベルの信号が出力される。また,ハイレベルの信号を出力する時,第5トランジスタ(M5)を通じて,第1電源(VDD)のハイレベルの信号が出力され,または,第2トランジスタ(M2)を通じて,ハイレベルの第2クロック信号(CLK2)が出力されるので,従来の走査駆動回路のようにインバータの出力端を充電しないので,漏れる電流(leakage current)を最小化でき,放電効率を改善して動作速度を向上できる。
このように第1クロック信号(CLK1),第2クロック信号(CLK2)がハイレベルである時,以前がフリーチャージ期間であれば,ハイレベルの信号の出力を維持し,評価期間であれば,出力がハイレベルになるので,第1クロック信号(CLK1),第2クロック信号(CLK2)のハイレベルでオーバーラップされるだけ,隣接したステージの出力パルスの間に,時間間隔を与えられるようになるのである。これは,ステージが第1ブースト駆動ユニット314の奇数番目のステージの場合,および第2ブースト駆動ユニット316の奇数番目のステージの場合にも,同じく適用される。
したがって,図9に図示されるように,第3クロック信号(CLK3),第4クロック信号(CLK4)および最初入力信号(IN2)の入力を受ける第1ブースト駆動ユニット314の出力パルスは,一対の第3クロック信号(CLK3),第4クロック信号(CLK4)がハイレベルでオーバーラップされるだけ,時間間隔を置いて順次奇数番目のローレベルの信号を出力する。第5クロック信号(CLK5),第6クロック信号(CLK6)および最初入力信号(IN3)の入力を受ける第2ブースト駆動ユニット316の出力パルスは,それぞれ一対の第5クロック(CLK5),第6クロック信号(CLK6)がハイレベルでオーバーラップされるだけ,時間間隔を置いて,順次偶数番目のローレベルの信号を出力する。
但し,第3クロック信号(CLK3)および第4クロック信号(CLK4)は,図9に図示されるように,第1クロック信号(CLK1)および第2クロック信号(CLK2)に比べて,ハイレベルでオーバーラップされる期間が長く,フリーチャージおよび評価期間が長くなるように入力される。また同様に,第5クロック信号(CLK5)および第6クロック信号(CLK6)は,第1クロック信号(CLK1)および第2クロック信号(CLK2)に比べて,ハイレベルでオーバーラップされる期間が長く,フリーチャージおよび評価期間が長くなるように入力される。第1ブースト駆動ユニット314,第2ブースト駆動ユニット316にそれぞれ入力される最初入力信号(IN2),最初入力信号(IN3)は,また走査駆動ユニット312に入力される最初入力信号(IN1)に比べて,広い幅のローレベルを備えることを特徴とする。
また,第2ブースト駆動ユニット316のステージに入力される第5クロック信号(CLK5),第6クロック信号(CLK6)および最初入力信号(IN3)は,第1ブースト駆動ユニット314のステージに入力される第3クロック信号(CLK3),第4クロック信号(CLK4)および最初入力信号(IN2)がそれぞれ入力されるタイミングに比べると,それぞれ約1水平周期ほど遅延されて入力される。つまり,第5クロック信号(CLK5)は,第3クロック信号(CLK3)より約1水平周期ほど遅延されて入力され,第6クロック信号(CLK6)は,第4クロック信号(CLK4)より約1水平周期ほど遅延されて入力され,最初入力信号(IN3)は,最初入力信号(IN2)より約1水平周期ほど遅延されて入力される。これは,図6を通じて説明したように,ブースト信号のローレベルパルス幅は,これに対応する選択信号のローレベルパルス幅を含むように大きく印加されるようにするためである。より具体的に説明すると,第1ブースト駆動ユニット314は,奇数番目のブースト信号を出力し,第2ブースト駆動ユニット316は,偶数番目のブースト信号を出力するため,それぞれが奇数番目,偶数番目の選択信号に対応するように,第1ブースト駆動ユニット314,第2ブースト駆動ユニット316に入力される各々最初入力信号,クロック信号が約1水平周期ほど間をあけて,入力される。
すなわち,本発明の第1実施形態は,出力されるブースト信号のパルス幅をこれに対応する選択信号のパルス幅より大きくするために,ブースト駆動ユニットを奇数番目出力用および偶数番目出力用に分けて構成し,それぞれブースト駆動ユニットに印加される第3クロック信号(CLK3),第4クロック信号(CLK4),第5クロック信号(CLK5),第6クロック信号(CLK6)の周期および最初入力信号(IN2),最初入力信号(IN3)のローレベル幅を調節することを特徴とする。
(第2実施形態)
図10は,本発明の第2実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。但し,図7を通じて説明した第1実施形態と同じ構成および動作に対しては,その説明を省略する。
すなわち,本発明の第2実施形態に係る第1走査駆動部は,図7を通じて説明した第1実施形態と同様に,選択信号およびブースト信号をそれぞれ別に出力させる走査駆動ユニットおよびブースト駆動ユニットで分離して構成される。特に,ブースト信号を出力するブースト駆動ユニットは,奇数番目および偶数番目のブースト信号を分離して出力するように,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットで構成される。
但し,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットに対して,第3クロック信号(CLK3),第4クロック信号(CLK4),第5クロック信号(CLK5),第6クロック信号(CLK6)と最初入力信号(IN2),最初入力信号(IN3)の他に,出力パルスのスイングを調節する第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)がさらに印加されることを特徴とする。したがって,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの各々のステージは,調節端子(CLKc)を具備する。この時,第1ブースト駆動ユニットの奇数番目のステージには,第1調節信号(D1)が入力され,偶数番目のステージには,第2調節信号(D2)が入力される。そして,第2ブースト駆動ユニットの奇数番目のステージには,第3調節信号(D3)が入力され,偶数番目のステージには,第4調節信号(D4)が入力される。
図11は,本発明の第2実施形態に係る第1走査駆動部内の任意のステージに対する回路図であり,図10に図示される走査駆動ユニットと,本発明の第2実施形態に係る第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの奇数番目のステージに対する具体的な回路構成を示すものである。また,図12は,図11に図示されるステージの入力信号/出力信号のタイミング図である。ここで,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの奇数番目のステージについて説明するが,偶数番目のステージも同様の動作を行うので,その説明は,省略する。
図11および図12に図示されるように,走査駆動ユニットのステージ400の構成およびこれに入力される信号のタイミング図は,図8および図9を通じて説明した第1実施形態の走査駆動ユニットと同一なので,その説明は省略する。但し,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの場合には,図8に図示される第1実施形態の構成で,第6トランジスタ(M6)および第7トランジスタ(M7)が追加構成され,出力されるブースト信号のスイングを調節するために,第6トランジスタ(M6)の入力端に第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)が入力されることを特徴とする。ここで,第1ブースト駆動ユニットの奇数番目のステージには,第1調節信号(D1)が入力され,偶数番目のステージには,第2調節信号(D2)が入力される。第2ブースト駆動ユニットの奇数番目のステージには,第3調節信号(D3)が入力され,偶数番目のステージには,第4調節信号(D4)が入力される。
より詳しく説明すると,図11に図示されるように,第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの各々奇数番目のステージ500は,第1トランジスタ(M1)〜第5トランジスタ(M5)および第1キャパシタ(C1)の他に,第6トランジスタ(M6)および第7トランジスタ(M7)を具備する。第1ブースト駆動ユニットの奇数番目のステージ500の場合では,第6トランジスタ(M6)は,第1トランジスタ(M1)の出力端にゲート端子が接続され,第1調節信号入力線(D1)およびブースト信号出力線(BST)に接続される。第7トランジスタ(M7)は,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)とブースト信号出力線(BST)との間に接続される。第2ブースト駆動ユニットの奇数番目のステージ500の場合では,第6トランジスタ(M6)は,第3調節信号入力線(D3)およびブースト信号出力線(BST)に接続される。第1ブースト駆動ユニットおよび第2ブースト駆動ユニットの各々偶数番目のステージでは,第6トランジスタ(M6)の一端は,第2調節信号入力線(D2)および第4調節信号入力線(D4)に接続される。このように,第6トランジスタ(M6)および第7トランジスタ(M7)が追加構成され,第6トランジスタ(M6)を通じて調節信号が印加されることによって,各ステージから出力されるブースト信号のハイレベルとローレベルの絶対値の差,すなわち,出力パルスのスイングは,調節信号によって調整される。従って,ステージの出力端を通じて第1実施形態と同じ信号が出力されて次のステージに入力されるが,各ステージのブースト信号出力線(BST)を通して,調節信号に対応したスイングを備えるブースト信号が出力される。
以下,ブースト信号の調整について,より具体的に説明する。第1ブースト駆動ユニットの奇数番目のステージ500に入力される第3クロック信号(CLK3)がローレベルで,第4クロック信号(CLK4)がハイレベルの時(フリーチャージ期間),第1トランジスタ(M1)を通じて,最初入力信号(IN2)または一つ前のステージからの出力信号(gi)が第6トランジスタ(M6)に伝達される。この場合,伝達される信号がハイレベルの時,第6トランジスタ(M6)はオフされるが,第1ノード(N1)によって,第7トランジスタ(M7)はオンとなるので,ブースト信号出力線(BST)には,第1電源(VDD)によるハイレベルの信号が出力される。第6トランジスタ(M6)に伝達される信号がローレベルの時,第6トランジスタ(M6)はオンとなるので,第1調節信号入力線(D1)よりハイレベルの第1調節信号(D1)がブースト信号出力線(BST)に出力される。ここで,第1調節信号(D1)のハイレベル値は,第1電源(VDD)の電圧に相当する。よって,フリーチャージ期間,ハイレベルの信号がブースト信号出力線(BST)に出力される。
その後,第3クロック信号(CLK3)がハイベルで,第4クロック信号(CLK4)がハイレベルの時,第6トランジスタ(M6)のゲート端子は,第1キャパシタ(C1)の一端に接続されるので,第1キャパシタ(C1)に充電される電圧(信号)がローレベルの場合,第6トランジスタ(M6)はオンされ,第7トランジスタ(M7)はオフされるので,第6トランジスタ(M6)を通して,ハイレベルの第1調節信号(D1)がブースト信号出力線(BST)に出力される。また,第3クロック信号(CLK3)がハイレベルで,第4クロック信号(CLK4)がローレベルの時(評価期間),第6トランジスタ(M6)は第1キャパシタ(C1)に充電された電圧によってオンが維持されているので,ローレベルとなった第1調節信号(D1)が,ブースト信号出力線(BST)に出力される。この時,第1調節信号(D1)のローレベルとハイレベルとの差(スイング)は,第4クロック信号(CLK4)のローレベルとハイレベルとの差より小さいので,第1調節信号(D1)によって出力パルス(ブースト信号)のスイングを調整,例えば,小さくすることができる。同様に,第2調節信号(D2)のローレベルとハイレベルとの差(スイング)は,第3クロック信号(CLK3)のローレベルとハイレベルとの差より小さくなる。さらに,第2ブースト駆動ユニットに入力される第3調節信号(D3)のローレベルとハイレベルとの差(スイング)は,第6クロック信号(CLK6)のローレベルとハイレベルとの差より小さくなる。第4調節信号(D4)のローレベルとハイレベルとの差(スイング)は,第5クロック信号(CLK5)のローレベルとハイレベルとの差より小さくなる。
図12に図示されるように,第1ブースト駆動ユニットに印加される第1調節信号(D1),第2調節信号(D2)は,第1ブースト駆動ユニットに印加される第3クロック信号(CLK3),第4クロック信号(CLK4)と比べる時,ハイレベルとローレベルの絶対値の差が少ないパルスに印加されることが分かる。すなわち,調節信号は,これに対応するクロック信号に比べて,パルスのスイングが少ないのである。これによって,図11に図示されるブースト駆動ユニットのステージを通じて出力されるブースト信号は,第1実施形態のようにブースト信号のパルス幅が,これに対応する選択信号のパルス幅より大きく出力されるのみならず,調節信号によってハイレベルとローレベルの絶対値の差が少ないパルス,すなわち,スイングが少ないパルスに出力される。すなわち,本発明の第2実施形態は,前述した第1実施形態に比べて,出力されるブースト信号のパルススイングを調節信号を通じて調整することができるという長所がある。従って,ブースト信号のパルス幅とスイングを自由に調整して出力させることができるので,有機EL素子(OLED)に供給される電流(IOLED)を所望の値で設定することができるという効果がある。
(第3実施形態)
図13は,本発明の第3実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。これは,前述した第1実施形態および第2実施形態において,走査駆動ユニットおよび第1ブースト駆動ユニット,第2ブースト駆動ユニットで分けられて構成された第1走査駆動部に対して,走査駆動ユニットも奇数番目,偶数番目で分けて構成し,これを第1ブースト駆動ユニット,第2ブースト駆動ユニットに結合するように構成することを特徴とする。
すなわち,本発明の第3実施形態に係る走査/ブースト駆動ユニットは,図13に図示されるように,奇数番目の選択信号およびブースト信号を出力する第1走査/ブースト駆動ユニット318と,偶数番目の選択信号およびブースト信号を出力する第2走査/ブースト駆動ユニット319で構成される。但し,これは,前述した第1実施形態と第2実施形態を結合して導出されたものであり,前述したところの同じ部分に対しては,その説明を省略する。第1走査/ブースト駆動ユニット318に印加される第7クロック信号(CLK7)は,第1実施形態および第2実施形態の第3クロック信号(CLK3)と同じ動作を行い,第8クロック信号(CLK8)は,第1実施形態および第2実施形態の第4クロック信号(CLK4)と同じ動作を行う。そして,第2走査/ブースト駆動ユニット319に印加される第9クロック信号(CLK9)は,第1実施形態および第2実施形態の第5クロック信号(CLK5)と同じ動作を行い,第10クロック信号(CLK10)は,第1実施形態および第2実施形態の第6クロック信号(CLK6)と同じ動作を行う。
第1走査/ブースト駆動ユニット318および第2走査/ブースト駆動ユニット319において,第7クロック信号(CLK7),第8クロック信号(CLK8),第9クロック信号(CLK9),第10クロック信号(CLK10)と最初入力信号(IN4),最初入力信号(IN5)および出力パルスのスイングを調節する第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)の他に,奇数番目および偶数番目の選択信号を順次出力させるための第1選択制御信号(A1),第2選択制御信号(A2),第3選択制御信号(A3),第4選択制御信号(A4)がさらに印加されることを特徴とする。第1走査/ブースト駆動ユニット318および第2走査/ブースト駆動ユニット319の各々ステージは,選択制御信号端子(CLKd)を具備する。この時,第1走査/ブースト駆動ユニット318の奇数番目のステージには,第1選択制御信号(A1)が入力され,偶数番目のステージには,第2選択制御信号(A2)が入力される。第2走査/ブースト駆動ユニット319の奇数番目のステージには,第3選択制御信号(A3)が入力され,偶数番目のステージには,第4選択制御信号(A4)が入力される。
図14は,本発明の第3実施形態に係る第1走査駆動部内の任意のステージに対する回路図であり,図13に図示される第1走査/ブースト駆動ユニットと第2走査/ブースト駆動ユニットの奇数番目のステージに対する具体的な回路構成を示すものである。また,図15は,図14に図示されるステージの入力信号/出力信号のタイミング図である。
図14および図15に図示されるように,本発明の第3実施形態に係る走査/ブースト駆動ユニット310は,図11に図示される第2実施形態の構成で,第8トランジスタ(M8)および第9トランジスタ(M9)が追加構成される。走査/ブースト駆動ユニット310において,奇数番目および偶数番目の選択信号を順次出力させるために,第8トランジスタ(M8)の入力端に,第1選択制御信号(A1),第2選択制御信号(A2)または第3選択制御信号(A3),第4選択制御信号(A4)が入力されることを特徴とする。ここで,第1走査/ブースト駆動ユニット318の奇数番目,偶数番目ステージには,それぞれ第1選択制御信号(A1),第2選択制御信号(A2)が入力され,第2走査/ブースト駆動ユニット319の奇数番目,偶数番目ステージには,それぞれ第3選択制御信号(A3),第4選択制御信号(A4)が入力される。
より詳しく説明すると,図14に図示されるように,走査/ブースト駆動ユニット310の奇数番目のステージ600は,第1トランジスタ〜第7トランジスタ(M1〜M7)および第1キャパシタ(C1)の他に,第8トランジスタ(M8)および第9トランジスタ(M9)が追加構成される。第1走査/ブースト駆動ユニット318の奇数番目のステージ600における第8トランジスタ(M8)は,第1トランジスタ(M1)の出力端にゲート端子が接続され,第1選択制御信号入力線(A1)および選択信号出力線(SEL)に接続される。第9トランジスタ(M9)は,第1ノード(N1)にゲート端子が接続され,第1電源(VDD)と選択信号出力線(SEL)との間に接続される。第1走査/ブースト駆動ユニット318の偶数番目のステージ600の場合,第8トランジスタ(M8)は,第2選択制御信号入力線(A2)および選択信号出力線(SEL)に接続される。また,第2走査/ブースト駆動ユニット319の奇数番目のステージ600の場合,第8トランジスタ(M8)は,第3選択制御信号入力線(A3)および選択信号出力線(SEL)に接続され,偶数番目のステージ600の場合,第8トランジスタ(M8)は,第4選択制御信号入力線(A4)および選択信号出力線(SEL)に接続される。
このように第8トランジスタ(M8)および第9トランジスタ(M9)が追加構成され,第8トランジスタ(M8)を通じて選択制御信号が印加されることによって,奇数番目および偶数番目のステージから出力される選択信号が,図15に図示されるように順次出力できるようになる。以下,奇数番目および偶数番目の選択信号の出力について,より具体的に説明する。フリーチャージされる期間(第1期間)にローレベルの信号が入力される場合,第1走査/ブースト駆動ユニット318で評価遂行される期間(第2期間)において,第1キャパシタ(C1)に充電されたローレベルの信号が維持されるので,第8トランジスタ(M8)はオンとなる。そして,評価遂行される期間の所定の間,ハイレベルからローレベルに変換された第1選択制御信号(A1)(奇数番目の選択信号)が出力される。第2走査/ブースト駆動ユニット319に入力される第9クロック信号(CLK9),第10クロック信号(CLK10)および最初入力信号(IN5)は,第7クロック信号(CLK8),第8クロック信号(CLK8)および最初入力信号(IN4)に比べて,1水平周期遅れて印加される。従って,第2走査/ブースト駆動ユニット319の評価遂行される期間(第2期間)は,第1走査/ブースト駆動ユニット318の第2期間に比べて,1水平周期遅れて始まる。
よって,第2走査/ブースト駆動ユニット319の評価遂行される期間(第2期間)の所定の間,出力されるローレベルの信号(第3選択制御信号つまり,偶数番目の選択信号)は,奇数番目のローレベルの選択信号に比べて,第1選択制御信号(A1),第3選択制御信号(A3)がともにハイレベルである所定の期間後に,出力される。そして,第2選択制御信号(A2)のローレベルは,第1選択制御信号(A1)のローレベル印加時より,遅れて印加されるので,ローレベルの偶数番目の選択信号(第3選択制御信号)が出力された後に,ローレベルの奇数番目の選択信号(第2選択制御信号)が出力される。このように,奇数番目の選択信号,偶数番目の選択信号が,順次出力される。第4選択制御信号(A4)についても同様である。すなわち,本発明の第3実施形態は,前述した第2実施形態のようにブースト信号のパルス幅およびスイングを調整するのみならず,全体的に駆動ユニットの数を減らすことができるという長所がある。
(第4実施形態)
図16は,本発明の第4実施形態に係る走査駆動回路の走査/ブースト駆動ユニット構成を示すブロック図である。これは,前述した第3実施形態の構成と同じであるが,各ステージに入力される第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)の入力が除去されることにその特徴があるので,具体的な構成に対する説明は省略する。
図17は,本発明の第4実施形態に係る走査/ブースト駆動ユニット内の任意のステージに対する回路図であり,図16に図示される第1走査/ブースト駆動ユニットと第2走査/ブースト駆動ユニットの奇数番目のステージに対する具体的な回路構成を示すものである。また,図18は,図17に図示されるステージの入力信号/出力信号のタイミング図である。
図17および図18に図示されるように,本発明の第4実施形態に係る走査/ブースト駆動ユニットは,図14に図示される第3実施形態の構成と同一である。但し,第6トランジスタ(M6)の入力端に,既存の第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)でない第3電源(VL)が印加されることを特徴とする。この時,第3電源(VL)は,調節信号のローレベル値に相当する負の電圧を供給することを特徴する。この場合にも,図18に図示されるように,前述した第3実施形態と類似する出力波形を得ることができる。
すなわち,本発明の第4実施形態は,第3実施形態に比べる時,第6トランジスタ(M6)の入力端に既存の第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)でない第3電源(VL)が印加されることの以外には,その構成および動作が同じなので具体的な説明は省略する。
以上,添付図面を参照しながら本発明の好適な実施形態について説明したが,本発明は係る例に限定されないことは言うまでもない。当業者であれば,特許請求の範囲に記載された範疇内において,各種の変更例または修正例に想到し得ることは明らかであり,それらについても当然に本発明の技術的範囲に属するものと了解される。
従来の一般的な走査駆動回路の構成を示すブロック図である。 図1に図示される走査駆動回路における任意のステージの回路図である。 図2に図示されるステージの入力信号/出力信号波形図である。 本発明の実施形態に係る有機電界発光表示装置を概略的に図示したブロック図である。 図4に図示される有機電界発光表示装置の各画素領域に具備される画素回路の実施形態を示す回路図である。 図5の画素回路に入力される選択信号および発光信号,ブースト信号に対するタイミング図である。 本発明の第1実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。 本発明の第1実施形態に係る第1走査駆動部内の任意のステージに対する回路図である。 図8に図示されるステージの入力信号/出力信号のタイミング図である。 本発明の第2実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。 本発明の第2実施形態に係る第1走査駆動部内の任意のステージに対する回路図である。 図11に図示されるステージの入力信号/出力信号のタイミング図である。 本発明の第3実施形態に係る走査駆動回路の走査/ブースト駆動ユニットの構成を示すブロック図である。 本発明の第3実施形態に係る走査/ブースト駆動ユニット内の任意のステージに対する回路図である。 図14に図示されるステージの入力信号/出力信号のタイミング図である。 本発明の第4実施形態に係る走査駆動回路の走査/ブースト駆動ユニットの構成を示すブロック図である。 本発明の第4実施形態に係る走査/ブースト駆動ユニット内の任意のステージに対する回路図である。 図17に図示されるステージの入力信号/出力信号のタイミング図である。
符号の説明
300 走査駆動回路
310 第1走査駆動部
320 第2走査駆動部

Claims (25)

  1. 入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を入力する二つのクロック信号入力線に,各々接続される複数の前記ステージで構成される走査駆動回路において,
    連続して接続される複数の前記ステージを通じて,順次選択信号および該選択信号の供給を受ける画素回路に含まれる駆動薄膜トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と;
    連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部と;
    が含まれ,
    前記第1走査駆動部は,
    前記選択信号を出力する走査駆動ユニットと;
    奇数番目の前記ブースト信号を出力する第1ブースト駆動ユニットと;
    偶数番目の前記ブースト信号を出力する第2ブースト駆動ユニットと;
    を含んで構成され
    前記走査駆動ユニットおよび前記第1ブースト駆動ユニット,前記第2ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
    各々に具備される前記ステージは,
    第1クロック端子にゲート端子が接続され,最初入力信号または一つ前の前記ステージからの出力信号が入力される第1トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
    前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
    を含んで構成されることを特徴とする,走査駆動回路。
  2. 前記第1トランジスタの出力端と前記出力線との間に接続される第1キャパシタがさらに含まれて構成されることを特徴とする,請求項に記載の走査駆動回路。
  3. 前記走査駆動ユニットを構成する各々前記ステージは,
    前記第1クロック端子と前記第2クロック端子を具備して,
    前記第1クロック端子および前記第2クロック端子に入力される第1クロック信号および第2クロック信号は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことを特徴とする,請求項またはに記載の走査駆動回路。
  4. 前記走査駆動ユニットを構成する各々前記ステージの中で,奇数番目の前記ステージにおいて,前記第1クロック端子には,前記第1クロック信号が供給され,前記第2クロック端子には,前記第2クロック信号が供給されることを特徴とする,請求項に記載の走査駆動回路。
  5. 前記走査駆動ユニットの奇数番目の前記ステージにおいて,
    前記最初入力信号または前記一つ前のステージからの出力信号が入力されるフリーチャージと;
    前記フリーチャージで入力される前記最初入力信号または前記一つ前のステージからの出力信号のレベルに相当する信号を出力する評価遂行と;
    が行われ,
    前記第1クロック信号がローレベルで,前記第2クロック信号がハイレベルに入力される期間に,前記フリーチャージが遂行され,
    前記第1クロック信号がハイレベルで,前記第2クロック信号がローレベルに入力される期間に,前記評価遂行されることを特徴とする,請求項またはに記載の走査駆動回路。
  6. 前記走査駆動ユニットを構成する各々前記ステージの中で,偶数番目の前記ステージにおいて,前記第1クロック端子には,前記第2クロック信号が供給され,前記第2クロック端子には,前記第1クロック信号が供給されることを特徴とする,請求項のいずれかに記載の走査駆動回路。
  7. 前記走査駆動ユニットの偶数番目の前記ステージにおいて,
    前記一つ前のステージからの出力信号が入力されるフリーチャージと;
    前記フリーチャージで入力される前記一つ前のステージからの出力信号のレベルに相当する信号を出力する評価遂行と;
    が行われ,
    前記第1クロック信号がハイレベルで,前記第2クロック信号がローレベルに入力される期間に,前記フリーチャージが遂行され,
    前記第1クロック信号がローレベルで,前記第2クロック信号がハイレベルに入力される期間に,前記評価遂行されることを特徴とする,請求項3〜のいずれかに記載の走査駆動回路。
  8. 前記走査駆動ユニットの各々前記ステージにおいて,
    前記フリーチャージされる期間には,前記第1電源からハイレベルの信号が出力され,
    前記評価遂行される期間には,前記フリーチャージされる期間に入力される前記最初入力信号または前記一つ前のステージからの出力信号レベルに相当する信号が出力され,
    前記第1クロック信号,前記第2クロック信号がハイレベルである時,
    以前が前記フリーチャージされる期間であれば,前記フリーチャージされる期間に出力される信号レベルを維持して出力し,
    以前が前記評価遂行される期間であれば,ハイレベルの信号が出力されることを特徴とする,請求項5または7に記載の走査駆動回路。
  9. 前記第1ブースト駆動ユニットおよび前記第2ブースト駆動ユニットの各々前記ステージは,前記第1クロック端子および前記第2クロック端子を具備して,
    前記第1ブースト駆動ユニットの前記第1クロック端子および前記第2クロック端子に入力される第3クロック信号および第4クロック信号は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含み,
    前記第2ブースト駆動ユニットの前記第1クロック端子および前記第2クロック端子に入力される第5クロック信号および第6クロック信号は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことを特徴とする,請求項5,7,または8のいずれかに記載の走査駆動回路。
  10. 前記第1ブースト駆動ユニットの奇数番目の前記ステージにおいて,前記第1クロック端子には,前記第3クロック信号が供給され,前記第2クロック端子には,前記第4クロック信号が供給され,
    前記第2ブースト駆動ユニットの奇数番目の前記ステージにおいて,前記第1クロック端子には,前記第5クロック信号が供給され,前記第2クロック端子には,前記第6クロック信号が供給されることを特徴とする,請求項に記載の走査駆動回路。
  11. 前記第1ブースト駆動ユニットの偶数番目の前記ステージにおいて,前記第1クロック端子には,前記第4クロック信号が供給され,前記第2クロック端子には,前記第3クロック信号が供給され,
    前記第2ブースト駆動ユニットの偶数番目の前記ステージにおいて,前記第1クロック端子には,前記第6クロック信号が供給され,前記第2クロック端子には,前記第5クロック信号が供給されることを特徴とする,請求項または10に記載の走査駆動回路。
  12. 前記第3クロック信号および前記第4クロック信号は,前記走査駆動ユニットに供給される前記第1クロック信号および前記第2クロック信号に比べて,互いにハイレベルでオーバーラップされる期間が長く,前記フリーチャージされる期間および前記評価遂行される期間が長くなるように入力され,
    前記第5クロック信号および前記第6クロック信号は,前記走査駆動ユニットに供給される前記第1クロック信号および前記第2クロック信号に比べて,互いにハイレベルでオーバーラップされる期間が長く,前記フリーチャージされる期間および前記評価遂行される期間が長くなるように入力されることを特徴とする,請求項11のいずれかに記載の走査駆動回路。
  13. 前記第2ブースト駆動ユニットの前記ステージに入力される前記第5クロック信号,前記第6クロック信号および前記最初入力信号と前記第1ブースト駆動ユニットの前記ステージに入力される前記第3クロック信号,前記第4クロック信号および前記最初入力信号とを比べる時,前記第5クロック信号は,前記第3クロック信号より1水平周期遅延され,前記第6クロック信号は,前記第4クロック信号より1水平周期遅延され,前記第2ブースト駆動ユニットに入力される前記最初入力信号は,前記第1ブースト駆動ユニットに入力される前記最初入力信号より1水平周期遅延されて入力されることを特徴とする,請求項12のいずれかに記載の走査駆動回路。
  14. 前記第1ブースト駆動ユニットに入力される前記最初入力信号,前記第2ブースト駆動ユニットに入力される前記最初入力信号は,前記走査駆動ユニットに入力される前記最初入力信号に比べて,広い幅のローレベルを備えることを特徴とする,請求項13のいずれかに記載の走査駆動回路。
  15. 前記第1ブースト駆動ユニットおよび前記第2ブースト駆動ユニットを構成する各々前記ステージは,
    前記第1トランジスタの出力端にゲート端子が接続され,前記ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加される調節信号入力線およびブースト信号出力線に接続される第6トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記ブースト信号出力線との間に接続される第7トランジスタと;
    をさらに含んで構成されることを特徴とする,請求項9〜13のいずれかに記載の走査駆動回路。
  16. 前記第1ブースト駆動ユニットにおいて,
    奇数番目の前記ステージには,前記調節信号入力線を通じて,第1調節信号が入力され,偶数番目の前記ステージには,前記調節信号入力線を通じて,第2調節信号が入力されることを特徴とする,請求項15に記載の走査駆動回路。
  17. 前記第2ブースト駆動ユニットにおいて,
    奇数番目の前記ステージには,前記調節信号入力線を通じて,第3調節信号が入力され,偶数番目の前記ステージには,前記調節信号入力線を通じて,第4調節信号が入力されることを特徴とする,請求項15または16に記載の走査駆動回路。
  18. 前記第1ブースト駆動ユニットに印加される前記第1調節信号,前記第2調節信号と,前記第1ブースト駆動ユニットに印加される前記第3クロック信号,前記第4クロック信号とを比べる時,前記第1調節信号は,前記第4クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加され,前記第2調節信号は,前記第3クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加されることを特徴とする,請求項16に記載の走査駆動回路。
  19. 前記第2ブースト駆動ユニットに印加される前記第3調節信号,前記第4調節信号と,前記第2ブースト駆動ユニットに印加される前記第5クロック信号,前記第6クロック信号とを比べる時,前記第3調節信号は,前記第6クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加され,前記第4調節信号は,前記第5クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加されることを特徴とする,請求項17に記載の走査駆動回路。
  20. 入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数の前記ステージで構成される走査駆動回路において,
    連続して接続される複数の前記ステージを通じて,順次選択信号および該選択信号の供給を受ける画素回路に含まれる駆動薄膜トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と;
    連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部と;
    が含まれ,
    前記第1走査駆動部は,
    奇数番目の前記選択信号および奇数番目の前記ブースト信号を出力する第1走査/ブースト駆動ユニットと;
    偶数番目の前記選択信号および偶数番目の前記ブースト信号を出力する第2走査/ブースト駆動ユニットと;
    を含んで構成され
    前記第1走査/ブースト駆動ユニット,前記第2走査/ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
    各々に具備される前記ステージは,
    第1クロック端子にゲート端子が接続され,一つ前の前記ステージからの出力信号または最初入力信号が入力される第1トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
    前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,前記ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加される調節信号入力線およびブースト信号出力線に接続される第6トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記ブースト信号出力線との間に接続される第7トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,奇数番目の前記選択信号および偶数番目の前記選択信号を順次出力するための選択制御信号が印加される選択制御信号入力線および選択信号出力線に接続される第8トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記選択信号出力線との間に接続される第9トランジスタと;
    を含んで構成されることを特徴とする,走査駆動回路。
  21. 前記第1トランジスタの出力端と前記出力線との間に接続される第1キャパシタをさらに含んで構成されることを特徴とする,請求項20に記載の走査駆動回路。
  22. 前記調節信号入力線に,所定の負の電圧を供給する第3電源が印加されることを特徴とする,請求項20または21に記載の走査駆動回路。
  23. 前記選択制御信号入力線に,奇数番目の前記選択信号および偶数番目の前記選択信号を順次出力するための選択制御信号が印加されることを特徴とする,請求項2022のいずれかに記載の走査駆動回路。
  24. 選択信号線,データ線,発光信号線およびブースト信号線に接続されるように配置される複数の画素を含む画素部と;
    前記データ線にデータ信号を供給するデータ駆動回路と;
    互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージを具備し,
    連続して接続される複数の前記ステージを通じて,順次選択信号および前記画素に含まれる駆動トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と,連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部とで構成される走査駆動回路と;
    を備え,
    前記第1走査駆動部は,
    前記選択信号を出力する走査駆動ユニットと;
    奇数番目の前記ブースト信号を出力する第1ブースト駆動ユニットと;
    偶数番目の前記ブースト信号を出力する第2ブースト駆動ユニットと;
    を含んで構成され
    前記走査駆動ユニットおよび前記第1ブースト駆動ユニット,前記第2ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
    各々に具備される前記ステージは,
    第1クロック端子にゲート端子が接続され,最初入力信号または一つ前の前記ステージからの出力信号が入力される第1トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
    前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
    を含んで構成されることを特徴とする,有機電界発光表示装置。
  25. 選択信号線,データ線,発光信号線およびブースト信号線に接続されるように配置される複数の画素を含む画素部と;
    前記データ線にデータ信号を供給するデータ駆動回路と;
    互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージを具備し,
    連続して接続される複数の前記ステージを通じて,順次選択信号および前記画素に含まれる駆動トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と,連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部とで構成される走査駆動回路と;
    を備え,
    前記第1走査駆動部は,
    奇数番目の前記選択信号および奇数番目の前記ブースト信号を出力する第1走査/ブースト駆動ユニットと;
    偶数番目の前記選択信号および偶数番目の前記ブースト信号を出力する第2走査/ブースト駆動ユニットと;
    を含んで構成され
    前記第1走査/ブースト駆動ユニット,前記第2走査/ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
    各々に具備される前記ステージは,
    第1クロック端子にゲート端子が接続され,一つ前の前記ステージからの出力信号または最初入力信号が入力される第1トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
    前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,前記ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加される調節信号入力線およびブースト信号出力線に接続される第6トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記ブースト信号出力線との間に接続される第7トランジスタと;
    前記第1トランジスタの出力端にゲート端子が接続され,奇数番目の前記選択信号および偶数番目の前記選択信号を順次出力するための選択制御信号が印加される選択制御信号入力線および選択信号出力線に接続される第8トランジスタと;
    前記第1ノードにゲート端子が接続され,第1電源と前記選択信号出力線との間に接続される第9トランジスタと;
    を含んで構成されることを特徴とする,有機電界発光表示装置。
JP2006108765A 2005-09-20 2006-04-11 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 Active JP4612581B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050087426A KR100658269B1 (ko) 2005-09-20 2005-09-20 주사 구동회로와 이를 이용한 유기 전계발광 장치

Publications (2)

Publication Number Publication Date
JP2007086728A JP2007086728A (ja) 2007-04-05
JP4612581B2 true JP4612581B2 (ja) 2011-01-12

Family

ID=37398406

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006108765A Active JP4612581B2 (ja) 2005-09-20 2006-04-11 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置

Country Status (5)

Country Link
US (1) US8692741B2 (ja)
EP (1) EP1764773B1 (ja)
JP (1) JP4612581B2 (ja)
KR (1) KR100658269B1 (ja)
CN (1) CN100479019C (ja)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007108341A (ja) * 2005-10-12 2007-04-26 Toshiba Matsushita Display Technology Co Ltd アクティブマトリックス型表示装置
KR100776510B1 (ko) 2006-04-18 2007-11-16 삼성에스디아이 주식회사 주사구동회로 및 이를 이용한 유기발광표시장치
JP2008216961A (ja) 2007-03-02 2008-09-18 Samsung Sdi Co Ltd 有機電界発光表示装置及びその駆動回路
JP4944689B2 (ja) * 2007-03-02 2012-06-06 三星モバイルディスプレイ株式會社 有機電界発光表示装置及びその駆動回路
TW200918993A (en) * 2007-10-23 2009-05-01 Chunghwa Picture Tubes Ltd Active device array for reducing delay of scan signal and flat panel display using the same
US9070323B2 (en) * 2009-02-17 2015-06-30 Global Oled Technology Llc Chiplet display with multiple passive-matrix controllers
TWI508037B (zh) 2009-09-10 2015-11-11 Semiconductor Energy Lab 半導體裝置和顯示裝置
KR101581401B1 (ko) * 2009-11-06 2015-12-31 삼성디스플레이 주식회사 주사 구동 장치
KR101108172B1 (ko) * 2010-03-16 2012-01-31 삼성모바일디스플레이주식회사 스캔 드라이버 및 이를 이용한 유기 발광 표시 장치
EP2560153A4 (en) * 2010-04-16 2014-05-07 Sharp Kk SCOREBOARD
JP5763774B2 (ja) * 2010-10-15 2015-08-12 グローバル オーエルイーディー テクノロジー リミティド ライアビリティ カンパニー マルチ・パッシブマトリクス・コントローラを有するチップレット表示装置
KR101739805B1 (ko) * 2010-10-28 2017-05-26 삼성디스플레이 주식회사 유기전계발광 표시장치
KR101906929B1 (ko) * 2011-10-26 2018-10-12 삼성디스플레이 주식회사 표시장치
KR101900694B1 (ko) 2011-10-28 2018-09-20 엘지디스플레이 주식회사 액정표시장치
CN102867481B (zh) * 2012-09-06 2016-05-04 福州华映视讯有限公司 有机发光元件的驱动电路及其操作方法
US9595222B2 (en) 2012-10-09 2017-03-14 Joled Inc. Image display apparatus
US9734757B2 (en) 2012-10-17 2017-08-15 Joled Inc. Gate driver integrated circuit, and image display apparatus including the same
JP6248941B2 (ja) 2012-10-17 2017-12-20 株式会社Joled El表示装置
WO2015008447A1 (ja) * 2013-07-18 2015-01-22 パナソニック株式会社 ゲートドライバ回路およびそれを用いた画像表示装置
KR102127902B1 (ko) * 2013-10-14 2020-06-30 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
CN104751769A (zh) 2013-12-25 2015-07-01 昆山工研院新型平板显示技术中心有限公司 扫描驱动器及使用该扫描驱动器的有机发光显示器
CN104036714B (zh) * 2014-05-26 2017-02-01 京东方科技集团股份有限公司 Goa电路、显示基板及显示装置
CN105206246B (zh) * 2015-10-31 2018-05-11 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN108074527A (zh) * 2016-11-17 2018-05-25 上海和辉光电有限公司 一种双向扫描驱动电路、工作方法及显示装置
KR102519539B1 (ko) * 2017-05-15 2023-04-11 삼성디스플레이 주식회사 스테이지 및 이를 이용한 주사 구동부
CN107633834B (zh) * 2017-10-27 2020-03-31 京东方科技集团股份有限公司 移位寄存单元、其驱动方法、栅极驱动电路及显示装置
US10643528B2 (en) * 2018-01-23 2020-05-05 Valve Corporation Rolling burst illumination for a display
CN114694606B (zh) * 2020-12-25 2023-07-04 夏普株式会社 扫描信号线驱动电路以及显示装置
CN114141199B (zh) * 2021-12-03 2024-03-15 湖畔光电科技(江苏)有限公司 微显示无源像素电路

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000155550A (ja) * 1998-10-21 2000-06-06 Lg Philips Lcd Co Ltd シフトレジスタ
JP2003101406A (ja) * 2001-09-20 2003-04-04 Matsushita Electric Ind Co Ltd 信号伝送回路、固体撮像装置、カメラおよび液晶表示装置
JP2004029230A (ja) * 2002-06-24 2004-01-29 Mitsubishi Electric Corp 電流供給回路およびそれを備えたエレクトロルミネッセンス表示装置
JP2004029791A (ja) * 2002-06-11 2004-01-29 Samsung Sdi Co Ltd 発光表示装置及びその表示パネルと駆動方法
JP2004040809A (ja) * 2002-07-09 2004-02-05 Au Optronics Corp 低電圧クロック信号を用いる連続パルス列発生器
JP2004295126A (ja) * 2003-03-25 2004-10-21 Samsung Electronics Co Ltd シフトレジスタ及びこれを有する表示装置
JP2004348940A (ja) * 2003-05-22 2004-12-09 Au Optronics Corp シフトレジスタ回路
JP2005050502A (ja) * 2003-07-09 2005-02-24 Samsung Electronics Co Ltd シフトレジスタとこれを有するスキャン駆動回路及び表示装置
JP2005134874A (ja) * 2003-10-29 2005-05-26 Samsung Sdi Co Ltd 発光表示装置およびその表示パネルと駆動方法
JP2005338758A (ja) * 2004-05-27 2005-12-08 Lg Philips Lcd Co Ltd シフトレジスタ及び液晶表示装置
JP2006085118A (ja) * 2004-09-18 2006-03-30 Samsung Electronics Co Ltd 駆動ユニット及びこれを有する表示装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3898479A (en) * 1973-03-01 1975-08-05 Mostek Corp Low power, high speed, high output voltage fet delay-inverter stage
JPH0468714A (ja) * 1990-07-04 1992-03-04 Matsushita Electric Ind Co Ltd 半導体集積回路装置
US5222082A (en) * 1991-02-28 1993-06-22 Thomson Consumer Electronics, S.A. Shift register useful as a select line scanner for liquid crystal display
DE4307177C2 (de) * 1993-03-08 1996-02-08 Lueder Ernst Schaltungsanordnung als Teil eines Schieberegisters zur Ansteuerung von ketten- oder matrixförmig angeordneten Schaltelementen
US5510805A (en) 1994-08-08 1996-04-23 Prime View International Co. Scanning circuit
US5648790A (en) * 1994-11-29 1997-07-15 Prime View International Co. Display scanning circuit
KR100281336B1 (ko) 1998-10-21 2001-03-02 구본준 쉬프트 레지스터 회로
KR100430099B1 (ko) * 1999-03-02 2004-05-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
JP3482910B2 (ja) * 1999-05-28 2004-01-06 日本電気株式会社 走査回路
JP2002203397A (ja) * 2000-10-24 2002-07-19 Alps Electric Co Ltd シフトレジスタ回路、表示装置およびイメージセンサ
JP4761643B2 (ja) * 2001-04-13 2011-08-31 東芝モバイルディスプレイ株式会社 シフトレジスタ、駆動回路、電極基板及び平面表示装置
US7456810B2 (en) * 2001-10-26 2008-11-25 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and driving method thereof
JP4460822B2 (ja) * 2002-11-29 2010-05-12 東芝モバイルディスプレイ株式会社 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
KR20040097503A (ko) 2003-05-12 2004-11-18 엘지.필립스 엘시디 주식회사 쉬프트 레지스터
TWI229341B (en) * 2003-08-13 2005-03-11 Toppoly Optoelectronics Corp Shift register circuit and a signal-triggered circuit for low temperature poly silicon (LTPS) liquid crystal display
KR100959775B1 (ko) * 2003-09-25 2010-05-27 삼성전자주식회사 스캔 드라이버와, 이를 갖는 평판표시장치 및 이의 구동방법
KR101012972B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액티브 매트릭스 표시장치
US7289594B2 (en) * 2004-03-31 2007-10-30 Lg.Philips Lcd Co., Ltd. Shift registrer and driving method thereof
KR101078454B1 (ko) * 2004-12-31 2011-10-31 엘지디스플레이 주식회사 잡음이 제거된 쉬프트레지스터구조 및 이를 구비한액정표시소자

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000155550A (ja) * 1998-10-21 2000-06-06 Lg Philips Lcd Co Ltd シフトレジスタ
JP2003101406A (ja) * 2001-09-20 2003-04-04 Matsushita Electric Ind Co Ltd 信号伝送回路、固体撮像装置、カメラおよび液晶表示装置
JP2004029791A (ja) * 2002-06-11 2004-01-29 Samsung Sdi Co Ltd 発光表示装置及びその表示パネルと駆動方法
JP2004029230A (ja) * 2002-06-24 2004-01-29 Mitsubishi Electric Corp 電流供給回路およびそれを備えたエレクトロルミネッセンス表示装置
JP2004040809A (ja) * 2002-07-09 2004-02-05 Au Optronics Corp 低電圧クロック信号を用いる連続パルス列発生器
JP2004295126A (ja) * 2003-03-25 2004-10-21 Samsung Electronics Co Ltd シフトレジスタ及びこれを有する表示装置
JP2004348940A (ja) * 2003-05-22 2004-12-09 Au Optronics Corp シフトレジスタ回路
JP2005050502A (ja) * 2003-07-09 2005-02-24 Samsung Electronics Co Ltd シフトレジスタとこれを有するスキャン駆動回路及び表示装置
JP2005134874A (ja) * 2003-10-29 2005-05-26 Samsung Sdi Co Ltd 発光表示装置およびその表示パネルと駆動方法
JP2005338758A (ja) * 2004-05-27 2005-12-08 Lg Philips Lcd Co Ltd シフトレジスタ及び液晶表示装置
JP2006085118A (ja) * 2004-09-18 2006-03-30 Samsung Electronics Co Ltd 駆動ユニット及びこれを有する表示装置

Also Published As

Publication number Publication date
KR100658269B1 (ko) 2006-12-14
EP1764773A2 (en) 2007-03-21
US8692741B2 (en) 2014-04-08
CN1937022A (zh) 2007-03-28
CN100479019C (zh) 2009-04-15
EP1764773A3 (en) 2008-01-23
JP2007086728A (ja) 2007-04-05
US20070063950A1 (en) 2007-03-22
EP1764773B1 (en) 2015-04-08

Similar Documents

Publication Publication Date Title
JP4612581B2 (ja) 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置
JP4612580B2 (ja) 走査駆動回路
JP7315469B2 (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
EP1847983B1 (en) Scan driving circuit and organic light emitting display using the same
KR100838649B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
EP1783739B1 (en) Data driving circuit and electroluminescent display using the same
KR101212139B1 (ko) 발광표시장치
JP2005346025A (ja) 発光表示装置,表示パネル,及び発光表示装置の駆動方法
JP2008071468A (ja) シフトレジスタ及び有機電界発光表示装置
KR20080027062A (ko) 주사구동부, 주사신호의 구동방법 및 그를 이용한유기전계발광표시장치
US8836631B2 (en) Scan driving circuit with a shift register and electroluminescent display using the same
KR20130074567A (ko) 발광제어 드라이버 및 그를 포함한 유기발광 표시장치
CN113795878A (zh) 像素、包括像素的显示装置及用于显示装置的驱动方法
US7920118B2 (en) Scan driving circuit comprising a plurality of stages, each stage configured to receive multiple clocks
US20240096276A1 (en) Gate driving circuit
US11741903B2 (en) Gate driver and display device including the same
KR100759672B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100658270B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100662983B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
US11972736B2 (en) Scan driver

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20081209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100105

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100405

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20100405

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100928

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101015

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131022

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4612581

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131022

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131022

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250