JP4612581B2 - 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 - Google Patents
走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 Download PDFInfo
- Publication number
- JP4612581B2 JP4612581B2 JP2006108765A JP2006108765A JP4612581B2 JP 4612581 B2 JP4612581 B2 JP 4612581B2 JP 2006108765 A JP2006108765 A JP 2006108765A JP 2006108765 A JP2006108765 A JP 2006108765A JP 4612581 B2 JP4612581 B2 JP 4612581B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- boost
- clock
- transistor
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000005401 electroluminescence Methods 0.000 title description 3
- 239000003990 capacitor Substances 0.000 claims description 42
- 238000011156 evaluation Methods 0.000 claims description 40
- 239000010409 thin film Substances 0.000 claims description 9
- 230000003111 delayed effect Effects 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 34
- 238000000034 method Methods 0.000 description 10
- 230000007257 malfunction Effects 0.000 description 5
- 239000011159 matrix material Substances 0.000 description 5
- 230000003068 static effect Effects 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000005525 hole transport Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000002894 organic compounds Chemical class 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
- G11C19/184—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Shift Register Type Memory (AREA)
Description
図7は,本発明の第1実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。ここで,本発明の第1実施形態に係る第1走査駆動部310は,選択信号およびブースト信号を各々別に出力するために,走査駆動ユニット312およびブースト駆動ユニット314,ブースト駆動ユニット316で分離して構成される。特に,ブースト信号を出力するブースト駆動ユニットは,奇数番目のブースト信号および偶数番目のブースト信号を分離して出力するために,第1ブースト駆動ユニット314および第2ブースト駆動ユニット316で構成される。走査駆動ユニット312および第1ブースト駆動ユニット314,第2ブースト駆動ユニット316は,各々に対応し,連続して接続される複数のステージを具備する。
図10は,本発明の第2実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。但し,図7を通じて説明した第1実施形態と同じ構成および動作に対しては,その説明を省略する。
図13は,本発明の第3実施形態に係る走査駆動回路の第1走査駆動部の構成を示すブロック図である。これは,前述した第1実施形態および第2実施形態において,走査駆動ユニットおよび第1ブースト駆動ユニット,第2ブースト駆動ユニットで分けられて構成された第1走査駆動部に対して,走査駆動ユニットも奇数番目,偶数番目で分けて構成し,これを第1ブースト駆動ユニット,第2ブースト駆動ユニットに結合するように構成することを特徴とする。
図16は,本発明の第4実施形態に係る走査駆動回路の走査/ブースト駆動ユニット構成を示すブロック図である。これは,前述した第3実施形態の構成と同じであるが,各ステージに入力される第1調節信号(D1),第2調節信号(D2),第3調節信号(D3),第4調節信号(D4)の入力が除去されることにその特徴があるので,具体的な構成に対する説明は省略する。
310 第1走査駆動部
320 第2走査駆動部
Claims (25)
- 入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を入力する二つのクロック信号入力線に,各々接続される複数の前記ステージで構成される走査駆動回路において,
連続して接続される複数の前記ステージを通じて,順次選択信号および該選択信号の供給を受ける画素回路に含まれる駆動薄膜トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と;
連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部と;
が含まれ,
前記第1走査駆動部は,
前記選択信号を出力する走査駆動ユニットと;
奇数番目の前記ブースト信号を出力する第1ブースト駆動ユニットと;
偶数番目の前記ブースト信号を出力する第2ブースト駆動ユニットと;
を含んで構成され,
前記走査駆動ユニットおよび前記第1ブースト駆動ユニット,前記第2ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
各々に具備される前記ステージは,
第1クロック端子にゲート端子が接続され,最初入力信号または一つ前の前記ステージからの出力信号が入力される第1トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
を含んで構成されることを特徴とする,走査駆動回路。 - 前記第1トランジスタの出力端と前記出力線との間に接続される第1キャパシタがさらに含まれて構成されることを特徴とする,請求項1に記載の走査駆動回路。
- 前記走査駆動ユニットを構成する各々前記ステージは,
前記第1クロック端子と前記第2クロック端子を具備して,
前記第1クロック端子および前記第2クロック端子に入力される第1クロック信号および第2クロック信号は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことを特徴とする,請求項1または2に記載の走査駆動回路。 - 前記走査駆動ユニットを構成する各々前記ステージの中で,奇数番目の前記ステージにおいて,前記第1クロック端子には,前記第1クロック信号が供給され,前記第2クロック端子には,前記第2クロック信号が供給されることを特徴とする,請求項3に記載の走査駆動回路。
- 前記走査駆動ユニットの奇数番目の前記ステージにおいて,
前記最初入力信号または前記一つ前のステージからの出力信号が入力されるフリーチャージと;
前記フリーチャージで入力される前記最初入力信号または前記一つ前のステージからの出力信号のレベルに相当する信号を出力する評価遂行と;
が行われ,
前記第1クロック信号がローレベルで,前記第2クロック信号がハイレベルに入力される期間に,前記フリーチャージが遂行され,
前記第1クロック信号がハイレベルで,前記第2クロック信号がローレベルに入力される期間に,前記評価遂行されることを特徴とする,請求項3または4に記載の走査駆動回路。 - 前記走査駆動ユニットを構成する各々前記ステージの中で,偶数番目の前記ステージにおいて,前記第1クロック端子には,前記第2クロック信号が供給され,前記第2クロック端子には,前記第1クロック信号が供給されることを特徴とする,請求項3〜5のいずれかに記載の走査駆動回路。
- 前記走査駆動ユニットの偶数番目の前記ステージにおいて,
前記一つ前のステージからの出力信号が入力されるフリーチャージと;
前記フリーチャージで入力される前記一つ前のステージからの出力信号のレベルに相当する信号を出力する評価遂行と;
が行われ,
前記第1クロック信号がハイレベルで,前記第2クロック信号がローレベルに入力される期間に,前記フリーチャージが遂行され,
前記第1クロック信号がローレベルで,前記第2クロック信号がハイレベルに入力される期間に,前記評価遂行されることを特徴とする,請求項3〜6のいずれかに記載の走査駆動回路。 - 前記走査駆動ユニットの各々前記ステージにおいて,
前記フリーチャージされる期間には,前記第1電源からハイレベルの信号が出力され,
前記評価遂行される期間には,前記フリーチャージされる期間に入力される前記最初入力信号または前記一つ前のステージからの出力信号レベルに相当する信号が出力され,
前記第1クロック信号,前記第2クロック信号がハイレベルである時,
以前が前記フリーチャージされる期間であれば,前記フリーチャージされる期間に出力される信号レベルを維持して出力し,
以前が前記評価遂行される期間であれば,ハイレベルの信号が出力されることを特徴とする,請求項5または7に記載の走査駆動回路。 - 前記第1ブースト駆動ユニットおよび前記第2ブースト駆動ユニットの各々前記ステージは,前記第1クロック端子および前記第2クロック端子を具備して,
前記第1ブースト駆動ユニットの前記第1クロック端子および前記第2クロック端子に入力される第3クロック信号および第4クロック信号は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含み,
前記第2ブースト駆動ユニットの前記第1クロック端子および前記第2クロック端子に入力される第5クロック信号および第6クロック信号は,ハイレベルおよびローレベルを繰り返し,互いに相反する位相と,互いにハイレベルとなる位相とを含むことを特徴とする,請求項5,7,または8のいずれかに記載の走査駆動回路。 - 前記第1ブースト駆動ユニットの奇数番目の前記ステージにおいて,前記第1クロック端子には,前記第3クロック信号が供給され,前記第2クロック端子には,前記第4クロック信号が供給され,
前記第2ブースト駆動ユニットの奇数番目の前記ステージにおいて,前記第1クロック端子には,前記第5クロック信号が供給され,前記第2クロック端子には,前記第6クロック信号が供給されることを特徴とする,請求項9に記載の走査駆動回路。 - 前記第1ブースト駆動ユニットの偶数番目の前記ステージにおいて,前記第1クロック端子には,前記第4クロック信号が供給され,前記第2クロック端子には,前記第3クロック信号が供給され,
前記第2ブースト駆動ユニットの偶数番目の前記ステージにおいて,前記第1クロック端子には,前記第6クロック信号が供給され,前記第2クロック端子には,前記第5クロック信号が供給されることを特徴とする,請求項9または10に記載の走査駆動回路。 - 前記第3クロック信号および前記第4クロック信号は,前記走査駆動ユニットに供給される前記第1クロック信号および前記第2クロック信号に比べて,互いにハイレベルでオーバーラップされる期間が長く,前記フリーチャージされる期間および前記評価遂行される期間が長くなるように入力され,
前記第5クロック信号および前記第6クロック信号は,前記走査駆動ユニットに供給される前記第1クロック信号および前記第2クロック信号に比べて,互いにハイレベルでオーバーラップされる期間が長く,前記フリーチャージされる期間および前記評価遂行される期間が長くなるように入力されることを特徴とする,請求項9〜11のいずれかに記載の走査駆動回路。 - 前記第2ブースト駆動ユニットの前記ステージに入力される前記第5クロック信号,前記第6クロック信号および前記最初入力信号と前記第1ブースト駆動ユニットの前記ステージに入力される前記第3クロック信号,前記第4クロック信号および前記最初入力信号とを比べる時,前記第5クロック信号は,前記第3クロック信号より1水平周期遅延され,前記第6クロック信号は,前記第4クロック信号より1水平周期遅延され,前記第2ブースト駆動ユニットに入力される前記最初入力信号は,前記第1ブースト駆動ユニットに入力される前記最初入力信号より1水平周期遅延されて入力されることを特徴とする,請求項9〜12のいずれかに記載の走査駆動回路。
- 前記第1ブースト駆動ユニットに入力される前記最初入力信号,前記第2ブースト駆動ユニットに入力される前記最初入力信号は,前記走査駆動ユニットに入力される前記最初入力信号に比べて,広い幅のローレベルを備えることを特徴とする,請求項1〜13のいずれかに記載の走査駆動回路。
- 前記第1ブースト駆動ユニットおよび前記第2ブースト駆動ユニットを構成する各々前記ステージは,
前記第1トランジスタの出力端にゲート端子が接続され,前記ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加される調節信号入力線およびブースト信号出力線に接続される第6トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記ブースト信号出力線との間に接続される第7トランジスタと;
をさらに含んで構成されることを特徴とする,請求項9〜13のいずれかに記載の走査駆動回路。 - 前記第1ブースト駆動ユニットにおいて,
奇数番目の前記ステージには,前記調節信号入力線を通じて,第1調節信号が入力され,偶数番目の前記ステージには,前記調節信号入力線を通じて,第2調節信号が入力されることを特徴とする,請求項15に記載の走査駆動回路。 - 前記第2ブースト駆動ユニットにおいて,
奇数番目の前記ステージには,前記調節信号入力線を通じて,第3調節信号が入力され,偶数番目の前記ステージには,前記調節信号入力線を通じて,第4調節信号が入力されることを特徴とする,請求項15または16に記載の走査駆動回路。 - 前記第1ブースト駆動ユニットに印加される前記第1調節信号,前記第2調節信号と,前記第1ブースト駆動ユニットに印加される前記第3クロック信号,前記第4クロック信号とを比べる時,前記第1調節信号は,前記第4クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加され,前記第2調節信号は,前記第3クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加されることを特徴とする,請求項16に記載の走査駆動回路。
- 前記第2ブースト駆動ユニットに印加される前記第3調節信号,前記第4調節信号と,前記第2ブースト駆動ユニットに印加される前記第5クロック信号,前記第6クロック信号とを比べる時,前記第3調節信号は,前記第6クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加され,前記第4調節信号は,前記第5クロック信号よりハイレベルとローレベルの絶対値の差が少ないパルスで印加されることを特徴とする,請求項17に記載の走査駆動回路。
- 入力信号線または一つ前のステージからの出力線に従属接続され,互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数の前記ステージで構成される走査駆動回路において,
連続して接続される複数の前記ステージを通じて,順次選択信号および該選択信号の供給を受ける画素回路に含まれる駆動薄膜トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と;
連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部と;
が含まれ,
前記第1走査駆動部は,
奇数番目の前記選択信号および奇数番目の前記ブースト信号を出力する第1走査/ブースト駆動ユニットと;
偶数番目の前記選択信号および偶数番目の前記ブースト信号を出力する第2走査/ブースト駆動ユニットと;
を含んで構成され,
前記第1走査/ブースト駆動ユニット,前記第2走査/ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
各々に具備される前記ステージは,
第1クロック端子にゲート端子が接続され,一つ前の前記ステージからの出力信号または最初入力信号が入力される第1トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,前記ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加される調節信号入力線およびブースト信号出力線に接続される第6トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記ブースト信号出力線との間に接続される第7トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,奇数番目の前記選択信号および偶数番目の前記選択信号を順次出力するための選択制御信号が印加される選択制御信号入力線および選択信号出力線に接続される第8トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記選択信号出力線との間に接続される第9トランジスタと;
を含んで構成されることを特徴とする,走査駆動回路。 - 前記第1トランジスタの出力端と前記出力線との間に接続される第1キャパシタをさらに含んで構成されることを特徴とする,請求項20に記載の走査駆動回路。
- 前記調節信号入力線に,所定の負の電圧を供給する第3電源が印加されることを特徴とする,請求項20または21に記載の走査駆動回路。
- 前記選択制御信号入力線に,奇数番目の前記選択信号および偶数番目の前記選択信号を順次出力するための選択制御信号が印加されることを特徴とする,請求項20〜22のいずれかに記載の走査駆動回路。
- 選択信号線,データ線,発光信号線およびブースト信号線に接続されるように配置される複数の画素を含む画素部と;
前記データ線にデータ信号を供給するデータ駆動回路と;
互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージを具備し,
連続して接続される複数の前記ステージを通じて,順次選択信号および前記画素に含まれる駆動トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と,連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部とで構成される走査駆動回路と;
を備え,
前記第1走査駆動部は,
前記選択信号を出力する走査駆動ユニットと;
奇数番目の前記ブースト信号を出力する第1ブースト駆動ユニットと;
偶数番目の前記ブースト信号を出力する第2ブースト駆動ユニットと;
を含んで構成され,
前記走査駆動ユニットおよび前記第1ブースト駆動ユニット,前記第2ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
各々に具備される前記ステージは,
第1クロック端子にゲート端子が接続され,最初入力信号または一つ前の前記ステージからの出力信号が入力される第1トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
を含んで構成されることを特徴とする,有機電界発光表示装置。 - 選択信号線,データ線,発光信号線およびブースト信号線に接続されるように配置される複数の画素を含む画素部と;
前記データ線にデータ信号を供給するデータ駆動回路と;
互いに相反する位相の信号を入力する二つのクロック信号入力線に各々接続される複数のステージを具備し,
連続して接続される複数の前記ステージを通じて,順次選択信号および前記画素に含まれる駆動トランジスタのゲート電圧を所望の値で設定するブースト信号を出力する第1走査駆動部と,連続して接続される複数の前記ステージを通じて,順次発光信号を出力する第2走査駆動部とで構成される走査駆動回路と;
を備え,
前記第1走査駆動部は,
奇数番目の前記選択信号および奇数番目の前記ブースト信号を出力する第1走査/ブースト駆動ユニットと;
偶数番目の前記選択信号および偶数番目の前記ブースト信号を出力する第2走査/ブースト駆動ユニットと;
を含んで構成され,
前記第1走査/ブースト駆動ユニット,前記第2走査/ブースト駆動ユニットは,各々に対応する複数の前記ステージを具備し,
各々に具備される前記ステージは,
第1クロック端子にゲート端子が接続され,一つ前の前記ステージからの出力信号または最初入力信号が入力される第1トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,第2クロック端子および出力線に接続される第2トランジスタと;
前記第1クロック端子にゲート端子が接続され,第2電源と第1ノードとの間に接続される第3トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,前記第1クロック端子と前記第1ノードとの間に接続される第4トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記出力線との間に接続される第5トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,前記ブースト信号のハイレベルおよびローレベルの絶対値差であるパルスのスイングを調整する所定の調節信号が印加される調節信号入力線およびブースト信号出力線に接続される第6トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記ブースト信号出力線との間に接続される第7トランジスタと;
前記第1トランジスタの出力端にゲート端子が接続され,奇数番目の前記選択信号および偶数番目の前記選択信号を順次出力するための選択制御信号が印加される選択制御信号入力線および選択信号出力線に接続される第8トランジスタと;
前記第1ノードにゲート端子が接続され,第1電源と前記選択信号出力線との間に接続される第9トランジスタと;
を含んで構成されることを特徴とする,有機電界発光表示装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050087426A KR100658269B1 (ko) | 2005-09-20 | 2005-09-20 | 주사 구동회로와 이를 이용한 유기 전계발광 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007086728A JP2007086728A (ja) | 2007-04-05 |
JP4612581B2 true JP4612581B2 (ja) | 2011-01-12 |
Family
ID=37398406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006108765A Active JP4612581B2 (ja) | 2005-09-20 | 2006-04-11 | 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8692741B2 (ja) |
EP (1) | EP1764773B1 (ja) |
JP (1) | JP4612581B2 (ja) |
KR (1) | KR100658269B1 (ja) |
CN (1) | CN100479019C (ja) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007108341A (ja) * | 2005-10-12 | 2007-04-26 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリックス型表示装置 |
KR100776510B1 (ko) | 2006-04-18 | 2007-11-16 | 삼성에스디아이 주식회사 | 주사구동회로 및 이를 이용한 유기발광표시장치 |
JP2008216961A (ja) | 2007-03-02 | 2008-09-18 | Samsung Sdi Co Ltd | 有機電界発光表示装置及びその駆動回路 |
JP4944689B2 (ja) * | 2007-03-02 | 2012-06-06 | 三星モバイルディスプレイ株式會社 | 有機電界発光表示装置及びその駆動回路 |
TW200918993A (en) * | 2007-10-23 | 2009-05-01 | Chunghwa Picture Tubes Ltd | Active device array for reducing delay of scan signal and flat panel display using the same |
US9070323B2 (en) * | 2009-02-17 | 2015-06-30 | Global Oled Technology Llc | Chiplet display with multiple passive-matrix controllers |
TWI508037B (zh) | 2009-09-10 | 2015-11-11 | Semiconductor Energy Lab | 半導體裝置和顯示裝置 |
KR101581401B1 (ko) * | 2009-11-06 | 2015-12-31 | 삼성디스플레이 주식회사 | 주사 구동 장치 |
KR101108172B1 (ko) * | 2010-03-16 | 2012-01-31 | 삼성모바일디스플레이주식회사 | 스캔 드라이버 및 이를 이용한 유기 발광 표시 장치 |
EP2560153A4 (en) * | 2010-04-16 | 2014-05-07 | Sharp Kk | SCOREBOARD |
JP5763774B2 (ja) * | 2010-10-15 | 2015-08-12 | グローバル オーエルイーディー テクノロジー リミティド ライアビリティ カンパニー | マルチ・パッシブマトリクス・コントローラを有するチップレット表示装置 |
KR101739805B1 (ko) * | 2010-10-28 | 2017-05-26 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
KR101906929B1 (ko) * | 2011-10-26 | 2018-10-12 | 삼성디스플레이 주식회사 | 표시장치 |
KR101900694B1 (ko) | 2011-10-28 | 2018-09-20 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN102867481B (zh) * | 2012-09-06 | 2016-05-04 | 福州华映视讯有限公司 | 有机发光元件的驱动电路及其操作方法 |
US9595222B2 (en) | 2012-10-09 | 2017-03-14 | Joled Inc. | Image display apparatus |
US9734757B2 (en) | 2012-10-17 | 2017-08-15 | Joled Inc. | Gate driver integrated circuit, and image display apparatus including the same |
JP6248941B2 (ja) | 2012-10-17 | 2017-12-20 | 株式会社Joled | El表示装置 |
WO2015008447A1 (ja) * | 2013-07-18 | 2015-01-22 | パナソニック株式会社 | ゲートドライバ回路およびそれを用いた画像表示装置 |
KR102127902B1 (ko) * | 2013-10-14 | 2020-06-30 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 구동 방법 |
CN104751769A (zh) | 2013-12-25 | 2015-07-01 | 昆山工研院新型平板显示技术中心有限公司 | 扫描驱动器及使用该扫描驱动器的有机发光显示器 |
CN104036714B (zh) * | 2014-05-26 | 2017-02-01 | 京东方科技集团股份有限公司 | Goa电路、显示基板及显示装置 |
CN105206246B (zh) * | 2015-10-31 | 2018-05-11 | 武汉华星光电技术有限公司 | 扫描驱动电路及具有该电路的液晶显示装置 |
CN108074527A (zh) * | 2016-11-17 | 2018-05-25 | 上海和辉光电有限公司 | 一种双向扫描驱动电路、工作方法及显示装置 |
KR102519539B1 (ko) * | 2017-05-15 | 2023-04-11 | 삼성디스플레이 주식회사 | 스테이지 및 이를 이용한 주사 구동부 |
CN107633834B (zh) * | 2017-10-27 | 2020-03-31 | 京东方科技集团股份有限公司 | 移位寄存单元、其驱动方法、栅极驱动电路及显示装置 |
US10643528B2 (en) * | 2018-01-23 | 2020-05-05 | Valve Corporation | Rolling burst illumination for a display |
CN114694606B (zh) * | 2020-12-25 | 2023-07-04 | 夏普株式会社 | 扫描信号线驱动电路以及显示装置 |
CN114141199B (zh) * | 2021-12-03 | 2024-03-15 | 湖畔光电科技(江苏)有限公司 | 微显示无源像素电路 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000155550A (ja) * | 1998-10-21 | 2000-06-06 | Lg Philips Lcd Co Ltd | シフトレジスタ |
JP2003101406A (ja) * | 2001-09-20 | 2003-04-04 | Matsushita Electric Ind Co Ltd | 信号伝送回路、固体撮像装置、カメラおよび液晶表示装置 |
JP2004029230A (ja) * | 2002-06-24 | 2004-01-29 | Mitsubishi Electric Corp | 電流供給回路およびそれを備えたエレクトロルミネッセンス表示装置 |
JP2004029791A (ja) * | 2002-06-11 | 2004-01-29 | Samsung Sdi Co Ltd | 発光表示装置及びその表示パネルと駆動方法 |
JP2004040809A (ja) * | 2002-07-09 | 2004-02-05 | Au Optronics Corp | 低電圧クロック信号を用いる連続パルス列発生器 |
JP2004295126A (ja) * | 2003-03-25 | 2004-10-21 | Samsung Electronics Co Ltd | シフトレジスタ及びこれを有する表示装置 |
JP2004348940A (ja) * | 2003-05-22 | 2004-12-09 | Au Optronics Corp | シフトレジスタ回路 |
JP2005050502A (ja) * | 2003-07-09 | 2005-02-24 | Samsung Electronics Co Ltd | シフトレジスタとこれを有するスキャン駆動回路及び表示装置 |
JP2005134874A (ja) * | 2003-10-29 | 2005-05-26 | Samsung Sdi Co Ltd | 発光表示装置およびその表示パネルと駆動方法 |
JP2005338758A (ja) * | 2004-05-27 | 2005-12-08 | Lg Philips Lcd Co Ltd | シフトレジスタ及び液晶表示装置 |
JP2006085118A (ja) * | 2004-09-18 | 2006-03-30 | Samsung Electronics Co Ltd | 駆動ユニット及びこれを有する表示装置 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3898479A (en) * | 1973-03-01 | 1975-08-05 | Mostek Corp | Low power, high speed, high output voltage fet delay-inverter stage |
JPH0468714A (ja) * | 1990-07-04 | 1992-03-04 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
US5222082A (en) * | 1991-02-28 | 1993-06-22 | Thomson Consumer Electronics, S.A. | Shift register useful as a select line scanner for liquid crystal display |
DE4307177C2 (de) * | 1993-03-08 | 1996-02-08 | Lueder Ernst | Schaltungsanordnung als Teil eines Schieberegisters zur Ansteuerung von ketten- oder matrixförmig angeordneten Schaltelementen |
US5510805A (en) | 1994-08-08 | 1996-04-23 | Prime View International Co. | Scanning circuit |
US5648790A (en) * | 1994-11-29 | 1997-07-15 | Prime View International Co. | Display scanning circuit |
KR100281336B1 (ko) | 1998-10-21 | 2001-03-02 | 구본준 | 쉬프트 레지스터 회로 |
KR100430099B1 (ko) * | 1999-03-02 | 2004-05-03 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
JP3482910B2 (ja) * | 1999-05-28 | 2004-01-06 | 日本電気株式会社 | 走査回路 |
JP2002203397A (ja) * | 2000-10-24 | 2002-07-19 | Alps Electric Co Ltd | シフトレジスタ回路、表示装置およびイメージセンサ |
JP4761643B2 (ja) * | 2001-04-13 | 2011-08-31 | 東芝モバイルディスプレイ株式会社 | シフトレジスタ、駆動回路、電極基板及び平面表示装置 |
US7456810B2 (en) * | 2001-10-26 | 2008-11-25 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device and driving method thereof |
JP4460822B2 (ja) * | 2002-11-29 | 2010-05-12 | 東芝モバイルディスプレイ株式会社 | 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置 |
GB2397710A (en) * | 2003-01-25 | 2004-07-28 | Sharp Kk | A shift register for an LCD driver, comprising reset-dominant RS flip-flops |
KR20040097503A (ko) | 2003-05-12 | 2004-11-18 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 |
TWI229341B (en) * | 2003-08-13 | 2005-03-11 | Toppoly Optoelectronics Corp | Shift register circuit and a signal-triggered circuit for low temperature poly silicon (LTPS) liquid crystal display |
KR100959775B1 (ko) * | 2003-09-25 | 2010-05-27 | 삼성전자주식회사 | 스캔 드라이버와, 이를 갖는 평판표시장치 및 이의 구동방법 |
KR101012972B1 (ko) * | 2003-12-30 | 2011-02-10 | 엘지디스플레이 주식회사 | 액티브 매트릭스 표시장치 |
US7289594B2 (en) * | 2004-03-31 | 2007-10-30 | Lg.Philips Lcd Co., Ltd. | Shift registrer and driving method thereof |
KR101078454B1 (ko) * | 2004-12-31 | 2011-10-31 | 엘지디스플레이 주식회사 | 잡음이 제거된 쉬프트레지스터구조 및 이를 구비한액정표시소자 |
-
2005
- 2005-09-20 KR KR1020050087426A patent/KR100658269B1/ko active IP Right Grant
-
2006
- 2006-04-11 JP JP2006108765A patent/JP4612581B2/ja active Active
- 2006-08-18 US US11/506,433 patent/US8692741B2/en active Active
- 2006-09-19 CN CNB2006101542741A patent/CN100479019C/zh active Active
- 2006-09-20 EP EP06254876.3A patent/EP1764773B1/en active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000155550A (ja) * | 1998-10-21 | 2000-06-06 | Lg Philips Lcd Co Ltd | シフトレジスタ |
JP2003101406A (ja) * | 2001-09-20 | 2003-04-04 | Matsushita Electric Ind Co Ltd | 信号伝送回路、固体撮像装置、カメラおよび液晶表示装置 |
JP2004029791A (ja) * | 2002-06-11 | 2004-01-29 | Samsung Sdi Co Ltd | 発光表示装置及びその表示パネルと駆動方法 |
JP2004029230A (ja) * | 2002-06-24 | 2004-01-29 | Mitsubishi Electric Corp | 電流供給回路およびそれを備えたエレクトロルミネッセンス表示装置 |
JP2004040809A (ja) * | 2002-07-09 | 2004-02-05 | Au Optronics Corp | 低電圧クロック信号を用いる連続パルス列発生器 |
JP2004295126A (ja) * | 2003-03-25 | 2004-10-21 | Samsung Electronics Co Ltd | シフトレジスタ及びこれを有する表示装置 |
JP2004348940A (ja) * | 2003-05-22 | 2004-12-09 | Au Optronics Corp | シフトレジスタ回路 |
JP2005050502A (ja) * | 2003-07-09 | 2005-02-24 | Samsung Electronics Co Ltd | シフトレジスタとこれを有するスキャン駆動回路及び表示装置 |
JP2005134874A (ja) * | 2003-10-29 | 2005-05-26 | Samsung Sdi Co Ltd | 発光表示装置およびその表示パネルと駆動方法 |
JP2005338758A (ja) * | 2004-05-27 | 2005-12-08 | Lg Philips Lcd Co Ltd | シフトレジスタ及び液晶表示装置 |
JP2006085118A (ja) * | 2004-09-18 | 2006-03-30 | Samsung Electronics Co Ltd | 駆動ユニット及びこれを有する表示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR100658269B1 (ko) | 2006-12-14 |
EP1764773A2 (en) | 2007-03-21 |
US8692741B2 (en) | 2014-04-08 |
CN1937022A (zh) | 2007-03-28 |
CN100479019C (zh) | 2009-04-15 |
EP1764773A3 (en) | 2008-01-23 |
JP2007086728A (ja) | 2007-04-05 |
US20070063950A1 (en) | 2007-03-22 |
EP1764773B1 (en) | 2015-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4612581B2 (ja) | 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 | |
JP4612580B2 (ja) | 走査駆動回路 | |
JP7315469B2 (ja) | シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置 | |
EP1847983B1 (en) | Scan driving circuit and organic light emitting display using the same | |
KR100838649B1 (ko) | 시프트 레지스터 회로 및 그것을 구비한 화상표시장치 | |
EP1783739B1 (en) | Data driving circuit and electroluminescent display using the same | |
KR101212139B1 (ko) | 발광표시장치 | |
JP2005346025A (ja) | 発光表示装置,表示パネル,及び発光表示装置の駆動方法 | |
JP2008071468A (ja) | シフトレジスタ及び有機電界発光表示装置 | |
KR20080027062A (ko) | 주사구동부, 주사신호의 구동방법 및 그를 이용한유기전계발광표시장치 | |
US8836631B2 (en) | Scan driving circuit with a shift register and electroluminescent display using the same | |
KR20130074567A (ko) | 발광제어 드라이버 및 그를 포함한 유기발광 표시장치 | |
CN113795878A (zh) | 像素、包括像素的显示装置及用于显示装置的驱动方法 | |
US7920118B2 (en) | Scan driving circuit comprising a plurality of stages, each stage configured to receive multiple clocks | |
US20240096276A1 (en) | Gate driving circuit | |
US11741903B2 (en) | Gate driver and display device including the same | |
KR100759672B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
KR100658270B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
KR100662983B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
US11972736B2 (en) | Scan driver |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20081209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100405 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20100405 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100928 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101015 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131022 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4612581 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131022 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131022 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |