JP4577479B2 - 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート - Google Patents

多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート Download PDF

Info

Publication number
JP4577479B2
JP4577479B2 JP2003110399A JP2003110399A JP4577479B2 JP 4577479 B2 JP4577479 B2 JP 4577479B2 JP 2003110399 A JP2003110399 A JP 2003110399A JP 2003110399 A JP2003110399 A JP 2003110399A JP 4577479 B2 JP4577479 B2 JP 4577479B2
Authority
JP
Japan
Prior art keywords
sheet
electrodeposition
thickness
photosensitive material
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003110399A
Other languages
English (en)
Other versions
JP2004319691A (ja
Inventor
政幸 吉田
俊二 青木
源一 渡辺
純一 須藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Corp
Original Assignee
TDK Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TDK Corp filed Critical TDK Corp
Priority to JP2003110399A priority Critical patent/JP4577479B2/ja
Priority to TW093110377A priority patent/TWI236320B/zh
Priority to KR1020057019530A priority patent/KR100749362B1/ko
Priority to CN200480013332A priority patent/CN100576379C/zh
Priority to US10/553,517 priority patent/US7611982B2/en
Priority to PCT/JP2004/005308 priority patent/WO2004093105A1/ja
Publication of JP2004319691A publication Critical patent/JP2004319691A/ja
Application granted granted Critical
Publication of JP4577479B2 publication Critical patent/JP4577479B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/165Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0187Dielectric layers with regions of different dielectrics in the same layer, e.g. in a printed capacitor for locally changing the dielectric properties
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0156Temporary polymeric carrier or foil, e.g. for processing or transferring
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets

Description

【0001】
【発明の属する技術分野】
本発明は、積層インダクタおよび積層コンデンサに代表される、受動部品等を内蔵したいわゆる多層配線基を例とする積層型の電子部品に関する。より詳細には、多層配線基板を製造する際に用いられるいわゆるセラミックグリーンシートに関し、種々の材質からなる部分を包含する単一のセラミックグリーンシートの製造方法に関するものである。
【0002】
【従来技術】
【特許文献1】
特開2001−85264
【特許文献2】
特開2001−110662
【特許文献3】
特開2001−76959
【特許文献4】
特開2000−331858
【特許文献5】
特開2000−331865
【特許文献6】
特開2001−111223
【特許文献7】
特開2000−183530
【特許文献8】
特開平10−12455
【0003】
近年、電子機器の高性能化、あるいは携帯機器の急速な普及に伴って、電子部品はその高密度実装化と共に高周波特性の改善も求められるようになってきている。当該要求に応えるために、電子部品の生産工程においても、素子の微細化あるいは高精度な製造を可能とする製造方法の検討が行われている。
【0004】
例えば、電子部品としていわゆる積層セラミックインダクタを例に取り、その製造方法について簡単に述べる。まず、所定の電気特性を有するセラミック粉末と有機系のバインダとを混合して得られるスラリーを、PETフィルム等の支持体上に厚膜塗布する。このようにして得られた絶縁体層上に、更に金属粉末と有機系バインダとからなる金属ペーストを、所定のパターンに印刷して電極層を形成する。この電極層は、セラミックインダクタにおけるインダクタ本体の一部を構成する。
【0005】
このようにして得られた絶縁体上にインダクタの一部が形成されたシートと、絶縁体のみからなるシートとを積層する。その際、個々のシートにおける電極層各々を、絶縁体シートの中に設けた導電部(ポスト)を介して電気的に接続することにより、セラミックインダクタ本体となる積層体が形成される。当該積層体を形成後、更に焼成、端面電極の形成等の処理を施すことにより、積層セラミックインダクタが得られる。セラミックインダクタ以外の積層型電子部品等の製造方法においても、基本的には前述の製造工程に準じた工程が行われる。
【0006】
しかしながら、前述の製造方法においては、各層の形状、厚さ、焼成時の収縮率等のばらつきに起因して、より高性能を有した電子部品の提供には限界が生じていた。そこで本出願人は、前述の【特許文献1】あるいは【特許文献2】に示す様な電子部品の製造方法を提案し、要求される電子部品の高性能化に対応しようとしている。
【0007】
例えば、【特許文献1】には、電子部品の一つである、いわゆる積層セラミックコンデンサの製造方法が開示されている。当該製造方法においては、具体的には、まず、予め導電処理が為された支持体表面に対して、感光性を有する有機系バインダとセラミック粉末とを混合して得られた感光性スラリーが所定厚さ塗布される。なお、当該感光性スラリーは電着技術により形成されることとしても良い。続いて、フォトマスクを介して、当該感光性スラリーに対する紫外線による露光処理、および現像液による現像処理が為され、空間部とセラミック部とからなる層が、支持体上に形成される。
【0008】
ここで、電着技術により、この空間部に対してNi粉とアクリル系樹脂からなる共析被膜を、セラミック部とほぼ同じ厚さとなるように析出させる。このようにして得られた、セラミック部とNi粉末を含む共析被膜部とからなるシートを、一体ものとして支持体から剥離し、当該シートに対して積層、焼成、端面電極の形成等の処理を施すことにより、積層セラミックコンデンサを得ることとしている。また、【特許文献2】には、いわゆる積層セラミックインダクタの形成方法が開示されており、当該製造方法においても、支持体上へのセラミック部と空間部との形成、当該空間部へのAg粉を有する共析被膜の形成等が述べられている。
【0009】
前述の【特許文献1】あるいは【特許文献2】に係る電子部品等の製造方法によれば、支持体上に形成されたシート自体にはセラミック部と共析被膜部とにおける膜厚の相違はなく、略均一な厚さとなっている。従って、従来の単純なセラミックパターンと電極パターンとを積層する方法と比較して、焼成処理等に起因する電気特性の変化が少なく、所望の電気特性を有する電子部品が再現性良く得られることとなる。
【0010】
【発明が解決しようとする課題】
現在、電子機器等に用いられる信号の高周波化がGHz帯にまで及んでおり、前述の電子部品等においても、これに対応するために、伝送線路の低容量化、接合部での低抵抗化等、更なる高性能化が望まれている。同時に、携帯用端末への提供のために、更なる高集積化、小型化も望まれている。前述の製造方法によって得られるシートに関しても、例えばその薄膜化、あるいは導電性ペースト等の材質の最適化と並行して進めることで、ある程度の対応は可能と思われる。
【0011】
しかしながら、前述の製造方法によって得られるシートは、セラミック部と共析被膜部との2種類の材料から構成されるのみである。従って、一シートあたり絶縁体一種類と導電体一種類からなるという制限が、電子部品製造上常に課せられている。その結果、1)回路設計に制限が生じ、あるレベルからの高集積化が阻害される、2)例えばインダクタを含む電子部品を形成しようとした場合等では、積層する層数が極端に増加し、あるレベルからの小型化が阻害される、3)層数が増加することによって層間接続部が増加し、信頼性が低下する恐れがある、等の事態を招くことが考えられる。
【0012】
また、感光性スラリーは、先にも述べたように、感光性を有する有機系バインダとセラミック粉末とを混合することで得られている。このセラミック粉末は、露光時において紫外線を散乱等させる効果を通常有している。このため、露光時においてパターンエッジが滲む等の現象が生じる。その結果、従来においては、形成すべき配線パターンの厚さとその幅との比率を、アスペクト比(厚さ÷幅)としてとった場合、約0.5〜0.67がその上限となっていた。
【0013】
【特許文献2】には、当該状況に対応するために方法が開示されている。具体的には、基台上に形成されたネガレジストのみからなる層をパターニングし、パターニング後に形成された空間に対して電着技術を用いてセラミック部分を形成し、パターニングされたレジスト層を除去し、除去後に形成された空間部に対して電着技術によって導電性を有した部分を形成している。
【0014】
当該方法によれば、上述のパターンエッジの滲み等を生じず、従ってパターン精度の高いシートを形成することが可能となる。しかしながら、当該方法においても、上述の一シートあたり絶縁体一種類と導電体一種類からなるという制限は、やはり常に課せられている。従って、上述の1)乃至3)等の事態が生じ得る蓋然性は、当該方法においても同様と考えられる。
【0015】
本発明は、上記状況に鑑みて為されたものであり、積層セラミックコンデンサ、積層セラミックインダクタ等のいわゆる積層型の電子部品に関し、その高集積化、小型化、高信頼性化等に寄与し得るシートを製造する方法を提供することを目的としている。
【0016】
【課題を解決するための手段】
上記課題を解決するために、本発明に係るシート形成方法は、積層型の電子部品を形成する際にその各層として用いられるシートの形成方法であって、支持体上に、露光された部分が現像液によって除去される感光性の物質を所定厚さ付着させる工程と、感光性物質に対して所定のパターンを形成するための露光処理を施し、露光処理されたパターンを現像液によって現像除去する処理を施し、感光性物質が除去された部分に対して所望の電気的特性を有する物質を付着する処理を施し、支持体上にシートあるいはシートの一部を形成する工程と、シートから支持体を除去する工程とを含むことを特徴としている。
【0017】
なお、上記方法においては、露光処理、現像処理および付着処理からなる工程は複数回繰り返されることが好ましい。また、上記方法においては、露光処理、現像処理および付着処理からなる工程において、所望の電気特性を有する物質に換えて、感光性の物質を付着する処理が含まれることが好ましい。
【0018】
さらに、上記方法においては、露光されない部分が現像液によって除去される、所望の電気特性を有する感光性の物質を付着させる工程と、所望の電気特性を有する感光性の物質を露光および現像して更なるパターン空間を形成する処理と、パターン空間に所望の電気特性を有する物質あるいは更なる感光性の物質を付着させる処理からなる工程とをさらに含むことが好ましい。
【0019】
また、上記課題を解決するために、本発明に係るシートは、積層型の電子部品を形成する際にその各層として用いられるシートであって、少なくとも3種類のそれぞれ異なった物性を有する部分を有し、部分を形成する際に、露光された部分が現像液によって除去される感光性の物質の付着処理、前記感光性物質の露光処理、前記感光性物質の現像処理、および前記現像処理により得られた空間部への前記部分の少なくともひとつの付着形成処理が行われ、部分の内、最も厚さの厚い部分における厚さと幅との比率をアスペクト比(厚さ÷幅)としてとった場合、当該アスペクト比の値が1以上であることを特徴としている。
【0020】
なお、上記シートにおいては、シートが延在する平面方向において、異なる物性を有する部分がそれぞれ形成されることが好ましい。また、上述のシートにおいては、シートの厚さ方向において、異なる物性を有する部分が形成されることが好ましい。
【0021】
また、上記課題を解決するために、本発明に係るシートは、積層型の電子部品を形成する際にその各層として用いられるシートであって、第一の厚さを有し、且つ第一の領域に形成された導電性の内部電極と、第二の厚さを有し、且つ第一の領域上であって第一の領域よりも小さい第二の領域に形成された導電性のポストと、内部電極およびポストを包含する絶縁性の物質とを有し、少なくともポストは、露光された部分が現像液によって除去される感光性の物質の付着処理、感光性物質の露光処理、感光性物質の現像処理、および現像処理により得られた空間部への導電性の物質の付着処理からなる工程により形成されており、その内部電極およびポストの内少なくとも一方の形成厚さとその幅との比率をアスペクト比(厚さ÷幅)としてとった場合、当該アスペクト比の値が1以上であることを特徴としている。
【0022】
【実施例】
本発明の実施の形態に係るシートの形成方法を、フローチャートとして図1に示している。なお、図1は、各工程におけるシートについて、これをその厚さ方向に切断した場合の断面構成を示している。また、例示するシートは、XY(平面)方向およびZ(厚さ)方向において、おのおの異なる材料からなる部分を画成して有することとしている。以下、図面を参照して、シート形成方法の詳細に付いて述べる。
【0023】
まず、導電処理が施された支持体1の表面上に、ポジレジストからなる層3を電着処理により所定厚さ形成し、ステップ1の状態のシートを得る。なお、本発明におけるポジレジストは、光の照射によって露光された部分が現像液による現像処理によって除去される感光性の物質をさす。続いて、不図示の第一のマスクを介した紫外線等によるポジレジスト層3の露光処理、および現像液による現像処理を行う。当該処理によって、ポジレジスト層において露光された部分のみが除去され、支持体1上には未露光のポジレジスト層3と第一の空間部分5とが形成される(ステップ2)。第一の空間部分5に対しては、電着処理によって、絶縁材部を形成する。本実施例においては、絶縁材として、例えば低誘電率材料からなる部分7を形成する(ステップ3)。なお、本実施例においては、低誘電率材部分7の形成厚さは、ポジレジスト層3の厚さと略一致させている。
【0024】
低誘電率材部分7形成後、未露光のポジレジスト層3に対して、不図示の第二のマスクを介しての露光処理および現像液による現像処理を行う。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第二の空間部分9が形成される(ステップ4)。第二の空間部分9に対しては、電着処理によって、新たな絶縁材部を形成する。本実施例においては、絶縁材として、例えば高透磁率材料からなる部分11を形成する(ステップ5)。なお、本実施例においては、高透磁率材部分11の形成厚さも、ポジレジスト層3の厚さと略一致させている。
【0025】
続いて、残存する未露光のポジレジスト層3に対し、更に、不図示の第三のマスクを介しての露光処理および現像液による現像処理を行う。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第三の空間部分13が形成される(ステップ6)。第三の空間部分13に対しては、電着処理によって、第一の導電体からなる部分15を形成する。なお、本実施例においては、第一の導電体部分15の形成時において、その形成厚さは、ポジレジスト層3の厚さより薄くすることとし、第三の空間部13を第一の導電体部分15の上部に残存させている(ステップ7)。
【0026】
この第三の空間部分13の残存部分に対して、電着処理によって、再度ポジレジストからなる第二の層17を形成する(ステップ8)。その際、第二のポジレジスト層17は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成されることが望ましい。第二のポジレジスト層17に対しては、不図示の第四のマスクを介した露光処理および現像液による現像処理を行う。当該処理により、第二のポジレジスト層17における露光部分の除去が行われ、第四の空間部分19が形成される(ステップ9)。
【0027】
第四の空間部分19に対しては、電着処理によって、更なる絶縁材部を形成する。本実施例においては、当該絶縁材として、例えば低透磁率材料からなる部分21を形成する(ステップ10)。なお、本実施例においては、低透磁率材部分21は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成される。その後、残存する第二のポジレジスト層17に対しての、露光処理および現像液による現像処理を行う。当該処理により、残存する第二のポジレジスト層17の除去が行われ、第五の空間部分23が形成される(ステップ11)。
【0028】
第五の空間部分23に対しては、電着処理によって、第二の導電体からなる部分25を形成する。なお、本実施例においては、第二の導電体部分25は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成される。また、本実施例においては、第一の導電体部分15を構成する材料と、第二の導電体部分25を構成する材料は同一としている。以上の工程を経て得られたシートから、支持体1を剥離することにより、実際に電子部品を形成する際の素材となるシートが得られる。
【0029】
(変形例)
続いて、本発明にかかるシート形成方法を、その内部に回路パターン(いわゆるパターン)および層間接続材(いわゆるポスト)を有するシートに対して用いた場合を説明する。図2に当該シートの形成方法をフローチャートとして示す。なお、図中、各ステップに示される図は、図1と同様に各工程におけるシートの断面を示すものである。
【0030】
まず、導電処理が施された支持体1の表面上に、ポジレジストからなる層3を電着処理により形成し、ステップ1の状態のシートを得る。続いて、不図示の第一のマスクを介した紫外線等によるポジレジスト層3の露光処理、および現像液による現像処理を行う。当該処理によって、ポジレジスト層において露光された部分のみが除去され、支持体1上には未露光のポジレジスト層3と第一の空間部分5とが形成される(ステップ2)。第一の空間部5に対しては、電着処理によって、絶縁材部を形成する。本実施例においては、絶縁材として、例えば低誘電率材料からなる部分7を形成する(ステップ3)。なお、本実施例においては、低誘電率材部分7の形成厚さは、ポジレジスト層3の厚さと略一致させている。
【0031】
低誘電率材部分7形成後、未露光のポジレジスト層3に対して、不図示の第二のマスクを介しての露光処理および現像液による現像処理を行う。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第二の空間部分9が形成される(ステップ4)。第二の空間部分9に対しては、電着処理によって、新たな絶縁材部を形成する。本実施例においては、絶縁材として、例えば高透磁率材料からなる部分11を形成する(ステップ5)。なお、本実施例においては、高透磁率材部分11の形成厚さも、ポジレジスト層3の厚さと略一致させている。
【0032】
続いて、残存する未露光のポジレジスト層3に対し、更に、不図示の第三のマスクを介しての露光処理および現像液による現像処理を行う。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第三の空間部分13が形成される(ステップ6)。第三の空間部分13に対しては、電着処理によって、第一の導電体からなる部分15を形成する。第一の導電体部分15は、当該シートにおけるパターンとしての機能を有する。なお、本実施例においては、第一の導電体部分15の形成時において、その形成厚さは、ポジレジスト層3の厚さより薄くすることとし、第三の空間部13を第一の導電体部分15の上部に残存させている(ステップ7)。
【0033】
この第三の空間部分13の残存部分に対して、電着処理によって、再度ポジレジストからなる第二の層17を形成する(ステップ8)。その際、第二のポジレジスト層17は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成されることが望ましい。第二のポジレジスト層17に対しては、不図示の第四のマスクを介した露光処理および現像液による現像処理を行う。当該処理により、第二のポジレジスト層17における露光部分の除去が行われ、第四の空間部分19が形成される(ステップ9)。
【0034】
第四の空間部分19に対しては、電着処理によって、更なる絶縁材部を形成する。本実施例においては、当該絶縁材として、例えば低透磁率材料からなる部分21を形成する(ステップ10)。なお、本実施例においては、低透磁率材部分21は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成される。その後、残存する第二のポジレジスト層17に対しての、露光処理および現像液による現像処理を行う。当該処理により、残存する第二のポジレジスト層17の除去が行われ、第五の空間部分23が形成される(ステップ11)。
【0035】
第五の空間部分23に対しては、電着処理によって、第二の導電体からなる部分25を形成する(ステップ12)。第二の導電体部分25は、当該シートにおいてポストとしての機能を有する。なお、本実施例においては、第二の導電体部分25は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成される。また、本実施例においては、第一の導電体部分15を構成する材料と、第二の導電体部分25を構成する材料は同一としている。以上の工程を経て得られたシートから、支持体1を剥離することにより、その内部にパターンおよびポストを有するシートが得られる。
【0036】
上述のごとく、本発明の実施により、低誘電率材料、低透磁率材料、高透磁率材料、導電体等、複数種類(この場合は三種類以上)の材料を、XY(平面)方向およびZ(厚さ)方向に画成して有するシート、あるいはその内部にパターンとポストとを有するシートを形成することが可能となる。また、本発明においては、光等を散乱させる要素を有しないポジレジスト単体からなる層に対して、露光および現像の処理を施し、その結果得られたパターンを用いて、各材料からなる部分の形成を行っている。
【0037】
従って、パターン精度が高く、且つパターンエッジにおけるにじみ等が何ら存在しない良好な画成状態を有したシートを得ることが可能となる。また、ポジレジスト単体からなる層を用いるため、露光処理による露光可能な層厚さはポジレジストの特性のみに起因している。
【0038】
具体的には、以上の方法を用いることによって、従来技術によっては不可能とされていた、異なる物性からなる3種類以上の部分を有し、且つこれら各部分中最も厚い部分における厚さとその幅との比率をアスペクト比(厚さ÷幅)としてとった場合、当該アスペクト比の値が1以上となるシートを提供することが可能となる。また、パターンとポストとを包含するシートの場合には、形成厚さとその幅との比が1以上となるポストを包含するシートの形成が可能となる。
【0039】
なお、本実施例においては、各部分を構成する材料、すなわち所望の電気的特性を有する物質として低誘電率材料、低透磁率材料、高透磁率材料、導電体を用いているが、本発明はこれら材料に限定されず、得ようとするシートの構成等に応じて適宜変更されることが望ましい。すなわち、複数種類、少なくとも3種類のそれぞれ異なった物性を有する部分を、平面方向あるいは厚さ方向に形成することが可能である。従って、露光、現像および電着の各処理を繰り返す回数は、シート構成に応じて本実施例より減少させるあるいは増加させることが好ましい。
【0040】
さらに、電着処理時に前述のポジレジスト、あるいは所望の電気特性を有する粉体を含有するポジあるいはネガの特性を有するレジスト(感光性物質)を電着することとしても良い。この場合、次工程等においてこれらレジストに対して露光、現像等の処理がさらに施されることとなる。なお、ここで述べたネガレジストとは、光の照射によって露光された部分以外の部分が現像液によって現像される感光性の物質をさす。
【0041】
具体的には、たとえば低透磁率を特性として有する絶縁粉とネガレジストとを混成して得られるネガ材料を、図1中、ステップ7における第三の空間部分13に電着形成することとしても良い。当該ネガ材料に露光および現像を施すことによって、低透磁率材部分21および第五の空間部分23(ステップ11参照)とを一度に形成することができる。先にも述べたように、粉体を包含したネガレジストは、パターン精度等に関して相対的にポジレジストに劣ると考えられる。しかしながら、パターン精度の許容値等を考慮して、本発明にかかる製造方法において、部分的にネガレジストからなる材料を用いることによって、工程の短縮が可能となる。
【0042】
また、電着処理による各部分の形成厚さも、本実施例の如くポジレジスト層3の厚さによって規定せず、得ようとするシートの構成等に応じて、適宜定めることも可能である。例えば、積層−圧着の工程を経る際に、積層されるシート間における導電体部分の接続状態を良好な物とすべく、追加の導電体部分をセラミック部分3の上面より盛り上げる構成とする等、各部分の形成状態を改変しても良い。
【0043】
また、第一および第二の導電体部分は同一材料としているが、これを異なる材料からなることとしても良い。更に、これら導電体部分の形成に電着処理を用いずにメッキ法等、本実施例とは異なる手法によってこれらを形成することとしても良い。また、導電体部分を形成する際に、ポジレジストの電着、露光、現像、導電体の電着の各処理を更に繰り返すこととし、Z(厚さ)方向において更なる構成を付加することとしても良い。
【0044】
(本発明により得られたシートを用いて作製した電子部品の具体例)
以上述べた本発明にかかる方法に対し、適宜変更を加えることで得られた複数種類のシートを積層してなるセラミックインダクタの一例を図3に示す。図3はセラミックインダクタをその積層方向に切断した断面の構成を模式的に示すものである。当該インダクタはシートL1〜L8を積層して構成されている。各々のシートには、導電体部分A(A1、A2)、低誘電率材料からなる第一の絶縁体部分B、高透磁率材料からなる第二の絶縁体部分C(C1、C2)、第二の絶縁体部分Cより低い透磁率を有する材料からなる第三の絶縁体部Dが、任意に含まれている。各々のシート構成について、以下簡単にシートL4を例として説明する。
【0045】
図3中、平面4A-4AにてシートL4を切断し、これを図中矢印方向から見た図を図4Aに、平面4B-4BにてシートL4を切断し、これを図中矢印方向から見た図を図4Bにそれぞれ示す。図4Aに示すように、当該シート下部において、中央部の高透磁率材部分C1は、インダクタにおける芯材として作用する。導電体部分A1は高透磁率材部分C1の略半周を取り囲むように形成されており、インダクタ回路の一部を形成している。
【0046】
高透磁率材部分C1の残りの周囲には、低透磁率材部分Dが形成されている。当該絶縁体部分Dは、シート積層時に、上下方向で重なり合う導電体部分A1間を絶縁するための絶縁部として作用する。これら導電体部分A1および低透磁率部分Dの周囲には高透磁率材部分C2が配置されており、当該部分は高透磁率材部分C1と共に磁束量を増加させる効果を持つ絶縁体部分として作用する。さらにその周囲には、低誘電率材料である、第一の絶縁体部分Bが保護層を形成している。
【0047】
図4Bに示すように、シートL4上部においては、低透磁率材部分Dからなる絶縁体部分が芯材である高透磁率材部分C1のほぼ全周を取り巻くように形成されている。この低透磁率材部分Dは、シート積層時に、上下方向で重なり合う導電体部分A1間を絶縁するための絶縁部として作用する。また、芯材の周囲の一部にのみ導電体部分A2が形成されている。当該導電体部分A2は、個々のシートに形成されたインダクタにおける回路の一部を各々接続するための接続用の導電体部分、いわゆるポストとして作用する。
【0048】
以上述べた如く、シートL4は、その内部に、芯材、芯材の略半周に巻き回されたインダクタにおける回路の一部、この回路の一部を他のシートにおける回路の一部と接続するためのポスト、各シートにおける回路部個々の間の絶縁を果たす絶縁体、芯材と共に磁束量を増加させるインダクタ周囲に配置された絶縁体、およびその周囲の保護材部分を有している。当該構成を有するシートを予め複数枚作製し、個々のシートにおける回路部の端部と、ポストの端部とが各々連続的に接続されるように積層することにより、図3に示すインダクタ本体が形成される。
【0049】
(電子部品製造用のシート形成方法具体例)
次に、本発明を用いて、図4Aおよび4Bに示すシートL4を実際に形成する際の工程について、図5A〜5Cに示すフローチャートを参照して説明する。なお、フローチャートに示される各図は、図1あるいは図2に示した如く、各工程におけるシートの断面を示している。すなわち、図4Aおよび4Bにおける線I-Iに沿ってシートL4を切断した際の断面については図5Aに、線II-IIにおける断面については図5Bに、また線III-IIIにおける断面については図5Cに、各々の形状の変化をそれぞれ示している。また、前述の図1あるいは図2において示した実施例における構成と同様の構成については、同一の参照符号を用いることとする。
【0050】
まず、導電処理が施された支持体1の表面上に、ポジレジストからなる層3を電着処理により形成し、ステップ101の状態のシートを得る。続いて、不図示の第一のマスクを介した紫外線等によるポジレジスト層3の露光処理、および現像液による現像処理を行う。第一のマスクは、図4Aおよび4Bにおける低誘電率材部分Bに対応する領域を露光する形状を有している。
【0051】
当該処理によって、ポジレジスト層において露光された部分のみが除去され、支持体1上には未露光のポジレジスト層3と第一の空間部分5とが形成される(ステップ102)。第一の空間部5に対しては、電着処理によって、低誘電率材料からなる部分7を形成する(ステップ103)。なお、低誘電率材部分7の形成厚さは、ポジレジスト層3の厚さと略一致させている。当該低誘電率材部分7は、シートL4における低誘電率材部分Bに対応する。
【0052】
低誘電率材部分7形成後、未露光のポジレジスト層3に対して、不図示の第二のマスクを介しての露光処理および現像液による現像処理を行う。第二のマスクは、図4Aおよび4Bにおける高透磁率材部分C1およびC2に対応する領域を露光する形状を有している。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第二の空間部分9が形成される(ステップ104)。
【0053】
第二の空間部分9に対しては、電着処理によって、高透磁率材料からなる部分11を形成する(ステップ105)。なお、高透磁率材部分11の形成厚さも、ポジレジスト層3の厚さと略一致させている。断面II-IIにおける中央部の高透磁率部分11は、シートL4における芯材となる部分C1に対応し、その他の高透磁率材部分11は、シートL4におけるインダクタ等の外周の部分C2に対応する。
【0054】
続いて、残存する未露光のポジレジスト層3に対し、更に、不図示の第二‘のマスクを介しての露光処理および現像液による現像処理を行う。第二’のマスクは、図4Aにおける低透磁率材部分Dに対応する領域を露光する形状を有している。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第二‘の空間部分12が形成される(ステップ106)。第二’の空間部分12に対しては、電着処理によって、低透磁率材部分14を形成する(ステップ107)。なお、低透磁率材部分14の形成厚さも、ポジレジスト層3の厚さと略一致させている。低透磁率材部分14は、シートL4において、図4Aにおける低透磁率材部分D、およびその上面に位置する図4Bにおける低透磁率材部分Dに対応する。
【0055】
更に、残存する未露光のポジレジスト層3に対し、更に、不図示の第三のマスクを介しての露光処理および現像液による現像処理を行う。第三のマスクは、図4Aにおける導電体部分A1に対応する領域を露光する形状を有している。当該処理により、ポジレジスト層3における露光部分の除去が行われ、更に第三の空間部分13が形成される(ステップ108)。
【0056】
第三の空間部分13に対しては、電着処理によって、第一の導電体からなる部分15を形成する。なお、本実施例においては、第一の導電体部分15の形成時において、その形成厚さは、ポジレジスト層3の厚さより薄くすることとし、第三の空間部13を第一の導電体部分15の上部に残存させている(ステップ109)。第一の導電体部分は、シートL4における導電体部分A1に対応する。
【0057】
この第三の空間部分13の残存部分に対して、電着処理によって、再度ポジレジストからなる第二の層17を形成する(ステップ110)。その際、第二のポジレジスト層17は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成されることが望ましい。第二のポジレジスト層17に対しては、不図示の第四のマスクを介した露光処理および現像液による現像処理を行う。第四のマスクは、図4Bにおける低透磁率材部分Dに対応する領域を露光する形状を有している。当該処理により、第二のポジレジスト層17における露光部分の除去が行われ、第四の空間部分19が形成される(ステップ111)。
【0058】
第四の空間部分19に対しては、電着処理によって、低透磁率材料からなる部分21を形成する(ステップ112)。なお、本実施例においては、低透磁率材部分21は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成される。低透磁率材部分21は、シートL4において、図4Bにおける低透磁率材部分Dに対応する。その後、残存する第二のポジレジスト層17に対しての、露光処理および現像液による現像処理を行う。当該処理により、残存する第二のポジレジスト層17の除去が行われ、第五の空間部分23が形成される(ステップ113)。
【0059】
第五の空間部分23に対しては、電着処理によって、第二の導電体からなる部分25を形成する。なお、本実施例においては、第二の導電体部分25は、その最表面がポジレジスト層3、低誘電率材部分7等の表面と略一致するまで、形成される。また、本実施例においては、第一の導電体部分15を構成する材料と、第二の導電体部分25を構成する材料は同一としている。以上の工程を経て得られたシートから、支持体1を剥離および残存するポジレジスト層3の除去を行うことにより、実際に電子部品を形成する際の素材となるシートL4が得られる。以上の構成を得ることにより、従来からの積層セラミックインダクタより更に優れた特性を有するインダクタを提供することが可能となる。
【0060】
本発明によれば、異なる種々の材料を同一シート内に形成することが可能である。従って、図3に示したようなインダクタを構成することが可能であり、浮遊容量、クロストーク等をより低下し、更に小型化且つ高集積化を達成した積層型の電子部品の製造が可能となる。また、図中明示されていないが、本発明に係るシートを用いることによって、インダクタ本体端部を外部端子に接続するの配線等の配置を、インダクタ形成時に任意の配置に引き回すことも可能となる。
【0061】
従って、これら配線部の配置の適正化を図ることも容易となる。すなわち、本発明に係る構成のシートを用いることによりa)回路設計の自由度が向上してより高集積化が可能となる、b)複合回路部品形成の際においても、同等の特性を有する電子部品を製造した場合であっても積層層数をむしろ減少させて電子部品としての小型化を図ることが可能である、更にc)層数の減少に伴って層間での配線の接続が減り、信頼性が向上し、更には電子部品が完成に至るまでの工程数の短縮が見込める、といった効果が得られる。
【0062】
なお、本発明に係るシートに関してその形成方法について前述したが、ここで述べられた支持体等、各種材料に関しては特に限定されない。支持体としては、ステンレス系の薄板、導電処理が表面に為されたPETフィルム、導電処理が表面に為されたガラス基板等、種々の材料が使用可能である。また、支持体表面に離型用の処理を施す場合があるが、当該処理としては、Ni-PTFE、ステンレス粉末とテフロン(登録商標)樹脂またはシリコン樹脂等との混合複合被膜の表面形成等がある。
【0063】
また、導電体部を形成する電着工程において用いる金属粉としてはAg、Cu、Ni等の粉体が使用可能である。ポジレジストに関しては、本実施例において特に規定していないが、その粘度、感光性等を勘案し、導電体、絶縁対等の材料の選択も含め、種々の材料から適宜選択されることが望ましい。また、上述のシート形成方法においては、導電体部分の形成についても、電着形成することとしている。しかしながら、更なる材料形成の必要がない場合には、この導電体部分を電着技術の一つであるメッキにより形成することとし、導電体部分がほぼ金属からのみ構成されることとしても良い。
【0064】
また、本発明に係るシートにおける各部分およびポジレジストは、各々電着技術を用いてその形成工程が為されている。しかしながら、本発明はこれに限定されず、ペーストの塗布等、通常の膜形成に用いられる種々の方法を用いることが可能である。しかしながら、上述したように、導電体部分の形成に関しては、導電性をより高める観点から、メッキ等の技術によることが好ましい場合も考えられ、導電体部の形成をメッキ等により行えるようにその製造工程を構築することが望ましいと考えられる。
【0065】
また、本発明にかかるシート形成方法は、ポジレジストを用いることによって上述の種々の効果を得ているものであるが、本発明の内容は、上述の実施例に限定されない。例えば、素子形成において、パターン精度等がそれほど要求されない部分に対しては、従来技術と同様のネガレジストを用いたパターン形成を部分的に用いる等、ポジレジストとネガレジストとを併用することとしても良い。
【0066】
【本発明の効果】
本発明に係るシート形成方法、すなわち、ポジレジスト層に対して、露光、現像および現像により得られたパターン空間に対する所望の材料を電着形成する各処理を繰り返して施す手法により、XY方向において3種類以上の、またZ方向において複数種類の異材質からなる部分が、その内部に高精度に配置されたシートを得ることが可能となる。また、ポジレジスト単体からなる層に対して露光および現像の処理を施してパターン空間を形成することにより、パターンの厚さとその幅の比、いわゆるアスペクト比において1以上、1.0〜1.5、すなわち従来と比較して約1.5〜3.0倍のパターンが得られることとなる。
【0067】
また、本発明によれば、各種パターンを高精度ならびに高い位置精度等にて形成することが可能となることから、a)回路設計の自由度が向上し、より高集積化することが可能となる、b)シート一層に対しての回路の高集積化により積層総数の低減が可能となり、電子部品としての小型化が可能となる、c)積層数の現象に伴って各層間における接続個所が減少し、信頼性の向上あるいは工程の短縮化が可能となる、d)各種材料をより適当な位置に形成することが可能となり、積層型電子部品としての性能向上が可能となる、およびe)これらの効果の積み重ねによって電子部品の製造工程におけるコストパフォーマンスを向上させることが可能となる、といった効果が得られる。
【0068】
また、更に、寸法精度等の高いシートが得られることから、f)各シートにおける層間接続部材間の位置精度も向上し、接続信頼性が向上する、g)層間接続部材の形状をより小さなものへと最適化することが可能であり、より高集積化が可能である、およびh)層間接続部材を、厚さを有するシートに内在させることが可能となり、層間接続部材に関する部分の強度を考慮した従来の設計等と比較してその自由度が向上し、更にはハンドリングが安定することによって積層精度を更に向上させることが可能になる、等の効果も得られる。
【0069】
また、電着等の処理によって必要部分にのみ層形成が為されることから、材料の無駄が無く、製造コストの低減が図れる。更に、各種シートを形成後、これらを積層して電子部品を得ることから、電子部品に求められる特性に応じて、積層するシートの種類あるいは積層形式等を変更することが可能である。従って、本発明に係るシートを用いることによって、多品種少量生産にも対応可能な電子部品の製造工程の構築が容易である。
【0070】
なお、所望の電気特性を有する粉末と有機系のバインダとからなる、いわゆるネガレジストからなるスラリーを用い、このパターニングと電着処理とを行う従来技術は、得られるパターン精度が本発明と比較して大きく劣っている。しかしながら、製品の要求精度、例えば電気特性のばらつきの許容値に応じて、本発明に係るポジレジストを用いた工程を部分的に用いることによって、上述の効果を部分的に得ることも可能である。
【図面の簡単な説明】
【図1】本発明にかかるシートの形成方法を示すフローチャートである。
【図2】本発明にかかるシートの形成方法を示すフローチャートである。
【図3】本発明により得られたシートを用いて作製した積層方インダクタの断面概略を示す図である。
【図4A】図3に示すインダクタを線4A−4Aにて切断しこれを上面から見た状態の概略を示す図である。
【図4B】図3に示すインダクタを線4B−4Bにて切断しこれを上面から見た状態の概略を示す図である。
【図5A】図3に示すシートL4を形成する工程を示すフローチャートである。
【図5B】図3に示すシートL4を形成する工程を示すフローチャートである。
【図5C】図3に示すシートL4を形成する工程を示すフローチャートである。
【符号の説明】
1:支持体
3:ポジレジスト層
5:第一の空間部分
7:低誘電率材部分
9:第二の空間部分
11:高透磁率材部分
12:第二の空間部分
13:第三の空間部分
14:低透磁率材部分
15:第一の導電体部分
17:第二のポジレジスト層
19:第四の空間部分
21:低透磁率材部分
23:第五の空間部分
25:第二の導電体部分
A:導電体部分
B:低誘電率材部分
C:高透磁率材部分
D:低透磁率材部分
L1〜L7:シート

Claims (7)

  1. 積層型の電子部品を形成する際にその各層として用いられるシートの形成方法であって、
    支持体上に、露光された部分が現像液によって除去されるポジ型の感光性の物質を所定厚さ付着させる工程と
    前記ポジ型の感光性の物質に対して所定のパターンを形成するための露光処理を施し、
    前記露光処理されたパターンを前記現像液によって現像除去する処理を施してパターン空間を形成する工程と、
    前記パターン空間に対して所望の電気的特性を有する物質を用いた電着処理を施し、前記支持体上に前記シートを形成する工程と、
    前記シートの積層に際して、前記シートから前記支持体を除去する工程と、を含み、
    前記電着処理は、前記電着処理により得られる層が前記ポジ型の感光性の物質の前記所定厚さと同一となるまで複数回繰り返して、前記ポジ型の感光性の物質からなるシート内に前記所望の電気的特性を有する物質を複数種類存在させることを特徴とするシート形成方法。
  2. 前記所望の電気的特性を有する物質は複数種類存在し、前記電着処理は前記物質に応じて複数回行われることを特徴とする請求項1記載のシート形成方法。
  3. 前記露光処理、現像処理および電着処理からなる工程において、前記所望の電気特性を有する物質として、前記ポジ型の感光性の物質を用いた電着処理が含まれることを特徴とする請求項1記載のシート形成方法。
  4. 露光されない部分が現像液によって除去される、所望の電気特性を有するネガ型の感光性の物質を前記所望の電気的特性を有する物質の一として付着させる工程と、
    前記ネガ型の感光性の物質を露光および現像して第二のパターン空間を形成する工程と、
    前記第二のパターン空間を用いて前記電着処理を行う工程とをさらに含むことを特徴とする請求項1記載のシート形成方法。
  5. 積層型の電子部品を形成する際にその各層として用いられるシートであって、
    前記シートの厚さ方向においてそれぞれ異なった物性を有する部分を有し、前記部分を形成する際に、ポジ型の感光性の物質を用いた電着処理、前記感光性の物質の露光処理、前記感光性の物質の現像処理、および前記現像処理により得られた空間部への前記部分の少なくともひとつを形成する電着処理が行われ、
    前記電着処理により得られる部分は、前記ポジ型の感光性の物質の厚さと同一となるまで前記電着処理を複数回繰り返すことで、前記シートの厚さ方向において複数の異なった物性を有する部分が形成され、
    前記部分の内、最も厚さの厚い部分における厚さと幅との比が1以上であることを特徴とするシート。
  6. 前記シートが延在する平面方向において、前記異なる物性を有する部分を電着処理を複数回繰り返すことでそれぞれ形成されることを特徴とする請求項5記載のシート。
  7. 積層型の電子部品を形成する際にその各層として用いられるシートであって、
    第一の厚さを有し、且つ第一の領域に形成された導電性の内部電極と、
    第二の厚さを有し、且つ前記第一の領域上であって前記第一の領域よりも小さい第二の領域に形成された導電性のポストと、
    前記内部電極および前記ポストを厚さ方向において包含する絶縁性の物質とを有し、
    少なくとも前記ポストは、ポジ型の感光性の物質を用いた電着処理、前記感光性物質の露光処理、前記感光性物質の現像処理、および前記現像処理により得られた空間部への導電性の物質を用いた電着処理からなる工程により形成され、
    前記電着処理により得られるポストには、前記ポジ型の感光性の物質の厚さと同一となるまで複数回、前記工程が繰り返されることで、前記シートの厚さ方向において複数の異なった物性を有する部分が形成され、
    前記内部電極および前記ポストの内少なくとも一方の形成厚さとその幅との比率が1以上であることを特徴とするシート。
JP2003110399A 2003-04-15 2003-04-15 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート Expired - Fee Related JP4577479B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2003110399A JP4577479B2 (ja) 2003-04-15 2003-04-15 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート
TW093110377A TWI236320B (en) 2003-04-15 2004-04-14 Method of forming sheet having foreign material portions used for forming multilayer wiring board and sheet having foreign portion
KR1020057019530A KR100749362B1 (ko) 2003-04-15 2004-04-14 다층 배선 기판 형성에 이용되는 이재질부를 갖는 시트형성 방법 및 이재질부를 갖는 시트
CN200480013332A CN100576379C (zh) 2003-04-15 2004-04-14 多层布线基板形成用具有不同材质部的片材及其形成方法
US10/553,517 US7611982B2 (en) 2003-04-15 2004-04-14 Method of forming sheet having foreign material portions used for forming multi-layer wiring board and sheet having foreign portions
PCT/JP2004/005308 WO2004093105A1 (ja) 2003-04-15 2004-04-14 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003110399A JP4577479B2 (ja) 2003-04-15 2003-04-15 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート

Publications (2)

Publication Number Publication Date
JP2004319691A JP2004319691A (ja) 2004-11-11
JP4577479B2 true JP4577479B2 (ja) 2010-11-10

Family

ID=33295952

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003110399A Expired - Fee Related JP4577479B2 (ja) 2003-04-15 2003-04-15 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート

Country Status (6)

Country Link
US (1) US7611982B2 (ja)
JP (1) JP4577479B2 (ja)
KR (1) KR100749362B1 (ja)
CN (1) CN100576379C (ja)
TW (1) TWI236320B (ja)
WO (1) WO2004093105A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10455708B2 (en) * 2015-06-29 2019-10-22 Samsung Electro-Mechanics Co., Ltd. Multilayered substrate and method for manufacturing the same
CN105448467B (zh) * 2015-12-21 2017-12-29 深圳顺络电子股份有限公司 一种电子元器件电极的制作方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5932115A (ja) * 1982-08-18 1984-02-21 Toko Inc インダクタンス素子とその製造方法
JPH05114531A (ja) * 1991-10-22 1993-05-07 Tdk Corp 異質材部を有するセラミツクグリーンシート並びにセラミツク積層体部品の製造方法
JPH08195544A (ja) * 1995-01-19 1996-07-30 Hitachi Cable Ltd 回路パターンを有するプラスチック成形品の製造方法
JPH11186097A (ja) * 1997-12-25 1999-07-09 Matsushita Electric Ind Co Ltd 電子部品の製造方法及び製造装置
JP2000040633A (ja) * 1998-07-23 2000-02-08 Murata Mfg Co Ltd 電子部品の製造方法
JP2000164459A (ja) * 1998-08-05 2000-06-16 Soshin Electric Co Ltd 電子部品の製造方法
JP2001085264A (ja) * 1999-09-16 2001-03-30 Tdk Corp 積層セラミックコンデンサの製造方法

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1022356A (en) 1973-02-28 1977-12-13 Brian M. Turner Process for the continuous melt thermoforming of polymers
JPS51118390A (en) 1975-04-11 1976-10-18 Hitachi Ltd Multi layer wiring unig
JPS5893298A (ja) 1981-11-30 1983-06-02 株式会社日立製作所 多層配線基板
JPS60147192A (ja) * 1984-01-11 1985-08-03 株式会社日立製作所 プリント配線板の製造方法
JPS6190496A (ja) 1984-10-11 1986-05-08 株式会社日立製作所 多層配線基板の製造法
JPS61127196A (ja) 1984-11-26 1986-06-14 旭化成株式会社 多層配線板の製造法
JPS6343396A (ja) 1986-08-11 1988-02-24 日立化成工業株式会社 配線板の製造方法
JPS63244797A (ja) 1987-03-31 1988-10-12 日立化成工業株式会社 配線板の製造方法
JPH031830A (ja) 1989-05-30 1991-01-08 Aichi Electric Co Ltd シートペーパー自動供給便座
JPH037157A (ja) 1989-06-02 1991-01-14 Toto Ltd 気泡発生浴槽の浴湯循環ポンプ構造
JP2658504B2 (ja) 1990-05-31 1997-09-30 松下電器産業株式会社 ブラシレスモータ
US5038912A (en) 1990-10-31 1991-08-13 Rapistan Corporation Vertically actuated transfer switch
JPH0636472A (ja) 1992-06-19 1994-02-10 Sony Corp システムクロックの自動位相調整回路
JPH0659117A (ja) 1992-08-12 1994-03-04 Seiko Epson Corp カラーフィルターの製造方法
US5309629A (en) * 1992-09-01 1994-05-10 Rogers Corporation Method of manufacturing a multilayer circuit board
JP3469620B2 (ja) 1992-11-06 2003-11-25 大日本印刷株式会社 多層プリント配線板およびその製造方法
JPH07211571A (ja) 1994-01-27 1995-08-11 Fuji Electric Co Ltd 薄膜コイルの製造方法
US5722162A (en) * 1995-10-12 1998-03-03 Fujitsu Limited Fabrication procedure for a stable post
JPH1012455A (ja) 1996-06-24 1998-01-16 Tdk Corp 積層型コイル部品とその製造方法
US6555913B1 (en) * 1998-07-17 2003-04-29 Murata Manufacturing Co., Ltd. Electronic component having a coil conductor with photosensitive conductive paste
JP2000164457A (ja) 1998-08-05 2000-06-16 Soshin Electric Co Ltd 電子部品の製造方法
JP2000183530A (ja) 1998-12-14 2000-06-30 Hitachi Ltd 導電体回路パターン付グリーンシート及びそれを用いたセラミック多層配線基板の製造方法
JP2000182870A (ja) * 1998-12-17 2000-06-30 Tdk Corp チップインダクタの製造方法およびチップインダクタ
JP3472193B2 (ja) 1999-05-17 2003-12-02 Tdk株式会社 積層セラミックコンデンサの製造方法
JP2000331858A (ja) 1999-05-17 2000-11-30 Tdk Corp インダクタ内蔵積層部品及びその製造方法
JP2001076959A (ja) 1999-09-07 2001-03-23 Tdk Corp 積層セラミックコンデンサ及びその製造方法
JP4284782B2 (ja) 1999-10-08 2009-06-24 株式会社村田製作所 多層セラミック基板およびその製造方法
JP2001110662A (ja) * 1999-10-14 2001-04-20 Tdk Corp インダクタ内蔵積層部品及びその製造方法
JP2001267167A (ja) * 2000-03-17 2001-09-28 Mitsubishi Electric Corp コイル製造方法およびコイル組立体製造方法
JP2003304065A (ja) * 2002-04-08 2003-10-24 Sony Corp 回路基板装置及びその製造方法、並びに半導体装置及びその製造方法
JP4151846B2 (ja) * 2004-03-03 2008-09-17 Tdk株式会社 積層セラミック電子部品、回路基板等、および当該部品、基板等の製造に供せられるセラミックグリーンシートの製造方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5932115A (ja) * 1982-08-18 1984-02-21 Toko Inc インダクタンス素子とその製造方法
JPH05114531A (ja) * 1991-10-22 1993-05-07 Tdk Corp 異質材部を有するセラミツクグリーンシート並びにセラミツク積層体部品の製造方法
JPH08195544A (ja) * 1995-01-19 1996-07-30 Hitachi Cable Ltd 回路パターンを有するプラスチック成形品の製造方法
JPH11186097A (ja) * 1997-12-25 1999-07-09 Matsushita Electric Ind Co Ltd 電子部品の製造方法及び製造装置
JP2000040633A (ja) * 1998-07-23 2000-02-08 Murata Mfg Co Ltd 電子部品の製造方法
JP2000164459A (ja) * 1998-08-05 2000-06-16 Soshin Electric Co Ltd 電子部品の製造方法
JP2001085264A (ja) * 1999-09-16 2001-03-30 Tdk Corp 積層セラミックコンデンサの製造方法

Also Published As

Publication number Publication date
KR100749362B1 (ko) 2007-08-16
KR20050123159A (ko) 2005-12-29
TWI236320B (en) 2005-07-11
US7611982B2 (en) 2009-11-03
WO2004093105A1 (ja) 2004-10-28
CN100576379C (zh) 2009-12-30
CN1791951A (zh) 2006-06-21
US20060223331A1 (en) 2006-10-05
JP2004319691A (ja) 2004-11-11
TW200425807A (en) 2004-11-16

Similar Documents

Publication Publication Date Title
TWI282261B (en) Multilayer ceramic electronic part, circuit board and method for producing ceramic green sheet used for manufacturing those part and circuit board
US10490338B2 (en) Inductor component and method of manufacturing same
CN108417340B (zh) 多层种子图案电感器、其制造方法和具有其的板
KR101751117B1 (ko) 코일 전자 부품 및 그 제조방법
KR101548862B1 (ko) 칩형 코일 부품 및 그 제조 방법
KR102016490B1 (ko) 코일 부품
KR20170133140A (ko) 코일 전자 부품 및 그 제조방법
KR20150014157A (ko) 박막 인덕터 소자 및 이의 제조방법
JP4577479B2 (ja) 多層配線基板形成に用いられる異材質部を有するシート形成方法および異材質部を有するシート
JP4618442B2 (ja) 電子部品の構成に用いられるシートの製造方法
KR101823297B1 (ko) 코일 전자 부품 및 그 제조방법
JP2001110662A (ja) インダクタ内蔵積層部品及びその製造方法
JP3930443B2 (ja) 電子部品製造時に用いられる、内部回路および層間接続材を包含するシートの形成方法
JP7367713B2 (ja) インダクタ部品
JP2004247679A (ja) 電子部品の構成に用いられるシート
KR100547168B1 (ko) 적층형 발룬 트랜스포머의 제조 방법
KR20130051250A (ko) 칩 인덕터 및 그 제조 방법
JPH11121264A (ja) チップ型lcフィルタの製造方法
JP2022152861A (ja) インダクタ部品
JP2004193319A (ja) トロイダルコイル内蔵配線回路板及びその製造方法
KR20170142151A (ko) 코일 전자 부품 및 그 제조방법
JP2004095750A (ja) 積層型電子部品の製造方法
JP2005097095A (ja) セラミックグリーンシートの製造方法および当該セラミックグリーンシートを用いた電子部品の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081215

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090206

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091104

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091221

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100728

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100810

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130903

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees