JP4564166B2 - ウエハ・パッシベーション層の形成方法 - Google Patents

ウエハ・パッシベーション層の形成方法 Download PDF

Info

Publication number
JP4564166B2
JP4564166B2 JP2000526962A JP2000526962A JP4564166B2 JP 4564166 B2 JP4564166 B2 JP 4564166B2 JP 2000526962 A JP2000526962 A JP 2000526962A JP 2000526962 A JP2000526962 A JP 2000526962A JP 4564166 B2 JP4564166 B2 JP 4564166B2
Authority
JP
Japan
Prior art keywords
layer
material layer
bond pad
dielectric layer
silicon nitride
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000526962A
Other languages
English (en)
Other versions
JP2002500440A5 (ja
JP2002500440A (ja
Inventor
ボーア,マーク・ティ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of JP2002500440A publication Critical patent/JP2002500440A/ja
Publication of JP2002500440A5 publication Critical patent/JP2002500440A5/ja
Application granted granted Critical
Publication of JP4564166B2 publication Critical patent/JP4564166B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/20Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10PGENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
    • H10P14/00Formation of materials, e.g. in the shape of layers or pillars
    • H10P14/60Formation of materials, e.g. in the shape of layers or pillars of insulating materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/01Manufacture or treatment
    • H10W72/012Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/01Manufacture or treatment
    • H10W72/019Manufacture or treatment of bond pads
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W74/00Encapsulations, e.g. protective coatings
    • H10W74/10Encapsulations, e.g. protective coatings characterised by their shape or disposition
    • H10W74/111Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed
    • H10W74/121Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed by multiple encapsulations, e.g. by a thin protective coating and a thick encapsulation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/071Connecting or disconnecting
    • H10W72/075Connecting or disconnecting of bond wires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/20Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
    • H10W72/221Structures or relative sizes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/20Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
    • H10W72/241Dispositions, e.g. layouts
    • H10W72/242Dispositions, e.g. layouts relative to the surface, e.g. recessed, protruding
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/20Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
    • H10W72/251Materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/20Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
    • H10W72/29Bond pads specially adapted therefor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/531Shapes of wire connectors
    • H10W72/536Shapes of wire connectors the connected ends being ball-shaped
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/551Materials of bond wires
    • H10W72/552Materials of bond wires comprising metals or metalloids, e.g. silver
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/59Bond pads specially adapted therefor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/90Bond pads, in general
    • H10W72/931Shapes of bond pads
    • H10W72/934Cross-sectional shape, i.e. in side view
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/90Bond pads, in general
    • H10W72/951Materials of bond pads
    • H10W72/952Materials of bond pads comprising metals or metalloids, e.g. PbSn, Ag or Cu
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/958Passivation layer

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)
  • Formation Of Insulating Films (AREA)

Description

【0001】
(発明の背景)
(1.発明の分野)
本発明は、半導体集積回路製造の分野に関し、より詳細には、パッシベーション構造とその製造方法に関する。
【0002】
(2.関連技術の考察)
集積回路は、半導体基板上に形成されたトランジスタやコンデンサなど文字通り数百万個もの個別のデバイスからなる。デバイスは、マイクロプロセッサなどのような機能回路を形成するために、導電層および絶縁層を交互に並べて一体として集積している。堆積される最終層は通常、組立ておよびパッケージング中の機械的および化学的損傷に対して保護する絶縁層であるパッシベーション層である。
【0003】
従来のパッシベーション構造の例を図1に示す。図1は、ボンド・パッド104と相互接続106を含む金属相互接続層102を外面に形成している基板100を示す。窒化シリコン層110と厚いポリイミド層112を含むパッシベーション層108は、図1に示されるように、金属層102の上に形成される。次いで、コンタクト開口114が窒化シリコン層110とポリイミド層112を通して形成されて、基板へ外部信号を入力したり、出力したりできるようにボンド・パッド104にワイヤ・ボンド116などの電気コンタクトを作成できるようにする。気密層である窒化シリコン層110は、下方金属層102と直接接触して形成されて、下にある基板への水分経路が特にボンド・パッド開口114内に存在しないことを保証する。
【0004】
このようなパッシベーション構造は、基板100の優れた気密封止を提供するが、高い金属線間静電容量のためにデバイス性能が悪化する。すなわち、窒化シリコン層110が高い誘電率(約7.0)を有し、隣接する金属形状104と106の間のギャップ118内に形成されるので、線間容量結合が増大してデバイス性能が低下する。図1に示されるパッシベーション構造に関連する他の問題は、高アスペクト比ギャップ118内に、十分な気密封止を得るのに必要な厚さまで窒化シリコン層を堆積することが困難なことである。
【0005】
したがって、気密封止を形成し、かつ相互接続静電容量が低いパッシベーション構造と方法が望まれる。
【0006】
(発明の概要)
ウエハ・パッシベーション構造およびその製造方法を記述する。本発明の一実施態様によれば、ギャップによって金属部材から離隔されたボンド・パッドを有する金属層が、基板上に形成される。次いで、ボンド・パッドおよび金属部材の上に第1の誘電体層が形成され、ギャップを完全に充填する。次に、気密性があり、第1の誘電体層よりも大きな誘電率を有する第2の誘電体層が、第1の誘電体層の上に形成される。
【0007】
本発明の他の実施態様では、第1の誘電体層が、基板のボンド・パッドの上面に形成される。次いで、第2の誘電体層が、第1の誘電体層上に形成される。次いで、ボンド・パッドの上面を露出するために、第1および第2の誘電体層を通して開口が形成される。次いで、開口の側面、およびボンド・パッドの上面に障壁層が堆積される。次いで、開口内の障壁層にコンタクトが形成される。
【0008】
(発明の詳細な説明)
本発明は、気密性のある低相互接続静電容量パッシベーション構造およびその製造方法である。以下の説明では、本発明を深く理解できるようにするため、材料、厚さ、プロセスなどの特定の詳細を数多く示す。しかし、本発明をこれら特定の詳細を用いずに実施できることは当業者に明らかであろう。場合によっては、本発明を不必要に曖昧にしないために、よく知られた半導体プロセスおよび装置は詳細に説明しない。
【0009】
本発明は、気密性のある低相互接続静電容量パッシベーション構造およびその製造方法である。本発明によるパッシベーション構造は図2に示される。基板200上に、ギャップ208によって離隔された、ボンド・パッド204や相互接続206などの金属形状を含む外側が平坦なメタライゼーションが形成される。第1の誘電体層210が、ボンド・パッド204および金属形状206の上に、ギャップ208を完全に充填する厚さに形成される。第1の誘電体層210は、二酸化シリコンなど比較的低い誘電率(4.0未満)を有する材料で形成されることが好ましい。窒化シリコンなど耐湿性材料(すなわち気密材料)から形成された封止用誘電体層212が第1の誘電体層210の上に形成される。ポリイミドなどのキャップ誘電体層214を封止用誘電体層212上に形成して、引っかき抵抗およびパッケージの応力調整を行うことができる。C−4(controlled chip conllapse contact)など、導電障壁層216およびバンプ218を含む電気コンタクト215が、誘電体210、封止誘電体212、およびキャップ誘電体214を通して形成され、ボンド・パッド204との電気的な接触をする。
【0010】
封止用誘電体層212と障壁層216が組み合わさって、基板200の気密封止を形成する。障壁層216および封止層212が基板200のための気密封止を行っているので、低い誘電率を有するが水分浸透に対する耐性のない材料で第1の誘電体層210を形成することができる。ギャップ208を低誘電率材料210で完全に充填することによって、隣接する金属形状間は、低相互接続静電容量(低結合容量)となり、そのためデバイス性能が改良される(より速くなる)。このようにして、本発明は、気密性(水分浸透に対する耐性)があり、極めて低い静電容量を示すパッシベーション構造を提供する。
【0011】
図3a〜3gに、本発明によるパッシベーション構造を製造する方法を示す。本発明によれば、図3aに示すような基板300が用いられる。基板300は、データを基板300に入力する、かつそこから出力するための少なくとも1つ(一般に、数百個)のボンド・パッド304を含むメタライゼーション層302を外面に含む。外側メタライゼーション層302はまた、相互接続やコンデンサ電極などの金属形状306も含む。メタライゼーション層302は、銅、アルミニウム、金など、それらに限定されない低抵抗金属または金属合金から形成され、5000Å〜30000Åの間の総厚さを有する。メタライゼーション層302は、障壁層および非反射コーティングを含んでよく、または含まなくてもよい。メタライゼーション層302の個々の金属形状は、ギャップ308によって離隔される。ギャップ308の最小間隔または幅(W)は、プロセスの限界寸法によって決まり、本発明では、0.30μm未満であってよい。このような狭い形状間隔は、高アスペクト比ギャップ308(すなわち、およそ2.0のアスペクト比を有するギャップ)を作成することができる。アスペクト比は、ギャップ高さ÷ギャップ幅と定義される。
【0012】
さらに、当技術分野でよく知られているように、基板300は通常、シリコン基板、トランジスタやコンデンサなどのデバイス、およびデバイスを機能回路に結合するために使用される金属および絶縁体の多層を含む。基板300は、必ずしも、集積回路を製造するための半導体基板である必要はなく、フラット・パネル・ディスプレイに使用されるものなど任意のタイプの基板であってよいことを理解されたい。本発明のために、基板を、本発明の膜が形成され、本発明のプロセスが行われる材料と定義する。
【0013】
図3bに示されるように、本発明の第1のステップは、基板300の上に第1の誘電体層310を形成することである。誘電体層310は、ボンド・パッド304および金属形状306の上に、ギャップ308を完全に充填するように堆積される。誘電体層310は、少なくともギャップ308を完全に充填するのに十分な最小厚さに形成される。ほとんどの場合、誘電体層310は、少なくとも金属302と同じ厚さに堆積されて、最大幅ギャップの完全な充填を保証する。
【0014】
誘電体層310は、せいぜい二酸化シリコンと同じ誘電率(すなわち、4.0未満の誘電率)を有する材料で形成することが好ましい。本発明の一実施形態では、誘電体層310は、350〜400℃の間の基板温度で、SiH4とO2からなる化学作用を利用する高密度プラズマ(HDP)によって形成される二酸化シリコン(SiO2)膜である。このようなプロセスは、高アスペクト比ギャップ308を充填できる優れたギャップ充填性を有し、後続の層を堆積することができる平滑な表面を形成できる。膜の誘電率をさらに減少させるために、第1の誘電体層310をフッ素イオンでドープすることもできる。誘電体層310は、インサイチュで(膜310の堆積中に)、または形成後にイオン注入によってドープすることができる。エーロゲル、ポリイミド、スピンオン・ガラスなど、それらに限定されない低K誘電体膜を誘電体層310として使用することができることを理解されたい。さらに、誘電体層310は、必ずしも単一層誘電体膜である必要はなく、複数の異なる誘電体層からなる複合膜であってよい。
【0015】
次に、図3cに示されるように、封止用誘電体層312が、第1の誘電体層310の上に形成される。封止用誘電体層312は、水分浸透に対して耐性がある材料で形成される(すなわち、気密材料で形成される)。普通のチップ動作温度、一般には100〜120℃の間で、多湿環境下での水分浸透を防止することができる場合、層に気密性があると言われる。封止用誘電体層312は、できるだけ薄く、それでも適切な気密封止を行えるように形成される。本発明の一実施形態では、封止用誘電体層312は、SiH4とNH3からなる化学作用を利用するプラズマ増速CVDと、400℃の基板温度とによって、500〜1,500Åの厚さに形成された窒化シリコン膜である。プラズマ増速CVD窒化シリコン層312がHDPで形成された二酸化シリコン層に堆積されるとき、窒化シリコン層312は、薄く(1,000Å未満)形成され、それでもHDP二酸化シリコン膜の表面が平滑であるので気密封止を行うことができる。
【0016】
窒化シリコンなどの気密誘電体層は高誘電率を有するので、その高誘電率が、隣接する金属形状間の容量結合を増大させてデバイス性能を低下させることがないようにするために、封止用誘電体層312を金属形状304および306の上方、ならびにギャップ308の外に保持することが重要であることを理解されたい。
【0017】
次に、図3dに示されるように、キャップ誘電体層314が封止用誘電体層312の上に形成される。キャップ誘電体層314は、パッケージと基板300との間の応力を除去し、また封止誘電体312に対する引っかきの保護となり、そのため封止用誘電体層312によって形成された気密封止の完全性に引っかきが影響を与える恐れがない。本発明の一実施形態では、キャップ誘電体層314は、Hitachi感光性ポリイミド・タイプ1708などの感光性ポリイミドである。そのようなポリイミドは、当技術分野でよく知られているように、2.0〜10ミクロンの間の厚さに「スピンオン」することができる。あるいは、キャップ層314は、例えばCVDで堆積された二酸化シリコン層などであってもよい。
【0018】
次に、図3eに示されるように、ボンド・パッド開口316が、ボンド・パッド304に向けて誘電体層314、312、および310を通して形成される。誘電体層314が感光性ポリイミドである場合、開口316は、ボンド・パッド開口316が望まれるキャップ誘電体層314の露光部をマスクし、露光し、次いで現像することによって、誘電体層314内に形成することができる。このようなプロセスは、開口316内の後続の膜堆積を増大させる、キャップ層314内の先細りの側壁を作成する。パターン形成されたキャップ誘電体層314を、封止用誘電体層312と誘電体層310のエッチング用のマスクとして使用することができる。封止用誘電体層312が窒化シリコン層である場合、よく知られたLAMエッチャにおけるSF6およびHeからなる化学作用を用いる反応性イオン・エッチング(RIE)によって、異方性をもたせてエッチングすることができる。封止用誘電体層312をエッチングした後、エッチング化学作用を、第1の誘電体310をエッチングするのに適した化学作用に変更することができ、二酸化シリコンの場合はC48+COであってよい。誘電体層310のエッチングは、ボンド・パッド開口316内のボンド・パッド304から誘電体層310を完全に除去することを保証するように、オーバ・エッチングする時限エッチングであってよい。
【0019】
誘電体層314が感光性材料でない場合、誘電体層314の上に標準フォトレジスト・マスクを形成し、よく知られたフォトリソグラフィ技法によってパターンを形成することができる。
【0020】
次に、図3fに示されるように、図3fに示される基板300の上に、導電障壁層318が形成される。障壁層318は、キャップ誘電体層314の上面の上に、ボンド・パッド開口316の側壁317に沿って、かつボンド・パッド304の上に形成することができる。障壁層318は、コンタクト開口316の側壁317に沿って気密封止を形成する。障壁層318は、水分が障壁層318を通して誘電体層310に浸透するのを防止するのに十分な材料および厚さで形成される。
【0021】
本発明の一実施形態では、障壁層318は、C−4(controlled chip conllapse contact)金めっきバンプのために使用される障壁層である。C−4バンプ用の障壁層は、厚さ500Åの下側チタン膜と、厚さ4,000Åの上側ニッケル・バナジウム膜からなる二重層膜をスパッタ堆積することによって形成することができる。チタン膜は、金の拡散に対する障壁として働き、ニッケル・バナジウム膜は、C−4バンプがボンド・パッド304に接着するのを助ける。他の実施形態では、障壁層318は、TAB(tape automated bonding)コンタクトのために使用される障壁層であってよい。TAB障壁層は、下側チタン膜と上側金膜からなる二重層膜をスパッタ堆積することによって形成することができる。チタン層は、金の拡散に対する障壁として働き、金層は、金TABバンプがボンド・パッド304に接着するのを助ける。障壁層318の形成の前に、かつインサイチュで、アルゴン・スパッタ・エッチングを使用して、ボンド・パッド304との清浄な低抵抗コンタクトを提供することができる。
【0022】
次に、図3gに示されるように、バンプ320が障壁層318上に形成される。本発明の一実施形態では、バンプ320は、C−4はんだバンプである。C−4はんだバンプは、障壁層318上に約25ミクロンのフォトレジスト層322を堆積し、次いでC−4バンプが望まれる位置を決めてフォトレジスト層をパターニングして、形成することができる。次いで、障壁層318がフォトレジスト322によって覆われていない領域に電気めっきを施すことによって、はんだバンプ(PbSn)を形成することができる。はんだめっき溶液内に基板300を配置し、障壁層318に電流を印加して、それにより、はんだを引き寄せるように電荷を蓄積することによって、はんだバンプを形成することができる。バンプ320は、約100ミクロンの高さに形成することができる。
【0023】
本発明の他の実施形態では、バンプ320は、TABに使用される金めっきバンプであってよい。金めっきTABバンプは、バンプが金めっきされていること、および約27ミクロンの高さに形成されることを除いて、はんだバンプの形成と同様のプロセスで形成することができる。
【0024】
バンプ320が所望の厚さにめっきされると、フォトレジスト層322が、溶媒スプレイ装置(SSP:solvent spray processor)によってなど、よく知られた技法によって除去される。次に、障壁層318のバンプ320によって覆われていない部分が、任意のよく知られた技法によってエッチング除去される。ニッケル・バナジウム層は、H22とH2SO4からなるウェット・エッチャントによってエッチング除去することができ、チタン層は、HF、H22、およびH2SO4からなるウェット・エッチャントによってエッチング除去することができる。基板300に形成されたバンプ320の短絡を防止するために、障壁層318の露出部を除去しなければならない。ここで、希望するなら、マッシュルーム形のバンプを球形のバンプに変換するために、バンプ320をリフローすることもできる。バンプ320は、400℃のH2環境を有する炉内に基板300を配置することによってリフローすることができる。これで、本発明のプロセスが完了する。
【0025】
本発明のプロセスが、低い金属線間静電容量を有し、基板300の気密封止を提供するパッシベーション構造を形成した。低誘電率誘電体層310が金属線間のギャップ308内に形成されるため、かつ封止用誘電体層312などの高誘電率材料が金属形状304および306の上方、およびギャップ308の外に保持されているため、線間静電容量が減少する。基板300の気密封止は、封止用誘電体層312およびコンタクト322によって形成される。封止用誘電体層312は、水分が誘電体310の上面を介して侵入するのを防止し、障壁層318およびバンプ320は、ボンド・パッド開口316の側壁317を被覆し、それによって、露出したSiO2エッジ317を介して水分が侵入するのを防止する。
【0026】
本発明を深く理解できるように、多数の特定の詳細を提示してきた。本明細書内で論じた材料およびプロセスを様々な等価な材料およびプロセスで代用できることを当業者は理解されよう。したがって、本発明の詳細な説明は、限定するものとしてではなく、例示と考えられるべきであり、本発明の範囲は、頭記の特許請求の範囲によって判断されるべきである。
【0027】
以上により、低い相互接続静電容量を有する気密パッシベーション構造が説明された。
【図面の簡単な説明】
【図1】 従来のパッシベーション構造を示す図である。
【図2】 本発明の気密性低静電容量パッシベーション構造の断面図である。
【図3a】 ボンド・パッドを含む最外メタライゼーション層を有する基板の断面図である。
【図3b】 図3aの基板を覆う第1の誘電体層の形成を示す断面図である。
【図3c】 図3bの基板を覆う封止用誘電体層の形成を示す断面図である。
【図3d】 図3cの基板を覆うキャップ誘電体の形成を示す断面図である。
【図3e】 図3dの基板内のボンド・パッド開口の形成を示す断面図である。
【図3f】 図3eの基板上の導電障壁層の形成を示す断面図である。
【図3g】 図3fの基板上のバンプの形成を示す断面図である。
【図3h】 図3gの基板からの障壁層の一部の除去を示す断面図である。

Claims (1)

  1. 基板を準備する工程と;
    ギャップで分離されたボンド・パッドと相互接続部とを有する金属層を0.5〜3.0マイクロ・メートル(5000Å〜30000Å)の厚みで前記基板に形成する工程と;
    前記ボンド・パッドと相互接続部との上に、SiH4とO2からなる化学作用を利用する高密度(HDP)プラズマによって上面を有するとともに4.0より低い誘電率を有する2酸化シリコン材料層を前記金属層の厚み以上の厚みで形成して、該2酸化シリコン材料で前記ギャップを埋める工程と;
    SiH4とNH3からなる化学作用を利用するプラズマ増速CVDによって7.0の誘電率を有するとともに水分浸透に対して耐性を有する窒化シリコン材料を前記2酸化シリコン材料層の上面上に0.05〜0.15マイクロ・メートル(500〜1,500Å)の厚みで形成して、前記ギャップの外と前記ボンド・パッドと相互接続部との上に該窒化シリコン材料層を形成して、前記HDPプラズマによる2酸化シリコン材料層の上面に形成されたこのプラズマ増速CVDによる窒化シリコン材料層が気密封止をなすようにする工程と;
    前記窒化シリコン材料層の上に2.0〜10マイクロ・メートル(2.0〜10ミクロン)の厚みでキャップ誘電体層を形成する工程と;
    前記ボンド・パッドの表面を露出させる開口であって、前記キャップ誘電体層におけるテーパ状側壁と前記窒化シリコン材料層と前記2酸化シリコン材料層における垂直な側壁とを有する開口を形成する工程であって、前記窒化シリコン材料層における垂直な側壁はSF6およびHeからなる化学作用、前記2酸化シリコン材料層における垂直な側壁はC4F8およびCOからなる化学作用を用いる反応性イオン・エッチング(RIE)によって形成する工程と;
    水分浸透を防止する障壁層を、前記開口のテーパ状側壁と垂直の側壁、および前記ボンド・パッドの表面の上に形成する工程と;
    前記開口のテーパ状側壁と垂直の側壁、および前記ボンド・パッドの表面上の障壁層上にバンプを形成する工程と;
    を含む方法。
JP2000526962A 1997-12-31 1998-11-16 ウエハ・パッシベーション層の形成方法 Expired - Lifetime JP4564166B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/002,178 US6875681B1 (en) 1997-12-31 1997-12-31 Wafer passivation structure and method of fabrication
US09/002,178 1997-12-31
PCT/US1998/024358 WO1999034423A1 (en) 1997-12-31 1998-11-16 Wafer passivation structure and method of fabrication

Publications (3)

Publication Number Publication Date
JP2002500440A JP2002500440A (ja) 2002-01-08
JP2002500440A5 JP2002500440A5 (ja) 2006-01-12
JP4564166B2 true JP4564166B2 (ja) 2010-10-20

Family

ID=21699571

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000526962A Expired - Lifetime JP4564166B2 (ja) 1997-12-31 1998-11-16 ウエハ・パッシベーション層の形成方法

Country Status (5)

Country Link
US (2) US6875681B1 (ja)
JP (1) JP4564166B2 (ja)
KR (2) KR100526445B1 (ja)
AU (1) AU1410999A (ja)
WO (1) WO1999034423A1 (ja)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6620720B1 (en) * 2000-04-10 2003-09-16 Agere Systems Inc Interconnections to copper IC's
US6426282B1 (en) * 2000-05-04 2002-07-30 Applied Materials, Inc. Method of forming solder bumps on a semiconductor wafer
US7034402B1 (en) 2000-06-28 2006-04-25 Intel Corporation Device with segmented ball limiting metallurgy
US6521996B1 (en) 2000-06-30 2003-02-18 Intel Corporation Ball limiting metallurgy for input/outputs and methods of fabrication
FR2828009B1 (fr) * 2001-07-25 2003-10-10 Novatec Methode de realisation de bossages presentant des performances thermomecaniques ameliorees
US7180195B2 (en) 2003-12-17 2007-02-20 Intel Corporation Method and apparatus for improved power routing
US9222169B2 (en) * 2004-03-15 2015-12-29 Sharp Laboratories Of America, Inc. Silicon oxide-nitride-carbide thin-film with embedded nanocrystalline semiconductor particles
JP4525129B2 (ja) * 2004-03-26 2010-08-18 ソニー株式会社 固体撮像素子とその製造方法、及び半導体集積回路装置とその製造方法
US7452803B2 (en) * 2004-08-12 2008-11-18 Megica Corporation Method for fabricating chip structure
JP4504791B2 (ja) * 2004-11-24 2010-07-14 パナソニック株式会社 半導体回路装置及びその製造方法
WO2006070808A1 (ja) * 2004-12-28 2006-07-06 Rohm Co., Ltd. 半導体チップおよびその製造方法、半導体チップの電極構造およびその形成方法、ならびに半導体装置
US7927933B2 (en) * 2005-02-16 2011-04-19 Imec Method to enhance the initiation of film growth
US20060211232A1 (en) * 2005-03-16 2006-09-21 Mei-Jen Liu Method for Manufacturing Gold Bumps
CN1901161B (zh) 2005-07-22 2010-10-27 米辑电子股份有限公司 连续电镀制作线路组件的方法及线路组件结构
KR100660893B1 (ko) * 2005-11-22 2006-12-26 삼성전자주식회사 정렬 마크막을 구비하는 반도체 소자 및 그 제조 방법
WO2007060745A1 (ja) * 2005-11-28 2007-05-31 Fujitsu Limited 半導体装置及びその製造方法
US20080163897A1 (en) * 2007-01-10 2008-07-10 Applied Materials, Inc. Two step process for post ash cleaning for cu/low-k dual damascene structure with metal hard mask
US20080237822A1 (en) * 2007-03-30 2008-10-02 Raravikar Nachiket R Microelectronic die having nano-particle containing passivation layer and package including same
US8373275B2 (en) * 2008-01-29 2013-02-12 International Business Machines Corporation Fine pitch solder bump structure with built-in stress buffer
KR101037832B1 (ko) * 2008-05-09 2011-05-31 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101140063B1 (ko) * 2010-09-14 2012-04-30 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 그 제조 방법
US8580672B2 (en) * 2011-10-25 2013-11-12 Globalfoundries Inc. Methods of forming bump structures that include a protection layer
US8765531B2 (en) * 2012-08-21 2014-07-01 Infineon Technologies Ag Method for manufacturing a metal pad structure of a die, a method for manufacturing a bond pad of a chip, a die arrangement and a chip arrangement
US9502343B1 (en) * 2015-09-18 2016-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy metal with zigzagged edges
US11939212B2 (en) 2019-12-23 2024-03-26 Industrial Technology Research Institute MEMS device, manufacturing method of the same, and integrated MEMS module using the same
US11365117B2 (en) 2019-12-23 2022-06-21 Industrial Technology Research Institute MEMS device and manufacturing method of the same
US11251114B2 (en) * 2020-05-01 2022-02-15 Taiwan Semiconductor Manufacturing Co., Ltd. Package substrate insulation opening design

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890005819A (ko) * 1987-09-21 1989-05-17 강진구 반도체 소자의 보호막 제조방법
KR910000793B1 (ko) * 1987-12-15 1991-02-08 삼성전자 주식회사 반도체 장치의 보호막 형성방법
US5354695A (en) 1992-04-08 1994-10-11 Leedy Glenn J Membrane dielectric isolation IC fabrication
US4921810A (en) * 1988-06-22 1990-05-01 Nec Electronics Inc. Method for testing semiconductor devices
US4927505A (en) * 1988-07-05 1990-05-22 Motorola Inc. Metallization scheme providing adhesion and barrier properties
US5023205A (en) * 1989-04-27 1991-06-11 Polycon Method of fabricating hybrid circuit structures
JP2814009B2 (ja) * 1990-06-05 1998-10-22 三菱電機株式会社 半導体装置の製造方法
US5136364A (en) * 1991-06-12 1992-08-04 National Semiconductor Corporation Semiconductor die sealing
US5369695A (en) * 1992-01-06 1994-11-29 At&T Corp. Method of redirecting a telephone call to an alternate destination
US5787010A (en) * 1992-04-02 1998-07-28 Schaefer; Thomas J. Enhanced dynamic programming method for technology mapping of combinational logic circuits
US5612254A (en) * 1992-06-29 1997-03-18 Intel Corporation Methods of forming an interconnect on a semiconductor substrate
JP2611615B2 (ja) * 1992-12-15 1997-05-21 日本電気株式会社 半導体装置の製造方法
TW347149U (en) * 1993-02-26 1998-12-01 Dow Corning Integrated circuits protected from the environment by ceramic and barrier metal layers
US5369299A (en) * 1993-07-22 1994-11-29 National Semiconductor Corporation Tamper resistant integrated circuit structure
US5565384A (en) * 1994-04-28 1996-10-15 Texas Instruments Inc Self-aligned via using low permittivity dielectric
US5508229A (en) * 1994-05-24 1996-04-16 National Semiconductor Corporation Method for forming solder bumps in semiconductor devices
DE69514588T2 (de) * 1994-07-29 2000-06-21 Stmicroelectronics, Inc. Verfahren zum Testen und Reparieren eines integrierten Schaltkreises und zum Herstellen einer Passivierungsstruktur
US5883001A (en) * 1994-11-07 1999-03-16 Macronix International Co., Ltd. Integrated circuit passivation process and structure
US5587336A (en) 1994-12-09 1996-12-24 Vlsi Technology Bump formation on yielded semiconductor dies
US6204074B1 (en) * 1995-01-09 2001-03-20 International Business Machines Corporation Chip design process for wire bond and flip-chip package
US5559056A (en) 1995-01-13 1996-09-24 National Semiconductor Corporation Method and apparatus for capping metallization layer
US5661082A (en) * 1995-01-20 1997-08-26 Motorola, Inc. Process for forming a semiconductor device having a bond pad
EP1134805B1 (en) * 1995-03-20 2004-07-21 Unitive International Limited Solder bump fabrication methods and structure including a titanium barrier layer
KR100312377B1 (ko) * 1995-06-28 2003-08-06 주식회사 하이닉스반도체 반도체소자의보호막제조방법
US5900668A (en) * 1995-11-30 1999-05-04 Advanced Micro Devices, Inc. Low capacitance interconnection
US5693565A (en) * 1996-07-15 1997-12-02 Dow Corning Corporation Semiconductor chips suitable for known good die testing
JP3305211B2 (ja) * 1996-09-10 2002-07-22 松下電器産業株式会社 半導体装置及びその製造方法
US6025275A (en) * 1996-12-19 2000-02-15 Texas Instruments Incorporated Method of forming improved thick plated copper interconnect and associated auxiliary metal interconnect
US5759906A (en) * 1997-04-11 1998-06-02 Industrial Technology Research Institute Planarization method for intermetal dielectrics between multilevel interconnections on integrated circuits
US6143638A (en) * 1997-12-31 2000-11-07 Intel Corporation Passivation structure and its method of fabrication

Also Published As

Publication number Publication date
KR20050065684A (ko) 2005-06-29
KR20010033662A (ko) 2001-04-25
US6875681B1 (en) 2005-04-05
US20050158978A1 (en) 2005-07-21
KR100522130B1 (ko) 2005-10-19
JP2002500440A (ja) 2002-01-08
US7145235B2 (en) 2006-12-05
KR100526445B1 (ko) 2005-11-08
AU1410999A (en) 1999-07-19
WO1999034423A1 (en) 1999-07-08

Similar Documents

Publication Publication Date Title
JP4564166B2 (ja) ウエハ・パッシベーション層の形成方法
KR100918129B1 (ko) 본드 패드를 갖는 상호 결선 구조체 및 본드 패드 상의범프 사이트 형성 방법
US5707894A (en) Bonding pad structure and method thereof
US6518092B2 (en) Semiconductor device and method for manufacturing
US6664129B2 (en) Integrated circuits and methods for their fabrication
US20080164574A1 (en) Integrated circuits with conductive features in through holes passing through other conductive features and through a semiconductor substrate
KR100360387B1 (ko) 새로운 패시베이션 구조 및 그것의 제조방법
US6818539B1 (en) Semiconductor devices and methods of fabricating the same
TW202008539A (zh) 構裝結構、其接合方法及用於其的線路板
US6649507B1 (en) Dual layer photoresist method for fabricating a mushroom bumping plating structure
JP4775007B2 (ja) 半導体装置及びその製造方法
JP5258142B2 (ja) 銅技術相互接続構造を使用する集積回路デバイス用のアルミニウム・パッド電力バスおよび信号ルーティング技術
JPH04229618A (ja) 集積回路デバイスの接点及びその形成方法
US7112881B2 (en) Semiconductor device
TWI697078B (zh) 封裝基板結構與其接合方法
JP4209033B2 (ja) 半導体装置の製造方法
US20020123228A1 (en) Method to improve the reliability of gold to aluminum wire bonds with small pad openings
JP2011035353A (ja) 半導体装置およびその製造方法
JP2004071679A (ja) 半導体素子の電極およびその製造方法
JPH01241845A (ja) 半導体装置の製造方法
JP2007049097A (ja) 半導体装置
JPH05347309A (ja) 半導体装置の製造方法
JP2002343795A (ja) 半導体装置およびその製造方法
JP2006179663A (ja) 半導体装置、半導体装置の製造方法、及び半導体パッケージ
JP2006179661A (ja) 半導体装置、半導体装置の製造方法、及び半導体パッケージ

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051111

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051111

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20070123

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20070215

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070220

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20070521

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20070528

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20070620

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20070627

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20070720

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20070727

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070731

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071009

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080109

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080226

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080526

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080625

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20080702

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20080815

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100315

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100318

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100730

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130806

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term