WO2007060745A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2007060745A1
WO2007060745A1 PCT/JP2005/021810 JP2005021810W WO2007060745A1 WO 2007060745 A1 WO2007060745 A1 WO 2007060745A1 JP 2005021810 W JP2005021810 W JP 2005021810W WO 2007060745 A1 WO2007060745 A1 WO 2007060745A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
semiconductor device
electrode pad
electrode
capacitor
Prior art date
Application number
PCT/JP2005/021810
Other languages
English (en)
French (fr)
Inventor
Kouichi Nagai
Kaoru Saigoh
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to JP2007546340A priority Critical patent/JP4854675B2/ja
Priority to PCT/JP2005/021810 priority patent/WO2007060745A1/ja
Publication of WO2007060745A1 publication Critical patent/WO2007060745A1/ja
Priority to US12/127,902 priority patent/US7932579B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76828Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/55Capacitors with a dielectric comprising a perovskite structure material
    • H01L28/57Capacitors with a dielectric comprising a perovskite structure material comprising a barrier layer to prevent diffusion of hydrogen or oxygen
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/40Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05083Three-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05166Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01018Argon [Ar]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/050414th Group
    • H01L2924/05042Si3N4
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/19015Structure including thin film passive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor

Definitions

  • the present invention relates to a semiconductor device and a method for manufacturing the same, and more particularly to a semiconductor device having a capacitor using a ferroelectric or high dielectric as a dielectric film and a method for manufacturing the same.
  • Ferroelectric random access memory FeRAM
  • FeRAM Ferroelectric random access memory
  • Powerful ferroelectric memory is a non-volatile memory that has features such as high-speed operation, low power consumption, excellent writing Z-reading durability, and further development is expected in the future. ing.
  • Patent Document 1 Japanese Patent Laid-Open No. 11-233542
  • Patent Document 2 Special Table 2004-509479
  • A1 (aluminum) or Al—Cu (aluminum copper) alloy is used as a material for the electrode pad.
  • the electrode pad could be damaged or deformed.
  • the interlayer insulating film existing under the electrode pad may crack.
  • hydrogen and moisture may enter the semiconductor device from the electrode pad portion, and eventually the hydrogen and moisture may reach the dielectric film of the capacitor.
  • the metal oxide used as the dielectric film is reduced by the hydrogen, and the electrical characteristics of the capacitor are deteriorated.
  • An object of the present invention is to provide a semiconductor device and a method for manufacturing the same that can more reliably prevent deterioration of a dielectric film due to hydrogen or moisture.
  • a semiconductor having a capacitor, an insulating film formed on the semiconductor substrate and the capacitor, and an electrode pad formed on the insulating film and having an alloy film of aluminum and magnesium.
  • a semiconductor substrate includes a lower electrode; a dielectric film formed on the lower electrode; and an upper electrode formed on the dielectric film.
  • the probe needle is somewhat strong and forcefully applied to the electrode pad during a test or the like. Even if contact is made, the electrode pad will not crack or be deformed as a whole.
  • the magnesium alloy has a property of being recessed moderately when an external force is applied, the probe needle is strengthened to some extent in tests and the like. When the electrode pad is brought into contact with the force, the portion of the electrode pad that is in contact with the probe needle is recessed to some extent.
  • the impact is absorbed in the electrode pad, so that it is possible to prevent a strong impact from being applied to the interlayer insulating film or the like existing under the electrode pad. Therefore, according to the present invention, it is possible to prevent a crack from occurring in the interlayer insulating film or the like existing under the electrode pad. Therefore, according to the present invention, it is possible to prevent hydrogen and moisture from reaching the dielectric film of the capacitor through the electrode pad and the interlayer insulating film, and the metal oxide constituting the dielectric film is formed by hydrogen. It can be prevented from being reduced. Therefore, according to the present invention, it is possible to provide a semiconductor device having a capacitor with good electrical characteristics and a long lifetime.
  • FIG. 1 is a plan view and a cross-sectional view showing a semiconductor device according to a first embodiment of the present invention.
  • FIG. 2 is a process cross-sectional view (part 1) illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 3 is a process cross-sectional view (part 2) illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 4 is a process cross-sectional view (part 3) illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 5 is a process cross-sectional view (part 4) illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention
  • FIG. 6 is a process cross-sectional view (part 5) illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention
  • FIG. 7 is a process cross-sectional view (No. 6) showing the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 8 is a cross-sectional view showing a semiconductor device according to a second embodiment of the present invention.
  • FIG. 9 is a cross-sectional view showing a semiconductor device according to a third embodiment of the present invention.
  • FIG. 10 is a process cross-sectional view (part 1) illustrating the method for manufacturing a semiconductor device according to the third embodiment of the present invention.
  • FIG. 11 is a process cross-sectional view (No. 2) showing the method for manufacturing a semiconductor device according to the third embodiment of the invention.
  • FIG. 12 is a process cross-sectional view (part 3) illustrating the method for manufacturing the semiconductor device according to the third embodiment of the present invention.
  • FIG. 13 is a process cross-sectional view (No. 4) showing the method for manufacturing a semiconductor device according to the third embodiment of the present invention.
  • FIG. 14 is a plan view and a sectional view showing a semiconductor device according to a fourth embodiment of the present invention.
  • FIG. 15 is a plan view and a sectional view showing a semiconductor device according to a fifth embodiment of the present invention.
  • FIG. 16 is a plan view and a sectional view showing a semiconductor device according to a sixth embodiment of the present invention.
  • FIG. 17 is a plan view and a sectional view showing a semiconductor device according to a seventh embodiment of the present invention.
  • FIG. 18 is a plan view and a cross-sectional view showing a semiconductor device according to an eighth embodiment of the present invention.
  • FIG. 19 is a plan view and a sectional view showing a semiconductor device according to a ninth embodiment of the present invention.
  • FIG. 20 is a plan view and a sectional view showing a semiconductor device according to a tenth embodiment of the present invention.
  • FIG. 21 is a plan view and a sectional view showing a semiconductor device according to an eleventh embodiment of the present invention.
  • FIGS. 1-10 A semiconductor device and a manufacturing method thereof according to the first embodiment of the present invention will be described with reference to FIGS.
  • FIG. 1 is a plan view and a cross-sectional view showing the semiconductor device according to the present embodiment.
  • Fig. 1 (b) is a cross-sectional view taken along the line AA 'in Fig. 1 (a).
  • the left side of the paper shows the logic part (peripheral circuit area) 2
  • the right side of the logic part 2 shows the FeRAM cell part (memory cell area) 4
  • the right side of the FeR AM cell part 4 shows the paper side.
  • Indicates the electrode pad portion 6, and the right side of the electrode pad portion 6 in the drawing indicates the scribe region 8.
  • a two-dot chain line in FIG. 1 indicates a cutting position when the semiconductor wafer 10 is cut in the scribe region 8.
  • an element isolation region 12 that defines an element region is formed on a semiconductor substrate 10 made of, for example, silicon.
  • a tool 14 is formed in the semiconductor substrate 10 in which the element isolation region 12 is formed.
  • a gate electrode (gate arrangement made of polysilicon, for example) is formed via a gate insulating film 16 made of a silicon oxide film with a thickness of 6 to 7 nm, for example. Line) 18 is formed.
  • the gate length is set to 0.36 m, for example.
  • a silicon oxide film is formed on the gate electrode 18.
  • a sidewall insulating film 20 made of a silicon oxide film is formed on the side wall portion of the gate electrode 18.
  • a source / drain diffusion layer 22 is formed on both sides of the gate electrode 18 on which the sidewall insulating film 20 is formed.
  • the transistor 24 having the gate electrode 18 and the source / drain diffusion layer 22 is formed.
  • transistor 24 is also formed on the semiconductor substrate 10 in the FeRAM region 4, but is not shown in FIG.
  • the transistor 24 formed on the semiconductor substrate 10 in the FeRAM region 4 is electrically connected to the lower electrode 30 or the upper electrode 34 of the capacitor 36, for example.
  • a silicon oxynitride film (not shown), a silicon oxide film (not shown), and a silicon oxide film (not shown) are formed.
  • An interlayer insulating film 26 is formed. The surface of the interlayer insulating film 26 is flat.
  • An insulating barrier film 28 that prevents diffusion of hydrogen and moisture is formed on the interlayer insulating film 26.
  • a material of the insulating barrier film 28 for example, aluminum oxide (alumina, Al 2 O 3) is used.
  • the film thickness of the insulating barrier film 28 is, eg, about 20 nm.
  • the insulating barrier film 28 is formed on the interlayer insulating film 26 for the following reason. That is, when hydrogen or moisture reaches the dielectric film 32 of the capacitor 36 described later, the metal oxide constituting the dielectric film 32 is reduced by hydrogen, and the electrical characteristics of the dielectric film 32 are deteriorated.
  • the insulating barrier film 28 By forming the insulating barrier film 28 on the interlayer insulating film 26, it is possible to prevent hydrogen and moisture from reaching the dielectric film 32 from the interlayer insulating film 26. It is possible to prevent the deterioration of the material.
  • a lower electrode 30 of the capacitor 36 is formed on the insulating barrier film 28.
  • the lower electrode 30 is made of, for example, a Pt film having a film thickness of 155 nm.
  • a dielectric film 32 of the capacitor 36 is formed on the lower electrode 30.
  • the dielectric film 32 is made of a ferroelectric film having a thickness of 150 to 200 nm, for example.
  • a ferroelectric film for example, a PbZrTiO film (PZT film) is used.
  • the upper electrode 34 of the capacitor 36 is formed on the dielectric film 32.
  • Upper electrode 34 For example, an IrO film having a thickness of 50 nm (not shown) and another IrO film having a thickness of 200 nm (not shown)
  • the capacitor 36 including the lower electrode 30, the dielectric film 32, and the upper electrode 34 is configured.
  • An insulating barrier film 38 is formed on the dielectric film 32 and the upper electrode 34 so as to cover the upper surfaces and side surfaces of the dielectric film 32 and the upper electrode 34.
  • the strong insulating barrier film 38 for example, aluminum oxide (Al 2 O 3) having a thickness of about 50 nm is used. Insulating bar
  • the rear film 38 is for preventing diffusion of hydrogen and moisture.
  • hydrogen or moisture reaches the dielectric film 32 of the capacitor 36, as described above, the metal oxide constituting the dielectric film 32 is reduced by hydrogen, and the electrical characteristics of the capacitor 36 are deteriorated.
  • the insulating barrier film 38 so as to cover the upper surface and the side surfaces of the dielectric film 32 and the upper electrode 34, it is possible to prevent hydrogen and moisture from reaching the dielectric film 32. It is possible to prevent deterioration of the mechanical characteristics.
  • another insulating barrier film 40 is formed so as to cover the insulating barrier film 38 and the capacitor 36.
  • the strong insulating barrier film 40 for example, an aluminum oxide film having a thickness of about 20 nm is used.
  • the insulating barrier film 40 is for preventing the diffusion of hydrogen and moisture, like the insulating barrier film 38 described above.
  • An interlayer insulating film 42 made of a silicon oxide film is formed on the insulating barrier film 40.
  • the surface of the interlayer insulating film 42 is planarized.
  • a contact hole 44 reaching the source / drain diffusion layer 22 is formed in the interlayer insulating film 42, the insulating barrier film 40, the insulating barrier film 28, and the interlayer insulating film 26.
  • an opening 46 for embedding a metal layer is formed in the interlayer insulating film 42, the insulating barrier film 40, the insulating barrier film 28, and the interlayer insulating film 26.
  • the metal layer 50 constitutes a part of a seal ring (moisture-resistant ring) 75.
  • the seal ring 75 is for blocking moisture and the like from entering after the semiconductor substrate 10 is cut in the scribe region 8.
  • the opening 46 is formed in a frame shape as a whole inside the scribe region 8.
  • a Ti film (not shown) having a film thickness of 20 nm is formed.
  • a TiN film (not shown) having a thickness of 50 nm is formed in the contact hole 44 and the opening 46 where the Ti film is formed.
  • These Ti film and TiN film constitute a barrier metal film (not shown).
  • a conductor plug 48 made of tungsten is embedded in the contact hole 44 in which the rare metal film is formed.
  • a metal layer 50 made of tungsten is buried in the opening 46 in which the rare metal film is formed.
  • a contact hole 52 a reaching the upper electrode 34 is formed in the interlayer insulating film 42 and the insulating barrier films 38 and 40.
  • a contact hole 52 b reaching the lower electrode 30 is formed in the interlayer insulating film 42 and the insulating barrier films 38 and 40.
  • a conductor plug 54a and a wiring (first metal wiring layer) 56a are formed in a single body.
  • a conductor plug 54b and a wiring (first metal wiring layer) 56b are formed in a single body in the contact hole 52b and on the interlayer insulating film 42.
  • a plurality of wirings (first metal wiring layers) 56c to 56e are formed on the interlayer insulating film 42.
  • the wirings 56c and 56d are connected to the conductor plug 48, for example.
  • a metal layer 56f made of the same film as the wirings 56a to 56e is formed.
  • the metal layer 56f constitutes a part of the seal ring 75.
  • the wirings 56a to 56f and the conductor plugs 54a and 54b are, for example, a TiN film having a thickness of 150 nm, an Al—Cu alloy film having a thickness of 550 nm, a Ti film having a thickness of 5 nm, and a TiN film having a thickness of 150 nm. It is composed of laminated films that are laminated.
  • An insulating barrier film 58 is formed on the interlayer insulating film 42 on which the wirings 56a to 56f and the conductor plugs 54a and 54b are formed so as to cover the wirings 56a to 56f.
  • the strong insulating barrier film 58 is for preventing the diffusion of hydrogen and moisture, like the insulating barrier films 38 and 40 described above.
  • As the insulating barrier film 58 for example, an aluminum oxide film having a thickness of 20 nm is used.
  • an interlayer insulating film 60 made of, for example, a silicon oxide film is formed on the insulating barrier film 58.
  • the interlayer insulating film 60 and the insulating barrier film 58 are connected to the wirings 56a to 56d, respectively.
  • a contact hole 62a is formed.
  • a contact hole 62b reaching the wiring 56e is formed.
  • an opening 62c reaching the metal layer 56f is formed in the interlayer insulating film 60 and the insulating barrier film 58.
  • a TiN film (not shown) having a thickness of 50 nm is formed.
  • Conductor plugs 64a and 64b made of tungsten are embedded in the contact holes 62a and 62b in which the TiN film is formed.
  • a metal layer 64c made of tungsten is embedded in the opening 62c where the TiN film is formed.
  • the metal layer 64c constitutes a part of the seal ring 75.
  • (Second metal wiring layer) 66a is formed.
  • an electrode 66b made of the same conductive film as the wiring 66a is formed on the interlayer insulating film 60.
  • the electrode 66b is formed in the same planar shape as an electrode pad 74b described later.
  • a metal layer 66c made of the same conductive film as the wiring 66a and the electrode 66b is formed on the metal layer 64c.
  • the metal layer 66c constitutes a part of the seal ring 75.
  • the wiring 66a, the electrode 66b, and the metal layer 66c are composed of, for example, a laminated film in which an 550 nm thick Al—Cu alloy film, a 5 nm thick Ti film, and a 150 nm thick TiN film are sequentially laminated. ing.
  • An interlayer insulating film 68 made of, for example, a silicon oxide film is formed on the interlayer insulating film 60 on which the wiring 66a, the electrode 66b, and the metal layer 66c are formed.
  • the surface of the interlayer insulating film 68 is flat.
  • a contact hole 70a reaching the wiring 66a is formed in the interlayer insulating film 68. Further, a contact hole 70b reaching the electrode 66b is formed in the interlayer insulating film 68. In the interlayer insulating film 68, an opening 70c reaching the metal layer 66c is formed. The metal layer 70c constitutes a part of the seal ring 75.
  • a barrier metal film made of a TiN film having a thickness of 50 nm is formed.
  • the contact holes 70a and 70b in which the noria metal film is formed are made of tungsten. Conductor plugs 72a and 72b are embedded. In addition, a metal layer 72c made of tungsten is formed in the opening 70c where the barrier metal film is formed.
  • (Third metal wiring layer) 74a and electrode pads 74b are formed on the metal layer 72c.
  • a metal layer 74c made of the same conductive film as the wiring 74a and the electrode pad 74b is formed on the metal layer 72c.
  • the metal layer 74c constitutes a part of the seal ring 75.
  • the wiring 74a, the electrode pad 74b, and the metal layer 74c are composed of a TiN film 96, an Al—Cu alloy film 98 formed on the TiN film 96, and a magnesium alloy formed on the Al—Cu alloy film 98. And a film 100.
  • the TiN film 96 is used as a material for the conductor plugs 72a and 72b and the metal layer 72c, and functions as a noria metal that prevents tungsten from diffusing into the Al—Cu alloy film 98.
  • the thickness of the TiN film 96 is, for example, about 50 nm.
  • the film thickness of the Al—Cu alloy film 98 is, eg, about 250 nm.
  • the film thickness of the magnesium alloy film 100 is, eg, about 300 nm.
  • the magnesium alloy film 100 a magnesium alloy film appropriately containing aluminum is used.
  • the magnesium alloy film 100 is an alloy film of aluminum and magnesium.
  • the alloy film of aluminum and magnesium may further contain other elements.
  • the magnesium alloy film 100 is a film having extremely high mechanical strength as compared to the A1 film, the Al-Cu alloy film, and the like. For this reason, if the magnesium alloy film 100 is used as the material of the electrode pad 74b, even when the probe needle 116 is brought into contact with the electrode pad 74b with a certain force during a test or the like, the electrode pad 74b is cracked. The electrode pad 74b does not deform as a whole. Moreover, the magnesium alloy film 100 has a property of being moderately recessed when a force is applied from the outside.
  • the probe needle 116 when the probe needle 116 is brought into contact with the magnesium alloy film 100 with a certain force in a test or the like, a portion of the magnesium alloy film 100 in contact with the probe needle 116 is recessed to some extent. Since a portion of the magnesium alloy film 100 is moderately depressed, the impact is absorbed by the electrode pad 74b, so that a strong impact is prevented from being applied to the interlayer insulating film 68 etc. existing under the electrode pad 74b. be able to. Therefore, according to the present embodiment, the layer existing under the electrode pad 74b It is possible to prevent cracks in the intermediate insulating film 68 and the like.
  • the dielectric film 32 of the capacitor 36 can be reliably prevented from being deteriorated by hydrogen or moisture, and the semiconductor having the capacitor 36 having good electrical characteristics and a long lifetime. It is possible to provide a device.
  • AZ31 alloy is a magnesium alloy in which the composition (content) of aluminum (A1) is about 3% by weight, the composition of zinc (Zn) is about 1% by weight, and Mg is the remaining composition. is there.
  • the powerful AZ31 alloy for example, AZ31B (product name) or AZ31M (product name) manufactured by Osaka Fuji Kogyo Co., Ltd. can be used.
  • AZ31B product name
  • the composition of A1 is 2.5 to 3.5% by weight
  • the composition of Zn is 0.6 to 1.4% by weight
  • Mn manganese
  • composition of iron (Fe) is 0.005% by weight or less
  • the composition of silicon (Si) is 0.10% by weight or less
  • the composition of copper (Cu) is 0.05.
  • the composition of nickel (Ni) is 0.005% by weight or less
  • the composition of calcium (Ca) is 0.04% by weight or less
  • magnesium (Mg) is almost the remaining composition. It is a magnesium alloy.
  • AZ31M product name has a composition of A1 of 2.5 to 3.5% by weight, a composition of Zn of 0.7 to 1.2% by weight, and a composition of Mn of 0.004 or less.
  • Fe composition is not more than 0.007% by weight, Si threading is not more than 0.02% by weight, Cu threading is not more than 0.002% by weight, and the composition of Ni is The magnesium alloy is 0.005% by weight or less, the composition of Ca is 0.025 to 0.06% by weight, and Mg is the remaining composition.
  • magnesium alloy film 100 is not limited to the AZ31 alloy.
  • an AZ61 alloy or the like may be used as the magnesium alloy film 100.
  • the AZ61 alloy is a magnesium alloy in which the composition (content) of A1 is about 6% by weight, the composition of Zn is about 1% by weight, and Mg is almost the remaining composition.
  • AZ61 product name manufactured by Osaka Fuji Industrial Co., Ltd. can be used as the AZ61 alloy.
  • AZ61 (product name) has a composition of A1 of 5.5 to 7.2% by weight, a composition of Zn of 0.5 to 1.5% by weight, M The composition of n is 0.15 to 0.40% by weight, the composition of Fe is 0.01% by weight or less, the composition of Si is 0.10% by weight or less, and the composition of Cu is 0.10% by weight.
  • an AZ91 alloy or the like may be used.
  • the AZ91 alloy is a magnesium alloy in which the composition (content) of A1 is about 9% by weight, the composition of Zn is about 1% by weight, and Mg is almost the remaining composition.
  • AZ91D product name
  • AZ91D product name
  • AZ91D product name
  • Fe composition is 0.005% by weight or less
  • Si composition is 0.10% by weight or less
  • Cu composition is 0.03% by weight or less
  • Ni composition is 0.002% by weight.
  • the magnesium alloy film 100 is not limited to the magnesium alloy as described above. Various other magnesium alloys can be appropriately used as the material of the magnesium alloy film 100.
  • the material of the magnesium alloy film 100 a magnesium alloy having an A1 content (composition) of 1 to 20% by weight is preferred. Further, an A1 content (composition) of 2 to 10% by weight is preferred. Magnesium alloy is more preferable.
  • the conductivity of magnesium is 22.6 ⁇ 10 6 ⁇
  • the conductivity of aluminum is 37.7 ⁇ 10 6 ⁇ .
  • the conductivity of magnesium is much lower than that of aluminum. Therefore, the smaller the aluminum composition in the magnesium alloy film 100, the lower the conductivity of the magnesium alloy film.
  • mere magnesium that is not an alloy is a substance that is easily oxidized.
  • the magnesium alloy film 100 As the mug Neshiumu alloy film 100, the aluminum content of the (composition) 1 to 20 weight 0/0 Magne Shiumu alloy, more preferably, the content of A1 (composition) of 2 to 10 parts by weight % Magnesium alloy is preferably used.
  • the metal layer 50, the metal layer 56f, the metal layer 64c, the metal layer 66c, the metal layer 72c, and the metal layer 74c constitute a seal ring 75.
  • the seal ring 75 is for blocking moisture and the like from entering after the semiconductor wafer 10 is cut in the scribe region 8 as described above.
  • a protective film 76 made of, for example, a silicon oxide film having a thickness of lOOnm is formed on the interlayer insulating film 68 on which the wiring 74a, the electrode pad 74b, and the metal layer 74c are formed.
  • a protective film 78 made of a silicon nitride film having a thickness of 350 nm is formed on the protective film 76.
  • the silicon nitride film 78 is for blocking moisture and the like released from the protective film 80 described later.
  • a conductive barrier film 84a formed by sequentially laminating a Ti film having a thickness of about 100 to 200 nm and a Pd film having a thickness of 250 nm or more is formed.
  • the thickness of the Ti film is set to 150 nm, for example.
  • the conductive barrier film 84a is formed larger than the electrode pad 74b. That is, the planar shape of the conductive barrier film 84a is set larger than the planar shape of the electrode pad 74b, and the outer periphery of the conductive barrier film 84a is larger than the outer periphery of the electrode pad 74b.
  • the conductive barrier film 84b is formed in a solid shape above the region where the capacitor 36 is formed, that is, above the FeRAM cell region.
  • the Pd film used for the conductive barrier films 84a and 84b has a property of absorbing hydrogen. Yes. Therefore, the conductive barrier films 84a and 84b have a function of preventing the diffusion of hydrogen and moisture.
  • the conductive barrier films 84a and 84b have a function of preventing the diffusion of hydrogen and moisture.
  • the conductive barrier film 84a is formed on the electrode pad 74b, it is possible to more reliably prevent hydrogen and moisture from entering the semiconductor device from the electrode pad portion 6. Since the conductive barrier film 84a is formed larger than the electrode pad 74b, it is possible to more reliably prevent hydrogen and moisture from entering the semiconductor device from the electrode pad portion 6.
  • the conductive barrier film 84b is formed above the FeRAM region 4 where the capacitor 36 is formed, it is possible to more reliably prevent hydrogen and moisture from reaching the capacitor 36.
  • the semiconductor device according to the present embodiment is constituted.
  • the semiconductor device according to the present embodiment is mainly characterized in that the electrode pad 74a has the magnesium alloy film 100.
  • the electrode pad is used when testing the semiconductor device by bringing the probe needle into contact with the electrode pad.
  • damage or deformation of the product may occur.
  • the interlayer insulating film existing under the electrode pad may crack.
  • hydrogen or moisture may enter the semiconductor device from the electrode pad portion and reach the dielectric film of the capacitor. Then, the ferroelectric used as the dielectric film is reduced by hydrogen, and the electrical characteristics of the capacitor are deteriorated.
  • a magnesium alloy film is used as the material of the electrode pad 74b.
  • the magnesium alloy is a material whose mechanical strength is extremely higher than that of A1 or Al—Cu alloy. For this reason, if a magnetic alloy is used as the material of the electrode pad 74b, even if the probe needle 116 is made to be somewhat strong and forceful in contact with the electrode pad 74b during a test or the like, the electrode pad 74b is cracked. The electrode pad 74b is not deformed as a whole.
  • the magnesium alloy has a property of being recessed moderately when an external force is also applied.
  • the portion of the electrode pad 74b with which the probe needle 116 comes into contact is recessed to some extent. Since a part of the electrode pad 74 b is recessed moderately, the shock is absorbed in the electrode pad 74 b. Therefore, it is possible to prevent a strong shock from being applied to the interlayer insulating film 68 etc. existing under the electrode pad 74b. Therefore, according to the present embodiment, it is possible to prevent cracks from occurring in the inter-layer insulating film 68 and the like existing under the electrode pad 84b.
  • hydrogen and moisture can be prevented from reaching the dielectric film 32 of the capacitor 36 via the electrode pad 74b, the interlayer insulating film 68, and the like, and the dielectric film 32 is configured.
  • the metal oxide can be prevented from being reduced by hydrogen. Therefore, according to the present embodiment, it is possible to provide a semiconductor device having the capacitor 36 having good electrical characteristics and a long lifetime.
  • FIGS. 2 to 7 are process cross-sectional views illustrating the semiconductor device manufacturing method according to the present embodiment.
  • an element isolation region 12 for defining an element region is formed on a semiconductor substrate 10 made of, for example, silicon by a LOCOS (L OCal Oxidation of Silicon) method.
  • LOCOS L OCal Oxidation of Silicon
  • the well 14 is formed by introducing dopant impurities by ion implantation.
  • a gate insulating film 16 made of a silicon oxide film having a thickness of 6 to 7 nm is formed on the element region by, eg, thermal oxidation.
  • a 120 nm-thickness polysilicon film 18 is formed by, eg, CVD.
  • the polysilicon film 18 becomes a gate electrode or the like.
  • the polysilicon film 18 is patterned using a photolithography technique.
  • the gate electrode 18 made of the polysilicon film is formed.
  • the gate length is, for example, 0.36 / z m.
  • dopant impurities are introduced into the semiconductor substrate 10 on both sides of the gate electrode 18 by ion implantation using the gate electrode 18 as a mask.
  • an extension region (not shown) constituting the shallow region of the extension source Z drain is formed.
  • a 150 nm thick silicon oxide film 20 is formed on the entire surface by, eg, CVD.
  • the silicon oxide film 20 is anisotropically etched.
  • a sidewall insulating film 20 made of a silicon oxide film is formed on the side wall portion of the gate electrode 18.
  • a dopant impurity is introduced into the semiconductor substrate 10 on both sides of the gate electrode 18 by ion implantation using the gate electrode 18 with the sidewall insulating film 20 formed as a mask.
  • an impurity diffusion layer (not shown) that forms a deep region of the extension source Z drain is formed.
  • the extension region and the deep impurity diffusion layer constitute a source Z drain diffusion layer 22.
  • the transistor 24 having the gate electrode 18 and the source Z drain diffusion layer 22.
  • SiON film silicon nitride oxide film (SiON film) (not shown) having a film thickness of, eg, 200 nm is formed on the entire surface by, eg, plasma CVD.
  • a 600 nm-thickness silicon oxide film (not shown) is formed on the entire surface by, eg, plasma TEOSCVD.
  • the surface of the silicon oxide film is polished about 200 nm by, eg, CMP, to flatten the surface of the silicon oxide film.
  • a silicon oxide film (not shown) having a thickness of lOOnm is formed on the entire surface by, eg, plasma TEOSCVD.
  • the interlayer insulating film 26 made of the silicon nitride oxide film, the silicon oxide film, and the silicon oxide film is formed.
  • the dehydration conditions are, for example, as follows.
  • the temperature during the dehydration process is, for example, 650 ° C.
  • the atmosphere during the dehydration process is a nitrogen atmosphere.
  • the dehydration time is, for example, 30 minutes.
  • PVD Physical Vapor Deposition
  • sputtering for example, 20 nm-thick oxide aluminum-
  • An insulating barrier film 28 made of a rubber film is formed.
  • the insulating barrier film 28 is for preventing hydrogen and moisture from reaching the capacitor 36 from the interlayer insulating film 26.
  • a conductive film 30 made of a 155 nm-thick Pt film is formed on the entire surface by, eg, PVD.
  • the conductive film 30 becomes a lower electrode of the capacitor 36.
  • the dielectric film 32 is formed on the entire surface by, eg, PVD method.
  • the dielectric film 32 becomes a dielectric film of the capacitor.
  • a ferroelectric film is formed.
  • a PZT film having a film thickness of about 150 to 200 nm is formed.
  • heat treatment is performed, for example, at 585 ° C for 90 seconds in an oxygen atmosphere by, for example, the RTA method.
  • the flow rate of oxygen gas introduced into the chamber during the heat treatment is, for example, 0.025 liters Z.
  • the intense heat treatment is for improving the film quality of the dielectric film 32.
  • an IrO film (not shown) having a thickness of 50 nm, for example, is formed by, eg, PVD.
  • heat treatment is performed, for example, at 725 ° C for 20 seconds in an oxygen atmosphere by, for example, the RTA method.
  • This heat treatment is intended to prevent the surface of the upper electrode 36 from becoming abnormal.
  • the flow rate of oxygen gas introduced into the chamber during the heat treatment is, for example, 0.025 liters Z.
  • an IrO film (not shown) having a thickness of 200 nm is formed by, eg, PVD method. This way
  • the laminated film 34 has a capacity.
  • a photoresist film (not shown) is formed on the entire surface by spin coating.
  • the photoresist film is patterned into a planar shape of the upper electrode 34 of the capacitor 36 by using a photolithography technique.
  • the laminated film 34 is etched using the photoresist film as a mask.
  • the upper electrode 34 made of a laminated film is formed.
  • the photoresist film is peeled off.
  • heat treatment is performed in an oxygen atmosphere, for example, at 650 ° C. for 60 minutes.
  • This heat treatment is for supplying oxygen to the dielectric film and restoring the film quality of the dielectric film 32.
  • Heat treatment At this time, the flow rate of the oxygen gas introduced into the chamber is, for example, 20 liters Z.
  • a vertical electric furnace annealing device is used.
  • a photoresist film is formed on the entire surface by spin coating.
  • the photoresist film is patterned into a planar shape of the capacitor dielectric film 32.
  • the dielectric film 32 is etched using the photoresist film as a mask. Thereafter, the photoresist film is peeled off.
  • heat treatment is performed in an oxygen atmosphere at 350 ° C for 60 minutes.
  • This heat treatment is for supplying oxygen to the dielectric film 32 and recovering the film quality of the dielectric film 32.
  • the flow rate of oxygen gas introduced into the chamber during heat treatment is, for example, 20 liters Z.
  • a vertical electric furnace annealing device is used.
  • an insulating barrier film (not shown) made of an aluminum oxide film having a thickness of 50 nm is formed on the entire surface by, eg, PVD.
  • the insulating barrier film 38 is for preventing the diffusion of hydrogen and moisture.
  • heat treatment is performed in an oxygen atmosphere, for example, at 550 ° C. for 60 minutes.
  • This heat treatment is for improving the film quality of the insulating barrier film and supplying oxygen to the dielectric film 32 to restore the film quality of the dielectric film 32.
  • the flow rate of oxygen gas introduced into the chamber during heat treatment is, for example, 20 liters Z.
  • a vertical electric furnace annealing apparatus is used.
  • a photoresist film is formed on the entire surface by spin coating.
  • the photoresist film is patterned into a planar shape of the lower electrode 30 of the capacitor.
  • the insulating barrier film 38 and the conductive film 30 are etched using the photoresist film as a mask.
  • the lower electrode 30 made of the conductive film is formed.
  • the insulating barrier film 38 remains so as to cover the upper electrode 34 and the dielectric film 32. Thereafter, the photoresist film is peeled off.
  • heat treatment is performed in an oxygen atmosphere, for example, at 650 ° C. for 60 minutes.
  • This heat treatment is for supplying oxygen to the dielectric film and restoring the quality of the dielectric film.
  • Heat treatment At this time, the flow rate of the oxygen gas introduced into the chamber is, for example, 20 liters Z.
  • a vertical electric furnace annealing apparatus is used.
  • an insulating barrier film 40 made of an aluminum oxide film having a thickness of 20 nm is formed on the entire surface by, eg, PVD.
  • the insulating barrier film 40 is for preventing diffusion of hydrogen and moisture.
  • heat treatment is performed in an oxygen atmosphere, for example, at 550 ° C. for 60 minutes.
  • This heat treatment is for improving the film quality of the insulating barrier film 40 and supplying oxygen to the dielectric film 32 to restore the film quality of the dielectric film 32.
  • the flow rate of the oxygen gas introduced into the chamber during the heat treatment is, for example, 20 liters Z.
  • a vertical electric furnace annealing device is used.
  • an interlayer insulating film 42 made of, for example, a silicon oxide film having a thickness of 1500 nm is formed on the entire surface by plasma TEOSCVD.
  • the surface of the interlayer insulating film 42 is planarized by, eg, CMP.
  • the plasma annealing is for removing moisture present in the interlayer insulating film 42 and nitriding the surface of the interlayer insulating film 42.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C. and 2 minutes.
  • a photoresist film is formed on the entire surface by spin coating.
  • an opening is formed in the photoresist film using a photolithography technique. Such an opening is for forming a contact hole in the interlayer insulating film.
  • the interlayer insulating film 42, the insulating barrier film 40, the insulating barrier film 28, and the interlayer insulating film 26 are etched by using the photoresist film as a mask to contact holes reaching the source / drain diffusion layer 22 44 and an opening 46 reaching the semiconductor substrate 10 is formed (FIG. 3).
  • a 20 nm-thick Ti film (not shown) and a 50 nm-thick TiN film (not shown) are sequentially formed on the entire surface by, eg, PVD.
  • a barrier metal film (not shown) composed of the Ti film and the TiN film is formed in the contact hole 44 and the opening 46.
  • a 500 nm-thickness tungsten film is formed on the entire surface by, eg, CVD.
  • the tungsten film and the barrier metal film are polished by, for example, a CMP method until the surface of the interlayer insulating film 42 is exposed.
  • the conductor plug 48 made of tungsten is embedded in the contact hole 44.
  • a metal layer 50 made of tungsten is embedded in the opening 46.
  • the metal layer 50 is a part of the seal ring.
  • the plasma annealing is for removing moisture present in the interlayer insulating film 42 and nitriding the surface of the interlayer insulating film 42.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C. and 2 minutes.
  • a silicon nitride film 86 of, eg, a lOOnm-thickness is formed on the entire surface by, eg, plasma CVD.
  • the silicon nitride film 86 is for preventing the surface of the conductor plug 48 from being damaged.
  • the contact hole 52a reaching the upper electrode 34 and the contact hole 52b reaching the lower electrode 30 are formed by using the photolithography technique, the interlayer insulating film 42 and the silicon nitride. A film 86 is formed.
  • heat treatment is performed in an oxygen atmosphere, for example, at 500 ° C. for 60 minutes.
  • This heat treatment is for supplying oxygen to the dielectric film 32 of the capacitor 36 to restore the film quality of the dielectric film 32.
  • the flow rate of oxygen gas introduced into the chamber during heat treatment is, for example, 20 liters Z.
  • a vertical electric furnace annealing apparatus is used.
  • the silicon oxynitride film 86 present on the interlayer insulating film 42 is removed by, eg, full-surface etchback.
  • a TiN film having a thickness of 150 nm, an A1-Cu alloy film having a thickness of 550 nm, a Ti film having a thickness of 5 nm, and a TiN film having a thickness of 150 nm are sequentially formed on the entire surface by, eg, PVD. .
  • a laminated film composed of a TiN film, an Al—Cu alloy film, a Ti film, and a TiN film is formed.
  • the laminated film is patterned using a photolithography technique.
  • conductor plugs 54a and wirings 56a made of laminated films are formed in a single body in the contact holes 52a and on the interlayer insulating film 42.
  • a laminated film is formed in the contact hole 52b and on the interlayer insulating film 42.
  • a conductor plug 54b and a wiring 56b are formed in a body.
  • wirings 56c to 56e made of a laminated film are formed on the interlayer insulating film 42.
  • a metal layer 56f made of a laminated film is formed on the metal layer 50.
  • the metal layer 56f is a part of the seal ring.
  • heat treatment is performed in a nitrogen atmosphere, for example, at 350 ° C for 30 minutes.
  • the flow rate of nitrogen gas introduced into the chamber during heat treatment is, for example, 20 liters Z.
  • a vertical electric furnace annealing apparatus is used.
  • an insulating barrier film 58 made of, for example, an aluminum oxide film with a thickness of 20 nm is formed on the entire surface by, eg, PVD.
  • the strong insulating barrier film 58 is for preventing hydrogen and moisture from reaching the dielectric film 32 of the capacitor 36.
  • a 2600 nm-thick silicon oxide film (not shown) is formed on the entire surface by, eg, plasma TEOSCVD.
  • the surface of the silicon oxide film is planarized by, eg, CMP.
  • the plasma annealing is for removing moisture present in the silicon oxide film and nitriding the surface of the silicon oxide film.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C and 4 minutes.
  • a silicon oxide film (not shown) having a thickness of lOOnm is formed on the entire surface by, eg, plasma TEOSCVD.
  • the plasma annealing is for removing moisture present in the silicon oxide film and nitriding the surface of the silicon oxide film.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C and 2 minutes. In this way, the interlayer insulating film 60 composed of the silicon oxide film and the silicon oxide film is formed. The surface of the interlayer insulating film 60 is flat.
  • contact holes 62a reaching the wirings 56a to 56d are formed using photolithography technology.
  • a barrier metal film made of a TiN film having a thickness of 50 nm is formed on the entire surface by, eg, PVD method (not shown).
  • a 650 nm-thickness tungsten film is formed on the entire surface by, eg, CVD.
  • the tungsten film and the barrier metal film are etched back until the surface of the interlayer insulating film 60 is exposed.
  • the contact holes 62a and 62b are filled with the conductor plugs 64a and 64b made of tungsten.
  • a metal layer 64c made of tungsten is embedded in the opening 62c.
  • the conductor plugs 64a and 64 and the metal layer 64c may be formed by polishing the tungsten film and the barrier metal film by CMP until the surface of the interlayer insulating film 60 is exposed.
  • an Al—Cu alloy film with a thickness of 550 nm is formed on the entire surface by, eg, PVD,
  • a Ti film and a TiN film with a thickness of 150 nm are sequentially formed.
  • a laminated film composed of an Al—Cu alloy film, a Ti film and a TiN film is formed.
  • the laminated film is patterned using a photolithography technique.
  • the wiring 66a, the electrode 66b, and the metal layer 66c made of the laminated film are formed.
  • a 2200 nm-thick silicon oxide film (not shown) is formed on the entire surface by, eg, plasma TEOSCVD.
  • the surface of the silicon oxide film is planarized by, eg, CMP.
  • the plasma annealing is for removing moisture present in the silicon oxide film and nitriding the surface of the silicon oxide film.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C and 4 minutes.
  • a silicon oxide film (not shown) having a film thickness of lOOnm is formed on the entire surface by, eg, plasma TEOSCVD.
  • the plasma annealing is for removing moisture present in the silicon oxide film and nitriding the surface of the silicon oxide film.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C and 2 minutes.
  • the interlayer insulating film 68 made of the silicon oxide film and the silicon oxide film is formed (see FIG. 5B).
  • a contact hole 70a reaching the wiring 66a, a contact hole 70b reaching the electrode 66b, and an opening 70c reaching the metal layer 66c are formed in the interlayer insulating film 68 by using a photolithography technique.
  • a barrier metal film (not shown) made of a TiN film with a thickness of 50 nm is formed on the entire surface by, eg, PVD.
  • a 650 nm-thickness tungsten film is formed on the entire surface by, eg, CVD.
  • the tungsten film and the barrier metal film are etched back until the surface of the interlayer insulating film is exposed.
  • the conductor plugs 72a and 72b made of tungsten are buried in the contact holes 70a and 70b.
  • a metal layer 7 made of tungsten is formed in the opening 70c.
  • the conductor plugs 72a and 72b and the metal layer 72c are formed by polishing the tungsten film and the barrier metal film by CMP until the surface of the interlayer insulating film 86 is exposed.
  • a TiN film 96 of, eg, a 50 nm-thickness is formed on the entire surface by, eg, PVD.
  • the strong TiN film 96 is intended to prevent the tantasten used for the conductor plugs 72a and 72b and the metal layer 72c from diffusing into the Al—Cu alloy film 98.
  • an Al—Cu alloy film 98 of, eg, a 250 nm-thickness is formed on the entire surface by, eg, PVD.
  • a magnesium alloy film 100 of, eg, a 300 nm-thickness is formed on the entire surface by, eg, PVD.
  • A1 content (composition) in magnesium alloy film 100 Is preferably 1 to 20% by weight, and more preferably the content (composition) of A1 is 2 to 10% by weight.
  • a laminated film composed of the TiN film 96, the Al—Cu alloy film 98, and the magnesium alloy film 100 is formed.
  • Such a laminated film becomes the wiring 74a, the electrode pad 74b, and the metal layer 74c.
  • a photoresist film (not shown) is formed on the entire surface by spin coating.
  • the photoresist film is patterned into a planar shape of the wiring 74a, the electrode pad 74b, and the metal layer 74c.
  • the stacked film is etched by, for example, a sputtering etching method using argon ions.
  • the conditions for etching the laminated film are, for example, as follows.
  • the applied high frequency power (source power) is about 1000 to 2000 W, for example.
  • the source power is set to 1400 W, for example.
  • the bias power is about 500 to 1000 W, for example.
  • the bias power is set to 800 W, for example.
  • the flow rate of Ar (argon) gas introduced into the chamber is, for example, 20 to 40 sccm.
  • the flow rate of Ar gas is 30 sccm.
  • the flow rate of C1 gas introduced into the chamber is
  • C1 For example, 10 to 30 sccm.
  • the flow rate of C1 gas is 20 sccm.
  • a gas made of a fluorine compound may be used instead of 2 2 gas.
  • the pressure in the chamber is, for example, about 0.5 to 1.5 Pa.
  • the pressure in the chamber is 0.7 Pa.
  • the etching rate of the laminated film is about 200 to 500 nm Z.
  • the wiring 74a, electrode pad 74b, and metal layer 74c made of the laminated film are formed.
  • the metal layer 50, the metal layer 56f, the metal layer 64c, the metal layer 66c, the metal layer 72c, and the metal layer 74c constitute a seal ring 75. Thereafter, the photoresist film is peeled off.
  • a protective film 76 made of, for example, a silicon oxide film having a film thickness of lOOnm is formed on the entire surface by, eg, plasma TEOSCVD.
  • a protective film 78 made of a silicon nitride film having a thickness of, eg, 350 nm is formed on the entire surface by, eg, plasma TEOSCVD.
  • a photoresist film (not shown) is formed on the entire surface by spin coating.
  • an opening (not shown) is formed in the photoresist film using a photolithography technique. Such an opening is for forming a contact hole 82 in the protective films 76 and 78.
  • the protective film 76, 78 is etched using the photoresist film as a mask to form an opening 82 that reaches the electrode pad 74b.
  • a protective film 80 made of, for example, photosensitive polyimide is formed on the entire surface by spin coating.
  • the thickness of the protective film 80 is, for example, about 3 m.
  • an opening 82 reaching the electrode pad 74b is formed in the protective film 80 by using a photolithography technique.
  • heat treatment is performed in a nitrogen atmosphere at, for example, 310 ° C. for 40 minutes.
  • This heat treatment is for curing the protective film 80 made of polyimide.
  • the flow rate of nitrogen gas introduced into the chamber during heat treatment is, for example, 100 liters Z.
  • a vertical electric furnace annealing device is used.
  • the probe needle 116 of the semiconductor test device is brought into contact with the electrode pad 74b, and a predetermined test or the like is performed on the semiconductor device according to the present embodiment.
  • a Ti film having a thickness of about 100 to 200 nm is formed on the entire surface by, eg, sputtering.
  • the thickness of the Ti film is set to 150 nm, for example.
  • a 250 nm-thick palladium (Pd) film is formed on the entire surface by, eg, sputtering.
  • a conductive barrier film formed by sequentially stacking a Ti film and a Pd film is formed.
  • the Pd film has a property of absorbing hydrogen.
  • the conductive barrier film functions as a barrier film that prevents intrusion of hydrogen or the like. Note that the conductive barrier film is formed in order to ensure electrical connection between the electrode pad 74b and the outside.
  • the conductive barrier film is patterned using a photolithography technique.
  • the conductive barrier film 84a is formed in the opening 82 reaching the electrode pad 74b.
  • a conductive barrier film 84b is formed on the region where the capacitor portion 36 is formed, that is, on the FeRAM cell region 4 (see FIG. 7).
  • the semiconductor wafer 10 is cut in the scribe region 8.
  • a two-dot chain line in FIG. 7 indicates a location where the semiconductor wafer 10 is cut.
  • the semiconductor device according to the present embodiment is manufactured.
  • FIG. 8 is a sectional view of the semiconductor device according to the present embodiment.
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first embodiment shown in FIGS. 1 to 7 are denoted by the same reference numerals, and description thereof is omitted or simplified.
  • the semiconductor device according to the present embodiment is mainly characterized in that the electrode pad 74e is configured by a single layer magnesium alloy film, that is, the electrode pad 74e is configured only by the magnesium alloy film. There is a special feature.
  • a wiring 74d made of a magnesium alloy film having a film thickness of about 350 to 600 nm is formed on the interlayer insulating film 68 in which the conductor plug 72a is embedded.
  • the thickness of the magnesium alloy film constituting the wiring 74d is, for example, 500 nm.
  • an electrode pad 74e made of a magnesium alloy film having a thickness of about 350 to 600 nm is formed on the interlayer insulating film 68 in which the conductor plug 72b is embedded.
  • the thickness of the magnesium alloy film constituting the electrode node 74e is, for example, 500 nm.
  • a metal layer 74f made of a magnesium alloy film having a thickness of about 350 to 600 nm is formed on the interlayer insulating film 68 in which the metal layer 72c is embedded.
  • the thickness of the magnesium alloy film constituting the metal layer 74f is, for example, 500 nm.
  • the metal layer 50, the metal layer 56f, the metal layer 64c, the metal layer 66c, the metal layer 72c, and the metal layer 74f constitute a seal ring 75.
  • the electrode pad 74e and the like are formed of a single layer magnesium alloy film, the manufacturing process is simplified compared to the case where the electrode pad 74b and the like are formed of a laminated film. A cocoon can be realized and it can contribute to resistance cost reduction.
  • FIG. 9 is a sectional view of the semiconductor device according to the present embodiment.
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first or second embodiment shown in FIGS. 1 to 8 are denoted by the same reference numerals, and description thereof is omitted or simplified. [0179] (Semiconductor device)
  • the semiconductor device according to the present embodiment is mainly characterized in that the electrode node 74b is formed in a layer above the wiring (third metal wiring layer) 88a.
  • the wiring (third metal wiring layer) 88a, the electrode 88b, and the metal layer 88c are formed on the interlayer insulating film 68 in which the conductor plugs 72a, 72b and the metal layer 72c are embedded. ing.
  • the wiring 88a is connected to the conductor plug 72a in the same manner as the wiring 74a according to the first embodiment shown in FIG.
  • the electrode 88b is formed in the same planar shape as the electrode pad 74a.
  • the metal layer 88c constitutes a part of the seal ring 75.
  • an Al—Cu alloy is used as a material of the wiring 88a, the electrode 88b, and the metal layer 88c.
  • an interlayer insulating film 90 made of, for example, a silicon oxide film is formed.
  • a contact hole 92a reaching the electrode 88b is formed in the interlayer insulating film 90.
  • an opening 92b reaching the metal layer 88c is formed in the interlayer insulating film 90.
  • An electrode pad 74b and a metal layer 74c are formed on the interlayer insulating film 90 in which the conductor plug 94a and the metal layer 94b are embedded.
  • a laminated film made of the TiN film 96, the Al—Cu alloy film 98, and the magnesium alloy film 100 is used as in the semiconductor device according to the first embodiment.
  • the electrode pad 74b and the metal layer 74c may be formed of only a magnesium alloy film.
  • a protective film 76 made of, for example, a silicon oxide film is formed on the interlayer insulating film 90 on which the electrode pad 74b and the metal layer 74c are formed.
  • a protective film 78 made of, for example, a silicon nitride film is formed on the protective film 76.
  • a protective film 80 made of, for example, polyimide is formed on the protective film 78.
  • an opening 82 reaching the electrode pad 74b is formed.
  • Conductive barrier films 84a and 84b are formed in the opening 82 and on the FeRAM cell region 4.
  • the semiconductor device according to the present embodiment is constituted.
  • the electrode pad 74b may be formed in a layer above the wiring (third metal wiring layer) 88a.
  • FIGS. 10 to 13 are process cross-sectional views illustrating the method for fabricating the semiconductor device according to the present embodiment.
  • an element isolation region 1 that defines an element region in a semiconductor substrate 10 made of silicon, for example.
  • an interlayer insulating film 68 is formed on the entire surface (see FIG. 10).
  • the conductor plugs 72a and 72b made of tungsten are embedded in the contact holes 70a and 70b, and the opening 70c is made of tungsten.
  • a metal layer 72c consisting of is embedded.
  • an Al—Cu alloy film having a thickness of 550 nm is formed on the entire surface by, eg, PVD,
  • a Ti film and a TiN film with a thickness of 150 nm are sequentially formed.
  • a laminated film composed of an Al—Cu alloy film, a Ti film and a TiN film is formed.
  • the laminated film is patterned using a photolithography technique.
  • the wiring 88a, the electrode 88b, and the metal layer 88c made of the laminated film are formed.
  • a 2200 nm-thickness silicon oxide film (not shown) is formed on the entire surface by, eg, plasma TEOSCVD.
  • the surface of the silicon oxide film is planarized by, eg, CMP.
  • the plasma annealing is for removing moisture present in the silicon oxide film and nitriding the surface of the silicon oxide film.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C and 4 minutes.
  • a silicon oxide film (not shown) having a thickness of lOOnm is formed on the entire surface by, eg, plasma TEOSCVD.
  • the plasma annealing is for removing moisture present in the silicon oxide film and nitriding the surface of the silicon oxide film.
  • Plasma annealing can be performed using, for example, a CVD apparatus.
  • the plasma annealing conditions are, for example, 350 ° C and 2 minutes.
  • an interlayer insulating film 90 made of a silicon oxide film and a silicon oxide film is formed (see FIG. 11).
  • a contact hole 92a reaching the wiring 88b and an opening 92b reaching the metal layer 88c are formed in the interlayer insulating film 90 by using a photolithography technique.
  • a barrier metal film (not shown) made of a TiN film with a thickness of 50 nm is formed on the entire surface by, eg, PVD.
  • a 650 nm-thickness tungsten film is formed on the entire surface by, eg, CVD.
  • the tungsten film and the barrier metal film are etched back until the surface of the interlayer insulating film is exposed.
  • the conductor plug 94a made of tungsten is buried in the contact hole 92a.
  • a metal layer 94b made of tungsten is embedded in the opening 92b.
  • the conductor plug 94a and the metal layer 94b may be formed by polishing the tungsten film and the barrier metal film by CMP until the surface of the interlayer insulating film 90 is exposed.
  • a TiN film 96 of, eg, a 50 nm-thickness is formed on the entire surface by, eg, PVD method.
  • the strong TiN film 96 is for preventing tungsten used for the conductor plug 94a and the metal layer 94b from diffusing into the Al—Cu alloy film 98.
  • an Al—Cu alloy film 98 of, eg, a 250 nm-thickness is formed on the entire surface by, eg, PVD method.
  • a magnesium alloy film 10 having a thickness of, for example, 300 nm is formed on the entire surface by, eg, PVD.
  • the content (composition) of A1 in the magnesium alloy film 100 is preferably 1 to 20% by weight, and further, the content (composition) of A1 is 2 to 10% by weight. More preferred.
  • a laminated film including the TiN film 96, the Al—Cu alloy film 98, and the magnesium alloy film 100 is formed.
  • Such a laminated film becomes the electrode pad 74b and the metal layer 74c.
  • a photoresist film (not shown) is formed on the entire surface by spin coating.
  • the photoresist film is formed into the electrode pad 74b and the metal layer 7.
  • the laminated film is etched by, for example, a sputtering etching method using argon ions.
  • the conditions for etching the laminated film are the same as those in the method for manufacturing the semiconductor device according to the first embodiment.
  • the electrode pad 74b and the metal layer 74c made of the laminated film are formed.
  • the metal layer 50, the metal layer 56f, the metal layer 64c, the metal layer 66c, the metal layer 72c, the metal layer 88c, the metal layer 94b, and the metal layer 74c constitute a seal ring 75. Thereafter, the photoresist film is peeled off.
  • a protective film 76 made of, for example, a silicon oxide film having a film thickness of lOOnm is formed on the entire surface by, eg, plasma TEOSCVD.
  • a protective film 78 made of a silicon nitride film having a thickness of, eg, 350 nm is formed on the entire surface by, eg, plasma TEOSCVD.
  • a photoresist film (not shown) is formed on the entire surface by spin coating.
  • an opening (not shown) is formed in the photoresist film using a photolithography technique. Such an opening is for forming a contact hole 82 in the protective films 76 and 78.
  • the protective film 76, 78 is etched using the photoresist film as a mask to form an opening 82 that reaches the electrode pad 74b.
  • a protective film 80 made of, for example, photosensitive polyimide is formed on the entire surface by spin coating.
  • the thickness of the protective film 80 is, for example, about 3 m.
  • an opening 82 reaching the electrode pad 74b is formed in the protective film 80 by using a photolithography technique.
  • heat treatment is performed, for example, at 310 ° C for 40 minutes in a nitrogen atmosphere.
  • This heat treatment is for curing the protective film 80 made of polyimide.
  • the flow rate of nitrogen gas introduced into the chamber during heat treatment is, for example, 100 liters Z.
  • a vertical electric furnace annealing device is used.
  • the probe needle 116 of the semiconductor test device is brought into contact with the electrode pad 74b, and a predetermined test or the like is performed on the semiconductor device according to the present embodiment.
  • the subsequent manufacturing method of the semiconductor device is the same as the manufacturing method of the semiconductor device according to the first embodiment described above with reference to FIG.
  • the semiconductor device according to the present embodiment is manufactured (see FIG. 13).
  • FIG. 14 is a plan view and a cross-sectional view showing the semiconductor device according to the present embodiment.
  • FIG. 14 (a) is a plan view
  • FIG. 14 (b) is a sectional view taken along the line in FIG. 14 (a).
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first to third embodiments shown in FIGS. 1 to 13 are denoted by the same reference numerals, and description thereof will be omitted or simplified.
  • the conductive barrier film 84b is formed so as to cover not only the FeRAM cell portion (memory cell region) 4 but also the logic portion (peripheral circuit region) 2. Has the main features.
  • a conductive barrier film 84a is formed in the opening 82.
  • a conductive barrier film 84b made of the same conductive film as the conductive barrier film 84a is formed on the protective film 80.
  • the conductive barrier film 84b is formed so as to cover not only the FeRAM cell portion (memory cell region) 4 but also the logic portion 2. However, it is formed in the opening 82.
  • the conductive barrier film 84a and the conductive barrier film 84b formed so as to cover the FeRAM cell portion 4 and the logic cell portion (peripheral circuit region) 2 are separated from each other, and insulation is ensured. ing.
  • the conductive barrier film 84b is formed so as to cover not only the FeRAM cell part 4 but also the logic part 2, hydrogen and moisture are used as the dielectric film of the capacitor 36. It is possible to more reliably prevent reaching 32.
  • FIG. 15 is a plan view and a cross-sectional view showing the semiconductor device according to the present embodiment.
  • FIG. 15 (a) is a plan view
  • FIG. 15 (b) is a cross-sectional view taken along the line in FIG. 15 (a).
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first to fourth embodiments shown in FIGS. 1 to 14 are denoted by the same reference numerals, and description thereof will be omitted or simplified.
  • the semiconductor device according to the present embodiment is mainly characterized in that the conductive barrier film 84b is widely formed in a region excluding the electrode pad portion 6.
  • the semiconductor device according to the present embodiment is mainly characterized in that the conductive barrier film 84b is formed so as to cover the entire area except the region where the conductive barrier film 84a is formed. .
  • a conductive barrier film 84a is formed in the opening 82.
  • a conductive barrier film 84b made of the same conductive film as the conductive barrier film 84a is formed on the protective film 80.
  • the conductive barrier film 84b is formed in a wide solid shape in a region excluding the electrode pad portion 6. However, the conductive barrier film 84a formed on the electrode pad 6 and the conductive barrier film 84b formed in a solid shape on the protective film 80 are separated from each other, and insulation is ensured. .
  • the conductive barrier film 84b is formed widely in the region excluding the electrode pad portion 6, it is more reliable that hydrogen and moisture reach the dielectric film 32 of the capacitor 36. Can be prevented.
  • FIG. 16 is a plan view and a cross-sectional view showing the semiconductor device according to the present embodiment.
  • Figure 16 (a) is a plan view Fig. 16 (b) is a cross-sectional view taken along the line A-A 'of Fig. 16 (a). 1st to 1st shown in FIGS.
  • the semiconductor device according to the present embodiment is mainly characterized in that the bump electrode 102 is formed on the conductive barrier film 84a formed on the electrode pad portion 6.
  • a bump electrode 102 made of, for example, gold (Au) is formed on the conductive barrier film 84a of the electrode pad portion 6.
  • the bump electrode 102 can suppress hydrogen and moisture from entering from the outside to some extent.
  • the bump electrode 102 is further formed on the conductive barrier film 84 of the electrode pad portion 6, it is possible to more reliably prevent hydrogen and moisture from entering an external force. Is possible.
  • FIG. 17 is a plan view and a cross-sectional view showing the semiconductor device according to the present embodiment.
  • Figure 17 (a) is a plan view
  • FIG. 17 (b) is a sectional view taken along the line in FIG. 17 (a). 1st to 1st shown in FIGS.
  • the surface of the protective film 76a made of a silicon oxide film is flattened, and the protective film made of a silicon nitride film is formed on the covered flattened protective film 76a.
  • the main characteristic is that 78 is formed.
  • the surface of the protective film 76a made of a silicon oxide film is flattened.
  • the strong protective film 76a can be formed, for example, by forming a silicon oxide film having a thickness of 2000 nm and then polishing the surface layer portion of the silicon oxide film by the CMP method.
  • a protective film 78 made of a silicon nitride film is formed on the protective film 76a made of a silicon oxide film. Since the protective film 78 is formed on the planarized protective film 76a, the protective film 78 is flat.
  • the protective film 78 made of a silicon nitride film is for preventing diffusion of moisture. More specifically, the protective film 78 has moisture contained in the protective film 80. This is intended to prevent the interlayer insulating film 68 and the like from reaching, and thus prevent water from reaching the dielectric film 32 of the capacitor 36.
  • the conductive barrier film 84b is formed in a solid shape above the region where the capacitor 36 is formed, that is, on the protective film 80 in the FeRAM cell region 4.
  • the semiconductor device according to the present embodiment is constituted.
  • the semiconductor device according to the present embodiment is mainly characterized in that the protective film 78 made of a silicon nitride film is formed flat on the flattened protective film 76a as described above.
  • a protective film 76 made of a silicon oxide film is formed on the interlayer insulating film 68 on which the wiring 74a, the electrode 74b, and the metal layer 74c are formed, for example, as shown in FIG. There is a step on the surface.
  • the protective film 78 made of a silicon nitride film is formed on the protective film 76 having a step on the surface, good coverage cannot be obtained over the step portion. For this reason, it is difficult to sufficiently prevent moisture from being diffused by the protective film 78 in the stepped portion.
  • the protective film 78 made of a silicon nitride film is formed on the planarized protective film 76a, the protective film 78 with good coverage can be obtained. Therefore, according to the present embodiment, it is possible to more reliably prevent moisture from being diffused by the protective film 78.
  • FIG. 18 is a plan view and a cross-sectional view showing the semiconductor device according to this embodiment.
  • 18 (a) is a plan view
  • FIG. 18 (b) is a sectional view taken along the line in FIG. 18 (a).
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first to seventh embodiments shown in FIGS. 1 to 17 are denoted by the same reference numerals, and description thereof will be omitted or simplified.
  • the protective film 78 made of the silicon nitride film is formed on the flattened protective film 76a, and the conductive barrier film 84b is the FeRAM cell portion (memory cell region). Its main feature is that it is widely formed to cover not only 4 but also the logic part (peripheral circuit region) 2.
  • a conductive barrier film 84a is formed in the opening 82.
  • a conductive barrier film 84b is provided not only for the FeRAM cell portion 4 but also for the logic. It is formed so as to cover part 2 as well.
  • the conductive barrier film 84a formed in the opening 82 and the conductive barrier film 84b formed on the protective film 80 are separated from each other, and insulation is ensured.
  • the conductive barrier film 84b is formed so as to cover not only the FeRAM cell part 4 but also the logic part 2, hydrogen or the like is used as the dielectric film 32 of the capacitor 36. Can be more reliably prevented.
  • FIG. 19 is a plan view and a cross-sectional view showing the semiconductor device according to the present embodiment.
  • FIG. 19 (a) is a plan view
  • FIG. 19 (b) is a sectional view taken along the line in FIG. 19 (a).
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first to eighth embodiments shown in FIGS. 1 to 18 are denoted by the same reference numerals, and description thereof will be omitted or simplified.
  • the protective film 78 made of a silicon nitride film is formed flat on the flattened protective film 76a, and the conductive barrier film 84b excludes the electrode pad portion 6.
  • the main feature is that it is widely formed in the region.
  • a conductive barrier film 84a is formed in the opening 82.
  • the conductive barrier film 84b is widely formed in a region excluding the electrode pad portion 6.
  • the conductive barrier film 84a formed on the electrode pad portion 6 and the conductive barrier film 84b formed on the protective film 80 are separated from each other, and insulation is ensured.
  • the conductive barrier film 84b is formed so as to cover the entire area except for the region where the conductive barrier film 84a is formed.
  • the conductive barrier film 84b is widely formed in the region excluding the electrode pad portion 6, it is more reliable that hydrogen and moisture reach the dielectric film 32 of the capacitor 36. Can be prevented.
  • FIG. 20 is a plan view and a sectional view showing the semiconductor device according to the present embodiment.
  • Fig. 20 (a) is a plan view
  • Fig. 20 (b) is a cross-sectional view along the line A- in Fig. 20 (a).
  • First No. 1 shown in Fig. 1 to Fig. 19 The same components as those of the semiconductor device and the manufacturing method thereof according to the ninth embodiment are denoted by the same reference numerals, and description thereof will be omitted or simplified.
  • the protective film 78 made of a silicon nitride film is formed flat on the flattened protective film 76a, and the conductive noria film formed on the electrode pad portion 6 is used.
  • the main feature is that a bump electrode 102 is formed on 84a.
  • a bump electrode 102 made of, for example, gold (Au) is formed on the conductive barrier film 84a of the electrode pad portion 6.
  • the bump electrode 102 can suppress hydrogen and moisture from entering from the outside to some extent.
  • the bump electrode 102 is further formed on the conductive barrier film 84 of the electrode pad portion 6, hydrogen and moisture can be more reliably prevented from entering an external force. Is possible.
  • FIG. 21 is a plan view and a sectional view showing the semiconductor device according to the present embodiment.
  • Fig. 21 (a) is a plan view
  • Fig. 21 (b) is a cross-sectional view taken along line A—A ⁇ in Fig. 21 (a).
  • the same components as those of the semiconductor device and the manufacturing method thereof according to the first to tenth embodiments shown in FIGS. 1 to 20 are denoted by the same reference numerals, and description thereof will be omitted or simplified.
  • the semiconductor device according to the present embodiment is mainly characterized in that the flat insulating barrier films 104, 108, 112 are appropriately formed.
  • a flat insulating barrier film 104 made of an 80 nm oxide / aluminum film is formed.
  • the film thickness of the aluminum oxide film constituting the insulating barrier film 104 is, for example, 50 nm. Since the insulating barrier film 104 is formed on the planarized interlayer insulating film 104, it is flat. Since the flat insulating barrier film 104 has good coverage, diffusion of hydrogen and moisture can be sufficiently prevented.
  • a silicon oxide film 106 having a film thickness of lOOnm is formed on the insulating barrier film 104.
  • the silicon oxide film 106 prevents the insulating barrier film 104 from being etched during patterning when the wirings 56a to 56d, the electrode 56e, and the metal layer 56f are formed. It is intended.
  • a flat insulating barrier film 108 made of, for example, an aluminum oxide film having a thickness of 20 to 80 nm is formed.
  • the film thickness of the aluminum oxide film constituting the insulating barrier film 108 is, for example, 50 nm. Since the insulating noria film 108 is formed on the flattened interlayer insulating film 60, it is flat. Since the flat insulating barrier film 108 has good coverage, it is possible to sufficiently prevent diffusion of hydrogen and moisture.
  • a silicon oxide film 110 having a film thickness of lOOnm is formed on the insulating barrier film 108.
  • the silicon oxide film 110 is for preventing the insulating barrier film 108 from being etched in the patterning when the wiring 66a, the electrode 66b, and the metal layer 66c are formed.
  • a flat insulating barrier film 112 made of, for example, an aluminum oxide film having a thickness of 20 to 80 nm is formed.
  • the film thickness of the aluminum oxide film constituting the insulating barrier film 112 is, for example, 50 nm.
  • the insulating noria film 112 is flat because it is formed on the flattened interlayer insulating film 68. Since the flat insulating barrier film 112 has good coverage, diffusion of hydrogen and moisture can be sufficiently prevented.
  • a silicon oxide film 114 having a film thickness of lOOnm is formed on the insulating barrier film 112 on the insulating barrier film 1102.
  • the silicon oxide film 114 is for preventing the insulating barrier film 112 from being etched in the patterning when the wiring 74a, the electrode 74b, and the metal layer 74c are formed.
  • the flat insulating barrier films 104, 108, and 112 are appropriately formed, it is more reliable that hydrogen and moisture reach the dielectric film 32 of the capacitor 36. It can be really prevented.
  • the electrode pad 74b is formed of a laminated film composed of the TiN film 96, the A1-Cu alloy film 98, and the magnesium alloy film 100.
  • the electrode pad 74b may be composed of a single layer magnesium alloy film.
  • the case where the PZT film is used as the ferroelectric film constituting the dielectric film 32 of the capacitor 36 has been described as an example.
  • the ferroelectric film constituting the dielectric film 32 of the capacitor 36 is used.
  • the body film is not limited to the PZT film, and any other ferroelectric film can be used as appropriate.
  • a ferroelectric film constituting the dielectric film 32 of the capacitor 36 a Pb La Zr Ti O film (PLZT film), a SrBi (Ta Nb) O film, a Bi Ti O film, etc. can be used as a ferroelectric film constituting the dielectric film 32 of the capacitor 36.
  • L -XX 1 -YY 3 2 X 1 - ⁇ 2 9 4 2 12 May be used.
  • the dielectric film 32 of the capacitor 36 has been described as an example.
  • the dielectric film 32 is not limited to the ferroelectric film.
  • a high dielectric film may be used as the dielectric film 32.
  • the high dielectric film constituting the dielectric film 32 for example, (BaSr) TiO film (BST film),
  • STO film An SrTiO film (STO film), a Ta 2 O film or the like can be used.
  • the high dielectric film is a ratio of
  • a dielectric film having a dielectric constant higher than that of silicon dioxide having a dielectric constant higher than that of silicon dioxide.
  • the force insulating barrier films 38, 40, 40, 104, 108, 112 have been described by taking the case where an acid film is used as the insulating barrier film 38, 40, 104, 108, 112 104, 108 and 112 are not limited to the acid aluminum film.
  • a film having a function of preventing hydrogen and moisture diffusion can be used as the insulating barrier films 38, 40, 104, 108, and 112 as appropriate.
  • a film made of a metal oxide can be used as appropriate.
  • the insulating barrier films 38, 40, 104, 108, and 112 made of a metal oxide for example, tantalum oxide or titanate can be used.
  • the insulating barrier films 38, 40, 104, 108 and 112 are not limited to films made of metal oxides.
  • the film made of the metal oxide is dense, it is possible to reliably prevent the diffusion of hydrogen and water even when the film is formed relatively thin. Therefore, from the viewpoint of miniaturization, it is advantageous to use a film made of a metal oxide as the insulating nore film 38, 40, 104, 108, 112.
  • the configuration of the force conductive barrier films 84a and 84b using the laminated films 84a and 84b in which the Ti film and the Pd film are sequentially stacked as the conductive barrier films 84a and 84b is not limited to this.
  • the conductive barrier films 84a and 84b may be formed by sequentially stacking a Ti film, a TiN film, and a Pd film. Further, the conductive barrier films 84a and 84b may be formed by sequentially stacking a Ti film, a TiAIN film, and a Pd film.
  • the material of the force wirings 55a, 56b, etc., described as an example in which a CuAl alloy film is used as the material of the wirings 56a, 56b, etc. is not limited to the CuAl alloy.
  • Cu may be used as a material for the wirings 56a and 56b.
  • the semiconductor device and the manufacturing method thereof according to the present invention are useful for providing a semiconductor device having a capacitor with good electrical characteristics and a manufacturing method thereof.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 半導体基板10上に形成され、下部電極30と;下部電極30上に形成された誘電体膜32と;誘電体膜32上に形成された上部電極34とを有するキャパシタ36と、半導体基板10上及びキャパシタ36上に形成された絶縁膜68と、絶縁膜68上に形成され、アルミニウムとマグネシウムとの合金膜100を有する電極パッド74bとを有している。電極パッドがアルミニウムとマグネシウムとの合金膜を有しているため、電極パッドの破損を防止することができ、また、絶縁膜に強い衝撃が加わるのを防止することができる。このため、水素や水分が電極パッド及び絶縁膜等を介してキャパシタの誘電体膜に達するのを防止することができ、誘電体膜を構成する金属酸化物が水素により還元されるのを防止することができる。

Description

明 細 書
半導体装置及びその製造方法
技術分野
[0001] 本発明は、半導体装置及びその製造方法に係り、特に誘電体膜として強誘電体又 は高誘電体を用いたキャパシタを有する半導体装置及びその製造方法に関する。 背景技術
[0002] 近時、誘電体膜として強誘電体や高誘電体を用いたキャパシタを有する半導体装 置が提案されている。キャパシタの誘電体膜として強誘電体を用いた半導体装置とし ては、強誘電体メモリ(FeRAM : Ferroelectric Random Access Memory)が大きな注 目を集めている。力かる強誘電体メモリは、高速動作が可能である、低消費電力であ る、書き込み Z読み出し耐久性に優れている等の特徴を有する不揮発性メモリであり 、今後の更なる発展が見込まれている。
[0003] し力しながら、誘電体膜として強誘電体や高誘電体を用いた場合には、誘電体膜 を形成した後の工程にぉ 、て、水素や水分がキャパシタの誘電体膜に達してしまう 場合があった。水素や水分がキャパシタの誘電体膜に達すると、誘電体膜を構成す る金属酸ィ匕物が水素により還元されてしまい、キャパシタの電気的特性の劣化を招 いてしまうこととなる。
[0004] 水素や水分による誘電体膜の劣化を防止する技術として、キャパシタを覆うように 酸ィ匕アルミニウム膜を形成する技術や、キャパシタ上に形成された層間絶縁膜上に 酸ィ匕アルミニウム膜を形成する技術が提案されている。酸ィ匕アルミニウム膜は、水素 及び水分の拡散を防止する機能を有している。このため、提案されている技術によれ ば、水素や水分が誘電体膜に達するのを防止することができ、水素や水分による誘 電体膜の劣化を防止することが可能となる。
特許文献 1:特開平 11― 233542号公報
特許文献 2:特表 2004 - 509479号公報
発明の開示
発明が解決しょうとする課題 [0005] しカゝしながら、提案されて!ヽる半導体装置では、電極パッドの材料として A1 (アルミ ユウム)や Al—Cu (アルミニウム 銅)合金等が用いられており、電極パッドにプロ一 ブ針を接触させて試験等を行う際に、電極パッドの破損や変形が生じてしまう場合が あった。力かる場合には、電極パッドの下に存在する層間絶縁膜にまで亀裂が生じ てしまう場合もあった。このような場合には、電極パッド部から水素や水分が半導体装 置の内部に浸入し、ひいてはキャパシタの誘電体膜にまで水素や水分が達してしま う場合があった。水素や水分がキャパシタの誘電体膜に達すると、誘電体膜として用 いられている金属酸ィ匕物が水素により還元され、キャパシタの電気的特性が劣化し てしまうこととなる。
[0006] 本発明の目的は、水素や水分による誘電体膜の劣化をより確実に防止し得る半導 体装置及びその製造方法を提供することにある。
課題を解決するための手段
[0007] 本発明の一観点によれば、半導体基板上に形成され、下部電極と;前記下部電極 上に形成された誘電体膜と;前記誘電体膜上に形成された上部電極とを有するキヤ パシタと、前記半導体基板上及び前記キャパシタ上に形成された絶縁膜と、前記絶 縁膜上に形成され、アルミニウムとマグネシウムとの合金膜を有する電極パッドとを有 することを特徴とする半導体装置が提供される。
[0008] 本発明の他の観点によれば、半導体基板上に、下部電極と;前記下部電極上に形 成された誘電体膜と;前記誘電体膜上に形成された上部電極とを有するキャパシタ を形成する工程と、前記半導体基板上及び前記キャパシタ上に絶縁膜を形成するェ 程と、前記絶縁膜上に、アルミニウムとマグネシウムとの合金膜を有する電極パッドを 形成する工程とを有することを特徴とする半導体装置の製造方法が提供される。 発明の効果
[0009] 本発明では、機械的強度が極めて高い材料であるマグネシウム合金膜が電極パッ ドの材料として用いられて 、るため、試験等の際にプローブ針をある程度強 、力で電 極パッドに接触させた場合でも、電極パッドに亀裂が生じてしまったり、電極パッドが 全体として変形してしまうことはない。し力も、マグネシウム合金は、外部から力を加え た際に適度に凹む性質を有しているため、試験等においてプローブ針をある程度強 、力で電極パッドに接触させた際には、電極パッドのうちのプローブ針が接触した部 分がある程度凹む。電極パッドのうちの一部が適度に凹むことにより、電極パッドにお いて衝撃が吸収されるため、電極パッドの下に存在する層間絶縁膜等に強い衝撃が 加わるのを防止することができる。このため、本発明によれば、電極パッドの下に存在 する層間絶縁膜等に亀裂が生じるのを防止することができる。従って、本発明によれ ば、水素や水分が電極パッド及び層間絶縁膜等を介してキャパシタの誘電体膜に達 するのを防止することができ、誘電体膜を構成する金属酸化物が水素により還元され るのを防止することができる。従って、本発明によれば、電気的特性が良好で、寿命 の長いキャパシタを有する半導体装置を提供することが可能となる。
図面の簡単な説明
[図 1]図 1は、本発明の第 1実施形態による半導体装置を示す平面図及び断面図で ある。
[図 2]図 2は、本発明の第 1実施形態による半導体装置の製造方法を示す工程断面 図(その 1)である。
[図 3]図 3は、本発明の第 1実施形態による半導体装置の製造方法を示す工程断面 図(その 2)である。
[図 4]図 4は、本発明の第 1実施形態による半導体装置の製造方法を示す工程断面 図(その 3)である。
[図 5]図 5は、本発明の第 1実施形態による半導体装置の製造方法を示す工程断面 図(その 4)である。
[図 6]図 6は、本発明の第 1実施形態による半導体装置の製造方法を示す工程断面 図(その 5)である。
[図 7]図 7は、本発明の第 1実施形態による半導体装置の製造方法を示す工程断面 図(その 6)である。
[図 8]図 8は、本発明の第 2実施形態による半導体装置を示す断面図である。
[図 9]図 9は、本発明の第 3実施形態による半導体装置を示す断面図である。
[図 10]図 10は、本発明の第 3実施形態による半導体装置の製造方法を示す工程断 面図(その 1)である。 [図 11]図 11は、本発明の第 3実施形態による半導体装置の製造方法を示す工程断 面図(その 2)である。
[図 12]図 12は、本発明の第 3実施形態による半導体装置の製造方法を示す工程断 面図(その 3)である。
[図 13]図 13は、本発明の第 3実施形態による半導体装置の製造方法を示す工程断 面図(その 4)である。
[図 14]図 14は、本発明の第 4実施形態による半導体装置を示す平面図及び断面図 である。
[図 15]図 15は、本発明の第 5実施形態による半導体装置を示す平面図及び断面図 である。
[図 16]図 16は、本発明の第 6実施形態による半導体装置を示す平面図及び断面図 である。
[図 17]図 17は、本発明の第 7実施形態による半導体装置を示す平面図及び断面図 である。
[図 18]図 18は、本発明の第 8実施形態による半導体装置を示す平面図及び断面図 である。
[図 19]図 19は、本発明の第 9実施形態による半導体装置を示す平面図及び断面図 である。
[図 20]図 20は、本発明の第 10実施形態による半導体装置を示す平面図及び断面 図である。
[図 21]図 21は、本発明の第 11実施形態による半導体装置を示す平面図及び断面 図である。
符号の説明
2· ··ロジック部、周辺回路領域
4"'FeRAMセル部、メモリセル領域
6· ··電極パッド部
8· ··スクライブ領域
10…半導体基板 2· 素子分離領域
4· "ゥェル
6· ゲート絶縁膜
8· "ゲート電極
0· '·サイドウォール絶縁膜 2·' '·ソース ドレイン拡散層4·' 'トランジスタ
6··層間絶縁膜
8·- '絶縁性バリア膜0·· -下部電極
2·· -誘電体膜
4·· -上部電極
6·· -キヤノ シタ
8·· -絶縁性バリア膜0·· -絶縁性バリア膜2·· -層間絶縁膜
4·· 'コンタクトホール6·· -開口部
8·· -導体プラグ
0·· -金属層
2a, 52b…コンタク卜ホール4a、 54b…導体プラグoa- 〜56d…配線
ΌΘ· …電極
6f- "金属層
8·· '絶縁性バリア膜0·· -層間絶縁膜
2a, 62b…コンタク卜ホ —ノレ c…開口部
a、 64b…導体プラグ c…金属層
a…酉己線
b…電極
c…金属層
…層間絶縁膜a、 70b…コンタクトホールc…開口部
a, 72b…導体プラグc…金属層
a、 74d…配線b、 74e…電極c、 74f…金属層 、 76a…保護膜 …保護膜
…保護膜
…開口咅
a、 84b…導電性バリア膜 …シリコン窒化膜a…配線
b…電極
c…金属層
…層間絶縁膜
a…コンタクトホーノレb…開口部
a…導体プラグb…金属層 96· ··•TiN膜
98· ·· •Al— Cu合金膜
100· ··マグネシウム合金膜
102· "ノ ンプ電極
104· "絶縁性バリア膜
106· · ·シリコン酸ィ匕膜
108· "絶縁性バリア膜
110· · ·シリコン酸ィ匕膜
112· "絶縁性バリア膜
114· · ·シリコン酸ィ匕膜
116· "プローブ針
発明を実施するための最良の形態
[0012] [第 1実施形態]
本発明の第 1実施形態による半導体装置及びその製造方法を図 1乃至図 7を用い て説明する。
[0013] (半導体装置)
まず、本実施形態による半導体装置を図 1を用いて説明する。図 1は、本実施形態 による半導体装置を示す平面図及び断面図である。図 1 (b)は、図 1 (a)の A— A' 線断面図である。図 1において、紙面左側はロジック部 (周辺回路領域) 2を示してお り、ロジック部 2の紙面右側は FeRAMセル部(メモリセル領域) 4を示しており、 FeR AMセル部 4の紙面右側は電極パッド部 6を示しており、電極パッド部 6の紙面右側 はスクライブ領域 8を示している。図 1における二点鎖線は、スクライブ領域 8におい て半導体ウェハ 10を切断する際の切断箇所を示している。
[0014] 図 1に示すように、例えばシリコンより成る半導体基板 10上には、素子領域を画定 する素子分離領域 12が形成されている。素子分離領域 12が形成された半導体基板 10内には、ゥヱル 14が形成されている。
[0015] ゥエル 14が形成された半導体基板 10上には、例えば膜厚 6〜7nmのシリコン酸ィ匕 膜より成るゲート絶縁膜 16を介して、例えばポリシリコンより成るゲート電極 (ゲート配 線) 18が形成されている。ゲート長は、例えば 0. 36 mに設定されている。ゲート電 極 18上には、シリコン酸ィ匕膜が形成されている。ゲート電極 18の側壁部分には、シリ コン酸ィ匕膜より成るサイドウォール絶縁膜 20が形成されている。
[0016] サイドウォール絶縁膜 20が形成されたゲート電極 18の両側には、ソース/ドレイン 拡散層 22が形成されている。こうして、ゲート電極 18とソース/ドレイン拡散層 22と を有するトランジスタ 24が構成されて 、る。
[0017] なお、トランジスタ 24は、 FeRAM領域 4内における半導体基板 10上にも形成され ているが、図 1においては図示されていない。 FeRAM領域 4内における半導体基板 10上に形成されたトランジスタ 24は、例えば、キャパシタ 36の下部電極 30又は上部 電極 34に電気的に接続されて!、る。
[0018] トランジスタ 24が形成された半導体基板 10上には、シリコン窒化酸化膜 (図示せず )とシリコン酸ィ匕膜 (図示せず)とシリコン酸ィ匕膜 (図示せず)とから成る層間絶縁膜 26 が形成されて 、る。層間絶縁膜 26の表面は平坦になって 、る。
[0019] 層間絶縁膜 26上には、水素及び水分の拡散を防止する絶縁性バリア膜 28が形成 されている。絶縁性バリア膜 28の材料としては、例えば酸ィ匕アルミニウム (アルミナ、 Al O )が用いられている。絶縁性バリア膜 28の膜厚は、例えば 20nm程度とする。
2 3
[0020] 層間絶縁膜 26上に絶縁性バリア膜 28を形成しているのは、以下のような理由によ るものである。即ち、後述するキャパシタ 36の誘電体膜 32に水素や水分が達すると 、誘電体膜 32を構成する金属酸化物が水素により還元されてしまい、誘電体膜 32の 電気特性が劣化してしまう。層間絶縁膜 26上に絶縁性バリア膜 28を形成すること〖こ より、層間絶縁膜 26から誘電体膜 32に水素や水分が達するのを防止することができ るため、キャパシタ 36の電気的特性の劣化を防止することが可能となる。
[0021] 絶縁性バリア膜 28上には、キャパシタ 36の下部電極 30が形成されている。下部電 極 30は、例えば、膜厚 155nmの Pt膜により構成されている。
[0022] 下部電極 30上には、キャパシタ 36の誘電体膜 32が形成されている。誘電体膜 32 は、例えば膜厚 150〜200nmの強誘電体膜により構成されている。かかる強誘電体 膜としては、例えば PbZr Ti O膜 (PZT膜)が用いられている。
1 -Χ X 3
[0023] 誘電体膜 32上には、キャパシタ 36の上部電極 34が形成されている。上部電極 34 は、例えば、膜厚 50nmの IrO膜(図示せず)と膜厚 200nmの他の IrO膜(図示せ
2 2
ず)とを順次積層して成る積層膜により構成されている。
[0024] こうして、下部電極 30と誘電体膜 32と上部電極 34とから成るキャパシタ 36が構成 されている。
[0025] 誘電体膜 32上及び上部電極 34上には、誘電体膜 32及び上部電極 34の上面及 び側面を覆うように絶縁性バリア膜 38が形成されている。力かる絶縁性バリア膜 38と しては、例えば 50nm程度の酸ィ匕アルミニウム (Al O )が用いられている。絶縁性バ
2 3
リア膜 38は、水素及び水分の拡散を防止するためのものである。キャパシタ 36の誘 電体膜 32に水素や水分が達すると、上述したように、誘電体膜 32を構成する金属酸 化物が水素により還元されてしまい、キャパシタ 36の電気特性が劣化してしまう。誘 電体膜 32及び上部電極 34の上面及び側面を覆うように絶縁性バリア膜 38を形成す ることにより、誘電体膜 32に水素や水分が達するのが防止されるため、キャパシタ 36 の電気的特性の劣化を防止することが可能となる。
[0026] 上面に絶縁性バリア膜 38が形成されたキャパシタ上には、絶縁性バリア膜 38及び キャパシタ 36を覆うように他の絶縁性バリア膜 40が形成されて 、る。力かる絶縁性バ リア膜 40としては、例えば 20nm程度の酸ィ匕アルミニウム膜が用いられている。絶縁 性バリア膜 40は、上述した絶縁性バリア膜 38と同様に、水素及び水分の拡散を防止 するためのものである。
[0027] 絶縁性バリア膜 40上には、シリコン酸ィ匕膜より成る層間絶縁膜 42が形成されている 。層間絶縁膜 42の表面は平坦化されている。
[0028] 層間絶縁膜 42、絶縁性バリア膜 40、絶縁性バリア膜 28及び層間絶縁膜 26には、 ソース/ドレイン拡散層 22に達するコンタクトホール 44が形成されている。
[0029] また、層間絶縁膜 42、絶縁性バリア膜 40、絶縁性バリア膜 28及び層間絶縁膜 26 には、金属層を埋め込むための開口部 46が形成されている。金属層 50は、シールリ ング (耐湿リング) 75の一部を構成するものである。シールリング 75は、スクライブ領 域 8において半導体基板 10を切断した後に、水分等が外部から浸入するのを遮断 するためのものである。開口部 46は、スクライブ領域 8の内側に、全体として枠状に 形成されている。 [0030] コンタクトホール 44内及び開口部 46内には、例えば膜厚 20nmの Ti膜(図示せず) が形成されている。 Ti膜が形成されたコンタクトホール 44内及び開口部 46内には、 例えば膜厚 50nmの TiN膜(図示せず)が形成されている。これら Ti膜及び TiN膜に よりバリアメタル膜 (図示せず)が構成されている。
[0031] ノ リアメタル膜が形成されたコンタクトホール 44内には、タングステンより成る導体プ ラグ 48が埋め込まれている。また、ノ リアメタル膜が形成された開口部 46内には、タ ングステンより成る金属層 50が埋め込まれている。
[0032] 層間絶縁膜 42、絶縁性バリア膜 38、 40には、上部電極 34に達するコンタクトホー ル 52aが形成されている。また、層間絶縁膜 42、絶縁性バリア膜 38、 40には、下部 電極 30に達するコンタクトホール 52bが形成されている。
[0033] コンタクトホール 52a内及び層間絶縁膜 42上には、導体プラグ 54a及び配線 (第 1 金属配線層) 56aがー体に形成されている。また、コンタクトホール 52b内及び層間 絶縁膜 42上には、導体プラグ 54b及び配線 (第 1金属配線層) 56bがー体に形成さ れている。また、層間絶縁膜 42上には、複数の配線 (第 1金属配線層) 56c〜56eが 形成されている。配線 56c、 56dは、例えば導体プラグ 48に接続されている。また、 金属層 50上には、配線 56a〜56eと同一の膜より成る金属層 56fが形成されている。 金属層 56fは、シールリング 75の一部を構成するものである。配線 56a〜56f及び導 体プラグ 54a、 54bは、例えば膜厚 150nmの TiN膜と、膜厚 550nmの Al— Cu合金 膜と、膜厚 5nmの Ti膜と、膜厚 150nmの TiN膜とを順次積層して成る積層膜により 構成されている。
[0034] 配線 56a〜56f及び導体プラグ 54a、 54b等が形成された層間絶縁膜 42上には、 配線 56a〜56fを覆うように絶縁性バリア膜 58が形成されて 、る。力かる絶縁性バリ ァ膜 58は、上述した絶縁性バリア膜 38、 40と同様に、水素及び水分の拡散を防止 するためのものである。絶縁性バリア膜 58としては、例えば膜厚 20nmの酸ィ匕アルミ 二ゥムが用いられている。
[0035] 絶縁性バリア膜 58上には、例えばシリコン酸ィ匕膜より成る層間絶縁膜 60が形成さ れている。
[0036] 層間絶縁膜 60及び絶縁性バリア膜 58には、配線 56a〜56dにそれぞれ達するコ ンタクトホール 62aが形成されている。また、層間絶縁膜 60及び絶縁性バリア膜 58に は、配線 56eに達するコンタクトホール 62bが形成されている。また、層間絶縁膜 60 及び絶縁性バリア膜 58には、金属層 56fに達する開口部 62cが形成されている。
[0037] コンタクトホール 62a、 62b内及び開口部 62c内には、例えば膜厚 50nmの TiN膜( 図示せず)が形成されて!ヽる。
[0038] TiN膜が形成されたコンタクトホール 62a、 62b内には、タングステンより成る導体プ ラグ 64a、 64bが埋め込まれている。また、 TiN膜が形成された開口部 62c内には、タ ングステンより成る金属層 64cが埋め込まれている。金属層 64cは、シールリング 75 の一部を構成するものである。
[0039] 導体プラグ 64a、 64b及び金属層 64cが埋め込まれた層間絶縁膜 60上には、配線
(第 2金属配線層) 66aが形成されて 、る。
[0040] また、層間絶縁膜 60上には、配線 66aと同一導電膜より成る電極 66bが形成され ている。電極 66bは、後述する電極パッド 74bと同様の平面形状に形成されている。
[0041] また、金属層 64c上には、配線 66a、電極 66bと同一導電膜より成る金属層 66cが 形成されている。金属層 66cは、シールリング 75の一部を構成するものである。
[0042] 配線 66a、電極 66b及び金属層 66cは、例えば、膜厚 550nmの Al— Cu合金膜、 膜厚 5nmの Ti膜、膜厚 150nmの TiN膜を順次積層して成る積層膜により構成され ている。
[0043] 配線 66a、電極 66b及び金属層 66cが形成された層間絶縁膜 60上には、例えばシ リコン酸ィ匕膜より成る層間絶縁膜 68が形成されている。層間絶縁膜 68の表面は、平 坦になっている。
[0044] 層間絶縁膜 68には、配線 66aに達するコンタクトホール 70aが形成されている。ま た、層間絶縁膜 68には、電極 66bに達するコンタクトホール 70bが形成されている。 また、層間絶縁膜 68には、金属層 66cに達する開口部 70cが形成されている。金属 層 70cは、シールリング 75の一部を構成するものである。
[0045] コンタクトホール 70a、 70b内及び開口部 70c内には、例えば、膜厚 50nmの TiN 膜より成るバリアメタル膜が形成されている。
[0046] ノ リアメタル膜が形成されたコンタクトホール 70a、 70b内には、タングステンより成 る導体プラグ 72a、 72bが埋め込まれている。また、バリアメタル膜が形成された開口 部 70c内には、タングステンより成る金属層 72cが形成されている。
[0047] 導体プラグ 72a、 72b及び金属層 72cが埋め込まれた層間絶縁膜 68上には、配線
(第 3金属配線層) 74a及び電極パッド 74bが形成されている。また、金属層 72c上に は、配線 74a及び電極パッド 74bと同一導電膜より成る金属層 74cが形成されている 。金属層 74cは、シールリング 75の一部を構成するものである。
[0048] 配線 74a、電極パッド 74b及び金属層 74cは、 TiN膜 96と、 TiN膜 96上に形成さ れた Al—Cu合金膜 98と、 Al—Cu合金膜 98上に形成されたマグネシウム合金膜 10 0とにより構成されている。 TiN膜 96は、導体プラグ 72a、 72b及び金属層 72cの材 料として用いられて 、るタングステンが、 Al—Cu合金膜 98中に拡散するのを防止す るノリアメタルとして機能するものである。 TiN膜 96の膜厚は、例えば 50nm程度とす る。 Al—Cu合金膜 98の膜厚は、例えば 250nm程度とする。マグネシウム合金膜 10 0の膜厚は、例えば 300nm程度とする。
[0049] マグネシウム合金膜 100としては、アルミニウムを適度に含むマグネシウム合金膜が 用いられている。換言すれば、マグネシウム合金膜 100としては、アルミニウムとマグ ネシゥムとの合金膜が用いられている。なお、アルミニウムとマグネシウムとの合金膜 には、更に他の元素が更に含まれていてもよい。
[0050] マグネシウム合金膜 100は、 A1膜や Al—Cu合金膜等と比べて機械的強度が極め て高い膜である。このため、電極パッド 74bの材料としてマグネシウム合金膜 100を用 いれば、試験等の際にプローブ針 116をある程度の力で電極パッド 74bに接触させ た場合でも、電極パッド 74bに亀裂が生じてしまったり、電極パッド 74bが全体として 変形してしまうことはない。しかも、マグネシウム合金膜 100は、外部から力を加えた 際に適度に凹む性質を有している。このため、試験等においてプローブ針 116をある 程度の力でマグネシウム合金膜 100に接触させた際には、マグネシウム合金膜 100 のうちのプローブ針 116が接触した部分がある程度凹む。マグネシウム合金膜 100 のうちの一部が適度に凹むことにより、電極パッド 74bにおいて衝撃が吸収されるた め、電極パッド 74bの下に存在する層間絶縁膜 68等に強い衝撃が加わるのを防止 することができる。このため、本実施形態によれば、電極パッド 74bの下に存在する層 間絶縁膜 68等に亀裂が生じるのを防止することができる。従って、本実施形態によ れば、水素や水分が電極パッド 74b及び層間絶縁膜 68等を介してキャパシタ 36の 誘電体膜 32に達するのを防止することができ、誘電体膜 32を構成する強誘電体が 水素により還元されるのを防止することができる。このように、本実施形態によれば、 キャパシタ 36の誘電体膜 32が水素や水分により劣化するのを確実に防止することが でき、電気的特性が良好で、寿命の長いキャパシタ 36を有する半導体装置を提供す ることが可能となる。
[0051] マグネシウム合金膜 100としては、例えば、 AZ31合金を用いることができる。 AZ3 1合金は、アルミニウム (A1)の組成 (含有率)が約 3重量%程度であり、亜鉛 (Zn)の 組成が約 1重量%程度であり、 Mgがほぼ残りの組成であるマグネシウム合金である。 力かる AZ31合金としては、例えば、大阪富士工業株式会社製の AZ31B (製品名) や AZ31M (製品名)等を用いることができる。 AZ31B (製品名)は、 A1の組成が 2. 5 〜3. 5重量%であり、 Znの組成が 0. 6〜1. 4重量%であり、マンガン(Mn)の組成 が 0. 20-1. 0重量%であり、鉄(Fe)の組成が 0. 005重量%以下であり、シリコン( Si)の組成が 0. 10重量%以下であり、銅(Cu)の組成が 0. 05重量%以下であり、二 ッケル(Ni)の組成が 0. 005重量%以下であり、カルシウム(Ca)の組成が 0. 04重 量%以下であり、マグネシウム(Mg)がほぼ残りの組成であるマグネシウム合金であ る。また、 AZ31M (製品名)は、 A1の組成が 2. 5〜3. 5重量%であり、 Znの組成が 0 . 7〜1. 2重量%であり、 Mnの組成が 0. 004以下であり、 Feの組成が 0. 007重量 %以下であり、 Siの糸且成が 0. 02重量%以下であり、 Cuの糸且成が 0. 002重量%以 下であり、 Niの組成が 0. 005重量%以下であり、 Caの組成が 0. 025〜0. 06重量 %であり、 Mgがほぼ残りの組成であるマグネシウム合金である。
[0052] なお、マグネシウム合金膜 100は、 AZ31合金に限定されるものではない。
[0053] 例えば、マグネシウム合金膜 100として、 AZ61合金等を用いてもよい。 AZ61合金 は、 A1の組成(含有率)が約 6重量%であり、 Znの組成が約 1重量%であり、 Mgがほ ぼ残りの組成であるマグネシウム合金である。カゝかる AZ61合金としては、例えば、大 阪富士工業株式会社製の AZ61 (製品名)等を用いることができる。 AZ61 (製品名) は、 A1の組成が 5. 5〜7. 2重量%であり、 Znの組成が 0. 5〜1. 5重量%であり、 M nの組成が 0. 15〜0. 40重量%であり、 Feの組成が 0. 01重量%以下であり、 Siの 組成が 0. 10重量%以下であり、 Cuの組成が 0. 10重量%以下であり、 Niの組成が 0. 005重量%以下であり、 Mgがほぼ残りの組成であるマグネシウム合金である。
[0054] また、マグネシウム合金膜 100として、 AZ91合金等を用いてもよい。 AZ91合金は 、 A1の組成(含有率)が約 9重量%であり、 Znの組成が約 1重量%であり、 Mgがほぼ 残りの組成であるマグネシウム合金である。力かる AZ91合金としては、例えば、大阪 富士工業株式会社製の AZ91D (製品名)等を用いることができる。 AZ91D (製品名 )は、 A1の組成が 8. 3〜9. 7重量%であり、 Znの組成が 0. 35〜: L 0重量%であり、 Mnの組成が 0. 15重量%以下であり、 Feの組成が 0. 005重量%以下であり、 Siの 組成が 0. 10重量%以下であり、 Cuの組成が 0. 03重量%以下であり、 Niの組成が 0. 002重量%以下であり、 Mgがほぼ残りの組成であるマグネシウム合金である。
[0055] マグネシウム合金膜 100は、上述したようなマグネシウム合金に限定されるものでは な 、。他の様々なマグネシウム合金をマグネシウム合金膜 100の材料として適宜用 いることが可能である。
[0056] マグネシウム合金膜 100の材料としては、 A1の含有率 (組成)が 1〜20重量%のマ グネシゥム合金が好ましぐ更には、 A1の含有率 (組成)が 2〜10重量%のマグネシ ゥム合金がより好ましい。
[0057] マグネシウム合金膜 100における A1の含有率を 1〜20重量0 /0、より好ましくは 2〜1 0重量%とするのは以下のような理由によるものである。
[0058] 即ち、マグネシウムの導電率は 22. 6 X 106ΖπιΩであり、アルミニウムの導電率は 37. 7 Χ 106ΖπιΩである。マグネシウムの導電率は、アルミニウムの導電率と比較す るとかなり低い。このため、マグネシウム合金膜 100におけるアルミニウムの組成を小 さくするほどマグネシウム合金膜の導電率は低くなり、マグネシウム合金膜 100にお けるアルミニウムの組成を大きくするほど、マグネシウム合金膜 100の導電率は高くな る。マグネシウム合金膜 100におけるアルミニウムの組成があまりに小さい場合には、 導電率が低くなりすぎ、エレクト口マイグレーションが生じてしまう虞がある。また、合金 ではない単なるマグネシウムは、酸化されやすい物質である。このため、マグネシウム 合金膜 100における A1組成があまりに小さい場合には、マグネシウム合金膜 100が 容易に酸化されてしまい、所望の導電性が得られない虞がある。一方、マグネシウム 合金膜 100におけるアルミニウムの組成があまりに大きい場合、即ち、マグネシウム 合金膜 100におけるマグネシウムの組成が十分に大きくない場合には、機械的強度 の極めて高いマグネシウム合金膜 100が得られなくなる。このような理由により、マグ ネシゥム合金膜 100としては、アルミニウムの含有率 (組成)が 1〜20重量0 /0のマグネ シゥム合金、より好ましくは、 A1の含有率 (組成)が 2〜10重量%のマグネシウム合金 を用いることが好ましい。
[0059] 金属層 50、金属層 56f、金属層 64c、金属層 66c、金属層 72c及び金属層 74cに より、シールリング 75が構成されている。シールリング 75は、上述したようにスクライブ 領域 8において半導体ウェハ 10を切断した後に、水分等が外部から浸入するのを遮 断するためのものである。
[0060] 配線 74a、電極パッド 74b及び金属層 74cが形成された層間絶縁膜 68上には、例 えば、膜厚 lOOnmのシリコン酸ィ匕膜より成る保護膜 76が形成されている。
[0061] 保護膜 76上には、例えば膜厚 350nmのシリコン窒化膜より成る保護膜 78が形成 されている。シリコン窒化膜 78は、後述する保護膜 80から放出される水分等を遮断 するためのものである。
[0062] 保護膜 78上には、例えばポリイミドより成る保護膜 80が形成されている。
[0063] 保護膜 80、保護膜 78及び保護膜 76には、電極パッド 74bに達する開口部 82が形 成されている。
[0064] 開口部 82内には、例えば膜厚 100〜200nm程度の Ti膜と膜厚 250nm以上の Pd 膜とを順次積層して成る導電性バリア膜 84aが形成されている。ここでは、 Ti膜の膜 厚を例えば 150nmとする。導電性バリア膜 84aは、電極パッド 74bより大きく形成さ れている。即ち、導電性バリア膜 84aの平面形状は電極パッド 74bの平面形状より大 きく設定されており、導電性バリア膜 84aの外周は電極パッド 74bの外周より大きくな つている。
[0065] また、キャパシタ 36が形成されて!、る領域の上方、即ち、 FeRAMセル領域の上方 には、導電性バリア膜 84bがベタ状に形成されて 、る。
[0066] 導電性バリア膜 84a、 84bに用いられている Pd膜は、水素を吸収する性質を有して いる。このため、導電性バリア膜 84a、 84bは、水素や水分の拡散を防止する機能を 有している。本実施形態では、電極パッド 74b上に導電性バリア膜 84aが形成されて いるため、電極パッド部 6から半導体装置の内部に水素や水分が浸入するのを、より 確実に防止することができる。導電性バリア膜 84aが電極パッド 74bより大きく形成さ れて 、るため、電極パッド部 6から半導体装置の内部に水素や水分が浸入するのを 、より確実に防止することができる。また、キャパシタ 36が形成されている領域である FeRAM領域 4の上方に導電性バリア膜 84bが形成されているため、キャパシタ 36に 水素や水分が達するのをより確実に防止することができる
こうして本実施形態による半導体装置が構成されている。
[0067] 本実施形態による半導体装置は、電極パッド 74aがマグネシウム合金膜 100を有し ていることに主な特徴がある。
[0068] 上述したように、電極パッドの材料として単に A1や Al—Cu合金等を用いた場合に は、電極パッドにプローブ針を接触させて半導体装置の試験等を行う際に、電極パッ ドの破損や変形が生じてしまう場合があった。力かる場合には、電極パッドの下に存 在する層間絶縁膜にも亀裂が生じてしまう場合があった。このような場合には、電極 パッド部から水素や水分が半導体装置の内部に浸入し、キャパシタの誘電体膜にま で達してしまう場合があった。そうすると、誘電体膜として用いられている強誘電体が 水素により還元され、キャパシタの電気的特性が劣化してしまうこととなる。
[0069] これに対し、本実施形態では、電極パッド 74bの材料としてマグネシウム合金膜が 用いられている。マグネシウム合金は、上述したように、機械的強度が A1や Al—Cu 合金等と比べて極めて高い材料である。このため、電極パッド 74bの材料としてマグ ネシゥム合金を用いれば、試験等の際にプローブ針 116をある程度強 、力で電極パ ッド 74bに接触させた場合でも、電極パッド 74bに亀裂が生じてしまったり、電極パッ ド 74bが全体として変形してしまうことはない。し力も、マグネシウム合金は、上述した ように、外部力も力を加えた際に適度に凹む性質を有している。このため、試験等に ぉ 、てプローブ針 116をある程度強 、力で電極パッド 74bに接触させた際には、電 極パッド 74bのうちのプローブ針 116が接触した部分がある程度凹む。電極パッド 74 bのうちの一部が適度に凹むことにより、電極パッド 74bにおいて衝撃が吸収されるた め、電極パッド 74bの下に存在する層間絶縁膜 68等に強い衝撃が加わるのを防止 することができる。このため、本実施形態によれば、電極パッド 84bの下に存在する層 間絶縁膜 68等に亀裂が生じるのを防止することができる。従って、本実施形態によ れば、水素や水分が電極パッド 74b及び層間絶縁膜 68等を介してキャパシタ 36の 誘電体膜 32に達するのを防止することができ、誘電体膜 32を構成する金属酸化物 が水素により還元されるのを防止することができる。従って、本実施形態によれば、電 気的特性が良好で、寿命の長いキャパシタ 36を有する半導体装置を提供することが 可能となる。
[0070] (半導体装置の製造方法)
次に、本実施形態による半導体装置の製造方法を図 2乃至図 7を用いて説明する 。図 2乃至図 7は、本実施形態による半導体装置の製造方法を示す工程断面図であ る。
[0071] まず、図 2 (a)に示すように、例えばシリコンより成る半導体基板 10に、 LOCOS (L OCal Oxidation of Silicon)法により、素子領域を画定する素子分離領域 12を形成す る。
[0072] 次に、イオン注入法により、ドーパント不純物を導入することにより、ゥエル 14を形成 する。
[0073] 次に、例えば熱酸化法により、素子領域上に膜厚 6〜7nmのシリコン酸ィ匕膜より成 るゲート絶縁膜 16を形成する。
[0074] 次に、例えば CVD法により、膜厚 120nmのポリシリコン膜 18を形成する。ポリシリコ ン膜 18は、ゲート電極等となるものである。
[0075] 次に、フォトリソグラフィ技術を用い、ポリシリコン膜 18をパターユングする。こうして、 ポリシリコン膜より成るゲート電極 18が形成される。ゲート長は、例えば 0. 36 /z mと する。
[0076] 次に、ゲート電極 18をマスクとし、イオン注入法により、ゲート電極 18の両側の半導 体基板 10内にドーパント不純物を導入する。これにより、エクステンションソース Zド レインの浅 ヽ領域を構成するエクステンション領域(図示せず)が形成される。
[0077] 次に、全面に、例えば CVD法により、膜厚 150nmのシリコン酸ィ匕膜 20を形成する [0078] 次に、シリコン酸ィ匕膜 20を異方性エッチングする。こうして、ゲート電極 18の側壁部 分に、シリコン酸ィ匕膜より成るサイドウォール絶縁膜 20が形成される。
[0079] 次に、サイドウォール絶縁膜 20が形成されたゲート電極 18をマスクとし、イオン注 入法により、ゲート電極 18の両側の半導体基板 10内にドーパント不純物を導入する 。これにより、エクステンションソース Zドレインの深い領域を構成する不純物拡散層( 図示せず)が形成される。エクステンション領域と深い不純物拡散層とによりソース Z ドレイン拡散層 22が構成される。
[0080] こうして、ゲート電極 18とソース Zドレイン拡散層 22とを有するトランジスタ 24
が形成される。
[0081] 次に、全面に、例えばプラズマ CVD法により、例えば膜厚 200nmのシリコン窒化 酸化膜 (SiON膜)(図示せず)を形成する。
[0082] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 600nmのシリコン酸化 膜 (図示せず)を形成する。
[0083] 次に、例えば CMP法により、シリコン酸ィ匕膜の表層部を 200nm程度研磨すること により、シリコン酸ィ匕膜の表面を平坦ィ匕する。
[0084] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 lOOnmのシリコン酸化 膜 (図示せず)を形成する。こうして、シリコン窒化酸ィ匕膜、シリコン酸ィ匕膜及びシリコ ン酸ィ匕膜より成る層間絶縁膜 26が形成される。
[0085] 次に、脱水処理を行うことにより、層間絶縁膜 26中から水分を除去する。脱水処理 の条件は、例えば以下の通りとする。脱水処理の際の温度は、例えば 650°Cとする。 脱水処理を行う際の雰囲気は、窒素雰囲気とする。脱水処理の時間は、例えば 30分 とする。
[0086] 次に、図 2 (b)に示すように、例えば PVD (Physical Vapor Deposition,物理的気相 成長)法、より具体的にはスパッタリング法により、例えば膜厚 20nmの酸ィ匕アルミ- ゥム膜より成る絶縁性バリア膜 28を形成する。絶縁性バリア膜 28は、層間絶縁膜 26 中からキャパシタ 36に水素や水分が達するのを防止するためのものである。
[0087] 次に、例えば RTA (Rapid Thermal Annealing)法〖こより、酸素雰囲気にて、例えば 6 50°C、 60秒の熱処理を行う。この熱処理は、絶縁性バリア膜 28の膜質を向上させる ためのものである。この熱処理を行うことにより、後工程において絶縁性バリア膜 28 上に導電膜 30を形成する際に、配向性の良好な導電膜 30を形成することが可能と なる。
[0088] 次に、全面に、例えば PVD法により、膜厚 155nmの Pt膜より成る導電膜 30を形成 する。導電膜 30は、キャパシタ 36の下部電極となるものである。
[0089] 次に、全面に、例えば PVD法により、誘電体膜 32を形成する。かかる誘電体膜 32 は、キャパシタの誘電体膜となるものである。誘電体膜 32としては、例えば強誘電体 膜を形成する。より具体的には、誘電体膜 32として、例えば膜厚 150〜200nm程度 の PZT膜を形成する。
[0090] 次に、例えば RTA法により、酸素雰囲気中にて、例えば 585°C、 90秒の熱処理を 行う。熱処理の際にチャンバ内に導入する酸素ガスの流量は、例えば 0. 025リットル Z分とする。力かる熱処理は、誘電体膜 32の膜質を向上させるためのものである。
[0091] 次に、例えば PVD法により、例えば膜厚 50nmの IrO膜(図示せず)を形成する。
2
[0092] 次に、例えば RTA法により、酸素雰囲気中にて、例えば 725°C、 20秒の熱処理を 行う。この熱処理は、上部電極 36の表面に異常が生ずるのを防止するためのもので ある。熱処理の際にチャンバ内に導入する酸素ガスの流量は、例えば 0. 025リットル Z分とする。
[0093] 次に、例えば PVD法により、膜厚 200nmの IrO膜(図示せず)を形成する。こうし
2
て、 IrO膜を 2層積層して成る積層膜 34が形成される。かかる積層膜 34は、キャパ
2
シタ 36の上部電極となるものである。
[0094] 次に、全面に、スピンコート法により、フォトレジスト膜(図示せず)を形成する。
[0095] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜をキャパシタ 36の上部電極 34 の平面形状にパターニングする。
[0096] 次に、フォトレジスト膜をマスクとして、積層膜 34をエッチングする。こうして、積層膜 より成る上部電極 34が形成される。この後、フォトレジスト膜を剥離する。
[0097] 次に、酸素雰囲気中にて、例えば 650°C、 60分の熱処理を行う。この熱処理は、誘 電体膜に酸素を供給し、誘電体膜 32の膜質を回復させるためのものである。熱処理 の際にチャンバ内に導入する酸素ガスの流量は、例えば 20リットル Z分とする。熱処 理を行う際には、例えば縦型電気炉ァニール装置を用いる。
[0098] 次に、全面に、スピンコート法により、フォトレジスト膜を形成する。
[0099] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜をキャパシタの誘電体膜 32の 平面形状にパターニングする。
[0100] 次に、フォトレジスト膜をマスクとして、誘電体膜 32をエッチングする。この後、フォト レジスト膜を剥離する。
[0101] 次に、酸素雰囲気中にて、例えば 350°C、 60分の熱処理を行う。この熱処理は、誘 電体膜 32に酸素を供給し、誘電体膜 32の膜質を回復させるためのものである。熱処 理の際にチャンバ内に導入する酸素ガスの流量は、例えば 20リットル Z分とする。熱 処理を行う際には、例えば縦型電気炉ァニール装置を用いる。
[0102] 次に、全面に、例えば PVD法により、膜厚 50nmの酸ィ匕アルミニウム膜より成る絶 縁性バリア膜 (図示せず)を形成する。絶縁性バリア膜 38は、水素や水分の拡散を防 止するためのものである。
[0103] 次に、酸素雰囲気中にて、例えば 550°C、 60分の熱処理を行う。この熱処理は、絶 縁性バリア膜の膜質を向上させるとともに、誘電体膜 32に酸素を供給し、誘電体膜 3 2の膜質を回復させるためのものである。熱処理の際にチャンバ内に導入する酸素ガ スの流量は、例えば 20リットル Z分とする。熱処理を行う際には、例えば縦型電気炉 ァニール装置を用いる。
[0104] 次に、全面に、スピンコート法により、フォトレジスト膜を形成する。
[0105] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜をキャパシタの下部電極 30の 平面形状にパターニングする。
[0106] 次に、フォトレジスト膜をマスクとして、絶縁性バリア膜 38及び導電膜 30をエツチン グする。こうして、導電膜より成る下部電極 30が形成される。また、絶縁性バリア膜 38 力 上部電極 34及び誘電体膜 32を覆うように残存する。この後、フォトレジスト膜を 剥離する。
[0107] 次に、酸素雰囲気中にて、例えば 650°C、 60分の熱処理を行う。この熱処理は、誘 電体膜に酸素を供給し、誘電体膜の膜質を回復させるためのものである。熱処理の 際にチャンバ内に導入する酸素ガスの流量は、例えば 20リットル Z分とする。熱処理 を行う際には、例えば縦型電気炉ァニール装置を用いる。
[0108] 次に、全面に、例えば PVD法により、膜厚 20nmの酸ィ匕アルミニウム膜より成る絶 縁性バリア膜 40を形成する。絶縁性バリア膜 40は、水素や水分の拡散を防止するた めのものである。
[0109] 次に、酸素雰囲気中にて、例えば 550°C、 60分の熱処理を行う。この熱処理は、絶 縁性バリア膜 40の膜質を向上させるとともに、誘電体膜 32に酸素を供給し、誘電体 膜 32の膜質を回復させるためのものである。熱処理の際にチャンバ内に導入する酸 素ガスの流量は、例えば 20リットル Z分とする。熱処理を行う際には、例えば縦型電 気炉ァニール装置を用いる。
[0110] 次に、全面に、プラズマ TEOSCVD法により、例えば膜厚 1500nmのシリコン酸化 膜より成る層間絶縁膜 42を形成する。
[0111] 次に、例えば CMP法により、層間絶縁膜 42の表面を平坦ィ匕する。
[0112] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、層間絶縁膜 42の内部に存在する水分を除去すると ともに、層間絶縁膜 42の表面を窒化するためのものである。プラズマァニールは、例 えば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C 、 2分とする。
[0113] 次に、全面に、スピンコート法により、フォトレジスト膜を形成する。
[0114] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜に開口部を形成する。かかる開 口部は、層間絶縁膜にコンタクトホールを形成するためのものである。
[0115] 次に、フォトレジスト膜をマスクとして層間絶縁膜 42、絶縁性バリア膜 40、絶縁性バ リア膜 28及び層間絶縁膜 26をエッチングすることにより、ソース/ドレイン拡散層 22 に達するコンタクトホール 44と、半導体基板 10に達する開口部 46とを形成する(図 3
(a)参照)。
[0116] 次に、全面に、例えば PVD法により、膜厚 20nmの Ti膜(図示せず)と膜厚 50nm の TiN膜 (図示せず)とを順次成膜する。こうして、 Ti膜と TiN膜とから成るバリアメタ ル膜(図示せず)がコンタクトホール 44内及び開口部 46内に形成される。 [0117] 次に、全面に、例えば CVD法により、膜厚 500nmのタングステン膜を形成する。
[0118] 次に、例えば CMP法により、層間絶縁膜 42の表面が露出するまで、タングステン 膜及びバリアメタル膜を研磨する。こうして、コンタクトホール 44内に、タングステンよ り成る導体プラグ 48が埋め込まれる。また、開口部 46内に、タングステンより成る金 属層 50が埋め込まれる。金属層 50は、シールリングの一部となるものである。
[0119] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、層間絶縁膜 42の内部に存在する水分を除去すると ともに、層間絶縁膜 42の表面を窒化するためのものである。プラズマァニールは、例 えば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C 、 2分とする。
[0120] 次に、全面に、例えばプラズマ CVD法により、例えば膜厚 lOOnmのシリコン窒化 膜 86を形成する。シリコン窒化膜 86は、導体プラグ 48の表面にダメージが生じるの を防止するためのものである。
[0121] 次に、図 3 (b)に示すように、フォトリソグラフィ技術を用い、上部電極 34に達するコ ンタクトホール 52aと下部電極 30に達するコンタクトホール 52bとを、層間絶縁膜 42 及びシリコン窒化膜 86に形成する。
[0122] 次に、酸素雰囲気中にて、例えば 500°C、 60分の熱処理を行う。この熱処理は、キ ャパシタ 36の誘電体膜 32に酸素を供給し、誘電体膜 32の膜質を回復させるための ものである。熱処理の際にチャンバ内に導入する酸素ガスの流量は、例えば 20リット ル Z分とする。熱処理を行う際には、例えば縦型電気炉ァニール装置を用いる。
[0123] 次に、図 4 (a)に示すように、例えば全面エッチバックにより、層間絶縁膜 42上に存 在するシリコン窒化酸化膜 86を除去する。
[0124] 次に、全面に、例えば PVD法により、膜厚 150nmの TiN膜、膜厚 550nmの A1— Cu合金膜、膜厚 5nmの Ti膜、及び膜厚 150nmの TiN膜を順次成膜する。こうして、 TiN膜、 Al— Cu合金膜、 Ti膜及び TiN膜より成る積層膜が形成される。
[0125] 次に、フォトリソグラフィ技術を用い、積層膜をパターユングする。こうして、コンタクト ホール 52a内及び層間絶縁膜 42上に、積層膜より成る導体プラグ 54a及び配線 56a がー体に形成される。また、コンタクトホール 52b内及び層間絶縁膜 42上に、積層膜 より成る導体プラグ 54b及び配線 56bがー体に形成される。また、層間絶縁膜 42上 に、積層膜より成る配線 56c〜56eが形成される。また、金属層 50上に、積層膜より 成る金属層 56fが形成されている。金属層 56fは、シールリングの一部となるものであ る。
[0126] 次に、窒素雰囲気中にて、例えば 350°C、 30分の熱処理を行う。この熱処理を行う ことにより、後工程において絶縁性バリア膜 58を形成する際に、絶縁性バリア膜 58の 下地に対する密着性を向上させることが可能となる。熱処理の際にチャンバ内に導 入する窒素ガスの流量は、例えば 20リットル Z分とする。熱処理を行う際には、例え ば縦型電気炉ァニール装置を用いる。
[0127] 次に、図 5 (a)に示すように、全面に、例えば PVD法により、例えば膜厚 20nmの酸 化アルミニウム膜より成る絶縁性バリア膜 58を形成する。力かる絶縁性バリア膜 58は 、キャパシタ 36の誘電体膜 32に水素や水分が達するのを防止するためのものである
[0128] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 2600nmのシリコン酸ィ匕 膜 (図示せず)を形成する。
[0129] 次に、例えば CMP法により、シリコン酸化膜の表面を平坦化する。
[0130] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、シリコン酸化膜の内部に存在する水分を除去するとと もに、シリコン酸ィ匕膜の表面を窒化するためのものである。プラズマァニールは、例え ば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C、 4分とする。
[0131] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 lOOnmのシリコン酸化 膜 (図示せず)を形成する。
[0132] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、シリコン酸化膜の内部に存在する水分を除去するとと もに、シリコン酸ィ匕膜の表面を窒化するためのものである。プラズマァニールは、例え ば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C、 2分とする。 [0133] こうして、シリコン酸ィ匕膜及びシリコン酸ィ匕膜より成る層間絶縁膜 60が形成される。 層間絶縁膜 60の表面は平坦になっている。
[0134] 次に、フォトリソグラフィ技術を用い、配線 56a〜56dに達するコンタクトホール 62aと
、電極 56eに達するコンタクトホール 62bと、金属層 56fに達する開口部 62cとを形成 する。
[0135] 次に、全面に、例えば PVD法により、膜厚 50nmの TiN膜より成るバリアメタル膜を 形成する(図示せず)。
[0136] 次に、全面に、例えば CVD法により、膜厚 650nmのタングステン膜を形成する。
[0137] 次に、層間絶縁膜 60の表面が露出するまで、タングステン膜及びバリアメタル膜を エッチバックする。なお、こうして、コンタクトホール 62a、 62b内〖こ、タングステンより成 る導体プラグ 64a、 64bが埋め込まれる。また、開口部 62c内に、タングステンより成る 金属層 64cが埋め込まれる。
[0138] なお、 CMP法により、層間絶縁膜 60の表面が露出するまでタングステン膜及びバ リアメタル膜を研磨することにより、導体プラグ 64a、 64及び金属層 64cを形成するよ うにしてもよい。
[0139] 次に、全面に、例えば PVD法により、膜厚 550nmの Al— Cu合金膜、膜厚 5nmの
Ti膜、及び膜厚 150nmの TiN膜を順次成膜する。こうして、 Al— Cu合金膜、 Ti膜 及び TiN膜より成る積層膜が形成される。
[0140] 次に、フォトリソグラフィ技術を用い、積層膜をパターユングする。こうして、積層膜よ り成る配線 66a、電極 66b及び金属層 66cが形成される。
[0141] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 2200nmのシリコン酸ィ匕 膜 (図示せず)を形成する。
[0142] 次に、例えば CMP法により、シリコン酸化膜の表面を平坦化する。
[0143] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、シリコン酸化膜の内部に存在する水分を除去するとと もに、シリコン酸ィ匕膜の表面を窒化するためのものである。プラズマァニールは、例え ば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C、 4分とする。 [0144] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 lOOnmのシリコン酸化 膜 (図示せず)を形成する。
[0145] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、シリコン酸化膜の内部に存在する水分を除去するとと もに、シリコン酸ィ匕膜の表面を窒化するためのものである。プラズマァニールは、例え ば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C、 2分とする。こうして、シリコン酸ィ匕膜及びシリコン酸ィ匕膜より成る層間絶縁膜 68が形 成される(図 5 (b)参照)。
[0146] 次に、フォトリソグラフィ技術を用い、配線 66aに達するコンタクトホール 70a、電極 6 6bに達するコンタクトホール 70b、及び、金属層 66cに達する開口部 70cを、層間絶 縁膜 68に形成する。
[0147] 次に、全面に、例えば PVD法により、膜厚 50nmの TiN膜より成るバリアメタル膜( 図示せず)を形成する。
[0148] 次に、全面に、例えば CVD法により、膜厚 650nmのタングステン膜を形成する。
[0149] 次に、層間絶縁膜の表面が露出するまで、タングステン膜及びバリアメタル膜をエツ チバックする。こうして、コンタクトホール 70a、 70b内に、タングステンより成る導体プ ラグ 72a、 72bが埋め込まれる。また、開口部 70c内に、タングステンより成る金属層 7
2cが埋め込まれる。
[0150] なお、 CMP法により、層間絶縁膜 86の表面が露出するまでタングステン膜及びバ リアメタル膜を研磨するようことにより、導体プラグ 72a、 72b及び金属層 72cを形成す るようにしてちょい。
[0151] 次に、全面に、例えば PVD法により、例えば膜厚 50nmの TiN膜 96を形成する。
力かる TiN膜 96は、導体プラグ 72a、 72b及び金属層 72cに用いられているタンダス テンが Al—Cu合金膜 98中に拡散するのを防止するためのものである。
[0152] 次に、全面に、例えば PVD法により、例えば膜厚 250nmの Al—Cu合金膜 98を形 成する。
[0153] 次に、全面に、例えば PVD法により、例えば膜厚 300nmのマグネシウム合金膜 10 0を形成する。上述したように、マグネシウム合金膜 100における A1の含有率 (組成) は 1〜20重量%であることが好ましぐ更には、 A1の含有率 (組成)が 2〜10重量% であることがより好ましい。
[0154] こうして、 TiN膜 96と Al—Cu合金膜 98とマグネシウム合金膜 100とから成る積層膜 が構成される。かかる積層膜は、配線 74a、電極パッド 74b及び金属層 74cとなるも のである。
[0155] 次に、全面に、スピンコート法により、フォトレジスト膜(図示せず)を形成する。
[0156] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜を配線 74a、電極パッド 74b及 び金属層 74cの平面形状にパターユングする。
[0157] 次に、フォトレジスト膜をマスクとし、例えばアルゴンイオンを用いたスパッタエツチン グ法により、積層膜をエッチングする。積層膜をエッチングする際の条件は、例えば 以下の通りとする。印可する高周波電力(ソースパワー)は、例えば 1000〜2000W 程度とする。ここでは、ソースパワーを例えば 1400Wとする。バイアス電力は、例えば 500〜1000W程度とする。ここでは、バイアス電力を例えば 800Wとする。また、チヤ ンバ内に導入する Ar (アルゴン)ガスの流量は、例えば 20〜40sccmとする。ここで は、 Arガスの流量を 30sccmとする。また、チャンバ内に導入する C1ガスの流量は、
2
例えば 10〜30sccmとする。ここでは、 C1ガスの流量を 20sccmとする。なお、 C1ガ
2 2 スの代わりにフッ素化合物より成るガスを用いてもよい。また、チャンバ内の圧力は、 例えば 0. 5〜1. 5Pa程度とする。ここでは、チャンバ内の圧力を 0. 7Paとする。この ような条件で積層膜をエッチングすると、積層膜のエッチングレートは 200〜500nm Z分程度となる。
[0158] こうして、積層膜より成る配線 74a、電極パッド 74b及び金属層 74cが形成される。
金属層 50、金属層 56f、金属層 64c、金属層 66c、金属層 72c及び金属層 74cによ り、シールリング 75が構成される。この後、フォトレジスト膜を剥離する。
[0159] 次に、図 6に示すように、全面に、例えばプラズマ TEOSCVD法により、例えば膜 厚 lOOnmのシリコン酸ィ匕膜より成る保護膜 76を形成する。
[0160] 次に、全面に、例えばプラズマ TEOSCVD法により、例えば膜厚 350nmのシリコ ン窒化膜より成る保護膜 78を形成する。
[0161] 次に、全面に、スピンコート法により、フォトレジスト膜(図示せず)を形成する。 [0162] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜に開口部(図示せず)を形成す る。かかる開口部は、保護膜 76、 78にコンタクトホール 82を形成するためのものであ る。
[0163] 次に、フォトレジスト膜をマスクとして保護膜 76、 78をエッチングすることにより、電 極パッド 74bに達する開口部 82を形成する。
[0164] 次に、全面に、スピンコート法により、例えば感光性のポリイミドより成る保護膜 80を 形成する。保護膜 80の膜厚は、例えば 3 m程度とする。
[0165] 次に、フォトリソグラフィ技術を用い、保護膜 80に電極パッド 74bに達する開口部 82 を形成する。
[0166] 次に、窒素雰囲気中にて、例えば 310°C、 40分の熱処理を行う。この熱処理は、ポ リイミドより成る保護膜 80を硬化させるためのものである。熱処理の際にチャンバ内に 導入する窒素ガスの流量は、例えば 100リットル Z分とする。熱処理を行う際には、 例えば縦型電気炉ァニール装置を用いる
次に、半導体試験装置のプローブ針 116を電極パッド 74bに接触させ、本実施形 態による半導体装置に対して所定の試験等を行う。
[0167] 次に、全面に、例えばスパッタリング法により、膜厚 100〜200nm程度の Ti膜を形 成する。ここでは、 Ti膜の膜厚を例えば 150nmとする。
[0168] 次に、全面に、例えばスパッタリング法により、膜厚 250nmのパラジウム (Pd)膜を 形成する。こうして、 Ti膜と Pd膜とを順次積層して成る導電性バリア膜が形成される。 Pd膜は、水素を吸収する性質を有している。このため、導電性バリア膜は、水素等浸 入を防止するバリア膜として機能する。なお、導電性を有するバリア膜を形成するの は、電極パッド 74bと外部との間の導通を確保するためである。
[0169] 次に、フォトリソグラフィ技術を用い、導電性バリア膜をパターユングする。こうして、 電極パッド 74bに達する開口部 82内に、導電性バリア膜 84aが形成される。また、キ ャパシタ部 36が形成されている領域上、即ち、 FeRAMセル領域 4上に、導電性バリ ァ膜 84bが形成される(図 7参照)。
[0170] この後、半導体ウェハ 10をスクライブ領域 8において切断する。図 7における二点差 線は、半導体ウェハ 10を切断する箇所を示している。 [0171] こうして本実施形態による半導体装置が製造される。
[0172] [第 2実施形態]
本発明の第 2実施形態による半導体装置を図 8を用いて説明する。図 8は、本実施 形態による半導体装置を示す断面図である。図 1乃至図 7に示す第 1実施形態によ る半導体装置及びその製造方法と同一の構成要素には、同一の符号を付して説明 を省略または簡潔にする。
[0173] 本実施形態による半導体装置は、電極パッド 74eが単層のマグネシウム合金膜によ り構成されていること、即ち、電極パッド 74eがマグネシウム合金膜のみにより構成さ れて 、ることに主な特徴がある。
[0174] 図 8に示すように、導体プラグ 72aが埋め込まれた層間絶縁膜 68上には、例えば膜 厚 350〜600nm程度のマグネシウム合金膜より成る配線 74dが形成されて 、る。こ こでは、配線 74dを構成するマグネシウム合金膜の膜厚を例えば 500nmとする。
[0175] また、導体プラグ 72bが埋め込まれた層間絶縁膜 68上には、膜厚 350〜600nm 程度のマグネシウム合金膜より成る電極パッド 74eが形成されている。ここでは、電極 ノッド 74eを構成するマグネシウム合金膜の膜厚を例えば 500nmとする。
[0176] また、金属層 72cが埋め込まれた層間絶縁膜 68上には、膜厚 350〜600nm程度 のマグネシウム合金膜より成る金属層 74fが形成されている。ここでは、金属層 74fを 構成するマグネシウム合金膜の膜厚を例えば 500nmとする。金属層 50、金属層 56f 、金属層 64c、金属層 66c、金属層 72c及び金属層 74fにより、シールリング 75が構 成されている。
[0177] 本実施形態によれば、単層のマグネシウム合金膜により電極パッド 74e等が形成さ れているため、積層膜により電極パッド 74b等を形成する場合と比較して、製造工程 の簡略ィ匕を実現することができ、抵抗コスト化に寄与することができる。
[0178] [第 3実施形態]
本発明の第 3実施形態による半導体装置及びその製造方法を図 9を用いて説明す る。図 9は、本実施形態による半導体装置を示す断面図である。図 1乃至図 8に示す 第 1又は第 2実施形態による半導体装置及びその製造方法と同一の構成要素には、 同一の符号を付して説明を省略または簡潔にする。 [0179] (半導体装置)
まず、本実施形態による半導体装置及びその製造方法を図 9を用いて説明する。
[0180] 本実施形態による半導体装置は、配線 (第 3金属配線層) 88aより上方の層に電極 ノッド 74bが形成されていることに主な特徴がある。
[0181] 図 9に示すように、導体プラグ 72a、 72b及び金属層 72cが埋め込まれた層間絶縁 膜 68上には、配線 (第 3金属配線層) 88a、電極 88b及び金属層 88cが形成されて いる。配線 88aは、図 1に示す第 1実施形態による配線 74aと同様に、導体プラグ 72 aに接続されている。また、電極 88bは、電極パッド 74aと同様の平面形状に形成され ている。また、金属層 88cは、シールリング 75の一部を構成するものである。配線 88a 、電極 88b及び金属層 88cの材料としては、例えば Al—Cu合金が用いられている。
[0182] 配線 88a、電極 88b及び金属層 88cが形成された層間絶縁膜 68上には、例えばシ リコン酸ィ匕膜より成る層間絶縁膜 90が形成されている。
[0183] 層間絶縁膜 90には、電極 88bに達するコンタクトホール 92aが形成されている。ま た、層間絶縁膜 90には、金属層 88cに達する開口部 92bが形成されている。
[0184] コンタクトホール 92a内には、例えばタングステンより成る導体プラグ 94aが埋め込 まれている。また、コンタクトホール 92b内には、例えばタングステンより成る金属層 9 4bが埋め込まれている。金属層 94bは、シールリング 75の一部を構成するものであ る。
[0185] 導体プラグ 94a及び金属層 94bが埋め込まれた層間絶縁膜 90上には、電極パッド 74bと金属層 74cとが形成されている。電極パッド 74bと金属層 74cの材料としては、 第 1実施形態による半導体装置と同様に、 TiN膜 96、 Al—Cu合金膜 98及びマグネ シゥム合金膜 100より成る積層膜が用いられて 、る。
[0186] なお、第 2実施形態による半導体装置と同様に、電極パッド 74b及び金属層 74cを マグネシウム合金膜のみにより構成してもよい。
[0187] 電極パッド 74b及び金属層 74cが形成された層間絶縁膜 90上には、例えばシリコ ン酸ィ匕膜より成る保護膜 76が形成されて 、る。
[0188] 保護膜 76上には、例えばシリコン窒化膜より成る保護膜 78が形成されている。
[0189] 保護膜 76、 78には、電極パッド 74bに達する開口部 82が形成されている。 [0190] 保護膜 78上には、例えばポリイミドより成る保護膜 80が形成されている。
[0191] 保護膜 80には、電極パッド 74bに達する開口部 82が形成されている。
[0192] 開口部 82内及び FeRAMセル領域 4上には、導電性バリア膜 84a、 84bが形成さ れている。
[0193] こうして本実施形態による半導体装置が構成されている。
[0194] 本実施形態のように、配線 (第 3金属配線層) 88aより上方の層に電極パッド 74bを 形成するようにしてもよ ヽ。
[0195] (半導体装置の製造方法)
次に、本実施形態による半導体装置の製造方法を図 10乃至図 13を用いて説明す る。図 10乃至図 13は、本実施形態による半導体装置の製造方法を示す工程断面図 である。
[0196] まず、例えばシリコンより成る半導体基板 10に素子領域を画定する素子分離領域 1
2を形成する工程から、層間絶縁膜 60上に配線 66、電極 66b及び金属層 66cを形 成する工程までは、図 2 (a)乃至図 5 (a)を用いて上述した第 1実施形態による半導 体装置の製造方法と同様であるので説明を省略する。
[0197] 次に、上述した第 1実施形態による半導体装置の製造方法と同様にして、全面に、 層間絶縁膜 68を形成する(図 10参照)。
[0198] 次に、上述した第 1実施形態による半導体装置の製造方法と同様にして、配線 66a に達するコンタクトホール 70a、電極 66b〖こ達するコンタクトホール 70b、及び、金属 層 66cに達するコンタクトホール 70cを、層間絶縁膜 68に形成する。
[0199] 次に、上述した第 1実施形態による半導体装置の製造方法と同様にして、コンタクト ホール 70a、 70b内に、タングステンより成る導体プラグ 72a、 72bを埋め込み、開口 部 70c内に、タングステンより成る金属層 72cを埋め込む。
[0200] 次に、全面に、例えば PVD法により、膜厚 550nmの Al— Cu合金膜、膜厚 5nmの
Ti膜、及び膜厚 150nmの TiN膜を順次成膜する。こうして、 Al— Cu合金膜、 Ti膜 及び TiN膜より成る積層膜が形成される。
[0201] 次に、フォトリソグラフィ技術を用い、積層膜をパターユングする。こうして、積層膜よ り成る配線 88a、電極 88b及び金属層 88cが形成される。 [0202] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 2200nmのシリコン酸ィ匕 膜 (図示せず)を形成する。
[0203] 次に、例えば CMP法により、シリコン酸化膜の表面を平坦化する。
[0204] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、シリコン酸化膜の内部に存在する水分を除去するとと もに、シリコン酸ィ匕膜の表面を窒化するためのものである。プラズマァニールは、例え ば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C、 4分とする。
[0205] 次に、全面に、例えばプラズマ TEOSCVD法により、膜厚 lOOnmのシリコン酸化 膜 (図示せず)を形成する。
[0206] 次に、 N Oガスを用いて発生させたプラズマ雰囲気にて、熱処理を行う(プラズマァ
2
ニール)。プラズマァニールは、シリコン酸化膜の内部に存在する水分を除去するとと もに、シリコン酸ィ匕膜の表面を窒化するためのものである。プラズマァニールは、例え ば CVD装置を用いて行うことができる。プラズマァニールの条件は、例えば 350°C、 2分とする。こうして、シリコン酸ィ匕膜及びシリコン酸ィ匕膜より成る層間絶縁膜 90が形 成される(図 11参照)。
[0207] 次に、フォトリソグラフィ技術を用い、配線 88bに達するコンタクトホール 92a、及び、 金属層 88cに達する開口部 92bを、層間絶縁膜 90に形成する。
[0208] 次に、全面に、例えば PVD法により、膜厚 50nmの TiN膜より成るバリアメタル膜( 図示せず)を形成する。
[0209] 次に、全面に、例えば CVD法により、膜厚 650nmのタングステン膜を形成する。
[0210] 次に、層間絶縁膜の表面が露出するまで、タングステン膜及びバリアメタル膜をエツ チバックする。こうして、コンタクトホール 92a内に、タングステンより成る導体プラグ 94 aが埋め込まれる。また、開口部 92b内に、タングステンより成る金属層 94bが埋め込 まれる。
[0211] なお、 CMP法により、層間絶縁膜 90の表面が露出するまでタングステン膜及びバ リアメタル膜を研磨するようことにより、導体プラグ 94a及び金属層 94bを形成するよう にしてもよい。 [0212] 次に、全面に、例えば PVD法により、例えば膜厚 50nmの TiN膜 96を形成する。 力かる TiN膜 96は、導体プラグ 94a及び金属層 94bに用いられているタングステンが Al—Cu合金膜 98中に拡散するのを防止するためのものである。
[0213] 次に、全面に、例えば PVD法により、例えば膜厚 250nmの Al—Cu合金膜 98を形 成する。
[0214] 次に、全面に、例えば PVD法により、例えば膜厚 300nmのマグネシウム合金膜 10
0を形成する。上述したように、マグネシウム合金膜 100における A1の含有率 (組成) は 1〜20重量%であることが好ましぐ更には、 A1の含有率 (組成)が 2〜10重量% であることがより好ましい。
[0215] こうして、 TiN膜 96と Al—Cu合金膜 98とマグネシウム合金膜 100とから成る積層膜 が構成される。かかる積層膜は、電極パッド 74b及び金属層 74cとなるものである。
[0216] 次に、全面に、スピンコート法により、フォトレジスト膜(図示せず)を形成する。
[0217] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜を電極パッド 74b及び金属層 7
4cの平面形状にパターユングする。
[0218] 次に、フォトレジスト膜をマスクとし、例えばアルゴンイオンを用いたスパッタエツチン グ法により、積層膜をエッチングする。積層膜をエッチングする際の条件は、第 1実施 形態による半導体装置の製造方法と同様とする。
[0219] こうして、積層膜より成る電極パッド 74b及び金属層 74cが形成される。金属層 50、 金属層 56f、金属層 64c、金属層 66c、金属層 72c、金属層 88c、金属層 94b及び金 属層 74cにより、シールリング 75が構成される。この後、フォトレジスト膜を剥離する。
[0220] 次に、図 12に示すように、全面に、例えばプラズマ TEOSCVD法により、例えば膜 厚 lOOnmのシリコン酸ィ匕膜より成る保護膜 76を形成する。
[0221] 次に、全面に、例えばプラズマ TEOSCVD法により、例えば膜厚 350nmのシリコ ン窒化膜より成る保護膜 78を形成する。
[0222] 次に、全面に、スピンコート法により、フォトレジスト膜(図示せず)を形成する。
[0223] 次に、フォトリソグラフィ技術を用い、フォトレジスト膜に開口部(図示せず)を形成す る。かかる開口部は、保護膜 76、 78にコンタクトホール 82を形成するためのものであ る。 [0224] 次に、フォトレジスト膜をマスクとして保護膜 76、 78をエッチングすることにより、電 極パッド 74bに達する開口部 82を形成する。
[0225] 次に、全面に、スピンコート法により、例えば感光性のポリイミドより成る保護膜 80を 形成する。保護膜 80の膜厚は、例えば 3 m程度とする。
[0226] 次に、フォトリソグラフィ技術を用い、保護膜 80に電極パッド 74bに達する開口部 82 を形成する。
[0227] 次に、窒素雰囲気中にて、例えば 310°C、 40分の熱処理を行う。この熱処理は、ポ リイミドより成る保護膜 80を硬化させるためのものである。熱処理の際にチャンバ内に 導入する窒素ガスの流量は、例えば 100リットル Z分とする。熱処理を行う際には、 例えば縦型電気炉ァニール装置を用いる
次に、半導体試験装置のプローブ針 116を電極パッド 74bに接触させ、本実施形 態による半導体装置に対して所定の試験等を行う。
[0228] この後の半導体装置の製造方法は、図 7を用いて上述した第 1実施形態による半 導体装置の製造方法と同様であるので、説明を省略する。
[0229] こうして本実施形態による半導体装置が製造される(図 13参照)。
[0230] [第 4実施形態]
本発明の第 4実施形態による半導体装置を図 14を用いて説明する。図 14は、本実 施形態による半導体装置を示す平面図及び断面図である。図 14 (a)は平面図であり 、図 14 (b)は図 14 (a)の 線断面図である。図 1乃至図 13に示す第 1乃至第 3実施形態による半導体装置及びその製造方法と同一の構成要素には、同一の符 号を付して説明を省略または簡潔にする。
[0231] 本実施形態による半導体装置は、導電性バリア膜膜 84bが、 FeRAMセル部 (メモ リセル領域) 4のみならずロジック部 (周辺回路領域) 2をも覆うように広く形成されてい ることに主な特徴がある。
[0232] 図 14に示すように、開口部 82内には、導電性バリア膜 84aが形成されている。
[0233] また、保護膜 80上には、導電性バリア膜 84aと同一導電膜より成る導電性バリア膜 84bが形成されている。導電性バリア膜 84bは、 FeRAMセル部(メモリセル領域) 4 のみならず、ロジック部 2をも覆うように形成されている。ただし、開口部 82内に形成さ れた導電性バリア膜 84aと、 FeRAMセル部 4及びロジックセル部 (周辺回路領域) 2 を覆うように形成された導電性バリア膜 84bとは、互いに分離されており、絶縁性が確 保されている。
[0234] 本実施形態によれば、導電性バリア膜 84bが、 FeRAMセル部 4のみならずロジッ ク部 2をも覆うように広く形成されているため、水素や水分がキャパシタ 36の誘電体 膜 32に達するのをより確実に防止することができる。
[0235] [第 5実施形態]
本発明の第 5実施形態による半導体装置を図 15を用いて説明する。図 15は、本実 施形態による半導体装置を示す平面図及び断面図である。図 15 (a)は平面図であり 、図 15 (b)は図 15 (a)の 線断面図である。図 1乃至図 14に示す第 1乃至第 4実施形態による半導体装置及びその製造方法と同一の構成要素には、同一の符 号を付して説明を省略または簡潔にする。
[0236] 本実施形態による半導体装置は、導電性バリア膜 84bが、電極パッド部 6を除く領 域に広く形成されていることに主な特徴がある。換言すれば、本実施形態による半導 体装置は、導電性バリア膜 84bが、導電性バリア膜 84aが形成された領域を除く全体 を覆うように形成されて ヽることに主な特徴がある。
[0237] 図 15に示すように、開口部 82内には、導電性バリア膜 84aが形成されている。
[0238] また、保護膜 80上には、導電性バリア膜 84aと同一導電膜より成る導電性バリア膜 84bが形成されている。導電性バリア膜 84bは、電極パッド部 6を除く領域に広くベタ 状に形成されている。ただし、電極パッド部 6に形成された導電性バリア膜 84aと、保 護膜 80上にベタ状に形成された導電性バリア膜 84bとは、互いに分離されており、 絶縁性が確保されている。
[0239] 本実施形態によれば、導電性バリア膜 84bが、電極パッド部 6を除く領域に広く形 成されているため、水素や水分がキャパシタ 36の誘電体膜 32に達するのをより確実 に防止することができる。
[0240] [第 6実施形態]
本発明の第 6実施形態による半導体装置を図 16を用いて説明する。図 16は、本実 施形態による半導体装置を示す平面図及び断面図である。図 16 (a)は平面図であり 、図 16 (b)は図 16 (a)の A— A' 線断面図である。図 1乃至図 15に示す第 1乃至第
5実施形態による半導体装置及びその製造方法と同一の構成要素には、同一の符 号を付して説明を省略または簡潔にする。
[0241] 本実施形態による半導体装置は、電極パッド部 6に形成された導電性バリア膜 84a 上に、バンプ電極 102が形成されていることに主な特徴がある。
[0242] 図 16に示すように、電極パッド部 6の導電性バリア膜 84a上には、例えば金 (Au)よ り成るバンプ電極 102が形成されている。バンプ電極 102は、水素や水分が外部か ら浸入するのをある程度抑制し得るものである。
[0243] 本実施形態によれば、電極パッド部 6の導電性バリア膜 84上にバンプ電極 102が 更に形成されているため、水素や水分が外部力 浸入するのをより更に確実に防止 することが可能となる。
[0244] [第 7実施形態]
本発明の第 7実施形態による半導体装置を図 17を用いて説明する。図 17は、本実 施形態による半導体装置を示す平面図及び断面図である。図 17 (a)は平面図であり
、図 17 (b)は図 17 (a)の 線断面図である。図 1乃至図 16に示す第 1乃至第
6実施形態による半導体装置及びその製造方法と同一の構成要素には、同一の符 号を付して説明を省略または簡潔にする。
[0245] 本実施形態による半導体装置は、シリコン酸ィ匕膜より成る保護膜 76aの表面が平坦 ィ匕されており、カゝかる平坦化された保護膜 76a上にシリコン窒化膜より成る保護膜 78 が形成されていることに主な特徴がある。
[0246] 図 17に示すように、本実施形態では、シリコン酸ィ匕膜より成る保護膜 76aの表面が 平坦化されている。力かる保護膜 76aは、例えば、膜厚 2000nmのシリコン酸ィ匕膜を 形成した後、シリコン酸ィ匕膜の表層部を CMP法により研磨することにより形成するこ とがでさる。
[0247] シリコン酸ィ匕膜より成る保護膜 76a上には、シリコン窒化膜より成る保護膜 78が形 成されている。平坦化された保護膜 76a上に保護膜 78が形成されているため、保護 膜 78は平坦になっている。シリコン窒化膜より成る保護膜 78は、水分の拡散を防止 するためのものである。より具体的には、保護膜 78は、保護膜 80に含まれる水分が 層間絶縁膜 68等に達するのを防止し、ひいては、キャパシタ 36の誘電体膜 32に水 分が達するのを防止するためのものである。
[0248] キャパシタ 36が形成されている領域の上方、即ち、 FeRAMセル領域 4における保 護膜 80上には、導電性バリア膜 84bがベタ状に形成されている。
[0249] こうして、本実施形態による半導体装置が構成されている。
[0250] 本実施形態による半導体装置は、上述したように、平坦化された保護膜 76a上にシ リコン窒化膜より成る保護膜 78が平坦に形成されていることに主な特徴がある。
[0251] 配線 74a、電極 74b及び金属層 74cが形成された層間絶縁膜 68上に単にシリコン 酸ィ匕膜より成る保護膜 76を形成した場合には、例えば図 1に示すように保護膜 76の 表面に段差が生じる。表面に段差が存在している保護膜 76上にシリコン窒化膜より 成る保護膜 78を形成した場合には、段差の部分にぉ ヽて良好な被覆性が得られな い。このため、段差の部分においては、水分の拡散を保護膜 78により十分に防止す ることが困難である。
[0252] 本実施形態では、平坦化された保護膜 76a上にシリコン窒化膜より成る保護膜 78 を形成するため、被覆性の良好な保護膜 78が得られる。このため、本実施形態によ れば、保護膜 78により水分の拡散をより確実に防止することが可能となる。
[0253] [第 8実施形態]
本発明の第 8実施形態による半導体装置を図 18を用いて説明する。図 18は、本実 施形態による半導体装置を示す平面図及び断面図である。図 18 (a)は平面図であり 、図 18 (b)は図 18 (a)の 線断面図である。図 1乃至図 17に示す第 1乃至第 7実施形態による半導体装置及びその製造方法と同一の構成要素には、同一の符 号を付して説明を省略または簡潔にする。
[0254] 本実施形態による半導体装置は、平坦化された保護膜 76a上にシリコン窒化膜より 成る保護膜 78が形成されており、かつ、導電性バリア膜 84bが FeRAMセル部 (メモ リセル領域) 4のみならず、ロジック部 (周辺回路領域) 2をも覆うように広く形成されて いることに主な特徴がある。
[0255] 図 18に示すように、開口部 82内には、導電性バリア膜 84aが形成されている。また 、保護膜 80上には、導電性バリア膜 84bが、 FeRAMセル部 4のみならず、ロジック 部 2をも覆うように形成されている。ただし、開口部 82内に形成された導電性バリア膜 84aと、保護膜 80上に形成された導電性バリア膜 84bとは、互いに分離されており、 絶縁性が確保されている。
[0256] 本実施形態によれば、導電性バリア膜 84bが、 FeRAMセル部 4のみならずロジッ ク部 2をも覆うように広く形成されているため、水素等がキャパシタ 36の誘電体膜 32 に達するのをより確実に防止することができる。
[0257] [第 9実施形態]
本発明の第 9実施形態による半導体装置を図 19を用いて説明する。図 19は、本実 施形態による半導体装置を示す平面図及び断面図である。図 19 (a)は平面図であり 、図 19 (b)は図 19 (a)の 線断面図である。図 1乃至図 18に示す第 1乃至第 8実施形態による半導体装置及びその製造方法と同一の構成要素には、同一の符 号を付して説明を省略または簡潔にする。
[0258] 本実施形態による半導体装置は、平坦化された保護膜 76a上にシリコン窒化膜より 成る保護膜 78が平坦に形成されており、かつ、導電性バリア膜 84bが電極パッド部 6 を除く領域に広く形成されていることに主な特徴がある。
[0259] 図 19に示すように、開口部 82内には、導電性バリア膜 84aが形成されている。導電 性バリア膜 84bは、電極パッド部 6を除く領域に広く形成されている。ただし、電極パ ッド部 6に形成された導電性バリア膜 84aと、保護膜 80上に形成された導電性バリア 膜 84bとは、互いに分離されており、絶縁性が確保されている。換言すれば、導電性 ノ リア膜 84bは、導電性バリア膜 84aが形成された領域を除く全体を覆うように形成さ れている。
[0260] 本実施形態によれば、導電性バリア膜 84bが、電極パッド部 6を除く領域に広く形 成されているため、水素や水分がキャパシタ 36の誘電体膜 32に達するのをより確実 に防止することができる。
[0261] [第 10実施形態]
本発明の第 10実施形態による半導体装置を図 20を用いて説明する。図 20は、本 実施形態による半導体装置を示す平面図及び断面図である。図 20 (a)は平面図で あり、図 20 (b)は図 20 (a)の A— 線断面図である。図 1乃至図 19に示す第 1乃 至第 9実施形態による半導体装置及びその製造方法と同一の構成要素には、同一 の符号を付して説明を省略または簡潔にする。
[0262] 本実施形態による半導体装置は、平坦化された保護膜 76a上にシリコン窒化膜より 成る保護膜 78が平坦に形成されており、かつ、電極パッド部 6に形成された導電性 ノリア膜 84a上に、バンプ電極 102が形成されて 、ることに主な特徴がある。
[0263] 図 20に示すように、電極パッド部 6の導電性バリア膜 84a上には、例えば金 (Au)よ り成るバンプ電極 102が形成されている。バンプ電極 102は、水素や水分が外部か ら浸入するのをある程度抑制し得るものである。
[0264] 本実施形態によれば、電極パッド部 6の導電性バリア膜 84上にバンプ電極 102が 更に形成されているため、水素や水分が外部力 浸入するのをより更に確実に防止 することが可能となる。
[0265] [第 11実施形態]
本発明の第 11実施形態による半導体装置を図 21を用いて説明する。図 21は、本 実施形態による半導体装置を示す平面図及び断面図である。図 21 (a)は平面図で あり、図 21 (b)は図 21 (a)の A—A^ 線断面図である。図 1乃至図 20に示す第 1乃 至第 10実施形態による半導体装置及びその製造方法と同一の構成要素には、同一 の符号を付して説明を省略または簡潔にする。
[0266] 本実施形態による半導体装置は、平坦な絶縁性バリア膜 104、 108、 112が適宜 形成されて ヽることに主な特徴がある。
[0267] 図 21に示すように、表面が平坦ィ匕された層間絶縁膜 42上には、例えば膜厚 20〜
80nmの酸ィ匕アルミニウム膜より成る平坦な絶縁性バリア膜 104が形成されて 、る。こ こでは、絶縁性バリア膜 104を構成する酸ィ匕アルミニウム膜の膜厚を例えば 50nmと する。絶縁性バリア膜 104は、平坦化された層間絶縁膜 104上に形成されているた め、平坦になっている。平坦な絶縁性バリア膜 104は被覆性が良好であるため、水素 や水分の拡散を十分に防止することが可能である。
[0268] 絶縁性バリア膜 104上には、例えば膜厚 lOOnmのシリコン酸ィ匕膜 106が形成され ている。シリコン酸化膜 106は、配線 56a〜56d、電極 56e及び金属層 56fを形成す る際のパターユングにおいて絶縁性バリア膜 104がエッチングされるのを防止するた めのものである。
[0269] また、表面が平坦ィ匕された層間絶縁膜 60上には、例えば膜厚 20〜80nmの酸ィ匕 アルミニウム膜より成る平坦な絶縁性バリア膜 108が形成されている。ここでは、絶縁 性バリア膜 108を構成する酸ィ匕アルミニウム膜の膜厚を例えば 50nmとする。絶縁性 ノリア膜 108は、平坦ィ匕された層間絶縁膜 60上に形成されているため、平坦になつ ている。平坦な絶縁性バリア膜 108は被覆性が良好であるため、水素や水分の拡散 を十分に防止することが可能である。
[0270] 絶縁性バリア膜 108上には、例えば膜厚 lOOnmのシリコン酸ィ匕膜 110が形成され ている。シリコン酸ィ匕膜 110は、配線 66a、電極 66b及び金属層 66cを形成する際の パター-ングにおいて絶縁性バリア膜 108がエッチングされるのを防止するためのも のである。
[0271] また、表面が平坦ィ匕された層間絶縁膜 68上には、例えば膜厚 20〜80nmの酸ィ匕 アルミニウム膜より成る平坦な絶縁性バリア膜 112が形成されている。ここでは、絶縁 性バリア膜 112を構成する酸ィ匕アルミニウム膜の膜厚を例えば 50nmとする。絶縁性 ノリア膜 112は、平坦ィ匕された層間絶縁膜 68上に形成されているため、平坦になつ ている。平坦な絶縁性バリア膜 112は被覆性が良好であるため、水素や水分の拡散 を十分に防止することが可能である。
[0272] 絶縁性バリア膜 112上には、例えば膜厚 lOOnmのシリコン酸ィ匕膜 114が形成され ている。シリコン酸ィ匕膜 114は、配線 74a、電極 74b及び金属層 74cを形成する際の パター-ングにおいて絶縁性バリア膜 112がエッチングされるのを防止するためのも のである。
[0273] このように本実施形態によれば、平坦化な絶縁性バリア膜 104、 108、 112が適宜 形成されているため、キャパシタ 36の誘電体膜 32に水素や水分が達するのをより確 実に防止することができる。
[0274] [変形実施形態]
本発明は上記実施形態に限らず種々の変形が可能である。
[0275] 例えば、第 3乃至第 11実施形態による半導体装置では、 TiN膜 96、 A1— Cu合金 膜 98及びマグネシウム合金膜 100より成る積層膜により電極パッド 74bを構成する場 合を例に説明したが、第 2実施形態による半導体装置の電極パッド 74eのように、電 極パッド 74bを単層のマグネシウム合金膜により構成するようにしてもよい。
[0276] また、上記実施形態では、キャパシタ 36の誘電体膜 32を構成する強誘電体膜とし て PZT膜を用いる場合を例に説明したが、キャパシタ 36の誘電体膜 32を構成する 強誘電体膜は PZT膜に限定されるものではなぐ他のあらゆる強誘電体膜を適宜用 いることができる。例えば、キャパシタ 36の誘電体膜 32を構成する強誘電体膜として 、 Pb La Zr Ti O膜(PLZT膜)、 SrBi (Ta Nb ) O膜、 Bi Ti O 膜等を l -X X 1 -Y Y 3 2 X 1 -Χ 2 9 4 2 12 用いてもよい。
[0277] また、上記実施形態では、キャパシタ 36の誘電体膜 32として強誘電体膜を用いる 場合を例に説明したが、誘電体膜 32は強誘電体膜に限定されるものではない。例え ば、 DRAM等を構成する場合には、誘電体膜 32として高誘電体膜を用いればよい 。誘電体膜 32を構成する高誘電体膜としては、例えば、(BaSr)TiO膜 (BST膜)、
3
SrTiO膜 (STO膜)、 Ta O膜等を用いることができる。なお、高誘電体膜とは、比
3 2 5
誘電率が二酸化シリコンより高い誘電体膜のことである。
[0278] また、上記実施形態では、絶縁性バリア膜 38、 40、 104、 108、 112として酸ィ匕ァ ルミ-ゥム膜を用いる場合を例に説明した力 絶縁性バリア膜 38、 40、 104、 108、 1 12は酸ィ匕アルミニウム膜に限定されるものではない。水素や水分拡散を防止する機 能を有する膜を、絶縁性バリア膜 38、 40、 104、 108、 112として適宜用いることがで きる。絶縁性バリア膜 38、 40、 104、 108、 112としては、例えば金属酸ィ匕物より成る 膜を適宜用いることができる。金属酸化物より成る絶縁性バリア膜 38、 40、 104、 10 8、 112としては、例えば、タンタル酸ィ匕物やチタン酸ィ匕物等を用いることができる。ま た、絶縁性バリア膜 38、 40、 104、 108、 112は、金属酸化物より成る膜に限定され るものではない。例えば、シリコン窒化膜 (Si N膜)やシリコン窒化酸ィ匕膜 (SiON膜
3 4
)等を絶縁性バリア膜 38、 40、 104、 108、 112として用いることもできる。但し、金属 酸ィ匕物より成る膜は緻密であるため、比較的薄く形成した場合であっても、水素や水 分の拡散を確実に防止することが可能である。従って、微細化の観点からは絶縁性 ノ リア膜 38、 40、 104、 108、 112として金属酸ィ匕物より成る膜を用いることが有利で ある。 [0279] また、上記実施形態では、導電性バリア膜 84a、 84bとして、 Ti膜と Pd膜とを順次積 層して成る積層膜 84a、 84bを用いた力 導電性バリア膜 84a、 84bの構成はこれに 限定されるものではない。例えば、 Ti膜と TiN膜と Pd膜とを順次積層することにより、 導電性バリア膜 84a、 84bを構成してもよい。また、 Ti膜と TiAIN膜と Pd膜とを順次 積層することにより、導電性バリア膜 84a、 84bを構成してもよい。
[0280] また、上記実施形態では、配線 56a、 56b等の材料として CuAl合金膜を用いる場 合を例に説明した力 配線 55a、 56b等の材料は CuAl合金に限定されるものではな い。例えば、配線 56a、 56b等の材料として Cuを用いてもよい。
[0281] また、第 11実施形態では、いずれの層間絶縁膜 42、 60、 68上にも平坦な絶縁性 ノリア膜 104、 108、 112を形成する場合を例に説明した力 必ずしもすべての層間 絶縁膜 42、 60、 68に平坦な絶縁性バリア膜 104、 108、 112を形成する必要はない 。平坦な絶縁性バリア膜 104、 108、 112は、必要に応じて適宜形成すればよい。 産業上の利用可能性
[0282] 本発明による半導体装置及びその製造方法は、電気的特性の良好なキャパシタを 有する半導体装置及びその製造方法を提供するのに有用である。

Claims

請求の範囲
[1] 半導体基板上に形成され、下部電極と;前記下部電極上に形成された誘電体膜と
;前記誘電体膜上に形成された上部電極とを有するキャパシタと、
前記半導体基板上及び前記キャパシタ上に形成された絶縁膜と、
前記絶縁膜上に形成され、アルミニウムとマグネシウムとの合金膜を有する電極パ ッド、と
を有することを特徴とする半導体装置。
[2] 請求の範囲第 1項記載の半導体装置において、
前記電極パッド上に形成され、水素又は水分の拡散を防止する導電性の第 1のバ リア膜を更に有する
ことを特徴とする半導体装置。
[3] 請求の範囲第 2項記載の半導体装置にお 、て、
少なくとも前記キャパシタの上方に形成され、水素又は水分の拡散を防止する第 2 のバリア膜を更に有する
ことを特徴とする半導体装置。
[4] 請求の範囲第 3項記載の半導体装置において、
前記第 1のバリア膜と前記第 2のバリア膜とは、同一導電膜より成る
ことを特徴とする半導体装置。
[5] 請求の範囲第 2項乃至第 4項のいずれ力 1項に記載の半導体装置において、 前記第 1のバリア膜上に形成されたバンプ電極を更に有する
ことを特徴とする半導体装置。
[6] 請求の範囲第 1項乃至第 5項のいずれ力 1項に記載の半導体装置において、 前記絶縁膜上に形成され、前記電極パッドに達する開口部が形成され、水分の拡 散を防止する保護膜を更に有する
ことを特徴とする半導体装置。
[7] 請求の範囲第 6項記載の半導体装置において、
前記保護膜は平坦に形成されて ヽる
ことを特徴とする半導体装置。
[8] 請求の範囲第 2項乃至第 7項のいずれ力 1項に記載の半導体装置において、 前記第 1のバリア膜は、 Pd膜を有する
ことを特徴とする半導体装置。
[9] 請求の範囲第 3項記載の半導体装置において、
前記第 2のバリア膜は、 Pd膜を有する
ことを特徴とする半導体装置。
[10] 請求の範囲第 1項乃至第 9項のいずれ力 1項に記載の半導体装置において、 前記アルミニウムとマグネシウムとの合金膜におけるアルミニウムの含有率は、 1〜2 0重量%である
ことを特徴とする半導体装置。
[11] 請求の範囲第 1項乃至第 10項のいずれ力 1項に記載の半導体装置において、 前記誘電体膜は、強誘電体又は高誘電体より成る
ことを特徴とする半導体装置。
[12] 請求の範囲第 11項記載の半導体装置において、
前記誘電体膜は、 PbZr Ti O膜、 Pb La Zr Ti O膜、 SrBi (Ta Nb l -X X 3 1 -X X 1 -Y Y 3 2 X 1一 X
) O膜又は Bi Ti O 膜である
2 9 4 2 12
ことを特徴とする半導体装置。
[13] 請求の範囲第 2項記載の半導体装置において、
前記第 1のノリア膜の外周は、前記電極パッドの外周より大きい
ことを特徴とする半導体装置。
[14] 請求の範囲第 3項記載の半導体装置において、
前記第 2のバリア膜は、前記キャパシタが形成されたメモリセル領域の外側の周辺 回路領域の上方にも形成されている
ことを特徴とする半導体装置。
[15] 請求の範囲第 3項記載の半導体装置において、
前記第 2のバリア膜は、前記第 1のバリア膜が形成された領域を除く全体を覆うよう に形成されている
ことを特徴とする半導体装置。
[16] 半導体基板上に、下部電極と;前記下部電極上に形成された誘電体膜と;前記誘 電体膜上に形成された上部電極とを有するキャパシタを形成する工程と、
前記半導体基板上及び前記キャパシタ上に絶縁膜を形成する工程と、 前記絶縁膜上に、アルミニウムとマグネシウムとの合金膜を有する電極パッドを形成 する工程と
を有することを特徴とする半導体装置の製造方法。
[17] 請求の範囲第 16項記載の半導体装置の製造方法において、
前記電極パッドを形成する工程の後に、前記電極パッドに試験装置のプローブ針 を接触させ、試験を行う工程を更に有する
ことを特徴とする半導体装置の製造方法。
[18] 請求の範囲第 17項記載の半導体装置の製造方法において、
前記試験を行う工程の後に、前記電極パッド上に、水素又は水分の拡散を防止す る導電性のバリア膜を形成する工程を更に有する
ことを特徴とする半導体装置の製造方法。
[19] 請求の範囲第 18項記載の半導体装置の製造方法において、
前記ノリア膜を形成する工程の後に、前記ノリア膜上にバンプ電極を形成するェ 程を更に有する
ことを特徴とする半導体装置の製造方法。
PCT/JP2005/021810 2005-11-28 2005-11-28 半導体装置及びその製造方法 WO2007060745A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2007546340A JP4854675B2 (ja) 2005-11-28 2005-11-28 半導体装置及びその製造方法
PCT/JP2005/021810 WO2007060745A1 (ja) 2005-11-28 2005-11-28 半導体装置及びその製造方法
US12/127,902 US7932579B2 (en) 2005-11-28 2008-05-28 Semiconductor device and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2005/021810 WO2007060745A1 (ja) 2005-11-28 2005-11-28 半導体装置及びその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/127,902 Continuation US7932579B2 (en) 2005-11-28 2008-05-28 Semiconductor device and method for manufacturing the same

Publications (1)

Publication Number Publication Date
WO2007060745A1 true WO2007060745A1 (ja) 2007-05-31

Family

ID=38066987

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/021810 WO2007060745A1 (ja) 2005-11-28 2005-11-28 半導体装置及びその製造方法

Country Status (3)

Country Link
US (1) US7932579B2 (ja)
JP (1) JP4854675B2 (ja)
WO (1) WO2007060745A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007102214A1 (ja) * 2006-03-08 2007-09-13 Fujitsu Limited 半導体装置及びその製造方法
JP5050384B2 (ja) * 2006-03-31 2012-10-17 富士通セミコンダクター株式会社 半導体装置およびその製造方法
DE102006025365B4 (de) * 2006-05-31 2010-10-07 Advanced Micro Devices, Inc., Sunnyvale Teststruktur zum Abschätzen von Elektromigrationseffekten, die durch poröse Barrierenmaterialien hervorgerufen werden
US8884400B2 (en) * 2012-12-27 2014-11-11 Taiwan Semiconductor Manufacturing Company, Ltd. Capacitor in Post-Passivation structures and methods of forming the same
US9624094B1 (en) * 2015-11-13 2017-04-18 Cypress Semiconductor Corporation Hydrogen barriers in a copper interconnect process
JP6617546B2 (ja) * 2015-12-11 2019-12-11 富士電機株式会社 半導体装置および半導体装置の製造方法
US11189538B2 (en) * 2018-09-28 2021-11-30 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure with polyimide packaging and manufacturing method
US10840185B2 (en) * 2019-03-05 2020-11-17 Texas Instruments Incorporated Semiconductor device with vias having a zinc-second metal-copper composite layer

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004296621A (ja) * 2003-03-26 2004-10-21 Nec Electronics Corp 半導体装置およびその製造方法
JP2004349474A (ja) * 2003-05-22 2004-12-09 Toshiba Corp 半導体装置とその製造方法
JP2005327962A (ja) * 2004-05-17 2005-11-24 Renesas Technology Corp 半導体装置の製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58197735A (ja) * 1982-05-14 1983-11-17 Hitachi Ltd 半導体装置
JP3131982B2 (ja) * 1990-08-21 2001-02-05 セイコーエプソン株式会社 半導体装置、半導体メモリ及び半導体装置の製造方法
US5565378A (en) * 1992-02-17 1996-10-15 Mitsubishi Denki Kabushiki Kaisha Process of passivating a semiconductor device bonding pad by immersion in O2 or O3 solution
JP2966660B2 (ja) * 1992-02-17 1999-10-25 三菱電機株式会社 ボンディングパッドを備えた半導体装置の製造方法
TW468253B (en) * 1997-01-13 2001-12-11 Hitachi Ltd Semiconductor memory device
US6875681B1 (en) * 1997-12-31 2005-04-05 Intel Corporation Wafer passivation structure and method of fabrication
JPH11233542A (ja) 1998-02-09 1999-08-27 Sony Corp 半導体装置及びその製造方法
US6853087B2 (en) 2000-09-19 2005-02-08 Nanopierce Technologies, Inc. Component and antennae assembly in radio frequency identification devices

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004296621A (ja) * 2003-03-26 2004-10-21 Nec Electronics Corp 半導体装置およびその製造方法
JP2004349474A (ja) * 2003-05-22 2004-12-09 Toshiba Corp 半導体装置とその製造方法
JP2005327962A (ja) * 2004-05-17 2005-11-24 Renesas Technology Corp 半導体装置の製造方法

Also Published As

Publication number Publication date
US20080258260A1 (en) 2008-10-23
JP4854675B2 (ja) 2012-01-18
JPWO2007060745A1 (ja) 2009-05-07
US7932579B2 (en) 2011-04-26

Similar Documents

Publication Publication Date Title
JP5141550B2 (ja) 半導体装置及びその製造方法
WO2007060745A1 (ja) 半導体装置及びその製造方法
US7598557B2 (en) Semiconductor device and method for fabricating a semicondutor device including first and second hydrogen diffusion preventing films
JP4785030B2 (ja) 半導体装置とその製造方法
JP4954898B2 (ja) 半導体装置
US8076212B2 (en) Semiconductor device and method for manufacturing the same
JP2007165350A (ja) 半導体装置の製造方法
JPWO2008111199A1 (ja) 半導体装置及びその製造方法
JP4690234B2 (ja) 半導体装置及びその製造方法
WO2007063573A1 (ja) 半導体装置とその製造方法
WO2007060735A1 (ja) 半導体装置およびその製造方法
JP2006222227A (ja) 半導体装置及びその製造方法
US20080197391A1 (en) Semiconductor device and method of manufacturing the same
JP5381688B2 (ja) 半導体装置及びその製造方法
JP4578471B2 (ja) 半導体装置及びその製造方法
JP3496576B2 (ja) 半導体装置
US20060284231A1 (en) Dielectric memory and method for manufacturing the same
WO2007020686A1 (ja) 半導体装置とその製造方法
WO2007004282A1 (ja) 半導体装置及びその製造方法
KR100698866B1 (ko) 반도체 장치의 제조 방법
JP5040912B2 (ja) 強誘電体素子を有する半導体装置
JP2011119417A (ja) 半導体装置の製造方法
WO2007110959A1 (ja) 半導体装置の製造方法
WO2006003940A1 (ja) 半導体装置及びその製造方法
JPWO2006003940A1 (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007546340

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 05809566

Country of ref document: EP

Kind code of ref document: A1