JP4327173B2 - グラフィックスプロセッサ、描画処理装置および描画制御方法 - Google Patents
グラフィックスプロセッサ、描画処理装置および描画制御方法 Download PDFInfo
- Publication number
- JP4327173B2 JP4327173B2 JP2006116069A JP2006116069A JP4327173B2 JP 4327173 B2 JP4327173 B2 JP 4327173B2 JP 2006116069 A JP2006116069 A JP 2006116069A JP 2006116069 A JP2006116069 A JP 2006116069A JP 4327173 B2 JP4327173 B2 JP 4327173B2
- Authority
- JP
- Japan
- Prior art keywords
- buffer
- display
- vertical synchronization
- frame buffer
- switching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/399—Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/46—Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
- H04N7/012—Conversion between an interlaced and a progressive signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0127—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
- H04N7/0132—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the field or frame frequency of the incoming video signal being multiplied by a positive integer, e.g. for flicker reduction
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
Description
Claims (6)
- 描画データがフレーム単位で保持される複数のフレームバッファのうち、順次切り替えられて選択されたフレームバッファ内を走査して読み出される前記描画データをディスプレイに供給するディスプレイコントローラに対して、前記フレームバッファの切り替えタイミングを与えるためのバッファ切替信号を与えるグラフィックスプロセッサであって、当該グラフィックスプロセッサが前記描画データをフレーム単位で生成する際に想定する垂直同期周波数と前記ディスプレイの実際の垂直同期周波数とが一致するかどうかを判定し、一致しない場合に前記想定する垂直同期周波数にて前記バッファ切替信号を生成し、一致する場合は、前記ディスプレイの前記実際の垂直同期周波数にて前記バッファ切替信号を生成することを特徴とするグラフィックスプロセッサ。
- 描画データをフレーム単位で保持する複数のフレームバッファと、
前記複数のフレームバッファのうち、順次切り替えられて選択された前記描画データの書き込み先のフレームバッファに前記描画データを生成する描画処理部と、
前記複数のフレームバッファのうち、順次切り替えられて選択された前記描画データの読み出し先のフレームバッファ内を走査して読み出される前記描画データをディスプレイに供給するディスプレイコントローラと、
前記ディスプレイコントローラに読み出し先のフレームバッファの切り替えタイミングを指示するためのバッファ切替信号を生成する切替信号生成部とを含み、
前記切替信号生成部は、前記ディスプレイの垂直同期信号に依存しないダミー垂直同期信号の周波数と前記ディスプレイの実際の垂直同期信号の周波数とが一致するかどうかを判定し、一致しない場合には前記ダミー垂直同期信号のタイミングにて前記バッファ切替信号を生成し、一致する場合には前記ディスプレイの前記実際の垂直同期信号のタイミングにて前記バッファ切替信号を生成することを特徴とする描画処理装置。 - 前記バッファ切替信号は、前記描画処理部に書き込み先のフレームバッファの切り替えタイミングを指示するためにも用いられることを特徴とする請求項2に記載の描画処理装置。
- 前記切替信号生成部は、前記描画処理部が前記描画データをフレーム単位で生成する際に想定する垂直同期周波数で発生するダミー垂直同期信号のタイミングで前記バッファ切替信号を生成することを特徴とする請求項2または3に記載の描画処理装置。
- 描画データをフレーム単位で保持する複数のフレームバッファと、
前記複数のフレームバッファのうち、順次切り替えられて選択された前記描画データの書き込み先のフレームバッファに前記描画データを生成する描画処理部と、
前記複数のフレームバッファのうち、順次切り替えられて選択された前記描画データの読み出し先のフレームバッファ内を走査して読み出される前記描画データをディスプレイに供給するディスプレイコントローラと、
前記ディスプレイコントローラに読み出し先のフレームバッファの切り替えタイミングを指示するためのバッファ切替信号を生成する切替信号生成部とを含み、
前記切替信号生成部は、前記描画処理部が前記描画データをフレーム単位で生成する際に想定する垂直同期周波数と前記ディスプレイの実際の垂直同期周波数とが一致するかどうかを判定し、一致しない場合に前記想定する垂直同期周波数にて前記バッファ切替信号を生成し、一致する場合は、前記ディスプレイの前記実際の垂直同期周波数にて前記バッファ切替信号を生成することを特徴とする描画処理装置。 - 描画データがフレーム単位で保持される複数のフレームバッファのうち、順次切り替えられて選択されたフレームバッファ内を走査して読み出される前記描画データをディスプレイに供給するディスプレイコントローラに対して、前記ディスプレイの垂直同期信号に依存しないダミー垂直同期信号に基づいて前記ディスプレイコントローラが走査する前記フレームバッファの切り替えタイミングを制御することを特徴とする描画制御方法であって、
前記ダミー垂直同期信号の周波数と前記ディスプレイの垂直同期信号の周波数とが一致するかどうかを判定し、一致しない場合には前記ダミー垂直同期信号のタイミングにて前記切り替えタイミングを制御し、一致する場合には前記ディスプレイの垂直同期信号のタイミングにて前記切り替えタイミングを制御する方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006116069A JP4327173B2 (ja) | 2006-04-19 | 2006-04-19 | グラフィックスプロセッサ、描画処理装置および描画制御方法 |
CN2006800542884A CN101427300B (zh) | 2006-04-19 | 2006-11-30 | 显示器控制器、图形处理器、描绘处理装置及描绘控制方法 |
PCT/JP2006/323950 WO2007122769A1 (ja) | 2006-04-19 | 2006-11-30 | ディスプレイコントローラ、グラフィックスプロセッサ、描画処理装置および描画制御方法 |
US12/297,546 US8026919B2 (en) | 2006-04-19 | 2006-11-30 | Display controller, graphics processor, rendering processing apparatus, and rendering control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006116069A JP4327173B2 (ja) | 2006-04-19 | 2006-04-19 | グラフィックスプロセッサ、描画処理装置および描画制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007286519A JP2007286519A (ja) | 2007-11-01 |
JP4327173B2 true JP4327173B2 (ja) | 2009-09-09 |
Family
ID=38624692
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006116069A Active JP4327173B2 (ja) | 2006-04-19 | 2006-04-19 | グラフィックスプロセッサ、描画処理装置および描画制御方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8026919B2 (ja) |
JP (1) | JP4327173B2 (ja) |
CN (1) | CN101427300B (ja) |
WO (1) | WO2007122769A1 (ja) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5255196B2 (ja) * | 2006-10-19 | 2013-08-07 | 任天堂株式会社 | ゲーム機、無線モジュール、ゲームシステムおよびゲーム処理方法 |
US8040334B2 (en) * | 2006-12-29 | 2011-10-18 | 02Micro International Limited | Method of driving display device |
US20100265260A1 (en) * | 2009-04-17 | 2010-10-21 | Jerzy Wieslaw Swic | Automatic Management Of Buffer Switching Using A Double-Buffer |
US9335854B2 (en) | 2009-09-30 | 2016-05-10 | Sharp Kabushiki Kaisha | Display device |
EP2485126A4 (en) | 2009-09-30 | 2014-07-30 | Sharp Kk | DISPLAY DEVICE |
US8823719B2 (en) * | 2010-05-13 | 2014-09-02 | Mediatek Inc. | Graphics processing method applied to a plurality of buffers and graphics processing apparatus thereof |
CN102375714A (zh) * | 2010-08-16 | 2012-03-14 | 慧荣科技股份有限公司 | 计算机系统及相关的影像绘图装置和显示装置 |
CN102004621B (zh) * | 2010-11-15 | 2012-09-05 | 华为技术有限公司 | 图形显示方法、装置和系统 |
CN103959198B (zh) * | 2011-11-30 | 2017-09-12 | 英特尔公司 | 降低3d工作负荷的功率 |
US9081535B2 (en) | 2012-09-03 | 2015-07-14 | Nvidia Corporation | Automatic topology configuration through automatic hardware profiles across multiple display units |
US9086838B2 (en) | 2012-09-03 | 2015-07-21 | Nvidia Corporation | Synchronous media display through automatic hardware profiles across multiple display units |
DE102013219581B4 (de) * | 2012-10-02 | 2016-11-24 | Nvidia Corporation | Apparat, Verfahren und Computer-Programm-Produkt zum Bereitstellen einer dynamischen Anzeigeauffrischung |
US9129581B2 (en) * | 2012-11-06 | 2015-09-08 | Aspeed Technology Inc. | Method and apparatus for displaying images |
KR102234512B1 (ko) | 2014-05-21 | 2021-04-01 | 삼성디스플레이 주식회사 | 표시 장치, 표시 장치를 포함하는 전자 기기 및 그의 구동 방법 |
US9471956B2 (en) | 2014-08-29 | 2016-10-18 | Aspeed Technology Inc. | Graphic remoting system with masked DMA and graphic processing method |
US9466089B2 (en) | 2014-10-07 | 2016-10-11 | Aspeed Technology Inc. | Apparatus and method for combining video frame and graphics frame |
KR102531741B1 (ko) * | 2016-01-12 | 2023-05-11 | 삼성전자 주식회사 | 멀티플 버퍼를 가지는 메모리 장치 및 멀티플 버퍼를 가지는 메모리를 구동하는 방법 |
CN106027942A (zh) * | 2016-05-20 | 2016-10-12 | 广东欧珀移动通信有限公司 | 一种帧率控制方法及装置 |
JP6612292B2 (ja) * | 2017-05-17 | 2019-11-27 | 株式会社ソニー・インタラクティブエンタテインメント | 変換システム、映像出力装置及び変換方法 |
CN107545863A (zh) * | 2017-08-24 | 2018-01-05 | 胡艳萍 | 显示整幅图像的方法、显示频率调控方法及显示装置 |
CN110018759B (zh) * | 2019-04-10 | 2021-01-12 | Oppo广东移动通信有限公司 | 界面显示方法、装置、终端及存储介质 |
JP7351717B2 (ja) * | 2019-11-06 | 2023-09-27 | 日本放送協会 | 接続順序テストシステム、並びに、パターン画像設定装置及びそのプログラム |
CN114511683A (zh) * | 2020-10-27 | 2022-05-17 | 北京京东方光电科技有限公司 | 显示切换控制方法及系统、电子设备和存储介质 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6486193A (en) * | 1987-09-29 | 1989-03-30 | Hitachi Ltd | Changeover control of double buffer |
JP2986474B2 (ja) | 1988-03-01 | 1999-12-06 | 株式会社日立製作所 | 画像情報表示装置 |
JP2680027B2 (ja) | 1988-04-01 | 1997-11-19 | 株式会社日立製作所 | 画像情報表示装置 |
JP2753010B2 (ja) * | 1989-01-09 | 1998-05-18 | 富士通株式会社 | 動画像表示方式 |
JP3316592B2 (ja) * | 1991-06-17 | 2002-08-19 | サン・マイクロシステムズ・インコーポレーテッド | 二重バッファ・出力ディスプレー・システム、および、第1のフレーム・バッファおよび第2のフレーム・バッファ相互間の切り換えを行う方法 |
JP3036210B2 (ja) * | 1992-03-04 | 2000-04-24 | 横河電機株式会社 | 画像処理回路 |
US5519825A (en) * | 1993-11-16 | 1996-05-21 | Sun Microsystems, Inc. | Method and apparatus for NTSC display of full range animation |
JPH0895538A (ja) * | 1994-09-28 | 1996-04-12 | Hitachi Ltd | グラフィックディスプレイ表示装置とその描画処理方法 |
JPH08305540A (ja) * | 1995-05-10 | 1996-11-22 | Mitsubishi Electric Corp | 表示システム及び表示画面切換え方法 |
US5657478A (en) * | 1995-08-22 | 1997-08-12 | Rendition, Inc. | Method and apparatus for batchable frame switch and synchronization operations |
EP0951670A1 (en) * | 1997-01-17 | 1999-10-27 | Intergraph Corporation | Multiple display synchronization apparatus and method |
US6072498A (en) * | 1997-07-31 | 2000-06-06 | Autodesk, Inc. | User selectable adaptive degradation for interactive computer rendering system |
US6304297B1 (en) * | 1998-07-21 | 2001-10-16 | Ati Technologies, Inc. | Method and apparatus for manipulating display of update rate |
US6271866B1 (en) * | 1998-12-23 | 2001-08-07 | Honeywell International Inc. | Dual port memory system for buffering asynchronous input to a raster scanned display |
US6522335B2 (en) * | 1999-05-10 | 2003-02-18 | Autodesk Canada Inc. | Supplying data to a double buffering process |
US6407736B1 (en) * | 1999-06-18 | 2002-06-18 | Interval Research Corporation | Deferred scanline conversion architecture |
US6853381B1 (en) * | 1999-09-16 | 2005-02-08 | Ati International Srl | Method and apparatus for a write behind raster |
JP3551139B2 (ja) * | 2000-09-21 | 2004-08-04 | 日本電気株式会社 | 動画像再生システム及び動画像再生方法 |
US6809733B2 (en) * | 2000-11-27 | 2004-10-26 | Silicon Graphics, Inc. | Swap buffer synchronization in a distributed rendering system |
US6894693B1 (en) * | 2001-02-09 | 2005-05-17 | Vicarious Visions Inc. | Management of limited resources in a graphics system |
US6894695B2 (en) * | 2001-04-27 | 2005-05-17 | National Semiconductor Corporation | Apparatus and method for acceleration of 2D vector graphics using 3D graphics hardware |
US6938176B1 (en) * | 2001-10-05 | 2005-08-30 | Nvidia Corporation | Method and apparatus for power management of graphics processors and subsystems that allow the subsystems to respond to accesses when subsystems are idle |
US20030233592A1 (en) * | 2002-06-14 | 2003-12-18 | Hung-Ming Lin | Power saving method using frame rate control in computer graphics systems |
JP4789494B2 (ja) * | 2004-05-19 | 2011-10-12 | 株式会社ソニー・コンピュータエンタテインメント | 画像フレーム処理方法、装置、レンダリングプロセッサおよび動画像表示方法 |
US7425962B2 (en) * | 2004-07-27 | 2008-09-16 | Hewlett-Packard Development Company, L.P. | Systems and methods for generating a composite video signal from a plurality of independent video signals |
US7477256B1 (en) * | 2004-11-17 | 2009-01-13 | Nvidia Corporation | Connecting graphics adapters for scalable performance |
US20060271717A1 (en) * | 2005-05-27 | 2006-11-30 | Raja Koduri | Frame synchronization in multiple video processing unit (VPU) systems |
-
2006
- 2006-04-19 JP JP2006116069A patent/JP4327173B2/ja active Active
- 2006-11-30 US US12/297,546 patent/US8026919B2/en active Active
- 2006-11-30 CN CN2006800542884A patent/CN101427300B/zh active Active
- 2006-11-30 WO PCT/JP2006/323950 patent/WO2007122769A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2007122769A1 (ja) | 2007-11-01 |
US8026919B2 (en) | 2011-09-27 |
US20090225088A1 (en) | 2009-09-10 |
CN101427300B (zh) | 2012-01-04 |
CN101427300A (zh) | 2009-05-06 |
JP2007286519A (ja) | 2007-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4327173B2 (ja) | グラフィックスプロセッサ、描画処理装置および描画制御方法 | |
JP4312238B2 (ja) | 画像変換装置および画像変換方法 | |
JPH08202318A (ja) | 記憶性を有する表示装置の表示制御方法及びその表示システム | |
KR980013377A (ko) | 영상신호 변환장치와 델레비젼신호처리장치 | |
JP2007214659A (ja) | Osd装置 | |
JPWO2009037818A1 (ja) | デジタル画像処理装置 | |
JP2007286082A (ja) | 描画処理装置 | |
JP2000324337A (ja) | 画像拡大縮小装置 | |
JPH1155569A (ja) | 表示制御回路 | |
JP2002014645A (ja) | フレーム内時分割階調表示方式への画像データ変換装置 | |
JPH07225562A (ja) | 走査変換装置 | |
JP3303818B2 (ja) | 映像表示方法、及び映像表示システム | |
JPH08328519A (ja) | マルチディスプレイ用画像出力装置 | |
JP4212212B2 (ja) | 画像信号処理装置 | |
JPH1011049A (ja) | オーバレイ表示方法およびディスプレイオーバレイ装置 | |
KR950004132B1 (ko) | 디지탈 rgb엔코더 | |
JPH09292969A (ja) | 画像表示制御装置 | |
JPH0431892A (ja) | ビデオ信号表示装置 | |
JPH09244595A (ja) | 表示制御方法および装置ならびに表示システム | |
JPH08149519A (ja) | ビデオ映像立体視装置 | |
JPH05297841A (ja) | 表示制御装置 | |
JPS63141462A (ja) | スキヤンコンバ−タ | |
JPH08328542A (ja) | 画像処理方法及び装置 | |
JPH10257454A (ja) | グラフィクス生成装置 | |
JPH03144491A (ja) | 画像表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080304 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080425 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090303 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090424 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090609 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090610 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120619 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4327173 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120619 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130619 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |