JP3652977B2 - 半導体受光装置およびその製造方法 - Google Patents

半導体受光装置およびその製造方法 Download PDF

Info

Publication number
JP3652977B2
JP3652977B2 JP2000301489A JP2000301489A JP3652977B2 JP 3652977 B2 JP3652977 B2 JP 3652977B2 JP 2000301489 A JP2000301489 A JP 2000301489A JP 2000301489 A JP2000301489 A JP 2000301489A JP 3652977 B2 JP3652977 B2 JP 3652977B2
Authority
JP
Japan
Prior art keywords
layer
semiconductor layer
semiconductor
light receiving
strain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000301489A
Other languages
English (en)
Other versions
JP2002064217A (ja
Inventor
親志 穴山
徹 内田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Device Innovations Inc
Original Assignee
Sumitomo Electric Device Innovations Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Device Innovations Inc filed Critical Sumitomo Electric Device Innovations Inc
Priority to JP2000301489A priority Critical patent/JP3652977B2/ja
Priority to US09/873,264 priority patent/US7081639B2/en
Priority to DE60109520T priority patent/DE60109520T2/de
Priority to EP01304933A priority patent/EP1162667B1/en
Publication of JP2002064217A publication Critical patent/JP2002064217A/ja
Application granted granted Critical
Publication of JP3652977B2 publication Critical patent/JP3652977B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/0304Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L31/03046Inorganic materials including, apart from doping materials or other impurities, only AIIIBV compounds including ternary or quaternary compounds, e.g. GaAlAs, InGaAs, InGaAsP
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035236Superlattices; Multiple quantum well structures
    • H01L31/035263Doping superlattices, e.g. nipi superlattices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/105Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PIN type
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/544Solar cells from Group III-V materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Nanotechnology (AREA)
  • Inorganic Chemistry (AREA)
  • Biophysics (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Light Receiving Elements (AREA)
  • Chemical Vapour Deposition (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は一般に光半導体装置に係り、特に半導体受光装置およびその製造方法に関する。
【0002】
インターネットの急速な普及に伴い、光ファイバ通信回線の通信容量が逼迫している。このため、既存の光ファイバ通信回線を使いながら通信容量を増大させるため、単一の光ファイバ中に複数の異なった波長の光キャリアを伝搬させ、前記複数の光キャリアに、その波長に対応したチャネルの光信号を載せる、いわゆる波長多重化通信技術(WDM)が使われ始めている。
【0003】
最近では、前記光キャリアの波長帯域を1620nm程度までの長波長側(いわゆるLバンド)に拡張する試みが検討されている。これに伴い、1620nmの長波長帯域に感度を有する高速受光素子が必要とされている。
【0004】
【従来の技術】
図1は、従来の裏面入射型PINフォトダイオード20の構造を示す。
【0005】
図1を参照するに、PINフォトダイオード20はn型InP基板7上に構成されており、前記基板7上に形成された第1のn型InPバッファ層6と、前記バッファ層6上に形成された第2のn型InPバッファ層4と、前記n型InPバッファ層4上に形成されたn型InGaAs光受光層3と、前記受光層3上に形成されたn型InPクラッド層2と、さらに前記クラッド層2上に形成された非ドープInGaAsPコンタクト層1とを含み、前記第2バッファ層4,受光層3,クラッド層2およびコンタクト層1は、前記第1バッファ層6上においてメサ構造を形成する。前記メサ構造形成のため、前記第1バッファ層6と第2バッファ層4との間には、n型InGaAsPよりなるエッチングストッパ層5が挿入されている。
【0006】
さらに前記コンタクト層1とクラッド層2には、p型拡散領域8が形成されており、前記p型拡散領域8にコンタクトするようにp側電極9が、また前記メサ形成に伴い露出されたn型InGaAsPエッチングストッパ層5上にはn側電極10が形成されている。さらに、前記InP基板7の下側主面上には集光レンズ7Aが形成されている。
【0007】
かかる構成のPINフォトダイオード20では、前記InP基板7の下面に入射した入射光はレンズ7Aにより受光層3に集光され、その結果かかる受光層3の領域においてキャリアが励起され、前記受光層3は光吸収層として作用する。励起されたキャリアは、極性によりp側電極9あるいはn側電極10へと流れ、光電流に変換される。
【0008】
一般にこのようなPINフォトダイオード20では、光吸収効率を向上させるため、また結晶欠陥の発生を回避するために、前記InGaAs光吸収層3を約2μmの厚さに、InP基板7に対して格子整合するような組成で形成している。前記光吸収層3の厚さが2μm程度であれば、光吸収効率が向上する一方で、発生したキャリアの走行時間も問題にならず、従って光ファイバ通信回線で使われる10Gbit/秒程度の伝送速度に対応可能な高速応答性が確保される。
【0009】
【発明が解決しようとする課題】
図1の従来のPINフォトダイオード20では、前記InGaAs受光層がInP基板7に格子整合する必要があるため、バンドギャップが室温で1650nm程度になる。このため、図1の従来のPINフォトダイオード20は室温においては前記1620nmの長波長光信号の検出が十分に可能であるが、一方このような光ファイバ通信回線で使われるフォトダイオードは−40°Cのような低温環境でも動作可能なことが要求される。
【0010】
しかし、図1のPINフォトダイオード20をこのような低温環境下で動作させると、前記受光層3のバンドギャップが拡大し、このため受光層3の光吸収効率は50%以下に低下してしまう。この問題を回避するために、前記受光層3中のIn組成を増やすことも考えられるが、その場合には前記InP基板7との格子整合が成立しなくなり、受光層3を光吸収に好適な2μmの厚さに形成しようとすると、欠陥が発生してしまうのが避けられない。欠陥が発生すると、リーク電流が増大し、受光装置の暗電流が増加する。一般に、結晶欠陥の発生を回避するためには前記受光層3の歪量を0.1%以下に抑制する必要がある。一方、こうすると前記低温環境下におけるバンドギャップの拡大を十分に補償することができない。
【0011】
これに対し、従来より特開平7−74381号公報あるいは特開昭62−35682号公報に、受光層3を光吸収層と、前記光吸収層に隣接して設けられ、逆歪(今の場合は引っ張り歪)を蓄積した歪補償層とにより構成し、圧縮歪を受ける光吸収層3と引っ張り歪を有する歪補償層とで、受光層全体として基板7から作用する応力を相殺する構成が提案されている。かかる構成によれば、前記光吸収層3と歪補償層とを交互に繰り返し形成することにより、前記光吸収層3に対して十分な層膜厚を確保することができる。例えば前記特開平7−74381号公報には、図2に示すように、引っ張り歪を蓄積したIn 0.53-x Ga 0.47+x 層21aと圧縮歪を蓄積したIn 0.53+x Ga 0.47-x 層21bとを繰り返し積層した超格子構造を有する光吸収層21が開示されている。図2の例では、前記光吸収層21は下側のn型InPコンタクト層22と上側のp型InPコンタクト層23との間に挟持される。また、前記特開昭62−35682号公報では、GaAs基板を使い、厚さが10nmのGaAs層と厚さが10nmのAlGaAs層とを交互に積層して光吸収層を形成する構成が開示されている。
【0012】
しかし、これら従来の構造では、受光層中における正味の光吸収層の膜厚が、歪補償層を含んだ受光層全体の膜厚の1/2にしかならず、このため正味の光吸収層に対して十分な膜厚を確保しようとすると、前記超格子構造の繰り返し回数を増加させる必要があるが、このような構成では受光層全体の膜厚が過大になり、キャリアの走行時間が増大してしまう。このため、このような従来の構成の歪超格子受光装置ではPINフォトダイオードに特徴的な高速応答特性が損なわれる問題点が生じていた。
【0013】
そこで、本発明は上記の課題を解決した半導体受光装置を提供する。
【0014】
【課題を解決するための手段】
本発明は上記の課題を、第1の導電型の半導体基板と、前記半導体基板上に設けられた受光層と、前記受光層の一部に形成された第2の導電型の領域と、前記受光層に対して、前記第2の導電型の領域を介して厚さ方向に電界を印加する電極手段とを備え、前記受光層は、圧縮歪を蓄積し、所定波長の光を吸収する第1の半導体層と、引っ張り歪を蓄積し、前記第1の半導体層よりも薄い第2の半導体層とを含み、前記第1の半導体層と前記第2の半導体層とは、前記受光層中において交互に繰り返され、前記第1の半導体層は、50nm以上の厚さを有することを特徴とする半導体受光装置により解決する。
【0015】
前記半導体受光装置において、前記第1の半導体層は0.2%以上、0.6%以下の歪を有するのが好ましい。また前記第1の半導体層の厚さを50nm以上とするのが好ましい。前記第2の半導体層は、εを前記第1の半導体層の歪量(%)、Lを交互に繰り返された前記第1の半導体層と前記第2の半導体層との総和(μm)として、第1の半導体層と第2の半導体層との和の(0.9×L1/4×ε)倍以下の厚さを有するのが好ましい。また前記第2の半導体層は、前記第1の半導体層の厚さの1/2以下の厚さを有するのが好ましい。また前記第1の半導体層と前記第2の半導体層とは、いずれも三元化合物半導体よりなるのが好ましい。例えば、前記基板をn型InPとし、前記第1および第2の半導体層をInGaAsとしてもよい。さらに前記第1の半導体層と前記第2の半導体層との間に、さらに前記第1の半導体層と前記第2の半導体層の中間のバンドギャップを与える組成の中間層を設けるのが好ましい。かかる中間層は、前記第1の半導体層の界面のうち、前記第2の導電型の領域の側の界面に形成するのが好ましい。またその際、前記中間層は組成が前記第1の半導体層と前記第2の半導体層との間において、漸移的に変化させてもよい。この場合、前記中間層の組成を、前記第2の半導体層との界面において引っ張り歪を蓄積し、前記第1の半導体層との界面において圧縮歪を蓄積するように変化させるのが好ましい。
【0016】
さらに本発明は上記の課題を、半導体基板上に、前記基板とは格子定数の異なる三元化合物からなり圧縮歪を有する第1の半導体層と、前記基板とは格子定数の異なる三元化合物からなり引っ張り歪を有する第2の半導体層とを、成長ガスを切り替えることなく連続的に流量変化させることで交互に、繰り返し形成し、受光層を形成する工程と、前記受光層上に、前記受光層の厚さ方向に電界を印加する電極を形成する工程とを含むことを特徴とする半導体受光装置の製造方法により解決する。
【0017】
前記半導体受光装置の製造方法において、前記第1の半導体層と前記第2の半導体層とを形成する工程は、MOVPE法を使い、有機金属原料の流量を連続的に変化させることにより、前記第1の半導体層と前記第2の半導体層とを交互に繰り返し形成するのが好ましい。
[作用]
本発明によれば、光吸収層と歪補償層をと交互に積層した超格子構造の受光層を有する半導体受光装置において、第1の半導体層、すなわち圧縮歪を有する光吸収層の膜厚を、第2の半導体層、すなわち引っ張り歪を有する歪補償層の膜厚よりも大きく設定し、同時に前記歪補償層中の引っ張り歪量を光吸収層中の圧縮歪量よりも増大させることにより、受光層全体の厚さを減少すると同時に受光層中における光吸収層の正味の膜厚を大きくすることができ、その結果長波長側に感度を有する高速受光装置を実現することが可能になる。
【0018】
前記歪補償層を極端に薄くする場合、歪補償量を確保するために歪補償層の引張り歪を大きくする必要があり、その結果、ある歪限界を超えると光吸収層との界面に欠陥が生じてしまう。本発明者はこの歪限界に関して新規な実験を行い、その知見から、以下に説明する関係式を導き出した(ここで歪限界とは、引張り歪層と圧縮歪層とを交互に積層した歪補償構造独特のものであり、一般に知られているミスフィット転位の発生機構に基づく臨界膜厚とは全く異なるものである)。
【0019】
まず本実験に関するモデル構造を図3を参照しながら説明する。
【0020】
図3を参照するに、本実験のモデル構造はInP基板上に形成された場合に圧縮歪を蓄積するような組成のInGaAs光吸収層12AとInP基板上に形成された場合に引張り歪を蓄積するような組成のInGaAs歪補償層12Bとを含み、前記光吸収層12Aと歪補償層12Bとよりなる構造単位12UをInP基板11上に繰り返しエピタキシャルに積層した超格子構造12を有する。
【0021】
前記光吸収層12Aが+εw%の圧縮歪を、また前記歪補償層12Bが−εb%の引張り歪をそれぞれ蓄積する場合、前記光吸収層12Aの厚さをlw、前記歪補償層12Bの厚さをlbとすると、歪緩和防止のため、前記膜厚lw,lbおよび前記歪量εw,εbは、関係式
εw・Lw=εb・Lb (1)
が成立するように設定される。ただしLwおよびLbは、前記構造単位12をn回繰り返した場合の前記光吸収層12Aおよび歪補償層12Bの合計の厚さをそれぞれ示しており、前記膜厚lwおよびlbを使って、それぞれLw=n・lw,Lb=n・bで表される。
【0022】
前記光吸収層12Aと歪補償層12Bとを繰り返した前記超格子構造12上には、InPキャップ層13がエピタキシャルに形成される。
【0023】
図4は、かかるモデル構造について、前記超格子構造12の膜厚、すなわち前記超格子構造12中における前記光吸収層12Aおよび歪補償層12Bの合計膜厚Lを1.3μmとし、この制限下において前記光吸収層12Aの合計厚Lwと歪量εwを様々に変化させた場合に得られる前記キャップ層13の表面モフォロジーの良否をまとめて示す。ただし先の式(1)に示した歪緩和の条件から、前記歪補償層12Bの歪量εbはεb=εw・Lw/Lbにより与えられる。図4中、○は前記キャップ層13において平坦で良好な表面モフォロジーが得られた場合を、また×は凹凸のある不規則な表面モフォロジーが得られた場合を示す。
【0024】
図4を参照するに、歪量εwおよび合計膜厚Lwの両方が大きい場合にはキャップ層13の表面には不規則なモフォロジーが現れ、一方前記歪量εwおよび合計膜厚Lwの両方が小さい場合には、平坦で良好なモフォロジーの表面が得られることがわかる。また図4において、表面モフォロジーが良好な領域(○)と不良な領域(×)とは、図中に太線で示した、式
Lw=A×εw+L (A,Lは定数) (2)
で表される直線により、明確に区画されることがわかる。
【0025】
前記キャップ層13の表面において観察されたモフォロジーはその下の積層構造12中における光吸収層12Aおよび歪補償層12Bの表面モフォロジーを反映していると考えられ、図4中において×で示した領域においては、前記超格子構造12中における光吸収層12Aと歪補償層12Bの規則的な積層が破壊されているものと考えられる。従って図4の結果は、図3の超格子構造12を半導体受光装置の受光層として使う場合、光吸収層12Aの膜厚Lwと歪量εwとを、式(2)で画成される表面モフォロジーが良好な範囲に入るように決定する必要があることを示している。
【0026】
図5は図3のモデル構造において、前記光吸収層12Aの合計膜厚Lwが前記歪補償層12Bの合計膜厚Lbに等しくなるように、すなわち式
Lw=Lb=L/2 (3)
が成立するように条件を設定し、さらに前記歪量εwが歪量εbに等しくなるように、すなわち式
εw=εb=ε (4)
が成立するように条件を設定し、さらに前記合計膜厚Lおよび歪量εを様々に変化させた場合における、モデル構造の表面モフォロジーの良否を示す。図5中先と同様に、○は前記キャップ層13において平坦で良好な表面モフォロジーが得られた場合を、また×は凹凸のある不規則な表面モフォロジーが得られた場合を示す。
【0027】
図5を参照するに、歪量εおよび合計膜厚Lの両方が大きい場合にはキャップ層13の表面には不規則なモフォロジーが現れ、一方前記歪量εおよび合計膜厚Lの両方が小さい場合には、平坦で良好なモフォロジーの表面が得られることがわかる。図5において、表面モフォロジーが良好な領域(○)と不良な領域(×)とは、図中に太線で示した、式
L=0.1/ε4 (5)
で表される線により、明確に区画される。なお図5中、○と×が重なっているのは、前記超格子構造12中における一層当りの層厚の違いに起因する。
【0028】
前記式(2)は、前記式(3)および(4)の条件を満たすはずであり、従って式(2)を係数Aについて解き、これをLを使って表現すると、式
Lw=−L5/4・εw/(2×0.11/4)+L (6)
が得られる。
【0029】
式(6)の関係が満たされている超格子構造は、図4,5で説明した表面モフォロジーの不良を生じない所定の歪限界内にある。
【0030】
式(6)を使ってLbとLの比を表すと、式
Lb/L=(L−Lw)/L=L1/4・εw/(2×0.11/4)=0.89・L1/4・εw (7)
が得られるが、このことは前記歪限界内において前記歪補償層12Bの合計膜厚Lbを、超格子構造の合計膜厚Lの約(0.9・L1/4・εw)倍以下まで減少させられることを示している。
【0031】
かかる歪超格子構造12を受光装置の受光層に使う場合には、前記光吸収層12Aの合計膜厚Lwは大きい方が高い受光効率が得られて好ましいが、先の図4の関係より図3の超格子構造において光吸収層12Aの歪量εwを増大させると歪補償層12Bの厚さlb、従って合計厚さLbを増大させなければならず、従って前記式(7)より、前記歪補償層12Bの合計膜厚Lbは制限され、また前記光吸収層12Aの合計膜厚Lwも制限されることになる。
【0032】
図6は、図4の関係に受光効率ηを重ねて示す図である。ただし図6中、等高線が前記受光効率ηの値を示す。図6の受光効率ηは、−40°Cにおいて前記InGaAs超格子構造12に、波長が1.62μmの入射光が垂直に入射した場合のもので、前記光吸収層12Aの合計膜厚Lwおよび歪量εwから算出している。
【0033】
図6より、歪量εwが0.25%以上、0.6%以下の範囲で、50%を上回る受光効率が得られることがわかる。
【0034】
ところで、このような歪補償層中の歪量を増大させた構造では、光吸収層と歪補償層との間のバンドギャップ差が増大し、量子シフトにより光吸収層の吸収波長域が短波長側にシフトしてしまう可能性があるため、本発明では前記光吸収層の厚さを、量子シフトがほとんど生じない50nm以上の厚さに設定することが好ましい。あるいは量子シフトを制御して、前記光吸収層の吸収波長域が−40°Cで1620nm帯域をカバーするように、光吸収層の厚さを設定してもよい。
【0035】
かかる構成により、1620nm帯の光検出を、広い温度環境下で安定して行うことが可能になる。また前記受光層中の光吸収層の合計膜厚を1μm以上にすることが可能である。
【0036】
さらに、本発明では光吸収層と歪補償層との間のバンドギャップ差に起因して、光吸収層と歪補償層との界面近傍にキャリアがせき止められる現象を解消するため、前記光吸収層と歪補償層との間に、中間的なバンドギャップを有する中間層を介在させる。かかる中間層を設けることにより、前記界面におけるキャリア蓄積に起因する光電流、特にホール電流の減少が回避され、またキャリア溜りによるキャパシタンスが減少する。このため、優れた高速応答特性が確保される。かかる中間層は、前記光吸収層が歪補償層と接する界面のうち、ホールが蓄積しやすい、p型領域が形成されている側の界面に形成するのが特に効果的である。前記中間層は、バンドギャップが漸移的に変化するように、厚さ方向に組成が漸移的に変化するものであってもよい。その際、前記中間層の組成を、歪補償層との界面において引っ張り歪が蓄積され、光吸収層との界面において圧縮歪が蓄積されるように変化させることにより、移動度の小さいホール電流がせき止められる問題が効果的に軽減され、優れた応答特性が確保される。
【0037】
さらに本発明によれば、前記光吸収層と歪補償層とが、MOVPE法により、連続して、中断することなく形成されるため、ヘテロ界面において生じがちなCやSi等の界面パイルアップの問題が生じることがなく、結晶性の良好な光吸収層が得られる。
【0038】
本発明の半導体受光装置において、前記受光層を1μm以上の膜厚に形成することにより、1620nm帯のような長波長帯域に感度を有し、高速光信号(例として10Gbit/秒程度)に対して十分な応答特性を有する半導体受光装置が得られる。
【0039】
【発明の実施の形態】
[第1実施例]
は、本発明の第1実施例による半導体受光装置30の構成を示す。ただし図3中、先に図1で説明した部分に対応する部分には同一の参照符号を付し、説明を省略する。
【0040】
を参照するに、本実施例の半導体受光装置30は先に図1で説明した従来の前記半導体受光装置20と同様な構成を有するが、前記受光層が、厚さが20nmで+0.4%の圧縮歪を蓄積したInGaAsよりなる光吸収層3aと厚さが10nmで−0.8%の引っ張り歪を蓄積したInGaAsよりなる歪補償層3bとを繰り返し、40周期にわたり積層した超格子構造により置き換えられている。
【0041】
より具体的に説明すると、図1の構造において、前記n型InP基板7上に前記第1のInPバッファ層6と、InGaAsPエッチングストッパ層5と、第2のInPバッファ層4と、InGaAs受光層3と、InPクラッド層2と、InGaAsPコンタクト層1とが、基板温度を600°CとしたMOVPE法により、V族原料とIII族原料の供給比率を200倍に設定して、順次形成される。
【0042】
図示の例では、前記第1のInPバッファ層6は約50nmの厚さに形成され、Siにより2×1017cm-3の濃度でn型にドーピングされる。また前記InGaAsPエッチングストッパ層5は約10nmの厚さに形成され、Siにより1×1018cm-3の濃度でn型にドーピングされる。さらに前記エッチングストッパ層5上のInPバッファ層4は約50nmの厚さに形成され、Siにより2×1017cm-3の濃度でn型にドーピングされる。
【0043】
前記InPバッファ層4が形成された後、前記バッファ層4上にはSiドーパントと共にTMIn,TMGaおよびAsH3をそれぞれIn,Ga,AsのMOVPE原料として供給し、Si濃度が1×1015cm-3程度で組成がIn0.59Ga0.41Asで表される第1の半導体層を前記光吸収層3aとして、またSi濃度が同じく1×1015cm-3程度で組成がIn0.44Ga0.56Asで表される半導体層を前記歪補償層3bとして、それぞれ20nmおよび10nmの厚さで20周期にわたり繰り返し堆積し、受光層3を形成する。先にも記載したように、このようにして形成された光吸収層3aは+0.4%の圧縮歪を蓄積するのに対し、歪補償層3bは−0.8%の引っ張り歪を蓄積し、歪量と膜厚の積は、前記光吸収層3aと歪補償層3bとでほぼ等しくなっている。このため、前記受光層3全体としては歪は補償されている。
【0044】
さらに、このようにして形成された受光層3上に、Siにより5×1015cm-3の濃度でn型にドープされたInPクラッド層8を約1μmの厚さに形成し、さらにその上にPL波長が1.3μmの非ドープInGaAsP層1を形成する。
【0045】
さらに前記InGaAsPコンタクト層1とその下のInPクラッド層2中に、Znの拡散工程により前記p型拡散領域を、径が約20μmで深さが約1μmの円形形状となるように形成し、前記化合物半導体層1〜4を前記InGaAsP層5をエッチングストッパとしてエッチングすることにより、前記InGaAsPエッチングストッパ層5上に前記メサ構造が形成される。
【0046】
最後に前記InP基板7の下面に集光レンズ11を形成し、前記P側電極8およびn側電極10を形成する。
【0047】
このようにして形成された受光装置30では、前記光吸収層3aはIn組成が大きいためバンドギャップが狭まり、−40°Cの低温環境下においても所望の1620nm帯の長波長光を効果的に吸収する。その際、前記光吸収層3aはIn組成が大きいことに起因して圧縮歪を蓄積するが、前記光吸収層3aに隣接して設けられたIn組成が小さく引っ張り歪を蓄積する歪補償層3bが前記圧縮歪を補償し、その結果前記光吸収層3aと歪補償層3bとよりなる構造単位を100周期繰り返しても、前記光吸収層3a中に欠陥が形成されることはない。
【0048】
その際、先にも説明したように本実施例では、前記歪補償層3bの厚さを前記光吸収層3aの厚さよりも小さく設定し、さらに前記光吸収層3a中の圧縮歪と膜厚の積が、前記歪補償層3b中の引っ張り歪と膜厚の積にほぼ等しくなるように、前記歪補償層3b中の引っ張り歪量を増加させる。かかる構成によれば、受光層3中において光吸収に寄与しない歪補償層3bの膜厚分が減少するため受光層3自体の全厚が減少し、入射光により励起された電子とホールがそれぞれの電極に光電流として到達する際の電流路が短縮される。換言すると、本実施例の半導体受光装置30は、光ファイバ通信回線で使われる10Gbit/秒の高速光信号を検出するのに十分な、優れた高速応答特性を有する。
【0049】
の受光層30を形成する際には、先に説明したTMIn等のIn原料,TEGaやTMGa等のGa原料およびAsH3等のAs原料を連続的に供給し、TMInおよびTMGaの割合を変化させることにより光吸収層3aと歪補償層3bを形成するのが好ましい。このようにすることで結晶成長が層3a,3bの界面で中断されることがなくなり、層3aと層3bの間のヘテロ界面にCやSi等のパイルアップするのが回避され、結晶性の良好な受光層30が得られる。
[第2実施例]
は、本発明の第2実施例による半導体受光装置40の構成を示す。ただし図中、先に説明した部分に対応する部分には同一の参照符号を付し、説明を省略する。
【0050】
を参照するに、本実施例では前記光吸収層3aの厚さを50nm、あるいはそれ以上に設定し、これに伴い前記歪補償層3bの厚さも16.7nmあるいはそれ以上に設定する。ただし本実施例では、前記光吸収層3aおよび歪補償層3b中の歪量は、歪量と膜厚の積が等しくなるように、それぞれ+0.2%(圧縮歪)および−0.6%(引っ張り歪)とされている。前記光吸収層3aの厚さが増大した分、超格子構造中における層3aおよび層3bの繰り返し回数は先の実施例の場合に比べて減少しており、本実施例では20周期となっている。
【0051】
の構成においては前記光吸収層3aは、層3aの厚さが10nm程度であるため量子井戸を形成する可能性があるが、本実施例によれば、前記光吸収層3aの厚さが50nmと先の実施例よりも大きくなっているため、前記光吸収層3a中に量子井戸が形成されることはない。量子井戸が形成されないため、前記光吸収層3a中に量子準位が生じることもなく、このため前記光吸収層3aの吸収波長域が量子シフトにより短波長側にずれる問題は生じない。
[第3実施例]
は本発明の第3実施例による半導体受光装置50の構成を示す。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。
【0052】
図5を参照するに、半導体受光装置50は先に説明した半導体受光装置40に似た構成を有するが、本実施例では前記受光層3中において、歪補償層3bに隣接する光吸収層3aの界面のうち、基板7と反対の側、すなわちp型拡散領域8の側の界面に、光吸収層3aと歪補償層3bの中間的なバンドギャップを有するn型InGaAsよりなる中間層3cを挿入する。かかる中間層3cとしては、例えば無歪組成のInGaAsを使ってもよい。
【0053】
先の実施例では、受光層3中において光吸収層3aと歪補償層3bとを交互に積層した場合、全体として歪補償はなされるが、前記光吸収層3aと歪補償層3bとの界面にバンドギャップ差は依然として存在する。このようなバンドギャップ差は前記層3a,3bを横切って移動するキャリアをせき止めるように働き、その結果層3aと層3bの界面に沿って、キャリアが蓄積してしまう問題が生じることがある。このようなキャリアのせき止めは、特に移動度の小さいホール電流において顕著で、半導体受光装置の高速応答性が損なわれる原因となる。
【0054】
そこで本発明では、下側が光吸収層3aで上側が歪補償層3bとなる界面に前記中間層3cを挿入し、層3aと層3bとの間のバンドギャップ差を緩和する。また、かかる中間層3cを、図に示すように上側の歪補償層3bに接する側において引っ張り歪を生じ、下側の光吸収層3aに接する側において圧縮歪を生じるように、InおよびGa組成を膜厚方向に漸移的に変化させたグレーデッド組成層とし、多層構造としてもよい。
【0055】
さらに、図示は省略するが、このような中間層3cを、下側が歪補償層3bで上側が光吸収層3aとなる界面に挿入してもよい。このような構成によれば、電子電流が層3aと層3bとの間の界面でせき止められる問題が軽減される。この場合には、前記中間層3cの組成を、上側の光吸収層3aに接する側において圧縮歪を生じ、下側の歪補償層3bに接する側において引っ張り歪を生じるように、InおよびGa組成を膜厚方向に漸移的に変化させるのが好ましい。
【0056】
なお、本発明による歪超格子構造の受光層は、PIN型フォトダイオードに限定されるものではなく、APD(アバランシェフォトダイオード)に対しても適用が可能である。
【0057】
以上、本発明を好ましい実施例について説明したが、本発明はかかる特定の実施例に限定されるものではなく、特許請求の範囲に記載した要旨内において、様々な変形・変更が可能である。
【0058】
【発明の効果】
本発明によれば、1620nm帯域に感度を有する高速半導体受光装置を実現することができる。
【図面の簡単な説明】
【図1】従来の半導体受光装置の構成を示す図である。
【図2】従来の半導体受光装置の一部を示す図である。
【図3】本発明の原理を説明する図である。
【図4】本発明の原理を説明する別の図である。
【図5】本発明の原理を説明するさらに別の図である。
【図6】本発明の原理を説明するさらに別の図である。
【図7】本発明の第1実施例による半導体受光装置の一部を示す図である。
【図8】本発明の第2実施例による半導体受光装置の一部を示す図である。
【図9】本発明の第3実施例による半導体受光装置の一部を示す図である。
【符号の説明】
1、21,23 コンタクト層
2 クラッド層
3,21 受光層
3a 光吸収層
3b 歪補償層
3c 中間層
4 第2バッファ層
5 エッチングストッパ層
6 第1バッファ層
7 基板
7A 集光レンズ
8 p型拡散領域
9 p側電極
10 n側電極
11 基板
12 歪超格子構造
12A 光吸収層
12B 歪補償層
12U 構造単位
13 キャップ層
20,30,40,50 半導体受光装置

Claims (12)

  1. 第1の導電型の半導体基板と、
    前記半導体基板上に設けられた受光層と、
    前記受光層の一部に形成された第2の導電型の領域と、
    前記受光層に対して、前記第2の導電型の領域を介して厚さ方向に電界を印加する電極手段とを備え、
    前記受光層は、圧縮歪を蓄積し、所定波長の光を吸収する第1の半導体層と、引っ張り歪を蓄積し、前記第1の半導体層よりも薄い第2の半導体層とを含み、前記第1の半導体層と前記第2の半導体層とは、前記受光層中において交互に繰り返され
    前記第1の半導体層は、50nm以上の厚さを有することを特徴とする半導体受光装置
  2. 前記第1の半導体層は0.2%以上、0.6%以下の歪を有することを特徴とする請求項1記載の半導体受光装置。
  3. 前記第2の半導体層は、εを前記第1の半導体層の歪量(%)、Lを交互に繰り返された前記第1の半導体層と前記第2の半導体層との総和(μm)として、第1の半導体層と第2の半導体層との和の(0.9×L1/4×ε)倍以下の厚さを有することを特徴とする請求項1〜2のうち、いずれか一項記載の半導体受光装置。
  4. 前記第2の半導体層は、前記第1の半導体層の厚さの1/2以下の厚さを有することを特徴とする請求項記載の半導体受光装置。
  5. 前記第1の半導体層と前記第2の半導体層とは、いずれも三元化合物半導体よりなることを特徴とする請求項1記載の半導体受光装置。
  6. 前記基板はn型InPよりなり、前記第1および第2の半導体層はn型InGaAsよりなることを特徴とする請求項1〜のうち、いずれか一項記載の半導体受光装置。
  7. 前記第1の半導体層と前記第2の半導体層との間に、さらに前記第1の半導体層と前記第2の半導体層の中間のバンドギャップを与える組成の中間層を設けたことを特徴とする請求項1〜のうち、いずれか一項記載の半導体受光装置。
  8. 前記中間層は、前記第1の半導体層が前記第2の半導体層に接する界面のうち、前記第2の導電型の領域の側の界面に形成されることを特徴とする請求項記載の半導体受光装置。
  9. 前記中間層は組成が前記第1の半導体層と前記第2の半導体層との間において、膜厚方向に漸移的に変化することを特徴とする請求項または記載の半導体受光装置。
  10. 前記中間層は、前記第2の半導体層に接する側において引っ張り歪を蓄積し、前記第1の半導体層に接する側において圧縮歪を蓄積するように組成を変化させることを特徴とする請求項記載の半導体受光装置。
  11. 半導体基板上に、前記基板とは格子定数の異なる三元化合物からなり圧縮歪を有する第1の半導体層と、前記基板とは格子定数の異なる三元化合物からなり引っ張り歪を有する第2の半導体層とを、成長ガスの供給を中断することなく、連続的に流量変化させることで交互に、繰り返し形成し、受光層を形成する工程と、
    前記受光層上に、前記受光層の厚さ方向に電界を印加する電極を形成する工程とを含み、
    前記第1の半導体層は、50nm以上の厚さを有するように形成されることを特徴とする半導体受光装置の製造方法。
  12. 前記第1の半導体層と前記第2の半導体層とを形成する工程は、MOVPE法を使い、有機金属原料の流量を連続的に変化させることにより、前記第1の半導体層と前記第2の半導体層とを交互に繰り返し形成する工程を含むことを特徴とする請求項11記載の半導体受光装置の製造方法。
JP2000301489A 2000-06-06 2000-09-29 半導体受光装置およびその製造方法 Expired - Lifetime JP3652977B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2000301489A JP3652977B2 (ja) 2000-06-06 2000-09-29 半導体受光装置およびその製造方法
US09/873,264 US7081639B2 (en) 2000-06-06 2001-06-05 Semiconductor photodetection device and fabrication process thereof
DE60109520T DE60109520T2 (de) 2000-06-06 2001-06-06 Halbleiterphotodetektor und sein Herstellungsverfahren
EP01304933A EP1162667B1 (en) 2000-06-06 2001-06-06 Semiconductor photodetector and fabrication process thereof

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000-169448 2000-06-06
JP2000169448 2000-06-06
JP2000301489A JP3652977B2 (ja) 2000-06-06 2000-09-29 半導体受光装置およびその製造方法

Publications (2)

Publication Number Publication Date
JP2002064217A JP2002064217A (ja) 2002-02-28
JP3652977B2 true JP3652977B2 (ja) 2005-05-25

Family

ID=26593424

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000301489A Expired - Lifetime JP3652977B2 (ja) 2000-06-06 2000-09-29 半導体受光装置およびその製造方法

Country Status (4)

Country Link
US (1) US7081639B2 (ja)
EP (1) EP1162667B1 (ja)
JP (1) JP3652977B2 (ja)
DE (1) DE60109520T2 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4030847B2 (ja) * 2002-09-20 2008-01-09 ユーディナデバイス株式会社 半導体受光装置
JP4625639B2 (ja) * 2003-01-17 2011-02-02 富士フイルム株式会社 光変調素子、光変調素子アレイ、画像形成装置、及び平面表示装置
US7233029B2 (en) * 2003-01-17 2007-06-19 Fujifilm Corporation Optical functional film, method of forming the same, and spatial light modulator, spatial light modulator array, image forming device and flat panel display using the same
US8674406B2 (en) 2009-07-17 2014-03-18 Lockheed Martin Corp. Extended wavelength digital alloy NBN detector
JP2011035114A (ja) * 2009-07-31 2011-02-17 Renesas Electronics Corp メサ型フォトダイオード及びその製造方法
JP5414415B2 (ja) * 2009-08-06 2014-02-12 株式会社日立製作所 半導体受光素子及びその製造方法
JP2012174977A (ja) * 2011-02-23 2012-09-10 Sumitomo Electric Ind Ltd 受光素子およびその製造方法
GB201410317D0 (en) * 2014-06-10 2014-07-23 Spts Technologies Ltd Substrate
RU2660415C1 (ru) * 2017-07-25 2018-07-06 Федеральное государственное бюджетное учреждение науки Физико-технический институт им. А.Ф. Иоффе Российской академии наук СПОСОБ ИЗГОТОВЛЕНИЯ ГЕТЕРОСТРУКТУРЫ InGaAsP/InP ФОТОПРЕОБРАЗОВАТЕЛЯ
JPWO2022118643A1 (ja) * 2020-12-04 2022-06-09

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4607272A (en) * 1983-10-06 1986-08-19 The United States Of America As Represented By The United States Department Of Energy Electro-optical SLS devices for operating at new wavelength ranges
JPS6235682A (ja) 1985-08-09 1987-02-16 Nec Corp 受光素子
JP2747299B2 (ja) * 1988-09-28 1998-05-06 株式会社日立製作所 半導体受光素子
US4952792A (en) 1989-10-13 1990-08-28 At&T Bell Laboratories Devices employing internally strained asymmetric quantum wells
US5093695A (en) 1990-05-18 1992-03-03 At&T Bell Laboratories Controllable semiconductor modulator having interleaved contacts
JP2911546B2 (ja) 1990-06-06 1999-06-23 富士通株式会社 光半導体装置及びその製造方法
JPH04212129A (ja) 1990-07-03 1992-08-03 Fujitsu Ltd 光半導体装置
EP0506127B1 (en) * 1991-03-28 1999-06-09 Nec Corporation Semiconductor photodetector using avalanche multiplication
JPH0521829A (ja) * 1991-07-12 1993-01-29 Hitachi Ltd 半導体装置
US5313073A (en) * 1992-08-06 1994-05-17 University Of Southern California Light detector using intersub-valence band transitions with strained barriers
JPH06140624A (ja) 1992-10-22 1994-05-20 Furukawa Electric Co Ltd:The ショットキー接合素子
JPH06188449A (ja) 1992-12-21 1994-07-08 Furukawa Electric Co Ltd:The Msm型受光素子
JPH06296037A (ja) 1993-04-07 1994-10-21 Furukawa Electric Co Ltd:The 半導体受光素子
WO1994015367A1 (en) 1992-12-21 1994-07-07 The Furukawa Electric Co., Ltd. Distorted superlattice semiconductor photodetecting element with side-contact structure
JPH0774381A (ja) 1993-09-01 1995-03-17 Mitsubishi Electric Corp 半導体受光素子
US5412225A (en) * 1994-02-18 1995-05-02 The United States Of America As Represented By The Secretary Of The Army Tunable heavy and light hole coupled bands in variable-strain quantum well semi-conductor heterostructure for novel opto-electronic devices
EP0681200B1 (en) * 1994-05-06 2001-09-05 Commissariat A L'energie Atomique Optically controlled light modulator device
JPH08316588A (ja) * 1995-05-23 1996-11-29 Furukawa Electric Co Ltd:The 歪量子井戸構造を有する半導体光素子
JPH09318918A (ja) * 1996-05-29 1997-12-12 Nec Corp 半導体光変調器
US6229152B1 (en) * 1999-02-18 2001-05-08 The Trustees Of Princeton University Strain compensated indium galium arsenide quantum well photoconductors with high indium content extended wavelength operation
US6222200B1 (en) * 1999-04-19 2001-04-24 Nortel Networks Limited Photodetector with spectrally extended responsivity

Also Published As

Publication number Publication date
EP1162667B1 (en) 2005-03-23
EP1162667A1 (en) 2001-12-12
DE60109520T2 (de) 2005-09-29
JP2002064217A (ja) 2002-02-28
DE60109520D1 (de) 2005-04-28
US20010048118A1 (en) 2001-12-06
US7081639B2 (en) 2006-07-25

Similar Documents

Publication Publication Date Title
TWI552371B (zh) A group III-V compound semiconductor light-receiving element, a method for fabricating a III-V compound semiconductor light-receiving element, a light-receiving element, and an epitaxial wafer
JP3652977B2 (ja) 半導体受光装置およびその製造方法
JPS6016474A (ja) ヘテロ多重接合型光検出器
JP2007242748A (ja) 半導体素子およびその製造方法
US20210249545A1 (en) Optoelectronic devices having a dilute nitride layer
JP2007201040A (ja) 半導体発光素子
JP4702977B2 (ja) 受光装置
CN111490114A (zh) 基于量子点的硅上雪崩光电二极管
JPH0773131B2 (ja) シリコンゲルマニウム光検出器
JP2010225820A (ja) 半導体受光素子
CN107393982B (zh) 提高铟砷/镓锑超晶格红外探测器材料截止波长的方法及铟砷/镓锑ⅱ类超晶格及其应用
US6084251A (en) Semiconductor light emitting device with carrier diffusion suppressing layer
WO2015027416A1 (zh) 雪崩光电二极管
JPH04234184A (ja) 半導体レーザ
JPH06268315A (ja) 半導体レーザ
WO2021100133A1 (ja) 受光デバイスおよびその製造方法
JP4545573B2 (ja) 半導体薄膜構造とその製造方法
JP5391945B2 (ja) 受光素子及びエピタキシャルウェハ
JPH06151940A (ja) 半導体受光素子
JP2762004B2 (ja) 受光素子
JP2011060792A (ja) 半導体素子の製造方法
Sahni et al. Detectors
JP5776745B2 (ja) 受光素子及びエピタキシャルウェハ
JPH0964407A (ja) 半導体受光素子
JP2013016539A (ja) 半導体光増幅器及び光通信システム

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040413

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040614

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050222

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050224

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080304

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090304

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090304

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100304

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100304

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110304

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120304

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120304

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130304

Year of fee payment: 8