JP2019057889A5 - - Google Patents

Download PDF

Info

Publication number
JP2019057889A5
JP2019057889A5 JP2017182591A JP2017182591A JP2019057889A5 JP 2019057889 A5 JP2019057889 A5 JP 2019057889A5 JP 2017182591 A JP2017182591 A JP 2017182591A JP 2017182591 A JP2017182591 A JP 2017182591A JP 2019057889 A5 JP2019057889 A5 JP 2019057889A5
Authority
JP
Japan
Prior art keywords
signal
calculation
clock signal
executed
digital data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017182591A
Other languages
English (en)
Other versions
JP2019057889A (ja
JP7139588B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2017182591A priority Critical patent/JP7139588B2/ja
Priority claimed from JP2017182591A external-priority patent/JP7139588B2/ja
Priority to US16/124,609 priority patent/US10249279B1/en
Priority to CN201811048881.9A priority patent/CN109547028B/zh
Publication of JP2019057889A publication Critical patent/JP2019057889A/ja
Publication of JP2019057889A5 publication Critical patent/JP2019057889A5/ja
Application granted granted Critical
Publication of JP7139588B2 publication Critical patent/JP7139588B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本発明の一態様は、第1のクロック信号の整数倍の周期毎に制御信号を出力する信号出力処理と、クロック周波数が前記第1のクロック信号より高い第2のクロック信号をカウントし、そのカウント値に応じて、入力されるデジタルデータに対するΔΣ演算が実行中であるか否かを判別する判別処理と、前記信号出力処理により前記制御信号が出力された際に、前記判別処理により前記ΔΣ演算が実行中ではないと判別された場合、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始するΔΣ演算処理と、前記判別処理で前記ΔΣ演算が実行中であると判別された場合に、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始しないように制御する制御処理と、前記ΔΣ演算処理での演算結果をアナログ信号に変換して出力する出力処理と、を実行する。

Claims (11)

  1. 第1のクロック信号の整数倍の周期毎に制御信号を出力する信号出力処理と、
    クロック周波数が前記第1のクロック信号より高い第2のクロック信号をカウントし、そのカウント値に応じて、入力されるデジタルデータに対するΔΣ演算が実行中であるか否かを判別する判別処理と、
    前記信号出力処理により前記制御信号が出力された際に、前記判別処理により前記ΔΣ演算が実行中ではないと判別された場合、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始するΔΣ演算処理と、
    前記判別処理で前記ΔΣ演算が実行中であると判別された場合に、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始しないように制御する制御処理と、
    前記ΔΣ演算処理での演算結果をアナログ信号に変換して出力する出力処理と、
    を実行するD/A変換装置。
  2. 前記デジタルデータは、入力されたデジタル信号が示す楽音のデジタルデータであり、
    前記制御処理は、前記判別処理で前記ΔΣ演算が実行中であると判別された場合に、前記判別処理により前記ΔΣ演算が実行中ではないと判別されるまで、入力されたデジタル信号が示す楽音のデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始しないように制御し、
    前記出力処理は、入力されたデジタル信号が示す楽音に対応するアナログ信号を出力する、
    請求項1記載のD/A変換装置。
  3. 前記出力処理は、前記ΔΣ演算処理での演算結果をPWM信号に変換し、変換された前記PWM信号に基づいて、入力されたデジタル信号が示す楽音のアナログ信号を出力する、請求項1または2記載のD/A変換装置。
  4. 前記出力処理は、変換された前記PWM信号から得たアナログ連続量を差動増幅する増幅処理をさらに実行して前記アナログ信号を出力する、請求項3記載のD/A変換装置。
  5. 演奏操作子と、
    前記演奏操作子の操作に応じて、前記出力処理によりアナログ信号に変換された楽音を出力するスピーカと、
    を更に備える、請求項1乃至4のいずれか一項に記載のD/A変換装置。
  6. 前記第1のクロック信号から前記第2のクロック信号を発生する、スペクトラム拡散クロック発振器を用いた位相同期処理をさらに実行する、請求項1乃至5いずれか記載のD/A変換装置。
  7. 前記請求項1乃至6いずれか記載のD/A変換装置を用いた音源部を備える電子楽器。
  8. 前記請求項1乃至6いずれか記載のD/A変換装置を用いた音源部を備える情報処理装置。
  9. 第1のクロック信号の整数倍の周期毎に制御信号を出力する信号出力工程と、
    クロック周波数が前記第1のクロック信号より高い第2のクロック信号をカウントし、そのカウント値に応じて、入力されるデジタルデータに対するΔΣ演算が実行中であるか否かを判別する判別工程と、
    前記信号出力工程により前記制御信号が出力された際に、前記判別工程により前記ΔΣ演算が実行中ではないと判別された場合、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始するΔΣ演算工程と、
    前記判別工程で前記ΔΣ演算が実行中であると判別された場合に、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始しないように制御する制御工程と、
    前記ΔΣ演算工程での演算結果をアナログ信号に変換して出力する出力工程と、
    を有するD/A変換方法。
  10. コンピュータに実行させるプログラムであって、前記コンピュータに、
    第1のクロック信号の整数倍の周期毎に制御信号を出力する信号出力処理と、
    クロック周波数が前記第1のクロック信号より高い第2のクロック信号をカウントし、そのカウント値に応じて、入力されるデジタルデータに対するΔΣ演算が実行中であるか否かを判別する判別処理と、
    前記信号出力処理により前記制御信号が出力された際に、前記判別処理により前記ΔΣ演算が実行中ではないと判別された場合、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始するΔΣ演算処理と、
    前記判別処理で前記ΔΣ演算が実行中であると判別された場合に、入力されるデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始しないように制御する制御処理と、
    前記ΔΣ演算処理での演算結果をアナログ信号に変換して出力する出力処理と、
    を実行させるプログラム。
  11. 演奏操作子と、
    入力されたデジタル信号が示す楽音のデジタルデータをアナログ信号に変換するデジタル―アナログ変換装置と、
    前記演奏操作子の操作に応じて、前記デジタル―アナログ変換装置により前記アナログ信号に変換された楽音を出力するスピーカと、
    を含み、
    前記デジタル―アナログ変換装置は、
    第1のクロック信号における第1周期の整数倍の第2周期で制御信号を出力する信号出力処理と、
    クロック周波数が前記第1のクロック信号より高い第2のクロック信号をカウントして、カウント値を記憶するカウント処理と、
    前記カウント処理により記憶されたカウント値に応じて、入力されたデジタル信号が示す楽音のデジタルデータに対するΔΣ演算が実行中であるか否かを判別する判別処理と、
    前記信号出力処理により前記制御信号が出力された際に、前記判別処理により前記ΔΣ演算が実行中ではないと判別された場合、入力されたデジタル信号が示す楽音のデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始するΔΣ演算処理と、
    前記判別処理で前記ΔΣ演算が実行中であると判別された場合に、前記判別処理により前記ΔΣ演算が実行中ではないと判別されるまで、入力されたデジタル信号が示す楽音のデジタルデータに対して、前記第2のクロック信号に基づく前記ΔΣ演算を開始しないように制御する制御処理と、
    前記ΔΣ演算処理での演算結果をアナログ信号に変換して出力する出力処理と、
    を実行する、電子楽器。
JP2017182591A 2017-09-22 2017-09-22 変換装置、電子楽器、情報処理装置、変換方法及びプログラム Active JP7139588B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017182591A JP7139588B2 (ja) 2017-09-22 2017-09-22 変換装置、電子楽器、情報処理装置、変換方法及びプログラム
US16/124,609 US10249279B1 (en) 2017-09-22 2018-09-07 D/A converter, electronic musical instrument, information processing device and D/A conversion method
CN201811048881.9A CN109547028B (zh) 2017-09-22 2018-09-10 数模转换装置、电子乐器、信息处理装置及数模转换方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017182591A JP7139588B2 (ja) 2017-09-22 2017-09-22 変換装置、電子楽器、情報処理装置、変換方法及びプログラム

Publications (3)

Publication Number Publication Date
JP2019057889A JP2019057889A (ja) 2019-04-11
JP2019057889A5 true JP2019057889A5 (ja) 2020-10-22
JP7139588B2 JP7139588B2 (ja) 2022-09-21

Family

ID=65807791

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017182591A Active JP7139588B2 (ja) 2017-09-22 2017-09-22 変換装置、電子楽器、情報処理装置、変換方法及びプログラム

Country Status (3)

Country Link
US (1) US10249279B1 (ja)
JP (1) JP7139588B2 (ja)
CN (1) CN109547028B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6806120B2 (ja) * 2018-10-04 2021-01-06 カシオ計算機株式会社 電子楽器、楽音発生方法及びプログラム
WO2021058617A1 (en) * 2019-09-24 2021-04-01 Analog Devices International Unlimited Company Improving power efficiency in an analog feedback class d modulator
JP7447571B2 (ja) * 2020-03-12 2024-03-12 セイコーエプソン株式会社 物理量検出回路、物理量センサー、電子機器、移動体および物理量検出回路の動作方法

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4704600A (en) * 1985-02-04 1987-11-03 Nippon Telegraph And Telephone Corporation Oversampling converter
JP2543095B2 (ja) * 1987-09-14 1996-10-16 松下電器産業株式会社 オ―バ―サンプリング型d/a変換器
US4851841A (en) * 1987-10-02 1989-07-25 Crystal Semiconductor Corporation Gain scaling of oversampled analog-to-digital converters
DE69127491T2 (de) * 1990-04-05 1998-01-08 Matsushita Electric Ind Co Ltd Digitaler Requantifizierer unter Verwendung von mehrstufigen Rauschformern
US5065157A (en) * 1990-04-06 1991-11-12 General Electric Company High order sigma delta oversampled analog-to-digital converter integrated circuit network with minimal power dissipation and chip area requirements
US5103229A (en) * 1990-04-23 1992-04-07 General Electric Company Plural-order sigma-delta analog-to-digital converters using both single-bit and multiple-bit quantization
US5550544C1 (en) * 1994-02-23 2002-02-12 Matsushita Electric Ind Co Ltd Signal converter noise shaper ad converter and da converter
US5654711A (en) * 1995-06-07 1997-08-05 Asahi Kasei Microsystems Ltd. Analog-to-digital converter with local feedback
JPH10173526A (ja) 1996-12-09 1998-06-26 Nec Corp 逐次比較型a/d変換回路
US6140952A (en) * 1997-12-26 2000-10-31 Rosemount Inc. Delta sigma circuit with pulse width modulated offset
US6313774B1 (en) * 2000-05-19 2001-11-06 Motorola Inc. Delta-sigma analog-to-digital converter, and method
JP2003110376A (ja) 2001-09-28 2003-04-11 Sony Corp 信号増幅装置
US6577258B2 (en) * 2001-10-01 2003-06-10 Nokia Corporation Adaptive sigma-delta data converter for mobile terminals
JPWO2003096542A1 (ja) * 2002-05-09 2005-09-15 有限会社ニューロソリューション デジタル−アナログ変換器
US6795005B2 (en) * 2003-02-13 2004-09-21 Texas Instruments Incorporated Variable, adaptive quantization in sigma-delta modulators
JP3830924B2 (ja) * 2003-07-04 2006-10-11 松下電器産業株式会社 縦続型デルタシグマ変調器
JP4092652B2 (ja) 2003-08-29 2008-05-28 カシオ計算機株式会社 D/a変換装置
JP3718706B2 (ja) * 2003-10-28 2005-11-24 松下電器産業株式会社 デルタ・シグマ変調装置
JP4122325B2 (ja) * 2004-10-01 2008-07-23 松下電器産業株式会社 利得制御機能付きデルタシグマ変調回路
JP4852837B2 (ja) 2004-11-01 2012-01-11 日本テキサス・インスツルメンツ株式会社 Pwmドライバおよびこれを用いたd級増幅器
JP2006211045A (ja) * 2005-01-25 2006-08-10 Matsushita Electric Ind Co Ltd 縦続型可変次数式δς変調器
US7142144B1 (en) * 2005-05-19 2006-11-28 Ami Semiconductor, Inc. Low power sigma delta modulator
KR100727409B1 (ko) 2006-02-02 2007-06-13 삼성전자주식회사 펄스폭 변조 방법 및 이를 이용한 디지털 파워앰프
JP4589275B2 (ja) 2006-07-27 2010-12-01 パナソニック株式会社 デルタシグマ変調型da変換装置
DE602007012049D1 (de) * 2007-03-16 2011-03-03 Austriamicrosystems Ag Anordnung und Verfahren zur Signalumwandlung
JP4712785B2 (ja) 2007-12-12 2011-06-29 古河電気工業株式会社 パルス変調器およびd/a変換器
JP4888837B2 (ja) 2008-03-27 2012-02-29 カシオ計算機株式会社 D/a変換装置
US7889108B2 (en) * 2008-05-09 2011-02-15 Asahi Kasei Microdevices Corporation Hybrid delta-sigma ADC
JP4890503B2 (ja) * 2008-06-17 2012-03-07 旭化成エレクトロニクス株式会社 デルタシグマ変調器
US7924194B2 (en) * 2009-08-27 2011-04-12 Texas Instruments Incorporated Use of three phase clock in sigma delta modulator to mitigate the quantization noise folding
JP5198427B2 (ja) * 2009-12-29 2013-05-15 ザインエレクトロニクス株式会社 シグマデルタ変調器
US8144043B2 (en) * 2010-04-28 2012-03-27 Texas Instruments Incorporated Shaping inter-symbol-interference in sigma delta converter
US8130127B1 (en) * 2010-06-30 2012-03-06 Cirrus Logic, Inc. Discrete-time delta-sigma modulator with improved anti-aliasing at lower quantization rates
CN104995842B (zh) 2013-01-18 2017-09-22 松下知识产权经营株式会社 Pwm输出与ad变换的竞争避免控制装置及竞争避免控制方法、以及功率控制系统
US8952837B2 (en) * 2013-02-28 2015-02-10 Broadcom Corporation Multi-rate sigma delta digital-to-analog converter
JP5958884B2 (ja) 2014-03-20 2016-08-02 カシオ計算機株式会社 D/a変換装置、d/a変換方法及び電子楽器
JP2016076918A (ja) 2014-10-03 2016-05-12 株式会社リコー スペクトル拡散クロック発生装置及び電子機器
US9780801B2 (en) * 2015-09-16 2017-10-03 Semiconductor Components Industries, Llc Low-power conversion between analog and digital signals using adjustable feedback filter
US10499150B2 (en) * 2016-07-05 2019-12-03 Knowles Electronics, Llc Microphone assembly with digital feedback loop
US9985645B2 (en) * 2016-08-15 2018-05-29 Mediatek Inc. Techniques for improving mismatch shaping of dynamic element matching circuit within delta-sigma modulator
US10135459B2 (en) * 2016-10-25 2018-11-20 Analog Devices, Inc. ADC with capacitive difference circuit and digital sigma-delta feedback

Similar Documents

Publication Publication Date Title
JP5565399B2 (ja) 電子音響信号発生装置およびその制御方法を実現するためのプログラム
JP2019057889A5 (ja)
RU2008146747A (ru) Регулировка усиления звука с использованием основанного на конкретной громкости обнаружения акустических событий
JP2015225268A5 (ja)
US10242697B2 (en) Pitch information generation device, pitch information generation method, and computer-readable recording medium therefor
JP2009251261A (ja) 電子楽器
JP6543895B2 (ja) 効果付加装置、方法、およびプログラム、電子楽器
WO2019185015A1 (zh) 一种压电传感器信号噪声去除方法
EP3373289A1 (en) Electronic musical instrument, musical sound generating method, and storage medium
JP2015200685A (ja) アタック位置検出プログラムおよびアタック位置検出装置
JP2015225271A5 (ja)
WO2017195292A1 (ja) 楽曲構造解析装置、楽曲構造解析方法および楽曲構造解析プログラム
JP2010060886A (ja) 音声処理装置およびプログラム
JP6319653B2 (ja) 信号処理装置およびプログラム
JP2013076909A5 (ja)
JP2017203931A (ja) 音響特性測定装置及び音響特性測定方法
JP6716921B2 (ja) 信号処理装置、プログラム、及び、方法
JP2015125344A5 (ja)
JP5131172B2 (ja) 周期特定装置およびプログラム
JP2018117192A5 (ja)
JP2017053914A (ja) 波形生成装置
JP6323216B2 (ja) パラメータ受付装置、方法およびプログラム
JP6826524B2 (ja) 信号処理装置および信号処理方法
JP2010117536A (ja) 共鳴音付加装置および電子楽器
JP2008299005A (ja) 共鳴音付加装置および共鳴音付加プログラム