JP2017098276A - 半導体装置、およびそれを用いたオルタネータ - Google Patents

半導体装置、およびそれを用いたオルタネータ Download PDF

Info

Publication number
JP2017098276A
JP2017098276A JP2015225258A JP2015225258A JP2017098276A JP 2017098276 A JP2017098276 A JP 2017098276A JP 2015225258 A JP2015225258 A JP 2015225258A JP 2015225258 A JP2015225258 A JP 2015225258A JP 2017098276 A JP2017098276 A JP 2017098276A
Authority
JP
Japan
Prior art keywords
semiconductor device
electronic circuit
electrode
circuit body
circuit chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015225258A
Other languages
English (en)
Other versions
JP6641161B2 (ja
Inventor
河野 賢哉
Kenya Kono
賢哉 河野
哲也 石丸
Tetsuya Ishimaru
哲也 石丸
栗田 信一
Shinichi Kurita
信一 栗田
武士 寺川
Takeshi Terakawa
武士 寺川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Power Semiconductor Device Ltd
Original Assignee
Hitachi Ltd
Hitachi Power Semiconductor Device Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Power Semiconductor Device Ltd filed Critical Hitachi Ltd
Priority to JP2015225258A priority Critical patent/JP6641161B2/ja
Priority to CN201611020685.1A priority patent/CN106711137B/zh
Priority to EP16199336.5A priority patent/EP3171401B1/en
Priority to US15/354,474 priority patent/US10304761B2/en
Priority to TW105137893A priority patent/TWI608589B/zh
Publication of JP2017098276A publication Critical patent/JP2017098276A/ja
Application granted granted Critical
Publication of JP6641161B2 publication Critical patent/JP6641161B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49568Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/051Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body another lead being formed by a cover plate parallel to the base plate, e.g. sandwich type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02KDYNAMO-ELECTRIC MACHINES
    • H02K11/00Structural association of dynamo-electric machines with electric components or with devices for shielding, monitoring or protection
    • H02K11/04Structural association of dynamo-electric machines with electric components or with devices for shielding, monitoring or protection for rectification
    • H02K11/049Rectifiers associated with stationary parts, e.g. stator cores
    • H02K11/05Rectifiers associated with casings, enclosures or brackets
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49589Capacitor integral with or on the leadframe

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Rectifiers (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

【課題】低コストで、複雑な製造工程を必要とせず、簡便に実現する半導体装置、およびそれを用いたオルタネータを提供する。【解決手段】台座24を有するベース21と、リードヘッダ25を有するリード22と、電子回路体100と、を備え、ベースとリードとの間に電子回路体を有し、台座は、電子回路体の第1の面に接続され、リードヘッダは、電子回路体の第2の面に接続され、電子回路体は、スイッチング素子を有するトランジスタ回路チップ11と、スイッチング素子を制御する制御回路チップ12と、ドレインフレーム14と、ソースフレーム15と、を含んで一体的に樹脂16で覆われて構成され、ドレインフレームおよびソースフレームのいずれか一方と、ベースとが、接続され、ソースフレームおよびドレインフレームのいずれか他方と、リードとが、接続される。【選択図】 図1

Description

本発明は、半導体装置、およびそれを用いたオルタネータに関する。
本技術分野の背景技術として、特許文献1〜特許文献3がある。
特許文献1には、「[課題]簡便に組み立て可能で損失が低い半導体装置、オルタネータ及び電力変換装置を提供する。[解決手段]本発明の半導体装置S1は、オルタネータOtに取着される上面視で円形の外周部101sをもつ第1の外部電極101を有し、第1の外部電極101上に、MOSFETチップ103と、MOSFETチップ103の第1の主端子103dと第2の主端子103sの電圧もしくは電流が入力され、それに基づいてMOSFETチップ103のゲート103gに供給する制御信号を生成する制御回路104と、制御回路104に電源を供給するコンデンサ105とが搭載され、MOSFETチップ103に対して前記第1の外部電極の反対側に第2の外部電極107を有し、MOSFETチップ103の第1の主端子103dと第1の外部電極101、並びに、MOSFETチップ103の第2の主端子103sと第2の外部電極107が電気的に接続されている。([要約]を参照)」として、半導体装置の技術が開示されている。
また、特許文献2には、「[課題] 放熱性や電気伝導性を改善し、かつ、異なる半導体チップを容易に収納できる半導体装置を提供する。[解決手段]平面的に配置されたSiチップ1a、1bを挟む様にして、一対の放熱部材2、3が配置されており、Siチップ1a、1bの主電極と、CuまたはAlを主成分とする金属からなる各々の放熱部材2、3とが電気的に、かつ熱的に接続されるように接合部材4を介して接続されている。一面側の放熱部材2には、対向するSiチップ1a、1bに対応して突出部2aが形成されており、その突出部2aの先端と主電極とが接続されている。そして、Siチップ1a、1bと各々の放熱部材2、3とが樹脂封止されている。([要約]を参照)」として、半導体装置の技術が開示されている。
また、特許文献3には、「[目的]一主面上には全面に主電極、他主面上には主電極と制御電極を有する、例えばIGBTチップのような半導体素体を収容した容器を二つの接触体にはさんで加圧接触した場合に、制御電極の存在する主面側からの放熱も良好にする。[構成]半導体素体の制御電極を有する主面を絶縁性および熱良導性のゲル8とその上の絶縁性および熱良導性の注型樹脂9によって覆い、それらのゲル8および樹脂層9を介して放熱されるようにする。このような素子の複数個を共通の接触体ではさめば、熱が伝導および放射により両接触体に伝搬して、小さい体積で大きな電気容量の半導体装置が得られる。([要約]を参照)」として、半導体素子の技術が開示されている。
特開2015−116053号公報 特開2001−156225号公報 特開平05−326830号公報
しかしながら、前記の特許文献1〜特許文献3に開示された技術には、次のような課題がある。
特許文献1に開示された技術の半導体装置では、MOSFETチップ103と第1の外部電極101および第2の外部電極107とが、MOSFETチップ103を挟み込むように直接半田109で接続され、さらに、コンデンサ105は、絶縁基板106によって、第1の外部電極101もしくは第2の外部電極107とは絶縁される。そのため、例えば自動車の発電に使用されるオルタネータの整流回路等に用いる場合には、電流方向が異なる、いわゆる正座(整流素子S1)構造と逆座(整流素子S2)構造とを別々の製造工程で作る必要があり、製造設備やコストの面で更なる改善を要するという課題がある。
特許文献2に開示された半導体装置、および特許文献3に開示された半導体素子においても、いわゆる出力回路のみの構造のため、例えば整流回路に用いる場合には、出力回路とは別に新たに制御回路を設ける必要がある。そのため、例えば出力回路と制御回路とが一体的に形成されて成る外部電極が2端子の整流回路等の半導体装置の構造としては、決して適切な構造とはいえない課題がある。
また、特許文献2に開示された半導体装置、および特許文献3に開示された半導体素子において、内部電極と外部電極とが接触による接続のため、例えば高発熱を伴う電力変換装置や整流回路等の半導体装置の構造としては、稼働時の熱変形により接触界面が開口する可能性があるために、放熱や電気抵抗の観点から不利な構造となる課題がある。
本発明は、前記した課題に鑑みて創案されたものであり、低コストで、複雑な製造工程を必要とせず、簡便に実現する半導体装置、およびそれを用いたオルタネータを提供することを課題とする。
前記の課題を解決するために、以下のように構成した。
すなわち、本発明の半導体装置は、第1の電極面部を有する第1の外部電極と、第2の電極面部を有する第2の外部電極と、電子回路体と、を備え、前記第1の外部電極と前記第2の外部電極との間に前記電子回路体を有し、前記第1の電極面部は、前記電子回路体の第1の面に接続され、前記第2の電極面部は、前記電子回路体の第2の面に接続され、前記電子回路体は、スイッチング素子を有するトランジスタ回路チップと、前記スイッチング素子を制御する制御回路チップと、前記トランジスタ回路チップの第一の主面に接した第1の内部電極と、前記トランジスタ回路チップの第二の主面に接した第2の内部電極と、を含んで一体的に樹脂で覆われて構成され、前記第1の内部電極および前記第2の内部電極のいずれか一方と、前記第1の外部電極とが、接続され、前記第2の内部電極および前記第1の内部電極のいずれか他方と、前記第2の外部電極とが、接続される、ことを特徴とする。
また、その他の手段は、発明を実施するための形態のなかで説明する。
本発明によれば、低コストで、複雑な製造工程を必要とせず、簡便に実現する半導体装置、およびそれを用いたオルタネータを提供することができる。
本発明の第1実施形態に係る半導体装置の縦構造の断面を模式的に示す図である。 本発明の第1実施形態に係る半導体装置の平面構造を模式的に示す図である。 本発明の第1実施形態に係る半導体装置の電子回路体の上面を模式的に示す図である。 本発明の第1実施形態に係る半導体装置の電子回路体の下面を模式的に示す図である。 本発明の第1の実施形態に係る半導体装置を用いた整流回路の回路構成の一例を示す図である。 本発明の第1実施形態に係る半導体装置、および電子回路体のより詳しい回路構成の一例を示す図である。 本発明の第2の実施形態に係る半導体装置の縦構造の断面を模式的に示す図である。 本発明の第2の実施形態に係る半導体装置を用いた整流回路の回路構成の一例を示す図である。 正座の半導体装置と逆座の半導体装置を用いた3相全波整流回路装置の回路構成の一例を示す図である。
以下、本発明を実施するための形態(以下においては「実施形態」と表記する)を、適宜、図面を参照して説明する。
≪第1実施形態≫
本発明の第1実施形態の半導体装置(整流素子)200を、図1、図2を参照して説明する。
図1は、本発明の第1実施形態に係る半導体装置200の縦構造の断面を模式的に示す図である。
図2は、本発明の第1実施形態に係る半導体装置200の平面構造を模式的に示す図である。なお、図2では理解を容易にするため、半導体装置200の上部に配置されるリード(第2の外部電極)22とリードヘッダ(第2の電極面部)25と第2の樹脂26は省略して示している。
なお、整流素子(半導体装置)の構成(構造)には、「正座」と「逆座」と称される二つの構成(構造)がある。この「正座」と「逆座」の相違は、電気的な極性の相違と、それにともなう構成(構造)の相違によって区別される。
第1実施形態の半導体装置200は、正座の構造を有しており、以下に詳しく説明する。また、逆座の半導体装置300(第7図)については、第2実施形態として、後記する。
《半導体装置:その1》
図1および図2において、半導体装置200は、台座(第1の電極面部)24を上部(図1の紙面の上方)に有するベース(第1の外部電極、第1の外部端子)21と、リードヘッダ(第2の電極面部)25を下部(図1の紙面の下方)に有するリード(第2の外部電極、第2の外部端子)22と、電子回路体100とを備えて構成されている。
台座24は、後記する電子回路体100のドレインフレーム(第1の内部電極)14と、第2の導電性接合材(半導体装置の接合材)29を介して接続されている。
また、リードヘッダ25は、後記する電子回路体100のソースフレーム(第2の内部電極)15と、第2の導電性接合材29を介して接続されている。
また、台座24およびベース21の上部に位置する一部と、リードヘッダ25およびリード22の下部に位置する一部と、電子回路体100とは、第2の樹脂(半導体装置の樹脂、モールド材)26に覆われて封止されている。
なお、ベース(第1の外部電極、第1の外部端子)21とリード(第2の外部電極、第2の外部端子)22が、外部の回路と電気的に接続する際の端子(外部端子)となる。
以上が、半導体装置200の構成の概要である。
《電子回路体》
次に、半導体装置200に備えられた電子回路体100の詳細な構成を図1と図2を参照して説明する。なお、図1および図2において、電子回路体100を破線で示しているのは、電子回路体100が占める領域を表記するためである。また、図2においては、電子回路体100を、内部の構成を見やすくするために、図1で表記した電子回路体100よりも大きく表記している。
図1および図2に示す電子回路体100は、トランジスタ回路チップ11と、制御回路チップ12と、コンデンサ13とを備えている。また、併せて、電子回路体100は、ドレインフレーム(第1の内部電極)14と、ソースフレーム(第2の内部電極)15と、リードフレーム(支持体)17とを備えている。
トランジスタ回路チップ11は、例えばMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor:電界効果トランジスタ)で構成されている。そしてMOSFETのドレイン電極(第1の主端子)11dとソース電極(第2の主端子)11sとは、トランジスタ回路チップ11の別々の主面に設けられている。
トランジスタ回路チップ11のドレイン電極11dが設けられた側の面を、トランジスタ回路チップ11の第一の主面とし、ソース電極11sが設けられた側の面を、トランジスタ回路チップ11の第二の主面と表記するものとする。
ドレイン電極11dは、第1の内部電極であるドレインフレーム14の一端の面(第1面)に第1の導電性接合材(電子回路体の接合材)19を介して接続されている。
ソース電極11sは、第2の内部電極であるソースフレーム15の一端の面(第1面)に第1の導電性接合材19を介して接続されている。
制御回路チップ12は、支持体であるリードフレーム17の上に第1の導電性接合材19を介して接続されている。
また、制御回路チップ12に電源を供給するコンデンサ13も、リードフレーム17の上に第1の導電性接合材19を介して接続されている。
ドレインフレーム14の他端の面(第2面)は、後記するように、電子回路体100の第1の面から露出していて、第2の導電性接合材(半導体装置の接合材)29を介して、台座24に接触している。
ソースフレーム15の他端の面(第2面)は、後記するように、電子回路体100の第2の面から露出していて、第2の導電性接合材(半導体装置の接合材)29を介して、リードヘッダ25に接触している。
なお、リードフレーム17は、ベース21、すなわち台座24とは電気的に絶縁されるように配置される。
制御回路チップ12は、トランジスタ回路チップ11とワイヤ18を介して電気的に接続されている。例えばトランジスタ回路チップ11がパワーMOSFETの場合は、トランジスタ回路チップ11に形成されたゲート電極11gと制御回路チップ12とをワイヤ18で接続し、制御回路チップ12がパワーMOSFETのゲート電圧を制御する。これによって、スイッチング機能を有するトランジスタ回路チップ11に大電流を流すことができる。
また、コンデンサ13は、リードフレーム17やワイヤ18によって、トランジスタ回路チップ11や制御回路チップ12と電気的に接続される。なお、図2に示す二つのコンデンサ端子13tがコンデンサ13の両端子である。コンデンサ13は、例えばセラミックコンデンサを用いることができる。
トランジスタ回路チップ11は、大電流をスイッチングする機能を有している。
例えばスイッチングする機能を有するトランジスタ回路チップ(スイッチング回路チップ)11としては、IGBT(Insulated Gate Bipolar Transistor)、パワーMOSFETを備えた半導体素子である。また、サイリスタ等の大電流をオン・オフ制御する半導体素子が形成されたSi、SiC、SiNおよびGaAs等からなる半導体素子とすることができる。
また、制御回路チップ12は、大電流をスイッチングするトランジスタ回路チップ11を制御する半導体素子である。制御回路チップ12自体は、大電流をスイッチングする半導体素子を含まない半導体素子である。
すなわち、制御回路チップ12は、例えば論理回路、アナログ回路、ドライバ回路等が複数、形成され、必要に応じてマイクロプロセッサ等が形成された半導体素子である。また、トランジスタ回路チップ11に流れる大電流を制御する機能を、併せて持つことができる。
なお、トランジスタ回路チップ11と制御回路チップ12の回路構成例は、図5、図6を参照して後記する。
また、トランジスタ回路チップ11、制御回路チップ12、コンデンサ13、ドレインフレーム14、ソースフレーム15、および第1の導電性接合材19は、一体的に第1の樹脂(電子回路体の樹脂、モールド材)16に覆われ、封止されて、一体化した電子回路体100が構成される。
なお、電子回路体100のドレインフレーム14やリードフレーム17が配置されている側を第1の面と表記し、その反対側、すなわちソースフレーム15の一部が露出している側の面を第2の面と表記する。
《半導体装置:その2》
再び、半導体装置200の構成について詳しく説明する。
前記したように、台座(第1の電極面部)24およびベース(第1の外部電極)21の上部(図1の紙面の上方)に位置する一部と、リードヘッダ(第2の電極面部)25およびリード(第2の外部端子)22の下部(図1の紙面の下方)に位置する一部と、第2の導電性接合材29と、電子回路体100は、第2の樹脂(半導体装置の樹脂)26に覆われて封止されて、半導体装置200を構成する。
なお、電子回路体100のソースフレーム15の上面と、リードヘッダ25との接続部、および電子回路体100のドレインフレーム14の下面と、台座24との接続部について、図3、図4を参照して説明する。
図3は、本発明の第1実施形態に係る半導体装置の電子回路体の上面(図1の紙面の上方)を模式的に示す図である。
図3において、電子回路体100のソースフレーム15の上面は、電子回路体100の第1の樹脂16に覆われていることなく、電子回路体100の表面に露出している。
したがって、電子回路体100のソースフレーム15の上面は、第2の導電性接合材29(図1)を介して、リードヘッダ25(図1)と電気的に接続することができる。
図4は、本発明の第1実施形態に係る半導体装置の電子回路体の下面(図1の紙面の下方)を模式的に示す図である。
図4において、電子回路体100のドレインフレーム14の下面は、電子回路体100の第1の樹脂16に覆われていることなく、電子回路体100の表面に露出している。
したがって、電子回路体100のドレインフレーム14の下面は、第2の導電性接合材29(図1)を介して、台座24(図1)と電気的に接続することができる。
以上から、図1において、ドレインフレーム14は、第2の導電性接合材29を介して、台座24に接続されている。
また、ソースフレーム15は、第2の導電性接合材29を介して、リードヘッダ25に接続されている。
以上のように、電子回路体100は、第1の樹脂16で封止されて、一体的に構成されており、ドレインフレーム14、およびソースフレーム15の一面は、図3および図4に示したように、それぞれ電子回路体100の表面に露出する構造となる。
この露出したドレインフレーム14の一面は、ベース21の台座24に、ソースフレーム15の一面は、リード22のリードヘッダ25にと、それぞれ第2の導電性接合材29によって電気的に接続され,半導体装置200を構成する。
この構成において、トランジスタ回路チップ11のソース電極11sと接続されるソースフレーム15を、ドレインフレーム14よりも厚くする。ここで厚くするとは、台座24からリードヘッダ25に向う方向において、長くすることを意味する。
このように厚くすることで、ソース電極11sを電流が流れる際の損失に伴う発熱をソースフレーム15側に効率よく放熱させることができ、半導体装置200の冷却性の向上が可能となる。
すなわち、トランジスタ回路チップ11は、ソース電極11sが形成される側の面に、主として、トランジスタ素子が形成されるので、トランジスタ素子の発熱は、主にソース電極11sが形成される側で起こる。そのため、ソースフレーム15によって放熱させた方が効果的である。このソースフレーム15によって放熱させるためには、ソースフレーム15の熱容量を大きくし、熱伝導をよくすることが有効であって、そのため前記したように、ソースフレーム15を、ドレインフレーム14よりも厚くする方法をとる。
また、ソースフレーム15を厚くすることによって、ソースフレーム15が電子回路体100のリードヘッダ25側に導電体を露出させることが可能となり、リードヘッダ25、すなわちリード22と電気的に接続できる構造となっている。
《正座の半導体装置の回路構成例》
次に、半導体装置(正座)200を用いた回路構成の例について説明する。
図5は、本発明の第1の実施形態に係る半導体装置200を用いた整流回路の回路構成の一例を示す図である。
図5において、半導体装置200は、電子回路体100、すなわち、スイッチング機能を有するトランジスタ回路チップ11と、制御回路チップ12と、コンデンサ13とを備えて構成されている。また、H(21)端子が図1におけるベース21であり、L(22)端子が図1におけるリード22である。
例えば、自動車の発電に使用されるオルタネータの整流回路の整流素子の場合は、H端子がバッテリーに繋がり、L端子が発電用のコイルに繋がる。図1から図4を用いて説明した電子回路体100が備えるトランジスタ回路チップ11、制御回路チップ12、およびコンデンサ13は、図5に示すように配線され、電気的に接続される。
具体的には、オルタネータ(不図示)のコイル(不図示)から来た電流は、L端子(リード22)を通じてスイッチング機能を有するトランジスタ回路チップ11のソース電極11sに入る。
また、併せて前記の電流は、制御回路チップ12に入り、制御回路チップ12は、ゲート電圧を制御して、トランジスタ回路チップ11のゲート電極11gの電圧を上げて、トランジスタ回路チップ11のドレイン電極11dからH端子(ベース21)を通じてバッテリー(不図示)へと電流を流す。
また、制御回路チップ12は、L端子(リード22)から入ってきた電流から、コンデンサ13によって蓄えわれた電荷によって電源(電力、電圧)が供給されて駆動される。
《電子回路体の具体的な回路構成例》
次に、電子回路体100の具体的な回路構成例を示す。
図6は、本発明の第1実施形態に係る半導体装置200、および電子回路体100のより詳しい回路構成の一例を示す図である。
図6において、H端子とL端子との間に、図5を参照して説明したトランジスタ回路チップ11、制御回路チップ12、コンデンサ13が、前記したように配線され、電気的に接続される。
トランジスタ回路チップ11は、MOSFET111を備えて構成されている。
MOSFET111は、n型チャネル(n型)であり、逆並列にダイオード112を寄生ダイオードとして有している。
制御回路チップ12は、L端子の電圧とH端子の電圧とを比較するコンパレータ122と、MOSFET111のゲート電極11gに電圧を付与するゲートドライバ121と、逆流防止用のダイオード123と、を有して構成される。
コンパレータ122の反転入力端子(−)は、H端子に、非反転入力端子(+)は、L端子にそれぞれ接続される。
コンパレータ122の出力端子は、ゲートドライバ121の入力端子に接続される。
ゲートドライバ121の出力端子は、MOSFET111のゲート電極11gに接続される。
また、コンデンサ13の高電圧側端子は、コンパレータ122の電源端子とゲートドライバ121の電源端子に接続される。また、コンデンサ13の低電圧側端子は、L端子に接続される。
逆流防止用のダイオード123のアノードは、H端子に接続される。ダイオード123のカソードは、前記したようにゲートドライバ121の電源端子とコンパレータ122の電源端子とコンデンサ13の高電圧側端子に接続される。
《半導体装置200の回路の動作》
図6に示す半導体装置200、および電子回路体100の回路の動作を次に説明する。
H端子の電圧がL端子の電圧より低くなると、コンパレータ122は高電圧の信号をゲートドライバ121に出力する。
高電圧の信号が入力されたゲートドライバ121は、MOSFET111のゲート電極11gの電圧を上げてMOSFET111(トランジスタ回路チップ11)をオン状態にする。
逆に、H端子の電圧がL端子の電圧より高くなると、コンパレータ122は、低電圧の信号をゲートドライバ121に出力する。
低電圧の信号が入力されたゲートドライバ121は、MOSFET111(トランジスタ回路チップ11)のゲート電極11gの電圧を下げてMOSFET111(トランジスタ回路チップ11)をオフ状態にする。
すなわち、コンパレータ122がH端子とL端子の電圧の大小関係を比較し、ゲートドライバ121によって、MOSFET111(トランジスタ回路チップ11)をオン/オフする。つまり整流素子としての動作を行う。
なお、図6におけるコンデンサ13は、蓄えられる電荷によって、コンパレータ122とゲートドライバ121とに電源電圧(電力)を供給する役目をしている。
<第1実施形態の効果>
本発明の第1実施形態の半導体装置200は、前記したように、一体化した電子回路体100を、台座24を有するベース21と、リードヘッダ25を有するリード22との間に挟む構造である。したがって、一体化した電子回路体100の段階でテストができるので、テストおよび選別性の向上、歩留向上、歩留コストの低減ができる。
また前記の簡便な構造であるので、半導体装置の製造コストの低減、組立工程の簡素化、小型化が可能となる効果がある。
なお、第1実施形態の半導体装置200は、前記したように、正座の構造であり、後記する第2実施形態の半導体装置300は、逆座の構造であって、これらの正座と逆座の半導体装置において、電子回路体100が共用できることに真の本発明の特徴と効果がある。ゆえに、第2実施形態の半導体装置300、および応用例(3相全波整流回路装置800:図9)を説明した後に、再度、効果について説明する。
≪第2実施形態≫
本発明の第2実施形態の半導体装置300を、図7を参照して説明する。なお、第2実施形態の半導体装置300は、逆座の構造を有している。
図7は、本発明の第2実施形態に係る半導体装置300の縦構造の断面を模式的に示す図である。
図7において、半導体装置300が図1の半導体装置200と異なるのは、台座24を上部に有するベース21、およびリードヘッダ25を下部に有するリード22と、電子回路体100が設けられた上下の方向と接続関係である。その他については、第1実施形態と共通する要素と構成であるので、重複する説明は、適宜、省略する。
以下においては、第2の実施形態(逆座)の半導体装置300が、第1の実施形態(正座)の半導体装置200と相違する事項を中心に説明する。
《正座の半導体装置》
図1から図5を参照して説明した第1の実施形態に係る半導体装置200は、前記したように、正座と呼ばれるオルタネータの整流回路における上アームに用いられる整流素子である。
図1に示すように、トランジスタ回路チップ11のドレイン電極11dは、ベース21、すなわち台座24に接続され、トランジスタ回路チップ11のソース電極11sは、リード22、すなわちリードヘッダ25に接続されている。
《逆座の半導体装置》
これに対し、図7を参照して説明する本発明の第2の実施形態に係る半導体装置300は、逆座と呼ばれるオルタネータの整流回路における下アームに用いられる整流素子である。
図7に示すように、トランジスタ回路チップ11のドレイン電極11dは、リード22、すなわちリードヘッダ25に接続され、トランジスタ回路チップ11のソース電極11sは、ベース21、すなわち台座24に接続されている。これらの構成により、逆座の整流素子である半導体装置300を実現できる。
前記したように、図7で示した半導体装置300の構成要素は、図1から図5に示す第1の実施形態に係る半導体装置200と基本的に同じである。
図7に示すように、半導体装置300は、図1に示す第1の実施形態に係る半導体装置200の電子回路体100を、上下反転して構成されている。
すなわち、電子回路体100を上下反転して用いることで、正座と逆座を使い分けることが可能となる。
つまり、第1の実施形態に係る半導体装置200と、第2の実施形態に係る半導体装置300とは、同じ部品、同じ回路構成のため、設計コスト、開発コストを低減できる。
また、電子回路体100は、一つの製造工程で作ることができるため、製造設備や検査設備のコストを大きく低減することが可能である。
さらには、電子回路体100の状態でテストや選別が可能なため、歩留コストも大きく低減することが可能である。
《逆座の半導体装置の回路構成例》
図8は、本発明の第2実施形態に係る半導体装置300を用いた整流回路の回路構成の一例を示す図である。半導体装置300は、前記したように、逆座の半導体装置である。
図8において、逆座の半導体装置300は、スイッチング機能を有するトランジスタ回路チップ11と、制御回路チップ12とコンデンサ13を備えて構成されている。
これら、トランジスタ回路チップ11、制御回路チップ12、コンデンサ13は、電子回路体100に備えられている。
図8における電子回路体100は、図1、図5の正座の半導体装置200における電子回路体100と同一の構成である。
したがって、半導体装置300においては、トランジスタ回路チップ11のソース電極11sに接続されている外部端子H(21)は、ベース21であり、ドレイン電極11dに接続されている外部端子L(22)は、リード22である。
このように、スイッチング機能を有するトランジスタ回路チップ11のソース電極11sとドレイン電極11dは、ベース21とリード22との接続が、半導体装置300と半導体装置200とは、逆になるため、整流器(整流素子)としての特性が逆になる。
<第2実施形態の効果>
本発明の第2実施形態の半導体装置300は、第1実施形態の半導体装置200と同様に、一体化した電子回路体100を、台座24を有するベース21とリードヘッダ25を有するリード22との間に挟む構造である。したがって、一体化した電子回路体100の段階でテストができるので、テストおよび選別性の向上、歩留向上、歩留コストの低減ができる。また前記の簡便な構造であるので、半導体装置の製造コストの低減、組立工程の簡素化、小型化が可能となる効果がある。
なお、第2実施形態の半導体装置300は、逆座の構造であって、正座の第1実施形態の半導体装置200と、電子回路体100が共用できることに真の本発明の特徴と効果がある。ゆえに、正座の半導体装置200と逆座の半導体装置300の応用例(3相全波整流回路装置800:図9)を説明した後に、再度、効果について説明する。
≪3相全波整流回路装置の回路構成≫
図9は、正座の半導体装置200と逆座の半導体装置300を用いた3相全波整流回路装置800の回路構成の一例を示す図である。
図9において、正座の半導体装置200が3個と、逆座の半導体装置300が3個と、コンデンサ81が、備えられている。なお、紙面の左側から順に、第1、第2、第3の半導体装置200、あるいは半導体装置300と呼ぶものとする。
第1の正座の半導体装置200と第1の逆座の半導体装置300が直列に接続され、コンデンサ81の両端の端子(81p、81m)に接続されている。具体的には、正座の半導体装置200のL端子と逆座の半導体装置300のH端子とが接続され、半導体装置200のH端子がコンデンサ81の端子81pに接続され、半導体装置300のL端子がコンデンサ81の端子81mに接続されている。
第2の正座の半導体装置200と第2の逆座の半導体装置300が直列に接続され、コンデンサ81の両端の端子(81p、81m)に接続されている。
第3の正座の半導体装置200と第3の逆座の半導体装置300が直列に接続され、コンデンサ81の両端の端子(81p、81m)に接続されている。
また、第1の正座の半導体装置200と第1の逆座の逆座の半導体装置300との接続点、第2の正座の半導体装置200と第2の逆座の逆座の半導体装置300との接続点、第3の正座の半導体装置200と第3の逆座の逆座の半導体装置300との接続点には、それぞれ3相交流電力(電圧)のU相(Vu)、V相(Vv)、W相(Vw)が入力している。
この回路構成において、3相全波整流回路装置800は、U相(Vu)、V相(Vv)、W相(Vw)からなる3相交流電力(電圧)を全波整流して、直流電力(電圧)をコンデンサ81に供給する。
図9の3相全波整流回路装置800には、前記したように、それぞれ3個ずつの正座の半導体装置200と、逆座の半導体装置300が使用されており、かつ、正座の半導体装置200と、逆座の半導体装置300には、同じ電子回路体が用いられているので、電気特性のばらつきが少ないとともに、製造上、低コストとなる。
以上から、図9の3相全波整流回路装置800は、前記したように、例えば、自動車の発電に使用されるオルタネータの整流回路の整流素子として、製造コストや特性面、あるいは小型化や放熱などの観点から、非常に適している。
<第1実施形態(正座)と第2実施形態(逆座)の半導体装置の効果>
以上において、第1実施形態の正座の半導体装置200と第2実施形態の半導体装置300について別々に説明したが、あらためて、正座と逆座の半導体装置において、電子回路体100を共用化することの効果を説明する。また、第1実施形態と第2実施形態に共通する効果について、あらためて説明する。
前記したように、第1実施形態の正座の半導体装置200、および第2実施形態の半導体装置300は、同一の電子回路体100を備えている。
電子回路体100は、トランジスタ回路チップ11、制御回路チップ12、コンデンサ13、ドレインフレーム14、ソースフレーム15、および第1の導電性接合材19が備えられ、一体的化された構成であって、かつ、ドレインフレーム14、ソースフレーム15を電子回路体100の上下の両方向からそれぞれ別々に電極を取り出していることに大きな特徴がある。
この構成、構造のために、一つの電子回路体100を正座用にも逆座用にも、共に使用できる。
したがって、正座および逆座の半導体装置に用いられる電子回路体100を区別する必要がないので、同一の製造工程で作れる。すなわち、製造設備が共用化され、組立工程が簡素化され、量的にも多く製造できるので、コストの面で有利となる。
また、電子回路体100の状態で、例えば一般的なソケットを用いて選別やテストが可能になるので、テストコストが低減できる。
また、半導体装置(200、300)を組み立てる前の段階の電子回路体100の状態でテストができるので、電子回路体100が不良であった場合に、その後の工程のコストが追加されることを避けられるので、歩留コストも大きく低減できる、また歩留そのものも向上する。
また、電子回路体100の表面に露出しているドレインフレーム14、およびソースフレーム15の内部電極と、それぞれ、ベース21すなわち台座24、およびリード22すなわちリードヘッダ25とが、第2の導電性接合材29で接続される。このため、電気抵抗を大きく低減できる。
また、前記したように、トランジスタ回路チップ11のソース電極11sと接続されるソースフレーム15を、ドレインフレーム14よりも厚くすることで、ソース電極11sを電流が流れる際の損失に伴う発熱をソースフレーム15側に効率よく放熱させることができて、半導体装置(200、300)の冷却性向上が可能となる。
すなわち、本発明において開示される実施の形態によれば、半導体装置の(特に自動車の発電に使用されるオルタネータに用いる)外部電極が2端子の整流回路等の場合に、半導体装置の製造コストの低減、テストおよび選別性の向上、歩留向上、組立工程の簡素化、小型化および高放熱化を実現することができ、特に正座と逆座に対して複雑な製造工程を必要とせず、極めて簡便に実現することが可能となる。
≪その他の実施形態≫
なお、本発明は、以上に説明した実施形態に限定されるものでなく、さらに様々な変形例が含まれる。例えば、前記の実施形態は、本発明を分かりやすく説明するために、詳細に説明したものであり、必ずしも説明したすべての構成を備えるものに限定されるものではない。また、ある実施形態の構成の一部を他の実施形態の構成の一部で置き換えることが可能であり、さらに、ある実施形態の構成に他の実施形態の構成の一部または全部を加えることも可能である。
以下に、その他の実施形態や変形例について、さらに説明する。
《モールド材の材料、材質》
第1実施形態の半導体装置200において、第1の樹脂16と第2の樹脂26を共にモールドと表記した。さらに補足すれば、第1の樹脂16と第2の樹脂26とは、同じ材料であってもよく、または違う材料、材質でもよい。
ただし、例えばエポキシ樹脂、ビフェニール樹脂および不飽和ポリエステル等の一般的なモールド材を用いることで、製造コストを抑えることができる。
《金型を用いたトランスファーモールド工法》
第1実施形態においては、電子回路体は、樹脂で封止するとして説明したが、この方法には限定されない。
例えば金型を用いたトランスファーモールド工法等によって形成されることで、安価にかつ大量生産が可能になる。
また、必ずしも樹脂で封止する必要はなく、電子回路体100は、金属等によって一体形成されても良い。
このとき、一つのモールド金型キャビティ内で複数の電子回路体100をモールドして、切断成型して個片化するMAP(Molded Array Process)方式を採用することで、さらに大量生産やコストの面で有利となる。
さらには、ドレインフレーム14とリードフレーム17とは、一体形成しておき、モールド後の切断成型の際に電気的に分離することで、より安価で大量生産が可能である。
このとき、リードフレーム17の部分は、ハーフエッチングか折り曲げ加工を施すことで、電子回路体100の表面には露出することがなく、ベース21と絶縁することが可能である。
したがって、電子回路体100の表面には、リードフレーム17は露出しない構成となるが、切断成型時にはリードフレーム17の一部を切断するため、切断面にはリードフレーム17の一部が露出する。
この切断面に露出したリードフレーム17の一部を用いて、例えばソケット等を使用することで、電子回路体100の状態で、制御回路チップ12、およびコンデンサ13を検査することが可能であり、テストと選別が容易になって、歩留向上やコスト低減が実現できる。
《第1の導電性接合材と第2の導電性接合材》
第1実施形態においては、第1、第2の導電性接合材として説明したが、この導電性接合材の材質は、特定の材質に限定されない。
第1の導電性接合材19と第2の導電性接合材29とは、同じ材料であってもよく、または違う材料でもよい。ただし、例えば一般的な導電性の接合材である半田、Au、Ag、もしくはCuを含む金属、または導電性接着材等により構成される。
なお、半田としては、一般的な共晶半田や鉛フリー半田等が用いられる。また、導電性接着材としては,Ag、Cu、およびNiなどの金属フィラーが樹脂に含有、もしくは金属のみで構成されたものが用いられる。
《ベース、リード、フレームの材質》
第1実施形態および第2実施形態において、ベース21、リード22やフレームの材質については略したが、次にあらためて説明する。
ベース21、リード22、ドレインフレーム14、ソースフレーム15、およびリードフレーム17は、加工しやすく熱伝導性や導電性に優れるCuやAl等の一般的な金属を用いる。このとき、導電性接合材との接続部分には、接続安定性を向上させるため、Au、Pd、Ag、およびNi等のメッキを施しておくのが望ましい。
《制御回路チップの構成》
第1実施形態で説明した図6に示す回路は、本発明の半導体装置(整流素子)200を実現する制御回路チップ12とトランジスタ回路チップ11の回路構成の一例であり、これに限らない。
コンパレータ122の代わりに、入力信号の差を検出して増幅する差動増幅器を用いてもよいし、MOSFET111に流れる電流の向きで、オン/オフを制御してもよい。
また、図5あるいは図6に示すコンデンサ13に代えて、外部から電源を供給することとしてもよい。
《トランジスタ回路チップと制御回路チップ》
図1および図2において、トランジスタ回路チップ11と制御回路チップ12は、別のチップであるとして説明したが、トランジスタ回路チップ11と制御回路チップ12とを一つのチップとしてもよい。
また、トランジスタ回路チップ11と制御回路チップ12が別のチップである場合には、図6において、トランジスタ回路チップ11をMOSFETで表記したが、前記したように、IGBTで構成してもよい。なお、トランジスタ回路チップ11がIGBTからなる場合は、第1の主端子(11d)がコレクタ端子となり、第2の主端子(11s)がエミッタ端子となる。
《コンデンサ》
第1実施形態において、図1、図5、図6に示したコンデンサ13を、セラミックコンデンサとして例示したが、これに限定されない。ポリエステルコンデンサ(マイラコンデンサ)、ポリスチレンコンデンサ(スチコン)、マイカコンデンサ、タンタルコンデンサ等を用いてもよい。また、電解コンデンサを併用してもよい。
《半導体装置(整流素子)の応用》
図9においては、本発明の半導体装置200、300を用いた回路構成例として、3相全波整流回路装置800を例示したが、これに限定されない。単相や4相以上の全波整流回路に適用してもよい。
また、3相全波整流回路装置800を、自動車の発電に使用されるオルタネータの整流回路の整流素子として、用いる例を示したがオルタネータに限定されない。産業用途の電流変換装置を含めて、各種用途の整流素子として応用できる。
11 トランジスタ回路チップ
11d ドレイン電極(第1の主端子)
11s ソース電極(第2の主端子)
11g ゲート電極
12 制御回路チップ
13、81 コンデンサ
14 ドレインフレーム(第1の内部電極)
15 ソースフレーム(第2の内部電極)
16 第1の樹脂(電子回路体の樹脂)
17 リードフレーム(支持体)
18 ワイヤ
19 第1の導電性接合材(電子回路体の接合材)
21 ベース(第1の外部電極)
22 リード(第2の外部電極)
24 台座(第1の電極面部)
25 リードヘッダ(第2の電極面部)
26 第2の樹脂(半導体装置の樹脂)
29 第2の導電性接合材(半導体装置の接合材)
100 電子回路体
111 MOSFET
112、123 ダイオード
121 ゲートドライバ
122 コンパレータ
200、300 半導体装置
800 3相全波整流回路装置

Claims (8)

  1. 第1の電極面部を有する第1の外部電極と、
    第2の電極面部を有する第2の外部電極と、
    電子回路体と、
    を備え、
    前記第1の外部電極と前記第2の外部電極との間に前記電子回路体を有し、
    前記第1の電極面部は、前記電子回路体の第1の面に接続され、
    前記第2の電極面部は、前記電子回路体の第2の面に接続され、
    前記電子回路体は、
    スイッチング素子を有するトランジスタ回路チップと、
    前記スイッチング素子を制御する制御回路チップと、
    前記トランジスタ回路チップの第一の主面に接した第1の内部電極と、
    前記トランジスタ回路チップの第二の主面に接した第2の内部電極と、
    を含んで一体的に樹脂で覆われて構成され、
    前記第1の内部電極および前記第2の内部電極のいずれか一方と、前記第1の外部電極とが、接続され、
    前記第2の内部電極および前記第1の内部電極のいずれか他方と、前記第2の外部電極とが、接続される、
    ことを特徴とする半導体装置。
  2. 請求項1において、
    前記第1の電極面部は、導電性の接合材を介して、前記電子回路体の第1の面に接続され、
    前記第2の電極面部は、導電性の接合材を介して、前記電子回路体の第2の面に接続され、
    前記第1の内部電極および前記第2の内部電極のいずれか一方は、導電性の接合材および前記第1の電極面部を介して、前記第1の外部電極と、接続され、
    前記第2の内部電極および前記第1の内部電極のいずれか他方は、導電性の接合材および前記第2の電極面部を介して、前記第2の外部電極と、接続される、
    ことを特徴とする半導体装置。
  3. 請求項1または請求項2において、
    さらに、電源を供給するコンデンサを備える、
    ことを特徴とする半導体装置。
  4. 請求項3において、
    前記電子回路体は、前記コンデンサを具備し、
    前記電子回路体の前記第1の内部電極の複数の面のうちの一つの面は、前記電子回路体の第1の面から前記樹脂に覆われずに露出し、
    前記電子回路体の前記第2の内部電極の複数の面のうちの一つの面は、前記電子回路体の第2の面から前記樹脂に覆われずに露出している、
    ことを特徴とする半導体装置。
  5. 請求項1乃至請求項4のいずれか一項において、
    前記電子回路体は前記樹脂である第1の樹脂で覆われ、前記電子回路体と、該電子回路体と接する側の前記第1の外部電極の面、および第2の外部電極の面が第2の樹脂で覆われている、
    ことを特徴とする半導体装置。
  6. 請求項1乃至請求項5のいずれか一項において、
    前記第1の内部電極の厚みより、前記第2の内部電極の厚みが大きい、
    ことを特徴とする半導体装置。
  7. 請求項1乃至請求項6のいずれか一項に記載の半導体装置を備えることを特徴とするオルタネータ。
  8. 請求項7において、
    正座の半導体装置と逆座の半導体装置とを備えることを特徴とするオルタネータ。
JP2015225258A 2015-11-18 2015-11-18 半導体装置、およびそれを用いたオルタネータ Active JP6641161B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2015225258A JP6641161B2 (ja) 2015-11-18 2015-11-18 半導体装置、およびそれを用いたオルタネータ
CN201611020685.1A CN106711137B (zh) 2015-11-18 2016-11-14 半导体装置及采用该半导体装置的交流发电机
EP16199336.5A EP3171401B1 (en) 2015-11-18 2016-11-17 Alternator comprising semiconductor devices
US15/354,474 US10304761B2 (en) 2015-11-18 2016-11-17 Semiconductor device and alternator using same
TW105137893A TWI608589B (zh) 2015-11-18 2016-11-18 Semiconductor device and alternator using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015225258A JP6641161B2 (ja) 2015-11-18 2015-11-18 半導体装置、およびそれを用いたオルタネータ

Publications (2)

Publication Number Publication Date
JP2017098276A true JP2017098276A (ja) 2017-06-01
JP6641161B2 JP6641161B2 (ja) 2020-02-05

Family

ID=57354161

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015225258A Active JP6641161B2 (ja) 2015-11-18 2015-11-18 半導体装置、およびそれを用いたオルタネータ

Country Status (5)

Country Link
US (1) US10304761B2 (ja)
EP (1) EP3171401B1 (ja)
JP (1) JP6641161B2 (ja)
CN (1) CN106711137B (ja)
TW (1) TWI608589B (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018191990A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191991A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191993A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191995A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191994A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2019220671A (ja) * 2018-06-21 2019-12-26 朋程科技股▲ふん▼有限公司 整流器用パワーデバイス
JP2020107750A (ja) * 2018-12-27 2020-07-09 株式会社 日立パワーデバイス 半導体装置およびそれを用いたオルタネータ

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7131903B2 (ja) * 2017-12-08 2022-09-06 ローム株式会社 半導体パッケージ
JP6988518B2 (ja) * 2018-01-26 2022-01-05 株式会社デンソー 整流装置及び回転電機
JP6437700B1 (ja) * 2018-05-29 2018-12-12 新電元工業株式会社 半導体モジュール
US11842949B2 (en) * 2018-10-15 2023-12-12 Rohm Co., Ltd. Semiconductor device
JP7489181B2 (ja) * 2019-11-11 2024-05-23 株式会社 日立パワーデバイス 半導体装置
JP2023038533A (ja) * 2021-09-07 2023-03-17 株式会社 日立パワーデバイス 半導体装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04146655A (ja) * 1990-10-08 1992-05-20 Hitachi Ltd 半導体整流素子及びそれを使った全波整流装置
JP2006073655A (ja) * 2004-08-31 2006-03-16 Toshiba Corp 半導体モジュール
JP2006222298A (ja) * 2005-02-10 2006-08-24 Renesas Technology Corp 半導体装置およびその製造方法
US20080014703A1 (en) * 2006-07-10 2008-01-17 Jeong-Min Choi Method of fabricating semiconductor integrated circuit device and semiconductor integrated circuit device manufactured using the same
JP2010258135A (ja) * 2009-04-23 2010-11-11 Nippon Soken Inc 電力変換用半導体装置
JP2012009569A (ja) * 2010-06-23 2012-01-12 Denso Corp 半導体モジュールの製造方法
JP2013183024A (ja) * 2012-03-01 2013-09-12 Toyota Industries Corp 半導体デバイスおよび半導体装置
WO2015072105A1 (ja) * 2013-11-12 2015-05-21 株式会社デンソー パワーモジュール
JP2015116053A (ja) * 2013-12-12 2015-06-22 株式会社日立製作所 半導体装置、並びにそれを用いたオルタネータ及び電力変換装置
US20150255487A1 (en) * 2012-11-08 2015-09-10 Sharp Kabushiki Kaisha Active matrix substrate and display device using same
JP2015201625A (ja) * 2014-03-31 2015-11-12 株式会社東芝 半導体モジュール及び半導体モジュールの製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4120394A1 (de) * 1991-06-20 1992-12-24 Bosch Gmbh Robert Monolithisch integrierte schaltungsanordnung
JPH05326830A (ja) 1992-05-15 1993-12-10 Fuji Electric Co Ltd 半導体素子
JP3525832B2 (ja) 1999-11-24 2004-05-10 株式会社デンソー 半導体装置
JP2002217416A (ja) * 2001-01-16 2002-08-02 Hitachi Ltd 半導体装置
EP1610708B1 (en) * 2003-04-03 2019-11-27 Align Technology, Inc. Method and system for fabricating a dental coping
US20060220218A1 (en) * 2005-03-11 2006-10-05 Charng-Geng Sheen Embedded-type power semiconductor package device
JP2008282867A (ja) 2007-05-08 2008-11-20 Sharp Corp 電力半導体装置、電子機器及びリードフレーム部材並びに電力半導体装置の製造方法
JP5352113B2 (ja) * 2008-04-22 2013-11-27 トヨタ自動車株式会社 インバータモジュール
DE102015011718A1 (de) * 2014-09-10 2016-03-10 Infineon Technologies Ag Gleichrichtervorrichtung und Anordnung von Gleichrichtern

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04146655A (ja) * 1990-10-08 1992-05-20 Hitachi Ltd 半導体整流素子及びそれを使った全波整流装置
JP2006073655A (ja) * 2004-08-31 2006-03-16 Toshiba Corp 半導体モジュール
JP2006222298A (ja) * 2005-02-10 2006-08-24 Renesas Technology Corp 半導体装置およびその製造方法
US20080014703A1 (en) * 2006-07-10 2008-01-17 Jeong-Min Choi Method of fabricating semiconductor integrated circuit device and semiconductor integrated circuit device manufactured using the same
JP2010258135A (ja) * 2009-04-23 2010-11-11 Nippon Soken Inc 電力変換用半導体装置
JP2012009569A (ja) * 2010-06-23 2012-01-12 Denso Corp 半導体モジュールの製造方法
JP2013183024A (ja) * 2012-03-01 2013-09-12 Toyota Industries Corp 半導体デバイスおよび半導体装置
US20150255487A1 (en) * 2012-11-08 2015-09-10 Sharp Kabushiki Kaisha Active matrix substrate and display device using same
WO2015072105A1 (ja) * 2013-11-12 2015-05-21 株式会社デンソー パワーモジュール
JP2015116053A (ja) * 2013-12-12 2015-06-22 株式会社日立製作所 半導体装置、並びにそれを用いたオルタネータ及び電力変換装置
JP2015201625A (ja) * 2014-03-31 2015-11-12 株式会社東芝 半導体モジュール及び半導体モジュールの製造方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018191990A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191991A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191993A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191995A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2018191994A (ja) * 2017-05-17 2018-12-06 株式会社三洋物産 遊技機
JP2019220671A (ja) * 2018-06-21 2019-12-26 朋程科技股▲ふん▼有限公司 整流器用パワーデバイス
JP2020107750A (ja) * 2018-12-27 2020-07-09 株式会社 日立パワーデバイス 半導体装置およびそれを用いたオルタネータ
JP7231407B2 (ja) 2018-12-27 2023-03-01 株式会社 日立パワーデバイス 半導体装置およびそれを用いたオルタネータ

Also Published As

Publication number Publication date
JP6641161B2 (ja) 2020-02-05
US20170141018A1 (en) 2017-05-18
EP3171401A3 (en) 2017-06-28
TWI608589B (zh) 2017-12-11
US10304761B2 (en) 2019-05-28
EP3171401A2 (en) 2017-05-24
CN106711137A (zh) 2017-05-24
TW201719856A (zh) 2017-06-01
CN106711137B (zh) 2019-03-08
EP3171401B1 (en) 2020-06-24

Similar Documents

Publication Publication Date Title
JP6641161B2 (ja) 半導体装置、およびそれを用いたオルタネータ
TW498550B (en) Semiconductor device
CN106158839B (zh) 半导体器件
CN100524737C (zh) 功率模块、相脚和三相变换器
JP6717270B2 (ja) 半導体モジュール
US20020043708A1 (en) Semiconductor module
TWI731129B (zh) 電子裝置
CN107534032A (zh) 半导体装置
US10147707B2 (en) Semiconductor device
WO2005119896A1 (ja) インバータ装置
JP4805636B2 (ja) 電力用半導体素子及び半導体電力変換装置
JP2015095560A (ja) パワーモジュール
JP4531087B2 (ja) 電力用半導体装置
JP7268563B2 (ja) 半導体装置
JP4061551B2 (ja) 半導体装置
JP2013125889A (ja) 半導体装置
JP6667737B1 (ja) 半導体モジュールおよび電力変換装置
CN114846599A (zh) 功率模块、电力转换装置及功率模块的制造方法
JP4594831B2 (ja) 電力用半導体素子
JP5231880B2 (ja) 電力半導体モジュールおよびこれを備えた半導体電力変換装置
JP2010016925A (ja) 電力半導体モジュールおよびこれを備えた半導体電力変換装置
JP2010178523A (ja) インバータ装置
JP7331497B2 (ja) 電力変換装置
JP2022123611A (ja) 半導体装置
JP2024013924A (ja) 半導体モジュール

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180316

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20180615

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20181102

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20181113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181220

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190528

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190711

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191217

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191227

R150 Certificate of patent or registration of utility model

Ref document number: 6641161

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150