JP2017069576A - 半導体装置及び半導体装置の作製方法 - Google Patents

半導体装置及び半導体装置の作製方法 Download PDF

Info

Publication number
JP2017069576A
JP2017069576A JP2016250186A JP2016250186A JP2017069576A JP 2017069576 A JP2017069576 A JP 2017069576A JP 2016250186 A JP2016250186 A JP 2016250186A JP 2016250186 A JP2016250186 A JP 2016250186A JP 2017069576 A JP2017069576 A JP 2017069576A
Authority
JP
Japan
Prior art keywords
oxide semiconductor
insulating film
film
semiconductor film
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016250186A
Other languages
English (en)
Other versions
JP6363162B2 (ja
Inventor
山崎 舜平
Shunpei Yamazaki
舜平 山崎
直人 山出
Naoto Yamade
直人 山出
純一 肥塚
Junichi Hizuka
純一 肥塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2017069576A publication Critical patent/JP2017069576A/ja
Application granted granted Critical
Publication of JP6363162B2 publication Critical patent/JP6363162B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions

Abstract

【課題】高速動作が可能であり、且つ消費電力の低減が可能な半導体装置を提供する。【解決手段】酸化物半導体を有するトランジスタを備える半導体装置において、ゲート電圧が負のときの電流が小さいトランジスタの酸化物半導体膜と、電界効果移動度が高くオン電流が大きいトランジスタの酸化物半導体膜において、酸素濃度が異なる。代表的には、ゲート電圧が負のときの電流が小さいトランジスタの酸化物半導体膜と比較して、電界効果移動度が高くオン電流が大きいトランジスタの酸化物半導体膜の酸素濃度が低い。【選択図】図1

Description

トランジスタなどの半導体素子を含む回路を有する半導体装置及びその作製方法に関する
。例えば、電源回路に搭載されるパワーデバイス、メモリ、サイリスタ、コンバータ、イ
メージセンサなどを含む半導体集積回路、液晶表示パネルに代表される電気光学装置、発
光素子を有する発光表示装置等を部品として搭載した電子機器に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、発光表示装置、半導体回路及び電子機器は全て半導体装置で
ある。
液晶表示装置に代表されるように、ガラス基板等に形成されるトランジスタはアモルファ
スシリコン、多結晶シリコンなどによって構成されている。アモルファスシリコンを用い
たトランジスタは電界効果移動度が低いもののガラス基板の大面積化に対応することがで
きる。また、多結晶シリコンを用いたトランジスタの電界効果移動度は高いがガラス基板
の大面積化には適していないという欠点を有している。
シリコンを用いたトランジスタに対して、酸化物半導体を用いてトランジスタを作製し、
電子デバイスや光デバイスに応用する技術が注目されている。例えば、酸化物半導体とし
て、酸化亜鉛、In−Ga−Zn−O系酸化物を用いてトランジスタを作製し、表示装置
の画素のスイッチング素子などに用いる技術が特許文献1及び特許文献2で開示されてい
る。
ところで、特に酸化物半導体においては、水素がキャリアの供給源となることが指摘され
ている。そのため、酸化物半導体の形成時に水素が混入しないような措置を講じることが
求められる。また、酸化物半導体のみならず、酸化物半導体に接するゲート絶縁膜の水素
を低減することで、しきい値電圧の変動を低減している(特許文献3参照)。
特開2007−123861号公報 特開2007−96055号公報 特開2009−224479号公報
しかしながら、酸化物半導体を用いたトランジスタにおいて、高い電界効果移動度及びオ
ン電流が大きいと共に、ゲート電圧が負のときの電流が小さいトランジスタを作製するこ
とは困難である。このため、電界効果移動度が高くオン電流が大きいトランジスタを用い
て作製された半導体装置は、トランジスタのゲート電圧が負のときの電流起因による消費
電力が上昇してしまうという問題がある。一方、ゲート電圧が負のときの電流が小さいト
ランジスタを用いて作製された半導体装置は、トランジスタの電界効果移動度が低くオン
電流が小さいため、高速動作が困難である、という問題がある。
そこで、本発明の一態様は、高速動作が可能であり、且つ消費電力の低減が可能な半導体
装置を提供することを課題の一とする。
本発明の一態様は、酸化物半導体を有するトランジスタを備える半導体装置において、ゲ
ート電圧が負のときの電流の低いトランジスタと、電界効果移動度が高くオン電流が大き
いトランジスタを作り分けることを特徴とする。代表的には、ゲート電圧が負のときの電
流が小さいトランジスタで構成される回路と、電界効果移動度が高くオン電流が大きいト
ランジスタで構成される回路とを有する。電界効果移動度が高くオン電流が大きいトラン
ジスタ、並びにゲート電圧が負のときの電流が小さいトランジスタは、酸化物半導体膜、
該酸化物半導体膜と重畳するゲート電極、及び酸化物半導体膜及びゲート電極の間に設け
られるゲート絶縁膜を有する。また、それぞれの酸化物半導体膜において、ゲート電極と
重畳する第1の領域を有する。ゲート電圧が負のときの電流が小さいトランジスタの酸化
物半導体膜における第1の領域と、電界効果移動度が高くオン電流が大きいトランジスタ
の酸化物半導体膜における第1の領域とが、酸素濃度が異なることを特徴とする。好まし
くは、ゲート電圧が負のときの電流が小さいトランジスタの酸化物半導体膜における第1
の領域と比較して、電界効果移動度が高くオン電流が大きいトランジスタの酸化物半導体
膜における第1の領域は、酸素濃度が低いことを特徴とする。
なお、ゲート電圧が負のときの電流が小さいトランジスタの酸化物半導体膜には酸素が添
加され、その酸化物半導体膜中に添加された酸素濃度は5×1019/cm以上5×1
21/cm以下である。
また、電界効果移動度が高くオン電流が大きいトランジスタ、並びにゲート電圧が負のと
きの電流が小さいトランジスタにおける酸化物半導体膜は、ゲート電極と重畳する第1の
領域と、該第1の領域を挟む一対の第2の領域とを有する。または、ゲート電極と重畳す
る第1の領域と、該第1の領域を挟む一対の第2の領域と、該一対の第2の領域を挟む一
対の第3の領域とを有する。
上記一対の第2の領域及び上記一対の第3の領域には、ドーパントが含まれており、該ド
ーパントの濃度は、5×1018atoms/cm以上1×1022atoms/cm
以下、好ましくは5×1018atoms/cm以上5×1019atoms/cm
未満である。
電界効果移動度が高くオン電流が大きいトランジスタ、並びにゲート電圧が負のときの電
流が小さいトランジスタはそれぞれ、シングルゲート構造であってもよい。または、ゲー
ト電圧が負のときの電流が小さいトランジスタは、シングルゲート構造であり、電界効果
移動度が高くオン電流が大きいトランジスタは、デュアルゲート構造であってもよい。デ
ュアルゲート構造のトランジスタは、2つの電極に異なる電圧を印加することで、しきい
値電圧を制御することができる。
電界効果移動度が高くオン電流が大きいトランジスタ、並びにゲート電圧が負のときの電
流が小さいトランジスタは、酸化物半導体膜に接する一対の電極を有する。また、電界効
果移動度が高くオン電流が大きいトランジスタ、並びにゲート電圧が負のときの電流が小
さいトランジスタは、スタガ型であってもよい。または、電界効果移動度が高くオン電流
が大きいトランジスタ、並びにゲート電圧が負のときの電流が小さいトランジスタは、コ
プレナー型であってもよい。
また、酸化物半導体膜は、In、Ga、Sn及びZnから選ばれた一種以上の元素を含む
酸化物半導体膜を有するトランジスタにおいて、ゲート電極と重畳する第1の領域の酸素
濃度が異なるトランジスタを作製する。第1の領域の酸素濃度が高いトランジスタ、即ち
、化学量論的組成比より多くの酸素を含む酸化物半導体膜を有するトランジスタは、酸化
物半導体膜に含まれる酸素欠損量が少ない。このため、酸素欠損に起因するエネルギーギ
ャップ中のドナー準位が低い、または実質的にない。この結果、オフ状態において、リー
ク電流が発生しにくく、トランジスタのゲート電圧が負のときの電流を低減することがで
きる。一方、第1の領域の酸素濃度が低いトランジスタ、即ち、化学量論的組成比より少
ない酸素を含む酸化物半導体膜を有するトランジスタは、酸化物半導体膜の酸素欠損量が
含まれるため、オン状態においてキャリアが発生しやすくなり、トランジスタの電界効果
移動度を高く、オン電流を大きくすることができる。このため、半導体装置を構成する回
路の特性に合わせて、トランジスタを作り分けることで、具体的には高速動作が必要な回
路においては、電界効果移動度が高くオン電流が大きいトランジスタを用い、リーク電流
の少ない回路においては、ゲート電圧が負のときの電流が小さいトランジスタを用いるこ
とで、高速動作が可能であり、且つ消費電力の低い半導体装置を作製することができる。
本発明の一態様によって、酸化物半導体膜の酸素欠損量の多いトランジスタ及び酸素欠損
量の少ないトランジスタをそれぞれ作製することができる。この結果、電界効果移動度が
高くオン電流が大きいトランジスタ、並びにゲート電圧が負のときの電流が小さいトラン
ジスタを作製することができる。更には、当該トランジスタを回路の機能に合わせて作り
分けることで、高速動作が可能であり、且つ消費電力の低い半導体装置を作製することが
できる。
本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係る半導体装置の作製方法を説明する断面図である。 本発明の一態様に係るトランジスタの電気特性を説明する図である。 本発明の一態様に係る記憶装置の構成を示すブロック図である。 本発明の一態様に係る記憶装置を説明する回路図である。 本発明の一態様に係る記憶装置を説明する回路図である。 本発明の一態様を示すアクティブマトリクス型表示装置を説明する図である。 本発明の一態様を示す電子機器の外観図である。
本発明の実施の形態について、図面を用いて詳細に説明する。ただし、本発明は以下の説
明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様
々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実
施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の
構成において、同一部分または同様な機能を有する部分には、同一の符号を異なる図面間
で共通して用い、その繰り返しの説明は省略する。
なお、本明細書で説明する各図において、各構成の大きさ、膜の厚さ、または領域は、明
瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない
また、本明細書にて用いる第1、第2、第3などの用語は、構成要素の混同を避けるため
に付したものであり、数的に限定するものではない。そのため、例えば、「第1の」を「
第2の」または「第3の」などと適宜置き換えて説明することができる。
(実施の形態1)
本実施の形態では、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタとを有する半導体装置の構造及び作製方法につい
て、図1乃至図3を用いて説明する。本実施の形態のトランジスタは、コプレナー型のト
ップゲートトランジスタであって、一対の電極が酸化物半導体膜の側面及び表面の一部を
覆うことを特徴とする。
図1は、本実施の形態に示す半導体装置の断面図である。図1に示す半導体装置は、ゲー
ト電圧が負のときの電流が小さいトランジスタ120aと、電界効果移動度が高くオン電
流が大きいトランジスタ120cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ120aは、基板101上に設けられ
る絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜122aと、酸化物半導
体膜122aに接する、ソース電極及びドレイン電極として機能する一対の電極115a
、115bと、酸化物半導体膜122aを覆うゲート絶縁膜117と、ゲート絶縁膜11
7上であって、且つ酸化物半導体膜122aと重畳するゲート電極119aとを有する。
酸化物半導体膜122aは、ゲート電極119aと重畳する第1の領域123aと、第1
の領域123aを挟むドーパントを含む一対の第2の領域125a、125bとを有する
。なお、酸化物半導体膜122aにおいて、第1の領域123aはチャネル領域として機
能し、ドーパントを含む一対の第2の領域125a、125bにおいて、一対の電極11
5a、115bと接する領域はソース領域及びドレイン領域として機能する。また、一対
の電極115a、115bと接しない領域により、ソース−ドレイン耐圧を高めることが
できる。
電界効果移動度が高くオン電流が大きいトランジスタ120cは、基板101上に設けら
れる絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜122cと、酸化物半
導体膜122cに接する、ソース電極及びドレイン電極として機能する一対の電極115
c、115dと、酸化物半導体膜122cを覆うゲート絶縁膜117と、ゲート絶縁膜1
17上であって、且つ酸化物半導体膜122cと重畳するゲート電極119cとを有する
。酸化物半導体膜122cは、ゲート電極119cと重畳する第1の領域123cと、第
1の領域123cを挟むドーパントを含む一対の第2の領域125c、125dとを有す
る。なお、酸化物半導体膜122cにおいて、第1の領域123cはチャネル領域として
機能し、ドーパントを含む一対の第2の領域125c、125dにおいて、一対の電極1
15c、115dと接する領域はソース領域及びドレイン領域として機能する。また、一
対の電極115c、115dと接しない領域により、ソース−ドレイン耐圧を高めること
ができる。
また、トランジスタ120a、120cを覆う絶縁膜127を有することが好ましい。
本実施の形態においては、トランジスタ120aを構成する酸化物半導体膜122aには
、化学量論的組成比に対し過剰な酸素が含まれている。この場合、過剰な酸素は、酸化物
半導体の格子間に存在する場合もある。酸化物半導体膜122aに添加された酸素濃度は
、5×1019/cm以上5×1021/cm以下である。
酸化物半導体膜122aに含まれる酸素欠損は、酸化物半導体膜122cと比較して少な
い。このため、酸素欠損に起因するエネルギーギャップ中のドナー準位が低い、または実
質的にない。この結果、トランジスタ120aはゲート電圧が負のときの電流が小さいト
ランジスタである。一方、酸化物半導体膜122cは、酸素欠損を含む。このため、トラ
ンジスタ120cでは、オン状態において、キャリアが発生しやすい。このため、トラン
ジスタ120cは、電界効果移動度が高くオン電流が大きいトランジスタである。
基板101の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の
耐熱性を有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サフ
ァイア基板などを、基板101として用いてもよい。また、シリコンや炭化シリコンなど
の単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板
、SOI基板などを適用することも可能であり、これらの基板上に半導体素子が設けられ
たものを、基板101として用いてもよい。
また、基板101として、可撓性基板を用いてもよい。基板101と絶縁膜103の間に
剥離層を設けてもよい。剥離層は、その上に半導体装置を一部あるいは全部完成させた後
、基板101より分離し、他の基板に転載するのに用いることができる。その際、半導体
装置は耐熱性の劣る基板や可撓性の基板にも転載できる。
絶縁膜103は、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミ
ニウム、酸化シリコン、酸化窒化シリコン、酸化ガリウム、酸化ハフニウム、酸化イット
リウム等を適宜用いることができる。
また、絶縁膜103は、加熱により酸素の一部が脱離する酸化絶縁膜を用いて形成しても
よい。加熱により酸素の一部が脱離する酸化絶縁膜としては、化学量論比を満たす酸素よ
りも多くの酸素を含む酸化絶縁膜を用いることが好ましい。加熱により酸素の一部が脱離
する酸化絶縁膜は、加熱により酸素が脱離するため、加熱により酸化物半導体膜に酸素を
拡散させることができる。加熱により酸素の一部が脱離する酸化絶縁膜の代表例としては
、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化ガリウム、酸化ハフニウム
、酸化イットリウム等がある。
絶縁膜103は、50nm以上、好ましくは200nm以上500nm以下とする。絶縁
膜103を厚くすることで、絶縁膜として加熱により酸素の一部が脱離する酸化絶縁膜を
用いる場合、絶縁膜103の酸素脱離量を増加させることができると共に、絶縁膜103
及び後に形成される酸化物半導体膜との界面における界面準位を低減することが可能であ
る。
ここで、「加熱により酸素の一部が脱離する」とは、TDS(Thermal Deso
rption Spectroscopy:昇温脱離ガス分光法)分析にて、酸素原子に
換算しての酸素の放出量が1.0×1018atoms/cm以上、好ましくは3.0
×1020atoms/cm以上であることをいう。
ここで、TDS分析にて、酸素原子に換算しての酸素の脱離量の測定方法について、以下
に説明する。
TDS分析したときの気体の脱離量は、スペクトルの積分値に比例する。このため、絶縁
膜のスペクトルの積分値と、標準試料の基準値に対する比とにより、気体の放出量を計算
することができる。標準試料の基準値とは、所定の原子を含む試料の、スペクトルの積分
値に対する原子の密度の割合である。
例えば、標準試料である所定の密度の水素を含むシリコンウェハのTDS分析結果、及び
絶縁膜のTDS分析結果から、絶縁膜の酸素分子の脱離量(NO2)は、数式1で求める
ことができる。ここで、TDS分析で得られる質量数32で検出されるスペクトルの全て
が酸素分子由来と仮定する。質量数32のものとしてCHOHがあるが、存在する可能
性が低いものとしてここでは考慮しない。また、酸素原子の同位体である質量数17の酸
素原子及び質量数18の酸素原子を含む酸素分子についても、自然界における存在比率が
極微量であるため考慮しない。
Figure 2017069576
H2は、標準試料から脱離した水素分子を密度で換算した値である。SH2は、標準試
料をTDS分析したときのスペクトルの積分値である。ここで、標準試料の基準値を、N
H2/SH2とする。SO2は、絶縁膜をTDS分析したときのスペクトルの積分値であ
る。αは、TDS分析におけるスペクトル強度に影響する係数である。数式1の詳細に関
しては、特開平6−275697公報を参照する。なお、上記絶縁膜の酸素の脱離量は、
電子科学株式会社製の昇温脱離分析装置EMD−WA1000S/Wを用い、標準試料と
して1×1016atoms/cmの水素原子を含むシリコンウェハを用いて測定する
また、TDS分析において、酸素の一部は酸素原子として検出される。酸素分子と酸素原
子の比率は、酸素分子のイオン化率から算出することができる。なお、上述のαは酸素分
子のイオン化率を含むため、酸素分子の放出量を評価することで、酸素原子の脱離量につ
いても見積もることができる。
なお、NO2は酸素分子の脱離量である。絶縁膜においては、酸素原子に換算したときの
酸素の放出量は、酸素分子の脱離量の2倍となる。
上記構成において、加熱により酸素放出される絶縁膜は、酸素が過剰な酸化シリコン(S
iO(X>2))であってもよい。酸素が過剰な酸化シリコン(SiO(X>2))
とは、シリコン原子数の2倍より多い酸素原子を単位体積当たりに含むものである。単位
体積当たりのシリコン原子数及び酸素原子数は、ラザフォード後方散乱法により測定した
値である。
絶縁膜103から酸化物半導体膜122a、122cに酸素が供給されることで、絶縁膜
103及び酸化物半導体膜122a、122cの界面準位を低減できる。この結果、トラ
ンジスタの動作などに起因して生じうる電荷などが、上述の絶縁膜103及び酸化物半導
体膜122a、122cの界面に捕獲されることを抑制することができ、電気特性の劣化
の少ないトランジスタを得ることができる。
さらに、酸化物半導体膜122a、122cの酸素欠損に起因して電荷が生じる場合があ
る。一般に、酸化物半導体膜の酸素欠損は、一部がドナーとなりキャリアである電子を生
じる。この結果、トランジスタのしきい値電圧がマイナス方向にシフトしてしまう。この
傾向はバックチャネル側で生じる酸素欠損において顕著である。なお、本明細書における
バックチャネルとは、図1に示す酸化物半導体膜122a、122cの第1の領域123
a、123cにおいて絶縁膜103との界面近傍を指す。絶縁膜103から酸化物半導体
膜122a、122cに酸素が十分に供給されることにより、しきい値電圧がマイナス方
向へシフトする要因である、酸化物半導体膜122a、122cの酸素欠損を低減するこ
とができる。
酸化物半導体膜122a、122cとしては、少なくともインジウム(In)あるいは亜
鉛(Zn)を含むことが好ましい。特にInとZnを含むことが好ましい。また、該酸化
物を用いたトランジスタの電気特性のばらつきを減らすためのスタビライザーとして、そ
れらに加えてガリウム(Ga)を有することが好ましい。また、スタビライザーとしてス
ズ(Sn)を有することが好ましい。また、スタビライザーとしてハフニウム(Hf)を
有することが好ましい。また、スタビライザーとしてジルコニウム(Zr)を有すること
が好ましい。また、スタビライザーとしてアルミニウム(Al)を有することが好ましい
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(
Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム
(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホル
ミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ル
テチウム(Lu)のいずれか一種あるいは複数種を有してもよい。
例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、二元系金属酸化物
であるIn−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系酸
化物、Sn−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化物、三元系金属酸化
物であるIn−Ga−Zn系酸化物(IGZOとも表記する。)、In−Al−Zn系酸
化物、In−Sn−Zn系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化
物、Sn−Al−Zn系酸化物、In−Hf−Zn系酸化物、In−Zr−Zn系酸化物
、In−La−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、
In−Nd−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、I
n−Gd−Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In
−Ho−Zn系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−
Yb−Zn系酸化物、In−Lu−Zn系酸化物、四元系金属酸化物であるIn−Sn−
Ga−Zn系酸化物、In−Hf−Ga−Zn系酸化物、In−Al−Ga−Zn系酸化
物、In−Sn−Al−Zn系酸化物、In−Sn−Hf−Zn系酸化物、In−Hf−
Al−Zn系酸化物を用いることができる。
なお、ここで、例えば、In−Ga−Zn系酸化物とは、InとGaとZnを有する酸化
物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外
の金属元素が入っていてもよい。
また、酸化物半導体として、InMO(ZnO)(m>0、且つ、mは整数でない)
で表記される材料を用いてもよい。なお、Mは、Ga、Fe、Mn及びCoから選ばれた
一の金属元素または複数の金属元素を示す。また、酸化物半導体として、InSnO
(ZnO)(n>0、且つ、nは整数)で表記される材料を用いてもよい。
例えば、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)あるいはIn:G
a:Zn=2:2:1(=2/5:2/5:1/5)の原子数比のIn−Ga−Zn系酸
化物やその組成の近傍の酸化物を用いることができる。あるいは、In:Sn:Zn=1
:1:1(=1/3:1/3:1/3)、In:Sn:Zn=2:1:3(=1/3:1
/6:1/2)あるいはIn:Sn:Zn=2:1:5(=1/4:1/8:5/8)の
原子数比のIn−Sn−Zn系酸化物やその組成の近傍の酸化物を用いるとよい。
しかし、これらに限られず、必要とする半導体特性及び電気特性(移動度、しきい値、ば
らつき等)に応じて適切な組成のものを用いればよい。また、必要とする半導体特性を得
るために、キャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間結
合距離、密度等を適切なものとすることが好ましい。
なお、酸化物半導体膜122a、122cに形成することが可能な金属の酸化物は、エネ
ルギーギャップが2eV以上、好ましくは2.5eV以上、より好ましくは3eV以上で
ある。このように、エネルギーギャップの広い酸化物半導体を用いることで、トランジス
タがオフ状態のときに流れる電流(オフ電流)を低減することができる。
酸化物半導体は単結晶でも、非単結晶でもよい。後者の場合、アモルファスでも、多結晶
でもよい。また、アモルファス中に結晶性を有する部分を含む構造でも、非アモルファス
でもよい。
アモルファス状態の酸化物半導体は、比較的容易に平坦な表面を得ることができるため、
これを用いてトランジスタを作製した際の界面散乱を低減でき、比較的容易に、比較的高
い移動度を得ることができる。
また、結晶性を有する酸化物半導体では、よりバルク内欠陥を低減することができ、表面
の平坦性を高めればアモルファス状態の酸化物半導体以上の移動度を得ることができる。
表面の平坦性を高めるためには、平坦な表面上に酸化物半導体を形成することが好ましく
、具体的には、平均面粗さ(Ra)が1nm以下、好ましくは0.3nm以下、より好ま
しくは0.1nm以下の表面上に形成するとよい。
なお、Raとは、JIS B0601:2001(ISO4287:1997)で定義さ
れている算術平均粗さを曲面に対して適用できるよう三次元に拡張したものであり、「基
準面から指定面までの偏差の絶対値を平均した値」で表現でき、以下の式にて定義される
Figure 2017069576
ここで、指定面とは、粗さ計測の対象となる面であり、座標(x,y,f(x,y
)),(x,y,f(x,y)),(x,y,f(x,y)),(x
,y,f(x,y))の4点で表される四角形の領域とし、指定面をxy平面に
投影した長方形の面積をS、基準面の高さ(指定面の平均高さ)をZとする。Raは
原子間力顕微鏡(AFM:Atomic Force Microscope)にて測定
可能である。
また、酸化物半導体膜122a、122cとして、結晶化した部分を有するCAAC(C
Axis Aligned Crystalline Oxide Semicond
uctorともいう。)膜を用いてもよい。
CAAC膜とは、c軸配向し、かつab面、表面または界面に垂直な方向から見て三角形
状または六角形状の原子配列を有し、c軸に垂直な方向から見て、金属原子が層状または
金属原子と酸素原子とが層状に配列しており、ab面(あるいは表面または界面)におい
ては、a軸またはb軸の向きが異なる(c軸を中心に回転した)結晶を含む酸化物半導体
膜のことである。
広義に、CAAC膜とは、非単結晶であって、そのab面に垂直な方向から見て、三角形
もしくは六角形、または正三角形もしくは正六角形の原子配列を有し、かつc軸に垂直な
方向から見て金属原子が層状または金属原子と酸素原子が層状に配列した相を含む膜をい
う。
CAAC膜は単結晶ではないが、非晶質のみから形成されているものでもない。また、C
AAC膜は結晶化した部分(結晶部分)を含むが、1つの結晶部分と他の結晶部分の境界
を明確に判別できないこともある。
CAAC膜を構成する酸素の一部は窒素で置換されてもよい。また、CAAC膜を構成す
る個々の結晶部分のc軸は一定の方向(例えば、CAAC膜が形成される基板面やCAA
C膜の表面や膜面、界面等に垂直な方向)に揃っていてもよい。あるいは、CAAC膜を
構成する個々の結晶部分のab面の法線は一定の方向(例えば、基板面、表面、膜面、界
面等に垂直な方向)を向いていてもよい。
CAAC膜は、その組成等に応じて、導体であったり、半導体であったり、絶縁体であっ
たりする。また、その組成等に応じて、可視光に対して透明であったり不透明であったり
する。
ここでは、酸化物半導体膜122a、122cとして非晶質構造の酸化物半導体膜を形成
する。
酸化物半導体膜122a、122cの厚さは、1nm以上50nm以下、更に好ましくは
1nm以上30nm以下、更に好ましくは1nm以上10nm以下、更に好ましくは3n
m以上7nm以下とすることが好ましい。酸化物半導体膜122a、122cの厚さを上
記厚さとすることで、トランジスタのしきい値電圧のマイナス方向へのシフトを抑制する
ことができる。
酸化物半導体膜122a、122cにおいて、アルカリ金属またはアルカリ土類金属の濃
度は、1×1018atoms/cm以下、さらに好ましくは2×1016atoms
/cm以下であることが望ましい。アルカリ金属及びアルカリ土類金属は、酸化物半導
体と結合するとキャリアが生成されることがあり、トランジスタのオフ電流の上昇の原因
となるためである。
酸化物半導体膜122a、122cの第1の領域123a、123cには、5×1018
atoms/cm以下の窒素が含まれてもよい。
酸化物半導体膜122a、122cの第1の領域123a、123cは、水素濃度を5×
1018atoms/cm未満、好ましくは1×1018atoms/cm以下、よ
り好ましくは5×1017atoms/cm以下、さらに好ましくは1×1016at
oms/cm以下とすることが好ましい。酸化物半導体及び水素の結合により、水素の
一部がドナーとなり、キャリアである電子が生じてしまう。これらのため、酸化物半導体
膜122a、122cの第1の領域123a、123c中の水素濃度を低減することで、
しきい値電圧のマイナス方向へのシフトを低減することができる。
ドーパントを含む一対の第2の領域125a〜125dは、ドーパントとして、ホウ素、
窒素、リン、及びヒ素の少なくとも一以上が含まれる。または、ヘリウム、ネオン、アル
ゴン、クリプトン、及びキセノンの少なくとも一以上が含まれる。または、ドーパントと
してフッ素が含まれる。なお、ドーパントとして、ホウ素、窒素、リン、及びヒ素の一以
上と、ヘリウム、ネオン、アルゴン、クリプトン、及びキセノンの一以上と、フッ素とが
適宜組み合わされて含まれていてもよい。
ドーパントを含む一対の第2の領域125a〜125dに含まれるドーパントの濃度は、
5×1018atoms/cm以上1×1022atoms/cm以下、好ましくは
5×1018atoms/cm以上5×1019atoms/cm未満とする。
ドーパントを含む一対の第2の領域125a〜125dはドーパントを含むため、キャリ
ア密度または欠陥を増加させることができる。このため、ドーパントを含まない第1の領
域123a、123cと比較して導電性を高めることができる。なお、ドーパント濃度を
増加させすぎると、ドーパントがキャリアの移動を阻害することになり、ドーパントを含
む一対の第2の領域125a〜125dの導電性を低下させることになる。
ドーパントを含む一対の第2の領域125a〜125dは、導電率が0.1S/cm以上
1000S/cm以下、好ましくは10S/cm以上1000S/cm以下とすることが
好ましい。
一対の電極115a〜115dは導電材料として、アルミニウム、チタン、クロム、ニッ
ケル、銅、イットリウム、ジルコニウム、モリブデン、銀、タンタル、またはタングステ
ンからなる単体金属、またはこれを主成分とする合金を単層構造または積層構造として用
いる。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタン膜
を積層する二層構造、タングステン膜上にチタン膜を積層する二層構造、銅−マグネシウ
ム−アルミニウム合金膜上に銅膜を積層する二層構造、チタン膜と、そのチタン膜上に重
ねてアルミニウム膜を積層し、さらにその上にチタン膜を形成する三層構造などがある。
なお、酸化インジウム、酸化錫または酸化亜鉛を含む透明導電材料を用いてもよい。なお
、一対の電極115a〜115dは配線としても機能させてもよい。
電極115a〜115dは、酸化物半導体膜122a、122cの表面の一部及び側面、
特にチャネル幅方向と平行な側面を覆うため、酸化物半導体膜122a、122cとの接
触面積を広くすることができる。このため、酸化物半導体膜122a、122cと、一対
の電極115a〜115dとの接触抵抗を低減でき、またチャネル幅を広げることが可能
であり、トランジスタのオン電流を大きくすることができる。
ゲート絶縁膜117は、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒
化シリコン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa−Zn−O系
金属酸化物膜などを用いればよく、積層または単層で設ける。また、ゲート絶縁膜117
は、絶縁膜103に示すような、加熱により酸素が脱離する酸化絶縁膜を用いてもよい。
ゲート絶縁膜117に加熱により酸素が脱離する膜を用いることで、酸化物半導体膜12
2a、122cに生じる酸素欠損を修復することができ、トランジスタの電気特性の劣化
を抑制できる。
また、ゲート絶縁膜117として、ハフニウムシリケート(HfSiO)、窒素が添加
されたハフニウムシリケート(HfSi)、窒素が添加されたハフニウムアル
ミネート(HfAl)、酸化ハフニウム、酸化イットリウムなどのhigh−
k材料を用いることでゲート絶縁膜の厚さを薄くしてもゲートリークを低減できる。
ゲート絶縁膜117の厚さは、10nm以上300nm以下、より好ましくは5nm以上
50nm以下、より好ましくは10nm以上30nm以下とするとよい。
ゲート電極119a、119cは、アルミニウム、クロム、銅、タンタル、チタン、モリ
ブデン、タングステンから選ばれた金属元素、または上述した金属元素を成分とする合金
か、上述した金属元素を組み合わせた合金などを用いて形成することができる。また、マ
ンガン、ジルコニウムのいずれか一または複数から選択された金属元素を用いてもよい。
また、ゲート電極119a、119cは、単層構造でも、二層以上の積層構造としてもよ
い。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタン膜を
積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜上にタ
ングステン膜を積層する二層構造、窒化タンタル膜上にタングステン膜を積層する二層構
造、チタン膜と、そのチタン膜上にアルミニウム膜を積層し、さらにその上にチタン膜を
形成する三層構造などがある。また、アルミニウムに、チタン、タンタル、タングステン
、モリブデン、クロム、ネオジム、スカンジウムから選ばれた元素の膜、または複数組み
合わせた合金膜、もしくは窒化膜を用いてもよい。
また、ゲート電極119a、119cは、インジウム錫酸化物、酸化タングステンを含む
インジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むイ
ンジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電性材料を適用することもで
きる。また、上記透光性を有する導電性材料と、上記金属元素の積層構造とすることもで
きる。
また、ゲート電極119a、119cとゲート絶縁膜117との間に、ゲート絶縁膜11
7に接する材料層として、窒素を含むIn−Ga−Zn−O膜や、窒素を含むIn−Sn
−O膜や、窒素を含むIn−Ga−O膜や、窒素を含むIn−Zn−O膜や、窒素を含む
Sn−O膜や、窒素を含むIn−O膜や、金属窒化膜(InN、ZnNなど)を設けるこ
とが好ましい。これらの膜は仕事関数が5eV、好ましくは5.5eV以上であり、トラ
ンジスタの電気特性のしきい値電圧をプラスにすることができ、所謂ノーマリーオフのス
イッチング素子を実現できる。例えば、窒素を含むIn−Ga−Zn−O膜を用いる場合
、少なくとも酸化物半導体膜122a、122cより高い窒素濃度、具体的には7原子%
以上の窒素を含むIn−Ga−Zn−O膜を用いる。
絶縁膜127は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、
酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウムな
どを用いればよく、積層または単層で設ける。なお、絶縁膜127として、絶縁膜103
と同様に、加熱により酸素の一部が脱離する酸化絶縁膜を用いて形成してもよい。また、
絶縁膜127として、外部への酸素の拡散を防ぐ酸化絶縁膜を用いることで、ゲート絶縁
膜117から脱離する酸素を酸化物半導体膜122a、122cに供給することができる
。また、絶縁膜127として、外部からの水素の拡散を防ぐ酸化絶縁膜を用いることで、
外部から酸化物半導体膜122a、122cへの水素の拡散を低減することが可能であり
、酸化物半導体膜122a、122cの欠損を低減することができる。外部からの水素の
拡散を防ぐ酸化絶縁膜の代表例としては、窒化シリコン、窒化酸化シリコン、窒化アルミ
ニウム、窒化酸化アルミニウム等がある。
なお、本実施の形態においては、一対の電極115a〜115dの対向領域を、直線状、
U字状、C字状等とすることができる。一対の電極115a〜115dの対向領域を、U
字状、C字状等とすることで、チャネル幅を大きくすることが可能であり、オン電流を大
きくすることができる。
次に、図1に示すトランジスタの作製方法について、図2及び図3を用いて説明する。な
お、各図においてA−B断面図は、図1に示すA−B断面図の作製工程を説明し、C−D
断面図は、図1に示すC−D断面図の作製工程を説明する。
図2(A)に示すように、基板101上に絶縁膜103及び酸化物半導体膜105を積層
形成する。
絶縁膜103は、スパッタリング法、CVD法等により形成する。なお、加熱により酸素
の一部が脱離する酸化絶縁膜は、スパッタリング法を用いることで形成しやすいため好ま
しい。
加熱により酸素の一部が脱離する酸化絶縁膜をスパッタリング法により形成する場合は、
成膜ガス中の酸素量が高いことが好ましく、酸素、または酸素及び希ガスの混合ガス等を
用いることができる。代表的には、成膜ガス中の酸素濃度を6%以上100%以下にする
ことが好ましい。
加熱により酸素の一部が脱離する酸化絶縁膜の代表例として酸化シリコン膜を形成する場
合、石英(好ましくは合成石英)をターゲットに用い、基板温度30℃以上450℃以下
(好ましくは70℃以上200℃以下)、基板とターゲットの間の距離(T−S間距離)
を20mm以上400mm以下(好ましくは40mm以上200mm以下)、圧力を0.
1Pa以上4Pa以下(好ましくは0.2Pa以上1.2Pa以下)、高周波電源を0.
5kW以上12kW以下(好ましくは1kW以上5kW以下)、成膜ガス中のO/(O
+Ar)割合を1%以上100%以下(好ましくは6%以上100%以下)として、R
Fスパッタリング法により酸化シリコン膜を形成することが好ましい。なお、石英(好ま
しくは合成石英)ターゲットに代えてシリコンターゲットを用いることもできる。なお、
成膜ガスとしては、酸素のみを用いてもよい。
なお、絶縁膜103を形成する前に、加熱処理またはプラズマ処理により、基板に含まれ
る水素を脱離させることが好ましい。この結果、後の加熱処理において、絶縁膜103及
び酸化物半導体膜105中に水素が拡散することを防ぐことができる。なお、加熱処理は
、不活性雰囲気、減圧雰囲気または乾燥空気雰囲気にて、100℃以上基板の歪み点未満
で行う。また、プラズマ処理は、希ガス、酸素、窒素または酸化窒素(亜酸化窒素、一酸
化窒素、二酸化窒素など)を用いる。
また、絶縁膜103を平坦化することで、後に形成する酸化物半導体膜105の断切れ防
止が可能であるため好ましい。
酸化物半導体膜105は、スパッタリング法、塗布法、印刷法、パルスレーザー蒸着法等
により形成した後、加熱処理を行うことで形成することができる。
ここで、酸化物半導体膜105を成膜するスパッタリング装置について、以下に詳細を説
明する。
酸化物半導体膜105を成膜する処理室は、リークレートを1×10−10Pa・m
秒以下とすることが好ましく、それによりスパッタリング法により成膜する際、膜中への
不純物の混入を低減することができる。
リークレートを低くするには、外部リークのみならず内部リークを低減する必要がある。
外部リークとは、微小な穴やシール不良などによって真空系の外から気体が流入すること
である。内部リークとは、真空系内のバルブなどの仕切りからの漏れや内部の部材からの
放出ガスに起因する。リークレートを1×10−10Pa・m/秒以下とするためには
、外部リーク及び内部リークの両面から対策をとる必要がある。
外部リークを減らすには、処理室の開閉部分はメタルガスケットでシールするとよい。メ
タルガスケットは、フッ化鉄、酸化アルミニウム、または酸化クロムによって被覆された
金属材料を用いると好ましい。メタルガスケットはOリングと比べ密着性が高く、外部リ
ークを低減できる。また、フッ化鉄、酸化アルミニウム、酸化クロムなどの不動態によっ
て被覆された金属材料を用いることで、メタルガスケットから生じる水素を含む放出ガス
が抑制され、内部リークも低減することができる。
処理室の内壁を構成する部材として、水素を含む放出ガスの少ないアルミニウム、クロム
、チタン、ジルコニウム、ニッケルまたはバナジウムを用いる。また、前述の材料を鉄、
クロム及びニッケルなどを含む合金材料に被覆して用いてもよい。鉄、クロム及びニッケ
ルなどを含む合金材料は、剛性があり、熱に強く、また加工に適している。ここで、表面
積を小さくするために部材の表面凹凸を研磨などによって低減しておくと、放出ガスを低
減できる。あるいは、前述の成膜装置の部材をフッ化鉄、酸化アルミニウム、酸化クロム
などの不動態で被覆してもよい。
さらに、スパッタガスを処理室に導入する直前に、スパッタガスの精製機を設けることが
好ましい。このとき、精製機から処理室までの配管の長さを5m以下、好ましくは1m以
下とする。配管の長さを5m以下または1m以下とすることで、配管からの放出ガスの影
響を長さに応じて低減できる。
処理室の排気は、ドライポンプなどの粗引きポンプと、スパッタイオンポンプ、ターボ分
子ポンプ及びクライオポンプなどの高真空ポンプとを適宜組み合わせて行うとよい。ター
ボ分子ポンプは大きいサイズの分子の排気が優れる一方、水素や水の排気能力が低い。さ
らに、水の排気能力の高いクライオポンプまたは水素の排気能力の高いスパッタイオンポ
ンプを組み合わせることが有効となる。
処理室の内側に存在する吸着物は、内壁に吸着しているために処理室の圧力に影響しない
が、処理室を排気した際のガス放出の原因となる。そのため、リークレートと排気速度に
相関はないが、排気能力の高いポンプを用いて、処理室に存在する吸着物をできる限り脱
離し、予め排気しておくことが重要である。なお、吸着物の脱離を促すために、処理室を
ベーキングしてもよい。ベーキングすることで吸着物の脱離速度を10倍程度大きくする
ことができる。ベーキングは100℃以上450℃以下で行えばよい。このとき、不活性
ガスを導入しながら吸着物の除去を行うと、排気するだけでは脱離しにくい水などの脱離
速度をさらに大きくすることができる。
このように、酸化物半導体膜の成膜工程において、更に好ましくは絶縁膜の成膜工程にお
いて、処理室の圧力、処理室のリークレートなどを制御して、不純物の混入を極力抑える
ことによって、酸化物半導体膜に含まれる水素を含む不純物の混入を低減することができ
る。また、絶縁膜から酸化物半導体膜への水素などの不純物の拡散を低減することができ
る。
酸化物半導体に含まれる水素は、金属原子と結合する酸素と反応して水となると共に、酸
素が脱離した格子(あるいは酸素が脱離した部分)には欠損が形成されてしまう。このた
め、酸化物半導体膜の成膜工程において、水素を含む不純物を極めて減らすことにより、
酸化物半導体膜の欠損を低減することが可能である。このため、不純物をできるだけ除去
し、高純度化させた酸化物半導体膜をチャネル領域とすることにより、トランジスタの信
頼性を高めることができる。
スパッタリング法において、プラズマを発生させるための電源装置は、RF電源装置、A
C電源装置、DC電源装置等を適宜用いることができる。
ターゲットとしては、酸化インジウム、酸化スズ、酸化亜鉛、二元系金属酸化物であるI
n−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系酸化物、S
n−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化物、三元系金属酸化物である
In−Ga−Zn系酸化物、In−Al−Zn系酸化物、In−Sn−Zn系酸化物、S
n−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、Sn−Al−Zn系酸化物、In
−Hf−Zn系酸化物、In−Zr−Zn系酸化物、In−La−Zn系酸化物、In−
Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−S
m−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb
−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−
Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Z
n系酸化物、四元系金属酸化物であるIn−Sn−Ga−Zn系酸化物、In−Hf−G
a−Zn系酸化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化物
、In−Sn−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物などのターゲット
を用いることができる。
ターゲットの一例として、In、Ga、及びZnを含む金属酸化物ターゲットを、In
:Ga:ZnO=1:1:1[mol数比]の組成比とする。また、In
:Ga:ZnO=1:1:2[mol数比]の組成比を有するターゲット、また
はIn:Ga:ZnO=1:1:4[mol数比]の組成比を有するターゲ
ット、In:Ga:ZnO=2:1:8[mol数比]の組成比を有するタ
ーゲットを用いることもできる。また、In:ZnO=25:1〜1:4[mol
数比]の組成比を有するターゲットを用いることもできる。
なお、スパッタリングガスは、希ガス(代表的にはアルゴン)雰囲気、酸素雰囲気、希ガ
ス及び酸素の混合ガスを適宜用いる。なお、希ガス及び酸素の混合ガスの場合、希ガスに
対して酸素のガス比を高めることが好ましい。また、スパッタリングガスには、水素を含
む不純物が除去された高純度ガスを用いることが好ましい。
また、スパッタリング法を用いる場合、基板温度を150℃以上450℃以下、好ましく
は200℃以上350℃以下とすることで、酸化物半導体膜中への水分(水素を含む)な
どの混入を低減しつつ、CAAC膜を形成することができる。
また、絶縁膜103において、酸化物半導体膜と接する領域を酸化アルミニウム膜で形成
し、酸化物半導体膜105を形成した後、酸化物半導体膜105にレーザ光を照射しても
よい。当該工程により、絶縁膜103との界面からCAAC膜を形成することができる。
なお、酸化物半導体膜をスパッタリング装置で成膜する前に、スパッタリング装置にダミ
ー基板を搬入し、ダミー基板上に酸化物半導体膜を成膜して、ターゲット表面、または防
着板に付着した水素、水分を取り除く工程を行ってもよい。
基板101上に上記方法により酸化物半導体膜を形成した後、基板101に加熱処理を施
して、該酸化物半導体膜より水素を放出させることができる。なお、当該加熱処理におい
ては、酸化物半導体膜から酸素も脱離し、酸化物半導体膜中には酸素欠損が残存する場合
がある。
なお、絶縁膜103として、加熱により酸素の一部が脱離する酸化絶縁膜を用いる場合、
基板101上に上記方法により酸化物半導体膜を形成した後、基板101に加熱処理を施
して、該酸化物半導体膜より水素を放出させると共に、絶縁膜103に含まれる酸素の一
部を、酸化物半導体膜と、絶縁膜103及び酸化物半導体膜の界面近傍とに拡散させる。
当該加熱処理において、絶縁膜103に含まれる酸素が、酸化物半導体膜へ拡散し、酸化
物半導体膜において絶縁膜と接する界面の近傍とにおける酸素欠損を低減することができ
る。なお、当該加熱条件によっては、絶縁膜103から酸化物半導体膜へ酸素が拡散する
が、これと同時に酸化物半導体膜から外部へ酸素が脱離してしまい、酸化物半導体膜にお
いて、酸素欠損が残存してしまう場合がある。当該酸素欠損は、トランジスタのチャネル
長がサブミクロンである微細構造のトランジスタの場合、特に影響が大きく、しきい値電
圧がマイナス方向にシフトしてしまう。
酸化物半導体に含まれる水素は、金属原子と結合する酸素と反応して水となると共に、酸
素が脱離した格子(あるいは酸素が脱離した部分)には欠損が形成されてしまう。このた
め、当該加熱処理により、水素を含む不純物を極めて減らすことにより、酸化物半導体膜
の水素由来の欠損を低減することが可能である。
以上のことから、図2(A)に示すように、少なくとも水素濃度が低減された酸化物半導
体膜105を形成することができる。
該加熱処理の温度は、少なくとも酸化物半導体膜から水素を放出させる温度が好ましく、
更には酸化物半導体膜から水素を放出させると共に、絶縁膜103に含まれる酸素の一部
を脱離させ、さらには酸化物半導体膜に拡散させる温度が好ましく、代表的には、150
℃以上基板歪み点未満、好ましくは250℃以上450℃以下、更に好ましくは300℃
以上450℃以下とする。
また、該加熱処理は、RTA(Rapid Thermal Anneal)装置を用い
ることができる。RTAを用いることで、短時間に限り、基板の歪み点以上の温度で熱処
理を行うことができる。そのため、酸化物半導体膜からの水素の放出、更には絶縁膜10
3から酸化物半導体膜への酸素拡散の時間を短縮することができる。
加熱処理は、不活性ガス雰囲気で行うことができ、代表的には、ヘリウム、ネオン、アル
ゴン、キセノン、クリプトン等の希ガス、または窒素雰囲気で行うことが好ましい。また
、酸素雰囲気及び減圧雰囲気で行ってもよい。処理時間は3分〜24時間とする。
次に、図2(B)に示すように、酸化物半導体膜107a、107cを形成する。酸化物
半導体膜107a、107cは、酸化物半導体膜105上にマスクを形成し、酸化物半導
体膜105の一部を選択的にエッチングすることで形成する。
次に、図2(C)に示すように、後に電界効果移動度が高くオン電流が大きいトランジス
タの一部となる酸化物半導体膜107c上にマスク109を形成した後、酸化物半導体膜
107aに酸素111を添加する。この結果、酸化物半導体膜107cより酸素欠損を低
減した酸化物半導体膜113a(図2(D)参照。)を形成する。この後、マスク109
を除去する。
酸化物半導体膜107aに酸素を添加する方法として、イオンドーピング法またはイオン
インプランテーション法を用いることができる。または、酸素の添加方法として、プラズ
マイマージョンイオンインプランテーション法を用いてもよい。プラズマイマージョンイ
オンインプランテーション法は、酸化物半導体膜107aが凹凸のある形状であっても酸
素の添加を効率よく行うことができる。さらに、酸素の添加はイオンドーピング法または
イオンインプランテーション法などによる注入する以外の方法でも行うことができる。例
えば、酸素雰囲気にてプラズマを発生させて、酸化物半導体膜107aに対してプラズマ
処理を行うことによって、酸素を添加することができる。上記プラズマを発生させる装置
としては、ドライエッチング装置やプラズマCVD装置、高密度プラズマCVD装置など
を用いることができる。
酸化物半導体膜107aに添加する酸素111は、酸素ラジカル、酸素原子、及び酸素イ
オンの一以上である。また、酸素111は、酸化物半導体膜107aの少なくとも一部、
代表的には、酸化物半導体膜107aの表面、酸化物半導体膜107a中、及び酸化物半
導体膜107a及び絶縁膜103の界面のいずれかに添加されればよい。
イオンドーピング法またはイオンインプランテーション法を用いて酸素を酸化物半導体膜
107aに添加する際の酸素添加量は、5×1019/cm以上5×1021/cm
以下である。この際、酸素111のエネルギーが高いと、酸化物半導体膜にダメージが入
り、物理的に欠陥が生じてしまうため、酸素111のエネルギーは酸化物半導体膜にダメ
ージを与えない程度とすることが好ましい。
また、酸素が添加された酸化物半導体膜113aは、化学量論的組成比に対し、酸素の含
有量が過剰な領域が含まれている。この場合、過剰な酸素は、酸化物半導体の格子間に存
在する場合もある。このような酸化物半導体の組成は、InGaZn(m+3x)
x>1、m≧1)で表すことができる。
なお、酸化物半導体において、酸素は主たる成分材料の一つである。このため、酸化物半
導体膜中の酸素濃度を、SIMS(Secondary Ion Mass Spect
rometry)などの方法を用いて、正確に見積もることは難しい。つまり、酸化物半
導体膜に酸素が意図的に添加されたか否かを判別することは困難であるといえる。
ところで、酸素には17Oや18Oといった同位体が存在し、自然界におけるこれらの存
在比率はそれぞれ酸素原子全体の0.037%、0.204%程度であることが知られて
いる。つまり、酸化物半導体膜中におけるこれら同位体の濃度は、SIMSなどの方法に
よって見積もることができる程度になるから、これらの濃度を測定することで、酸化物半
導体膜中の酸素濃度をより正確に見積もることが可能な場合がある。よって、これらの濃
度を測定することで、酸化物半導体膜に意図的に酸素が添加されたか否かを判別してもよ
い。
酸化物半導体膜107aに酸素を添加することで、酸化物半導体膜113a中の酸素欠損
を低減することができる。一方、酸化物半導体膜107cには、酸素を添加していなため
、酸化物半導体膜113aと比較して酸素欠損の残存量が多い。
次に、酸化物半導体膜113a上に一対の電極115a、115bを形成すると共に、酸
化物半導体膜107c上に一対の電極115c、115dを形成する。次に、一対の電極
115a〜115d及び酸化物半導体膜113a、107cを覆うゲート絶縁膜117を
形成する。
一対の電極115a〜115dは、印刷法またはインクジェット法を用いて形成する。ま
たは、スパッタリング法、CVD法、蒸着法等で導電膜を形成した後、該導電膜上にマス
クを形成して導電膜をエッチングして、一対の電極115a〜115dを形成する。導電
膜上に形成するマスクは、印刷法、インクジェット法、フォトリソグラフィ法を適宜用い
ることができる。なお、マスクを用いて一対の電極115a〜115dを形成した場合は
、この後マスクを除去する。
ゲート絶縁膜117は、スパッタリング法、CVD法等により形成する。
次に、図3(A)に示すように、ゲート絶縁膜117上にゲート電極119a、119c
を形成する。
ゲート電極119a、119cは、印刷法またはインクジェット法により形成する。若し
くは、スパッタリング法、CVD法、蒸着法等で導電膜を形成した後、該導電膜上にマス
クを形成して導電膜をエッチングして、ゲート電極119a、119cを形成する。導電
膜上に形成するマスクは、印刷法、インクジェット法、フォトリソグラフィ法を適宜用い
ることができる。なお、マスクを用いてゲート電極119a、119cを形成した場合は
、この後マスクを除去する。
次に、図3(B)に示すように、ゲート電極119a、119cをマスクとして、酸化物
半導体膜113a、107cにドーパント121を添加する処理を行う。この結果、図3
(C)に示すように、A−B断面においては、ドーパントを含む一対の第2の領域125
a、125bを形成する。ゲート電極119aをマスクにしてドーパントを添加するため
、セルフアラインでドーパントを含む一対の第2の領域125a、125b、及びドーパ
ントが添加されない第1の領域123aを形成することができる。なお、ゲート電極11
9aと重畳する第1の領域123aはチャネル領域として機能する。また、ドーパントを
含む一対の第2の領域125a、125bにおいて、一対の電極115a、115bと接
する領域はソース領域及びドレイン領域として機能する。また、一対の電極115a、1
15bと接しない領域により、ソース−ドレイン耐圧を高めることができる。また、第1
の領域123a、及びドーパントを含む一対の第2の領域125a、125bを酸化物半
導体膜122aと示す。
また、C−D断面においては、ドーパントを含む一対の第2の領域125c、125dを
形成する。ゲート電極119cをマスクにしてドーパントを添加するため、セルフアライ
ンでドーパントを含む一対の第2の領域125c、125d、及びドーパントが添加され
ない第1の領域123cを形成することができる。なお、ゲート電極119cと重畳する
第1の領域123cはチャネル領域として機能する。また、ドーパントを含む一対の第2
の領域125c、125dにおいて、一対の電極115c、115dと接する領域はソー
ス領域及びドレイン領域として機能する。また、一対の電極115c、115dと接しな
い領域により、ソース−ドレイン耐圧を高めることができる。また、第1の領域123c
、及びドーパントを含む一対の第2の領域125c、125dを酸化物半導体膜122c
と示す。
一対の第2の領域125a〜125dのそれぞれ一部には、一対の電極115a〜115
dを透過したドーパントが添加される。一対の第2の領域125a〜125dにおいて、
ドーパントのエネルギーによるダメージが原因の欠陥が生じても、当該欠陥がキャリアの
発生源となり、膜抵抗が低減するため、図2(C)に示す酸素111の添加と比較して、
ドーパントのエネルギーを高めることができる。
酸化物半導体膜113a、107cにドーパントを添加する方法として、イオンドーピン
グ法またはイオンインプランテーション法を用いることができる。また、添加するドーパ
ントとしては、ホウ素、窒素、リン、及びヒ素の少なくとも一以上がある。または、ドー
パントとしては、ヘリウム、ネオン、アルゴン、クリプトン、及びキセノンの少なくとも
一以上がある。または、ドーパントとしてフッ素が含まれる。なお、ドーパントとして、
ホウ素、窒素、リン、及びヒ素の一以上と、ヘリウム、ネオン、アルゴン、クリプトン、
及びキセノンの一以上と、フッ素とを適宜組み合わしてもよい。
また、酸化物半導体膜113a、107cへのドーパントの添加は、酸化物半導体膜11
3a、107cを覆って、絶縁膜などが形成されている状態を示したが、酸化物半導体膜
113a、107cが露出している状態でドーパントの添加を行ってもよい。
さらに、上記ドーパントの添加はイオンドーピング法またはイオンインプランテーション
法などによる注入する以外の方法でも行うことができる。例えば、添加する元素を含むガ
ス雰囲気にてプラズマを発生させて、被添加物に対してプラズマ処理を行うことによって
、ドーパントを添加することができる。上記プラズマを発生させる装置としては、ドライ
エッチング装置やプラズマCVD装置などを用いることができる。
この後、加熱処理を行ってもよい。当該加熱処理の温度は、代表的には、150℃以上4
50℃以下、好ましくは300℃以上450℃以下とする。または、150℃から450
℃まで徐々に温度上昇させながら加熱してもよい。
当該加熱処理により、ドーパントを含む一対の第2の領域125a〜125dの抵抗を低
減することができる。なお、当該加熱処理において、ドーパントを含む一対の第2の領域
125a〜125dは、結晶状態でも非晶質状態でもよい。また、ゲート絶縁膜117か
ら酸素が酸化物半導体膜に拡散し、酸化物半導体膜に含まれる酸素欠損を低減することが
できる。なお、当該工程における酸化物半導体膜への酸素拡散量は図2(C)に示す酸素
添加と比べると少ない。このため、酸化物半導体膜122cにおいては、酸素欠損が低減
されるもの、酸素欠損は残存する。
絶縁膜127は、ゲート絶縁膜117と同様に形成することができる。
以上の工程により、図1に示すトランジスタ120a、120cを作製することができる
トランジスタ120a、120cは、脱水素化を目的とする熱処理によって、水素を酸化
物半導体膜より意図的に排除し、その後酸化物半導体膜に酸素を選択的に添加することに
よって、酸化物半導体膜を構成する主成分材料の一つである酸素を供給することができる
。これによって、酸化物半導体膜を高純度化及び電気的にi型(真性)化することができ
る。
また、酸素を選択的に添加することで、上記加熱処理において残存する酸化物半導体膜中
または界面の酸素欠損を低減し、酸素欠損に起因するエネルギーギャップ中のドナー準位
を低減する、または実質的になくすことができる。よって、トランジスタ120aは、ゲ
ート電圧が負のときの電流を低減することができる。
本実施の形態に示すトランジスタ120aを構成する酸化物半導体膜122aは、酸素が
添加されており、酸素欠損が少ない。このため、トランジスタ120aはゲート電圧が負
のときの電流が小さいトランジスタである。一方、トランジスタ120cを構成する酸化
物半導体膜122cは、酸素が添加されておらず、酸素欠損を含む。このため、トランジ
スタ120cでは、オン状態において、キャリアが発生しやすい。このため、トランジス
タ120cは、電界効果移動度が高くオン電流が大きいトランジスタである。以上のこと
から、選択的に酸化物半導体膜へ酸素を添加することで、同一基板上に、ゲート電圧が負
のときの電流が小さいトランジスタと、電界効果移動度が高くオン電流が大きいトランジ
スタを作製することができる。
(実施の形態2)
本実施の形態では、実施の形態1と異なる構造のトランジスタ及びのその作製方法につい
て、図2、図4及び図5を用いて説明する。本実施の形態では、コプレナー型のトップゲ
ートトランジスタについて説明する。
図4は、本実施の形態に示す半導体装置の断面図である。図4に示す半導体装置は、ゲー
ト電圧が負のときの電流が小さいトランジスタ130aと、電界効果移動度が高くオン電
流が大きいトランジスタ130cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ130aは、基板101上に設けられ
る絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜122aと、酸化物半導
体膜122aを覆うゲート絶縁膜117と、ゲート絶縁膜117上であって、且つ酸化物
半導体膜122aと重畳するゲート電極119aとを有する。また、ゲート絶縁膜117
及びゲート電極119a上に絶縁膜127及び絶縁膜131が積層され、ゲート絶縁膜1
17、絶縁膜127、及び絶縁膜131の開口部に形成され、且つ酸化物半導体膜122
aと接する一対の電極133a、133bを有する。なお、酸化物半導体膜122aの構
造は、実施の形態1と同様であり、ゲート電極119aと重畳する第1の領域123aと
、第1の領域123aを挟むドーパントを含む一対の第2の領域125a、125bとを
有する。
電界効果移動度が高くオン電流が大きいトランジスタ130cは、基板101上に設けら
れる絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜122cと、酸化物半
導体膜122cを覆うゲート絶縁膜117と、ゲート絶縁膜117上であって、且つ酸化
物半導体膜122cと重畳するゲート電極119cとを有する。また、ゲート絶縁膜11
7及びゲート電極119c上に絶縁膜127及び絶縁膜131が積層され、ゲート絶縁膜
117、絶縁膜127、及び絶縁膜131の開口部に形成され、且つ酸化物半導体膜12
2cと接する一対の電極133c、133dを有する。なお、酸化物半導体膜122cの
構造は、実施の形態1と同様であり、ゲート電極119cと重畳する第1の領域123c
と、第1の領域123cを挟むドーパントを含む一対の第2の領域125c、125dと
を有する。
酸化物半導体膜122aは酸素が添加されており、酸化物半導体膜122cは、酸素が添
加されない。即ち、酸化物半導体膜122aは酸化物半導体膜122cより酸素欠損の含
有量が少ない。
また、トランジスタ130a、130cを覆う絶縁膜127を有することが好ましい。
本実施の形態で示すトランジスタはコプレナー型であるため、トランジスタの微細化が可
能である。
絶縁膜131は、絶縁膜127と同様に形成することができる。または、絶縁膜131と
して、BPSG(Boron Phosphorus Silicate Glass)
などの無機材料、または、ポリイミド、アクリルなどの有機材料を用いて形成することで
、絶縁膜131の平坦性を高めることができる。
一対の電極133a〜133dは、実施の形態1に示す一対の電極115a〜115dと
同様の材料を適宜用いることができる。
次に、図4に示すトランジスタ130a、130cの作製方法について、図2及び図5を
用いて説明する。なお、各図においてA−B断面図は、図4に示すA−B断面図の作製工
程を説明し、C−D断面図は、図4に示すC−D断面図の作製工程を説明する。
図2(A)乃至図2(C)の工程を経て、図5(A)に示すように、基板101上に絶縁
膜103を形成する。また、絶縁膜103上に酸化物半導体膜113a、107cを形成
する。なお、酸化物半導体膜113a、107cは、加熱処理が施され脱水素化処理され
た酸化物半導体膜である。
次に、酸化物半導体膜113a、107c上に、実施の形態1と同様の方法により、ゲー
ト絶縁膜117を形成した後、ゲート絶縁膜117上にゲート電極119a、119cを
形成する。
ゲート電極119a、119cをマスクとして、酸化物半導体膜113a、107cにド
ーパント121を添加する処理を行う。この結果、図5(B)に示すように、A−B断面
においては、ドーパントを含む一対の第2の領域125a、125bを形成する。ゲート
電極119aをマスクにしてドーパントを添加するため、セルフアラインでドーパントを
含む一対の第2の領域125a、125b、及びドーパントが添加されない第1の領域1
23aを形成することができる。なお、ゲート電極119aと重畳する第1の領域123
aはチャネル領域として機能する。また、第1の領域123a、及びドーパントを含む一
対の第2の領域125a、125bを酸化物半導体膜122aと示す。
また、C−D断面においては、ドーパントを含む一対の第2の領域125c、125dを
形成する。ゲート電極119cをマスクにしてドーパントを添加するため、セルフアライ
ンでドーパントを含む一対の第2の領域125c、125d、及びドーパントが添加され
ない第1の領域123cを形成することができる。なお、ゲート電極119cと重畳する
第1の領域123cはチャネル領域として機能する。また、第1の領域123c、及びド
ーパントを含む一対の第2の領域125c、125dを酸化物半導体膜122cと示す。
この後、加熱処理を行ってもよい。
次に、図5(C)に示すように、ゲート絶縁膜117及びゲート電極119a、119c
上に、絶縁膜127及び絶縁膜131を形成する。絶縁膜131の形成方法は、スパッタ
リング法、CVD法、塗布法、印刷法等を適宜用いることができる。
次に、ゲート絶縁膜117、絶縁膜127、及び絶縁膜131の一部を除去し、開口部を
形成した後、当該開口部において、酸化物半導体膜122a、122cの一対の第2の領
域125a〜125dに接する電極133a〜133dを形成する。一対の電極133a
〜133dは、一対の電極115a〜115dと同様に形成することができる。
本実施の形態により、脱水素化工程の後、選択的に酸化物半導体膜へ酸素を添加すること
で、同一基板上に、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタを作製することができる。
(実施の形態3)
本実施の形態では、実施の形態1及び実施の形態2と異なる構造のトランジスタの構造及
び作製方法について、図2、図6乃至図8を用いて説明する。本実施の形態に示すトラン
ジスタは、実施の形態1と比較して、酸化物半導体膜の構造が異なる。
図6は、本実施の形態に示す半導体装置の断面図である。図6に示す半導体装置は、ゲー
ト電圧が負のときの電流が小さいトランジスタ150aと、電界効果移動度が高くオン電
流が大きいトランジスタ150cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ150aは、基板101上に設けられ
る絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜146aと、酸化物半導
体膜146aに接する、ソース電極及びドレイン電極として機能する一対の電極115a
、115bと、酸化物半導体膜146aを覆うゲート絶縁膜117と、ゲート絶縁膜11
7上であって、且つ酸化物半導体膜146aと重畳するゲート電極119aとを有する。
酸化物半導体膜146aは、ゲート電極119aと重畳する第1の領域147aと、第1
の領域147aを挟むドーパントを含む一対の第2の領域149a、149bと、一対の
第2の領域を挟むドーパントを含む一対の第3の領域151a、151bを有する。なお
、酸化物半導体膜146aにおいて、第1の領域147aはチャネル領域として機能し、
ドーパントを含む一対の第2の領域149a、149bは、電界緩和領域として機能し、
ドーパントを含む一対の第3の領域151a、151bは、ソース領域及びドレイン領域
として機能する。
電界効果移動度が高くオン電流が大きいトランジスタ150cは、基板101上に設けら
れる絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜146cと、酸化物半
導体膜146cに接する、ソース電極及びドレイン電極として機能する一対の電極115
c、115dと、酸化物半導体膜146cを覆うゲート絶縁膜117と、ゲート絶縁膜1
17上であって、且つ酸化物半導体膜146cと重畳するゲート電極119cとを有する
。酸化物半導体膜146cは、ゲート電極119cと重畳する第1の領域147cと、第
1の領域147cを挟むドーパントを含む一対の第2の領域149c、149dと、一対
の第2の領域を挟むドーパントを含む一対の第3の領域151c、151dを有する。な
お、酸化物半導体膜146cにおいて、第1の領域147cはチャネル領域として機能し
、ドーパントを含む一対の第2の領域149c、149dは、電界緩和領域として機能し
、ドーパントを含む一対の第3の領域151c、151dは、ソース領域及びドレイン領
域として機能する。
また、トランジスタ150a、150cを覆う絶縁膜127を有することが好ましい。
酸化物半導体膜146aにおいて、第1の領域147a及び一対の第2の領域149a、
149bは、一対の第3の領域151a、151bと比較して、酸素濃度が高い。即ち、
これは、一対の電極115a〜115dを形成した後、酸化物半導体膜107a、107
cに酸素を添加することで、このような構造となる。
即ち、第1の領域147aは、5×1019/cm以上5×1021/cm以下の酸
素が添加されている。また、一対の第2の領域149a、149bは、1×1018/c
以上5×1021/cm以下の酸素が添加されており、且つドーパント濃度が5×
1018atoms/cm以上1×1022atoms/cm以下、好ましくは5×
1018atoms/cm以上5×1019atoms/cm未満である。また、一
対の第3の領域151a、151bは、ドーパント濃度が5×1018atoms/cm
以上1×1022atoms/cm以下、好ましくは5×1018atoms/cm
以上5×1019atoms/cm未満である。
一方、酸化物半導体膜146cにおいて、第1の領域147c、一対の第2の領域149
c、149d、及び一対の第3の領域151c、151dには酸素が添加されない。即ち
、酸化物半導体膜146aの第1の領域147a、一対の第2の領域149a、149b
と比較して、酸素濃度が低い。また、一対の第2の領域149c、149d、及び一対の
第3の領域151c、151dは、ドーパント濃度が5×1018atoms/cm
上1×1022atoms/cm以下、好ましくは5×1018atoms/cm
上5×1019atoms/cm未満である。
本実施の形態に示すトランジスタ150aにおいて、ソース領域及びドレイン領域となる
一対の第3の領域151a、151bには酸素が添加されない。即ち、当該領域において
は、酸素欠損が残存する。この結果、一対の第3の領域151a、151bにおいては、
キャリアが発生しやすく、膜抵抗を低減することができる。一方、第1の領域147a及
び一対の第2の領域149a、149bには酸素が添加されるため、酸素欠損が低減され
ている。これらのため、トランジスタ150aは、ゲート電圧が負のときの電流が小さく
、且つ実施の形態1及び実施の形態2に示すトランジスタ120a、130aと比較して
、オン電流の大きいトランジスタとなる。
次に、図6に示すトランジスタ150a、150cの作製方法について、図2、図7及び
図8を用いて説明する。なお、各図においてA−B断面図は、図6に示すA−B断面図の
作製工程を説明し、C−D断面図は、図6に示すC−D断面図の作製工程を説明する。
図2(A)及び図2(B)の工程を経て、図7(A)に示すように、基板101上に絶縁
膜103を形成する。また、絶縁膜103上に酸化物半導体膜107a、107cを形成
する。なお、酸化物半導体膜107a、107cは、加熱処理が施され脱水素化処理され
た酸化物半導体膜である。
次に、酸化物半導体膜107a、107c上に、実施の形態1と同様の方法により、一対
の電極115a〜115dを形成する。次に、酸化物半導体膜107a、107c、及び
一対の電極115a〜115d上に、実施の形態1と同様の方法によりゲート絶縁膜11
7を形成する。
次に、図7(B)に示すように、後に電界効果移動度が高くオン電流が大きいトランジス
タの一部となる酸化物半導体膜107c上にマスク109を形成した後、酸化物半導体膜
107aに酸素141を添加する。酸素141は、実施の形態1に示す酸素111と同様
に添加することができる。この後、マスク109を除去する。
本実施の形態では、ゲート絶縁膜117を介して、酸化物半導体膜107aに酸素を添加
するため、酸素の添加領域(酸素の注入深さ)をより制御しやすくなり、酸化物半導体膜
107aへ効率よく酸素を添加することができる。
この結果、図7(C)に示すように、酸化物半導体膜107aにおいて、一対の電極11
5a、115bと重畳しない領域においては酸素が添加される。この結果、酸素が添加さ
れた領域143aと、酸素が添加されない領域145a、145bを形成することができ
る。即ち、酸化物半導体膜107c及び領域145a、145bより酸素欠損の少ない領
域143aを形成することができる。
次に、図8(A)に示すように、ゲート電極119a、119cを形成する。次に、ゲー
ト電極119a、119cをマスクとして、酸素が添加された酸化物半導体膜の領域14
3a及び領域145a、145b、並びに酸化物半導体膜107cに、実施の形態1と同
様にドーパント121を添加する。
この結果、図8(B)に示すように、A−B断面においては、ドーパントを含む一対の第
2の領域149a、149b、及び一対の第3の領域151a、151bを形成する。ゲ
ート電極119aをマスクにしてドーパントを添加するため、セルフアラインでドーパン
トを含む一対の第2の領域149a、149b及び一対の第3の領域151a、151b
、並びにドーパントが添加されない第1の領域147aを形成することができる。なお、
ゲート電極119aと重畳する第1の領域147aはチャネル領域として機能する。また
、ドーパントを含む一対の第2の領域149a、149bは電界緩和領域として機能する
。また、ドーパントを含む一対の第3の領域151a、151bはソース領域及びドレイ
ン領域として機能する。また、第1の領域147a、ドーパントを含む一対の第2の領域
149a、149b、及びドーパントを含む一対の第3の領域151a、151bを酸化
物半導体膜146aと示す。
また、C−D断面においては、ドーパントを含む一対の第2の領域149c、149d、
及び一対の第3の領域151c、151dを形成する。ゲート電極119cをマスクにし
てドーパントを添加するため、セルフアラインでドーパントを含む一対の第2の領域14
9c、149d及び一対の第3の領域151c、151d、並びにドーパントが添加され
ない第1の領域147cを形成することができる。なお、ゲート電極119cと重畳する
第1の領域147cはチャネル領域として機能する。また、ドーパントを含む一対の第2
の領域149c、149dは電界緩和領域として機能する。また、ドーパントを含む一対
の第3の領域151c、151dはソース領域及びドレイン領域として機能する。また、
第1の領域147c、ドーパントを含む一対の第2の領域149c、149d、及びドー
パントを含む一対の第3の領域151c、151dを酸化物半導体膜146cと示す。
この後、加熱処理を行ってもよい。
以上の工程により、図6に示すトランジスタ150a、150cを作製することができる
なお、この後、図8(C)に示すように、実施の形態2と同様に、ゲート絶縁膜117及
びゲート電極119a、119c上に絶縁膜127及び絶縁膜131を形成する。次に、
ゲート絶縁膜117、絶縁膜127、及び絶縁膜131の一部を除去し、開口部を形成し
た後、当該開口部において、一対の電極115a〜115dに接する一対の電極133a
〜133dを形成してもよい。
本実施の形態により、脱水素化工程の後、選択的に酸化物半導体膜へ酸素を添加すること
で、同一基板上に、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタを作製することができる。
(実施の形態4)
本実施の形態は、実施の形態1乃至実施の形態3と異なる構造のトランジスタの構造及び
作製方法について、図2、図9及び図10を用いて説明する。本実施の形態に示すトラン
ジスタは、ゲート電極の側面にサイドウォール絶縁膜を有する点が実施の形態1乃至実施
の形態3と異なる。
図9は、本実施の形態に示す半導体装置の断面図である。図9に示す半導体装置は、ゲー
ト電圧が負のときの電流が小さいトランジスタ160aと、電界効果移動度が高くオン電
流が大きいトランジスタ160cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ160aは、基板101上に設けられ
る絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜122aと、酸化物半導
体膜122aに接する、ソース電極及びドレイン電極として機能する一対の電極165a
、165bと、酸化物半導体膜122aの一部を覆うゲート絶縁膜163aと、ゲート絶
縁膜163a上であって、且つ酸化物半導体膜122aと重畳するゲート電極119a及
びゲート電極119aの側面に設けられるサイドウォール絶縁膜161a、161bとを
有する。トランジスタ160aにおいては、一対の電極165a、165bは、酸化物半
導体膜122aの側面及び表面の一部、並びにサイドウォール絶縁膜161a、161b
の側面に接する。このため、一対の第2の領域125a、125bにおいて、一対の電極
165a、165bと接する領域がソース領域及びドレイン領域として機能する。また、
ゲート絶縁膜163aと接する領域により、ソース−ドレイン耐圧を高めることができる
電界効果移動度が高くオン電流が大きいトランジスタ160cは、基板101上に設けら
れる絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜122cと、酸化物半
導体膜122cに接する、ソース電極及びドレイン電極として機能する一対の電極165
c、165dと、酸化物半導体膜122cの一部を覆うゲート絶縁膜163cと、ゲート
絶縁膜163c上であって、且つ酸化物半導体膜122cと重畳するゲート電極119c
及びゲート電極119cの側面に設けられるサイドウォール絶縁膜161c、161dと
を有する。トランジスタ160cにおいては、一対の電極165c、165dは、酸化物
半導体膜122cの側面及び表面の一部、並びにサイドウォール絶縁膜161c、161
dの側面に接する。このため、一対の第2の領域125c、125dにおいて、一対の電
極165c、165dと接する領域がソース領域及びドレイン領域として機能する。また
、ゲート絶縁膜163cと接する領域により、ソース−ドレイン耐圧を高めることができ
る。
酸化物半導体膜122aは酸素が添加された領域であり、酸化物半導体膜122cは、酸
素が添加されない領域である。即ち、酸化物半導体膜122aは酸化物半導体膜122c
より酸素欠損の含有量が少ない。
また、トランジスタ160a、160cを覆う絶縁膜127を有することが好ましい。
トランジスタ160a、160cはサイドウォール絶縁膜161a〜161dを有する。
サイドウォール絶縁膜161a〜161dの幅が制御できるため、一対の電極165a〜
165dを形成するためのマスク合わせの精度を緩和することができる。よって、複数の
トランジスタにおけるばらつきを低減することができる。
次に、図9に示すトランジスタ160a、160cの作製方法について、図2、図5及び
図10を用いて説明する。なお、各図においてA−B断面図は、図9に示すA−B断面図
の作製工程を説明し、C−D断面図は、図9に示すC−D断面図の作製工程を説明する。
図2(A)乃至図2(C)の工程、並びに図5(A)及び図5(B)の工程を経て、基板
101上に絶縁膜103を形成する。また、絶縁膜103上に、酸化物半導体膜122a
、122cを形成する。また、酸化物半導体膜122a、122c上にゲート絶縁膜11
7及びゲート電極119a、119cを形成する。なお、酸化物半導体膜122a、12
2cは、加熱処理が施され脱水素化処理された酸化物半導体膜である。
次に、ゲート絶縁膜117およびゲート電極119a、119c上に、後にサイドウォー
ル絶縁膜161a〜161dとなる絶縁膜を形成する。絶縁膜は、スパッタリング法、C
VD法等により形成する。また、当該絶縁膜の厚さは特に限定はないが、ゲート電極11
9a、119cの形状に応じる被覆性を考慮して、適宜選択すればよい。
次に、絶縁膜をエッチングすることによりサイドウォール絶縁膜161a〜161dを形
成する。該エッチングは、異方性の高いエッチングであり、サイドウォール絶縁膜161
a〜161dは、絶縁膜に異方性の高いエッチング工程を行うことでセルフアラインに形
成することができる。ここで、異方性の高いエッチングとしては、ドライエッチングが好
ましく、例えば、エッチングガスとして、トリフルオロメタン(CHF)、オクタフル
オロシクロブタン(C)、テトラフルオロメタン(CF)などのフッ素を含むガ
スを用いることができ、ヘリウム(He)やアルゴン(Ar)などの希ガスまたは水素(
)を添加しても良い。さらに、ドライエッチングとして、基板に高周波電圧を印加す
る、反応性イオンエッチング法(RIE法)を用いるのが好ましい。
また、ドーパントを含む一対の第2の領域125a〜125dにおいて、ソースまたはド
レインとチャネルとの距離は、サイドウォール絶縁膜161a〜161dの幅に対応し、
またサイドウォール絶縁膜161a〜161dの幅は、ゲート電極119a、119cの
厚さにも対応することから、サイドウォール絶縁膜161a〜161dの幅が、所望の範
囲となるように、ゲート電極119a、119cの厚さを決めればよい。
また、サイドウォール絶縁膜161a〜161dの形成工程と共に、異方性の高いエッチ
ングを用いてゲート絶縁膜117をエッチングし、酸化物半導体膜122a、122cを
露出させることで、ゲート絶縁膜163a、163cを形成することができる(図10(
A)参照。)。
次に、図10(B)に示すように、一対の電極165a〜165dを形成する。
一対の電極165a〜165dは、実施の形態1に示す一対の電極115a〜115dと
同様に形成することができる。一対の電極165a〜165dは、サイドウォール絶縁膜
161a〜161d及びゲート絶縁膜163a、163cの側面と接するように、形成す
ることが好ましい。即ち、トランジスタの一対の電極165a〜165dの端部がサイド
ウォール絶縁膜161a〜161d上に位置し、酸化物半導体膜122a、122cにお
いて、ドーパントを含む一対の第2の領域125a〜125dの露出部を全て覆っている
ことが好ましい。この結果、ドーパントが含まれる一対の第2の領域125a〜125d
において、一対の電極165a〜165dと接する領域がソース領域及びドレイン領域と
して機能する。また、サイドウォール絶縁膜161a〜161d及びゲート絶縁膜163
a、163cと重なる領域により、ソース−ドレイン耐圧を高めることができる。また、
サイドウォール絶縁膜161a〜161dの長さによりソースまたはドレインとチャネル
との距離が制御できるため、一対の電極165a〜165dを形成するためのマスク合わ
せの精度を緩和することができる。よって、複数のトランジスタにおけるばらつきを低減
することができる。
次に、ゲート電極119a、119c、サイドウォール絶縁膜161a〜161d、及び
一対の電極165a〜165d上に、絶縁膜127を形成してもよい。
以上の工程により、図9に示すトランジスタ160a、160cを作製することができる
なお、この後、図10(C)に示すように、絶縁膜167を形成し、絶縁膜127及び絶
縁膜167の一部をエッチングして開口部を形成した後、当該開口部において、一対の電
極165a〜165dに接する一対の電極169a〜169dを形成する。一対の電極1
69a〜169dは、一対の電極115a〜115dと同様に形成することができる。
本実施の形態により、脱水素化工程の後、選択的に酸化物半導体膜へ酸素を添加すること
で、同一基板上に、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタを作製することができる。
(実施の形態5)
本実施の形態では、実施の形態1及び実施の形態3において、酸化物半導体膜、一対の電
極、及びゲート電極の構造の異なるトランジスタについて、図11を用いて説明する。
図11は、本実施の形態に示す半導体装置の断面図である。図11に示す半導体装置は、
ゲート電圧が負のときの電流が小さいトランジスタ170aと、電界効果移動度が高くオ
ン電流が大きいトランジスタ170cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ170aは、基板101上に設けられ
る絶縁膜103と、絶縁膜103上に設けられる酸素が添加された酸化物半導体膜142
aと、酸化物半導体膜142aに接する、ソース電極及びドレイン電極として機能する一
対の電極115a、115bと、酸化物半導体膜142aを覆うゲート絶縁膜117と、
ゲート絶縁膜117上であって、且つ酸化物半導体膜142a及び一対の電極115a、
115bの一部と重畳するゲート電極171aとを有する。なお、酸化物半導体膜142
aは、酸素が添加された領域143aと、酸素が添加されない領域145a、145bを
有する。
電界効果移動度が高くオン電流が大きいトランジスタ170cは、基板101上に設けら
れる絶縁膜103と、絶縁膜103上に設けられる酸化物半導体膜107cと、酸化物半
導体膜107cに接する、ソース電極及びドレイン電極として機能する一対の電極115
c、115dと、酸化物半導体膜107cを覆うゲート絶縁膜117と、ゲート絶縁膜1
17上であって、且つ酸化物半導体膜107c及び一対の電極115c、115dの一部
と重畳するゲート電極171cとを有する。
また、トランジスタ170a、170cを覆う絶縁膜127を有することが好ましい。
次に、図11に示すトランジスタ170a、170cの作製方法について、図2、図7及
び図12を用いて説明する。
図2(A)、図2(B)、図7(A)、及び図7(B)の工程を経て、図12(A)に示
すように、基板101上に絶縁膜103を形成する。また、絶縁膜103上に酸化物半導
体膜142a、107cを形成する。なお、酸化物半導体膜142a、107cは、加熱
処理が施され脱水素化処理された酸化物半導体膜である。また、一対の電極115a〜1
15dを形成する。また、ゲート絶縁膜117を形成する。なお、酸化物半導体膜142
aは、酸素が添加された領域143aと、酸素が添加されない領域145a、145bを
有する。即ち、酸化物半導体膜107c及び領域145a、145bと比較して、領域1
43aは酸素欠損が少ない。
次に、図12(B)に示すように、ゲート絶縁膜117上にゲート電極171a、171
cを形成する。ゲート電極171a、171cは、ゲート電極119a、119cと同様
に形成する。なお、ゲート電極171a、171cの端部はそれぞれ、一対の電極115
a〜115dと一部重畳するように形成する。この後、絶縁膜127を形成してもよい。
以上の工程により、図11に示すトランジスタ170a、170cを作製することができ
る。
なお、この後、実施の形態2と同様に、絶縁膜127上に、図5(C)に示す絶縁膜13
1を形成する。次に、ゲート絶縁膜117、絶縁膜127、及び絶縁膜131の一部を除
去し、開口部を形成した後、当該開口部において、一対の電極115a〜115dに接す
る一対の電極133a〜133dを形成してもよい。
また、ここでは、酸化物半導体膜107a、107c上に一対の電極115a〜115d
を形成した後に、酸化物半導体膜107aに酸素を添加したが、この代わりに、酸化物半
導体膜107a、107c上に一対の電極115a〜115dを形成する前に、酸化物半
導体膜107aに酸素を添加してもよい。
本実施の形態に示すトランジスタは、ゲート電極と、一対の電極とが一部重畳しているた
め、酸化物半導体膜にオフセット領域が無く、ドーパントを添加しなくとも、酸化物半導
体膜において一対の電極と接する領域がソース領域及びドレイン領域となる。このため、
工程数を削減することができる。
本実施の形態により、脱水素化工程の後、選択的に酸化物半導体膜へ酸素を添加すること
で、同一基板上に、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタを作製することができる。
(実施の形態6)
本実施の形態では、実施の形態1、実施の形態3、及び実施の形態5において、一対の電
極の構造の異なるトランジスタについて、説明する。
実施の形態1、実施の形態3、及び実施の形態5において、トランジスタ120a、12
0c、150a、150c、170a、170cの一対の電極115a〜115dは、そ
れぞれ酸化物半導体膜122a、122c、146a、146c、142a、107cと
、ゲート絶縁膜117との間に設けられているが、当該構造の代わりに、一対の電極がそ
れぞれ、絶縁膜103と酸化物半導体膜122a、122c、146a、146c、14
2a、107cとの間に設けられてもよい。
(実施の形態7)
本実施の形態では、実施の形態1乃至実施の形態6と異なる構造のトランジスタの構造及
び作製方法について、図13及び図14を用いて説明する。本実施の形態では、逆スタガ
型のボトムゲートトランジスタについて説明する。
図13は、本実施の形態に示す半導体装置の断面図である。図13に示す半導体装置は、
ゲート電圧が負のときの電流が小さいトランジスタ210aと、電界効果移動度が高くオ
ン電流が大きいトランジスタ210cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ210aは、基板201上に設けられ
る絶縁膜203と、絶縁膜203上に設けられるゲート電極205aと、絶縁膜203及
びゲート電極205aを覆うゲート絶縁膜207と、ゲート絶縁膜207上であって、且
つゲート電極205aと重畳する酸化物半導体膜217aと、酸化物半導体膜217aに
接する一対の電極219a、219bとを有する。
電界効果移動度が高くオン電流が大きいトランジスタ210cは、基板201上に設けら
れる絶縁膜203と、絶縁膜203上に設けられるゲート電極205cと、絶縁膜203
及びゲート電極205cを覆うゲート絶縁膜207と、ゲート絶縁膜207上であって、
且つゲート電極205cと重畳する酸化物半導体膜211cと、酸化物半導体膜211c
に接する一対の電極219c、219dとを有する。
また、トランジスタ210a、210cを覆う絶縁膜221を有することが好ましい。な
お、絶縁膜203は設けなくともよい。
基板201、絶縁膜203、ゲート電極205a、205c、及びゲート絶縁膜207は
、それぞれ実施の形態1に示す基板101、絶縁膜103、ゲート電極119a、119
c、及びゲート絶縁膜117を適宜用いることができる。
酸化物半導体膜217aは、実施の形態1に示す酸化物半導体膜122aに含まれる第1
の領域123aと同様に、酸素が添加された領域であり、酸化物半導体膜217cより酸
素欠損の含有量が少ない。一方、酸化物半導体膜217cは、実施の形態1に示す酸化物
半導体膜122cと同様に、酸素が添加されない領域である。
一対の電極219a〜219d及び絶縁膜221はそれぞれ、実施の形態1に示す一対の
電極115a〜115d、絶縁膜127と同様に形成することができる。
次に、図13に示すトランジスタ210a、210cの作製方法について、図14を用い
て説明する。なお、図14においてA−B断面図は、図13に示すA−B断面図の作製工
程を説明し、C−D断面図は、図13に示すC−D断面図の作製工程を説明する。
図14(A)に示すように、基板201上に絶縁膜203を形成する。次に、絶縁膜20
3上にゲート電極205a、205cを形成する。ゲート電極205a、205c上にゲ
ート絶縁膜207を形成する。ゲート絶縁膜207上に酸化物半導体膜209を形成する
絶縁膜203は、実施の形態1に示す絶縁膜103と同様に形成することができる。
ゲート電極205a、205cは、実施の形態1に示すゲート電極119a、119cと
同様に形成することができる。
ゲート絶縁膜207及び酸化物半導体膜209はそれぞれ、実施の形態1に示すゲート絶
縁膜117及び酸化物半導体膜105と同様に形成することができる。即ち、酸化物半導
体膜209は、加熱処理が施され脱水素化処理された酸化物半導体膜である。
次に、酸化物半導体膜209を選択的にエッチングして、図14(B)に示すように、酸
化物半導体膜211a、211cを形成する。次に、後に電界効果移動度が高くオン電流
が大きいトランジスタの一部となる酸化物半導体膜211c上にマスク213を形成した
後、酸化物半導体膜211aに酸素215を添加する。この結果、酸素欠損を酸化物半導
体膜211cより低減した酸化物半導体膜217a(図14(C)参照。)を形成する。
この後、マスク213を除去する。なお、酸素215の添加方法に関しては、実施の形態
1に示す酸素111の添加方法と同様にすればよい。
次に、図14(D)に示すように、ゲート絶縁膜207及び酸化物半導体膜217a、2
11c上に一対の電極219a〜219dを形成する。次に、ゲート絶縁膜207、酸化
物半導体膜217a、211c、及び一対の電極219a〜219d上に絶縁膜221を
形成する。一対の電極219a〜219dは、実施の形態1に示す一対の電極115a〜
115dと同様に形成する。また、絶縁膜221は、実施の形態1に示す絶縁膜127と
同様に形成する。
この後、加熱処理を行うことで、トランジスタの信頼性を高めることができる。
以上の工程により、図13に示すトランジスタ210a、210cを作製することができ
る。
なお、図13に示すトランジスタ210a、210cは、絶縁膜221及び酸化物半導体
膜217a、211cの間にそれぞれ一対の電極219a〜219dを設けたが、この代
わりに、ゲート絶縁膜207及び酸化物半導体膜217a、211cの間にそれぞれ一対
の電極219a〜219dを設けてもよい。
本実施の形態により、脱水素化工程の後、選択的に酸化物半導体膜へ酸素を添加すること
で、同一基板上に、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタを作製することができる。
(実施の形態8)
本実施の形態では、実施の形態1乃至実施の形態7と異なる構造のトランジスタの構造及
び作製方法について、図15乃至図17を用いて説明する。本実施の形態では、コプレナ
ー型のトップゲートトランジスタ、及びスタガ型のデュアルゲートトランジスタを有する
半導体装置について説明する。
図15は、本実施の形態に示す半導体装置の断面図である。図15に示す半導体装置は、
ゲート電圧が負のときの電流が小さいトランジスタ310aと、電界効果移動度が高くオ
ン電流が大きいトランジスタ310cとを有する。
ゲート電圧が負のときの電流が小さいトランジスタ310aは、シングルゲート構造で、
コプレナー型のトップゲートトランジスタである。なお、トランジスタ310aは、実施
の形態1乃至実施の形態7に示す、ゲート電圧が負のときの電流が小さいトランジスタ1
20a、130a、150a、160a、170a、210aを適宜選択して用いること
ができる。ここでは、実施の形態1に示すトランジスタ120aと同様の構造のトランジ
スタを用いて説明する。
ゲート電圧が負のときの電流が小さいトランジスタ310aは、基板301上に設けられ
る絶縁膜303及び絶縁膜307と、絶縁膜307に設けられる酸化物半導体膜326a
と、酸化物半導体膜326aに接する、ソース電極及びドレイン電極として機能する一対
の電極317a、317bと、酸化物半導体膜326aを覆う絶縁膜319と、絶縁膜3
19上であって、且つ酸化物半導体膜326aと重畳するゲート電極321aとを有する
。酸化物半導体膜326aは、ゲート電極321aと重畳する第1の領域327aと、第
1の領域327aを挟むドーパントを含む一対の第2の領域329a、329bとを有す
る。絶縁膜319は、ゲート絶縁膜として機能する。また、酸化物半導体膜326aにお
いて、第1の領域327aはチャネル領域として機能し、ドーパントを含む一対の第2の
領域329a、329bにおいて、一対の電極317a、317bと接する領域はソース
領域及びドレイン領域として機能する。また、一対の電極317a、317bと接しない
領域により、ソース−ドレイン耐圧を高めることができる。
電界効果移動度が高くオン電流が大きいトランジスタ310cは、デュアルゲート構造で
あることを特徴とする。なお、トランジスタ310cは、実施の形態1乃至実施の形態7
に示す、電界効果移動度が高くオン電流が大きいトランジスタ120c、130c、15
0c、160c、170c、210cを適宜選択し、デュアルゲート構造とすることで、
用いることができる。ここでは、実施の形態7に示すトランジスタ210aの変形構造を
用いて説明する。
電界効果移動度が高くオン電流が大きいトランジスタ310cは、基板301上に設けら
れる絶縁膜303と、絶縁膜303上に設けられる第1のゲート電極305cと、絶縁膜
303及び第1のゲート電極305cを覆う絶縁膜307と、絶縁膜307上であって、
且つ第1のゲート電極305cと重畳する酸化物半導体膜309cと、酸化物半導体膜3
09cに接する一対の電極317c、317dと、酸化物半導体膜309c、一対の電極
317c、317dを覆う絶縁膜319と、絶縁膜319上に形成される第2のゲート電
極321cとを有する。絶縁膜307は、第1のゲート絶縁膜として機能し、絶縁膜31
9は、第2のゲート絶縁膜として機能する。
また、トランジスタ310a、310cを覆う絶縁膜331を有することが好ましい。な
お、絶縁膜303は設けなくともよい。
基板301、絶縁膜303、第1のゲート電極305c、及び絶縁膜307は、それぞれ
実施の形態1に示す基板101、絶縁膜103、ゲート電極119c、及びゲート絶縁膜
117と同様に形成することができる。
酸化物半導体膜326aは、実施の形態1に示す酸化物半導体膜122aに含まれる第1
の領域123aと同様に、酸素が添加された領域である。一方、酸化物半導体膜309c
は、実施の形態1に示す酸化物半導体膜122cと同様に、酸素が添加されない領域であ
る。また、酸化物半導体膜326aにおいて、一対の第2の領域329a、329bは、
実施の形態1に示す一対の第2の領域125a、125bと同様にドーパントが添加され
ている。
一対の電極317a〜317d、絶縁膜319、ゲート電極321a、第2のゲート電極
321c、絶縁膜331はそれぞれ、実施の形態1に示す一対の電極115a〜115d
、ゲート絶縁膜117、ゲート電極119a、119c、絶縁膜127と同様に形成する
ことができる。
ゲート電圧が負のときの電流が小さいトランジスタ310aは、酸化物半導体膜326a
に酸素が添加されており、酸化物半導体膜326aにおいて酸素欠損が少ない。このため
、しきい値電圧がプラスシフトしており、ノーマリーオフのトランジスタである。一方、
電界効果移動度が高くオン電流が大きいトランジスタ310cは、デュアルゲート構造で
あるため、第1のゲート電極305c及び第2のゲート電極321cに印加する電圧を異
ならせることで、しきい値電圧を制御することができる。即ち、しきい値電圧がプラスシ
フトするノーマリーオフのトランジスタ、しきい値電圧がマイナス方向へシフトするノー
マリーオンのトランジスタのしきい値電圧を、半導体装置の回路に合わせて適宜設定する
ことができる。
次に、図15に示すトランジスタ310a、310cの作製方法について、図16及び図
17を用いて説明する。なお、各図においてA−B断面図は、図15に示すA−B断面図
の作製工程を説明し、C−D断面図は、図15に示すC−D断面図の作製工程を説明する
図16(A)に示すように、基板301上に絶縁膜303を形成する。次に、絶縁膜30
3上に第1のゲート電極305cを形成する。
絶縁膜303は、実施の形態1に示す絶縁膜103と同様に形成することができる。
第1のゲート電極305cは、実施の形態1に示すゲート電極119cと同様に形成する
ことができる。
次に、図16(B)に示すように、第1のゲート電極305c上に絶縁膜307を形成す
る。絶縁膜307上に、分離された酸化物半導体膜309a、309cを形成する。
絶縁膜307及び酸化物半導体膜309a、309cはそれぞれ、実施の形態1に示すゲ
ート絶縁膜117及び酸化物半導体膜107a、107cと同様に形成することができる
次に、後に電界効果移動度が高くオン電流が大きいトランジスタの一部となる酸化物半導
体膜309c上にマスク311を形成した後、酸化物半導体膜309aに酸素313を添
加する。この結果、酸素欠損を酸化物半導体膜309cより低減した酸化物半導体膜31
5a(図16(C)参照。)を形成する。この後、マスク311を除去する。なお、酸素
313の添加方法に関しては、実施の形態1に示す酸素111の添加方法と同様にすれば
よい。
次に、図16(D)に示すように、絶縁膜307及び酸化物半導体膜315a、309c
上に一対の電極317a〜317dを形成する。次に、絶縁膜307、酸化物半導体膜3
15a、309c、及び一対の電極317a〜317d上に絶縁膜319を形成する。一
対の電極317a〜317dは、実施の形態1に示す一対の電極115a〜115dと同
様に形成することができる。絶縁膜319は、実施の形態1に示すゲート絶縁膜117と
同様に形成する。
次に、絶縁膜319上であって、且つ酸化物半導体膜315a、309cと重畳する領域
にゲート電極321a、第2のゲート電極321cを形成する。ゲート電極321a、第
2のゲート電極321cは、実施の形態1に示すゲート電極119a、119cと同様に
形成することができる。
次に、図17(A)に示すように、後に電界効果移動度が高くオン電流が大きいトランジ
スタの一部となる酸化物半導体膜309c上にマスク323を形成した後、ゲート電極3
21aをマスクとして、酸化物半導体膜315aにドーパント325を添加する処理を行
う。この結果、図17(B)に示すように、A−B断面においては、ドーパントを含む一
対の第2の領域329a、329bを形成する。ゲート電極321aをマスクにしてドー
パントを添加するため、セルフアラインでドーパントを含む一対の第2の領域329a、
329b、及びドーパントが添加されない第1の領域327aを形成することができる。
また、第1の領域327a、及びドーパントを含む一対の第2の領域329a、329b
を酸化物半導体膜326aと示す。
この後、加熱処理を行ってもよい。
次に、図17(C)に示すように、絶縁膜319、ゲート電極321a、及び第2のゲー
ト電極321c上に、絶縁膜331を形成する。この後、加熱処理を行うことが好ましい
以上の工程により、図15に示すトランジスタ310a、310cを作製することができ
る。
本実施の形態により、脱水素化工程の後、選択的に酸化物半導体膜へ酸素を添加すること
で、同一基板上に、ゲート電圧が負のときの電流が小さいトランジスタと、電界効果移動
度が高くオン電流が大きいトランジスタを作製することができる。
(実施の形態9)
本実施の形態では、先の実施の形態に示す半導体装置の一例として、記憶装置を示す。
図19に、記憶装置の具体的な構成の一例をブロック図で示す。なお、図19に示すブロ
ック図では、記憶装置内の回路を機能ごとに分類し、互いに独立したブロックとして示し
ているが、実際の回路は機能ごとに完全に切り分けることが難しく、一つの回路が複数の
機能に係わることもあり得る。
図19に示す記憶装置901は、メモリセルアレイ903と、駆動回路905とを有する
。駆動回路905は、入出力バッファ907と、ワード線の電位を制御するワード線駆動
回路909と、メモリセルにおけるデータの書き込み及び読み出しを制御するデータ線駆
動回路911と、入出力バッファ907、ワード線駆動回路909、及びデータ線駆動回
路911の動作を制御する制御回路913を有している。
また、ワード線駆動回路909は、ローデコーダ915を有する。なお、ワード線駆動回
路909は、ローデコーダ915の他に、レベルシフタ及びバッファを有している。また
、データ線駆動回路911は、カラムデコーダ917及び読み出し回路919を有する。
なお、データ線駆動回路911は、カラムデコーダ917及び読み出し回路919の他に
、セレクタ及びレベルシフタを有している。
なお、メモリセルアレイ903、入出力バッファ907、ワード線駆動回路909、デー
タ線駆動回路911、制御回路913は、全て一の基板を用いて形成されていてもよいし
、いずれか1つ又は全てが互いに異なる基板を用いて形成されていても良い。
異なる基板を用いている場合、FPC(Flexible Printed Circu
it)などを介して電気的な接続を確保することができる。この場合、駆動回路905の
一部がFPCにCOF(Chip On Film)法を用いて接続されていてもよい。
或いは、COG(Chip On Glass)法を用いて、電気的な接続を確保するこ
とができる。
記憶装置901に、メモリセルアレイ903のアドレスAx、アドレスAyを情報として
含む信号ADが入力されると、制御回路913は、列方向のアドレスAxをデータ線駆動
回路911に送り、行方向のアドレスAyをワード線駆動回路909に送る。また、制御
回路913は、入出力バッファ907を介して記憶装置901に入力されたデータを情報
として含む信号DATAを、データ線駆動回路911に送る。
メモリセルアレイ903におけるデータの書き込み動作、読み出し動作の選択は、制御回
路913に供給される信号RE(Read enable)、信号WE(Write e
nable)などによって選択される。更に、メモリセルアレイ903が複数存在する場
合、制御回路913に、メモリセルアレイ903を選択するための信号CE(Chip
enable)が入力されていても良い。この場合、信号RE、信号WEにより選択され
る動作が、信号CEにより選択されたメモリセルアレイ903において実行される。
メモリセルアレイ903では、信号WEによって書き込み動作が選択されると、制御回路
913からの指示に従って、ワード線駆動回路909が有するローデコーダ915におい
て、アドレスAyに対応するメモリセルを選択するための信号が生成される。当該信号は
、レベルシフタによって振幅が調整された後、バッファを介してメモリセルアレイ903
に入力される。一方、データ線駆動回路911では、制御回路913からの指示に従って
、カラムデコーダ917において選択されたメモリセルのうち、アドレスAxに対応する
メモリセルを選択するための信号が生成される。当該信号は、レベルシフタによって振幅
が調整された後、セレクタに入力される。セレクタでは、入力された信号に従って信号D
ATAをサンプリングし、アドレスAx、アドレスAyに対応するメモリセルにサンプリ
ングした信号を入力する。
また、メモリセルアレイ903では、信号REによって読み出し動作が選択されると、制
御回路913からの指示に従って、ワード線駆動回路909が有するローデコーダ915
において、アドレスAyに対応するメモリセルを選択するための信号が生成される。当該
信号は、レベルシフタによって振幅が調整された後、バッファを介してメモリセルアレイ
903に入力される。一方、読み出し回路919では、制御回路913からの指示に従っ
て、ローデコーダ915により選択されたメモリセルのうち、アドレスAxに対応するメ
モリセルを選択する。そして、アドレスAx、アドレスAyに対応するメモリセルに記憶
されているデータを読み出し、該データを情報として含む信号を生成する。
なお、データ線駆動回路911は、信号DATAを一時的に記憶することができるページ
バッファ、データの読み出し時においてデータ線に電位VRを予め与えるプリチャージ回
路などを有していても良い。
次に、ローデコーダ及びカラムデコーダの構成について、図20を用いて説明する。ここ
では、カラムデコーダ917を用いて説明する。ここでは、一例として4本のビット線及
び4本のワード線で構成される256ビットの記憶装置のカラムデコーダ917について
説明する。なお、ビット数に合わせてビット線及びワード線の本数を適宜選択することが
可能である。
カラムデコーダ917はアドレス線S1、S1B、S2、S2B、S3、S3B、S4、
S4Bよりアドレス信号をNAND回路931a、931bに入力する。なお、S1B、
S2B、S3B、S4Bにはそれぞれ、S1、S2、S3、S4の反転信号が入力される
。また、NAND回路931a、931bから出力される信号を、NOR回路933を通
して出力端子out1〜out16(図示せず)に出力する。図20の構成により、カラ
ムデコーダ917において選択されたメモリセルのうち、アドレスAxに対応するメモリ
セルを選択するための信号が生成される。当該信号は、レベルシフタによって振幅が調整
された後、セレクタに入力される。セレクタでは、入力された信号に従って信号DATA
をサンプリングし、アドレスAx、アドレスAyに対応するメモリセルにサンプリングし
た信号を入力する。
なお、ローデコーダ915もカラムデコーダ917と同様の回路構成とすることが可能で
あり、ローデコーダ915において、アドレスAyに対応するメモリセルを選択するため
の信号が生成される。当該信号は、レベルシフタによって振幅が調整された後、バッファ
を介してメモリセルアレイ903に入力される。
図19に示す駆動回路905、更にはローデコーダ915及びカラムデコーダ917は、
メモリセルアレイ903のビット線及びワード線への信号書込のために高速処理が必要で
ある。このため、先の実施の形態において、トランジスタ120c、130c、150c
、160c、170c、210c、310cに示すような、電界効果移動度が高くオン電
流が大きいトランジスタを用いて駆動回路905、更にはローデコーダ915及びカラム
デコーダ917を構成することで、記憶装置の高速動作が可能である。
次に、メモリセルアレイ903の構造について、図21を用いて説明する。
図21には、いわゆるDRAM(Dynamic Random Access Mem
ory)に相当する構成の記憶装置におけるメモリセルアレイを示す。図21に示すメモ
リセルアレイ903は、m(m≧2)本のビット線BL、及びn(n≧2)本のワード線
WLを有する。また、m×n個のメモリセル921がマトリクス状に配列されている。
メモリセル921は、トランジスタ923及び容量素子925で構成されている。トラン
ジスタ923のゲート電極は、ワード線WLと接続されている。また、トランジスタ92
3のソース電極又はドレイン電極の一方は、ビット線BLと接続されており、トランジス
タ923のソース電極又はドレイン電極の他方は、容量素子925の電極の一方と接続さ
れている。また、容量素子925の電極の他方は容量線と接続され、一定の電位が与えら
れている。
メモリセル921に含まれるトランジスタ923として、先の実施の形態に示すゲート電
圧が負のときの電流が小さいトランジスタ120a、130a、150a、160a、1
70a、210a、310aを適宜用いることで、容量素子925に書き込まれたデータ
を長時間の保持することが可能であり、記憶装置を実質的な不揮発性記憶装置として使用
することが可能になる。
なお、図21においては、半導体装置としてDRAMを用いて説明したが、先の実施の形
態に示すゲート電圧が負のときの電流が小さいトランジスタ120a、130a、150
a、160a、170a、210a、310aを適宜用いて作製したメモリ素子を用いれ
ば、SRAM(Static Random Access Memory)やその他の
記憶装置とすることができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
(実施の形態10)
本実施の形態では、半導体装置の一例である表示装置において、同一基板上に少なくとも
駆動回路の一部と、画素部に配置するトランジスタを作製する例について以下に説明する
画素部に配置するトランジスタは、画素を構成する画素電極の電位を保つため、リーク電
流が小さいことが好ましい。このため、画素部に配置するトランジスタを先の実施の形態
に示すゲート電圧が負のときの電流が小さいトランジスタ120a、130a、150a
、160a、170a、210a、310aを適宜用いる。また、駆動回路のうち、nチ
ャネル型TFTで構成することができる駆動回路の一部を、先の実施の形態に示す電界効
果移動度が高くオン電流が大きいトランジスタ120c、130c、150c、160c
、170c、210c、310cを適宜用いると共に、画素部のトランジスタと同一基板
上に形成する。このように、画素部や駆動回路に先の実施の形態に示すトランジスタを用
いることにより、信頼性の高いと共に、高速動作が可能であり、消費電力の低い表示装置
を提供することができる。
アクティブマトリクス型表示装置の一例を図22に示す。表示装置の基板600上には、
画素部601、第1の走査線駆動回路602、第2の走査線駆動回路603、信号線駆動
回路604を有する。画素部601には、複数の信号線が信号線駆動回路604から延伸
して配置され、複数の走査線が第1の走査線駆動回路602、及び第2の走査線駆動回路
603から延伸して配置されている。なお、走査線と信号線との交差領域には、各々、表
示素子を有する画素がマトリクス状に設けられている。また、表示装置の基板600はF
PC(Flexible Printed Circuit)等の接続部を介して、タイ
ミング制御回路(コントローラ、制御ICともいう)に接続されている。
図22では、第1の走査線駆動回路602、第2の走査線駆動回路603、信号線駆動回
路604は、画素部601と同じ基板600上に形成される。そのため、外部に設ける駆
動回路等の部品の数が減るので、コストの低減を図ることができる。また、基板600外
部に駆動回路を設けた場合、配線を延伸させる必要が生じ、配線間の接続数が増える。同
じ基板600上に駆動回路を設けた場合、その配線間の接続数を減らすことができ、信頼
性の向上、又は歩留まりの向上を図ることができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態11)
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、例えば、テレビジョン装置(テレビ、又はテレビジョン受
信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ
等のカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)
、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが
挙げられる。先の実施の形態で説明した半導体装置を具備する電子機器の例について説明
する。
図23は、携帯型の情報端末であり、本体1001、筐体1002、表示部1003a、
1003bなどによって構成されている。表示部1003bはタッチパネルとなっており
、表示部1003bに表示されるキーボードボタン1004を触れることで画面操作や、
文字入力を行うことができる。勿論、表示部1003aをタッチパネルとして構成しても
よい。先の実施の形態で示したトランジスタをスイッチング素子として液晶パネルや有機
発光パネルを作製して表示部1003a、1003bに適用することにより、携帯型の情
報端末の表示部の信頼性を向上させることができる。
図23は、様々な情報(静止画、動画、テキスト画像など)を表示する機能、カレンダー
、日付又は時刻などを表示部に表示する機能、表示部に表示した情報を操作又は編集する
機能、様々なソフトウェア(プログラム)によって処理を制御する機能、等を有すること
ができる。また、筐体の裏面や側面に、外部接続用端子(イヤホン端子、USB端子など
)、記録媒体挿入部などを備える構成としてもよい。
また、図23に示す携帯型の情報端末は、無線で情報を送受信できる構成としてもよい。
無線により、電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構
成とすることも可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
本実施例では、酸素が添加された酸化物半導体膜を有するトランジスタ(以下、トランジ
スタ1と示す。)と、酸素が添加されない酸化物半導体膜を有するトランジスタ(以下、
トランジスタ2と示す。)の電気特性について、図2、図7、図12、図17、及び図1
8を用いて説明する。本実施例では、実施の形態5に示すトランジスタを作製した。
はじめに、トランジスタ1、トランジスタ2の作製工程について、説明する。
図2(A)に示すように基板101上に絶縁膜103を形成した。
基板101としては、シリコンウェハを用いた。
塩化水素を含む酸素雰囲気において、950度で基板101を加熱して、基板101表面
に、厚さ100nmの塩素を含む酸化シリコン膜を形成した後、基板101の一方の面の
塩素を含む酸化シリコン膜を除去した。次に、基板101の他方の面、即ち塩素を含む酸
化シリコン膜表面に逆スパッタ処理をした後、塩素を含む酸化シリコン膜上に厚さ330
nmの酸化シリコン膜をスパッタリング法により形成した。このとき、スパッタリング条
件としては、酸化シリコンターゲットを用い、スパッタガスとして50sccmの酸素を
圧力0.4Paのチャンバーに導入し、基板温度を100度とし、基板とターゲット間隔
を60mmとして、供給電力を1.5kWとした。以上の工程により、基板101上に絶
縁膜103を形成した。
次に、絶縁膜103の表面を平坦化処理した。ここでは、CMP処理により絶縁膜103
の表面を30nm研磨した。
次に、スパッタリング法により、厚さ15nmのIn−Sn−Zn系酸化物膜を形成した
後、加熱処理を行って、絶縁膜103から酸素をIn−Sn−Zn系酸化物膜に拡散させ
、酸素欠損を低減した酸化物半導体膜105を形成した。しかしながら、当該加熱処理だ
けでは、酸化物半導体膜105には酸素欠損が残存する。このときのスパッタリング条件
としては、In:Sn:Zn=1:1:1のターゲットを用い、スパッタガスとして流量
15sccmの酸素を圧力0.4Paのチャンバーに導入し、基板温度を200度とし、
供給電力を0.1kWとした。また、加熱処理としては、250度のチャンバーにおいて
窒素雰囲気で加熱した後、酸素雰囲気で加熱した。
次に、酸化物半導体膜105上にフォトリソグラフィ工程によりマスクを形成した後、酸
化物半導体膜105を選択的にエッチングして、図2(B)に示すように、酸化物半導体
膜107a、107cを形成した。ここでは、ICPエッチング装置を用いてエッチング
を行った。エッチング条件として、ICP電極に450Wの電力を供給し、バイアス電極
に100Wの電力を供給し、チャンバー圧力を1.9Paとし、流量60sccmの三塩
化ボロン及び流量20sccmの塩素をエッチングガスとして用いた。
次に、図7(A)に示すように、酸化物半導体膜107a、107c上に一対の電極11
5a〜115dを形成した。ここでは、酸化物半導体膜107a、107c上に厚さ10
0nmのタングステン膜をスパッタリング法により形成した後、タングステン膜上にフォ
トリソグラフィ工程によりマスクを形成し、タングステン膜を選択的にエッチングして、
一対の電極115a〜115dを形成した。この後、マスクを除去した。
なお、タングステン膜の成膜に用いたスパッタリング条件としては、タングステンターゲ
ットを用い、スパッタガスとして流量80sccmの加熱したアルゴンを圧力0.8Pa
のチャンバーに導入し、基板温度を230度とし、供給電力を1kWとした。
また、タングステン膜をエッチングするエッチング条件としては、ICP電極に500W
の電力を供給し、バイアス電極に150Wの電力を供給し、チャンバー圧力を1.0Pa
とし、流量25sccmの四塩化炭素、流量25sccmの塩素、及び流量10sccm
の酸素をエッチングガスとして用いた。
次に、酸化物半導体膜107a、107c及び一対の電極115a〜115d上にゲート
絶縁膜117を形成した。ここでは、ゲート絶縁膜117として厚さ100nmの酸化窒
化シリコン膜をCVD法により形成した。このときのプラズマCVD法の成膜条件は、流
量1sccmのシラン、流量800sccmの一酸化二窒素を原料ガスとして、圧力40
Paのチャンバーに導入し、60MHzの高周波電源の電力を150Wとし、基板温度を
400度とし、電極間隔距離を28mmとした。
次に、図7(B)に示すように、フォトリソグラフィ工程によりマスク109を形成した
後、後にトランジスタ1となる酸化物半導体膜107aに酸素を添加した。ここでは、イ
オン注入装置を用い、電子エネルギーを25kV、酸素ドーズ量を1×1015cm−2
とした。なお、後にトランジスタ2となる酸化物半導体膜107cには酸素を添加しなか
った。この結果、図12(A)に示すように、後にトランジスタ1となる領域においては
、酸素が添加された領域143aと、一対の電極115a、115bと重畳し、酸素が添
加されない一対の領域145a、145bとを有する酸化物半導体膜142aを形成した
次に、図12(B)に示すように、ゲート絶縁膜117上にゲート電極171a、171
cを形成した後、絶縁膜127を形成した。
ゲート電極171a、171cは、ゲート絶縁膜117上に、スパッタリング方法により
厚さ30nmの窒化タンタル膜と、厚さ135nmのタングステン膜を積層形成した後、
タングステン膜上にフォトリソグラフィ工程によりマスクを形成し、窒化タンタル膜及び
タングステン膜を選択的にエッチングして形成した。
なお、窒化タンタル膜の成膜に用いたスパッタリング条件としては、窒化タンタルターゲ
ットを用い、スパッタガスとして流量50sccmのアルゴン及び流量10sccmの窒
素を圧力0.6Paのチャンバーに導入し、供給電力を1kWの電力とした。また、タン
グステン膜の成膜に用いたスパッタリング条件としては、タングステンターゲットを用い
、スパッタガスとして流量100sccmの加熱したアルゴンを圧力2Paのチャンバー
に導入し、基板温度を230度とし、供給電力を4kWとした。
タングステン膜のエッチング条件として、ICP電極に3000Wの電力を供給し、バイ
アス電極に110Wの電力を供給し、チャンバー圧力を0.67Paとし、流量45sc
cmの塩素、流量55sccmの四フッ化メタン、流量55sccmの酸素をエッチング
ガスとして用いた。また、窒化タンタル膜のエッチング条件として、ICP電極に200
0Wの電力を供給し、バイアス電極に50Wの電力を供給し、チャンバー圧力を1Paと
し、流量100sccmの塩素をエッチングガスとして第1のエッチングを行った後、I
CP電極に1000Wの電力を供給し、バイアス電極に25Wの電力を供給し、チャンバ
ー圧力を2Paに変更して第2のエッチングを行った。
絶縁膜127は、厚さ50nmの酸化アルミニウム膜と、厚さ300nmの酸化窒化シリ
コン膜を積層形成した。
なお、酸化アルミニウム膜の成膜に用いたスパッタリング条件としては、酸化アルミニウ
ムターゲットを用い、スパッタガスとして流量25sccmのアルゴン及び流量25sc
cmの酸素を圧力0.4Paのチャンバーに導入し、ターゲット及び基板間隔を60mm
、基板温度を250度、供給電力を2.5kWとした。また、酸化窒化シリコン膜のプラ
ズマCVD法の成膜条件は、流量5sccmのシラン、流量1000sccmの一酸化二
窒素を原料ガスとして、圧力133Paのチャンバーに導入し、13.56MHzの高周
波電源の電力を35Wとし、基板温度を325度とし、電極間隔距離を20mmとした。
この後、絶縁膜127上にフォトリソグラフィ工程によりマスクを形成した後、ゲート絶
縁膜117及び絶縁膜127を選択的にエッチングして、開口部を形成した。次に、当該
開口部に一対の電極を形成した。
ゲート絶縁膜117及び絶縁膜127をエッチングするエッチング条件としては、ICP
電極に475Wの電力を供給し、バイアス電極に300Wの電力を供給し、チャンバー圧
力を3.5Paとし、流量22.5sccmの三フッ化メタン、流量127.5sccm
のヘリウム、及び流量5sccmのメタンをエッチングガスとして用いた。
一対の電極は、厚さ50nmのチタン膜、厚さ100nmのアルミニウム膜、及び厚さ5
0nmのチタン膜を順に積層形成した後、フォトリソグラフィ工程によりマスクを形成し
、当該マスクを用いて選択的にエッチングして形成した。
なお、チタン膜の成膜に用いたスパッタリング条件としては、チタンターゲットを用い、
スパッタガスとして流量20sccmのアルゴンを圧力0.1Paのチャンバーに導入し
、基板温度を室温とし、供給電力を12kWの電力とした。また、アルミニウム膜の成膜
に用いたスパッタリング条件としては、アルミニウムターゲットを用い、スパッタガスと
して流量50sccmのアルゴンを圧力0.4Paのチャンバーに導入し、基板温度を室
温とし、供給電力を1kWの電力とした。
チタン膜、アルミニウム膜、及びチタン膜のエッチング条件としては、ICP電極に45
0Wの電力を供給し、バイアス電極に100Wの電力を供給し、チャンバー圧力を1.9
Paとし、流量60sccmの三塩化ボロン、流量20sccmの塩素をエッチングガス
として用いた。
以上の工程により、トランジスタ1及びトランジスタ2を作製した。
図18(A)は、トランジスタ1の電気特性であり、図18(B)は、トランジスタ2の
電気特性である。図18において、左縦軸はドレイン電流を表し、右縦軸は電界効果移動
度を表し、横軸はゲート電圧を表す。
本実施例の薄膜トランジスタの一対の電極115a、115b、及び一対の電極115c
、115dの対向間隔(即ち、チャネル長方向における一対の電極の距離)を9.9μm
、一対の電極115a、115b、及び一対の電極115c、115dの対向幅(即ち、
チャネル幅方向において一対の電極が対向する距離)を10.3μmとした。また、ゲー
ト絶縁膜117の厚さを100nm、平均誘電率を4.1として電界効果移動度を計算し
た。
また、ドレイン電圧(Vd)が0.1Vで、ゲート電圧(Vg)が3Vのときのオン電流
(Ion_0.1と示す。)、ドレイン電圧(Vd)が3Vで、ゲート電圧(Vg)が3
Vのときのオン電流(Ion_3と示す。)、ドレイン電圧(Vd)が0.1Vで、ゲー
ト電圧(Vg)が−3Vのときの電流(Ioff_0.1と示す。)、ドレイン電圧(V
d)が3Vで、ゲート電圧(Vg)が−3Vのときの電流(Ioff_3と示す。)、し
きい値電圧(Vthと示す。)、ドレイン電圧(Vd)が0.1Vのときの電界効果移動
度(μFE_linと示す。)、ドレイン電圧(Vd)が3Vのときの電界効果移動度(
μFE_satと示す。)を表1に示す。
Figure 2017069576
図18及び表1より、酸素が添加された酸化物半導体膜を有するトランジスタ(トランジ
スタ1)は、ゲート電圧が0V以下における電流が小さいことが分かる。また、しきい値
電圧がプラスであることが分かる。即ち、ノーマリーオフのトランジスタである。一方、
酸素が添加されない酸化物半導体膜を有するトランジスタ(トランジスタ2)は、トラン
ジスタ1と比較して、オン電流が大きく電界効果移動度(Vd=3Vを除く)が高いこと
が分かる。

Claims (4)

  1. 第1のトランジスタと、第2のトランジスタと、を有し、
    前記第1のトランジスタは、第1のゲート電極と、第2のゲート電極と、第1の酸化物半導体膜と、第1の電極と、第2の電極と、を有し、
    前記第2のトランジスタは、第3のゲート電極と、第2の酸化物半導体膜と、第3の電極と、第4の電極と、を有し、
    前記第1のゲート電極は、第1の絶縁膜上に位置し、
    前記第1のゲート電極上には、第2の絶縁膜が位置し、
    前記第1の酸化物半導体膜は、前記第2の絶縁膜を介して前記第1のゲート電極上に位置し、
    前記第2の酸化物半導体膜は、前記第2の絶縁膜上に位置し、
    前記第1の電極は、前記第1の酸化物半導体膜に電気的に接続され、
    前記第2の電極は、前記第1の酸化物半導体膜に電気的に接続され、
    前記第3の電極は、前記第2の酸化物半導体膜に電気的に接続され、
    前記第4の電極は、前記第2の酸化物半導体膜に電気的に接続され、
    前記第1の酸化物半導体膜上及び前記第2の酸化物半導体膜上には、第3の絶縁膜が位置し、
    前記第2のゲート電極は、前記第3の絶縁膜上に位置し、
    前記第3のゲート電極は、前記第3の絶縁膜上に位置し、
    前記第1の酸化物半導体膜は、前記第2のゲート電極と重なる第1の領域を有し、
    前記第2の酸化物半導体膜は、前記第3のゲート電極と重なる第2の領域を有し、
    前記第2の領域は、前記第1の領域よりも酸素濃度が高く、
    前記第2の絶縁膜は、前記1の酸化物半導体膜及び前記第2の酸化物半導体膜に酸素を供給する機能を有することを特徴とする半導体装置。
  2. 第1のトランジスタと、第2のトランジスタと、を有し、
    前記第1のトランジスタは、第1のゲート電極と、第2のゲート電極と、第1の酸化物半導体膜と、第1の電極と、第2の電極と、を有し、
    前記第2のトランジスタは、第3のゲート電極と、第2の酸化物半導体膜と、第3の電極と、第4の電極と、を有し、
    前記第1のゲート電極は、第1の絶縁膜上に位置し、
    前記第1のゲート電極上には、第2の絶縁膜が位置し、
    前記第1の酸化物半導体膜は、前記第2の絶縁膜を介して前記第1のゲート電極上に位置し、
    前記第2の酸化物半導体膜は、前記第2の絶縁膜上に位置し、
    前記第1の電極は、前記第1の酸化物半導体膜に電気的に接続され、
    前記第2の電極は、前記第1の酸化物半導体膜に電気的に接続され、
    前記第3の電極は、前記第2の酸化物半導体膜に電気的に接続され、
    前記第4の電極は、前記第2の酸化物半導体膜に電気的に接続され、
    前記第1の酸化物半導体膜上及び前記第2の酸化物半導体膜上には、第3の絶縁膜が位置し、
    前記第2のゲート電極は、前記第3の絶縁膜上に位置し、
    前記第3のゲート電極は、前記第3の絶縁膜上に位置し、
    前記第1の酸化物半導体膜は、前記第2のゲート電極と重なる第1の領域を有し、
    前記第2の酸化物半導体膜は、前記第3のゲート電極と重なる第2の領域を有し、
    前記第2の領域は、前記第1の領域よりも酸素濃度が高く、
    前記第2の絶縁膜は、前記1の酸化物半導体膜及び前記第2の酸化物半導体膜に酸素を供給する機能を有し、
    前記第3の絶縁膜は、前記1の酸化物半導体膜及び前記第2の酸化物半導体膜に酸素を供給する機能を有することを特徴とする半導体装置。
  3. 請求項1または請求項2において、
    前記第1の酸化物半導体膜及び前記第2の酸化物半導体膜は、In、Ga、及びZnを含むことを特徴とする半導体装置。
  4. 請求項1乃至請求項3のいずれか一項に記載の半導体装置の作製方法であって、
    前記第2の絶縁膜から前記第1の酸化物半導体膜及び前記第2の酸化物半導体膜に酸素を供給する工程を経て作製されることを特徴とする半導体装置の作製方法。
JP2016250186A 2011-07-22 2016-12-23 半導体装置及び半導体装置の作製方法 Expired - Fee Related JP6363162B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011161222 2011-07-22
JP2011161222 2011-07-22

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012160136A Division JP2013048219A (ja) 2011-07-22 2012-07-19 半導体装置

Publications (2)

Publication Number Publication Date
JP2017069576A true JP2017069576A (ja) 2017-04-06
JP6363162B2 JP6363162B2 (ja) 2018-07-25

Family

ID=47555169

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2012160136A Withdrawn JP2013048219A (ja) 2011-07-22 2012-07-19 半導体装置
JP2016250186A Expired - Fee Related JP6363162B2 (ja) 2011-07-22 2016-12-23 半導体装置及び半導体装置の作製方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2012160136A Withdrawn JP2013048219A (ja) 2011-07-22 2012-07-19 半導体装置

Country Status (3)

Country Link
US (1) US8643008B2 (ja)
JP (2) JP2013048219A (ja)
KR (2) KR101424870B1 (ja)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8541781B2 (en) 2011-03-10 2013-09-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8859330B2 (en) * 2011-03-23 2014-10-14 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9431545B2 (en) 2011-09-23 2016-08-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8637864B2 (en) 2011-10-13 2014-01-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP5912394B2 (ja) 2011-10-13 2016-04-27 株式会社半導体エネルギー研究所 半導体装置
US9117916B2 (en) 2011-10-13 2015-08-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor film
EP2738815B1 (en) 2012-11-30 2016-02-10 Samsung Electronics Co., Ltd Semiconductor materials, transistors including the same, and electronic devices including transistors
KR20140081412A (ko) * 2012-12-21 2014-07-01 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN103199113B (zh) * 2013-03-20 2018-12-25 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板、显示装置
JP6401483B2 (ja) 2013-04-26 2018-10-10 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP6410496B2 (ja) * 2013-07-31 2018-10-24 株式会社半導体エネルギー研究所 マルチゲート構造のトランジスタ
US9859016B2 (en) * 2013-11-25 2018-01-02 Sharp Kabushiki Kaisha Semiconductor device and method for writing thereto
JP6506545B2 (ja) 2013-12-27 2019-04-24 株式会社半導体エネルギー研究所 半導体装置
WO2015107410A1 (de) * 2014-01-14 2015-07-23 Jan Franck Vorrichtung mit einem behälter zum speichern einer flüssigkeit
TWI685116B (zh) * 2014-02-07 2020-02-11 日商半導體能源研究所股份有限公司 半導體裝置
JP2015188062A (ja) * 2014-02-07 2015-10-29 株式会社半導体エネルギー研究所 半導体装置
DE112015001878B4 (de) * 2014-04-18 2021-09-09 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung und elektronisches Gerät
US20170184893A1 (en) * 2014-07-11 2017-06-29 Sharp Kabushiki Kaisha Semiconductor apparatus, method of manufacturing same, and liquid crystal display apparatus
US10115830B2 (en) 2014-07-29 2018-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method thereof, and electronic device
KR101562932B1 (ko) 2014-11-28 2015-10-26 연세대학교 산학협력단 산화물 반도체 소자 및 이의 제조 방법
KR20160114511A (ko) 2015-03-24 2016-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
JP6736351B2 (ja) * 2015-06-19 2020-08-05 株式会社半導体エネルギー研究所 半導体装置
WO2016203354A1 (en) * 2015-06-19 2016-12-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method thereof, and electronic device
US10043917B2 (en) 2016-03-03 2018-08-07 United Microelectronics Corp. Oxide semiconductor device and method of manufacturing the same
US10014325B2 (en) * 2016-03-10 2018-07-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
JP2017224676A (ja) * 2016-06-14 2017-12-21 株式会社ジャパンディスプレイ 半導体装置及び表示装置
CN105957872A (zh) * 2016-07-18 2016-09-21 京东方科技集团股份有限公司 阵列基板的制作方法、阵列基板及显示装置
KR102550604B1 (ko) 2016-08-03 2023-07-05 삼성디스플레이 주식회사 반도체장치 및 그 제조방법
US10991725B2 (en) * 2017-03-09 2021-04-27 Sharp Kabushiki Kaisha Active matrix substrate and method for producing same
KR102510397B1 (ko) 2017-09-01 2023-03-16 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 포함하는 디스플레이 장치
KR102237569B1 (ko) * 2018-03-28 2021-04-07 한양대학교 산학협력단 그래핀 산화물과 망간 산화물을 포함하는 희생막을 포함하는 전자 소자, 및 그 제조 방법.
KR102237576B1 (ko) * 2018-03-28 2021-04-07 한양대학교 산학협력단 그래핀 산화물을 포함하는 희생막과 물의 반응을 이용한 전자 소자, 및 그 제조 방법.
TWI651765B (zh) * 2018-03-29 2019-02-21 友達光電股份有限公司 結晶金屬氧化物層的製造方法、主動元件基板的製造方法及主動元件基板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009093625A1 (ja) * 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置
JP2009260002A (ja) * 2008-04-16 2009-11-05 Hitachi Ltd 半導体装置及びその製造方法
JP2009278115A (ja) * 2008-05-15 2009-11-26 Samsung Electronics Co Ltd トランジスタとこれを含む半導体素子及びそれらの製造方法
JP2011142311A (ja) * 2009-12-11 2011-07-21 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法

Family Cites Families (123)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3298974B2 (ja) 1993-03-23 2002-07-08 電子科学株式会社 昇温脱離ガス分析装置
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH11326954A (ja) * 1998-05-15 1999-11-26 Semiconductor Energy Lab Co Ltd 半導体装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP2003050405A (ja) * 2000-11-15 2003-02-21 Matsushita Electric Ind Co Ltd 薄膜トランジスタアレイ、その製造方法およびそれを用いた表示パネル
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) * 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7115923B2 (en) * 2003-08-22 2006-10-03 Micron Technology, Inc. Imaging with gate controlled charge storage
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR101078509B1 (ko) 2004-03-12 2011-10-31 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 박막 트랜지스터의 제조 방법
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
CA2585071A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
CN102938420B (zh) 2004-11-10 2015-12-02 佳能株式会社 无定形氧化物和场效应晶体管
WO2006051994A2 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Light-emitting device
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI472037B (zh) 2005-01-28 2015-02-01 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
FR2888989B1 (fr) * 2005-07-21 2008-06-06 St Microelectronics Sa Capteur d'images
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
EP1995787A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101707212B (zh) 2005-11-15 2012-07-11 株式会社半导体能源研究所 半导体器件及其制造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5015470B2 (ja) * 2006-02-15 2012-08-29 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
CN101454892B (zh) * 2006-05-26 2011-12-14 株式会社半导体能源研究所 半导体器件及其制造方法
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP2008181109A (ja) * 2006-12-27 2008-08-07 Semiconductor Energy Lab Co Ltd 液晶表示装置及びそれを用いた電子機器
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
TWI487118B (zh) * 2007-03-23 2015-06-01 Idemitsu Kosan Co Semiconductor device
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
CN101663762B (zh) 2007-04-25 2011-09-21 佳能株式会社 氧氮化物半导体
JP5043499B2 (ja) * 2007-05-02 2012-10-10 財団法人高知県産業振興センター 電子素子及び電子素子の製造方法
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5435907B2 (ja) * 2007-08-17 2014-03-05 株式会社半導体エネルギー研究所 表示装置の作製方法
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP5467728B2 (ja) 2008-03-14 2014-04-09 富士フイルム株式会社 薄膜電界効果型トランジスタおよびその製造方法
KR101456454B1 (ko) * 2008-06-25 2014-11-03 주성엔지니어링(주) 반도체 소자 및 이의 제조 방법
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5430113B2 (ja) * 2008-10-08 2014-02-26 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
KR101432764B1 (ko) * 2008-11-13 2014-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
KR101995704B1 (ko) * 2009-11-20 2019-07-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
WO2011068033A1 (en) 2009-12-04 2011-06-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN102640272B (zh) 2009-12-04 2015-05-20 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011074407A1 (en) * 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR20120121931A (ko) 2010-02-19 2012-11-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20180001562A (ko) 2010-02-26 2018-01-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 제작하기 위한 방법
KR101969291B1 (ko) 2010-02-26 2019-04-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20130055607A (ko) 2010-04-23 2013-05-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR20180054919A (ko) 2010-04-23 2018-05-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
WO2011132591A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101324760B1 (ko) 2010-04-23 2013-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
DE112011101395B4 (de) 2010-04-23 2014-10-16 Semiconductor Energy Laboratory Co., Ltd. Verfahren zum Herstellen einer Halbleitervorrichtung
WO2011132548A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2011135987A1 (en) 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8569754B2 (en) 2010-11-05 2013-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009093625A1 (ja) * 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置
JP2009260002A (ja) * 2008-04-16 2009-11-05 Hitachi Ltd 半導体装置及びその製造方法
JP2009278115A (ja) * 2008-05-15 2009-11-26 Samsung Electronics Co Ltd トランジスタとこれを含む半導体素子及びそれらの製造方法
JP2011142311A (ja) * 2009-12-11 2011-07-21 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法

Also Published As

Publication number Publication date
KR101424870B1 (ko) 2014-07-31
KR20130012055A (ko) 2013-01-31
JP2013048219A (ja) 2013-03-07
KR20140059770A (ko) 2014-05-16
US8643008B2 (en) 2014-02-04
US20130020569A1 (en) 2013-01-24
JP6363162B2 (ja) 2018-07-25

Similar Documents

Publication Publication Date Title
JP6363162B2 (ja) 半導体装置及び半導体装置の作製方法
JP6898495B2 (ja) 半導体装置
JP6972219B2 (ja) 半導体装置
JP6966578B2 (ja) 半導体装置
US10388538B2 (en) Semiconductor device and manufacturing method thereof
KR102033292B1 (ko) 반도체 장치
JP5912782B2 (ja) 半導体装置
JP5886676B2 (ja) 半導体装置
JP6491266B2 (ja) 半導体装置の作製方法
US8576636B2 (en) Semiconductor device
JP6080563B2 (ja) 半導体装置の作製方法
KR102044670B1 (ko) 기억 장치 및 반도체 장치
KR20200023347A (ko) 반도체 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170106

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20171011

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171128

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180605

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180627

R150 Certificate of patent or registration of utility model

Ref document number: 6363162

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees