JP2016082587A - 半導体装置、電子部品、および電子機器 - Google Patents

半導体装置、電子部品、および電子機器 Download PDF

Info

Publication number
JP2016082587A
JP2016082587A JP2015199944A JP2015199944A JP2016082587A JP 2016082587 A JP2016082587 A JP 2016082587A JP 2015199944 A JP2015199944 A JP 2015199944A JP 2015199944 A JP2015199944 A JP 2015199944A JP 2016082587 A JP2016082587 A JP 2016082587A
Authority
JP
Japan
Prior art keywords
signal
circuit
transistor
ple
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015199944A
Other languages
English (en)
Other versions
JP6645793B2 (ja
JP2016082587A5 (ja
Inventor
黒川 義元
Yoshimoto Kurokawa
義元 黒川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2016082587A publication Critical patent/JP2016082587A/ja
Publication of JP2016082587A5 publication Critical patent/JP2016082587A5/ja
Application granted granted Critical
Publication of JP6645793B2 publication Critical patent/JP6645793B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/09441Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET of the same canal type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17724Structural details of logic blocks
    • H03K19/17728Reconfigurable logic blocks, e.g. lookup tables
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/1776Structural details of configuration resources for memories
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/86Generating pulses by means of delay lines and not covered by the preceding subgroups
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • H03K5/134Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices with field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/0015Layout of the delay element
    • H03K2005/00195Layout of the delay element using FET's

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Logic Circuits (AREA)

Abstract

【課題】配線数の増加を抑制し、低消費電力化を図る。【解決手段】コンフィギュレーションデータを記憶できる論理回路を有する半導体装置であって、論理回路は、ラッチ回路と、演算回路と、遅延回路と、第1の出力タイミング生成回路と、を有し、ラッチ回路は、パルス信号およびリセット信号が入力され、第1の信号を出力する機能を有し、遅延回路は、第1の信号が入力され、第2の信号を出力する機能を有し、第1の信号は、演算回路および遅延回路への電源の供給を制御する信号であり、第2の信号は、第1の信号を、演算回路が有するクリティカル・パスでの遅延に相当する遅延をさせた信号であり、第1の出力タイミング生成回路は、第1の信号と、第2の信号との論理演算によって得られる第3の信号が入力され、リセット信号を出力する機能を有する。【選択図】図1

Description

本発明の一態様は、半導体装置、電子部品、および電子機器に関する。
なお本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の技術分野は、物、方法、又は、製造方法に関するものである。又は、本発明の一態様は、プロセス、マシン、マニュファクチャ、又は、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、撮像装置、記憶装置、それらの駆動方法、又は、それらの製造方法、を一例として挙げることができる。
なお、本明細書等において、半導体装置は、半導体特性を利用することで機能しうる素子、回路、又は装置等を指す。一例としては、トランジスタ、ダイオード等の半導体素子は半導体装置である。また別の一例としては、半導体素子を有する回路は、半導体装置である。また別の一例としては、半導体素子を有する回路を備えた装置は、半導体装置である。
酸化物半導体をチャネル形成領域に有するトランジスタ(以下、OSトランジスタ)を用いた、リコンフィギュアブル(再構成可能)な回路として機能する半導体装置が提案されている(特許文献1乃至4を参照)。
コンフィギュレーションデータを記憶するコンフィギュレーションメモリとして、OSトランジスタを利用することで、コンフィギュレーションメモリを小面積で配置することが容易となり、コンフィギュレーションメモリの集積度を高め易い。そのため、動作中にコンフィギュレーションデータを書き換えることができるマルチコンテキスト方式の構成とすることも容易となる。さらに、ブースティング効果により、配線間スイッチのスイッチング速度の向上が期待できる。
米国特許出願公開第2013/0285697号明細書 米国特許出願公開第2013/0293263号明細書 米国特許出願公開第2013/0314124号明細書 米国特許出願公開第2013/0321025号明細書
半導体装置が有する、コンフィギュレーションデータを記憶できる論理回路は、同期回路が採用されている。同期回路の場合、グローバル・クロック信号を用いるため、当該グローバル・クロック信号の分配に要する消費電力が膨大となり、瞬間的に大きな電流が流れるなどの問題がある。
また、同期回路の場合、回路動作上律速となる信号経路、いわゆるクリティカル・パスにより回路全体の性能が決まるため、設計上は悲観的な性能見積りをすることになる。つまり、グローバル・クロック信号の周期を長くして設計の性能見積りを行うことになる。そのため、論理回路毎にパワー・ゲーティングする構成では、演算が完了している論理回路であっても、グローバル・クロック信号の周期を待ってパワー・ゲーティングするより他なく、パワー・ゲーティングすることによる低消費電力化の効果を十分に発揮できないことになる。
また、グローバル・クロック信号を用いない非同期回路の場合、信号が回路間を順次伝播していく構成となる。この場合、論理回路間の信号の授受を所謂ハンドシェーク方式で行う。ハンドシェーク方式とは、信号送信側と信号受信側とで、要求(Request)信号と受諾(Acknowledge)信号との授受をしながらデータ信号を送受する方式である。しかしながら、上記ハンドシェーク方式をリコンフィギュアブルな回路として機能する半導体装置に採用する場合、データ信号用の配線に加えて要求信号及び受諾信号用の配線が必要であり、配線数が膨大になるなどの不都合がある。
また、非同期回路が入出力される論理回路であっても、同期回路へ回路構成を切り替えることや、入力される信号がパルス信号、あるいはバイナリの信号であっても、柔軟に回路構成を変更すること、が可能な論理回路が望まれている。
本発明の一態様は、新規な半導体装置、新規な電子機器等を提供することを課題の一とする。
又は、本発明の一態様は、回路間の配線数を低減できる、新規な構成の半導体装置等を提供することを課題の一とする。又は、本発明の一態様は、低消費電力化が図られた、新規な構成の半導体装置等を提供することを課題の一とする。
なお本発明の一態様の課題は、上記列挙した課題に限定されない。上記列挙した課題は、他の課題の存在を妨げるものではない。なお他の課題は、以下の記載で述べる、本項目で言及していない課題である。本項目で言及していない課題は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した課題、および/又は他の課題のうち、少なくとも一つの課題を解決するものである。
本発明の一態様は、コンフィギュレーションデータを記憶できる論理回路を有する半導体装置であって、論理回路は、ラッチ回路と、演算回路と、遅延回路と、出力タイミング生成回路と、を有し、ラッチ回路は、別の論理回路からパルス信号が入力され、第1の信号および第2の信号を出力する機能を有し、第1の信号は、複数の第1の信号の論理演算によって得られる第3の信号をもとに、演算回路および遅延回路への電源の供給を制御する信号であり、第2の信号は、第1の信号を遅延させた信号であり、演算回路は、第2の信号が入力され、第4の信号を出力する機能を有し、遅延回路は、第3の信号が入力され、第5の信号を出力する機能を有し、第5の信号は、第3の信号を、演算回路が有するクリティカル・パスでの遅延に相当する遅延をさせた信号であり、出力タイミング生成回路は、第3の信号と、第5の信号との論理演算によって得られる第6の信号が入力され、ラッチ回路をリセットする機能を有する半導体装置である。
本発明の一態様は、コンフィギュレーションデータを記憶できる論理回路を有する半導体装置であって、論理回路は、ラッチ回路と、マルチプレクサと、演算回路と、遅延回路と、出力タイミング生成回路と、を有し、ラッチ回路は、別の論理回路からパルス信号が入力され、第1の信号および第2の信号を出力する機能を有し、第1の信号は、複数の第1の信号の論理演算によって得られる第3の信号をもとに、演算回路および遅延回路への電源の供給を制御する信号であり、マルチプレクサは、演算回路に入力する信号を、第2の信号または別の論理回路からのバイナリ信号のいずれか一に切り替えて出力する機能を有し、第2の信号は、第1の信号を遅延させた信号であり、演算回路は、第2の信号または別の論理回路からのバイナリ信号が入力され、第4の信号を出力する機能を有し、遅延回路は、第3の信号が入力され、第5の信号を出力する機能を有し、第5の信号は、第3の信号を、演算回路が有するクリティカル・パスでの遅延に相当する遅延をさせた信号であり、出力タイミング生成回路は、第3の信号と、第5の信号との論理演算によって得られる第6の信号が入力され、ラッチ回路をリセットする機能を有する半導体装置である。
本発明の一態様において、論理回路は、レジスタと、出力信号生成回路と、を有し、出力タイミング生成回路は、第7乃至第9の信号を出力する機能を有し、レジスタは、第4の信号を第7の信号にしたがって出力信号生成回路に出力する機能を有し、出力信号生成回路は、レジスタで出力された第4の信号を第8の信号および第9の信号にしたがって別の論理回路に出力する機能を有する半導体装置が好ましい。
本発明の一態様において、演算回路は、コンフィギュレーションデータで機能の切り替えを行うことができる機能を有する半導体装置が好ましい。
本発明の一態様において、コンフィギュレーションデータは、チャネル形成領域に酸化物半導体を有するトランジスタを有するメモリ回路に記憶される半導体装置が好ましい。
なおその他の本発明の一態様については、以下で述べる実施の形態における説明、および図面に記載されている。
本発明の一態様は、新規な半導体装置、新規な電子機器等を提供することができる。
又は、本発明の一態様は、回路間の配線数を低減できる、新規な構成の半導体装置等を提供することができる。又は、本発明の一態様は、低消費電力化が図られた、新規な構成の半導体装置等を提供することができる。又は、入出力される信号に応じてリコンフィギュアブルな回路構成にできる、新規な構成の半導体装置等を提供することができる。
なお本発明の一態様の効果は、上記列挙した効果に限定されない。上記列挙した効果は、他の効果の存在を妨げるものではない。なお他の効果は、以下の記載で述べる、本項目で言及していない効果である。本項目で言及していない効果は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した効果、および/又は他の効果のうち、少なくとも一つの効果を有するものである。従って本発明の一態様は、場合によっては、上記列挙した効果を有さない場合もある。
本発明の一態様を説明するためのブロック図。 本発明の一態様を説明するためのタイミングチャート。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するためのブロック図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するためのブロック図。 本発明の一態様を説明するためのタイミングチャート。 本発明の一態様を説明するためのタイミングチャート。 本発明の一態様を説明するためのブロック図。 本発明の一態様を説明するためのタイミングチャート。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するためのブロック図。 本発明の一態様を説明するためのタイミングチャート。 本発明の一態様を説明するためのタイミングチャート。 本発明の一態様を説明する断面図。 本発明の一態様を説明する断面図。 電子部品の作製工程を示すフローチャート図および斜視模式図。 電子部品を用いた電子機器。 本発明の一態様を説明するための回路図。
以下、実施の形態について図面を参照しながら説明する。但し、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
なお本明細書等において、「第1」、「第2」、「第3」という序数詞は、構成要素の混同を避けるために付したものである。従って、構成要素の数を限定するものではない。また、構成要素の順序を限定するものではない。また例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素が、他の実施の形態、あるいは特許請求の範囲において「第2」に言及された構成要素とすることもありうる。また例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素を、他の実施の形態、あるいは特許請求の範囲において省略して言及することもありうる。
なお図面において、同一の要素又は同様な機能を有する要素、同一の材質の要素、あるいは同時に形成される要素等には同一の符号を付す場合があり、その繰り返しの説明は省略する場合がある。
(実施の形態1)
本発明の一態様の半導体装置の構成について、図1を用いて説明する。
本明細書等において半導体装置とは、半導体特性を有する装置全般を指す。又は、半導体特性を利用した回路、あるいは該回路を含むシステム全体を半導体装置という場合がある。
図1は、本発明の一態様の半導体装置の構成を示すブロック図である。
図1に示す半導体装置100は、コンフィギュレーションデータを記憶できる論理回路としての機能を有する。半導体装置100は、リコンフィギュアブルな論理回路として機能する。半導体装置100は、PLE(Programmable Logic Element)という場合もある。
半導体装置100は、ラッチ回路101[0]乃至101[3]、演算回路102、遅延回路103、出力タイミング生成回路104、レジスタ105、出力信号生成回路106、ANDゲート107、およびANDゲート108を有する。
図1に示す半導体装置100は、グローバル・クロック信号を用いることなく、入力データの入出力を行うことができる機能を有する。そのため、グローバル・クロック信号の分配に要する消費電力を抑え、低消費電力化を図ることができる。
また、図1に示す半導体装置100は、グローバル・クロック信号の周期を待つことなく、演算回路102および遅延回路103のパワー・ゲーティングを行うことができる。そのため、演算処理が終了した回路から順にパワー・ゲーティングを行うことができるため、パワー・ゲーティングすることによる低消費電力化の効果を十分に発揮できる。
また図1に示す半導体装置100は、グローバル・クロック信号を用いない非同期回路として用いることができる。この場合、信号が回路間を順次伝播していく構成となる。当該構成において、図1に示す半導体装置100は、論理回路間の信号の授受をハンドシェーク方式とすることなく行うことができる。そのため、ハンドシェーク方式を実現するための回路間の配線を設ける必要がなくなり、配線数を低減できる。
以下、半導体装置100の各構成、動作、各構成の回路例について説明する。
<半導体装置の構成について>
ラッチ回路101[0]乃至101[3]は、パルス信号である他の半導体装置から出力された信号PLE_IN[0]乃至PLE_IN[3]を受信すると、演算回路102および遅延回路103の電源をオンにするための信号PON[0]乃至PON[3]を生成する機能を有する回路である。また、ラッチ回路101[0]乃至101[3]は、入力されるパルス信号から他の半導体装置から出力された信号の論理値(”0”又は”1”)を判定し、データ信号LMI[0]乃至LMI[3]を演算回路102に出力する機能を有する回路である。また、ラッチ回路101[0]乃至101[3]は、入力されるリセット信号RSTによって初期化される機能を有する回路である。ラッチ回路101[0]乃至101[3]は、RSラッチを有し、信号PLE_IN[0]乃至PLE_IN[3]が入力されるタイミングから特定の時間だけ遅延して生成した、信号PON[0]乃至PON[3]を出力することができる。また、ラッチ回路101[0]乃至101[3]は、信号PON[0]乃至PON[3]をさらに特定の時間だけ遅延して生成した、データ信号LMI[0]乃至LMI[3]を出力することができる。
なお図1では、ラッチ回路として、4つのラッチ回路101[0]乃至101[3]を示したが、数はこれに限らない。例えば、ラッチ回路の数は、信号PLE_IN[0]乃至PLE_IN[3]の数に対応して設ければよい。なおラッチ回路は、入力ラッチ(Input Latch)という場合がある。
なお信号PLE_IN[0]乃至PLE_IN[3]は、パルス状の波形(パルス)を有する信号であり、パルス信号という場合がある。
演算回路102は、データ信号LMI[0]乃至LMI[3]に従って演算処理を行い、信号LMOを出力する機能を有する。演算回路102は、演算回路102で行う演算処理は、コンフィギュレーションデータに従って行うことができる。コンフィギュレーションデータを変更することで、演算回路102で行う演算処理を変更することができ、リコンフィギュアブルな回路を有する半導体装置を実現できる。演算回路102は、ルックアップテーブル(LUT:Look Up Table)およびマルチプレクサ(MUX)を有し、コンフィギュレーションデータを記憶するコンフィギュレーションメモリを有する。
コンフィギュレーションメモリの詳細な構成については後述するが、コンフィギュレーションメモリが有する記憶素子として、不揮発性の記憶素子を有することが好適である。不揮発性の記憶素子を有するコンフィギュレーションメモリとすることで、演算回路102をパワー・ゲーティングしても、コンフィギュレーションデータを記憶し続けることができる。そのため、演算回路102がパワー・ゲーティングから復帰して通常動作に戻る場合にコンフィギュレーションデータの再書き込みが不要であり、相当する分の電力を削減でき、低消費電力化を図ることができる。
ANDゲート107は、信号PON[0]乃至PON[3]の論理演算、ここでは論理積をとり、信号PONを生成する機能を有する。信号PONは、演算回路102および遅延回路103の電源をオンにする機能を有する信号である。
ANDゲート107によって、ラッチ回路101[0]乃至101[3]に信号PLE_IN[0]乃至PLE_IN[3]が到達した後に演算回路102および遅延回路103の電源をオンにする信号PONを生成することができる。従って、信号PLE_IN[0]乃至PLE_IN[3]がすべて到達するまで、演算回路102および遅延回路103の電源をオフにでき、回路を動作させる直前で電源をオンにさせることができる。そのため、より効率的な電源の供給を実現できる、パワー・ゲーティングの動作とすることができる。
遅延回路103は、信号PONが入力されてから、演算回路102が有するクリティカル・パスでの遅延時間に相当する時間が経過した後、信号ROを生成する機能を有する。なお遅延回路103は、演算回路102が有するクリティカル・パスでの回路と同等の遅延を生じさせる回路を有し、’Replica’という場合がある。
ANDゲート108は、信号PONと、信号ROとの論理積をとり、信号DLを生成する機能を有する。信号DLは、出力タイミング生成回路104に入力される。
ANDゲート108によって、演算回路102で信号LMOを演算し終えたことを伝える信号DLを生成することができる。信号DLは、信号PONと信号ROが共にハイレベルになる時、すなわち、信号PONがANDゲート107で生成されてから、演算回路102のクリティカル・パスでの遅延に相当する遅延時間だけ経過した後に信号ROが生成した時にハイレベルとなる。つまり、信号DLは、演算回路102での演算が終わり、信号LMOが確定したタイミングで生成することになる。従って、信号DLにより、演算回路102での演算が完了した直後のタイミングを把握することができる。さらに、信号DLを利用して、演算回路102をパワー・ゲーティングするためのタイミング信号および上記演算結果を半導体装置100の出力信号として出力するための複数のタイミング信号を生成させることができる。例えば、信号DLが入力される出力タイミング生成回路104では、リセット信号RST等を生成することができ、演算回路102および遅延回路103での動作が完了した直後に電源をオフにさせることができる。そのため、より効率的な電源の供給を実現できる、パワー・ゲーティングの動作とすることができる。
また、出力タイミング生成回路104は、信号DLが入力され、複数の信号TGC1乃至TGC3を生成する機能を有する。なお出力タイミング生成回路104は、’Output Timing Generator’という場合がある。出力タイミング生成回路104は、RSラッチを有し、信号DLが入力されるタイミングから特定の時間だけ遅延して生成した、信号TGC1乃至TGC3を出力することができる。出力タイミング生成回路104は、信号DLが入力されるタイミングから特定の時間だけ遅延して生成した信号TGC1、さらに特定の時間だけ遅延して生成した信号TGC2、さらに特定の時間だけ遅延して生成した信号TGC3を出力することができる。
レジスタ105は、信号TGC2の制御によって信号LMOをラッチし、信号LMOLとして出力する機能を有する。レジスタ105を有することによって、演算回路102がパワー・ゲーティングした後も所定のタイミングで保持してある信号LMOを、信号LMOLとして出力することができる。
出力信号生成回路106は、信号LMOLが入力され、信号TGC1および信号TGC3のタイミングによって、信号LMOLの論理値に応じた信号PLE_OUTを出力する機能を有する。なお出力信号生成回路106は、’Output Signal Generator’という場合がある。出力信号生成回路106は、信号TGC1のタイミングでパルスを出力し、その後入力される信号LMOLの論理値に応じて信号TGC3のタイミングでパルスを出力し、信号PLE_OUTによる論理値を変えることができる。
<半導体装置の動作について>
図2に図1で示した半導体装置100における各信号のタイミングチャートを示す。なお信号PLE_IN[0]乃至PLE_IN[3]は、データが”0”の場合にパルス1個、データが”1”の場合にパルス2個で表すものとする。なおパルスは短い期間で電位が変化する信号であり、例えばローレベルからハイレベルに切り替わり、再びローレベルに切り替わる信号である。
時刻T1において、信号RSTをハイレベルとする。この時、ラッチ回路101[0]乃至101[3]から出力される信号PON[0]乃至PON[3]はローレベルとなり、信号PONもローレベルとなる。従って、演算回路102および遅延回路103の電源はオフとなる。
時刻T2において、信号PLE_IN[0]をハイレベル、信号PLE_IN[1]をハイレベルとする。これは、信号PLE_IN[0]、信号PLE_IN[1]の第1のパルスが入力されたことを示す。続いて、時刻T3において、信号PLE_IN[0]をローレベル、信号PLE_IN[1]をローレベルとする。これは、信号PLE_IN[0]、信号PLE_IN[1]の第1のパルスの入力が終わったことを意味し、この時、信号PON[0]はハイレベル、信号PON[1]はハイレベルとなる。
時刻T3において、信号PLE_IN[2]をハイレベルとする。これは、信号PLE_IN[2]の第1のパルスが入力されたことを示す。続いて、時刻T4において、信号PLE_IN[2]をローレベルとする。これは、信号PLE_IN[2]の第1のパルスの入力が終わったことを意味し、この時、信号PON[2]はハイレベルとなる。
時刻T4において、信号PLE_IN[3]をハイレベルとする。これは、信号PLE_IN[3]の第1のパルスが入力されたことを示す。続いて、時刻T5において、信号PLE_IN[3]をローレベルとする。これは、信号PLE_IN[3]の第1のパルスの入力が終わったことを意味し、この時、信号PON[3]がハイレベルとなる。さらに、信号PONがハイレベルとなり、演算回路102および遅延回路103の電源がオンになる。
すなわち、信号PLE_IN[0]乃至PLE_IN[3]をパルス信号とすることで、信号が受信したことを判定し、演算回路102および遅延回路103の電源を制御することができる。このような構成とすることで、信号を受信するまで電源をオフにすることができ、したがって、電源をオフしている時間を長くすることができる。また、ハンドシェーク方式とするための回路を用いないため、ハンドシェーク方式を実現する際に必要な制御信号が不要になり、したがって、配線数を低減することができる。
なお、時刻T4で信号PLE_IN[1]をハイレベル、時刻T5で信号PLE_IN[2]をハイレベルとする。これは、信号PLE_IN[1]および信号PLE_IN[2]の第2のパルスが入力されたことを示し、入力される信号のデータが論理値”1”であることを示す。一方、信号PLE_IN[0]および信号PLE_IN[3]には第2のパルスが入力されないことで、入力される信号のデータが論理値”0”であることを示す。すなわち、信号PLE_IN[0]乃至PLE_IN[3]には、入力される信号のデータ”0”、”1”、”1”、”0”が入力されたことに相当する。
時刻T5で信号PONがハイレベルとなり、演算回路102および遅延回路103の電源がオンになると、遅延回路103が出力する信号ROは、特定の時間の遅延を経て、時刻T6でローレベルからハイレベルとなる。この時、信号LMOの値は確定していることになる。図2では、確定した信号LMOの値をハイレベルとする。さらに、信号ROがハイレベルとなることで、信号DLがハイレベルとなる。
時刻T6で信号DLをハイレベルとなると、時刻T6で信号TGC1がハイレベルとなり、続いて、時刻T7で信号TGC2がハイレベルとなり、時刻T8で信号TGC3がハイレベルとなる。信号TGC1は、出力信号生成回路106で信号PLE_OUTの第1のパルスを出力するタイミングを与える信号となる。すなわち、時刻T6で信号PLE_OUTがハイレベルを出力する。信号TGC2は、演算回路102の出力をラッチするタイミングを与える信号となる。すなわち、時刻T7で演算回路102の信号LMOがラッチされ、信号LMOLがハイレベルとなる。信号TGC3は、出力信号生成回路106で信号PLE_OUTの第2のパルスを出力するタイミングを与える信号となる。すなわち、時刻T8で信号LMOLに対応して、信号PLE_OUTをハイレベルとして出力する。また、信号TGC3はリセット信号RSTとなる。すなわち、時刻T8でリセット信号がハイレベルとなり、前述の時刻T1の状態に戻り、信号PONがローレベルとなり、演算回路102および遅延回路103の電源がオフする。
上述した構成とすることで、演算回路102が演算結果を出力するまでの必要十分な期間のみ電源をオンにすることができ、したがって、電源をオフしている時間を長くすることができる。
以降、時刻T9以降において、時刻T2乃至時刻T8と同様の動作を繰り返す。なお、時刻T9以降の動作において、信号PLE_IN[0]乃至PLE_IN[3]には、データ”1”、”0”、”0”、”0”が入力されたとする。
<半導体装置を構成する回路の一例について>
以下、半導体装置100を構成するラッチ回路101[0]乃至101[3]、出力タイミング生成回路104、出力信号生成回路106、演算回路102、および遅延回路103の構成例について説明する。また、コンフィギュレーションメモリを有し、当該コンフィギュレーションメモリのデータ(コンフィギュレーションデータ)を変更することで回路構成を変更できる論理回路として機能する半導体装置100を備えたPLD(Programmable Logic Device)の構成例、およびコンフィギュレーションメモリの構成例について説明する。
<<ラッチ回路について>>
図3(A)は、ラッチ回路101[0]乃至101[3]に適用されるラッチ回路101の回路構成の一例である。また、図3(B)は、ラッチ回路101のタイミングチャートである。
図3(A)において、ラッチ回路101は、NORゲート111乃至118を有する。ラッチ回路101は、NORゲート111および112、NORゲート114および115、並びにNORゲート117および118で構成されるRSラッチを有する。NORゲート113が出力する信号を信号Ni1、NORゲート116が出力する信号を信号Ni2とする。
なお図3(A)中、信号INは図1で説明した信号PLE_IN[0]乃至PLE_IN[3]に相当する。また、図3(A)中、信号OUTは図1で説明した信号LMI[0]乃至LMI[3]に相当する。また、図3(A)中、信号PONは図1で説明した信号PON[0]乃至PON[3]に相当する。信号RSTは、図1で説明した信号RSTに相当する。信号TRGは、説明のため符号を付しているが、外部に出力しなくてもよい。
図3(B)において、信号INによるデータが”1”の場合、すなわちパルスが2個の場合を説明する。まず時刻T11で信号RSTをハイレベルとすると、信号TRG、信号PON、信号OUT、信号Ni1、および信号Ni2はローレベルとなる。時刻T12で、信号INにハイレベルが入力されると、信号TRGがハイレベルとなる。続いて、時刻T13で信号INがローレベルになると、信号Ni1がハイレベル、信号PONがハイレベルとなり、以降、信号Ni1は信号INの反転信号を出力する。さらに続いて時刻T14で、信号INがハイレベルになると、信号Ni1はローレベル、信号Ni2はハイレベル、信号OUTはハイレベルとなり、以降、信号Ni2は信号Ni1の反転信号を出力するが、時刻T14で、信号INがローレベルのままだと、信号Ni2はローレベル、信号OUTはローレベルのままとなる。
以降、時刻T15以降において、時刻T11乃至時刻T14と同様の動作を繰り返す。なお、時刻T15以降の動作において、信号INには、データ”0”、すなわちパルスが1個入力された場合に相当する。
<<出力タイミング生成回路について>>
図4(A)は、出力タイミング生成回路104の回路構成の一例である。また、図4(B)は、出力タイミング生成回路104のタイミングチャートである。
図4(A)において、出力タイミング生成回路104は、NORゲート121乃至126、インバータ127、およびANDゲート128乃至130を有する。出力タイミング生成回路104は、NORゲート121および122、NORゲート123および124、並びにNORゲート125および126で構成されるRSラッチを有する。NORゲート121が出力する信号をNt1、NORゲート123が出力する信号をNt2、NORゲート125が出力する信号をNt3とする。
なお図4(A)中、信号INは図1で説明した信号DLに相当する。また、図4(A)中、信号TG1は図1で説明した信号TGC1に相当する。また、図4(A)中、信号TG2は図1で説明した信号TGC2に相当する。信号TG3は、図1で説明した信号TGC3に相当する。
図4(B)において、まず時刻T21で信号IN、信号Nt1、信号Nt2、信号Nt3、信号TG1、信号TG2、信号TG3がローレベルとする。続いて、時刻T22で、信号INにハイレベルが入力されると、RSラッチにおける遅延時間だけ遅れて、時刻T23で信号Nt1がハイレベルとなる。続いて、時刻T24、時刻T25で、RSラッチにおける遅延時間だけ遅れて、信号Nt2、Nt3が順次ハイレベルとなる。また、信号INがハイレベルで信号Nt1がローレベルの時に信号TG1がハイレベル、信号Nt1がハイレベルで信号Nt2がローレベルの時に信号TG2がハイレベル、信号Nt2がハイレベルで信号Nt3がローレベルの時に信号TG3がハイレベルになる。したがって、信号TG1、信号TG2、および信号TG3は、RSラッチにおける遅延時間に依存したパルス幅を持つパルス信号を出力する。なお、続いて時刻T26で信号INがローレベルとなると、信号Nt1、信号Nt2、および信号Nt3は順次ローレベルとなる。
なお、図3(A)のラッチ回路101と図4(A)の出力タイミング生成回路104とで同様の回路構成のRSラッチ回路を用いることで、半導体装置100の動作に必要十分なパルス幅の信号を用いることができる。これは、以下の理由による。すなわち、出力タイミング生成回路104で生成するパルス信号のパルス幅は、出力タイミング生成回路104におけるRSラッチの動作で生じる遅延時間に相当する。そのため、ラッチ回路101で信号を取り込む際に、ラッチ回路101におけるRSラッチの動作に必要十分なパルス幅となっているからである。なお、上記遅延時間はプロセステクノロジーや電源電圧、温度などに影響を受けるが、同様にラッチ回路101におけるRSラッチの動作速度も上記影響を同様に受けるため、自己整合的に補正される。したがって、回路動作の安定性が保たれることになる。
<<出力信号生成回路について>>
図5は、出力信号生成回路106の回路構成の一例である。
図5において、出力信号生成回路106は、ANDゲート131、およびORゲート132を有する。ANDゲート131に入力する信号を信号IN、および信号tg3とする。ORゲート132に入力する信号をANDゲート131の出力信号、および信号tg1とする。ORゲート132が出力する信号を信号OUTとする。
なお図5中、信号INは図1で説明した信号LMOLに相当する。また、図5中、信号tg1は図1で説明した信号TGC1に相当する。また、図5中、信号tg3は図1で説明した信号TGC3に相当する。また、図5中、信号OUTは図1で説明した信号PLE_OUTに相当する。
図5に示す出力信号生成回路106は、信号tg1およびtg3でタイミングを規定された信号OUTが出力される。なお、信号INがハイレベル(又はローレベル)の場合、信号tg3のタイミングで信号OUTはハイレベル(又はローレベル)となる。
<<演算回路について>>
図6(A)、(B)は、演算回路102の回路構成の一例を説明するための図である。
図6(A)に示す演算回路102は、2入力のマルチプレクサ141乃至147を有する。マルチプレクサ141乃至マルチプレクサ144の各入力端子には、コンフィギュレーションメモリ148[1]乃至148[8]に保持されたコンフィギュレーションデータに対応した信号が与えられる。また図6(A)では、3つのデータ信号LMI[0]乃至LMI[2]が与えられ、信号LMOを出力するとして図示している。
なお演算回路102は、マルチプレクサの他に、ダイオード、抵抗素子、論理素子、スイッチのいずれか又は全てを更に有していても良い。論理素子としては、バッファ、インバータ、NANDゲート、NORゲート、スリーステートバッファ、クロックドインバータ等を用いることができる。
また、図6(A)に示す演算回路102の例では、3入力1出力の論理演算を行う場合について示したがこれに限定されない。演算回路の回路構成、コンフィギュレーションメモリに格納したコンフィギュレーションデータを適宜定めることによって、より多くの入力、多くの出力の論理演算を実現することができる。
マルチプレクサ141乃至マルチプレクサ144の各入力端子に、コンフィギュレーションメモリ148[1]乃至148[8]から、コンフィギュレーションデータに対応した信号を入力することによって、演算回路102での演算の種類を定めることができる。
例えば、図6(A)の演算回路102は、コンフィギュレーションメモリ148[1]乃至148[8]から論理値”0”、”1”、”0”、”1”、”0”、”1”、”1”、”1”のコンフィギュレーションデータに対応した信号をそれぞれ入力した場合、図6(B)に示すANDゲート149、およびORゲート150を有する回路の機能を実現することができる。
<<遅延回路について>>
図7(A)、(B)は、遅延回路103の回路構成の一例を説明するための図である。遅延回路103は、上述したように演算回路102が有するクリティカル・パスでの遅延時間に相当する遅延をさせた信号ROを生成する。
演算回路102が図6(A)に示す回路構成の場合、例えばクリティカル・パスを図7(A)の太線で示す経路とする。すなわち、信号LMI[0]がハイレベルに変化してから、マルチプレクサ141が”1”側の入力データ(148[2]のデータ)を選択して対応するハイレベルの信号を出力し、マルチプレクサ145、マルチプレクサ147、を順次介して信号LMOがハイレベルとなる経路をクリティカル・パスとする。このとき、遅延回路103は、図6(A)が有する回路構成と同じ構成を有する、図7(B)に示す回路構成で実現することができる。
なお図7(B)中、信号PONは図1で説明した信号PONに相当する。また、図7(B)中、信号ROは図1で説明した信号ROに相当する。なお図6(A)でその他のマルチプレクサの信号が入力される端子には、ハイレベルもしくはローレベルの信号を与える。
なお、遅延回路103は、信号PONがハイレベルに変化してから、信号ROがハイレベルに変化する構成が望ましい。そのため、演算回路102のクリティカル・パスが、ある入力の信号がローレベルに変化してから信号LMOがハイレベルとなる経路である場合、遅延回路103の信号PONの反転信号を当該クリティカル・パスに入力する構成が好ましい。また、演算回路102のクリティカル・パスが、ある入力の信号がハイレベルに変化してから信号LMOがローレベルとなる経路である場合、遅延回路103の信号ROとして、信号LMOの反転信号を出力する構成が好ましい。さらに、演算回路102のクリティカル・パスが、ある入力の信号がローレベルに変化してから信号LMOがローレベルとなる経路である場合、遅延回路103の信号PONの反転信号を当該クリティカル・パスに入力し、遅延回路103の信号ROとして、信号LMOの反転信号を出力する構成が好ましい。なお、遅延回路103は、信号PONがローレベルの場合は信号ROがローレベルである構成が好ましい。このような構成とすることで、演算回路102の演算に要する期間を精密に見積もれ、演算回路102に電源電圧を供給する期間を必要十分な時間とすることができ、したがって、パワー・ゲーティングによる効果を高めることができる。
<<PLDについて>>
図8は、PLDのブロック図の一例である。PLD300は、論理回路301と、スイッチ302、水平な配線群303、垂直な配線群304を有する。
論理回路301は、図1で説明した論理回路である。論理回路301は、コンフィギュレーションデータに応じて機能の切り替えが可能である。
また、論理回路301を囲むように、複数の配線が形成されている。図8においては、これらの配線は複数の水平な配線群303と複数の垂直な配線群304とを有する。配線群とは、複数の配線からなる配線の束である。
またスイッチ302は、水平な配線群303と垂直な配線群304とが交わる部分に設けられる。スイッチ302は、コンフィギュレーションデータに応じて端子間の導通状態(オン)又は非導通状態(オフ)の切り替えが可能である。スイッチ302は、水平な配線群303と垂直な配線群304との配線間の接続を制御するため、複数設けられる。
また入出力端子305は、水平な配線群303および垂直な配線群304に接続される。入出力端子305は、PLD300の外部にある回路との信号の授受を行う。入出力端子305は、一例として示す図8において、それぞれ上下左右の側で水平な配線群303や垂直な配線群304と接続している。この水平な配線群303や垂直な配線群304を用いることで、論理回路301は、他の論理回路301に接続することができる。任意の論理回路301と、これと異なる論理回路301との接続経路は、スイッチ302によって決定される。
スイッチ302のオン又はオフは、コンフィギュレーションデータを保持するコンフィギュレーションメモリに応じて決定される。スイッチ302に設けられるコンフィギュレーションメモリは、書き換え可能な構成とする場合、記憶するコンフィギュレーションデータが電源の供給の停止により消失しないよう、不揮発性の記憶素子を有する構成とすることが好ましい。
<コンフィギュレーションメモリについて>
コンフィギュレーションメモリに適用できる回路構成例について、図9、図10に示す。
コンフィギュレーションメモリが有する記憶素子として、不揮発性の記憶素子を有することが好適である。不揮発性の記憶素子としては、例えば、フラッシュメモリの他、強誘電体メモリ(FeRAM)、磁気抵抗メモリ(MRAM)、相変化メモリ(PRAM)、抵抗変化型メモリ(ReRAM)等を用いることができる。あるいはOSトランジスタにおいてオフ電流が極めて低いことを利用した、電荷の保持によりデータの保持を行う回路を記憶素子としてもよい。OSトランジスタを用いて記憶素子を形成することで、シリコン層を有するトランジスタと積層して設けることができる。
なおコンフィギュレーションメモリが有する記憶素子として、揮発性の記憶素子としてもよい。例えば、SRAMのインバータループを利用して記憶素子を構成すればよい。
図9は、OSトランジスタの低いオフ電流を利用して電荷を保持し、該電荷に応じた電位をコンフィギュレーションデータとして記憶するコンフィギュレーションメモリの一例である。また、図10は、SRAMのインバータループを利用して電位を保持し、コンフィギュレーションデータとして記憶するコンフィギュレーションメモリの一例である。
図9(A)に示す、スイッチ302に設けられるコンフィギュレーションメモリ521Aは、OSトランジスタをコンフィギュレーションメモリに有する構成例である。コンフィギュレーションメモリに、OSトランジスタのオフ電流が低いという特性を利用して電荷を保持し、該電荷に応じた電位をコンフィギュレーションデータとして記憶する構成を採用することで、シリコン半導体膜にチャネル形成領域を有するトランジスタ(以下、Siトランジスタ)の作製工程に続いてOSトランジスタを積層し、コンフィギュレーションメモリを作製することができる等、製造コストの削減の点でメリットが大きい。
図9(A)に示すコンフィギュレーションメモリ521Aは、ノードmemAに電荷を保持し、該電荷に応じた電位をコンフィギュレーションデータとして記憶する。そして保持されるコンフィギュレーションデータに従って、端子S1と端子S2との間の導通状態を制御する。
図9(A)に示すコンフィギュレーションメモリ521Aは、トランジスタ511、トランジスタ512および容量素子514を有する。なお図面において、トランジスタ511は、OSトランジスタであることを示すために、OSの符号を付している。
図9(A)に示すコンフィギュレーションメモリ521Aでトランジスタ511のゲートは、ワード線502に接続されている。また、トランジスタ511のソース又はドレインの一方はデータ線501に接続されている。また、トランジスタ511のソース又はドレインの他方は、トランジスタ512のゲートおよび容量素子514に接続されている。トランジスタ512のソース又はドレインの一方は、端子S1に接続されている。トランジスタ512のソース又はドレインの他方は、端子S2に接続されている。
図9(A)に示すコンフィギュレーションメモリ521Aでは、ノードmemAにHレベル又はLレベルに対応する電位をコンフィギュレーションデータとして保持する。トランジスタ511としてオフ電流が低いトランジスタを用いることで、ノードmemAにコンフィギュレーションデータを記憶することができる。コンフィギュレーションデータの電位に応じてコンフィギュレーションメモリ521Aでは、トランジスタ512の導通状態が制御される。そしてトランジスタ513を導通状態とするタイミングで、端子S1および端子S2間のオン又はオフの制御を実現するスイッチとすることができる。
図10(A)は、図9(A)での電荷を保持することでコンフィギュレーションデータを保持する構成とは異なり、インバータループ516を用いてHレベル又はLレベルに対応する電位を保持する構成である。図10(A)のコンフィギュレーションメモリ521Bの構成とすることで、OSトランジスタを用いることなく、図9(A)と同様に、コンフィギュレーションメモリの機能を実現することができる。
次いで図9(B)に示す、論理回路301に設けられるコンフィギュレーションメモリ551Aは、OSトランジスタをコンフィギュレーションメモリに有する構成例である。そのため、Siトランジスタの作製工程に続いてOSトランジスタを積層し、コンフィギュレーションメモリを作製することができる等、製造コストの削減の点でメリットが大きい。
図9(B)に示すコンフィギュレーションメモリ551Aは、ノードmemB1およびノードmemB2に電荷を保持し、該電荷に応じた電位をコンフィギュレーションデータとして記憶する。そして保持されるコンフィギュレーションデータに従って、端子OUTにHレベル又はLレベルの電位を出力する。
図9(B)に示すコンフィギュレーションメモリ551Aは、トランジスタ531、トランジスタ535、トランジスタ532、トランジスタ536、容量素子534および容量素子538を有する。なお図面において、トランジスタ531およびトランジスタ535は、OSトランジスタであることを示すために、OSの符号を付している。
図9(B)に示すコンフィギュレーションメモリ551Aでトランジスタ531のゲートは、ワード線542に接続されている。また、トランジスタ531のソース又はドレインの一方はデータ線541に接続されている。また、トランジスタ531のソース又はドレインの他方は、トランジスタ532のゲートおよび容量素子534に接続されている。トランジスタ532のソース又はドレインの一方は、Hレベル(ここでは電位VDD)を与える配線に接続されている。トランジスタ532のソース又はドレインの他方は、出力端子OUTに接続されている。
図9(B)に示すコンフィギュレーションメモリ551Aでトランジスタ535のゲートは、ワード線542に接続されている。また、トランジスタ535のソース又はドレインの一方はインバータ540を介してデータ線541に接続されている。また、トランジスタ535のソース又はドレインの他方は、トランジスタ536のゲートおよび容量素子538に接続されている。トランジスタ536のソース又はドレインの一方は、Lレベル(ここではグラウンド電位GND)を与える配線に接続されている。トランジスタ536のソース又はドレインの他方は、出力端子OUTに接続されている。
図9(B)に示すコンフィギュレーションメモリ551Aでは、ノードmemB1とノードmemB2とで、一方にHレベル、他方にLレベルとなるような電位をコンフィギュレーションデータとして保持する。トランジスタ531およびトランジスタ535としてオフ電流が低いトランジスタを用いることで、ノードmemB1およびノードmemB2にコンフィギュレーションデータを記憶することができる。コンフィギュレーションデータの電位に応じてコンフィギュレーションメモリ551Aでは、トランジスタ532およびトランジスタ536の導通状態が制御され、どちらか一方のみが導通状態となる。そしてトランジスタ532又はトランジスタ536の一方を導通状態とするタイミングで、出力端子OUTにHレベルの電位又はLレベルの電位を与えることができる。
図10(B)は、図9(B)での電荷を保持することでコンフィギュレーションデータを保持する構成とは異なり、インバータループ537,538を用いてHレベル又はLレベルに対応する電位を保持する構成である。図10(B)のコンフィギュレーションメモリ551Bの構成とすることで、OSトランジスタを用いることなく、図9(B)と同様に、コンフィギュレーションメモリの機能を実現することができる。なお図9(B)、図10(B)の回路構成は、図24(A)、(B)のようにワード線542A、542Bの2本とすることでデータ線541が分岐しない構成に変形することも可能である。
以上のような構成とすることで、PLE間の配線数を少なく、非同期回路を実現可能な構成とし、低消費電力な半導体装置を提供することができる。
(実施の形態2)
本実施の形態では、上記実施の形態1で説明した異なる構成の一例について説明する。
図11は、本発明の一態様の半導体装置の構成を示すブロック図である。
図11に示す半導体装置200は、図1で説明したラッチ回路101[0]乃至101[3]、演算回路102、遅延回路103、出力タイミング生成回路104、レジスタ105、出力信号生成回路106、ANDゲート107、およびANDゲート108を有する。また、図11に示す半導体装置200は、出力タイミング生成回路201、レジスタ202、203、マルチプレクサ205乃至207を有する。
図11に示す半導体装置200は、グローバル・クロック信号の周期を待つことなく、演算回路102及び遅延回路103のパワー・ゲーティングを行うことができる。そのため、演算処理が終了した回路から順にパワー・ゲーティングを行うことができるため、パワー・ゲーティングすることによる低消費電力化の効果を十分に発揮できる。また図11に示す半導体装置200は、半導体装置が出力する信号をクロック信号PH1に同期した信号のコンフィギュレーションとすることも可能である。
図11に示す半導体装置200の構成では、半導体装置の入出力信号として同期信号を扱う必要がある場合に有効である。これは、リコンフィギュアブルな半導体装置を有するPLDと組み合わせて使う外部の半導体装置が同期回路である場合に特に有効である。
以下、半導体装置200の各構成、動作、各構成の回路例について説明する。
<半導体装置の構成について>
図11に本実施の形態の半導体装置200の回路構成を示す。なお本実施の形態において実施の形態1での説明と重複する場合には、上記実施の形態での説明を援用し、説明を省略する。
ラッチ回路101[0]乃至101[3]は、実施の形態1での説明と同様である。すなわち、信号PLE_IN[0]乃至PLE_IN[3]を受信すると、信号PON[0]乃至PON[3]、データ信号LMI[0]乃至LMI[3]を生成し、リセット信号RSTでリセットされる。
演算回路102は、実施の形態1での説明と同様である。すなわち、データ信号LMI[0]乃至LMI[3]に従って演算処理を行い、信号LMOを出力する。
ANDゲート107は、実施の形態1での説明と同様である。すなわち、信号PON[0]乃至PON[3]の論理積をとり、信号PONを生成する。
遅延回路103は、実施の形態1での説明と同様である。すなわち、信号PONが入力され、信号ROを生成する。
ANDゲート108は、実施の形態1での説明と同様である。すなわち、信号PONと、信号ROとの論理積をとり、信号DLを生成する。
出力タイミング生成回路104は、実施の形態1での説明と同様である。すなわち、信号DLが入力され、複数の信号TGC1乃至TGC3を生成する。
レジスタ105は、実施の形態1での説明と同様である。すなわち、信号TGC2の制御によって信号LMOをラッチし、信号LMOLとして出力する。なお信号TGC2を信号TG2という場合がある。
レジスタ202は、クロック信号PH2の制御によって信号LMOLをラッチし、信号R2として出力する機能を有する。レジスタ202を有することによって、所定のタイミングで保持してある信号LMOLを、信号R2として出力することができる。
レジスタ203は、クロック信号PH1の制御によって信号R2をラッチし、信号R1として出力する機能を有する。レジスタ203を有することによって、所定のタイミングで保持してある信号R2を、信号R1として出力することができる。
マルチプレクサ207は、非同期でデータ信号を出力する場合に信号LMOLを選択し、クロック信号に同期させてデータ信号を出力する場合に信号R1を選択して、信号RCとして出力する機能を有する。マルチプレクサ207を有することで、信号PLE_OUTを非同期の信号か、あるいはクロック信号PH1に同期した信号か、を選択して出力することができる。なお図11中「reg or comb?」は、同期した信号、あるいは非同期の信号を信号PLE_OUTとして出力するかを選択するためのコンフィギュレーションデータに対応する。同期した信号の場合、信号R1が選択され、非同期の信号の場合、信号LMOLが、選択される。
出力タイミング生成回路201は、クロック信号PH1が入力され、複数の信号TGR1およびTGR3を生成する機能を有する。出力タイミング生成回路201は、出力タイミング生成回路104と同じ回路構成を有する。すなわち、RSラッチを有し、クロック信号PH1が入力されるタイミングから特定の時間だけ遅延して生成した、信号TGR1およびTGR3を出力することができる。出力タイミング生成回路201は、クロック信号PH1が入力されるタイミングから特定の時間だけ遅延して生成した信号TGR1、さらに特定の時間だけ遅延して生成した信号TGR3を出力することができる。
マルチプレクサ205は、非同期でデータ信号を出力する場合に信号TGC1を選択し、クロック信号に同期させてデータ信号を出力する場合に信号TGR1を選択して、信号TG1として出力する機能を有する。マルチプレクサ205を有することで、信号PLE_OUTを非同期の信号か、あるいはクロック信号PH1に同期した信号か、を選択して出力することができる。同期した信号の場合、信号TGR1が選択され、非同期の信号の場合、信号TGC1が、選択される。
マルチプレクサ206は、非同期でデータ信号を出力する場合に信号TGC3を選択し、クロック信号に同期させてデータ信号を出力する場合に信号TGR3を選択して、信号TG1として出力する機能を有する。マルチプレクサ206を有することで、信号PLE_OUTを非同期の信号か、あるいはクロック信号PH1に同期した信号か、を選択して出力することができる。同期した信号の場合、信号TGR3が選択され、非同期の信号の場合、信号TGC3が、選択される。
出力信号生成回路106は、信号RCが入力され、信号TG1および信号TG3のタイミングによって、信号RCの論理値に応じた信号PLE_OUTを出力する機能を有する。出力信号生成回路106は、信号TG1のタイミングでパルスを出力し、その後入力される信号RCの論理値に応じて信号TG3のタイミングでパルスを出力し、信号PLE_OUTによる論理値を変えることができる。
<半導体装置の動作について>
図12、13に図11で示した半導体装置200における各信号のタイミングチャートを示す。なお図12は、信号PLE_OUTを非同期で出力する場合のタイミングチャートであり、図13は、信号PLE_OUTをクロック信号PH1に同期して出力する場合のタイミングチャートである。なお図12、13に示す各信号は、図11で示した半導体装置200における信号である。
図12に示すタイミングチャートにおける時刻t1乃至t9の動作は、図2の時刻T1乃至T9で説明した動作と同様である。この場合、信号PLE_OUTを非同期で出力するため、クロック信号PH1およびPH2はローレベルのままとなる。そのため、出力タイミング生成回路201が動作せず、信号TGR1、TGR3もローレベルである。マルチプレクサ207では、信号LMOLが信号RCとして選択される。マルチプレクサ205では、信号TGC1が信号TG1として選択される。マルチプレクサ206では、信号TGC3が信号TG3として選択される。信号TG1、TG3のパルスが入力されるタイミングで、信号PLE_OUTが出力される。
図13に示すタイミングチャートにおける時刻t11乃至t19の動作は、図11の時刻t1乃至t9で説明した動作と同様である。異なる点として、時刻t19でクロック信号PH2、時刻t20でクロック信号PH1がパルスを出力する点にある。レジスタ202および203では、クロック信号PH2およびPH1がパルスを出力した時点でラッチした信号R2およびR1を出力する。出力タイミング生成回路201では、クロック信号PH1の立ち上がりエッジから特定の時間だけ遅延して生成した、信号TGR1および信号TGR3を出力する。マルチプレクサ207では、信号R1が信号RCとして選択される。マルチプレクサ205では、信号TGR1が信号TG1として選択される。マルチプレクサ206では、信号TGR3が信号TG3として選択される。信号TG1、TG3のパルスが入力されるタイミングで、信号PLE_OUTが出力される。
上述した構成とすることで、演算回路102が演算結果を出力するまでの必要十分な期間のみ電源をオンにすることができ、したがって、電源をオフしている時間を長くすることができる。そして、クロック信号に同期したタイミングで、信号PLE_OUTを出力することができる。
<半導体装置を構成する回路の一例について>
半導体装置200を構成するラッチ回路101[0]乃至101[3]、出力タイミング生成回路104、出力信号生成回路106、演算回路102、および遅延回路103の構成例は、実施の形態1で説明した半導体装置100が有する各回路の構成と同様である。
(実施の形態3)
本発明の一態様の半導体装置の構成について、図14を用いて説明する。なお本実施の形態において、上記実施の形態と重複する説明は省略し、上記説明を援用するものとする。
図14は、本発明の一態様の半導体装置の構成を示すブロック図である。
図14に示す半導体装置100Bは、コンフィギュレーションデータを記憶できる論理回路としての機能を有する。半導体装置100Bは、リコンフィギュアブルな論理回路として機能する。半導体装置100Bは、PLE(Programmable Logic Element)という場合もある。
半導体装置100Bは、ラッチ回路101[0]乃至101[3]、演算回路102、遅延回路103、出力タイミング生成回路104、レジスタ105、出力信号生成回路106B、ANDゲート107、ANDゲート108、マルチプレクサ109[0]乃至109[3]、ANDゲート110、およびマルチプレクサ204を有する。
図14に示す半導体装置100Bは、グローバル・クロック信号を用いることなく、入力データの入出力を行うことができる機能を有する。そのため、グローバル・クロック信号の分配に要する消費電力を抑え、低消費電力化を図ることができる。
また、図14に示す半導体装置100Bは、グローバル・クロック信号の周期を待つことなく、演算回路102および遅延回路103のパワー・ゲーティングを行うことができる。そのため、演算処理が終了した回路から順にパワー・ゲーティングを行うことができるため、パワー・ゲーティングすることによる低消費電力化の効果を十分に発揮できる。
また図14に示す半導体装置100Bは、グローバル・クロック信号を用いない非同期回路として用いることができる。この場合、信号が回路間を順次伝播していく構成となる。当該構成において、図14に示す半導体装置100Bは、論理回路間の信号の授受をハンドシェーク方式とすることなく行うことができる。そのため、ハンドシェーク方式を実現するための回路間の配線を設ける必要がなくなり、配線数を低減できる。
また図14に示す半導体装置100Bは、入力される信号がパルス信号、あるいはバイナリの信号であっても、柔軟に回路構成を変更して用いることができる。そのため、利便性に優れたリコンフィギュアブルな論理回路として機能させることができる。
以下、半導体装置100Bの各構成、動作、各構成の回路例について説明する。
<半導体装置の構成について>
本実施の形態における、ラッチ回路101[0]乃至101[3]は、信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、他の半導体装置から出力された信号PLE_IN[0]乃至PLE_IN[3]を受信すると、演算回路102および遅延回路103の電源をオンにするための信号PON[0]乃至PON[3]を生成する機能を有する回路である。また、ラッチ回路101[0]乃至101[3]は、入力されるパルス信号から他の半導体装置から出力された信号の論理値(”0”又は”1”)を判定し、信号OUT[0]乃至OUT[3]をマルチプレクサ109[0]乃至109[3]に出力する機能を有する回路である。また、ラッチ回路101[0]乃至101[3]は、入力されるリセット信号RSTによって初期化される機能を有する回路である。ラッチ回路101[0]乃至101[3]は、RSラッチを有し、信号PLE_IN[0]乃至PLE_IN[3]が入力されるタイミングから特定の時間だけ遅延して生成した、信号PON[0]乃至PON[3]を出力することができる。また、ラッチ回路101[0]乃至101[3]は、それぞれ、信号PON[0]乃至PON[3]をさらに特定の時間だけ遅延して生成した、信号OUT[0]乃至OUT[3]を出力することができる。
また本実施の形態における、信号PLE_IN[0]乃至PLE_IN[3]は、バイナリのデータ信号の場合、信号の論理値(”0”又は”1”)の情報を含んでいるため、マルチプレクサ109[0]乃至109[3]にラッチ回路101[0]乃至101[3]を介さずに入力される。
なお図14では、ラッチ回路として、4つのラッチ回路101[0]乃至101[3]を示したが、数はこれに限らない。例えば、ラッチ回路の数は、信号PLE_IN[0]乃至PLE_IN[3]の数に対応して設ければよい。なおラッチ回路は、入力ラッチ(Input Latch)という場合がある。
なお本実施の形態における、信号PLE_IN[0]乃至PLE_IN[3]は、パルス状の波形(パルス)を有する信号の場合、パルス信号という場合がある。また信号PLE_IN[0]乃至PLE_IN[3]は、ハイレベルおよびローレベルの2値の信号の場合、バイナリ信号という場合がある。信号PLE_IN[0]乃至PLE_IN[3]が、パルス信号か、バイナリ信号かは、半導体装置の機能に応じて変わるため、どちらの信号を扱うか予めコンフィギュレーションデータによって半導体装置の機能を設定しておく必要がある。パルス信号を用いる場合は、後述するように、パワー・ゲーティングによる電力削減効果が得られやすい。特に、動作周波数が低い場合には、パワー・ゲーティングする時間を相対的に長くできるので好都合である。また、バイナリ信号を用いる場合は、動作周波数を高めやすい。
マルチプレクサ109[0]乃至109[3]は、信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、信号OUT[0]乃至OUT[3]を選択して出力する機能を有する。また、マルチプレクサ109[0]乃至109[3]は、信号PLE_IN[0]乃至PLE_IN[3]がバイナリ信号の場合、信号PLE_IN[0]乃至PLE_IN[3]を選択して出力する機能を有する。マルチプレクサ109[0]乃至109[3]から出力される信号は、データ信号LMI[0]乃至LMI[3]である。データ信号LMI[0]乃至LMI[3]は、演算回路102に入力される。
マルチプレクサ109[0]乃至109[3]には、信号OUT[0]乃至OUT[3]を選択するか、信号PLE_IN[0]乃至PLE_IN[3]を選択するかを、予めコンフィギュレーションデータとして与えておくことが好ましい。なお図14中「input async?」は、入力される信号PLE_IN[0]乃至PLE_IN[3]がパルス信号であるか、あるいは、バイナリ信号であるか、に応じて、信号OUT[0]乃至OUT[3]、あるいは、信号PLE_IN[0]乃至PLE_IN[3]を、マルチプレクサの出力信号として選択するためのコンフィギュレーションデータに対応する。
演算回路102は、上記実施の形態1で説明と同様である。なおコンフィギュレーションメモリの詳細な構成については,上記実施の形態1で説明した構成を適用することができる。
ANDゲート107は、上記実施の形態1で説明と同様である。
NORゲート110は、信号PONとコンフィギュレーションデータの否定論理和をとり、信号PGを生成する機能を有する。信号PGは、演算回路102および遅延回路103の電源をオンにする機能を有する信号である。なお信号PGは、ローレベルで電源をオン、ハイレベルで電源をオフにする。
本実施の形態における、ANDゲート107及びNORゲート110によって、コンフィギュレーションデータ「input async?」が、論理値”1”でハイレベルの場合、信号PLE_IN[0]乃至PLE_IN[3]がバイナリ信号とすると、信号PGはローレベルとなり、継続して電源をオンにさせることができる。また、コンフィギュレーションデータ「input async?」が、論理値”0”でローレベルの場合、信号PLE_IN[0]乃至PLE_IN[3]がパルス信号とすると、信号PGは、ラッチ回路101[0]乃至101[3]に信号PLE_IN[0]乃至PLE_IN[3]が到達して、PON[0]乃至PON[3]が”1”となり、PONが”1”となった後にローレベルとなり、演算回路102および遅延回路103の電源をオンにすることができる。従って、ラッチ回路101[0]乃至101[3]に信号PLE_IN[0]乃至PLE_IN[3]がすべて到達するまで、演算回路102および遅延回路103の電源をオフにでき、回路を動作させる直前で電源をオンにさせることができる。そのため、より効率的な電源の供給を実現できる、パワー・ゲーティングの動作とすることができる。
ANDゲート107及びNORゲート110によって、ラッチ回路101[0]乃至101[3]に信号PLE_IN[0]乃至PLE_IN[3]が到達した後に演算回路102および遅延回路103の電源をオンにする信号PGを生成することができる。従って、信号PLE_IN[0]乃至PLE_IN[3]がすべて到達するまで、演算回路102および遅延回路103の電源をオフにでき、回路を動作させる直前で電源をオンにさせることができる。そのため、より効率的な電源の供給を実現できる、パワー・ゲーティングの動作とすることができる。
遅延回路103は、上記実施の形態1で説明と同様である。
ANDゲート108は、上記実施の形態1で説明と同様である。つまりANDゲート108によって、演算回路102で信号LMOを演算し終えたことを伝える信号DLを生成することができる。信号DLは、信号PONと信号ROが共にハイレベルになる時、すなわち、信号PONがANDゲート107で生成されてから、演算回路102のクリティカル・パスでの遅延に相当する遅延時間だけ経過した後に信号ROが生成した時にハイレベルとなる。つまり、信号DLは、演算回路102での演算が終わり、信号LMOが確定したタイミングで生成することになる。従って、信号DLにより、演算回路102での演算が完了した直後のタイミングを把握することができる。さらに、信号DLを利用して、演算回路102をパワー・ゲーティングするためのタイミング信号および上記演算結果を半導体装置100Bの出力信号として出力するための複数のタイミング信号を生成させることができる。例えば、信号DLが入力される出力タイミング生成回路104では、リセット信号RST等を生成することができ、演算回路102および遅延回路103での動作が完了した直後に電源をオフにさせることができる。そのため、より効率的な電源の供給を実現できる、パワー・ゲーティングの動作とすることができる。
本実施の形態における、出力タイミング生成回路104は、信号DLが入力され、複数の信号TGC1乃至TGC3を生成する機能を有する。なお出力タイミング生成回路104は、’Output Timing Generator’という場合がある。出力タイミング生成回路104は、RSラッチを有し、信号DLが入力されるタイミングから特定の時間だけ遅延して生成した、信号TGC1乃至TGC3を出力することができる。出力タイミング生成回路104は、信号DLが入力されるタイミングから特定の時間だけ遅延して生成した信号TGC1、さらに特定の時間だけ遅延して生成した信号TGC2、さらに特定の時間だけ遅延して生成した信号TGC3を出力することができる。
レジスタ105は、上記実施の形態1で説明と同様である。
マルチプレクサ204は、信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、信号TGC2を選択して出力する機能を有する。また、マルチプレクサ204は、信号PLE_IN[0]乃至PLE_IN[3]がバイナリ信号の場合、電位VDD、すなわちハイレベルを選択して出力する機能を有する。マルチプレクサ204から出力される信号は、信号TG2である。レジスタ105は、信号TG2がハイレベルで、信号LMOを、信号LMOLとして出力することができる。
出力信号生成回路106Bは、信号LMOLが入力され、信号TGC1および信号TGC3のタイミングによって、信号LMOLの論理値に応じた信号PLE_OUTを出力する機能を有する。なお出力信号生成回路106Bは、’Output Signal Generator’という場合がある。出力信号生成回路106Bは、信号TGC1のタイミングでパルスを出力し、その後入力される信号LMOLの論理値に応じて信号TGC3のタイミングでパルスを出力し、信号PLE_OUTによる論理値を変えることができる。
<半導体装置の動作について>
図15に図14で示した半導体装置100Bにおける各信号のタイミングチャートを示す。なお信号PLE_IN[0]乃至PLE_IN[3]は、データが”0”の場合にパルス1個、”1”の場合にパルス2個で表すものとする。なおパルスは短い期間で電位が変化する信号であり、例えばローレベルからハイレベルに切り替わり、再びローレベルに切り替わる信号である。
なお図15では、特に信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合の動作について説明する。上述した、信号PLE_IN[0]乃至PLE_IN[3]がバイナリ信号の場合は、演算回路102及び遅延回路103への電源をオフにする動作がない。
なおマルチプレクサ109[0]乃至109[3]及びマルチプレクサ204が出力する信号の選択は、コンフィギュレーションデータによって予め設定される。信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、マルチプレクサ109[0]乃至109[3]は、信号OUT[0]乃至OUT[3]をデータ信号LMI[0]乃至LMI[3]として選択する。また、マルチプレクサ204は、信号TGC2を信号TG2として選択する。
時刻T1において、信号RSTをハイレベルとする。この時、ラッチ回路101[0]乃至101[3]から出力される信号PON[0]乃至PON[3]はローレベルとなり、信号PONもローレベルとなる。従って、演算回路102および遅延回路103の電源はオフとなる。
時刻T2において、信号PLE_IN[0]をハイレベル、信号PLE_IN[1]をハイレベルとする。これは、信号PLE_IN[0]、信号PLE_IN[1]の第1のパルスが入力されたことを示す。続いて、時刻T3において、信号PLE_IN[0]をローレベル、信号PLE_IN[1]をローレベルとする。これは、信号PLE_IN[0]、信号PLE_IN[1]の第1のパルスの入力が終わったことを意味し、この時、信号PON[0]はハイレベル、信号PON[1]はハイレベルとなる。
時刻T3において、信号PLE_IN[2]をハイレベルとする。これは、信号PLE_IN[2]の第1のパルスが入力されたことを示す。続いて、時刻T4において、信号PLE_IN[2]をローレベルとする。これは、信号PLE_IN[2]の第1のパルスの入力が終わったことを意味し、この時、信号PON[2]はハイレベルとなる。
時刻T4において、信号PLE_IN[3]をハイレベルとする。これは、信号PLE_IN[3]の第1のパルスが入力されたことを示す。続いて、時刻T5において、信号PLE_IN[3]をローレベルとする。これは、信号PLE_IN[3]の第1のパルスの入力が終わったことを意味し、この時、信号PON[3]がハイレベルとなる。さらに、信号PONがハイレベルとなり、演算回路102および遅延回路103の電源がオンになる。
すなわち、信号PLE_IN[0]乃至PLE_IN[3]をパルス信号とすることで、信号が受信したことを判定し、演算回路102および遅延回路103の電源を制御することができる。このような構成とすることで、信号を受信するまで電源をオフにすることができ、したがって、電源をオフしている時間を長くすることができる。また、ハンドシェーク方式とするための回路を用いないため、ハンドシェーク方式を実現する際に必要な制御信号が不要になり、したがって、配線数を低減することができる。
なお、時刻T4で信号PLE_IN[1]をハイレベル、時刻T5で信号PLE_IN[2]をハイレベルとする。これは、信号PLE_IN[1]および信号PLE_IN[2]の第2のパルスが入力されたことを示し、入力される信号のデータが論理値”1”であることを示す。一方、信号PLE_IN[0]および信号PLE_IN[3]には第2のパルスが入力されないことで、入力される信号のデータが論理値”0”であることを示す。すなわち、信号PLE_IN[0]乃至PLE_IN[3]には、入力される信号のデータ”0”、”1”、”1”、”0”が入力されたことに相当する。
時刻T5で信号PONがハイレベルとなり、信号PGがローレベルとなり、演算回路102および遅延回路103の電源がオンになると、遅延回路103が出力する信号ROは、特定の時間の遅延を経て、時刻T6でローレベルからハイレベルとなる。この時、信号LMOの値は確定していることになる。図15では、確定した信号LMOの値をハイレベルとする。さらに、信号ROがハイレベルとなることで、信号DLがハイレベルとなる。
時刻T6で信号DLをハイレベルとなると、時刻T6で信号TGC1がハイレベルとなり、続いて、時刻T7で信号TGC2がハイレベルとなり、時刻T8で信号TGC3がハイレベルとなる。信号TGC1は、出力信号生成回路106Bで信号PLE_OUTの第1のパルスを出力するタイミングを与える信号となる。すなわち、時刻T6で信号PLE_OUTがハイレベルを出力する。信号TGC2は、演算回路102の出力をラッチするタイミングを与える信号となる。すなわち、時刻T7で演算回路102の信号LMOがラッチされ、信号LMOLがハイレベルとなる。信号TGC3は、出力信号生成回路106Bで信号PLE_OUTの第2のパルスを出力するタイミングを与える信号となる。すなわち、時刻T8で信号LMOLに対応して、信号PLE_OUTをハイレベルとして出力する。また、信号TGC3はリセット信号RSTとなる。すなわち、時刻T8でリセット信号がハイレベルとなり、前述の時刻T1の状態に戻り、信号PONがローレベルとなり、信号PGがハイレベルとなり、演算回路102および遅延回路103の電源がオフする。
上述した構成とすることで、演算回路102が演算結果を出力するまでの必要十分な期間のみ電源をオンにすることができ、したがって、電源をオフしている時間を長くすることができる。
以降、時刻T9以降において、時刻T2乃至時刻T8と同様の動作を繰り返す。なお、時刻T9以降の動作において、信号PLE_IN[0]乃至PLE_IN[3]には、データ”1”、”0”、”0”、”0”が入力されたとする。
<半導体装置を構成する回路の一例について>
以下、半導体装置100Bを構成するラッチ回路101[0]乃至101[3]、出力タイミング生成回路104、出力信号生成回路106B、演算回路102、および遅延回路103の構成例について説明する。また、コンフィギュレーションメモリを有し、当該コンフィギュレーションメモリのデータ(コンフィギュレーションデータ)を変更することで回路構成を変更できる論理回路として機能する半導体装置100Bを備えたPLD(Programmable Logic Device)の構成例、およびコンフィギュレーションメモリの構成例について説明する。
ラッチ回路101[0]乃至101[3]は、実施の形態1での説明と同様である。すなわち、信号PLE_IN[0]乃至PLE_IN[3]を受信すると、信号PON[0]乃至PON[3]、データ信号OUT[0]乃至OUT[3]を生成し、リセット信号RSTでリセットされる。
出力タイミング生成回路は、図4(A)で説明する回路構成、図4(B)で説明するタイミングチャートの通りである。
<<出力信号生成回路について>>
図16は、出力信号生成回路106Bの回路構成の一例である。
図16において、出力信号生成回路106Bは、ANDゲート131、ORゲート132、およびマルチプレクサ133を有する。ANDゲート131に入力する信号を信号IN、および信号tg3とする。ORゲート132に入力する信号をANDゲート131の出力信号、および信号tg1とする。マルチプレクサ133に入力する信号を信号IN、およびORゲート132の出力信号とする。マルチプレクサ133が出力する信号を信号OUTとする。
マルチプレクサ133には、信号INを選択するか、ORゲート132の出力信号を選択するかを、予めコンフィギュレーションデータとして与えておくことが好ましい。なお図16中「output async?」は、信号PLE_OUTをパルス信号とするか、バイナリのデータ信号とするか、に応じて、マルチプレクサの出力信号を選択するためのコンフィギュレーションデータに対応する。
なお図16中、信号INは図14で説明した信号LMOLに相当する。また、図16中、信号tg1は図14で説明した信号TGC1に相当する。また、図16中、信号tg3は図14で説明した信号TGC3に相当する。また、図16中、信号OUTは図14で説明した信号PLE_OUTに相当する。
図16に示す出力信号生成回路106Bは、バイナリのデータ信号を出力する場合、信号INを出力する。また、パルス信号を出力する場合、信号tg1およびtg3でタイミングを規定された信号OUTが出力される。なお、信号INがハイレベル(又はローレベル)の場合、信号tg3のタイミングで信号OUTはハイレベル(又はローレベル)となる。
<<演算回路について>>
演算回路は、図6(A)、(B)で説明する回路構成の通りである。
<<遅延回路について>>
遅延回路は、図7(A)、(B)で説明する回路構成の通りである。
<<PLDについて>>
PLDは、図8で説明するブロック図の通りである。
<コンフィギュレーションメモリについて>
コンフィギュレーションメモリは、図9、図10で説明する回路構成の通りである。
以上のような構成とすることで、PLE間の配線数を少なく、非同期回路を実現可能な構成とし、低消費電力な半導体装置を提供することができる。
(実施の形態4)
本実施の形態では、上記実施の形態3で説明した異なる構成の一例について説明する。
図17は、本発明の一態様の半導体装置の構成を示すブロック図である。
図17に示す半導体装置200Bは、図14で説明したラッチ回路101[0]乃至101[3]、演算回路102、遅延回路103、出力タイミング生成回路104、レジスタ105、出力信号生成回路106B、ANDゲート107、ANDゲート108、マルチプレクサ109[0]乃至109[3]、ANDゲート110、およびマルチプレクサ204を有する。また、図17に示す半導体装置200Bは、出力タイミング生成回路201、レジスタ202、203、マルチプレクサ205乃至208を有する。
図17に示す半導体装置200Bは、グローバル・クロック信号の周期を待つことなく、演算回路102及び遅延回路103のパワー・ゲーティングを行うことができる。そのため、演算処理が終了した回路から順にパワー・ゲーティングを行うことができるため、パワー・ゲーティングすることによる低消費電力化の効果を十分に発揮できる。また図17に示す半導体装置200Bは、半導体装置が出力する信号をクロック信号PH1に同期した信号のコンフィギュレーションとすることも可能である。
図17に示す半導体装置200Bの構成では、半導体装置の入出力信号として同期信号を扱う必要がある場合に有効である。これは、リコンフィギュアブルな半導体装置を有するPLDと組み合わせて使う外部の半導体装置が同期回路である場合に特に有効である。
また図17に示す半導体装置200Bは、入力される信号がパルス信号、あるいはバイナリの信号であっても、同期回路あるいは非同期回路を問わず、柔軟に回路構成を変更して用いることができる。そのため、利便性に優れたリコンフィギュアブルな論理回路として機能させることができる。
以下、半導体装置200Bの各構成、動作、各構成の回路例について説明する。
<半導体装置の構成について>
図17に本実施の形態の半導体装置200Bの回路構成を示す。なお本実施の形態において実施の形態1、および実施の形態3での説明と重複する場合には、上記実施の形態での説明を援用し、説明を省略する。
ラッチ回路101[0]乃至101[3]は、実施の形態3での説明と同様である。すなわち、信号PLE_IN[0]乃至PLE_IN[3]を受信すると、信号PON[0]乃至PON[3]、データ信号OUT[0]乃至OUT[3]を生成し、リセット信号RSTでリセットされる。
マルチプレクサ109[0]乃至109[3]は、実施の形態3での説明と同様である。すなわち信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、信号OUT[0]乃至OUT[3]を選択して出力し、信号PLE_IN[0]乃至PLE_IN[3]がバイナリ信号の場合、信号PLE_IN[0]乃至PLE_IN[3]を選択して出力する。
演算回路102は、実施の形態3での説明と同様である。すなわち、データ信号LMI[0]乃至LMI[3]に従って演算処理を行い、信号LMOを出力する。
ANDゲート107およびNORゲート110は、実施の形態3での説明と同様である。すなわち、ANDゲート107は、信号PON[0]乃至PON[3]の論理積をとり、信号PONを生成する。また、NORゲート110は、信号PONとコンフィギュレーションデータの否定論理和をとり、信号PGを生成する機能を有する。
遅延回路103は、実施の形態3での説明と同様である。すなわち、信号PONが入力され、信号ROを生成する。
ANDゲート108は、実施の形態3での説明と同様である。すなわち、信号PONと、信号ROとの論理積をとり、信号DLを生成する。
出力タイミング生成回路104は、実施の形態3での説明と同様である。すなわち、信号DLが入力され、複数の信号TGC1乃至TGC3を生成する。
レジスタ105は、実施の形態3での説明と同様である。すなわち、信号TG2の制御によって信号LMOをラッチし、信号LMOLとして出力する。
マルチプレクサ204は、実施の形態3での説明と同様である。すなわち、信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、信号TGC2を選択して出力し、信号PLE_IN[0]乃至PLE_IN[3]がバイナリ信号の場合、電位VDD、すなわちハイレベルを選択して出力する。
レジスタ202は、クロック信号PH2の制御によって信号LMOLをラッチし、信号R2として出力する機能を有する。レジスタ202を有することによって、所定のタイミングで保持してある信号LMOLを、信号R2として出力することができる。
レジスタ203は、クロック信号PH1の制御によって信号R2をラッチし、信号R1として出力する機能を有する。レジスタ203を有することによって、所定のタイミングで保持してある信号R2を、信号R1として出力することができる。
マルチプレクサ207は、非同期でデータ信号を出力する場合に信号LMOLを選択し、クロック信号に同期させてデータ信号を出力する場合に信号R1を選択して、信号RCとして出力する機能を有する。マルチプレクサ207を有することで、信号PLE_OUTを非同期の信号か、あるいはクロック信号PH1に同期した信号か、を選択して出力することができる。なお図17中「reg or comb?」は、同期した信号、あるいは非同期の信号を信号PLE_OUTとして出力するかを選択するためのコンフィギュレーションデータに対応する。同期した信号の場合、信号R1が選択され、非同期の信号の場合、信号LMOLが、選択される。
マルチプレクサ208は、信号PLE_OUTをバイナリのデータ信号として出力する場合に電位GND、すなわちローレベルを選択して出力する機能を有する。また、マルチプレクサ208は、信号PLE_OUTをパルス信号として出力する場合にクロックPH1を選択して、信号TG1として出力する機能を有する。
出力タイミング生成回路201は、信号PLE_OUTをパルス信号として出力する場合、クロック信号PH1が入力され、複数の信号TGR1およびTGR3を生成する機能を有する。出力タイミング生成回路201は、信号PLE_OUTをバイナリのデータ信号として出力する場合、ローレベルが入力され、信号TGR1およびTGR3もローレベルを維持する。出力タイミング生成回路201は、出力タイミング生成回路104と同じ回路構成を有する。すなわち、RSラッチを有し、クロック信号PH1が入力されるタイミングから特定の時間だけ遅延して生成した、信号TGR1およびTGR3を出力することができる。出力タイミング生成回路201は、クロック信号PH1が入力されるタイミングから特定の時間だけ遅延して生成した信号TGR1、さらに特定の時間だけ遅延して生成した信号TGR3を出力することができる。
マルチプレクサ205は、非同期でデータ信号を出力する場合に信号TGC1を選択し、クロック信号に同期させてデータ信号を出力する場合に信号TGR1を選択して、信号TG1として出力する機能を有する。マルチプレクサ205を有することで、信号PLE_OUTを非同期の信号か、あるいはクロック信号PH1に同期した信号か、を選択して出力することができる。同期した信号の場合、信号TGR1が選択され、非同期の信号の場合、信号TGC1が、選択される。
マルチプレクサ206は、非同期でデータ信号を出力する場合に信号TGC3を選択し、クロック信号に同期させてデータ信号を出力する場合に信号TGR3を選択して、信号TG1として出力する機能を有する。マルチプレクサ206を有することで、信号PLE_OUTを非同期の信号か、あるいはクロック信号PH1に同期した信号か、を選択して出力することができる。同期した信号の場合、信号TGR3が選択され、非同期の信号の場合、信号TGC3が、選択される。
出力信号生成回路106Bは、信号RCが入力され、信号TG1および信号TG3のタイミングによって、信号RCの論理値に応じた信号PLE_OUTをバイナリのデータ信号あるいはパルス信号で切り替えて、出力する機能を有する。出力信号生成回路106Bは、パルス信号を出力する場合、信号TG1のタイミングでパルスを出力し、その後入力される信号RCの論理値に応じて信号TG3のタイミングでパルスを出力し、信号PLE_OUTによる論理値を変えることができる。
<半導体装置の動作について>
図18、19に図17で示した半導体装置200Bにおける各信号のタイミングチャートを示す。なお図18は、信号PLE_OUTを非同期で出力する場合のタイミングチャートであり、図19は、信号PLE_OUTをクロック信号PH1に同期して出力する場合のタイミングチャートである。なお図18、19に示す各信号は、図17で示した半導体装置200Bにおける信号である。
なお図18,19では、特に信号PLE_IN[0]乃至PLE_IN[3]、及び信号PLE_OUTがパルス信号の場合の動作について説明する。上述した、信号PLE_IN[0]乃至PLE_IN[3]、及び信号PLE_OUTがバイナリ信号の場合は、演算回路102及び遅延回路103への電源をオフにする動作がない。
なおマルチプレクサ109[0]乃至109[3]及びマルチプレクサ204が出力する信号の選択は、コンフィギュレーションデータによって予め設定される。信号PLE_IN[0]乃至PLE_IN[3]がパルス信号の場合、マルチプレクサ109[0]乃至109[3]は、信号OUT[0]乃至OUT[3]をデータ信号LMI[0]乃至LMI[3]として選択する。また、マルチプレクサ204は、信号TGC2を信号TG2として選択する。また、マルチプレクサ208は、クロック信号PH1を選択する。
図18に示すタイミングチャートにおける時刻t1乃至t9の動作は、図15の時刻T1乃至T9で説明した動作と同様である。この場合、信号PLE_OUTを非同期で出力するため、クロック信号PH1およびPH2はローレベルのままとなる。そのため、出力タイミング生成回路201が動作せず、信号TGR1、TGR3もローレベルである。マルチプレクサ207では、信号LMOLが信号RCとして選択される。マルチプレクサ205では、信号TGC1が信号TG1として選択される。マルチプレクサ206では、信号TGC3が信号TG3として選択される。信号TG1、TG3のパルスが入力されるタイミングで、信号PLE_OUTが出力される。
図19に示すタイミングチャートにおける時刻t11乃至t19の動作は、図18の時刻t1乃至t9で説明した動作と同様である。異なる点として、時刻t19でクロック信号PH2、時刻t20で信号PH1がパルスを出力する点にある。レジスタ202および203では、クロック信号PH2およびPH1がパルスを出力した時点でラッチした信号R2およびR1を出力する。出力タイミング生成回路201では、クロック信号PH1から特定の時間だけ遅延して生成した、信号TGR1および信号TGR3を出力する。マルチプレクサ207では、信号R1が信号RCとして選択される。マルチプレクサ205では、信号TGR1が信号TG1として選択される。マルチプレクサ206では、信号TGR3が信号TG3として選択される。信号TG1、TG3のパルスが入力されるタイミングで、信号PLE_OUTが出力される。
上述した構成とすることで、演算回路102が演算結果を出力するまでの必要十分な期間のみ電源をオンにすることができ、したがって、電源をオフしている時間を長くすることができる。そして、クロック信号に同期したタイミングで、信号PLE_OUTを出力することができる。
<半導体装置を構成する回路の一例について>
半導体装置200Bを構成するラッチ回路101[0]乃至101[3]、出力タイミング生成回路104、出力信号生成回路106B、演算回路102、および遅延回路103の構成例は、実施の形態3で説明した半導体装置100Bが有する各回路の構成と同様である。
(実施の形態5)
本実施の形態では、上記実施の形態1で説明したOSトランジスタについて説明する。
<OSトランジスタの特性>
OSトランジスタは、酸化物半導体中の不純物濃度を低減し、酸化物半導体を真性又は実質的に真性にすることでオフ電流を低くすることができる。ここで、実質的に真性とは、酸化物半導体中のキャリア密度が、1×1017/cm未満であること、好ましくは1×1015/cm未満であること、さらに好ましくは1×1013/cm未満であることを指す。酸化物半導体において、水素、窒素、炭素、シリコン、および主成分以外の金属元素は不純物となる。例えば、水素および窒素はドナー準位の形成に寄与し、キャリア密度を増大させてしまう。
真性又は実質的に真性にした酸化物半導体を用いたトランジスタは、キャリア密度が低いため、閾値電圧がマイナスとなる電気特性になることが少ない。また、当該酸化物半導体を用いたトランジスタは、酸化物半導体のキャリアトラップが少ないため、電気特性の変動が小さく、信頼性の高いトランジスタとなる。また、当該酸化物半導体を用いたトランジスタは、オフ電流を非常に低くすることが可能となる。
なおオフ電流を低くしたOSトランジスタでは、室温(25℃程度)にてチャネル幅1μmあたりの規格化されたオフ電流が1×10−18A以下、好ましくは1×10−21A以下、更に好ましくは1×10−24A以下、又は85℃にて1×10−15A以下、好ましくは1×10−18A以下、更に好ましくは1×10−21A以下とすることができる。
<オフ電流>
本明細書において、特に断りがない場合、オフ電流とは、トランジスタがオフ状態(非導通状態、遮断状態、ともいう)にあるときのドレイン電流をいう。オフ状態とは、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低い状態、pチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも高い状態をいう。例えば、nチャネル型のトランジスタのオフ電流とは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低いときのドレイン電流を言う場合がある。
トランジスタのオフ電流は、Vgsに依存する場合がある。従って、トランジスタのオフ電流がI以下となるVgsが存在するときに、トランジスタのオフ電流がI以下である、と言う場合がある。トランジスタのオフ電流は、Vgsが所定の値であるときのオフ電流、Vgsが所定の範囲内の値であるときのオフ電流、又は、Vgsが十分に低減されたオフ電流が得られる値であるときのオフ電流を指す場合がある。
一例として、しきい値電圧Vthが0.5Vであり、Vgsが0.5Vであるときのドレイン電流が1×10−9Aであり、Vgsが0.1Vにおけるドレイン電流が1×10−13Aであり、Vgsがー0.5Vにおけるドレイン電流が1×10−19Aであり、Vgsがー0.8Vにおけるドレイン電流が1×10−22Aであるようなnチャネル型トランジスタを想定する。当該トランジスタのドレイン電流は、Vgsが−0.5Vにおいて、又は、Vgsが−0.5V乃至−0.8Vの範囲において、1×10−19A以下であるから、当該トランジスタのオフ電流は1×10−19A以下である、と言う場合がある。当該トランジスタのドレイン電流が1×10−22A以下となるVgsが存在するため、当該トランジスタのオフ電流は1×10−22A以下である、と言う場合がある。
本明細書では、チャネル幅Wを有するトランジスタのオフ電流を、チャネル幅Wあたりの値で表す場合がある。また、所定のチャネル幅(例えば1μm)あたりの電流値で表す場合がある。後者の場合、オフ電流の単位は、電流/長さ(例えば、A/μm)で表される場合がある。
トランジスタのオフ電流は、温度に依存する場合がある。本明細書において、オフ電流は、特に記載がない場合、室温、60℃、85℃、95℃、又は125℃におけるオフ電流を表す場合がある。又は、当該トランジスタが含まれる半導体装置等の信頼性が保証される温度、又は、当該トランジスタが含まれる半導体装置等が使用される温度(例えば、5℃乃至35℃のいずれか一の温度)におけるオフ電流、を表す場合がある。室温、60℃、85℃、95℃、125℃、当該トランジスタが含まれる半導体装置等の信頼性が保証される温度、又は、当該トランジスタが含まれる半導体装置等が使用される温度(例えば、5℃乃至35℃のいずれか一の温度)、におけるトランジスタのオフ電流がI以下となるVgsが存在するときに、トランジスタのオフ電流がI以下である、と言う場合がある。
トランジスタのオフ電流は、ドレインとソースの間の電圧Vdsに依存する場合がある。本明細書において、オフ電流は、特に記載がない場合、Vdsの絶対値が0.1V、0.8V、1V、1.2V、1.8V,2.5V,3V、3.3V、10V、12V、16V、又は20Vにおけるオフ電流を表す場合がある。又は、当該トランジスタが含まれる半導体装置等の信頼性が保証されるVds、又は、当該トランジスタが含まれる半導体装置等において使用されるVdsにおけるオフ電流、を表す場合がある。Vdsが所定の値であるときに、トランジスタのオフ電流がI以下となるVgsが存在する場合、トランジスタのオフ電流がI以下である、と言うことがある。ここで、所定の値とは、例えば、0.1V、0.8V、1V、1.2V、1.8V,2.5V,3V、3.3V、10V、12V、16V、20V、当該トランジスタが含まれる半導体装置等の信頼性が保証されるVdsの値、又は、当該トランジスタが含まれる半導体装置等において使用されるVdsの値である。
上記オフ電流の説明において、ドレインをソースと読み替えてもよい。つまり、オフ電流は、トランジスタがオフ状態にあるときのソースを流れる電流を言う場合もある。
本明細書では、オフ電流と同じ意味で、リーク電流と記載する場合がある。
本明細書において、オフ電流とは、例えば、トランジスタがオフ状態にあるときに、ソースとドレインとの間に流れる電流を指す場合がある。
<酸化物半導体の組成>
なおOSトランジスタの半導体層に用いる酸化物半導体としては、少なくともインジウム(In)又は亜鉛(Zn)を含むことが好ましい。特にInおよびZnを含むことが好ましい。また、それらに加えて、酸素を強く結びつけるスタビライザーを有することが好ましい。スタビライザーとしては、ガリウム(Ga)、スズ(Sn)、ジルコニウム(Zr)、ハフニウム(Hf)およびアルミニウム(Al)の少なくともいずれかを有すればよい。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)のいずれか一種又は複数種を有してもよい。
トランジスタの半導体層に用いる酸化物半導体としては、例えば、酸化インジウム、酸化スズ、酸化亜鉛、In−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系酸化物、Sn−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化物、In−Ga−Zn系酸化物(IGZOとも表記する)、In−Al−Zn系酸化物、In−Sn−Zn系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、Sn−Al−Zn系酸化物、In−Hf−Zn系酸化物、In−Zr−Zn系酸化物、In−Ti−Zn系酸化物、In−Sc−Zn系酸化物、In−Y−Zn系酸化物、In−La−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Zn系酸化物、In−Sn−Ga−Zn系酸化物、In−Hf−Ga−Zn系酸化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化物、In−Sn−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物等がある。
例えば、In:Ga:Zn=1:1:1、In:Ga:Zn=3:1:2、あるいはIn:Ga:Zn=2:1:3の原子数比のIn−Ga−Zn系酸化物やその組成の近傍の酸化物を用いるとよい。
<酸化物半導体中の不純物>
半導体層を構成する酸化物半導体膜に水素が多量に含まれると、酸化物半導体と結合することによって、水素の一部がドナーとなり、キャリアである電子を生じてしまう。これにより、トランジスタの閾値電圧がマイナス方向にシフトしてしまう。そのため、酸化物半導体膜の形成後において、脱水化処理(脱水素化処理)を行い酸化物半導体膜から、水素、又は水分を除去して不純物が極力含まれないように高純度化することが好ましい。
なお、酸化物半導体膜への脱水化処理(脱水素化処理)によって、酸化物半導体膜から酸素が減少してしまうことがある。よって、酸化物半導体膜への脱水化処理(脱水素化処理)によって増加した酸素欠損を補填するため酸素を酸化物半導体膜に加える処理を行うことが好ましい。
このように、酸化物半導体膜は、脱水化処理(脱水素化処理)により、水素又は水分が除去され、加酸素化処理により酸素欠損を補填することによって、i型(真性)化又はi型に限りなく近く実質的にi型(真性)である酸化物半導体膜とすることができる。なお、実質的に真性とは、酸化物半導体膜中にドナーに由来するキャリアが極めて少なく(ゼロに近く)、キャリア密度が1×1017/cm以下、1×1016/cm以下、1×1015/cm以下、1×1014/cm以下、1×1013/cm以下であることをいう。
<酸化物半導体の構造>
酸化物半導体の構造について説明する。
なお本明細書において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。したがって、−5°以上5°以下の場合も含まれる。また、「略平行」とは、二つの直線が−30°以上30°以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。したがって、85°以上95°以下の場合も含まれる。また、「略垂直」とは、二つの直線が60°以上120°以下の角度で配置されている状態をいう。
また、本明細書において、結晶が三方晶又は菱面体晶である場合、六方晶系として表す。
酸化物半導体膜は、非単結晶酸化物半導体膜と単結晶酸化物半導体膜とに分けられる。又は、酸化物半導体は、例えば、結晶性酸化物半導体と非晶質酸化物半導体とに分けられる。
なお、非単結晶酸化物半導体としては、CAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)、多結晶酸化物半導体、微結晶酸化物半導体、非晶質酸化物半導体などがある。また、結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC−OS、多結晶酸化物半導体、微結晶酸化物半導体などがある。
まずは、CAAC−OS膜について説明する。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである。
透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって、CAAC−OS膜の明視野像および回折パターンの複合解析像(高分解能TEM像ともいう。)を観察することで複数の結晶部を確認することができる。一方、高分解能TEM像によっても明確な結晶部同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を確認することができない。そのため、CAAC−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
試料面と略平行な方向から、CAAC−OS膜の断面の高分解能TEM像を観察すると、結晶部において、金属原子が層状に配列していることを確認できる。金属原子の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)又は上面の凹凸を反映した形状であり、CAAC−OS膜の被形成面又は上面と平行に配列する。
一方、試料面と略垂直な方向から、CAAC−OS膜の平面の高分解能TEM像を観察すると、結晶部において、金属原子が三角形状又は六角形状に配列していることを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られない。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面又は上面に略垂直な方向を向いていることが確認できる。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素、シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリコンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(又は分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不純物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化物半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによってキャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性又は実質的に高純度真性と呼ぶ。高純度真性又は実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。したがって、当該酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性又は実質的に高純度真性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導体膜を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる。なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が高く、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定となる場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が小さい。
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、高分解能TEM像において、結晶部を確認することのできる領域と、明確な結晶部を確認することのできない領域と、を有する。微結晶酸化物半導体膜に含まれる結晶部は、1nm以上100nm以下、又は1nm以上10nm以下の大きさであることが多い。特に、1nm以上10nm以下、又は1nm以上3nm以下の微結晶であるナノ結晶(nc:nanocrystal)を有する酸化物半導体膜を、nc−OS(nanocrystalline Oxide Semiconductor)膜と呼ぶ。また、nc−OS膜は、例えば、高分解能TEM像では、結晶粒界を明確に確認できない場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かない場合がある。例えば、nc−OS膜に対し、結晶部よりも大きい径のX線を用いるXRD装置を用いて構造解析を行うと、out−of−plane法による解析では、結晶面を示すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプローブ径(例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。)を行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し、結晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いるナノビーム電子回折を行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を行うと、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、nc−OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが観測される場合がある。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。そのため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−OS膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
次に、非晶質酸化物半導体膜について説明する。
非晶質酸化物半導体膜は、膜中における原子配列が不規則であり、結晶部を有さない酸化物半導体膜である。石英のような無定形状態を有する酸化物半導体膜が一例である。
非晶質酸化物半導体膜は、高分解能TEM像において結晶部を確認することができない。
非晶質酸化物半導体膜に対し、XRD装置を用いた構造解析を行うと、out−of−plane法による解析では、結晶面を示すピークが検出されない。また、非晶質酸化物半導体膜に対し、電子回折を行うと、ハローパターンが観測される。また、非晶質酸化物半導体膜に対し、ナノビーム電子回折を行うと、スポットが観測されず、ハローパターンが観測される。
なお、酸化物半導体膜は、nc−OS膜と非晶質酸化物半導体膜との間の物性を示す構造を有する場合がある。そのような構造を有する酸化物半導体膜を、特に非晶質ライク酸化物半導体(a−like OS:amorphous−like Oxide Semiconductor)膜と呼ぶ。
a−like OS膜は、高分解能TEM像において鬆(ボイドともいう。)が観察される場合がある。また、高分解能TEM像において、明確に結晶部を確認することのできる領域と、結晶部を確認することのできない領域と、を有する。a−like OS膜は、TEMによる観察程度の微量な電子照射によって、結晶化が起こり、結晶部の成長が見られる場合がある。一方、良質なnc−OS膜であれば、TEMによる観察程度の微量な電子照射による結晶化はほとんど見られない。
なお、a−like OS膜およびnc−OS膜の結晶部の大きさの計測は、高分解能TEM像を用いて行うことができる。例えば、InGaZnOの結晶は層状構造を有し、In−O層の間に、Ga−Zn−O層を2層有する。InGaZnOの結晶の単位格子は、In−O層を3層有し、またGa−Zn−O層を6層有する、計9層がc軸方向に層状に重なった構造を有する。よって、これらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその値は0.29nmと求められている。そのため、高分解能TEM像における格子縞に着目し、格子縞の間隔が0.28nm以上0.30nm以下である箇所においては、それぞれの格子縞がInGaZnOの結晶のa−b面に対応する。
また、酸化物半導体膜は、構造ごとに密度が異なる場合がある。例えば、ある酸化物半導体膜の組成がわかれば、該組成と同じ組成における単結晶の密度と比較することにより、その酸化物半導体膜の構造を推定することができる。例えば、単結晶の密度に対し、a−like OS膜の密度は78.6%以上92.3%未満となる。また、例えば、単結晶の密度に対し、nc−OS膜の密度およびCAAC−OS膜の密度は92.3%以上100%未満となる。なお、単結晶の密度に対し密度が78%未満となる酸化物半導体膜は、成膜すること自体が困難である。
上記について、具体例を用いて説明する。例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体膜において、菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmとなる。よって、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体膜において、a−like OS膜の密度は5.0g/cm以上5.9g/cm未満となる。また、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体膜において、nc−OS膜の密度およびCAAC−OS膜の密度は5.9g/cm以上6.3g/cm未満となる。
なお、同じ組成の単結晶が存在しない場合がある。その場合、任意の割合で組成の異なる単結晶を組み合わせることにより、所望の組成の単結晶に相当する密度を算出することができる。所望の組成の単結晶の密度は、組成の異なる単結晶を組み合わせる割合に対して、加重平均を用いて算出すればよい。ただし、密度は、可能な限り少ない種類の単結晶を組み合わせて算出することが好ましい。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、a−like OS膜、微結晶酸化物半導体膜、CAAC−OS膜のうち、二種以上を有する積層膜であってもよい。
以上説明したようにOSトランジスタは、極めて優れたオフ電流特性を実現できる。
(実施の形態6)
本実施の形態では、開示する発明の一態様に係る半導体装置に用いられるトランジスタの断面構造の一例について、図面を参照して説明する。
図20に、発明の一態様に係る回路部の断面構造の一部を、一例として示す。なお、図20では、上記実施の形態1の図9で図示したトランジスタ511、およびトランジスタ512の断面構造を、一例として示す。なお、破線A1−A2で示す領域では、トランジスタ511およびトランジスタ512のチャネル長方向における構造を示しており、破線A3−A4で示す領域では、トランジスタ511およびトランジスタ512のチャネル幅方向における構造を示している。ただし、本発明の一態様では、トランジスタ511のチャネル長方向とトランジスタ512のチャネル長方向とが、必ずしも一致していなくともよい。
また、図20では、酸化物半導体膜にチャネル形成領域を有するトランジスタ511が、単結晶のシリコン基板にチャネル形成領域を有するトランジスタ512上に形成されている場合を例示している。
トランジスタ512は、非晶質、微結晶、多結晶又は単結晶である、シリコン又はゲルマニウムなどの半導体膜又は半導体基板に、チャネル形成領域を有していても良い。或いは、トランジスタ512は、酸化物半導体膜又は酸化物半導体基板に、チャネル形成領域を有していても良い。全てのトランジスタが酸化物半導体膜又は酸化物半導体基板に、チャネル形成領域を有している場合、トランジスタ511はトランジスタ512上に積層されていなくとも良く、トランジスタ511とトランジスタ512とは、同一の層に形成されていても良い。
シリコンの薄膜を用いてトランジスタ512を形成する場合、当該薄膜には、プラズマCVD法などの気相成長法若しくはスパッタリング法で作製された非晶質シリコン、非晶質シリコンをレーザーアニールなどの処理により結晶化させた多結晶シリコン、単結晶シリコンウェハに水素イオン等を注入して表層部を剥離した単結晶シリコンなどを用いることができる。
トランジスタ512が形成される基板400は、例えば、シリコン基板、ゲルマニウム基板、シリコンゲルマニウム基板等を用いることができる。図20では、単結晶シリコン基板を基板400として用いる場合を例示している。
また、トランジスタ512は、素子分離法により電気的に分離されている。素子分離法として、トレンチ分離法(STI法:Shallow Trench Isolation)等を用いることができる。図20では、トレンチ分離法を用いてトランジスタ512を電気的に分離する場合を例示している。具体的に、図20では、エッチング等により基板400に形成されたトレンチに、酸化珪素などが含まれる絶縁物を埋め込んだ後、当該絶縁物をエッチング等により部分的に除去することで形成される素子分離領域401により、トランジスタ512を素子分離させる場合を例示している。
また、トレンチ以外の領域に存在する基板400の凸部には、トランジスタ512の不純物領域402および不純物領域403と、不純物領域402および不純物領域403に挟まれたチャネル形成領域404とが設けられている。さらに、トランジスタ512は、チャネル形成領域404を覆う絶縁膜405と、絶縁膜405を間に挟んでチャネル形成領域404と重なるゲート電極406とを有する。
トランジスタ512では、チャネル形成領域404における凸部の側部および上部と、ゲート電極406とが絶縁膜405を間に挟んで重なることで、チャネル形成領域404の側部と上部を含めた広い範囲においてキャリアが流れる。そのため、トランジスタ512の基板上における専有面積を小さく抑えつつ、トランジスタ512におけるキャリアの移動量を増加させることができる。その結果、トランジスタ512は、オン電流が大きくなると共に、電界効果移動度が高められる。特に、チャネル形成領域404における凸部のチャネル幅方向の長さ(チャネル幅)をW、チャネル形成領域404における凸部の膜厚をTとすると、チャネル幅Wに対する膜厚Tの比に相当するアスペクト比が高い場合、キャリアが流れる範囲はより広くなるため、トランジスタ512のオン電流をより大きくすることができ、電界効果移動度もより高められる。
なお、バルクの半導体基板を用いたトランジスタ512の場合、アスペクト比は0.5以上であることが望ましく、1以上であることがより望ましい。
トランジスタ512上には、絶縁膜411が設けられている。絶縁膜411には開口部が形成されている。そして、上記開口部には、不純物領域402、不純物領域403にそれぞれ電気的に接続されている導電膜412、導電膜413と、ゲート電極406に電気的に接続されている導電膜414とが、形成されている。
そして、導電膜412は、絶縁膜411上に形成された導電膜416に電気的に接続されており、導電膜413は、絶縁膜411上に形成された導電膜417に電気的に接続されており、導電膜414は、絶縁膜411上に形成された導電膜418に電気的に接続されている。
導電膜416乃至導電膜418上には、絶縁膜420が設けられている。そして、絶縁膜420上には、酸素、水素、水の拡散を防ぐブロッキング効果を有する絶縁膜421が設けられている。絶縁膜421は、密度が高くて緻密である程、また未結合手が少なく化学的に安定である程、より高いブロッキング効果を示す。酸素、水素、水の拡散を防ぐブロッキング効果を示す絶縁膜421として、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等を用いることができる。水素、水の拡散を防ぐブロッキング効果を示す絶縁膜421として、例えば、窒化シリコン、窒化酸化シリコン等を用いることができる。
絶縁膜421上には絶縁膜422が設けられており、絶縁膜422上には、トランジスタ511が設けられている。
トランジスタ511は、絶縁膜422上に、酸化物半導体を含む半導体膜430と、半導体膜430に電気的に接続された、ソース電極又はドレイン電極として機能する導電膜432および導電膜433と、半導体膜430を覆っているゲート絶縁膜431と、ゲート絶縁膜431を間に挟んで半導体膜430と重なるゲート電極434と、を有する。なお、絶縁膜420乃至絶縁膜422には開口部が設けられており、導電膜433は、上記開口部において導電膜418に接続されている。
なお、図20において、トランジスタ511は、ゲート電極434を半導体膜430の片側において少なくとも有していれば良いが、絶縁膜422を間に挟んで半導体膜430と重なるゲート電極を、さらに有していても良い。
トランジスタ511が、一対のゲート電極を有している場合、一方のゲート電極には導通状態又は非導通状態を制御するための信号が与えられ、他方のゲート電極は、電位が他の配線から与えられている状態であっても良い。この場合、一対のゲート電極に、同じ高さの電位が与えられていても良いし、他方のゲート電極にのみ接地電位などの固定の電位が与えられていても良い。他方のゲート電極に与える電位の高さを制御することで、トランジスタの閾値電圧を制御することができる。
また、図20では、トランジスタ511が、一のゲート電極434に対応した一のチャネル形成領域を有する、シングルゲート構造である場合を例示している。しかし、トランジスタ511は、電気的に接続された複数のゲート電極を有することで、一の活性層にチャネル形成領域を複数有する、マルチゲート構造であっても良い。
また、図20に示すように、トランジスタ511は、半導体膜430が、絶縁膜422上において順に積層された酸化物半導体膜430a乃至酸化物半導体膜430cを有する場合を例示している。ただし、本発明の一態様では、トランジスタ511が有する半導体膜430が、単膜の金属酸化物膜で構成されていても良い。
絶縁膜422は、加熱により酸素の一部を酸化物半導体膜430a乃至酸化物半導体膜430cに供給する機能を有する絶縁膜であることが望ましい。また、絶縁膜422は、欠陥が少ないことが好ましく、代表的には、ESR測定により得られる、シリコンのダングリングボンドに由来するg=2.001を持つスピンの密度が1×1018spins/cm以下であることが好ましい。
絶縁膜422は、加熱により上記酸素の一部を酸化物半導体膜430a乃至酸化物半導体膜430cに供給する機能を有するため、酸化物であることが望ましく、例えば、酸化アルミニウム、酸化マグネシウム、酸化珪素、酸化窒化珪素、窒化酸化珪素、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルなどを用いることができる。絶縁膜422は、プラズマCVD(Chemical Vapor Deposition)法又はスパッタリング法等により、形成することができる。
なお、本明細書中において、酸化窒化物は、その組成として、窒素よりも酸素の含有量が多い材料を指し、窒化酸化物は、その組成として、酸素よりも窒素の含有量が多い材料を指す。
なお、図20に示すトランジスタ511は、チャネル領域が形成される酸化物半導体膜430bの端部のうち、導電膜432および導電膜433とは重ならない端部、言い換えると、導電膜432および導電膜433が位置する領域とは異なる領域に位置する端部と、ゲート電極434とが、重なる構成を有する。酸化物半導体膜430bの端部は、当該端部を形成するためのエッチングでプラズマに曝されるときに、エッチングガスから生じた塩素ラジカル、フッ素ラジカル等が、酸化物半導体を構成する金属元素と結合しやすい。よって、酸化物半導体膜の端部では、当該金属元素と結合していた酸素が脱離しやすい状態にあるため、酸素欠損が形成され、n型化しやすいやすいと考えられる。しかし、図20に示すトランジスタ511では、導電膜432および導電膜433とは重ならない酸化物半導体膜430bの端部と、ゲート電極434とが重なるため、ゲート電極434の電位を制御することにより、当該端部にかかる電界を制御することができる。よって、酸化物半導体膜430bの端部を介して導電膜432と導電膜433の間に流れる電流を、ゲート電極434に与える電位によって制御することができる。このようなトランジスタ511の構造を、Surrounded Channel(S−Channel)構造とよぶ。
具体的に、S−Channel構造の場合、トランジスタ511がオフとなるような電位をゲート電極434に与えたときは、当該端部を介して導電膜432と導電膜433の間に流れるオフ電流を小さく抑えることができる。そのため、トランジスタ511では、大きなオン電流を得るためにチャネル長を短くし、その結果、酸化物半導体膜430bの端部における導電膜432と導電膜433の間の長さが短くなっても、トランジスタ511のオフ電流を小さく抑えることができる。よって、トランジスタ511は、チャネル長を短くすることで、オンのときには大きいオン電流を得ることができ、オフのときにはオフ電流を小さく抑えることができる。
また、具体的に、S−Channel構造の場合、トランジスタ511がオンとなるような電位をゲート電極434に与えたときは、当該端部を介して導電膜432と導電膜433の間に流れる電流を大きくすることができる。当該電流は、トランジスタ511の電界効果移動度とオン電流の増大に寄与する。そして、酸化物半導体膜430bの端部と、ゲート電極434とが重なることで、酸化物半導体膜430bにおいてキャリアの流れる領域が、ゲート絶縁膜431に近い酸化物半導体膜430bの界面近傍のみでなく、酸化物半導体膜430bの広い範囲においてキャリアが流れるため、トランジスタ511におけるキャリアの移動量が増加する。この結果、トランジスタ511のオン電流が大きくなると共に、電界効果移動度が高くなり、代表的には電界効果移動度が10cm/V・s以上、さらには20cm/V・s以上となる。なお、ここでの電界効果移動度は、酸化物半導体膜の物性値としての移動度の近似値ではなく、トランジスタの飽和領域における電流駆動力の指標であり、見かけ上の電界効果移動度である。
なお、図20を用いて述べたが、本発明の実施形態の一態様は、これに限定されない。例えば、図21に示すような構造でもよい。
(実施の形態7)
本実施の形態では、上述の実施の形態で説明した、リコンフィギュアブルな回路として機能する半導体装置を電子部品に適用する例、および該電子部品を具備する電子機器に適用する例について、図22、図23を用いて説明する。
図22(A)では上述の実施の形態で説明した、リコンフィギュアブルな回路として機能する半導体装置を電子部品に適用する例について説明する。なお電子部品は、半導体パッケージ、又はIC用パッケージともいう。この電子部品は、端子取り出し方向や、端子の形状に応じて、複数の規格や名称が存在する。そこで、本実施の形態では、その一例について説明することにする。
上記実施の形態6の図20に示すようなトランジスタで構成される回路部は、組み立て工程(後工程)を経て、プリント基板に脱着可能な部品が複数合わさることで完成する。
後工程については、図22(A)に示す各工程を経ることで完成させることができる。具体的には、前工程で得られる素子基板が完成(ステップS1)した後、基板の裏面を研削する(ステップS2)。この段階で基板を薄膜化することで、前工程での基板の反り等を低減し、部品としての小型化を図るためである。
基板の裏面を研削して、基板を複数のチップに分離するダイシング工程を行う。そして、分離したチップを個々にピックアップしてリードフレーム上に搭載し接合する、ダイボンディング工程を行う(ステップS3)。このダイボンディング工程におけるチップとリードフレームとの接着は、樹脂による接着や、テープによる接着等、適宜製品に応じて適した方法を選択する。なお、ダイボンディング工程は、インターポーザ上に搭載し接合してもよい。
次いでリードフレームのリードとチップ上の電極とを、金属の細線(ワイヤー)で電気的に接続する、ワイヤーボンディングを行う(ステップS4)。金属の細線には、銀線や金線を用いることができる。また、ワイヤーボンディングは、ボールボンディングや、ウェッジボンディングを用いることができる。
ワイヤーボンディングされたチップは、エポキシ樹脂等で封止される、モールド工程が施される(ステップS5)。モールド工程を行うことで電子部品の内部が樹脂で充填され、機械的な外力による内蔵される回路部やワイヤーに対するダメージを低減することができ、また水分や埃による特性の劣化を低減することができる。
次いでリードフレームのリードをメッキ処理する。そしてリードを切断および成形加工する(ステップS6)。このめっき処理によりリードの錆を防止し、後にプリント基板に実装する際のはんだ付けをより確実に行うことができる。
次いでパッケージの表面に印字処理(マーキング)を施す(ステップS7)。そして最終的な検査工程(ステップS8)を経て、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が完成する(ステップS9)。
以上説明した電子部品は、上述の実施の形態で説明した、リコンフィギュアブルな回路として機能する半導体装置を含む構成とすることができる。そのため、低消費電力化、および回路間の配線数の低減が図られた電子部品を実現することができる。
また、完成した電子部品の斜視模式図を図22(B)に示す。図22(B)では、電子部品の一例として、QFP(Quad Flat Package)の斜視模式図を示している。図22(B)に示す電子部品700は、リード701および回路部703を示している。図22(B)に示す電子部品700は、例えばプリント基板702に実装される。このような電子部品700が複数組み合わされて、それぞれがプリント基板702上で電気的に接続されることで電子機器の内部に搭載することができる。完成した回路基板704は、電子機器等の内部に設けられる。
次いで、コンピュータ、携帯情報端末(携帯電話、携帯型ゲーム機、音響再生装置なども含む)、電子ペーパー、テレビジョン装置(テレビ、又はテレビジョン受信機ともいう)、デジタルビデオカメラなどの電子機器に、上述の電子部品を適用する場合について説明する。
図23(A)は、携帯型の情報端末であり、筐体901、筐体902、第1の表示部903a、第2の表示部903bなどによって構成されている。筐体901と筐体902の少なくとも一部には、先の実施の形態に示す、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が設けられている。そのため、低消費電力化、および回路間の配線数の低減が図られた携帯型の情報端末が実現される。
なお、第1の表示部903aはタッチ入力機能を有するパネルとなっており、例えば図23(A)の左図のように、第1の表示部903aに表示される選択ボタン904により「タッチ入力」を行うか、「キーボード入力」を行うかを選択できる。選択ボタンは様々な大きさで表示できるため、幅広い世代の人が使いやすさを実感できる。ここで、例えば「キーボード入力」を選択した場合、図23(A)の右図のように第1の表示部903aにはキーボード905が表示される。これにより、従来の情報端末と同様に、キー入力による素早い文字入力などが可能となる。
また、図23(A)に示す携帯型の情報端末は、図23(A)の右図のように、第1の表示部903aおよび第2の表示部903bのうち、一方を取り外すことができる。第2の表示部903bもタッチ入力機能を有するパネルとし、持ち運びの際、さらなる軽量化を図ることができ、一方の手で筐体902を持ち、他方の手で操作することができるため便利である。
図23(A)は、様々な情報(静止画、動画、テキスト画像など)を表示する機能、カレンダー、日付又は時刻などを表示部に表示する機能、表示部に表示した情報を操作又は編集する機能、様々なソフトウェア(プログラム)によって処理を制御する機能、等を有することができる。また、筐体の裏面や側面に、外部接続用端子(イヤホン端子、USB端子など)、記録媒体挿入部などを備える構成としてもよい。
また、図23(A)に示す携帯型の情報端末は、無線で情報を送受信できる構成としてもよい。無線により、電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすることも可能である。
更に、図23(A)に示す筐体902にアンテナやマイク機能や無線機能を持たせ、携帯電話として用いてもよい。
図23(B)は、電子ペーパーを実装した電子書籍であり、筐体911と筐体912の2つの筐体で構成されている。筐体911および筐体912には、それぞれ表示部913および表示部914が設けられている。筐体911と筐体912は、軸部915により接続されており、該軸部915を軸として開閉動作を行うことができる。また、筐体911は、電源916、操作キー917、スピーカー918などを備えている。筐体911、筐体912の少なくとも一には、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が設けられている。そのため、低消費電力化、および回路間の配線数の低減が図られた電子書籍が実現される。
図23(C)は、テレビジョン装置であり、筐体921、表示部922、スタンド923などで構成されている。テレビジョン装置の操作は、筐体921が備えるスイッチや、リモコン操作機924により行うことができる。筐体921およびリモコン操作機924には、先の実施の形態に示す、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が搭載されている。そのため、低消費電力化、および回路間の配線数の低減が図られたテレビジョン装置が実現される。
図23(D)は、スマートフォンであり、本体930には、表示部931と、スピーカー932と、マイク933と、操作ボタン934等が設けられている。本体930内には、先の実施の形態に示す、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が設けられている。そのため低消費電力化、および回路間の配線数の低減が図られたスマートフォンが実現される。
図23(E)は、デジタルカメラであり、本体941、表示部942、操作スイッチ943などによって構成されている。本体941内には、先の実施の形態に示す、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が設けられている。そのため、低消費電力化、および回路間の配線数の低減が図られたデジタルカメラが実現される。
以上のように、本実施の形態に示す電子機器には、先の実施の形態に係る、リコンフィギュアブルな回路として機能する半導体装置を有する電子部品が搭載されている。このため、低消費電力化、および回路間の配線数の低減が図られた電子機器が実現される。
(本明細書等の記載に関する付記)
以上の実施の形態、および実施の形態における各構成の説明について、以下に付記する。
<実施の形態で述べた本発明の一態様に関する付記>
各実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて、本発明の一態様とすることができる。また、1つの実施の形態の中に、複数の構成例が示される場合は、互い構成例を適宜組み合わせることが可能である。
なお、ある一つの実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の内容(一部の内容でもよい)、および/又は、一つ若しくは複数の別の実施の形態で述べる内容(一部の内容でもよい)に対して、適用、組み合わせ、又は置き換えなどを行うことが出来る。
なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。
なお、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、その実施の形態において述べる別の図(一部でもよい)、および/又は、一つ若しくは複数の別の実施の形態において述べる図(一部でもよい)に対して、組み合わせることにより、さらに多くの図を構成させることが出来る。
また、各実施の形態において本発明の一態様を説明したが、本発明の一態様はこれらに限定されない。例えば、本発明の一態様として実施の形態1では、ハンドシェーク方式の非同期回路を用いない構成について示したが、本発明の一態様は、これに限定されない。状況に応じて、例えばハンドシェーク方式の非同期回路に適用することも可能である。
<図面を説明する記載に関する付記>
本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。構成同士の位置関係は、各構成を描写する方向に応じて適宜変化する。そのため、配置を示す語句は、明細書で説明した記載に限定されず、状況に応じて適切に言い換えることができる。
また、「上」や「下」の用語は、構成要素の位置関係が直上又は直下で、かつ、直接接していることを限定するものではない。例えば、「絶縁層A上の電極B」の表現であれば、絶縁層Aの上に電極Bが直接接して形成されている必要はなく、絶縁層Aと電極Bとの間に他の構成要素を含むものを除外しない。
また本明細書等において、ブロック図では、構成要素を機能毎に分類し、互いに独立したブロックとして示している。しかしながら実際の回路等においては、構成要素を機能毎に切り分けることが難しく、一つの回路に複数の機能が係わる場合や、複数の回路にわたって一つの機能が関わる場合があり得る。そのため、ブロック図のブロックは、明細書で説明した構成要素に限定されない。
また、図面において、大きさ、層の厚さ、又は領域は、説明の便宜上任意の大きさに示したものである。よって、必ずしもそのスケールに限定されない。なお図面は明確性を期すために模式的に示したものであり、図面に示す形状又は値などに限定されない。例えば、ノイズによる信号、電圧、若しくは電流のばらつき、又は、タイミングのずれによる信号、電圧、若しくは電流のばらつきなどを含むことが可能である。
また、図面において、上面図(平面図、レイアウト図ともいう)や斜視図などにおいて、図面の明確性を期すために、一部の構成要素の記載を省略している場合がある。
<言い換え可能な記載に関する付記>
本明細書等において、トランジスタの接続関係を説明する際、ソースとドレインとの一方を、「ソース又はドレインの一方」(又は第1電極、又は第1端子)と表記し、ソースとドレインとの他方を「ソース又はドレインの他方」(又は第2電極、又は第2端子)と表記している。これは、トランジスタのソースとドレインは、トランジスタの構造又は動作条件等によって変わるためである。なおトランジスタのソースとドレインの呼称については、ソース(ドレイン)端子や、ソース(ドレイン)電極等、状況に応じて適切に言い換えることができる。
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配線」が一体となって形成されている場合なども含む。
また、本明細書等において、電圧と電位は、適宜言い換えることができる。電圧は、基準となる電位からの電位差のことであり、例えば基準となる電位をグラウンド電位(接地電位)とすると、電圧を電位に言い換えることができる。グラウンド電位は必ずしも0Vを意味するとは限らない。なお電位は相対的なものであり、基準となる電位によっては、配線等に与える電位を変化させる場合がある。
なお本明細書等において、「膜」、「層」などの語句は、場合によっては、又は、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。又は、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。
<語句の定義に関する付記>
以下では、上記実施の形態中で言及したかった語句の定義について説明する。
<<スイッチについて>>
本明細書等において、スイッチとは、導通状態(オン状態)、又は、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有するものをいう。又は、スイッチとは、電流を流す経路を選択して切り替える機能を有するものをいう。
一例としては、電気的スイッチ又は機械的なスイッチなどを用いることができる。つまり、スイッチは、電流を制御できるものであればよく、特定のものに限定されない。
電気的なスイッチの一例としては、トランジスタ(例えば、バイポーラトランジスタ、MOSトランジスタなど)、ダイオード(例えば、PNダイオード、PINダイオード、ショットキーダイオード、MIM(Metal Insulator Metal)ダイオード、MIS(Metal Insulator Semiconductor)ダイオード、ダイオード接続のトランジスタなど)、又はこれらを組み合わせた論理回路などがある。
なお、スイッチとしてトランジスタを用いる場合、トランジスタの「導通状態」とは、トランジスタのソースとドレインが電気的に短絡されているとみなせる状態をいう。また、トランジスタの「非導通状態」とは、トランジスタのソースとドレインが電気的に遮断されているとみなせる状態をいう。なおトランジスタを単なるスイッチとして動作させる場合には、トランジスタの極性(導電型)は特に限定されない。
機械的なスイッチの一例としては、デジタルマイクロミラーデバイス(DMD)のように、MEMS(マイクロ・エレクトロ・メカニカル・システム)技術を用いたスイッチがある。そのスイッチは、機械的に動かすことが可能な電極を有し、その電極が動くことによって、導通と非導通とを制御して動作する。
<<チャネル長について>>
本明細書等において、チャネル長とは、例えば、トランジスタの上面図において、半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲートとが重なる領域、又はチャネルが形成される領域における、ソースとドレインとの間の距離をいう。
なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。
<<チャネル幅について>>
本明細書等において、チャネル幅とは、例えば、半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、又はチャネルが形成される領域における、ソースとドレインとが向かい合っている部分の長さをいう。
なお、一つのトランジスタにおいて、チャネル幅がすべての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル幅は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル幅は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。
なお、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、実効的なチャネル幅と呼ぶ。)と、トランジスタの上面図において示されるチャネル幅(以下、見かけ上のチャネル幅と呼ぶ。)と、が異なる場合がある。例えば、立体的な構造を有するトランジスタでは、実効的なチャネル幅が、トランジスタの上面図において示される見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつ立体的な構造を有するトランジスタでは、半導体の側面に形成されるチャネル領域の割合が大きくなる場合がある。その場合は、上面図において示される見かけ上のチャネル幅よりも、実際にチャネルの形成される実効的なチャネル幅の方が大きくなる。
ところで、立体的な構造を有するトランジスタにおいては、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
そこで、本明細書では、トランジスタの上面図において、半導体とゲート電極とが重なる領域における、ソースとドレインとが向かい合っている部分の長さである見かけ上のチャネル幅を、「囲い込みチャネル幅(SCW:Surrounded Channel Width)」と呼ぶ場合がある。また、本明細書では、単にチャネル幅と記載した場合には、囲い込みチャネル幅又は見かけ上のチャネル幅を指す場合がある。又は、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅、囲い込みチャネル幅などは、断面TEM像などを取得して、その画像を解析することなどによって、値を決定することができる。
なお、トランジスタの電界効果移動度や、チャネル幅当たりの電流値などを計算して求める場合、囲い込みチャネル幅を用いて計算する場合がある。その場合には、実効的なチャネル幅を用いて計算する場合とは異なる値をとる場合がある。
<<接続について>>
本明細書等において、AとBとが接続されている、とは、AとBとが直接接続されているものの他、電気的に接続されているものを含むものとする。ここで、AとBとが電気的に接続されているとは、AとBとの間で、何らかの電気的作用を有する対象物が存在するとき、AとBとの電気信号の授受を可能とするものをいう。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。又は、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。又は、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
又は、別の表現方法として、例えば、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した、トランジスタのソース(又は第1の端子など)とトランジスタのドレイン(又は第2の端子など)との間の経路であり、前記第1の接続経路は、Z1を介した経路であり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有しておらず、前記第3の接続経路は、Z2を介した経路である。」と表現することができる。又は、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路によって、Z1を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した接続経路を有し、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路によって、Z2を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有していない。」と表現することができる。又は、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の電気的パスによって、Z1を介して、Xと電気的に接続され、前記第1の電気的パスは、第2の電気的パスを有しておらず、前記第2の電気的パスは、トランジスタのソース(又は第1の端子など)からトランジスタのドレイン(又は第2の端子など)への電気的パスであり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の電気的パスによって、Z2を介して、Yと電気的に接続され、前記第3の電気的パスは、第4の電気的パスを有しておらず、前記第4の電気的パスは、トランジスタのドレイン(又は第2の端子など)からトランジスタのソース(又は第1の端子など)への電気的パスである。」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続経路について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
A1−A2 破線
A3−A4 破線
memB1 ノード
memB2 ノード
N1 信号
Ni1 信号
Ni2 信号
Nt1 信号
Nt2 信号
Nt3 信号
PH1 クロック信号
PH2 クロック信号
R1 信号
R2 信号
S1 端子
S2 端子
t1 時刻
t9 時刻
t11 時刻
t19 時刻
t20 時刻
t21 時刻
T1 時刻
T2 時刻
T3 時刻
T4 時刻
T5 時刻
T6 時刻
T7 時刻
T8 時刻
T9 時刻
T11 時刻
T12 時刻
T13 時刻
T14 時刻
T15 時刻
T21 時刻
T22 時刻
T23 時刻
T24 時刻
T25 時刻
T26 時刻
tg1 信号
tg3 信号
TG1 信号
TG2 信号
TG3 信号
TGC1 信号
TGC2 信号
TGC3 信号
TGR1 信号
TGR3 信号
30 論理回路
31 マルチプレクサ
34 マルチプレクサ
100 半導体装置
101 ラッチ回路
102 演算回路
103 遅延回路
104 出力タイミング生成回路
105 レジスタ
106 出力信号生成回路
106B 出力信号生成回路
107 ANDゲート
108 ANDゲート
110 NORゲート
111 NORゲート
113 NORゲート
114 NORゲート
116 NORゲート
117 NORゲート
118 NORゲート
121 NORゲート
123 NORゲート
125 NORゲート
126 NORゲート
127 インバータ
128 ANDゲート
130 ANDゲート
131 ANDゲート
132 ORゲート
141 マルチプレクサ
144 マルチプレクサ
147 マルチプレクサ
148 コンフィギュレーションメモリ
149 ANDゲート
150 ORゲート
200 半導体装置
201 出力タイミング生成回路
202 レジスタ
203 レジスタ
205 マルチプレクサ
206 マルチプレクサ
207 マルチプレクサ
300 PLD
301 論理回路
302 スイッチ
303 配線群
304 配線群
305 入出力端子
400 基板
401 素子分離領域
402 不純物領域
403 不純物領域
404 チャネル形成領域
405 絶縁膜
406 ゲート電極
411 絶縁膜
412 導電膜
413 導電膜
414 導電膜
416 導電膜
417 導電膜
418 導電膜
420 絶縁膜
421 絶縁膜
422 絶縁膜
430 半導体膜
430a 酸化物半導体膜
430b 酸化物半導体膜
430c 酸化物半導体膜
431 ゲート絶縁膜
432 導電膜
433 導電膜
434 ゲート電極
501 データ線
502 ワード線
511 トランジスタ
512 トランジスタ
513 トランジスタ
514 容量素子
516 インバータループ
521A コンフィギュレーションメモリ
521B コンフィギュレーションメモリ
531 トランジスタ
532 トランジスタ
534 容量素子
535 トランジスタ
536 トランジスタ
537 インバータループ
538 容量素子
540 インバータ
541 データ線
542 ワード線
551A コンフィギュレーションメモリ
551B コンフィギュレーションメモリ
600 トランジスタ
610 トランジスタ
700 電子部品
701 リード
702 プリント基板
703 回路部
704 回路基板
901 筐体
902 筐体
903a 表示部
903b 表示部
904 選択ボタン
905 キーボード
911 筐体
912 筐体
913 表示部
914 表示部
915 軸部
916 電源
917 操作キー
918 スピーカー
920 テレビジョン装置
921 筐体
922 表示部
923 スタンド
924 リモコン操作機
930 本体
931 表示部
932 スピーカー
933 マイク
934 操作ボタン
941 本体
942 表示部
943 操作スイッチ

Claims (7)

  1. コンフィギュレーションデータを記憶できる論理回路を有する半導体装置であって、
    前記論理回路は、ラッチ回路と、演算回路と、遅延回路と、出力タイミング生成回路と、を有し、
    前記ラッチ回路は、別の論理回路からパルス信号が入力され、第1の信号および第2の信号を出力する機能を有し、
    前記第1の信号は、複数の前記第1の信号の論理演算によって得られる第3の信号をもとに、前記演算回路および前記遅延回路への電源の供給を制御する信号であり、
    前記第2の信号は、前記第1の信号を遅延させた信号であり、
    前記演算回路は、前記第2の信号が入力され、第4の信号を出力する機能を有し、
    前記遅延回路は、前記第3の信号が入力され、第5の信号を出力する機能を有し、
    前記第5の信号は、前記第3の信号を、前記演算回路が有するクリティカル・パスでの遅延に相当する遅延をさせた信号であり、
    前記出力タイミング生成回路は、前記第3の信号と、前記第5の信号との論理演算によって得られる第6の信号が入力され、前記ラッチ回路をリセットする機能を有する半導体装置。
  2. コンフィギュレーションデータを記憶できる論理回路を有する半導体装置であって、
    前記論理回路は、ラッチ回路と、マルチプレクサと、演算回路と、遅延回路と、出力タイミング生成回路と、を有し、
    前記ラッチ回路は、別の論理回路からパルス信号が入力され、第1の信号および第2の信号を出力する機能を有し、
    前記第1の信号は、複数の前記第1の信号の論理演算によって得られる第3の信号をもとに、前記演算回路および前記遅延回路への電源の供給を制御する信号であり、
    前記マルチプレクサは、前記演算回路に入力する信号を、前記第2の信号または別の論理回路からのバイナリ信号のいずれか一に切り替えて出力する機能を有し、
    前記第2の信号は、前記第1の信号を遅延させた信号であり、
    前記演算回路は、前記第2の信号または別の論理回路からのバイナリ信号が入力され、第4の信号を出力する機能を有し、
    前記遅延回路は、前記第3の信号が入力され、第5の信号を出力する機能を有し、
    前記第5の信号は、前記第3の信号を、前記演算回路が有するクリティカル・パスでの遅延に相当する遅延をさせた信号であり、
    前記出力タイミング生成回路は、前記第3の信号と、前記第5の信号との論理演算によって得られる第6の信号が入力され、前記ラッチ回路をリセットする機能を有する半導体装置。
  3. 請求項1または2において、
    前記論理回路は、レジスタと、出力信号生成回路と、を有し、
    前記出力タイミング生成回路は、第7乃至第9の信号を出力する機能を有し、
    前記レジスタは、前記第4の信号を前記第7の信号にしたがって前記出力信号生成回路に出力する機能を有し、
    前記出力信号生成回路は、前記レジスタで出力された前記第4の信号を前記第8の信号および前記第9の信号にしたがって別の論理回路に出力する機能を有する半導体装置。
  4. 請求項1乃至3のいずれか一において、
    前記演算回路は、前記コンフィギュレーションデータで機能の切り替えを行うことができる機能を有する半導体装置。
  5. 請求項1乃至4のいずれか一において、
    前記コンフィギュレーションデータは、チャネル形成領域に酸化物半導体を有するトランジスタを有するメモリ回路に記憶される半導体装置。
  6. 請求項1乃至5のいずれか一に記載の半導体装置と、
    リードと、を有する電子部品。
  7. 請求項6に記載の電子部品と、
    表示部、スピーカー、マイク、又は操作ボタンと、を有する電子機器。
JP2015199944A 2014-10-17 2015-10-08 半導体装置 Active JP6645793B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2014212710 2014-10-17
JP2014212807 2014-10-17
JP2014212710 2014-10-17
JP2014212807 2014-10-17

Publications (3)

Publication Number Publication Date
JP2016082587A true JP2016082587A (ja) 2016-05-16
JP2016082587A5 JP2016082587A5 (ja) 2018-11-15
JP6645793B2 JP6645793B2 (ja) 2020-02-14

Family

ID=55749870

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015199944A Active JP6645793B2 (ja) 2014-10-17 2015-10-08 半導体装置

Country Status (2)

Country Link
US (2) US9438207B2 (ja)
JP (1) JP6645793B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9729153B1 (en) * 2016-08-11 2017-08-08 Xilinx, Inc. Multimode multiplexer-based circuit
US10115769B1 (en) * 2017-06-13 2018-10-30 Macronix International Co., Ltd. Resistive random access memory device and method for manufacturing the same
US10347667B2 (en) * 2017-07-26 2019-07-09 International Business Machines Corporation Thin-film negative differential resistance and neuronal circuit

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6021628A (ja) * 1983-07-15 1985-02-04 Ricoh Co Ltd プログラマブルロジツクアレイ
JPH07131323A (ja) * 1993-11-02 1995-05-19 Nec Corp スタンバイ電流が小さな半導体集積回路
JPH1056377A (ja) * 1996-08-08 1998-02-24 Hitachi Ltd 2線2相式非同期論理ファンクションジェネレータ、およびそれを用いた半導体集積回路装置
JP2003532188A (ja) * 2000-04-25 2003-10-28 ザ トラスティーズ オブ コロンビア ユニヴァーシティ イン ザ シティ オブ ニューヨーク 大容量非同期パイプライン処理の回路および方法
JP2008085085A (ja) * 2006-09-27 2008-04-10 Fujitsu Ltd 半導体集積回路の電源制御回路、および制御方法
JP2011508573A (ja) * 2007-12-26 2011-03-10 クゥアルコム・インコーポレイテッド 非同期システムにおけるリーク制御のシステム及び方法
US20140159771A1 (en) * 2012-12-06 2014-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device

Family Cites Families (111)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US6222757B1 (en) * 1998-02-25 2001-04-24 Xilinx, Inc. Configuration memory architecture for FPGA
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
US6954084B2 (en) * 2002-02-11 2005-10-11 Seiko Epson Corporation Logic circuits using polycrystalline semiconductor thin film transistors
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7088136B1 (en) * 2003-11-06 2006-08-08 Altera Corporation Programmable logic device latch circuits
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
EP1737044B1 (en) 2004-03-12 2014-12-10 Japan Science and Technology Agency Amorphous oxide and thin film transistor
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
TWI287727B (en) * 2004-07-02 2007-10-01 Tatung Co Programmable logic block applied to non-synchronous circuit design
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
CA2585071A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7872259B2 (en) 2004-11-10 2011-01-18 Canon Kabushiki Kaisha Light-emitting device
AU2005302962B2 (en) 2004-11-10 2009-05-07 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI445178B (zh) 2005-01-28 2014-07-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
EP1998375A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
US7647535B2 (en) * 2006-12-19 2010-01-12 Integrated Device Technology, Inc. Using a delay clock to optimize the timing margin of sequential logic
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
US7956639B2 (en) * 2008-07-23 2011-06-07 Ndsu Research Foundation Intelligent cellular electronic structures
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US9654107B2 (en) 2012-04-27 2017-05-16 Semiconductor Energy Laboratory Co., Ltd. Programmable LSI
WO2013164958A1 (en) 2012-05-02 2013-11-07 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
KR102059218B1 (ko) 2012-05-25 2019-12-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 프로그래머블 로직 디바이스 및 반도체 장치
JP6377317B2 (ja) 2012-05-30 2018-08-22 株式会社半導体エネルギー研究所 プログラマブルロジックデバイス
JP6368155B2 (ja) 2013-06-18 2018-08-01 株式会社半導体エネルギー研究所 プログラマブルロジックデバイス

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6021628A (ja) * 1983-07-15 1985-02-04 Ricoh Co Ltd プログラマブルロジツクアレイ
JPH07131323A (ja) * 1993-11-02 1995-05-19 Nec Corp スタンバイ電流が小さな半導体集積回路
JPH1056377A (ja) * 1996-08-08 1998-02-24 Hitachi Ltd 2線2相式非同期論理ファンクションジェネレータ、およびそれを用いた半導体集積回路装置
JP2003532188A (ja) * 2000-04-25 2003-10-28 ザ トラスティーズ オブ コロンビア ユニヴァーシティ イン ザ シティ オブ ニューヨーク 大容量非同期パイプライン処理の回路および方法
JP2008085085A (ja) * 2006-09-27 2008-04-10 Fujitsu Ltd 半導体集積回路の電源制御回路、および制御方法
JP2011508573A (ja) * 2007-12-26 2011-03-10 クゥアルコム・インコーポレイテッド 非同期システムにおけるリーク制御のシステム及び方法
US20140159771A1 (en) * 2012-12-06 2014-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device

Also Published As

Publication number Publication date
US9917572B2 (en) 2018-03-13
US9438207B2 (en) 2016-09-06
US20160352311A1 (en) 2016-12-01
JP6645793B2 (ja) 2020-02-14
US20160112035A1 (en) 2016-04-21

Similar Documents

Publication Publication Date Title
JP6368155B2 (ja) プログラマブルロジックデバイス
JP6290722B2 (ja) プログラマブルロジックデバイス
JP6864132B2 (ja) 半導体装置
TWI622271B (zh) 可程式邏輯裝置及半導體裝置
JP6560508B2 (ja) 半導体装置
TWI649857B (zh) 半導體裝置、電子構件以及電子裝置
US9647665B2 (en) Semiconductor device and electronic device
JP2014199707A (ja) 半導体装置の駆動方法
JP6426437B2 (ja) 半導体装置
US9286953B2 (en) Semiconductor device and electronic device
JP2015188214A (ja) 半導体装置
US9998104B2 (en) Semiconductor device and electronic device
JP6392603B2 (ja) 半導体装置
JP6645793B2 (ja) 半導体装置
JP2016139452A (ja) 半導体装置の動作方法
US9779782B2 (en) Semiconductor device and electronic device
JP6473626B2 (ja) 半導体装置
JP6640506B2 (ja) 半導体装置、電子部品、および電子機器

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181004

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181004

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190702

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190710

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191224

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200109

R150 Certificate of patent or registration of utility model

Ref document number: 6645793

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250