JP2005184488A - 周波数変調回路 - Google Patents
周波数変調回路 Download PDFInfo
- Publication number
- JP2005184488A JP2005184488A JP2003422652A JP2003422652A JP2005184488A JP 2005184488 A JP2005184488 A JP 2005184488A JP 2003422652 A JP2003422652 A JP 2003422652A JP 2003422652 A JP2003422652 A JP 2003422652A JP 2005184488 A JP2005184488 A JP 2005184488A
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- clock signal
- clock
- modulation circuit
- frequency modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B15/00—Suppression or limitation of noise or interference
- H04B15/02—Reducing interference from electric apparatus by means located at or near the interfering apparatus
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/06—Frequency or rate modulation, i.e. PFM or PRM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B2215/00—Reducing interference at the transmission system level
- H04B2215/064—Reduction of clock or synthesizer reference frequency harmonics
- H04B2215/067—Reduction of clock or synthesizer reference frequency harmonics by modulation dispersion
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
【解決手段】 周波数変調回路として、それぞれの間に所定の位相差を有する複数のクロックによって構成された多相クロック信号を入力とし、前記多相クロックの位相をシフトして出力する位相シフト部と、前記位相シフト部から出力された多相クロック信号を構成するクロック信号を選択して出力するクロック選択部と、前記位相シフト部に入力される多相クロック信号の周波数とは異なる周波数のクロック信号が前記クロック選択部から出力されるように、前記位相シフト部及び前記クロック選択部を制御する変調制御部とを備える。
【選択図】 図1
Description
22 レジスタ
24 レジスタ参照部
100 位相補間部(位相シフト部)
137,138 電流源
160 差動シングル変換部
200 クロック選択部
300,302 分周器
400 変調制御部
500,700 位相同期回路
1000,2000,3000 周波数変調回路
Claims (11)
- それぞれの間に所定の位相差を有する複数のクロックによって構成された多相クロック信号を入力とし、前記多相クロックの位相をシフトして出力する位相シフト部と、
前記位相シフト部から出力された多相クロック信号を構成するクロック信号を選択して出力するクロック選択部と、
前記位相シフト部に入力される多相クロック信号の周波数とは異なる周波数のクロック信号が前記クロック選択部から出力されるように、前記位相シフト部及び前記クロック選択部を制御する変調制御部とを備える
周波数変調回路。 - 請求項1に記載の周波数変調回路において、
前記クロック選択部から出力されるクロック信号は、所定の周期で周波数が変化する
ことを特徴とする周波数変調回路。 - 請求項1に記載の周波数変調回路において、
前記位相シフト部は、
入力された多相クロック信号を構成するクロック信号間の位相を補間することによって、前記入力された多相クロック信号の位相をシフトするものである
ことを特徴とする周波数変調回路。 - 請求項3に記載の周波数変調回路において、
前記位相シフト部は、
電流源を有し、前記電流源を流れる電流の大きさに応じて、前記入力された多相クロック信号の位相のシフトを行うものである
ことを特徴とする周波数変調回路。 - 請求項1に記載の周波数変調回路において、
前記変調制御部は、
周波数変調されたクロック信号に従って動作するものである
ことを特徴とする周波数変調回路。 - 請求項5に記載の周波数変調回路において、
前記変調制御部は、
前記周波数変調されたクロック信号として、前記クロック選択部から出力されるクロック信号に基づく信号を用いるものである
ことを特徴とする周波数変調回路。 - 請求項1に記載の周波数変調回路において、
前記クロック選択部から出力されるクロック信号を分周して出力する分周器を更に備える
ことを特徴とする周波数変調回路。 - 請求項7に記載の周波数変調回路において、
前記クロック選択部から出力されるクロック信号を、それぞれが異なる分周比で分周して出力する複数の分周器を備える
ことを特徴とする周波数変調回路。 - 請求項8に記載の周波数変調回路において、
当該周波数変調回路の外部から入力された信号に応じて、前記複数の分周器の出力から選択を行って出力するセレクタを更に備える
ことを特徴とする周波数変調回路。 - 請求項9に記載の周波数変調回路において、
書き込まれた値を保持するレジスタを更に備え、
前記セレクタは、
前記レジスタの値に基づいて、前記複数の分周器の出力のいずれかを選択するものである
ことを特徴とする周波数変調回路。 - 請求項1に記載の周波数変調回路において、
前記クロック選択部から出力されるクロック信号に基づく信号を入力とする位相同期回路を更に備える
ことを特徴とする周波数変調回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003422652A JP4376611B2 (ja) | 2003-12-19 | 2003-12-19 | 周波数変調回路 |
US11/000,224 US7233215B2 (en) | 2003-12-19 | 2004-12-01 | Frequency modulation circuit |
CNB2004101013467A CN100345378C (zh) | 2003-12-19 | 2004-12-17 | 调频电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003422652A JP4376611B2 (ja) | 2003-12-19 | 2003-12-19 | 周波数変調回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005184488A true JP2005184488A (ja) | 2005-07-07 |
JP4376611B2 JP4376611B2 (ja) | 2009-12-02 |
Family
ID=34675325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003422652A Expired - Fee Related JP4376611B2 (ja) | 2003-12-19 | 2003-12-19 | 周波数変調回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7233215B2 (ja) |
JP (1) | JP4376611B2 (ja) |
CN (1) | CN100345378C (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007080719A1 (ja) * | 2006-01-11 | 2007-07-19 | Matsushita Electric Industrial Co., Ltd. | クロック生成回路 |
KR20110083140A (ko) * | 2010-01-13 | 2011-07-20 | 삼성전자주식회사 | 스프레드 스펙트럼 클럭 발생기 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4110081B2 (ja) * | 2002-12-06 | 2008-07-02 | ザインエレクトロニクス株式会社 | 位相選択型周波数変調装置及び位相選択型周波数シンセサイザ |
US8250394B2 (en) * | 2006-03-31 | 2012-08-21 | Stmicroelectronics International N.V. | Varying the number of generated clock signals and selecting a clock signal in response to a change in memory fill level |
US7733984B2 (en) * | 2006-11-08 | 2010-06-08 | International Business Machines Corporation | Implementing phase rotator circuits with embedded polyphase filter network stage |
WO2009057289A1 (ja) * | 2007-11-02 | 2009-05-07 | Panasonic Corporation | スペクトラム拡散クロック発生装置 |
EP2278724A1 (en) * | 2009-07-02 | 2011-01-26 | Nanoscale Labs | Communications system |
US8400230B2 (en) * | 2009-07-31 | 2013-03-19 | Akros Silicon Inc. | Frequency modulation of clocks for EMI reduction |
CN102999037B (zh) * | 2011-09-09 | 2014-12-17 | 中国航天科工集团第三研究院第八三五八研究所 | 一种回路带宽虚拟测试方法 |
CN114337661B (zh) * | 2021-12-28 | 2024-05-10 | 京微齐力(北京)科技有限公司 | 基于pll电路的小数分频和动态移相系统 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1115550A (ja) * | 1997-06-25 | 1999-01-22 | Oki Data:Kk | 電子機器 |
JPH11145802A (ja) * | 1997-11-13 | 1999-05-28 | Matsushita Electric Ind Co Ltd | クロック発生回路 |
JPH11143572A (ja) * | 1997-11-11 | 1999-05-28 | Nec Ic Microcomput Syst Ltd | クロック生成方式 |
WO2000045246A1 (en) * | 1999-01-29 | 2000-08-03 | Seiko Epson Corporation | Clock generator circuit and integrated circuit using clock generator |
JP2001202153A (ja) * | 2000-01-20 | 2001-07-27 | Matsushita Electric Ind Co Ltd | クロックのスペクトラム拡散回路、集積回路およびクロックのスペクトラム拡散方法 |
JP2001337735A (ja) * | 2000-05-29 | 2001-12-07 | Fujitsu Ltd | クロック変調装置 |
JP2001345790A (ja) * | 2000-05-31 | 2001-12-14 | Konica Corp | クロック発生装置、基板および画像形成装置ならびにクロック発生方法 |
JP2002073199A (ja) * | 2000-08-31 | 2002-03-12 | Oki Data Corp | クロック発生装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6114914A (en) * | 1999-05-19 | 2000-09-05 | Cypress Semiconductor Corp. | Fractional synthesis scheme for generating periodic signals |
JP2001044826A (ja) | 1999-07-27 | 2001-02-16 | Mitsubishi Electric Corp | 高周波変調式位相同期ループ回路 |
JP3847507B2 (ja) * | 1999-12-21 | 2006-11-22 | 三菱電機株式会社 | スペクトル拡散受信装置およびデータ復調方法 |
KR100360995B1 (ko) | 2000-03-03 | 2002-11-23 | 닛본 덴기 가부시끼가이샤 | 위상 동기 루프 회로 및 위상 동기 루프 회로에서의주파수 변조 방법 |
JP3636657B2 (ja) | 2000-12-21 | 2005-04-06 | Necエレクトロニクス株式会社 | クロックアンドデータリカバリ回路とそのクロック制御方法 |
KR100374648B1 (ko) * | 2001-06-28 | 2003-03-03 | 삼성전자주식회사 | 전자파를 감소시키기 위한 위상동기루프회로 및 그의제어방법 |
JP3802447B2 (ja) * | 2002-05-17 | 2006-07-26 | Necエレクトロニクス株式会社 | クロックアンドデータリカバリ回路とそのクロック制御方法 |
-
2003
- 2003-12-19 JP JP2003422652A patent/JP4376611B2/ja not_active Expired - Fee Related
-
2004
- 2004-12-01 US US11/000,224 patent/US7233215B2/en not_active Expired - Fee Related
- 2004-12-17 CN CNB2004101013467A patent/CN100345378C/zh not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1115550A (ja) * | 1997-06-25 | 1999-01-22 | Oki Data:Kk | 電子機器 |
JPH11143572A (ja) * | 1997-11-11 | 1999-05-28 | Nec Ic Microcomput Syst Ltd | クロック生成方式 |
JPH11145802A (ja) * | 1997-11-13 | 1999-05-28 | Matsushita Electric Ind Co Ltd | クロック発生回路 |
WO2000045246A1 (en) * | 1999-01-29 | 2000-08-03 | Seiko Epson Corporation | Clock generator circuit and integrated circuit using clock generator |
JP2001202153A (ja) * | 2000-01-20 | 2001-07-27 | Matsushita Electric Ind Co Ltd | クロックのスペクトラム拡散回路、集積回路およびクロックのスペクトラム拡散方法 |
JP2001337735A (ja) * | 2000-05-29 | 2001-12-07 | Fujitsu Ltd | クロック変調装置 |
JP2001345790A (ja) * | 2000-05-31 | 2001-12-14 | Konica Corp | クロック発生装置、基板および画像形成装置ならびにクロック発生方法 |
JP2002073199A (ja) * | 2000-08-31 | 2002-03-12 | Oki Data Corp | クロック発生装置 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007080719A1 (ja) * | 2006-01-11 | 2007-07-19 | Matsushita Electric Industrial Co., Ltd. | クロック生成回路 |
JPWO2007080719A1 (ja) * | 2006-01-11 | 2009-06-11 | パナソニック株式会社 | クロック生成回路 |
JP4510097B2 (ja) * | 2006-01-11 | 2010-07-21 | パナソニック株式会社 | クロック生成回路 |
US7825707B2 (en) | 2006-01-11 | 2010-11-02 | Panasonic Corporation | Clock generation circuit having a spread spectrum clocking function |
KR20110083140A (ko) * | 2010-01-13 | 2011-07-20 | 삼성전자주식회사 | 스프레드 스펙트럼 클럭 발생기 |
JP2011147122A (ja) * | 2010-01-13 | 2011-07-28 | Samsung Electronics Co Ltd | スプレッドスペクトルクロック発生器及びそれを含む電子装置 |
KR101654218B1 (ko) | 2010-01-13 | 2016-09-06 | 삼성전자주식회사 | 스프레드 스펙트럼 클럭 발생기 |
Also Published As
Publication number | Publication date |
---|---|
JP4376611B2 (ja) | 2009-12-02 |
CN1630195A (zh) | 2005-06-22 |
CN100345378C (zh) | 2007-10-24 |
US20050135505A1 (en) | 2005-06-23 |
US7233215B2 (en) | 2007-06-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8106690B2 (en) | Semiconductor integrated circuit device | |
JP2994272B2 (ja) | 多相クロック発生回路 | |
US7825707B2 (en) | Clock generation circuit having a spread spectrum clocking function | |
JP4423454B2 (ja) | 信号発生装置 | |
KR100729582B1 (ko) | 위상 선택형 주파수 변조장치 및 위상 선택형 주파수신시사이저 | |
JP2011041121A (ja) | 送受信装置およびその動作方法 | |
US7372340B2 (en) | Precision frequency and phase synthesis with fewer voltage-controlled oscillator stages | |
JP2008135835A (ja) | Pll回路 | |
JP4376611B2 (ja) | 周波数変調回路 | |
JP5298953B2 (ja) | ディザ処理型クロック発生器 | |
JP2008172512A (ja) | 周波数シンセサイザ及びフェーズロックループ、並びにクロック生成方法 | |
JP4856458B2 (ja) | 高速動的周波数分周器 | |
US6271702B1 (en) | Clock circuit for generating a delay | |
JP2006211208A (ja) | スペクトラム拡散クロック生成回路 | |
KR100853862B1 (ko) | 지연 고정 루프 기반의 주파수 체배기 | |
JP6322995B2 (ja) | スペクトラム拡散クロック発生回路及び電子機器 | |
US10560053B2 (en) | Digital fractional frequency divider | |
JP4976060B2 (ja) | スペクトラム拡散クロックジェネレータ | |
KR100644060B1 (ko) | 직접형 주파수 합성기용 지터 감쇄기 | |
JP3853268B2 (ja) | 多相出力クロック発生回路 | |
CN110832778A (zh) | Pll电路 | |
JP2013012917A (ja) | クロック生成回路、クロック生成方法および半導体集積回路 | |
TWI618358B (zh) | 除頻器及其控制方法 | |
JP2005322075A (ja) | クロック信号出力装置 | |
JP2009094621A (ja) | スペクトラム拡散クロック生成器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061208 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090210 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090413 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090512 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090713 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090818 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090909 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120918 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130918 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |