JP2000323354A - 積層コンデンサ - Google Patents

積層コンデンサ

Info

Publication number
JP2000323354A
JP2000323354A JP11127908A JP12790899A JP2000323354A JP 2000323354 A JP2000323354 A JP 2000323354A JP 11127908 A JP11127908 A JP 11127908A JP 12790899 A JP12790899 A JP 12790899A JP 2000323354 A JP2000323354 A JP 2000323354A
Authority
JP
Japan
Prior art keywords
external terminal
capacitor
dimension
electrodes
lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11127908A
Other languages
English (en)
Other versions
JP3476127B2 (ja
Inventor
Takakazu Kuroda
誉一 黒田
Yasuyuki Naito
康行 内藤
Masaaki Taniguchi
政明 谷口
Haruo Hori
晴雄 堀
Takanori Kondo
隆則 近藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP12790899A priority Critical patent/JP3476127B2/ja
Priority to US09/501,083 priority patent/US6407904B1/en
Priority to TW089102169A priority patent/TW508601B/zh
Priority to DE10019229A priority patent/DE10019229A1/de
Priority to KR1020000020983A priority patent/KR100331931B1/ko
Publication of JP2000323354A publication Critical patent/JP2000323354A/ja
Application granted granted Critical
Publication of JP3476127B2 publication Critical patent/JP3476127B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Abstract

(57)【要約】 【課題】 積層コンデンサの等価直列インダクタンスを
低減する。 【解決手段】 コンデンサ本体2の長さ方向寸法Lと幅
方向寸法Wとを実質的に等しくしながら、互いに対向す
る第1および第2の内部電極10および11の各パター
ンを実質的に正方形とする。第1の内部電極10の第1
の引出し部12および第2の内部電極11の第2の引出
し部14を、ともに、2つの側面5,6および2つの端
面7,8の各々上にまでそれぞれ引き出すように形成
し、第1の引出し部12に接続される第1の外部端子電
極13と第2の引出し部14に接続される第2の外部端
子電極15とを、交互に並ぶようにするとともに、コン
デンサ本体2を介して互いに正面で対向するように配置
する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は、積層コンデンサ
に関するもので、特に、高周波回路において有利に適用
され得る積層コンデンサに関するものである。
【0002】
【従来の技術】この発明にとって興味ある従来の積層コ
ンデンサとして、たとえば特開平2−256216号公
報に記載されたものがある。ここに記載された積層コン
デンサは、高周波域での使用に適するように、等価直列
インダクタンス(ESL)の低減化が図られている。
【0003】そのため、特定の誘電体層を介して互いに
対向する各々複数の第1および第2の内部電極は、それ
ぞれ、コンデンサ本体の相対向する2つの側面の少なく
とも一方上にまで引き出される複数の引出し部を形成
し、各々の引出し部に関連して、外部端子電極が設けら
れる。そして、これら外部端子電極は、コンデンサ本体
の側面上において、第1の内部電極の複数の引出し部に
それぞれ接続される複数の第1の外部端子電極と第2の
内部電極の複数の引出し部に接続される複数の第2の外
部端子電極とを交互に位置させるように配置される。
【0004】このような構成において、たとえば、第1
の外部端子電極の各々から第2の外部端子電極の各々に
向かって電流が流れると、この電流の方向によってその
方向が決まる磁束が誘起され、そのため自己インダクタ
ンス成分が生じるが、上述のように、第1の外部端子電
極と第2の外部端子電極とが交互に配置されているの
で、第1の外部端子電極と第2の外部端子電極とが隣り
合う部分において、電流によって誘起される磁束は有利
に相殺されるため、磁束の発生を低減することができ
る。その結果、ESLの低減を図ることができる。
【0005】
【発明が解決しようとする課題】しかしながら、コンデ
ンサ本体の相対向する2つの端面上には、いずれの外部
端子電極をも位置させていないので、これら2つの端面
の各々の近傍においては、磁束の相殺効果を実質的に期
待できず、ESLの一層の低減の妨げとなっている。
【0006】そこで、この発明の目的は、低ESL化を
より効果的に図り得るように改良された積層コンデンサ
を提供しようとすることである。
【0007】
【課題を解決するための手段】この発明は、上述の技術
的課題を解決するため、次のような構成を備えることを
特徴としている。
【0008】すなわち、この発明に係る積層コンデンサ
は、コンデンサ本体として、長さ方向寸法、幅方向寸法
および厚み方向寸法によって規定され、かつ長さ方向寸
法と幅方向寸法とが実質的に等しい、四角柱状をなして
おり、長さ方向寸法および幅方向寸法によって規定され
る相対向する第1および第2の主面、長さ方向寸法およ
び厚み方向寸法によって規定される相対向する第1およ
び第2の側面、ならびに、幅方向寸法および厚み方向寸
法によって規定される相対向する第1および第2の端面
を有するものを備えている。
【0009】また、このコンデンサ本体は、主面の方向
に延びる複数の誘電体層、ならびにコンデンサユニット
を形成するように特定の誘電体層を介して互いに対向す
る少なくとも1対の第1および第2の内部電極を備えて
いる。これら第1および第2の内部電極は、ともに、コ
ンデンサ本体の第1および第2の側面ならびに第1およ
び第2の端面の各々に対して平行に延びる辺を有する、
実質的に正方形のパターンをそれぞれ有している。
【0010】また、第1の内部電極は、第1および第2
の側面ならびに第1および第2の端面の各々上にまでそ
れぞれ引き出される第1の引出し部を形成しており、第
1の引出し部が引き出された第1および第2の側面なら
びに第1および第2の端面の各々上には、第1の引出し
部にそれぞれ電気的に接続される第1の外部端子電極が
設けられる。
【0011】他方、第2の内部電極は、第1および第2
の側面ならびに第1および第2の端面の各々上にまでそ
れぞれ引き出される第2の引出し部を形成しており、第
2の引出し部が引き出された第1および第2の側面なら
びに第1のおよび第2の端面の各々上には、第2の引出
し部にそれぞれ電気的に接続される第2の外部端子電極
が設けられる。
【0012】そして、第1の外部端子電極と第2の外部
端子電極とは、第1および第2の側面ならびに第1およ
び第2の端面上において交互に並ぶとともに、相異なる
ものがコンデンサ本体を介して互いに正面で対向するよ
うに配置されている。
【0013】この発明において、第1および第2の側面
ならびに第1および第2の端面の各々に関して、各々複
数の第1および第2の引出し部ならびに第1および第2
の外部端子電極を備えることが好ましい。
【0014】また、この発明において、第1および第2
の側面ならびに第1および第2の端面の各々に関して、
各々4つ以下(合計)の第1および第2の引出し部なら
びに第1および第2の外部端子電極を備えることがより
好ましい。
【0015】また、この発明において、好ましくは、第
1および第2の外部端子電極によって並列接続された複
数のコンデンサユニットを形成するように、第1の内部
電極と第2の内部電極との対向する部分の数は複数とさ
れる。
【0016】
【発明の実施の形態】図1ないし図3は、この発明の一
実施形態による積層コンデンサ1を説明するためのもの
で、図1は、積層コンデンサ1の外観を示す斜視図であ
り、図2は、積層コンデンサ1の内部構造を特定の断面
をもって示す平面図であり、図2において、(1)と
(2)とは互いに異なる断面が表わされている。また、
図3は、積層コンデンサ1において流れる電流の典型的
な経路および方向を矢印で示す平面図である。
【0017】積層コンデンサ1は、長さ方向寸法L、幅
方向寸法Wおよび厚み方向寸法Tによって規定される、
四角柱状をなすコンデンサ本体2を備えている。コンデ
ンサ本体2は、長さ方向寸法Lおよび幅方向寸法Wによ
って規定される相対向する第1および第2の主面3およ
び4、長さ方向寸法Lおよび厚み方向寸法Tによって規
定される相対向する第1および第2の側面5および6、
ならびに、幅方向寸法Wおよび厚み方向寸法Tによって
規定される相対向する第1および第2の端面7および8
を有している。
【0018】また、コンデンサ本体2は、主面3および
4の方向に延びる複数の誘電体層9、ならびにコンデン
サユニットを形成するように特定の誘電体層9を介して
互いに対向する少なくとも1対の第1および第2の内部
電極10および11を備えている。
【0019】図2(1)は、第1の内部電極10が通る
断面を示し、また、図2(2)は、第2の内部電極11
が通る断面を示している。
【0020】この積層コンデンサ1において、コンデン
サ本体2の長さ方向寸法Lと幅方向寸法Wとは実質的に
等しくされる。また、第1および第2の内部電極10お
よび11は、ともに、コンデンサ本体2の第1および第
2の側面5および6ならびに第1および第2の端面7お
よび8の各々に対して平行に延びる辺を有する、実質的
に正方形のパターンをそれぞれ有している。
【0021】また、図2(1)に示すように、第1の内
部電極10は、第1および第2の側面5および6ならび
に第1および第2の端面7および8の各々上にまでそれ
ぞれ引き出される第1の引出し部12を形成している。
【0022】そして、第1の引出し部12が引き出され
た第1および第2の側面5および6ならびに第1および
第2の端面7および8の各々上には、第1の引出し部1
2にそれぞれ電気的に接続される第1の外部端子電極1
3が設けられる。
【0023】他方、図2(2)に示すように、第2の内
部電極11は、第1および第2の側面5および6ならび
に第1および第2の端面7および8の各々上にまでそれ
ぞれ引き出される第2の引出し部14を形成している。
【0024】そして、第2の引出し部14が引き出され
た第1および第2の側面5および6ならびに第1および
第2の端面7および8の各々上には、第2の引出し部1
4にそれぞれ電気的に接続される第2の外部端子電極1
5が設けられる。
【0025】以上のような積層コンデンサ1において、
第1および第2の引出し部12および14ならびに第1
および第2の外部端子電極13および15の配置状態の
特徴について、以下に説明する。
【0026】まず、この実施形態では、第1および第2
の側面5および6ならびに第1および第2の端面7およ
び8の各々に関して、各々2つずつの第1および第2の
引出し部12および14ならびに第1および第2の外部
端子電極13および15を備えている。
【0027】また、コンデンサ本体2を、第1の側面
5、第1の端面7、第2の側面6、第2の端面8の順序
で一方向に見たとき、第1の引出し部12と第2の引出
し部14とは交互に並んでおり、したがって、第1の外
部端子電極13と第2の外部端子電極15とは、第1お
よび第2の側面5および6ならびに第1および第2の端
面7および8上において交互に並んでいる。
【0028】また、第1の外部端子電極13と第2の外
部端子電極15とは、コンデンサ本体2を介して互いに
正面で対向するように配置されている。
【0029】以上のような第1および第2の引出し部1
2および14ならびに第1および第2の外部端子電極1
3および15の配置状態は、この積層コンデンサ1にお
いて流れる電流によって誘起される磁束を効果的に相殺
し、ESLの低減に寄与させることができる。
【0030】図3に示すように、電流は、図示した状態
あるいは時点では、第2の外部端子電極15から第1の
外部端子電極13に向かって流れている。なお、図3で
は、第1の外部端子電極13を黒塗りで示し、第2の外
部端子電極15を白抜きで示している。
【0031】第1および第2の外部端子電極13の配置
状態が前述のように選ばれているので、図3からわかる
ように、互いに平行に向く電流は、互いに隣り合うもの
の間で逆方向に流れることになる。また、第1および第
2の側面5および6間で流れる電流と第1および第2の
端面7および8間で流れる電流とは互いに直交してい
る。このようなことから、これら各電流によって誘起さ
れる磁束は効果的に相殺され、低ESL化を図ることが
できる。
【0032】また、前述したように、コンデンサ本体2
の長さ方向寸法Lと幅方向寸法Wとが実質的に等しく、
内部電極10および11が実質的に正方形のパターンを
それぞれ有しているので、図3に示した電流の経路長に
ついていえば、第1および第2の側面5および6間を結
ぶ電流と第1および第2の端面7および8間を結ぶ電流
とは互いに実質的に等しい経路長を有している。このよ
うに、互いに直交する電流の各経路長を実質的に均等に
することにより、磁束の相殺効果がより高められ、その
結果、ESLのさらなる低減を図ることができる。
【0033】上述したようなこの発明によるESLの低
減効果を確認するため、以下のような実験を実施した。
【0034】図4ないし図7は、それぞれ、図3に相当
する図であって、この実験において作製された積層コン
デンサ21〜24を示している。図4ないし図7におい
て、コンデンサ本体を共通の参照符号「25」で示し、
第1および第2の側面をそれぞれ共通の参照符号「2
6」および「27」で示し、第1および第2の端面をそ
れぞれ共通の参照符号「28」および「29」で示し、
第1および第2の外部端子電極をそれぞれ共通の参照符
号「30」および「31」で示している。
【0035】この実験において、図4に示した積層コン
デンサ21は、この発明の実施形態に係るもので、図5
ないし図7に示した積層コンデンサ22〜24は、比較
例である。
【0036】図4に示した積層コンデンサ21におい
て、コンデンサ本体25の長さ方向寸法Lおよび幅方向
寸法Wは、双方とも、2.23mmに設定した。また、
図5ないし図7にそれぞれ示した積層コンデンサ22〜
24においては、ともに、コンデンサ本体25の長さ方
向寸法Lを3.2mmに設定し、幅方向寸法Wを1.6
mmに設定した。
【0037】また、積層コンデンサ21〜24のすべて
について、コンデンサ本体25の厚み方向寸法を0.5
mmに設定した。
【0038】また、図示しないが、内部電極について
は、積層コンデンサ21〜24のすべてについて、4層
形成し、重なり面積を互いに同じとし、8.9pFの静
電容量を得るように設定した。また、誘電体層の厚み
を、積層コンデンサ21〜24のすべてについて、0.
1mmとし、比誘電率が10の誘電体を用いて誘電体層
を構成した。
【0039】また、積層コンデンサ21〜24のすべて
について、第1および第2の外部端子電極30および3
1の各幅を0.2mmとしながら、これら第1および第
2の外部端子電極30および31を交互に配置した。
【0040】また、積層コンデンサ21〜23において
は、第1および第2の外部端子電極30および31の数
の合計を8とし、積層コンデンサ24においては、これ
を12とした。
【0041】上述のように作製された積層コンデンサ2
1〜24についてESLを求めたところ、この発明の実
施形態に係る図4に示した積層コンデンサ21では、共
振周波数が8.9GHzとなり、ESLが36pHとな
った。
【0042】また、図5に示した比較例としての積層コ
ンデンサ22では、共振周波数が5.0GHzとなり、
ESLが114pHとなった。
【0043】また、図6に示した比較例としての積層コ
ンデンサ23では、共振周波数が6.2GHzとなり、
ESLが74pHとなった。
【0044】また、図7に示した比較例としての積層コ
ンデンサ24では、共振周波数が8.0GHzとなり、
ESLが45pHとなった。
【0045】このように、長手方向寸法Lと幅方向寸法
Wとが互いに等しいコンデンサ本体25を備える積層コ
ンデンサ21は、長手方向寸法Lが幅方向寸法Wより長
いコンデンサ本体25を備える積層コンデンサ22〜2
4のいずれに対しても、ESLを低くできることがわか
る。なお、積層コンデンサ21と積層コンデンサ24と
を比較したとき、後者の方が外部端子電極30および3
1の数が多いにもかかわらず、前者においてより低いE
SLが得られていることに特に注目すべきである。
【0046】次に、コンデンサ本体の長さ方向寸法と幅
方向寸法とを互いに等しくしながら、コンデンサ本体の
長さ方向寸法および幅方向寸法すなわち本体平面寸法、
各内部電極の各面への引出し部の数、ならびに引出し部
の幅を種々に変えた場合におけるESLを求めた。以下
の表1には、その結果が示されている。
【0047】
【表1】
【0048】表1から、次のようなことがわかる。
【0049】まず、各内部電極の各面への引出し部の数
とESLとの関係について言えば、引出し部の数が増え
るに従い、ESLが小さくなる傾向が現れる。これは、
引出し部の数すなわち外部端子電極の数を増やすことに
よって、電流の分散度合いが高められ、電界を相殺する
箇所が増えるためである。
【0050】しかしながら、表1における試料5および
6を比較すればわかるように、各内部電極についての引
出し部の数が4になると、3の場合と比較して、ESL
の減少傾向は横ばいとなる。これは、引出し部の数を増
やすに従い、引出し部の幅が狭くならざるを得ず、この
ように狭くされた引出し部に電界が集中し、その結果、
ESLを高めることになり、引出し部の数を増やす効果
を減殺しているためである。
【0051】また、引出し部の幅とESLとの関係を見
ると、表1における試料1および2を比較したり、試料
4および5を比較したりすればわかるように、引出し部
の数が等しい場合、引出し部の幅が広いほど、ESLを
低くできる。これは、引出し部の幅が広いほど、インダ
クタンス成分が小さくなり、電界集中の度合いが弱めら
れるためである。
【0052】このように、引出し部の幅を考慮したと
き、各内部電極の各面への引出し部の数は、4以下であ
ることが好ましい。
【0053】以上、この発明を図示した実施形態に関連
して説明したが、この発明の範囲内において、たとえ
ば、内部電極の引出し部の数や位置を種々に変更した
り、それに応じて、外部端子電極の数や位置を種々に変
更したりすることができる。
【0054】また、コンデンサ本体の第1および第2の
側面にそれぞれ引き出される引出し部の数およびそれに
対応する外部端子電極の数は、コンデンサ本体の第1お
よび第2の端面にまで引き出される引出し部の数および
それに対応する外部端子電極の数に対して、必ずしも等
しくされる必要はない。たとえば、コンデンサ本体の第
1および第2の側面には、4つの引出し部が引き出され
4つの外部端子電極が設けられながらも、第1および第
2の端面には2つの引出し部が引き出され2つの外部端
子電極が設けられてもよい。
【0055】また、特に図示しなかったが、より大きな
静電容量を得るため、第1の内部電極と第2の内部電極
との対向する部分の数が複数とされ、複数のコンデンサ
ユニットを形成するようにされてもよい。このように、
第1の内部電極と第2の内部電極との対向する部分の数
が複数とされたときには、複数のコンデンサユニット
は、外部端子電極によって並列接続されることになる。
【0056】
【発明の効果】以上のように、この発明に係る積層コン
デンサにおいては、コンデンサ本体の長さ方向寸法と幅
方向寸法とが実質的に等しくされ、また、内部電極が実
質的に正方形のパターンを有するようにされ、第1の内
部電極は、コンデンサ本体の2つの側面および2つの端
面の各々上にまでそれぞれ引き出される第1の引出し部
を形成し、第2の内部電極も、コンデンサ本体の2つの
側面および2つの端面の各々上にまでそれぞれ引き出さ
れる第2の引出し部を形成し、第1の引出し部にそれぞ
れ電気的に接続される第1の外部端子電極と第2の引出
し部にそれぞれ電気的に接続される第2の外部端子電極
とは、コンデンサ本体の側面および端面上において交互
に並ぶとともに、相異なるものがコンデンサ本体を介し
て互いに正面で対向するように配置されている。
【0057】したがって、この発明に係る積層コンデン
サにおいて第1および第2の外部端子電極間で流れる電
流は、2つの側面間を結ぶ電流および2つの端面間を結
ぶ電流について言えば、互いに隣り合うものを逆方向に
向けることができ、また、2つの側面間を結ぶ電流と2
つの端面間を結ぶ電流とを互いに直交する方向に向ける
ことができる。しかも、2つの側面間を結ぶ電流の経路
長と2つの側面間を結ぶ電流の経路長を互いに実質的に
等しくすることができる。
【0058】このようなことから、これら電流によって
誘起される磁束が効果的に相殺され、積層コンデンサの
ESLを小さくすることができる。そのため、積層コン
デンサの共振周波数を高めることができる。このこと
は、積層コンデンサのコンデンサとして機能する周波数
域を高周波化できることを意味し、このような積層コン
デンサが適用される電子回路の高周波化に十分対応する
ことができるようになる。
【0059】この発明において、コンデンサ本体の2つ
の側面および2つの端面の各々に関して、各々複数の第
1および第2の引出し部ならびに第1および第2の外部
端子電極を備えるようにすれば、低ESL化をより図る
ことができる。
【0060】また、この発明において、コンデンサ本体
の2つの側面および2つの端面の各々に関して、各々4
つ以下の第1および第2の引出し部ならびに第1および
第2の外部端子電極を備えるようにすれば、引出し部の
幅を狭くすることなく、したがって引出し部に生じる電
界集中の度合いを弱めながら、より確実に低ESL化を
図ることができる。
【0061】また、この発明において、第1および第2
の外部端子電極によって並列接続された複数のコンデン
サユニットを形成するように、第1の内部電極と第2の
内部電極との対向する部分の数が複数にされると、積層
コンデンサの小型化かつ高容量化に有効である。
【図面の簡単な説明】
【図1】この発明の一実施形態による積層コンデンサ1
の外観を示す斜視図である。
【図2】図1に示した積層コンデンサ1の内部構造を示
す平面図であり、(1)は第1の内部電極10が通る断
面をもって示し、(2)は第2の内部電極11が通る断
面をもって示している。
【図3】図1に示した積層コンデンサ1において流れる
典型的な電流およびその方向を図解的に示す平面図であ
る。
【図4】この発明の効果を確認するために実施された実
験例において作製されたこの発明の実施形態に係る積層
コンデンサ21を示す、図3に相当する図である。
【図5】同じく実験例において比較例として作製された
積層コンデンサ22を示す、図3に相当する図である。
【図6】同じく実験例において比較例として作製された
積層コンデンサ23を示す、図3に相当する図である。
【図7】同じく実験例において比較例として作製された
積層コンデンサ24を示す、図3に相当する図である。
【符号の説明】
1 積層コンデンサ 2 コンデンサ本体 3 第1の主面 4 第2の主面 5 第1の側面 6 第2の側面 7 第1の端面 8 第2の端面 9 誘電体層 10 第1の内部電極 11 第2の内部電極 12 第1の引出し部 13 第1の外部端子電極 14 第2の引出し部 15 第2の外部端子電極
───────────────────────────────────────────────────── フロントページの続き (72)発明者 谷口 政明 京都府長岡京市天神二丁目26番10号 株式 会社村田製作所内 (72)発明者 堀 晴雄 京都府長岡京市天神二丁目26番10号 株式 会社村田製作所内 (72)発明者 近藤 隆則 京都府長岡京市天神二丁目26番10号 株式 会社村田製作所内 Fターム(参考) 5E001 AB03 AC03 AJ01 5E082 AA01 AB03 BB05 BC14 CC17 EE04 EE35 FF05 FG06 FG26 GG10 GG28

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 長さ方向寸法、幅方向寸法および厚み方
    向寸法によって規定され、かつ前記長さ方向寸法と前記
    幅方向寸法とが実質的に等しい、四角柱状をなしてお
    り、前記長さ方向寸法および前記幅方向寸法によって規
    定される相対向する第1および第2の主面、前記長さ方
    向寸法および前記厚み方向寸法によって規定される相対
    向する第1および第2の側面、ならびに、前記幅方向寸
    法および前記厚み方向寸法によって規定される相対向す
    る第1および第2の端面を有する、コンデンサ本体を備
    え、 前記コンデンサ本体は、前記主面の方向に延びる複数の
    誘電体層、ならびにコンデンサユニットを形成するよう
    に特定の前記誘電体層を介して互いに対向する少なくと
    も1対の第1および第2の内部電極を備え、 前記第1および第2の内部電極は、ともに、前記コンデ
    ンサ本体の前記第1および第2の側面ならびに第1およ
    び第2の端面の各々に対して平行に延びる辺を有する、
    実質的に正方形のパターンをそれぞれ有し、 前記第1の内部電極は、前記第1および第2の側面なら
    びに第1および第2の端面の各々上にまでそれぞれ引き
    出される第1の引出し部を形成しており、 前記第1の引出し部が引き出された前記第1および第2
    の側面ならびに第1および第2の端面の各々上には、前
    記第1の引出し部にそれぞれ電気的に接続される第1の
    外部端子電極が設けられ、 前記第2の内部電極は、前記第1および第2の側面なら
    びに第1および第2の端面の各々上にまでそれぞれ引き
    出される第2の引出し部を形成しており、 前記第2の引出し部が引き出された前記第1および第2
    の側面ならびに第1のおよび第2の端面の各々上には、
    前記第2の引出し部にそれぞれ電気的に接続される第2
    の外部端子電極が設けられ、 前記第1の外部端子電極と前記第2の外部端子電極と
    は、前記第1および第2の側面ならびに第1および第2
    の端面上において交互に並ぶとともに、相異なるものが
    前記コンデンサ本体を介して互いに正面で対向するよう
    に配置されている、積層コンデンサ。
  2. 【請求項2】 前記第1および第2の側面ならびに第1
    および第2の端面の各々に関して、各々複数の前記第1
    および第2の引出し部ならびに前記第1および第2の外
    部端子電極を備える、請求項1の記載の積層コンデン
    サ。
  3. 【請求項3】 前記第1および第2の側面ならびに第1
    および第2の端面の各々に関して、各々4つ以下の前記
    第1および第2の引出し部ならびに前記第1および第2
    の外部端子電極を備える、請求項1の記載の積層コンデ
    ンサ。
  4. 【請求項4】 前記第1および第2の外部端子電極によ
    って並列接続された複数の前記コンデンサユニットを形
    成するように、前記第1の内部電極と前記第2の内部電
    極との対向する部分の数は複数とされる、請求項1ない
    し3のいずれかに記載の積層コンデンサ。
JP12790899A 1999-05-10 1999-05-10 積層コンデンサ Expired - Lifetime JP3476127B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP12790899A JP3476127B2 (ja) 1999-05-10 1999-05-10 積層コンデンサ
US09/501,083 US6407904B1 (en) 1999-05-10 2000-02-09 Multi-layer capacitor
TW089102169A TW508601B (en) 1999-05-10 2000-04-06 Multi-layer capacitor
DE10019229A DE10019229A1 (de) 1999-05-10 2000-04-18 Mehrschichtkondensator
KR1020000020983A KR100331931B1 (ko) 1999-05-10 2000-04-20 다층 커패시터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12790899A JP3476127B2 (ja) 1999-05-10 1999-05-10 積層コンデンサ

Publications (2)

Publication Number Publication Date
JP2000323354A true JP2000323354A (ja) 2000-11-24
JP3476127B2 JP3476127B2 (ja) 2003-12-10

Family

ID=14971643

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12790899A Expired - Lifetime JP3476127B2 (ja) 1999-05-10 1999-05-10 積層コンデンサ

Country Status (5)

Country Link
US (1) US6407904B1 (ja)
JP (1) JP3476127B2 (ja)
KR (1) KR100331931B1 (ja)
DE (1) DE10019229A1 (ja)
TW (1) TW508601B (ja)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6765781B2 (en) 2001-12-03 2004-07-20 Tdk Corporation Multilayer capacitor
US6795294B2 (en) 2003-01-31 2004-09-21 Murata Manufacturing Co., Ltd. Laminated capacitor, printed circuit board, decoupling circuit, and high-frequency circuit
WO2004084243A1 (ja) * 2003-03-17 2004-09-30 Tdk Corporation コンデンサ素子、固体電解コンデンサ及びそれらの製造方法並びにコンデンサ素子結合体
WO2005008702A1 (ja) * 2003-07-23 2005-01-27 Tdk Corporation 固体電解コンデンサ
US6965507B2 (en) 2003-02-18 2005-11-15 Tdk Corporation Multilayer capacitor
KR100568305B1 (ko) 2004-07-21 2006-04-05 삼성전기주식회사 적층형 세라믹 캐패시터
WO2006067939A1 (ja) * 2004-12-24 2006-06-29 Murata Manufacturing Co., Ltd. 積層コンデンサおよびその実装構造
JP2006203258A (ja) * 2004-12-24 2006-08-03 Murata Mfg Co Ltd 積層コンデンサおよびその実装構造
KR20070002654A (ko) * 2005-06-30 2007-01-05 삼성전기주식회사 적층형 칩 커패시터
WO2007060818A1 (ja) * 2005-11-22 2007-05-31 Murata Manufacturing Co., Ltd. 積層コンデンサ
WO2007060817A1 (ja) * 2005-11-22 2007-05-31 Murata Manufacturing Co., Ltd. 積層コンデンサ
KR100900673B1 (ko) * 2007-01-31 2009-06-01 삼성전기주식회사 적층형 칩 커패시터
KR101376921B1 (ko) 2012-12-11 2014-03-20 삼성전기주식회사 적층 세라믹 커패시터 및 그 제조방법
JP2018093164A (ja) * 2016-12-02 2018-06-14 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6507476B1 (en) * 1999-11-01 2003-01-14 International Business Machines Corporation Tuneable ferroelectric decoupling capacitor
US6346743B1 (en) * 2000-06-30 2002-02-12 Intel Corp. Embedded capacitor assembly in a package
US6590762B2 (en) * 2001-08-06 2003-07-08 Intel Corporation Layered polymer on aluminum stacked capacitor
US6606237B1 (en) 2002-06-27 2003-08-12 Murata Manufacturing Co., Ltd. Multilayer capacitor, wiring board, decoupling circuit, and high frequency circuit incorporating the same
US20040022038A1 (en) * 2002-07-31 2004-02-05 Intel Corporation Electronic package with back side, cavity mounted capacitors and method of fabrication therefor
US6819543B2 (en) * 2002-12-31 2004-11-16 Intel Corporation Multilayer capacitor with multiple plates per layer
US6906907B2 (en) * 2003-04-15 2005-06-14 Kemet Electronics Corporation Monolithic multi-layer capacitor with improved lead-out structure
DE602004004983T2 (de) * 2003-12-05 2007-10-31 NGK Spark Plug Co., Ltd., Nagoya Kondensator und Verfahren zu seiner Herstellung
US7068490B2 (en) * 2004-04-16 2006-06-27 Kemet Electronics Corporation Thermal dissipating capacitor and electrical component comprising same
US7684170B2 (en) 2004-06-25 2010-03-23 Technische Universitat Braunschweig Carolo-Wilhelmina Multi-layer capacitor and integrated circuit module
KR100691145B1 (ko) * 2004-12-16 2007-03-09 삼성전기주식회사 적층형 칩 커패시터
US7212395B2 (en) * 2004-12-28 2007-05-01 Intel Corporation Capacitor design for controlling equivalent series resistance
US7355836B2 (en) * 2005-06-07 2008-04-08 Intel Corporation Array capacitor for decoupling multiple voltage rails
JP5049560B2 (ja) * 2005-11-17 2012-10-17 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層型チップキャパシタ
CA2637339C (en) * 2005-12-12 2015-02-17 Irina Puscasu Selective reflective and absorptive surfaces and method for resonantly coupling incident radiation
EP1969391B1 (en) * 2005-12-12 2014-07-16 Irina Puscasu Thin film emitter-absorber apparatus and methods
US8643532B1 (en) 2005-12-12 2014-02-04 Nomadics, Inc. Thin film emitter-absorber apparatus and methods
JP5268276B2 (ja) * 2006-05-22 2013-08-21 株式会社村田製作所 積層セラミックコンデンサおよびその実装構造
KR100887124B1 (ko) * 2007-08-06 2009-03-04 삼성전기주식회사 적층형 칩 커패시터
KR100935994B1 (ko) * 2008-04-01 2010-01-08 삼성전기주식회사 적층형 칩 커패시터
US8159813B2 (en) * 2008-04-01 2012-04-17 Samsung Electro-Mechanics Co., Ltd. Multilayer chip capacitor, motherboard apparatus having the same, and power distribution network
KR100983121B1 (ko) * 2008-08-07 2010-09-17 삼성전기주식회사 적층형 칩 커패시터
KR100983122B1 (ko) * 2008-08-08 2010-09-17 삼성전기주식회사 적층형 칩 커패시터
KR100992311B1 (ko) 2008-08-13 2010-11-05 삼성전기주식회사 적층형 칩 커패시터 및 이를 구비한 회로기판 장치
KR101018181B1 (ko) * 2010-08-02 2011-02-28 삼성전기주식회사 적층형 칩 커패시터
JP2012169594A (ja) * 2011-01-26 2012-09-06 Murata Mfg Co Ltd セラミック電子部品の製造方法及びセラミック電子部品
USD668659S1 (en) * 2011-11-15 2012-10-09 Connectblue Ab Module
USD680545S1 (en) * 2011-11-15 2013-04-23 Connectblue Ab Module
USD680119S1 (en) * 2011-11-15 2013-04-16 Connectblue Ab Module
USD689053S1 (en) * 2011-11-15 2013-09-03 Connectblue Ab Module
USD692896S1 (en) * 2011-11-15 2013-11-05 Connectblue Ab Module
USD668658S1 (en) * 2011-11-15 2012-10-09 Connectblue Ab Module
US9224709B2 (en) * 2014-02-13 2015-12-29 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device including an embedded surface mount device and method of forming the same
JP2016149479A (ja) * 2015-02-13 2016-08-18 株式会社村田製作所 積層コンデンサ
TWI776290B (zh) 2020-11-27 2022-09-01 財團法人工業技術研究院 電容器以及包含所述電容器的濾波器與重佈線層結構

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3308359A (en) 1965-03-12 1967-03-07 Bruce R Hayworth Low-inductance capacitor
FR1464631A (fr) 1965-07-27 1967-01-06 Thomson Houston Comp Francaise Perfectionnements à la fabrication de condensateurs
US3612693A (en) 1970-05-15 1971-10-12 Gc Optronics Inc Method for measurement of surface profile change using a vernier scale in hologram interferometry
US3822397A (en) 1973-05-07 1974-07-02 Sprague Electric Co A capacitor package with a split metal-plate terminal cover
US3971970A (en) 1974-11-27 1976-07-27 P. R. Mallory & Co., Inc. Electrical component with low impedance at high frequency
DE2545672C3 (de) 1975-10-11 1978-05-03 Draloric Electronic Gmbh, 8500 Nuernberg Mehrschichtkondensator und Verfahren zu dessen Herstellung
US4074340A (en) 1976-10-18 1978-02-14 Vitramon, Incorporated Trimmable monolithic capacitors
US4295183A (en) 1979-06-29 1981-10-13 International Business Machines Corporation Thin film metal package for LSI chips
US4274124A (en) 1979-12-26 1981-06-16 International Business Machines Corporation Thick film capacitor having very low internal inductance
US4328530A (en) 1980-06-30 1982-05-04 International Business Machines Corporation Multiple layer, ceramic carrier for high switching speed VLSI chips
US4346429A (en) 1980-07-09 1982-08-24 Union Carbide Corporation Multilayer ceramic capacitor with foil terminal
FR2507379A1 (fr) 1981-06-05 1982-12-10 Europ Composants Electron Bloc de condensateurs en serie et multiplicateur de tension utilisant un tel bloc de condensateurs
US4419714A (en) 1982-04-02 1983-12-06 International Business Machines Corporation Low inductance ceramic capacitor and method for its making
US4430690A (en) 1982-10-07 1984-02-07 International Business Machines Corporation Low inductance MLC capacitor with metal impregnation and solder bar contact
DE3669614D1 (de) 1985-01-17 1990-04-19 Eurofarad Keramischer hochfrequenzmehrschichtkondensator mit hoher kapazitaet.
US4706162A (en) 1985-01-22 1987-11-10 Rogers Corporation Multilayer capacitor elements
US4814940A (en) 1987-05-28 1989-03-21 International Business Machines Corporation Low inductance capacitor
US4830723A (en) 1988-06-22 1989-05-16 Avx Corporation Method of encapsulating conductors
US4831494A (en) 1988-06-27 1989-05-16 International Business Machines Corporation Multilayer capacitor
US4853826A (en) 1988-08-01 1989-08-01 Rogers Corporation Low inductance decoupling capacitor
US4852227A (en) 1988-11-25 1989-08-01 Sprague Electric Company Method for making a multilayer ceramic capacitor with buried electrodes and terminations at a castellated edge
US4862318A (en) 1989-04-04 1989-08-29 Avx Corporation Method of forming thin film terminations of low inductance ceramic capacitors and resultant article
JPH0442910A (ja) 1990-06-06 1992-02-13 Marcon Electron Co Ltd 積層セラミックコンデンサ
JP2878919B2 (ja) 1991-12-30 1999-04-05 韓國電子通信研究院 高周波ノイズ除去用チップ型キャパシター
US5517385A (en) 1992-11-19 1996-05-14 International Business Machines Corporation Decoupling capacitor structure
JPH06260364A (ja) 1993-03-08 1994-09-16 Masusaku Okumura チップ部品
FR2707123B1 (fr) 1993-06-29 1995-09-01 Europ Composants Electron Condensateur céramique multicouches quadripole.
JPH07201651A (ja) 1993-12-28 1995-08-04 Sumitomo Metal Ind Ltd 積層コンデンサ
JPH08172026A (ja) 1994-12-19 1996-07-02 Sumitomo Metal Ind Ltd コンデンサ
US5880925A (en) 1997-06-27 1999-03-09 Avx Corporation Surface mount multilayer capacitor
JP2991175B2 (ja) * 1997-11-10 1999-12-20 株式会社村田製作所 積層コンデンサ
JP3309813B2 (ja) * 1998-10-06 2002-07-29 株式会社村田製作所 積層コンデンサ
US6282079B1 (en) * 1998-11-30 2001-08-28 Kyocera Corporation Capacitor

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6765781B2 (en) 2001-12-03 2004-07-20 Tdk Corporation Multilayer capacitor
US6795294B2 (en) 2003-01-31 2004-09-21 Murata Manufacturing Co., Ltd. Laminated capacitor, printed circuit board, decoupling circuit, and high-frequency circuit
US6965507B2 (en) 2003-02-18 2005-11-15 Tdk Corporation Multilayer capacitor
US7180723B2 (en) 2003-02-18 2007-02-20 Tdk Corporation Multilayer capacitor
US7365963B2 (en) 2003-03-17 2008-04-29 Tdk Corporation Capacitor element, solid electrolytic capacitor, processes for their production and capacitor element combination
WO2004084243A1 (ja) * 2003-03-17 2004-09-30 Tdk Corporation コンデンサ素子、固体電解コンデンサ及びそれらの製造方法並びにコンデンサ素子結合体
WO2005008702A1 (ja) * 2003-07-23 2005-01-27 Tdk Corporation 固体電解コンデンサ
JP2005045068A (ja) * 2003-07-23 2005-02-17 Tdk Corp 固体電解コンデンサ
US7158366B2 (en) 2003-07-23 2007-01-02 Tdk Corporation Solid electrolytic capacitor
KR100568305B1 (ko) 2004-07-21 2006-04-05 삼성전기주식회사 적층형 세라믹 캐패시터
JP2006203258A (ja) * 2004-12-24 2006-08-03 Murata Mfg Co Ltd 積層コンデンサおよびその実装構造
US7310217B2 (en) 2004-12-24 2007-12-18 Murata Manufacturing Co., Ltd. Monolithic capacitor and mounting structure thereof
WO2006067939A1 (ja) * 2004-12-24 2006-06-29 Murata Manufacturing Co., Ltd. 積層コンデンサおよびその実装構造
KR20070002654A (ko) * 2005-06-30 2007-01-05 삼성전기주식회사 적층형 칩 커패시터
WO2007060818A1 (ja) * 2005-11-22 2007-05-31 Murata Manufacturing Co., Ltd. 積層コンデンサ
WO2007060817A1 (ja) * 2005-11-22 2007-05-31 Murata Manufacturing Co., Ltd. 積層コンデンサ
KR100900673B1 (ko) * 2007-01-31 2009-06-01 삼성전기주식회사 적층형 칩 커패시터
US7733628B2 (en) 2007-01-31 2010-06-08 Samsung Electro-Mechanics Co., Ltd. Multilayer chip capacitor
KR101376921B1 (ko) 2012-12-11 2014-03-20 삼성전기주식회사 적층 세라믹 커패시터 및 그 제조방법
JP2018093164A (ja) * 2016-12-02 2018-06-14 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板

Also Published As

Publication number Publication date
DE10019229A1 (de) 2000-11-23
TW508601B (en) 2002-11-01
KR100331931B1 (ko) 2002-04-09
JP3476127B2 (ja) 2003-12-10
KR20000077055A (ko) 2000-12-26
US6407904B1 (en) 2002-06-18

Similar Documents

Publication Publication Date Title
JP2000323354A (ja) 積層コンデンサ
JP3336954B2 (ja) 積層コンデンサ
JP3548821B2 (ja) 積層コンデンサ、ならびにこれを用いた電子装置および高周波回路
JP2000208361A (ja) 積層コンデンサ
JP2991175B2 (ja) 積層コンデンサ
JP3309813B2 (ja) 積層コンデンサ
US7280342B1 (en) Low inductance high ESR capacitor
KR100571110B1 (ko) 적층 콘덴서
KR100905879B1 (ko) 적층형 캐패시터
CN1967750B (zh) 多层芯片电容器
US20070279836A1 (en) Monolithic capacitor and mounting structure thereof
JP2004253425A (ja) 積層コンデンサ
JP3930245B2 (ja) 積層型電子部品
JP3514195B2 (ja) 積層コンデンサ、配線基板、デカップリング回路および高周波回路
WO2004025673A1 (ja) 積層コンデンサ
JP2004140211A (ja) 積層コンデンサ
JP3036542B1 (ja) 積層型インダクタ
JP3847234B2 (ja) 積層コンデンサ
JP4507566B2 (ja) 積層コンデンサ
JP2000151324A (ja) 積層型ノイズフィルタ
JPH11251180A (ja) 積層コンデンサ
JP2008187192A (ja) 積層コンデンサ
JP2002231559A (ja) 積層貫通型コンデンサ
JP2004311859A (ja) 積層コンデンサ
JP6662234B2 (ja) 積層コンデンサ

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120926

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120926

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130926

Year of fee payment: 10

EXPY Cancellation because of completion of term