FR2572826A1 - Carte contenant une pastille a circuit integre - Google Patents

Carte contenant une pastille a circuit integre Download PDF

Info

Publication number
FR2572826A1
FR2572826A1 FR8515101A FR8515101A FR2572826A1 FR 2572826 A1 FR2572826 A1 FR 2572826A1 FR 8515101 A FR8515101 A FR 8515101A FR 8515101 A FR8515101 A FR 8515101A FR 2572826 A1 FR2572826 A1 FR 2572826A1
Authority
FR
France
Prior art keywords
insulating film
integrated circuit
terminals
card according
circuit chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8515101A
Other languages
English (en)
Other versions
FR2572826B1 (fr
Inventor
Kazuya Hara
Kenji Rikuna
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of FR2572826A1 publication Critical patent/FR2572826A1/fr
Application granted granted Critical
Publication of FR2572826B1 publication Critical patent/FR2572826B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/0772Physical layout of the record carrier
    • G06K19/07728Physical layout of the record carrier the record carrier comprising means for protection against impact or bending, e.g. protective shells or stress-absorbing layers around the integrated circuit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07745Mounting details of integrated circuit chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5388Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates for flat cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S283/00Printed matter
    • Y10S283/904Credit card
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/22Nonparticulate element embedded or inlaid in substrate and visible
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24322Composite web or sheet
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24322Composite web or sheet
    • Y10T428/24331Composite web or sheet including nonapertured component

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Credit Cards Or The Like (AREA)

Abstract

LA PASTILLE A CIRCUIT INTEGRE 9 DE CETTE CARTE EST CONNECTEE A DES PISTES CONDUCTIVES 4A-1, 4B-1 PAR L'INTERMEDIAIRE D'UNE COUCHE ADHESIVE 14 QUI EST ANISOTROPIQUEMENT CONDUCTIVE. LA PASTILLE 9 EST LIEE EGALEMENT A UNE COUCHE IMPRIMEE 11 FORMEE SUR UN FILM ISOLANT 6. UNE FEUILLE DE BASE 8 ET UN AUTRE FILM ISOLANT 7 SONT APPLIQUES CONTRE LE FILM ISOLANT 6 ET LA PASTILLE 9 EST ETANCHEE PAR LA RESINE 10 DANS UN LOGEMENT 8A FORME DANS LA FEUILLE DE BASE 8. L'INVENTION EST APPLICABLE NOTAMMENT AUX CARTES DE CREDIT.

Description

Cette invention concerne une carte à circuit intégré
contenant une pastille à circuit intégrée.
Dans les cartes à circuit intégré, à la différence des cartes magnétiques, des informations secrètes, telles que des informations sur l'identité du détenteur de la carte et un numéro de compte personnel, sont stockées dans une mémoire comprise dans une pastille à circuit intégré contenue à l'intérieur et d'o il est pratiquement impossible d'extraire frauduleusement de telles informations. Il existe pour cette raison une tendance croissante vers l'emploi de cartes à circuit intégré à la place de cartes magnétiques. Dans la carte à circuit intégré de l'art antérieur, une pastille à circuit intégré contenant une mémoire est montée sur un substrat de carte à circuits imprimés. Ce substrat est logé dans un creux d'un élément de base qui sert de bottier et est lui-même enfermé dans un revêtement. La carte à circuit intégré est très mince: son épaisseur est de 0,8 mm. Le substrat, l'élément de base et le revêtement, formant des constituants de la carte à circuit intégré, sont réalisés de matériaux plastiques mous, tandis que la pastille à circuit intégré possède un corps rigide. De ce fait, lorsque la carte à circuit intégré est portée dans la poche arrière d'un pantalon par exemple, la pastille risque de ne pas pouvoir suivre les flexions du corps de la carte, de sorte que la pastille se détache de la carte. De plus, le corps de la carte à circuit intégré comporte un nombre relativement élevé de constituants, ce qui demande un grand nombre d'opérations d'assemblage et entraîne
une augmentation du prix de revient.
L'un des buts de l'invention est de procurer une carte à circuit intégré dont le corps soit formé d'un plus faible nombre de constituants, afin de faciliter la fabrication, et dont la pastille à circuit intégré ne risque pas de se détacher des
constituants formant le corps de la carte.
L'invention apporte une carte à circuit intégré.
qui comporte une feuille de base présentant un logement pour une pastille à circuit intégré, au moins une pastille à circuit intégré présentant des bornes d'électrodes et disposée dans le logement, un film isolant portant des contacts de sortie et fixé à la pastille à
circuit intégré et à la feuille de base, ainsi que des moyens con-
ducteurs électriques prévus entre les bornes d'électrodes et les
contacts de sortie.
D'autres caractéristiques et avantages de l'inven-
tion ressortiront plus clairement de la description qui va suivre
de plusieurs exemples de réalisation non limitatifs, ainsi que des dessins annexés, sur lesquels: - la figure 1 est une coupe montrant la structure interne d'un mode de réalisation de la carte à circuit intégré selon l'invention; - la figure 2 est une vue éclatée, en perspective, de la carte de figure 1; - la figure 3 est une vue en plan de la carte de figure 1; - la figure 4 est une coupe montrant la structure interne d'une variante de réalisation de la carte selon la figure 1 - Les figures 5 et 6 sont des coupes montrant d'autres modes de réalisation de la carte à circuit intégré selon l'invention; - la figure 7 est une vue éclatée, en perspective, d'encore un autre mode de réalisation de la carte à circuit intégré; et
- la figure 8 est une coupe de la carte de figure 7.
Les modes de réalisation préférés de l'invention, décrits en détail dans ce qui va suivre,comportent une pastille à circuit intégré et portent sur leur surface une bande magnétique
et un numéro de compte ou une indication semblable imprimé en relief.
Bien entendu, l'invention n'est pas limitée à des cartes de ce type; elle est applicable à toute carte contenant une pastille à circuit intégré. Les figures I à 3 montrent un premier mode de réalisation de l'invention. La carte 1 à circuit intégré qui y est
représentée comporte deux films isolants 6 et 7 en matière plasti-
que transparente et souple, par exemple en chlorure de polyvinyle (PVC), et une feuille de base 8 en PVC dur ou une matière analogue et dans laquelle est ménagée une découpe Sa pour loger une pastille à circuit intégré. Les films isolants 6 et 7 et la feuille de base 8 sont fixés ensemble, avec la feuille de base en sandwich entre les deux films isolants 6 et 7. Le film 6 porte une bande magnétique 3 formée le long d'un bord longitudinal sur sa face externe. Sur cette face est formée également une section d'entrée/sortie 4. Cette section est formée de huit contacts de sortie 4a, 4b disposés en
deux rangées de quatre contacts chacune. Un numéro de compte per-
sonnel du détendeur de la carte 1 est imprimé en relief sur la face externe de l'autre film isolant 7. Cette même face porte en outre une flèche 5 indiquant la direction d'insertion de la carte 1 dans un dispositif terminal d'identification. La coupe de la figure 1
est prise suivant la ligne A-A de figure 3.
L'emplacement de la fLèche d'insertion 5 et l'empla-
cement de la section d'entrée/sortie 4 sur la carte I sont fixés conformément à une proposition de normalisation de l'organisation
internationale de standardisation ISO.
Les huit contacts de la section d'entrée/sortie 4 sont utilisés pour l'entrée et la sortie de données d'adresse, un
signal d'horloge, un signal de restauration, une alimentation élec-
trique, une mise à la masse et une alimentation électrique qui est utilisée seulement lorsque des informations sont inscrites dans une mémoire morte programmable électriquement (EPROM) prévue dans la pastille à circuit intégré. Ces contacts de sortie- pouvantprésenter des
extrémitésd'électrodes - sont formésd'une feuille de cuivre plaqué or.
La face interne du film isolant transparent 6 porte une couche imprimée 11 avec des informations telles que le nom d'une banque ou d'un institut du crédit et un motif décoratif ou analogue, si désiré. Une couche imprimée semblable 12 est prévue également sur la face interne du film isolant transparent 7. Le film 6
et la couche imprimée 11 sont traversés par des trous 13a et 13b.
Des contacts de sortie 4a et 4b, constituant des bornes extérieures, sont formés sur la face externe du film 6 et sont reliés à des conducteurs de connexion 4a-1, 4b-1 qui traversent Les trous 13a et 13b. Les contacts 4a, '4b formant les bornes extérieures peuvent saillirpar desextrémités d'électrodes d'une hauteurpréfixée de Laface externe frontale du film isolant 6. A partir cestrous13a, 13b, les
connexions 4a-1, 4b-1 s'étendent le long de la couche imprimée 11.
Leurs extrémités sont reliées à des bornes d'électrodes (non repré-
sentées) de la pastille à circuit intégré 9. Les contacts 4a, 4b,
les parois conductrices des trous 13a, 13b et le reste des con-
nexions 4a-1, 4b-1 peuvent être réalisées, par exemple, par un procédé connu de métallisation et de gravure. Lorsqu'on utilise pour cela des matériaux conducteurs à base de Cu, AL et/ou Ni, qui n'ont pas une bonne résistance à l'oxydation, il y a lieu
d'appliquer des couches de revêtement sur eux.
La pastille 9 est étanchée dans la découpe 8a formant
le logement par une résine isolante de remplissage et d'étanchéité.
La face de la pastille 9 présentant les électrodes (non représentées)
est entièrement recouverte d'une couche adhésive 14 qui est aniso-
tropiquement conductive et peut constituer en même temps ou faire partie d'une couche imprimée. Dans L'exemple visible sur la figure 2, un motif adhésif 14, qui est anisotropiquement conducteur et possède une épaisseur d'environ 30 pm pars exemple, est formé par impression sur une partie de la couche imprimée 11 formée sur la face interne du film isolant 6, lequel doit être fixé avec les connexions 4a-1 et 4b-1 à la pastille 9, de manière à recouvrir La première partie de
toutes les connexions menant aux huit contacts de sortie.
La couche anisotropiquement conductive 14 est-faite d'un matériau obtenu par l'addition de particules de carbone ou de métal à une résine isolante du type fondant à chaud, présentant une
température de fusion de 120 à 130 C. A l'état normal, sans appli-
cation d'une pression quelconque à elle, la couche est électrique-
ment isolante dans n'importe quelle direction, c'est-à-dire dans le sens de son épaisseur et dans n'importe queLLe direction Le long de sa surface. Par contre, lorsqu'une pression est exercée dans le sens de l'épaisseur de la couche à sa partie correspondant à la section des bornes d'électrodes de la pastille 9, d'en haut et suivant les pistes conductrices 4a-1 et 4b-1, sous une température d'environ 130 C, Les régions isolantes ainsi comprimées de la couche 14
sont fondues et les particules conductrices - de carbone ou de métal -
dispersées dans la couche adhésive 14 seront mises à nu sur les deux côtés de la couche 14, pendant que l'épaisseur de cette dernière est réduite. Ainsi, cette couche devient conductive, dans le sens de son épaisseur seulement, dans les régions mentionnées. Autrement
dit, la partie de la couche adhésive 14 en contact avec les conduc-
teurs de connexion 4a-1 et 4b-1 est rendue conductive, par endroits et dans le sens de l'épaisseur, dans la seule partie correspondant à la section des bornes d'électrodes de la pastille 9, en vue de l'établissement d'une liaison électrique entre les conducteurs 4a-1
et 4b-1 menant aux différents contacts 4a et 4b et les bornes d'élec-
trodes correspondantes de la pastille 9. En même temps, la pastille 9 est fixée au film isolant 6 par l'intermédiaire de la couche
imprimée 11.
Ensuite, le film isolant 6 avec la pastille 9 et la feuille de base 8 sont fixés l'un sur l'autre de manière que la
pastille 9 vienne se placer dans la découpe 8a de la feuille de base.
Le volume restant de la découpe 8a formant le logement de la pastille est rempli d'une résine 10 pour la protection de la pastille 9. Après cela, le film 7 est appliqué sur la feuille de base 8, ce qui enferme
la pastille 9 dans son logement 8a. La bande magnétique 3 est appli-
quée par enduction sur le film 6 et une impression en relief 2 est formée sur la face externe du film 7 pour représenter un numéro de
compte personnel.
La carte I ainsi fabriquée, correspondant au mode de réalisation de figures 1 à 3, possède une épaisseur de 0,8 mm, une longueur de 85,5 mm et une largeur de 54 mm. Dans cette carte à circuit intégré, à la différence de la carte selon la technique antérieure, la pastille 9 est fixée directement au film isolant 6,
servant de revêtement, sans la présence d'un élément de base quel-
conque pour le seule pastille à circuit intégré, et la pastille est
étanchée dans la découpe 8a de la feuille de base 8 par la résine 10.
La pastille 9 est ainsi maintenue fermement dans son logement 8a et
la carte à circuit intégré peut également être assemblée plus faci-
lement.
Dans le mode de réalisation qui vient d'être décrit, la pastille 9 est logée dans une découpe 8a de la feuille de base 8, elle-même disposée en sandwich entre les films isolants 6 et 7. Selon une variante représentée sur la figure 4, la pastille 9 est logée dans un creux 8b formé dans le c6té de la feuille de base 8 venant en contact avec le film isolant 6. La pastille à circuit intégré est dans ce cas reliée par l'intermédiaire de la couche adhésive 14,
anisotropiquement conductive, à la couche imprimée sur le film iso-
lant 6, comme dans le premier mode de réalisation. Le film 6 portant la pastille 9 est ensuite appliqué contre la feuille de base 8, ou inversement, en les positionnant de manière que la pastille 9 soit reçue dans le creux 8b, o elle est étanchée par la résine 10, ce qui termine la carte à circuit intégré 1. Cette construction est plus simple que le mode de réalisation selon les figures 1 à 3 parce qu'elle ne comporte pas le film isolant 7, de sorte que sa fabrication est plus facile. L'impression en relief 2 portée
par la face externe du film isolant 7 dans le premier mode de réaLi-
sation peut être prévue sur la face externe de la feuille de base 8
dans la variante de La figure 4.
La figure 5 montre un mode de réalisation qui diffère de celui des figures 1 à 3 par le fait que des couches imprimées 21 et 22 sont formées sur les faces externes des films isolants 6 et 7,
c'est-à-dire sur les faces externes de la carte. De plus, les conduc-
teurs de connexion 4a-1 et 4b-1 sont reliés à la section de sortie de la pastille 9 par des fils de connexion en or 23a et 23b. En outre, la pastille à circuit intégré 9 est fixée sous pression par une couche adhésive 25 à une feuille de cuivre 24 fixée elle-même au film isolant 6. Cette feuille de cuivre, ou une feuille d'un autre métal, peut avoir à peu près la même aire de surface que la pastille 9 et être relativement rigide. Le mode de réalisation de la figure 5 fait notamment ressortir qu'il n'est pas obligatoire
que les films 6 et 7 soient transparents. Le reste de la construc-
tion correspond au mode de réalisation des figures 1 à 3, sauf que la pastille 9 est fixée sous pression à la feuille de cuivre 24 et que les extrémités 23a, 23b sont reliées d'une part aux électrodes de la pastille 9 et d'autre part aux conducteurs de connexion 4a-1
et 4b-1.
La connexion des fils en or 23a, 23b à la section de sortie de la pastille 9 et également aux conducteurs 4a-1, 4b-1, peut être réalisée selon un procédé de prise de contact de fils avec chauffage pulsé. Pour faciliter la réalisation de ces connexions, les conducteurs 4a-1 et 4b-1 sont formés d'une mince feuille de cuivre étamé. La feuille de cuivre 24 sert d'élément de renfort pour
empêcher que la pastille 9 ne soit directement exposée à la défor-
mation du film isolant 6 en PVC souple.
La figure 6 montre un mode de réalisation o la pastille à circuit intégré 9 est fixée à la face interne du film isolant 6 par une couche adhésive transparente 26. Une mémoire morte programmable électriquement (EPROM) 9a, prévue dans la pastille 9, est disposée dans ce cas de manière à venir en contact avec la couche adhésive 26. L'EPROM 9a est de type permettant
l'effacement de son contenu mémorisé par des rayons ultraviolets.
Pour empêcher d'effacement accidentel du contenu mémorisé, un recouvrement opaque ou cache 27, en film de polyester d'une épaisseur de 20 pm par exemple, est disposé sur la partie
de la face externe du film isolant 6 correspondant à la pastille 9.
Le cache 27 peut être enlevé pour effacer le contenu de la mémoire.
Des rubans métalliques 28a et 28b sont connectés par une extrémité aux conducteurs de connexion 4a-1 et 4b-1 et par leur autre extrémité aux bornes 29a et 29b de la pastille 9. Ces connexions
sont réalisables selon un procédé dit de prise de contact automa-
tique par ruban (TAB). Les connexions établies, la pastille à circuit
intégré 9 est de nouveau étanchée à l'aide de la résine 10.
Les figures 7-et 8 montrent un autre mode de réalisa-
tion de l'invention oa la pastille 9est maintenue dans un logement
constitué par une découpe 8a de la feuille de base 8. La particu-
larité est ici que des conducteurs de connexion 30a, 30b sont formés sur une face de La feuille de base 8, de manière qu'ils dépassent
par une extrémité d'un bord de la découpe 8a.
- Comme on peut le voir sur les figures 7 et 8, un film isolant 6 est traversé par des trous 13a et 13b et sa face
externe porte des contacts 4a et 4b formant des bornes extérieures.
La figure 7(a) montre que des conducteurs de connexion 4a-1 et 4b-1 sont formés sur la face interne du film 6; ces conducteurs se prolongent de façon continue à travers les trous 13a, 13b jusqu'aux contacts 4a et 4b. Pour la formation des conducteurs 30a et 30b, une mince feuille de cuivre est laminée d'abord sur la feuille de base 8, de manière à recouvrir la découpe 8a. La feuille de cuivre est
ensuite soumise à une opération de gravure pour former les conduc-
teurs de connexion 30a, 30b, faisant chacun sailtie par une extré-
mité dans la découpe 8a, comme on peut le voir sur la figure 7(b).
Ainsi qu'il est représenté sur la figure 7(c), une face de la pastille à circuit intégré 9, celle présentant les bornes 29a, 29b du circuit intégré, est recouverte d'une couche adhésive 14 qui est anisotropiquement conductive. La pastille- 9 est pressée sur les conducteurs de connexion 30a, 30b sous une température de 130 C par exemple. De ce fait, les bornes 29a, 29b sont connectées aux conducteurs 30a, 30b et la pastille 9 enfermée dans la découpe 8a de la feuille de base 8 - est fixée à ces conducteurs. Les films 6 et 7 en résine isolante, la feuille de base 8 et le film imprimé 12 sont fixés ensemble par laminage et les conducteurs 4a-1, 4b-1 sont
connectés aux conducteurs 30a, 30b.
Comme décrit dans ce qui précède, selon l'invention, un film isolant, utilisé comme revêtement d'une carte à circuit intégré, est pourvu de bornes extérieures et est ensuite fixé à une feuille de base pourvue d'un logement pour la réception et le maintien de la pastille à circuit intégré. Ainsi, il n'est pas nécessaire de prévoir un quelconque élément de base ou de montage
particulier pour la pastille. La fabrication peut donc être simplifiée.
De plus, la diminution du nombre des constituants permet de réduire le coût de la carte. La pastille à circuit intégré peut en outre
être montée solidement dans la feuille de base.

Claims (12)

REVENDICATIONS
1. Carte à circuit intégré, contenant une pastille à circuit intégré, caractérisée en ce qu'elle comprend une feuille de base (8) présentant un logement (8a) pour une pastille à circuit intégré, au moins une pastille à circuit intégré (9) pourvue de bornes d'électrodes (29a, 29b) et disposée dans ce logement (8a), un film isolant portant des contacts de sortie (4) et relié à la pastille (9) et à la feuille de base (8), ainsi que des éléments conducteurs électriques (4a-1, 4b-1) prévus entre les bornes
d'électrodes (29a, 29b) et les contacts de sortie (4a, 4b).
2. Carte selon la revendication 1, caractérisée en ce que la pastille (9) est fixée à la face interne du film isolant (6) et les éléments conducteurs électriques (4a-1, 4b-1) comprennent des couches conductives connectées aux bornes
d'électrodes (29a, 29b) de la pastille (9).
3. Carte selon la revendication 2, caractérisée en ce que le film isolant (6) est traversé par des trous (13a, 13b) dont l'emplacement correspond à celui des couches conductives et en ce que ces couches conductives passent à travers les trous (13a, 13b) et comportent des bornes extérieures (4a, 4b) s'étendant le long de la face externe du film isolant, ainsi que des pistes conductives (4a-1, 4b-1) formées entre les bornes d'électrodes
et les bornes extérieures (4a, 4b).
4. Carte selon la revendication 3, caractérisée en
ce que les bornes extérieures possèdent des extrémités d'élec-
trodes (4a, 4b) formées sur la face frontale du film isolant (6).
5. Carte selon la revendication 3 ou 4, caractérisée
en ce que les bornes extérieures possèdent des extrémités d'élec-
trodes (4a, 4b) faisant saillie d'une hauteur prédéterminée de la
face externe ou de la face frontale du film isolant (6).
6. Carte selon la revendication 2, caractérisée en ce que les bornes d'électrodes de la pastille (9) et les couches conductives (4a-1, 4b-1) du film isolant (6) sont connectées entre elles par une couche adhésive (14) qui est anisotropiquement
conductive et est située entre la pastille (9) et le film isolant (6).
7. Carte selon la revendication 6, caractérisée en ce que la couche adhésive (14) constitue ou fait partie d'une
couche imprimée formée sur le film isolant (6).
8. Carte selon la revendication 2, caractérisée en ce que la pastille (9) est fixée au film isolant (6).
9. Carte selon la revendication 8, caractérisée en
ce que la pastille (9) est fixée au film isolant (6) par l'inter-
médiaire d'une feuille métallique (24) qui est relativement rigide
et possède essentiellement la même aire de surface que la pastille (9).
10. Carte selon la revendication 2, caractérisée en ce que la pastille (9) contient une mémoire morte programmable électriquement (EPROM) (9a), le film isolant (6) possède une portion transparente dont l'emplacement correspond à celui de cette mémoire (9a) dans la pastille (9) et un dispositif d'obturation ou cache (27) est fixé de façon amovible à la portion transparente
du film.
11. Carte à circuit intégré, contenant une pastille à circuit intégré, caractérisée en ce qu'elle comprend une feuille de base (8) présentant un logement (8a) pour une pastille à circuit intégré, au moins une pastille à circuit intégré (9) pourvue de bornes d'électrodes et disposée dans ce logement (8a), une couche adhésive (14) qui est anisotropiquement conductive et est appliquée sur la pastille (9) de manière qu'elle soit en contact avec les bornes d'électrodes, des conducteurs (4a-1, 4b-1) prévus à des emplacements correspondants à ceux des bornes d'électrodes et comportant des bornes extérieures (4a, 4b), ainsi qu'un film isolant
de revêtement (6) qui est appliqué sur les conducteurs (4a-1, 4b-1).
12. Carte selon la revendication 1, caractérisée en ce que des conducteurs de connexion (30a, 30b) sont prévus sur le bord du logement (8a) et sont connectés d'une part aux bornes d'électrodes (29a, 29b) de la pastille (9) et d'autre part à des contacts (4a, 4b) formant des bornes extérieures sur une couche
isolante (6).
FR858515101A 1984-11-05 1985-10-11 Carte contenant une pastille a circuit integre Expired - Fee Related FR2572826B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59232834A JPS61123990A (ja) 1984-11-05 1984-11-05 Icカ−ド

Publications (2)

Publication Number Publication Date
FR2572826A1 true FR2572826A1 (fr) 1986-05-09
FR2572826B1 FR2572826B1 (fr) 1991-02-22

Family

ID=16945516

Family Applications (1)

Application Number Title Priority Date Filing Date
FR858515101A Expired - Fee Related FR2572826B1 (fr) 1984-11-05 1985-10-11 Carte contenant une pastille a circuit integre

Country Status (6)

Country Link
US (1) US4719140A (fr)
JP (1) JPS61123990A (fr)
KR (1) KR900001698B1 (fr)
DE (1) DE3535791A1 (fr)
FR (1) FR2572826B1 (fr)
GB (2) GB2166589B (fr)

Families Citing this family (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0751390B2 (ja) * 1985-07-10 1995-06-05 カシオ計算機株式会社 Icカ−ド
JPH0524551Y2 (fr) * 1985-07-26 1993-06-22
EP0211360B1 (fr) * 1985-07-27 1993-09-29 Dai Nippon Insatsu Kabushiki Kaisha Carte à circuit intégré
FR2590052B1 (fr) * 1985-11-08 1991-03-01 Eurotechnique Sa Procede de recyclage d'une carte comportant un composant, carte prevue pour etre recyclee
JP2502511B2 (ja) * 1986-02-06 1996-05-29 日立マクセル株式会社 半導体装置の製造方法
DE3639630A1 (de) * 1986-11-20 1988-06-01 Gao Ges Automation Org Datentraeger mit integriertem schaltkreis und verfahren zur herstellung desselben
JPS6387064U (fr) * 1986-11-27 1988-06-07
JPH0696357B2 (ja) * 1986-12-11 1994-11-30 三菱電機株式会社 Icカードの製造方法
JP2796625B2 (ja) * 1988-01-09 1998-09-10 カシオ計算機株式会社 電子桟器
JPH0780371B2 (ja) * 1987-05-13 1995-08-30 株式会社トクヤマ エレクトロクロミツクデイスプレイカ−ド
FR2641102B1 (fr) * 1988-12-27 1991-02-22 Ebauchesfabrik Eta Ag
JPH0687484B2 (ja) * 1989-04-06 1994-11-02 三菱電機株式会社 Icカード用モジュール
DE3941070A1 (de) * 1989-12-08 1991-06-13 Dirk Lehnartz Informations- und werbetraeger, insbesondere praesentations- und / oder geschaeftskarte
US5611140A (en) * 1989-12-18 1997-03-18 Epoxy Technology, Inc. Method of forming electrically conductive polymer interconnects on electrical substrates
US5227338A (en) * 1990-04-30 1993-07-13 International Business Machines Corporation Three-dimensional memory card structure with internal direct chip attachment
DE4028966A1 (de) * 1990-09-12 1992-03-19 Rudolf Dr Goedecke Anschluesse an ic - speicherkarten und steckmodule, ueber die analoge oder digitale signale in ein datenverarbeitungsgeraet ein- und ausgegeben werden koennen
CA2051836C (fr) * 1990-11-30 1996-07-23 Richard Michael Flynn Fabrication d'une carte de donnees personnelle
EP0569401A1 (fr) * 1991-01-28 1993-11-18 Siemens Aktiengesellschaft Procede pour fabriquer un support de donnees portable
DE9113565U1 (de) * 1991-08-27 1992-01-02 Pelzer, Guido, 50374 Erftstadt Mobiler Datenträger
DE9113601U1 (de) * 1991-10-31 1993-03-04 Schneider, Edgar, 8057 Günzenhausen Multifunktionaler Schutzschild für mikroelektronische Schaltungen und Sensoren insbesondere für sog. Chip-Karten
DE4223371A1 (de) * 1992-07-16 1994-01-20 Thomson Brandt Gmbh Verfahren und Platine zur Montage von Bauelementen
DE69314466T2 (de) * 1992-08-12 1998-05-07 Oki Electric Ind Co Ltd Chip-Karte
JPH06122297A (ja) * 1992-08-31 1994-05-06 Sony Chem Corp Icカード及びその製造方法
DE4234158A1 (de) * 1992-10-10 1994-04-14 Walter Holzer Duale Datenträgerkarte
DE69431023T2 (de) * 1993-09-01 2003-02-06 Kabushiki Kaisha Toshiba, Kawasaki Halbleiteraufbau und Verfahren zur Herstellung
JPH07101188A (ja) * 1993-10-05 1995-04-18 Canon Inc 複合カード
JPH07221590A (ja) * 1994-01-31 1995-08-18 Matsushita Electric Ind Co Ltd 電子部品とその製造方法
EP0688050A1 (fr) * 1994-06-15 1995-12-20 Philips Cartes Et Systemes Procédé d'assemblage de carte à circuit intégré et carte ainsi obtenue
ES2135656T3 (es) * 1994-06-15 1999-11-01 Rue Cartes Et Systemes De Procedimiento de fabricacion y ensamblaje de una tarjeta con circuito integrado.
US5588678A (en) * 1994-06-27 1996-12-31 Great Western Press, Inc. Talking trading card
US5451763A (en) * 1994-07-05 1995-09-19 Alto Corporation Personal medical IC card and read/write unit
DE4443980C2 (de) * 1994-12-11 1997-07-17 Angewandte Digital Elektronik Verfahren zur Herstellung von Chipkarten und Chipkarte hergestellt nach diesem Verfahren
DE69506285D1 (de) * 1995-01-27 1999-01-07 Interprint Formularios Ltd Speicherkarte und verfahren zu ihrer herstellung
JP2814477B2 (ja) * 1995-04-13 1998-10-22 ソニーケミカル株式会社 非接触式icカード及びその製造方法
JPH08310172A (ja) * 1995-05-23 1996-11-26 Hitachi Ltd 半導体装置
DE29515521U1 (de) * 1995-09-28 1996-01-18 TELBUS Gesellschaft für elektronische Kommunikations-Systeme mbH, 85391 Allershausen Multi-Chip-Modul
DE29516811U1 (de) * 1995-10-25 1995-12-21 Hornig, Wolfgang, Dr.-Ing., 90542 Eckental Chipkarten aus Metall
DE19602821C1 (de) 1996-01-26 1997-06-26 Siemens Ag Verfahren zur Herstellung einer Datenkarte
EP0836155A3 (fr) * 1996-10-09 1999-03-31 Canon Kabushiki Kaisha Support d'enregistrement d'information
SE9701612D0 (sv) * 1997-04-29 1997-04-29 Johan Asplund Smartcard and method for its manufacture
DE19735171A1 (de) * 1997-08-13 1999-01-07 Siemens Ag Halbleitermodul
US6124546A (en) * 1997-12-03 2000-09-26 Advanced Micro Devices, Inc. Integrated circuit chip package and method of making the same
WO2000007239A1 (fr) * 1998-07-28 2000-02-10 Infineon Technologies Ag Element integre, corps composite constitue d'un element integre et d'une structure conductrice, carte a puce et procede de production de l'element integre
JP2000099678A (ja) * 1998-09-18 2000-04-07 Hitachi Ltd Icカード及びその製造方法
US6404643B1 (en) 1998-10-15 2002-06-11 Amerasia International Technology, Inc. Article having an embedded electronic device, and method of making same
SG80077A1 (en) 1998-10-19 2001-04-17 Sony Corp Semiconductor integrated circuit card manufacturing method, and semiconductor integrated circuit card
JP4470242B2 (ja) * 1999-04-23 2010-06-02 ソニー株式会社 半導体メモリカード
US6421013B1 (en) 1999-10-04 2002-07-16 Amerasia International Technology, Inc. Tamper-resistant wireless article including an antenna
ATE263398T1 (de) 1999-12-02 2004-04-15 Infineon Technologies Ag Chipkartenmodul mit anisotrop leitfähiger trägerfolie
FR2806189B1 (fr) * 2000-03-10 2002-05-31 Schlumberger Systems & Service Circuit integre renforce et procede de renforcement de circuits integres
DE10042312A1 (de) * 2000-08-29 2002-03-14 Orga Kartensysteme Gmbh Verfahren zur Herstellung eines Trägerelementes für einen IC-Baustein
JP4873776B2 (ja) * 2000-11-30 2012-02-08 ソニー株式会社 非接触icカード
DE10139395A1 (de) * 2001-08-10 2003-03-06 Infineon Technologies Ag Kontaktierung von Halbleiterchips in Chipkarten
DE10340129B4 (de) * 2003-08-28 2006-07-13 Infineon Technologies Ag Elektronisches Modul mit Steckkontakten und Verfahren zur Herstellung desselben
EP1880417A2 (fr) * 2005-05-11 2008-01-23 STMicroelectronics SA Microplaquette de silicium ayant des plages de contact inclinees et module electronique comprenant une telle microplaquette
CN104102941B (zh) * 2013-04-11 2023-10-13 德昌电机(深圳)有限公司 智能卡、身份识别卡、银行卡、智能卡触板及表面抗氧化方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0019280A1 (fr) * 1979-05-17 1980-11-26 GAO Gesellschaft für Automation und Organisation mbH Carte d'identité munie d'un élément à circuit intégré
EP0116148A1 (fr) * 1982-12-28 1984-08-22 GAO Gesellschaft für Automation und Organisation mbH Carte d'identité à circuit intégré

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS592179B2 (ja) * 1975-03-03 1984-01-17 セイコーエプソン株式会社 電気的部材の製造方法
US4222516A (en) * 1975-12-31 1980-09-16 Compagnie Internationale Pour L'informatique Cii-Honeywell Bull Standardized information card
DE3029667A1 (de) * 1980-08-05 1982-03-11 GAO Gesellschaft für Automation und Organisation mbH, 8000 München Traegerelement fuer einen ic-baustein
DE3029939A1 (de) * 1980-08-07 1982-03-25 GAO Gesellschaft für Automation und Organisation mbH, 8000 München Ausweiskarte mit ic-baustein und verfahren zu ihrer herstellung
DE8122540U1 (de) * 1981-07-31 1983-01-13 Philips Patentverwaltung Gmbh, 2000 Hamburg "informationskarte mit integriertem baustein"
US4483067A (en) * 1981-09-11 1984-11-20 U.S. Philips Corporation Method of manufacturing an identification card and an identification manufactured, for example, by this method
DE3151408C1 (de) * 1981-12-24 1983-06-01 GAO Gesellschaft für Automation und Organisation mbH, 8000 München Ausweiskarte mit einem IC-Baustein
US4447716A (en) * 1982-03-01 1984-05-08 Seiichiro Aigo Information card
JPS58213160A (ja) * 1982-06-04 1983-12-12 株式会社東芝 冷凍サイクル装置
CA1204213A (fr) * 1982-09-09 1986-05-06 Masahiro Takeda Carte a memoire protegee contre l'electricite statique

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0019280A1 (fr) * 1979-05-17 1980-11-26 GAO Gesellschaft für Automation und Organisation mbH Carte d'identité munie d'un élément à circuit intégré
EP0116148A1 (fr) * 1982-12-28 1984-08-22 GAO Gesellschaft für Automation und Organisation mbH Carte d'identité à circuit intégré

Also Published As

Publication number Publication date
DE3535791C2 (fr) 1989-02-23
JPS61123990A (ja) 1986-06-11
US4719140A (en) 1988-01-12
GB2204182B (en) 1989-04-19
GB2166589B (en) 1989-04-26
KR900001698B1 (ko) 1990-03-19
FR2572826B1 (fr) 1991-02-22
GB8524271D0 (en) 1985-11-06
GB8813471D0 (en) 1988-07-13
GB2166589A (en) 1986-05-08
DE3535791A1 (de) 1986-05-07
GB2204182A (en) 1988-11-02
KR860004370A (ko) 1986-06-20

Similar Documents

Publication Publication Date Title
FR2572826A1 (fr) Carte contenant une pastille a circuit integre
CA1264872A (fr) Montage d'un circuit integre sur un support
EP0391790B1 (fr) Procédé de fabrication d'un module électronique
CA1083714A (fr) Carte portative pour systeme de traitement de signaux electriques et procede de fabrication de cette carte
EP0197438B2 (fr) Procédé de fabrication de modules électroniques pour cartes à microcircuits et modules obtenus selon ce procédé
EP1021792B1 (fr) Procede de fabrication de cartes a puce aptes a assurer un fonctionnement a contact, et sans contact
EP0207852B1 (fr) Procédé de montage d'un circuit intégré sur un support, dispositif en résultant et son application à une carte à microcircuits électroniques
CA1303241C (fr) Carte a microcircuits electroniques et son procede de fabrication
FR2756955A1 (fr) Procede de realisation d'un circuit electronique pour une carte a memoire sans contact
EP0094716A1 (fr) Procédé pour connecter un semi-conducteur à des éléments d'un support, notamment d'une carte portative
EP0198376A1 (fr) Unité électronique notamment pour carte à microcircuits et carte comprenant une telle unité
FR2736740A1 (fr) Procede de production et d'assemblage de carte a circuit integre et carte ainsi obtenue
EP1240619B1 (fr) Etiquette electronique
EP1428258B1 (fr) Procede de fabrication d'une etiquette electronique de faible epaisseur
EP0189039A2 (fr) Carte munie d'un microprocesseur et/ou d'au moins une mémoire électronique
FR2520541A1 (fr) Procede d'insertion d'un circuit integre dans une carte a memoire et carte obtenue suivant ce procede
FR2548857A1 (fr) Procede de fabrication en continu d'une carte imprimee
EP1076882A1 (fr) Carte a circuit integre comportant un bornier d'interface et procede de fabrication d'une telle carte
FR2838220A1 (fr) Support de donnees portables a affichage
FR2634095A1 (fr) Circuit imprime souple, notamment pour carte a microcircuits electroniques, et carte incorporant un tel circuit
EP0072759B1 (fr) Module électronique pour carte de transactions automatiques et carte équipée d'un tel module
FR2624652A1 (fr) Procede de mise en place sur un support, d'un composant electronique, muni de ses contacts
FR2601477A1 (fr) Procede de montage d'un circuit integre dans une carte a microcircuits electroniques, et carte en resultant
CA2333790A1 (fr) Procede de fabrication d'une carte a circuit integre et carte obtenue
WO2020099279A1 (fr) Procede de realisation d'un insert electronique pour support portable multi-composants et insert obtenu

Legal Events

Date Code Title Description
ST Notification of lapse