DE4028488A1 - Halbleiterspeichervorrichtung und verfahren zu ihrer herstellung - Google Patents

Halbleiterspeichervorrichtung und verfahren zu ihrer herstellung

Info

Publication number
DE4028488A1
DE4028488A1 DE4028488A DE4028488A DE4028488A1 DE 4028488 A1 DE4028488 A1 DE 4028488A1 DE 4028488 A DE4028488 A DE 4028488A DE 4028488 A DE4028488 A DE 4028488A DE 4028488 A1 DE4028488 A1 DE 4028488A1
Authority
DE
Germany
Prior art keywords
contact hole
layer
insulating layer
bit line
storage node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE4028488A
Other languages
English (en)
Other versions
DE4028488C2 (de
Inventor
Naoko Okabe
Satoshi Inoue
Kazumasa Sunouchi
Takashi Yamada
Akihiro Nitayama
Hiroshi Takato
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=26425420&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=DE4028488(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of DE4028488A1 publication Critical patent/DE4028488A1/de
Application granted granted Critical
Publication of DE4028488C2 publication Critical patent/DE4028488C2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

Die Erfindung betrifft eine Halbleiterspeichervorrichtung und ein Verfahren zu ihrer Herstellung, insbesondere be­ trifft die Erfindung ein Verfahren zur Kontaktherstellung bei einem MOSFET oder einem DRAM.
In jüngster Zeit wurde aufgrund der Fortschritte auf dem Gebiet der Halbleitertechnik, insbesondere aufgrund der weiterentwickelten Feinverarbeitungsmethoden ein beträcht­ licher Fortschritt bei DRAMs vom MOS-Typ bezüglich hoher Integrationsdichte und großer Speicherkapazität erzielt.
Allerdings stellt die hohe Speicherintegration insoweit ein Problem dar, als die Fläche eines zur Datenspeicherung (La­ dungsspeicherung) verwendeten Kondensators abnimmt, was zu einem häufig verfälschten Lesevorgang des Speicherinhalts oder zur Erzeugung sogenannter Soft-Fehler führt, verur­ sacht durch die Zerstörung des Speicherinhalts durch α- Strahlen oder dergleichen.
Um dieses Problem zu lösen und zu einer höheren Integrati­ onsdichte bei erhöhter Speicherkapazität zu gelangen, wurde eine laminierte Speicherzellenstruktur vorgeschlagen, bei der ein MOS-Kondensator in einer Speicherzellen-Zone und eine Kondensatorelektrode elektrisch mit einer Elektrode eines auf einem Halbleitersubstrat ausgebildeten Schalt­ transistors verbunden ist, um dadurch die Fläche des MOS- Kondensators zu erhöhen und die elektrostatische Kapazität des MOS-Kondensators wesentlich heraufzusetzen.
Fig. 55a bis 55c zeigen eine derartige laminierte oder schichtweise aufgebaute Speicherzelle. Eine Speicherzellen­ zone wird dadurch gebildet, daß ein p-leitendes Silicium­ substrat 101 durch eine als Bauelement-Trennung dienende Isolierschicht 102 abgetrennt wird. In der Speicherzellen­ zone ist zwischen Source- und Drainzonen 104a und 104b einer n-leitenden Diffusionsschicht ein Gateelektrode 107 gebildet, wobei zwischen der Gateelektrode 106 und den Source- und Drainzonen 104a und 104b eine Gateisolier­ schicht 105 liegt, wodurch als Schalttransistor ein MOSFET gebildet wird. Weiter ist auf dem MOSFET eine erste Konden­ satorelektrode 110 gebildet. Diese ist über ein in einer Isolierschicht 107 ausgebildetes Speicherknoten-Kontaktloch 108 mit der Sourcezone 104a des MOSFETs kontaktiert, und die Kondensatorelektrode bedeckt die Gateelektrode 106 des MOSFETs sowie eine Gateelektrode (Wortleitung) eines be­ nachbarten MOSFET. Zur Bildung eines Kondensators sind auf der ersten Kondensatorelektrode 110 eine Kondensator-Iso­ lierschicht 111 und eine zweite Kondensatorelektrode 112 nacheinander auflaminiert. Die laminierte Speicherzelle wird folgendermaßen hergestellt:
In der laminierten Speicherzelle werden Source-/Drainzonen 104a und 104b der n-leitenden Diffusionsschicht in einem p- leitenden Siliciumsubstrat 101 gebildet, und jede der Ga­ teelektroden 106 wird zwischen den Source-/Drainzonen 104a und 104b über die Gateisolierschicht 105 gebildet, wodurch ein MOSFET als Schalttransistor gebildet wird.
Als nächstes wird über dem gesamten Substrat 101 eine Siliciumoxidschicht als Isolierschicht 107 gebildet, und dann wird für den Kontakt mit der Drainzone 104a ein Speicherknoten-Kontaktloch 108 gebildet, um dadurch ein Muster einer ersten Kondensatorelektrode 110 aus einer stark dotierten polykristallinen Siliciumschicht zu er­ halten.
Anschließend werden auf der ersten Kondensatorelektrode 110 eine Kondensator-Isolierschicht 111 aus Siliciumoxid oder dergleichen und eine zweite polykristalline Siliciumschicht (Polysiliciumschicht) 112 aufgebracht.
Danach wird die Polysiliciumschicht 112 einer Ionenimplan­ tation unterzogen, zum Beispiel mit Phosphorionen, um an­ schließend 120 Minuten lang einer Wärmebehandlung bei 900°C unterzogen zu werden, damit eine stark dotierte Polysili­ ciumschicht mit einem gewünschten Leitvermögen entsteht.
Die stark dotierte Polysiliciumschicht wird einer Muster­ bildung unterzogen, um einen MOS-Kondensator zu erhalten, bei dem eine Kondensator-Isolierschicht 111 zwischen der zweiten Kondensatorelektrode 112 und der ersten Kondensa­ torelektrode 110 eingebettet liegt.
Schließlich wird auf der so gebildeten Polysiliciumschicht eine Zwischenisolierschicht 107′ gebildet, in der ein Bit­ leitungs-Kontaktloch 113 ausgebildet wird. Weiterhin wird in dem Bitleitungs-Kontaktloch 113 eine Bitleitung aus bei­ spielsweise Molybdänpolycid gebildet, worauf eine Zwischen­ isolierschicht 107′ erzeugt wird, um eine Speicherzelle zu erhalten, die einen MOSFET und einen MOS-Kondensator um­ faßt.
Bei einer solchen Struktur läßt sich die Speicherknoten­ elektrode bis zu einer Position oberhalb der Bauelement- Trennzone verlängern, und die Stufendifferenz der Speicher­ elektrode läßt sich ausnutzen, um die Kapazität des Konden­ sators um das Mehrfache und bis zum einigen Zehnfachen ge­ genüber einer Planarstruktur zu erhöhen.
Allerdings hat ein DRAM mit einer derartigen laminierten Speicherzellenstruktur folgenden Nachteil: Mit erhöhter Speicherintegration muß der Abstand (l1 in Fig. 55a) zwi­ schen dem Speicherknoten-Kontaktloch und der Gateelektrode sowie ein Abstand (l2 in Fig. 55b) zwischen dem Bitlei­ tungs-Kontaktloch und der Gateelektrode verkürzt werden. Dies hat zur Folge, daß zwischen dem Speicherknoten und der Gateelektrode sowie zwischen der Bitleitung und der Gate­ elektrode leichter ein Kurzschluß entsteht, so daß die Zu­ verlässigkeit des Bauelements nicht besonders hoch ist.
Mit zunehmender Speicherintegration wird es noch schwie­ riger, eine große Kapazität für den Kondensator zu gewähr­ leisten.
Selbst dann, wenn sich die Speicherknotenelektrode bis zu einer Position oberhalb der Bauelement-Trennzone erstreckt, ist die Fläche des flachen Teils der Speicherknotenelektrode noch sehr klein. Wenn die Speicherknotenelektrode dicker gemacht wird, um den Seitenbereich auszunutzen, erhöht sich die Stufendifferenz der Speicherelektrode, und wenn deshalb das Bitleitungs-Kontaktloch in der oberen Schicht des Konden­ sators hergestellt wird, kommt es zu einer überlangen Überätzzeit, da der Abstand von der oberen Schicht und dem Substrat groß ist, was zu einer möglichen Herabsetzung der Zuverlässigkeit des Bauelements führt.
Weiterhin wird mit ansteigender Speicherintegration der Ab­ stand zwischen den leitenden Schichten in dem Kontaktloch spürbar klein, mit dem Ergebnis, daß die leitenden Schich­ ten zu Kurzschlüssen durch die Zwischenisolierschicht 107 neigen. Da die Zwischenisolierschicht während der Bildung des Kontaktlochs geätzt wird, wird die Schicht beeinträch­ tigt, was Hauptursache für die Entstehung von Kurzschlüssen ist.
Angesichts der oben aufgezeigten Umstände ist es Aufgabe der Erfindung, eine kleine und zuverlässige Speicherzellen­ struktur sowie ein Verfahren zu deren Herstellung anzuge­ ben, wodurch eine ausreichende Kapazität des Kondensators gewährleistet wird, während die von der Speicherzelle be­ legte Fläche verkleinert wird. Jegliche Kurzschlüsse zwi­ schen dem Speicherknoten und der Gateelektrode sowie zwi­ schen dem Speicherknoten und der Bitleitung sollen vermieden werden.
Gelöst wird diese Aufgabe durch die in den Ansprüchen ange­ gebene Erfindung.
Gemäß einem ersten Aspekt der Erfindung enthält zumindest eines von einem Speicherknoten-Kontaktloch und einem Bit­ leitungs-Kontaktloch ein erstes Kontaktloch in einer ersten Zwischenisolierschicht, die über einer Gateelektrode gebil­ det ist, und ein zweites Kontaktloch in einer zweiten Zwi­ schenisolierschicht, die über einem elektrisch leitenden Material gebildet ist, das in dem ersten Kontaktloch einge­ bettet ist, wobei das leitende Material durch das zweite Kontaktloch, welches durch Ätzen eines Teils der zweiten Zwischenisolierschicht gebildet wird, freiliegt.
Erfindungsgemäß wird bevorzugt, daß das Speicherknoten-Kon­ taktloch und die Bitleitungs-Kontaktlöcher ein erstes Kon­ taktloch enthalten, welches im gleichen Schritt in der über der Gateelektrode gebildeten ersten Zwischenisolierschicht geformt ist, und ein zweites Kontaktloch enthalten, welches in verschiedenen Schritten in der zweiten Zwischenisolierschicht auf einer in dem ersten Kontaktloch eingebetteten elektrisch leitenden Schicht gebildet wird, die bis zu ei­ ner Höhe gebildet ist, die höher ist als die Gateelektrode, damit das Kontaktloch mit der elektrisch leitenden Schicht in Kontakt steht.
Vorzugsweise ist der Kondensator höher ausgebildet als die Bitleitung.
Vorzugsweise ist die in dem Speicherknoten-Kontaktloch ein­ gebettete elektrisch leitende Schicht zu einer Bauelement- Trennzone hin erstreckt, und das zweite Kontaktloch für den Kontakt mit der elektrisch leitenden Schicht ist über der Bauelement-Trennzone gebildet.
Vorzugsweise befinden sich die die beiden benachbarten MOS­ FET-Speicherknoten-Kontaktlöcher bildenden Kontaktlöcher, die an dieselbe Bitleitung angeschlossen sind, der Bitlei­ tung gegenüber.
Vorzugsweise erstreckt sich die in der Bitleitung eingebet­ tete elektrisch leitende Schicht zu der Bauelement-Trenn­ zone, und das zweite Kontaktloch für den Kontakt mit der elektrisch leitenden Schicht wird über der Bauelement- Trennzone gebildet.
Vorzugsweise ist die elektrisch leitende Schicht über die Gateelektrode ausgeweitet.
Bei dem erfindungsgemäßen Verfahren zum Herstellen des Bau­ elements wird in einem Halbleitersubstrat ein MOSFET ausge­ bildet. Auf der Gateelektrode des MOSFETs wird eine erste Zwischenisolierschicht gebildet, es wird ein erstes Kon­ taktloch erzeugt, um ein Teil der Oberfläche des Sub­ strats freizulegen, damit dieser in Kontakt mit mindestens einer Zone von der Source- und der Drainzone des MOSFETs gelangt. In dem ersten Kontaktloch wird eine elektrisch leitende Schicht eingebettet, damit diese eine Position höher als die Gateelektrode einnimmt. Über der elektrisch leitenden Schicht wird eine zweite Zwischenisolierschicht gebildet. Ein Teil der zweiten Zwischenisolierschicht wird selektiv entfernt, um die elektrisch leitende Schicht frei­ zulegen, und die ersten und zweiten Kontaktlöcher bilden ein Kontaktloch von dem Speicherknoten-Kontaktloch und dem Bitleitungs-Kontaktloch.
Vorzugsweise umfaßt die Erzeugung eines ersten Kontaktlochs einen Ätzschritt zum Ätzen der ersten Zwischenisolierschicht derart, daß die Querschnittsfläche des ersten Kontaktlochs an höher als die Gateelektrode liegenden Ab­ schnitten größer ist.
Es wird bevorzugt, die erste Zwischenisolierschicht bis zu einer Höhe hinabzuätzen, die niedriger ist als die Ober­ seite der eingebetteten leitenden Schicht, nachdem der Schritt zum Einbetten der leitenden Schicht erfolgt ist und bevor die zweite Zwischenisolierschicht gebildet wird, um anschließend darauf eine neue Zwischenisolierschicht zu bilden.
Weiterhin wird bevorzugt, die Oberfläche der eingebetteten leitenden Schicht zu oxidieren, um eine Isolierschicht zu erhalten, nachdem der Ätzschritt für die erste Zwischenisolierschicht stattgefunden hat, und bevor die zweite Zwischenisolierschicht gebildet wird.
Mit der oben angegebenen Ausgestaltung wird zur Zeit der Bildung der Speicherknoten- und/oder der Bitleitungs-Kontaktlöcher erfordert, nicht das Substrat freizulegen, sondern das zuvor eingebettete elektrisch leitende Material bis zu einer Position freizulegen, die höher liegt als die Gateelektrode, wodurch die Ätzzeit verkürzt werden kann.
Wenn die Höhe des elektrisch leitenden Materials und die Höhe der Gateelektrode unter Berücksichtigung der Ätzge­ schwindigkeit der Zwischenisolierschicht auf geeignete Werte eingestellt werden, läßt sich jeglicher Kurzschluß zwischen der Gateelektrode und dem zweiten Kontaktloch auch dann vollständig verhindern, wenn das zweite Kontaktloch gegenüber dem leitenden Material versetzt ausgebildet wird.
Da weiterhin das Ausmaß des Überätzens im Vergleich zur di­ rekten Herstellung des zu dem Substrat führenden Kontakt­ lochs reduziert werden kann, läßt sich das Problem vermei­ den, daß das Substrat geätzt und damit die Zuverlässigkeit der Speicherzelle beeinträchtigt wird.
Weiterhin wird das leitende Material so ausgebildet, daß es sich im oberen Bereich erweitert, so daß die Kontaktfläche groß ist. Im Ergebnis läßt sich der Kontaktwiderstand her­ absetzen, und man erhält eine Speicherzelle mit hervorra­ gendem Betriebsverhalten.
Wenn bei einer derartigen Struktur das leitende Material wunschgemäß so ausgebildet wird, daß es sich an einer Stel­ le, die höher als die Gateelektrode liegt, erweitert und sich mit der Gateelektrode überlappt, kann das leitende Ma­ terial als Ätzstopper während der Bildung des zweiten Kon­ taktlochs fungieren, so daß jeglicher Kurzschluß zwischen dem zweiten Kontaktloch und der Gateelektrode zuverlässig verhindert wird.
Weiterhin läßt sich das Polysilicium vorab während der Bil­ dung des ersten Kontaktlochs und nach der Bildung des er­ sten Kontaktlochs als Ätzstopper aufbringen, und zur Bil­ dung einer Isolierschicht wird das Polysilicium oxidiert. Im Ergebnis wird jeglicher Kurzschluß zwischen dem ersten Kontaktloch und der Gateelektrode vollständig verhindert.
Da weiterhin das Ätzen zum Freilegen des Substrats nur für die Isolierschicht unterhalb des Polysiliciumfilms erfor­ derlich ist, läßt sich eine Beschädigung des Substrats mi­ nimieren.
Ein Kondensator kann höher gebildet werden als die Bitlei­ tung. Somit läßt sich die Herstellung der Speicherknoten­ elektrode vereinfachen, und die Kondensatorfläche läßt sich relativ groß ausbilden. Weiterhin ist es nicht mehr notwen­ dig, die Plattenelektrode einer Musterbildung innerhalb des Zellen-Feldes einer Musterbildung zu unterziehen, wodurch die Zuverlässigkeit erhöht wird. Wenn außerdem die Spei­ cherknotenelektrode so hergestellt wird, daß sie eine lami­ nierte Schichtstruktur besitzt, läßt sich eine ausreichende Kondensatorkapazität gewährleisten.
Wenn die in dem Speicherknoten-Kontaktloch eingebettete elektrisch leitende Schicht so gebildet wird, daß sie sich zu der Bauelemente-Trennzone erstreckt, läßt sich die ebene Fläche des Kondensators groß machen.
Wenn das zweite Kontaktloch für den Kontakt mit der elek­ trisch leitenden Schicht oberhalb der Bauelement-Trennzone ausgebildet wird, spielt die eingebettete leitende Schicht die Rolle eines leitenden Kontaktflächenstücks. Da dieses leitende Kontaktflächenteil der eingebetteten leitenden Schicht dadurch gebildet wird, daß die leitende Schicht in dem zuvor selbstausrichtend mit der Gateelektrode ausgebil­ deten ersten Kontaktloch eingebettet wird, so daß das lei­ tende Kontaktstück selbstausrichtend bezüglich der Gate­ elektrode gebildet wird, ist es nicht notwendig, eine Aus­ richtungs-Toleranz vorzusehen, und der von dem Kontaktstück belegten Flächenbereich kann kleiner sein als bei herkömmli­ chen Anschlußkontaktstücken, welche durch Musterbildung in der Polysiliciumschicht oder dergleichen gebildet wurden. Selbst wenn das zweite Speicherknoten-Kontaktloch oder das zweite Bitleitungs-Kontaktloch mit dem Kontaktstück fehl­ ausgerichtet ist, besteht keine Gefahr eines Kurzschlusses zu der Gateelektrode. Es ist deshalb nicht notwendig, ein großes Kontaktstück auszubilden, um eine Ausrichtungs-Tole­ ranz zu schaffen. Aus diesem Grund ist es auch möglich, gleichzeitig Kontaktstücke an beiden Seiten der Gateelektrode auszubilden. Für gewöhnlich wird ein Kontaktstück so gebildet, daß es sich mit der Gateelektrode überlappt, wo­ bei eine Fehlausrichtungs-Toleranz berücksichtigt wird. Wenn die Gateelektrode einer Musterbildung mit minimalen Verarbeitungs-Bemessungsgrößen unterzogen wird, ist es un­ möglich, das Kontaktstück an beiden Seiten der Gateelek­ trode auszubilden. Da erfindungsgemäß jedoch nicht die Not­ wendigkeit besteht, eine solche Fehlausrichtungs-Toleranz zu berücksichtigen, lassen sich Kontaktstücke an beiden Seiten der Gateelektrode bilden, wie oben ausgeführt wur­ de.
Wenn weiterhin die Struktur derart ausgebildet ist, daß das zweite Kontaktloch mindestens in einer Richtung größer ist als das elektrisch leitende Material, läßt sich auch an der Seitenfläche des eingebetteten leitenden Materials ein elektrischer Kontakt erreichen, so daß die Kontaktfläche größer ist als in dem Fall, bei dem der elektrische Kontakt lediglich an der Oberseite erfolgt. Man erhält also eine Verringerung des Kontaktwiderstands.
Wenn sich die Speicherknoten-Kontaktlöcher zweier be­ nachbarter MOSFETs bildenden zweiten Kontaktlöcher in einer Lage befinden, in der sie sich an der Seite öffnen, die der Bitleitung gegenüberliegt, so können die Speicherknoten­ elektroden der MOSFETs groß gestaltet werden, und man kann die Kapazität der Kondensatoren erhöhen.
Im folgenden werden Ausführungsbeispiele der Erfindung an­ hand der Zeichnungen näher erläutert. Es zeigen:
Fig. 1a bis 1d ein DRAM mit laminiertem Speicherzellenauf­ bau gemäß einer ersten Ausführungsform der Erfin­ dung,
Fig. 2a bis 9d Ansichten zur Veranschaulichung der Her­ stellungsschritte bei der Herstellung des DRAMs mit dem laminierten Speicherzellenaufbau nach Fig. 1,
Fig. 10a bis 10d einem DRAM gemäß einer zweiten Ausfü­ rungsform der Erfindung,
Fig. 11a bis 11d eine dritte Ausführungsform eines DRAMs gemäß der Erfindung,
Fig. 12a bis 17d Ansichten zur Veranschaulichung der Her­ stellungsschritte bei einem Verfahren zum Herstellen eines DRAMs mit laminiertem Speicherzellenauf­ bau gemäß einer vierten Ausführungsform der Erfin­ dung,
Fig. 18a bis 18d einem DRAM gemäß einer fünften Ausführungs­ form der Erfindung,
Fig. 19a bis 19c einen DRAM gemäß einer sechsten Ausfüh­ rungsform der Erfindung,
Fig. 20a bis 30b Ansichten von Herstellungsschritten eines Verfahrens zum Herstellen des DRAMs mit laminierter Speicherzellenstrucktur gemäß der sechsten Ausfüh­ rungsform,
Fig. 31a und 31b einen DRAM gemäß einer siebten Ausfüh­ rungsform der Erfindung,
Fig. 32a bis 38b Herstellungsschritte eines Verfahrens zum Herstellen des DRAMs nach der sechsten Ausführungs­ form,
Fig. 39a bis 39d einen DRAM mit laminierter Speicherzel­ lenstrucktur gemäß einer achten Ausführungsform der Erfindung,
Fig. 40a bis 40c einen DRAM mit laminierter Speicherzel­ lenstruktur gemäß einer neunten Ausführungsform der Erfindung,
Fig. 41a bis 41b einen DRAM mit laminierter Speicherzel­ lenstruktur gemäß einer zehnten Ausführungsform der Erfindung,
Fig. 42a und 42b einen DRAM mit laminierter Speicherzel­ lenstruktur gemäß einer elften Ausführungsform der Erfindung,
Fig. 43a und 43b einen DRAM mit laminierter Speicherzel­ lenstruktur gemäß einer zwölften Ausführungsform der Erfindung,
Fig. 44a bis 44d einen DRAM mit laminierter Speicherzel­ lenstruktur gemäß einer dreizehnten Ausführungsform der Erfindung,
Fig. 45a bis 45c Diagramme zur Veranschaulichung der Her­ stellungsschritte für ein DRAM gemäß der dreizehn­ ten Ausführungsform der Erfindung,
Fig. 46a bis 54d Herstellungsschritte eines Verfahrens zum Herstellen eines DRAMs mit der laminierten Spei­ cherzellenstruktur gemäß einer vierzehnten Aus­ führungsform der Erfindung, und
Fig. 55 ein herkömmliches DRAM mit laminierter Speicher­ zellenstruktur.
Fig. 1a bis 1d zeigen eine Draufsicht eines DRAMs mit lami­ nierter Speicherzellenstruktur, wobei der Ausschnitt zwei benachbarten Bits in Bitleitungs-Richtung des DRAMs ent­ spricht, beziehungsweise Schnittansichten des DRAMs entlang der Linien A-A′, B-B′ und C-C′ in Fig. 1a.
Merkmale der DRAMs bestehen darin, daß eine Gateelektrode 6 eines MOSFETs an ihrer Oberseite und an den Seitenwänden von Isolierschichten 7 und 8 bedeckt ist und ein Bitlei­ tungs-Kontaktloch sowie ein Speicherknoten-Kontaktloch mit Source- und Drainzonen 4a, 4b und außerdem mit einer poly­ kristallinen Siliciumschicht (Polysiliciumschicht) 16 in Kontakt stehen, die in enger Lagebeziehung zu der Gateelek­ trode bis zu einer Stelle eingebettet ist, die höher liegt als die Gateelektrode 6. Andere Teile entsprechen im we­ sentlichen dem herkömmlichen DRAM mit laminierter Speicher­ zellenstruktur.
Im einzelnen: In einem p-leitenden Siliciumsubstrat mit ei­ nem spezifischen Widerstand von etwa 5 Ωcm ist eine Iso­ lierschicht 2 für die Bauelement-Trennung ausgebildet. In einem von der Isolierschicht 2 separierten, aktiven Bereich sind zur Bildung eines MOSFETs die n-leitenden Diffusions­ schichten 4a und 4b als Source- beziehungsweise Drainzone sowie die Gateelektrode 6 zwischen Source-/Drainzone über einer Gateisolierschicht 5 vorgesehen. Auf dem MOSFET ist eine Zwischenisolierschicht 23 vorgesehen, die ihrerseits mit einem Kontaktloch geöffnet ist. Die Polysiliciumschicht 16 ist als eingebettete Schicht so ausgebildet, daß sie mit den n-leitenden Diffusionsschichten 4a und 4b über das Kon­ taktloch verbunden ist, welches sich in der Zwischeniso­ lierschicht 23 öffnet. Mit der Polysiliciumschicht 16 steht eine Speicherknotenelektrode 20 in Kontakt, auf der zur Bildung eines Kondensators eine Kondensator-Isolierschicht 21 und eine Plattenelektrode 22 nacheinander gebildet sind. Eine Bitleitung 25 ist durch ein Bit-Kontaktloch gebildet, welches in der Zwischenisolierschicht 23 ausgebildet ist.
Auf diese Weise sind mehrere derartige Gateelektroden 6 als Wortleitungen nacheinander in einer Richtung des Speicher­ feldes angeordnet.
Im folgenden soll anhand der Zeichnungen erläutert werden, wie der DRAM hergestellt wird.
Fig. 2 bis 9 veranschaulichen Verarbeitungsschritte des Herstellungsverfahrens für den DRAM, wobei a bis c in jedem Schritt eine Draufsicht auf dem DRAM mit zwei benachbarten Bits in Richtung der Bitleitung und Schnittansichten des DRAMs entlang der Linien A-A′ und B-B′ in den Fig. 2 bis 9 sind.
Wie in den Fig. 2a bis 2c gezeigt ist, wird zunächst auf einem Siliciumsubstrat 1, welches einen spezifischen Wider­ stand von etwa 5 Ω an aufweist, eine Bauelement-Trennschicht 2 ausgebildet, und weiterhin wird eine p-leitende Diffusions­ schicht 3 als Durchbruchsperre gebildet, beides nach dem ursprünglichen LOCOS-Verfahren. Dann wird eine etwa 10 nm dicke Siliciumoxidschicht als Gateisolierschicht 5 durch thermische Oxidation gebildet. Weiterhin wird auf der ge­ samten Gateisolierschicht 5 eine polykristalline Silicium­ schicht, eine metallische Schicht oder eine Silizidschicht als Material für eine Gateelektrode 6 aufgebracht, auf der eine Isolierschicht 7, zum Beispiel eine Siliciumoxid­ schicht mit einer Dicke von etwa 100 bis 300 nm, durch Niederschlagung aus der Dampfphase (CVD-Verfahren) aufgebracht wird, und anschließend werden die Gateelektrode 6 und die darauf gebildete Isolierschicht 7 gleichzeitig einer photolithographischen Musterbildung und einem aniso­ tropen Ätzvorgang unterzogen.
Anschließend werden unter Verwendung der Gateelektrode 6 als Maske zur Ausbildung der Source- und Drainzonen 4a, 4b als n-leitende Diffusionsschicht As-Ionen in das Silicium­ substrat 1 injiziert, wodurch ein MOSFET als Schalttransi­ stor gebildet wird. Die Tiefe der Diffusionsschicht wird beispielsweise auf etwa 150 nm eingestellt. Dann wird eine Isolierschicht in Form einer Siliciumoxidschicht von etwa 100 nm Dicke oder weniger auf der gesamten Isolierschicht 7 unter Verwendung des CVD-Verfahrens aufgebracht und einer reaktiven Ionenätzung unterzogen, damit selbstausrichtend an den Seiten der Gateelektrode 6 eine Seitenwand-Isolier­ schicht 8 stehenbleibt.
Anschließend wird, wie in der Fig. 3a bis 3c zu sehen ist, eine etwa 20 nm dicke Siliciumoxidschicht 9 durch thermi­ sche Oxidation auf dem so erhaltenen Substrat gebildet, und dann wird nach dem CVD-Verfahren als Zwischenschicht-Iso­ lierfilm oder Zwischenschicht-Isolierschicht (im folgenden Zwischenisolierschicht) eine Siliciumoxidschicht 13 auf dem gesamten Substrat ausgebildet.
Wie in den Fig. 4a bis 4c zu sehen ist, wird die Silicium­ oxidschicht 13 dann einer photolithographischen Musterbil­ dung und einem reaktiven Ionenätzen unterzogen, um auf diese Weise ein erstes Speicherknoten-Kontaktloch 14 und gleichzeitig ein erstes Bitleitungs-Kontaktloch 15 zu er­ halten. In diesem Fall kann auch ein Resistmaterial mit Hilfe eiens photolithographischen Verfahrens einer Muster­ bildung unterzogen werden und anschließend einem isotropen und einem anisotropen Ätzvorgang unterzogen werden, um ein Kontaktloch zu bilden, welches oben eine größere Breite be­ sitzt. Weiterhin kann das Resistmaterial mit Hilfe des pho­ tolithographischen Verfahrens der Musterbildung und dann dem anisotropen Ätzvorgang unterzogen werden, um das Kontaktloch zu öffnen, und kann weiterhin dem isotropen Ätz­ vorgang unterzogen werden, um lediglich den oberen Bereich des Kontaktlochs zu verbreitern, damit das Kontaktloch sich nach oben aufweitet. Wie in den Fig. 5a bis 5c zu sehen ist, wird auf dem gesamten Substrat eine stark dotierte po­ lykristalline Siliciumschicht 16 derart aufgebracht, daß die Dicke dieses Polysiliciumfilms 16 ½ oder mehr der kürzeren Seite von den Seiten der Kontaktausnehmungen 14 und 15 beträgt (zu dem Zweck, die Kontaktausnehmungen voll­ ständig einzubetten), woraufhin das gesamte Substrat geätzt wird, bis die Oberfläche der Zwischenisolierschicht 13 freiliegt, womit die Polysiliciumschicht 16 lediglich in den Kontaktausnehmungen verbleibt. In diesem Fall kann die Dotierung der Polysiliciumschicht derart ausgeführt werden, daß eine dünne, polykristalline Siliciumschicht von etwa 50 nm aufgebracht wird. Beispielsweise werden As-Ionen im­ plantiert, und die Polysiliciumschicht wird erneut aufge­ bracht, so daß hier eine Dicke von ½ oder mehr der kürze­ ren Seite einer Kontaktausnehmung aufweist. Es werden As- Ionen implantiert, und es wird mit Hilfe des CVD-Verfahrens eine Siliciumoxidschicht aufgebracht und dann einer Wärme­ behandlung unterzogen.
Obschon bei den obigen Schritten die Polysiliciumschicht insgesamt eingebettet und dann erneut geätzt wurde, kann man beispielsweise auch in den Kontaktausnehmungen durch selektives Wachstum eine polykristalline oder monokristalline Schicht bilden.
Wie in den Fig. 6a bis 6c gezeigt ist, wird anschließend auf der Substratoberfläche beispielsweise durch thermisches Oxidieren eine Siliciumoxidschicht 17 mit einer Stärke von etwa 20 nm gebildet. Darauf wird mit dem CVD-Verfahren eine 50 nm dicke Siliciumoxidschicht 18 gebildet, und dann wer­ den die Siliciumoxidschichten 17 und 18 photolithographisch bearbeitet und einer reaktiven Ionenätzung ausgesetzt, da­ mit die Siliciumoxidschichten 17 und 18 selektiv entfernt werden und lediglich die Polysiliciumschicht 16 dort frei­ liegt, wo sie den Speicherknoten-Kontaktteilen entspricht.
Nachdem auf diese Weise die Speicherknoten-Kontaktlöcher gebildet sind, wird auf die gesamte Oberfläche des Sub­ strats eine polykristalline Siliciumschicht aufgebracht, dotiert und anschließend photolithographisch behandelt und durch reaktives Ionenätzen zur Musterbildung geätzt, wo­ durch eine Speicherknotenelektrode 20 gebildet wird. Dann wird eine 10 nm dicke Siliciumnitridschicht mit Hilfe des CVD-Verfahrens auf das Substrat aufgebracht, in einer Dampfatmosphäre etwa 30 Minuten lang bei 800°C oxidiert, um eine Siliciumoxidschicht zu bilden, wodurch eine zwei­ schichtige Kondensator-Isolierschicht 21 aus der Silicium­ nitridschicht und der Siliciumoxidschicht gebildet wird. Weiterhin wird auf der Kondensator-Isolierschicht 21 eine Polysiliciumschicht aufgebracht, dotiert, photolithogra­ phisch behandelt und einer reaktiven Ionenätzung unter­ zogen, um dadurch eine Plattenelektrode 22 zu bilden. Danach werden nicht benötigte Teile der Kondensator-Iso­ lierschicht unter Verwendung der Plattenelektrode 22 als Maske entfernt. Auf der Plattenelektrode 22 wird eine Zwischenisolierschicht 23 aus einer Siliciumoxidschicht aufgebracht und zur Glättung einer Wärmebehandlung unterzogen (siehe Fig. 7a bis 7c).
Als nächstes werden gemäß Fig. 8a bis 8d die Zwischenisolierschicht 23 sowie die Siliciumoxidschicht 17 und 18 durch photolithographische Maßnahmen und durch reaktives Ionenätzen selektiv derart entfernt, daß die lediglich den Bitleitungs-Kontaktteilen entsprechenden Bereiche der Poly­ siliciumschicht 16 freiliegen, wodurch ein Bitleitungs-Kon­ taktloch 24 entsteht.
Wie in den Fig. 9a bis 9d gezeigt ist, wird auf die gesamte Oberfläche des Substrats eine polykristalline Silicium­ schicht aufgebracht, dotiert und anschließend mit einem photolithographischen Verfahren bearbeitet und durch reak­ tives Ionenätzen geätzt, um durch diese Musterbildung eine Bitleitung 25 zu erzeugen. Die Bitleitung ist hier als po­ lykristalline Silicium-Einzelschicht ausgebildet, jedoch kann die Bitleitung auch eine Polysiliciumschicht und eine Silizidschicht, die miteinander laminiert sind, umfassen.
Anschließend wird als Schutzschicht eine Siliciumoxid­ schicht 26 gebildet. In diesem Zustand ist der in den Fig. 1a bis 1d dargestellte DRAM vervollständigt.
Bei dem vorliegenden Herstellungsverfahren verkürzt sich die zur Bildung der Kontaktlöcher benötigte Ätzzeit, da die Speicherknoten-Kontaktlöcher und Bitleitungs-Kontaktlöcher als vorab mit der zu einer Stelle oberhalb der Gateelektrode eingebetteten Polysiliciumschicht kontaktiert gebil­ det werden.
Selbst wenn es erwünscht ist, beim vorliegenden Ausführungs­ beispiel als Bitleitungs-Kontaktloch ein solches Kon­ taktloch herzustellen, welches ein hohes Längen/Breiten- Verhältnis aufweist, so läßt sich daher vermeiden, daß das Substrat durch Überätzung exzessiv geätzt wird, so daß man eine zuverlässige Speicherzelle realisieren kann.
Da außerdem jeglicher Kurzschluß der Gateelektrode aufgrund von Fehlausrichtungen bei dem photolithographischen Verfahren vermieden werden kann und eine Toleranz für die Fehlaus­ richtung des Musters nicht notwendig ist, kann die Spei­ cherzelle einen sehr kleinen Aufbau besitzen.
Ausführungsbeispiel 2
Im folgenden wird eine zweite Ausführungsform der erfin­ dungsgemäßen Zellenstruktur eines DRAMs erläutert, bei der insbesondere gezielt ein Kurzschluß der Gateelektrode durch Kontakt-Fehlausrichtung verhinder wird.
Dieser in den Fig. 10a bis 10d dargestellte DRAM besitzt einen Aufbau, bei dem die Kontaktfläche oberhalb der Gate­ elektroden 6 erweitert ist.
Beim Herstellen einer solchen Struktur werden Speicherkno­ ten- und Bitleitungs-Kontaktlöcher einer Musterbildung un­ terzogen und dann isotrop mit verbliebenem Resistmaterial geätzt, um dadurch obere Kanten 27 des Musters zu beseiti­ gen. Anschließend werden Kontaktlöcher durch reaktives Io­ nenätzen gebildet. Es werden ähnliche Schritte wie beim er­ sten Ausführungsbeispiel durchgeführt, zum Beispiel wird lediglich innerhalb der Kontaktlöcher polykristallines oder monokristallines Silicium durch Wachstum gebildet, darauf wird eine Siliciumoxidschicht 18 gebildet, es werden in dieser Schicht Kontaktlöcher ausgebildet, und so weiter.
Ausführungsbeispiel 3
Wie in den Fig. 11a bis 11d gezeigt ist, werden Speicher­ knoten- und Bitleitungs-Kontaktlöcher hergestellt, ledig­ lich innerhalb der Kontaktlöcher wird durch selektives Wachstum polykristallines oder monokristallines Silicium zur Bildung einer Polysiliciumschicht 28 erzeugt, so daß die Dicke der gewachsenen Schicht größer wird als die Tiefe der Kontaktlöcher. Bei den Fig. 10 bis 11 befinden sich die oberen erweiterten Teile der Kontaktlöcher auf einer Höhe, die oberhalb der Gateelektroden liegt, und für die Fehlaus­ richtung kann eine hohe Grenze gezogen werden. Im Ergebnis: Es ist nicht notwendig, eine Toleranz für das Muster vorzu­ sehen, so daß eine sehr klein ausgebildete Speicherzelle realisiert werden kann.
Ausführungsbeispiel 4
Bei den obigen Ausführungsbeispielen wurden die Speicher­ knoten- und die Bitleitungs-Kontaktlöcher gleichzeitig ge­ bildet durch Abflachen der Zwischenisolierschicht und durch Bearbeiten dieser Schicht mit photolithographischem Verfahren und mit reaktivem Ionenätzen. Im folgenden soll anhand der Fig. 12 bis 17 eine vierte Ausführungsform erläutert werden, bei der eine noch kleinere Speicherzelle realisiert werden kann, indem die obigen Schritte weiter verbessert werden.
Bis zur Bildung der Gateelektroden 6 und zum Stehenlassen der Seitenwand-Isolierschicht 8 an den Seiten der Gateelektroden 6 werden zunächst die gleichen Schritte wie beim er­ sten Ausführungsbeispiel ausgeführt. Anschließend werden nacheinander eine Siliciumoxidschicht 9 mit einer Dicke von 20 nm, eine Siliciumnitridschicht mit einer Stärke von 10 bis 20 nm und eine Polysiliciumschicht 11 mit einer Stärke von 50 nm durch thermische Oxidation aufgebracht, und dann wird darauf eine Zwischenisolierschicht 13 aus Phosphorglas oder dergleichen gebildet. In diesem Fall kann die Zwischenisolierschicht 13 durch Wärmebehandlung abgeflacht werden, wie in den Fig. 12a bis 12c zu sehen ist, oder sie kann völlig unbehandelt bleiben.
Anschließend wird gemäß Fig. 13a bis 13c das so erhaltene Substrat mit photolithographischem Verfahren und mittels reaktivem Ionenätzen bearbeitet, um ein Muster in der Zwi­ schenisolierschicht 13 auszubilden, und es werden gleich­ zeitig erste Speicherknoten-Kontaktlöcher 13 und erste Bit­ leitungs-Kontaktlöcher 15 gebildet. Wenn in diesem Fall die Ätzbedingungen derart gewählt sind, daß die Ätzgeschwindigkeit der Polysiliciumschicht 11 hinreichend kleiner ist als die Ätzgeschwindigkeit für die Zwischenisolierschicht 13, fungiert die Polysiliciumschicht 11 als Ätzstopper, mit dem Ergebnis, daß selbst dann, wenn eine Distanz zwischen dem ersten Speicherknoten-Kontaktloch 14 und der Gateelektrode 6 oder ein Abstand zwischen dem ersten Bitleitungs-Kontaktloch 15 und der Gateelektrode 6 sehr klein ist, jeglicher Kurzschluß zwischen dem Speicherknoten-Kontaktloch und der Gateelektrode 6 sowie zwischen der Bitleitung und der Gateelektrode 6 vermieden werden kann.
Nach den Fig. 14a bis 14c werden Flächen der Polysilicium­ schicht 11, die dem ersten Speicherknoten-Kontaktloch 14 und dem ersten Bitleitungs-Kontaktloch 15 entsprechen, durch isotropes Ätzen oder durch chemisches Trockenätzen (CDE) entfernt, um die darunterliegende Siliciumnitridschicht 10 freizulegen.
Wie in den Fig. 15a bis 15c dargestellt ist, wird die Polysiliciumschicht 11, die zumindest an den Seitenwänden des Speicherknoten- und Bitleitungs-Kontaktloch freiliegt, anschließend oxidiert, um eine Siliciumoxidschicht 12 zu erhalten. In diesem Zusammenhang kann die gesamte Polysi­ liciumschicht 11 oxidiert werden, um die Siliciumoxid­ schicht 12 zu erhalten. Wenn zumindest Teile der verblei­ benden Polysiliciumschicht, die an den Seitenwänden der Kontaktlöcher freiliegen, oxidiert werden, läßt sich das Problem des Kurzschlusses zwischen den Speicherknoten­ elektroden durch die Polysiliciumschicht 11 hindurch oder zwischen den Speicherknotenelektroden und der Bitleitung vermeiden.
In den Fig. 16a bis 16c ist zu sehen, daß Flächen der Siliciumnitridschicht 10 und der darunterliegenden dünnen Siliciumoxidschicht 9, die den ersten Speicherknoten-Kon­ taktlöchern 14 und den ersten Bitleitungs-Kontaklöchern 15 entsprechen, durch anisotropes Ätzen beseitigt werden, um die Oberfläche des Siliciumsubstrat freizulegen. Da nun die Seitenwände und die oberen Bereiche der Gateelektroden von der dicken Isolierschicht bedeckt sind, erreicht das Ätzen nicht die Gateelektroden.
Nach der Bildung der ersten Speicherknoten-Kontaktlöcher 14 und der ersten Bitleitungs-Kontaktlöcher 15 wird mit den gleichen Schritten, wie sie oben beschrieben sind, eine Po­ lysiliciumschicht aufgebracht und dann durch erneutes Ätzen in die Kontaktlöcher eingebettet, oder es wird durch selek­ tives Wachstum eine monokristalline oder polykristalline Siliciumschicht erzeugt.
Die anschließenden Schritte entsprechen exakt dem ersten Ausführungsbeipsiel. Sie werden anschließend ausgeführt, um die in Fig. 17a bis 17c dargestellte Speicherzelle zu ver­ vollständigen.
Da bei dem vorliegenden Herstellungsverfahren die als Äzt­ stopper fungierende Polysiliciumschicht während der Bildung der ersten Speicherknoten-Kontaktlöcher und der ersten Bit­ leitungs-Kontaktlöcher erzeugt wird, bedarf es keinerlei Toleranzen zur Kompensation von Fehlausrichtungen bezüglich der Gateelektrode, so daß man eine Speicherzelle mit sehr geringen Abmessungen zuverlässig ausbilden kann.
Wenn gemäß dem vorliegenden Ausführungsbeispiel die Spei­ cherknoten-Kontaktlöcher und die Bitleitungs-Kontaktlöcher vorab eingebettet (gefüllt) werden oder durch selektives Wachstum mit Silicium bis zu einer Höhe gefüllt werden, die über die Gateelektroden reicht, läßt sich eine hohe Grenze für die Fehlausrichtung erreichen. Genauer gesagt: Wenn ein Kontaktloch mit einem hohen Längen/Breiten-Verhältnis, wie es bei dem Bitleitungs-Kontaktloch der vorliegenden Spei­ cherzelle der Fall ist, hergestellt wird, um die Oberfläche des Substrats durch den Ätzvorgang zu erreichen, so benö­ tigt dies eine sehr lange Ätzzeit, wodurch die Möglichkeit besteht, daß die Polysiliciumschicht nicht in ausreichendem Maße als Ätzstopper wirken kann. Für den Fall, daß die Po­ lysiliciumschicht so dick gemacht wird, daß sie in ausrei­ chendem Maße als Ätzstopper fungieren kann, selbst wenn die Ätzzeit sehr lange ist, so kann die Siliciumschicht nicht ausreichend im anschließenden Oxidationsschritt oxidiert werden, was zu einem Kurzschlußproblem führen kann.
Durch Ausbilden der Isolierschicht um die Gateelektroden herum, durch Ätzen der Zwischenisolierschicht unter Verwen­ dung des polykristallinen Siliciums als Stoppschicht zur einmaligen Bildung flacher Kontaktlöcher und durch an­ schließendes Oxidieren läßt sich eine zuverlässige Spei­ cherzelle realisieren, bei der die Möglichkeit eines Kurz­ schlusses ausgeschaltet ist.
Da weiterhin die Kontaktlöcher vorab bis zu einer Höhe ein­ gebettet werden, die über den Gateelektroden liegt, wird selbst dann, wenn während der zweiten Bildung der Kontakt­ löcher eine Fehlausrichtung stattfindet, ein Kurzschluß mit den Gateelektroden ausgeschlossen. Aus diesem Grund braucht keinerlei Maßnahme gegen eine mögliche Fehlausrichtung ge­ troffen werden, so daß ausreichend Kontaktfläche gewähr­ leistet ist und die Speicherzelle sehr klein baut und zu­ verlässig ist.
Ausführungsbeispiel 5
Beim vorstehend beschriebenen Ausführungsbeispiel 4 wurde während der Zeit der gleichzeitigen Bildung der Speicher­ knoten- und der Bitleitungs-Kontaktlöcher die verbliebene Polysiliciumschicht oxidiert, um das Auftreten von Kurz­ schlüssen zwischen den Kontaktlöchern zu vermeiden. Allerdings können beim vorliegenden fünften Ausführungsbeispiel stattdessen die folgenden Schritte durchgeführt werden: Ge­ mäß Fig. 18a bis 18c werden die den Kontaktteilen entspre­ chenden Flächen der polykristallinen Schicht durch einen CDE-Prozeß (chemisches Trockenätzen) beseitigt, es wird auf die gesamte Oberfläche eine Siliciumnitridschicht aufge­ bracht, durch reaktives Ionenätzen behandelt, um die Sub­ stratoberfläche freizulegen, und gleichzeitig wird eine Siliciumnitridschicht 29 stehengeslassen.
Vor dem Aufbringen der Siliciumnitridschicht kann bei Be­ darf die Polysiliciumschicht oxidiert werden.
Bei dem vorliegenden Herstellungsverfahren wird selbst dann jeglicher Kurzschluß ausgeschlossen, wenn die Polysilicium­ schicht nicht ausreichend oxidiert werden kann. Da weiterhin der Oxidationsschritt zum Oxidieren der Polysilicium­ schicht fortgelassen werden kann, läßt sich die Tiefe eines Übergangs in dem Transistor beim thermischen Oxidieren groß machen, so daß bei dem Transistor das Problem gelöst wird, daß der Transistor bezüglich des Kurzkanaleffekts schwach ist. Dadurch läßt sich die Zellengröße weiter verkleinern.
Selbst in dem Fall, daß die Zwischenisolierschicht aus Phosphorglas besteht, läßt sich das Problem vermeiden, daß Phosphor durch die in den Kontaktlöchern eingebettete poly­ kristalline Siliciumschicht in das Siliciumsubstrat hinab­ diffundiert wird, was in unerwünschter Weise zu einer Ver­ schlechterung des Leistungsvermögens des Transistors oder zu einer Verringerung der Stehspannung für die Isolierung zwischen den Kontaktlöchern führte.
Ausführungsbeispiel 6
Obschon bei den oben erläuterten Ausführungsbeispielen die Bildung der Bitleitungen durchgeführt wurde, nachdem der Kondensator hergestellt war, läßt sich der Kondensator auch nach der Erzeugung der Bitleitungen ausbilden. Da im letzt­ genannten Fall der Kondensator auf den Bitleitungen gebil­ det wird, das heißt, daß die Bitleitung durch die Plat­ tenelektrode abgeschirmt geschützt liegen, läßt sich jegli­ cher fehlerhafter Betrieb auch bei sehr kleiner Zellengröße vermeiden, wie er durch gegenseitige Störung zwischen zwei benachbarten Bitleitungen möglicherweise entstehen könnte.
Das vorliegende Ausführungsbeispiel 6 wird in Verbindung mit einem DRAM erläutert, bei dem ein Kondensator auf Bit­ leitungen ausgebildet ist.
Fig. 19a zeigt eine Draufsicht auf einen DRAM mit laminierter Speicherzellenstruktur gemäß einer Ausführungsform der Erfindung, wobei die Draufsicht zwei benachbarten Bits in Richtung der Bitleitung des DRAMs entspricht. Fig. 19b und 19c sind Querschnittansichten entlang der Linien A-A′ und B-B′ in Fig. 19a.
Der vorliegende DRAM unterscheidet sich von dem Ausführungs­ beispiel 1 hauptsächlich dadurch, daß ein Kondensator in den Schichten oberhalb der Bitleitungen 25 ausgebildet ist, eine Polysiliciumschicht 16 als eine in den Speicher­ knoten-Kontaktlöchern einzubettende Schicht als sich von der Bauelement-Trennzone nach oben extrudiert gebildet wird, und eine Speicherknotenelektrode 20 oberhalb der Bau­ element-Trennzone als Kontakt gebildet wird. Wie beim Aus­ führungsbeispiel 1 werden Gateelektroden 6 an ihren oberen Wänden und an den Seitenwänden mit Isolierschicht 7 und 8 abgedeckt, es werden Bitleitungs-Kontaktlöcher und Speicherknoten- Kontaktlöcher mit der polykristallinen Siliciumschicht bis zu einer Höhe gefüllt, die höher ist als die der Gateelektroden in Kontaktbeziehung mit der polykristal­ linen Siliciumschicht 16 und auch sehr nahe an den Gate­ elektroden gelegen. Andere Teile sind im wesentlichen die gleichen wie bei dem herkömmlichen DRAM mit laminierter Speicherzellenstruktur. Das heißt: In einem p-leitenden Siliciumsubstrat mit einem spezifischen Widerstand von etwa 5 Ωcm wird eine Isolierschicht 2 zur Bauelement-Trennung ausgebildet. In einem durch die Isolierschicht 2 separierten aktiven Bereich werden n-leitende Diffusionsschichten 4a und 4b als Source- beziehungsweise Drainzone gebildet, außerdem wird die Gateelektrode 6 zwischen diesen Source- und Drainzonen über einer Gateisolierschicht 5 gebildet, um so einen MOSFET herzustellen. Auf dem MOSFET wird eine Zwi­ schenisolierschicht 23 vorgesehen, die ihrerseits durch ein Kontaktloch geöffnet wird. Die Polysiliciumschicht 16 wird als eingebettete Schicht in Kontakt mit den n-leitenden Diffusionsschichten 4a und 4b über das in der Zwischenisolier­ schicht 23 gebildete Kontaktloch hergestellt. Mit der Polysiliciumschicht 16 wird eine Bitleitung 25 in Kontakt gebracht. Durch das in der Zwischenisolierschicht 23 be­ findliche Kontaktloch wird eine Speicherknotenelektrode 20 gebildet, auf der nacheinander eine Kondensator-Isolier­ schicht 21 und eine Plattenelektrode 22 zur Bildung eines Kondensators vorgesehen werden.
Mehrere solche Gateelektroden 6 werden anschließend in Ein­ richtung des Speicherfeldes aufeinanderfolgend als Wortlei­ tung angeordnet.
Im folgenden soll anhand der Zeichnungen erläutert werden, wie der DRAM hergestellt wird.
Fig. 20 bis 30 zeigen Arbeitsschritte beim Herstellen des DRAMs wobei jeweils (a) und (b) in jeder Zeichnung Schnittansichten des zwei benachbarten Bits in Bitleitungs- Richtung des DRAMs entsprechenden DRAM darstellen, und zwar entlang der Linien A-A′ und B-B′ in Fig. 19a.
Zunächst wird nach den Fig. 20a und 20b nach dem LOCOS-Ver­ fahren auf einem p-leitenden Siliciumsubstrat 1 mit einem spezifischen Widerstand von etwa 5 Ωcm eine Bauelement- Trennschicht 2 sowie eine p-leitende Diffusionsschicht 3 als Durchbruchsperre gebildet. Dann wird eine etwa 10 nm dicke Oxidschicht als Gateisolierschicht 5 durch thermische Oxidation gebildet. Weiterhin wird auf der gesamten Gate­ isolierschicht 5 eine Polysiliciumschicht, eine Metall­ schicht oder eine Silizidschicht als Material für eine Gateelektrode 6 gebildet, auf der mittels des CVD-Ver­ fahrens eine etwa 100 bis 300 nm dicke Isolierschicht 7, zum Beispiel eine Siliciumoxidschicht, erzeugt wird, und anschließend werden gleichzeitig die Gateelektroden 6 und die Isolierschicht 7 durch photolithographisches Verfahren und durch anisotropes Ätzen einer Musterbildung unterzogen.
Nachdem das mit einem Muster versehene Substrat einer Nach- Oxidation unterzogen wurde, die zum Beispiel bei 850°C stattfindet, werden unter Verwendung der Gateelektrode 6 als Maske As-Ionen in das Siliciumsubstrat 1 injiziert, um Source- und Drainzonen 4a, 4b als n-leitende Diffusions­ schichten zu erhalten, wodurch ein MOSFET als Schalttransi­ stor fertig ist. Die Tiefe der Diffusionsschicht kann zum Beispiel auf etwa 150 nm eingestellt werden. Dann wird eine etwa 10 nm oder weniger dicke Isolierschicht als Silicium­ nitridschicht auf der gesamten Isolierschicht 7 durch An­ wendung des CVD-Verfahrens aufgebracht und einem reaktiven Ionenätzen ausgesetzt, damit eine Seitenwand-Isolierschicht 8 an den Seiten der Gateelektrode 6 selbstausrichtend ste­ benbleibt.
Wie aus den Fig. 21a und 21b hervorgeht, wird eine etwa 20 nm dicke Siliciumoxidschicht 9, eine Siliciumnitridschicht 10 mit einer Dicke von 20 nm und eine 50 nm dicke Polysi­ liciumschicht 11 auf das so erhaltene Substrat durch ther­ mische Oxidation aufgebracht, und anschließend wird aus Phosphorglas eine Siliciumoxidschicht 13 gebildet. Zu die­ ser Zeit kann die Zwischenisolierschicht 13 durch Wärmebe­ handlung abgeflacht werden, sie kann aber auch unbehandelt belassen werden.
Wie aus den Fig. 22a und 22b hervorgeht, wird die Silicium­ oxidschicht 13 dann durch Photolithographie und reaktives Ionenätzen mit einem Muster versehen, um ein erstes Spei­ cherknoten-Kontaktloch 14 und ein erstes Bitleitungs-Kontaktloch 15 gleichzeitig zu erhalten. Jetzt besteht das er­ ste Speicherknoten-Kontaktloch 14 bis zu einer Stelle ober­ halb der Bauelemente-Trennzone, wie aus Fig. 22b hervorgeht. Außerdem werden die Ätzbedingungen derart eingestellt, daß die Ätzgeschwindigkeit für die Polysiliciumschicht 11 genü­ gend kleiner ist als die Ätzgeschwindigkeit für die Zwi­ schenisolierschicht 13, damit die Polysiliciumschicht 11 als Ätzstopper dient. Selbst wenn ein Abstand zwischen dem Speicherknoten-Kontaktloch 14 und der Gateelektrode 6 oder ein Abstand zwischen dem Bitleitungs-Kontaktloch 15 und der Gateelektrode 6 sehr klein ist, ist die Möglichkeit eines Kurzschlusses zwischen der Speicherknotenelektrode und der Gateelektrode 6 oder zwischen der Bitleitungs und der Gate­ elektrode 6 praktisch nicht vorhanden.
Wie die Fig. 23a und 23b zeigen, werden diejenigen Flächen­ bereiche der Polysiliciumschicht, die dem ersten Speicherknoten- Kontaktloch 14 und dem ersten Bitleitungs-Kontaktloch 15 entsprechen, durch isotropes Ätzen oder durch che­ misches Trockenätzen (CDE) beseitigt, um die darunterlie­ gende Siliciumnitridschicht 10 freizulegen.
Wie in den Fig. 24a und 24b zu sehen ist, wird die Polysi­ liciumschicht 11, die zumindest an den Seitenwänden der Speicherknoten- und der Bitleitungs-Kontaktlöcher frei­ liegt, oxidiert, um eine Siliciumoxidschicht 12 zu erhal­ ten. In diesem Zusammenhang wurde die gesamte Polysilicium­ schicht 11 oxidiert, um die Siliciumoxidschicht 12 zu bilden, es reicht jedoch aus, wenn lediglich Flächen der Poly­ siliciumschicht oxidiert werden, die an den Seitenwänden der Speicherknoten- und der Bitleitungs-Kontaktlöcher frei­ liegen, um durch diese Oxidation die Siliciumoxidschicht 12 zu erhalten. Auf jeden Fall wird, wenn mindestens Teile der verbleibenden Polysiliciumschicht, die an den Seitenwänden der Kontaktlöcher freiliegen, oxidiert werden, das Problem des Kurzschlusses zwischen den Speicherknotenelektroden über die Polysiliciumschicht 11 oder zwischen der Speicherknoten­ elektrode und der Bitleitung verhindert. Wenn in die­ sem Fall weiterhin die Zwischenisolierschicht 13 aus Phos­ phorglas oder dergleichen besteht, kann das Abflachen der Zwischenisolierschicht gleichzeitig erfolgen.
Wie in den Fig. 25a und 25b zu sehen ist, werden diejenigen Bereiche der Siliciumnitridschicht 10 und der darunterlie­ genden Siliciumoxidschicht 9, die den ersten Speicherkno­ ten-Kontaktlöchern 14 und den Bitleitungs-Kontaktlöchern 15 entsprechen, durch anisotropes Ätzen entfernt, um die Ober­ fläche des Siliciumsubstrats freizulegen. Gleichzeitig er­ reicht der Ätzvorgang nicht die Gateelektroden, weil die Seitenwände und die oberen Bereiche der Gateelektroden von der dicken Isolierschicht bedeckt sind.
Wie in den Fig. 26a und 26b zu sehen ist, wird auf das ge­ samte Substrat eine stark dotierte Polysiliciumschicht 16 aufgebracht, so daß die Dicke der polykristallinen Sili­ ciumschicht 16 der Hälfte oder mehr der kürzeren der Seiten der Kontaktausnehmungen 14 und 15 entspricht (dies zu dem Zweck, die Kontaktausnehmungen vollständig auszufüllen oder einzubetten), woraufhin das gesamte Substrat geätzt wird, bis die Oberfläche der Zwischenisolierschicht 13 freiliegt, wodurch die Polysiliciumschicht 16 nur in den Kontaktaus­ nehmungen stehenbleibt. In diesem Fall kann die Dotierung der polykristallinen Siliciumschicht derart durchgeführt werden, daß eine dünne polykristalline Siliciumschicht mit einer Dicke von etwa 50 nm aufgebracht wird, beispielsweise As-Ionen implantiert werden, wiederum eine polykristalline Siliciumschicht derart aufgebracht wird, daß die Dicke ½ oder mehr der kürzeren Seite einer Kontaktausnehmung be­ trägt, As-Ionen implantiert werden, mittels CVD-Verfahren eine Siliciumoxidschicht aufgebracht wird, und dann das Bauelement einer Wärmebehandlung unterzogen wird.
Obschon die Polysiliciumschicht zur Einbettung über die ge­ samte Fläche aufgebracht wurde, um dann geätzt zu werden, kann auch durch selektives Wachstum lediglich in den Kon­ taktausnehmungen die polykristalline oder monokristalline Siliciumschicht gebildet werden.
Anschließend wird gemäß Fig. 27a und 27b eine etwa 20 nm dicke Siliciumoxidschicht 17 auf der Oberfläche des Sub­ strats gebildet, beispielsweise durch thermisches Oxidieren, es wird darauf durch Anwendung des CVD-Verfahrens eine etwa 50 nm dicke Siliciumoxidschicht 18 aufgebracht und dann werden durch Photolithographie und durch reaktives Ionenätzen die Siliciumoxidschichten 17 und 18 derart behandelt, daß die Schichten 17 und 18 selektiv entfernt und die zweite Bitleitungs-Kontaktlöcher 24 gebildet werden.
Wie in den Fig. 28a und 28b zu sehen ist, wird auf der ge­ samten Fläche des Substrats eine Polysiliciumschicht gebildet und dotiert, und anschließend wird durch Photolithogra­ phie und reaktives Ionenätzen eine Musterbildung zur Erzeugung einer Bitleitung 25 vorgenommen. Diese Bitleitung 25 ist im dargestellten Ausführungsbeispiel als polykristalline Silicium-Einzelschicht ausgebildet, jedoch kann die Bitleitung auch als Zweischicht-Struktur mit zusammenlami­ nierter Polysiliciumschicht und einer Silizidschicht ausge­ bildet sein.
Dann wird nach Fig. 29a und 29b eine Zwischenisolierschicht 23 aus einer Siliciumoxidschicht aufgebracht und durch Wär­ mebehandlung abgeflacht. Als nächstes wird die Zwischeniso­ lierschicht 23 durch Photolithographie und reaktives Ionen­ ätzen behandelt, um lediglich diejenigen Oberflächenberei­ che der Polysiliciumschicht 16 freizulegen, die den Spei­ cherknoten-Kontaktlöchern entsprechen, und die Silicium­ oxidschichten 17 und 18 werden selektiv entfernt, um zweite Speicherknoten-Kontaktlöcher 19 zu bilden. Da die eingebet­ tete Schicht 16 sich bis zu der Bauelement-Trennzone 2 er­ streckt, lassen sich jetzt die Speicherknoten-Kontaktlöcher oberhalb der Bauelemente-Trennzone 2 bilden.
Nachdem auf diese Weise die Speicherknoten-Kontaktlöcher hergestellt sind, wird auf die gesamte Oberfläche des Sub­ strats eine polykristalline Siliciumschicht aufgebracht, dotiert und anschließend durch Photolithographie und reak­ tives Ionenätzen mit einem Muster versehen, um eine Spei­ cherknotenelektrode 20 zu bilden. Dann wird eine 10 nm dicke Siliciumnitridschicht durch Anwendung des CVD-Verfah­ rens auf das Substrat aufgebracht, in einer Dampfatmosphäre etwa 30 Minuten lang bei etwa 900°C oxidiert, um eine Sili­ ciumoxidschicht zu bilden und dadurch eine Zweischicht-Kon­ densator-Isolierschicht 21 zu erhalten, die die Siliciumni­ tridschicht und die Siliciumoxidschicht umfaßt (siehe Fig. 30a und 30b).
Weiterhin wird auf der Kondensator-Isolierschicht 21 eine Polysiliciumschicht aufgebracht und dotiert, um eine Plat­ tenelektrode 22 zu bilden. Auf der Plattenelektrode 22 wird eine Zwischenisolierschicht 26 aus einer Siliciumoxid­ schicht aufgebracht und zur Abflachung einer Wärmebehand­ lung unterzogen, so daß die in den Fig. 19a bis 19c darge­ stellte Speicherzelle fertig ist.
Mit dem oben beschriebenen Aufbau wird es, da der Kondensator in den Schichten oberhalb der Bitleitungen ausgebildet ist, einfach, die Speicherknotenelektrode zu bearbeiten, die Kondensatorfläche läßt sich groß machen, und es ist nicht nötig, die Plattenelektrode einer Musterbildung innerhalb des Zellenfeldes zu unterziehen, wodurch die Zuver­ lässigkeit erhöht wird.
Wenn weiterhin die Speicherknotenelektrode so aufgebaut ist, daß sie mehrere laminierte Schichten umfaßt, läßt sich die Kapazität des Kondensators weiter erhöhen.
Da die in den Speicherknoten-Kontaktlöchern eingebettete leitende Schicht sich zu der Bauelement-Trennzone er­ streckt, läßt sich die Fläche des planaren Teils des Kon­ densators groß machen. Wenn weiterhin das zweite Kontakt­ loch für den Kontakt mit der leitenden Schicht in der Bau­ element-Trennzone gebildet wird, läßt sich ein DRAM realisieren, bei dem ein Kondensator großer Kapazität vorhanden ist, ohne daß dazu der von dem Bauelement belegte Flächen­ bereich vergrößert wird. Das heißt: Da die eingebettete leitende Schicht die Rolle eines leitenden Kontaktstücks spielt und durch Einbetten der leitenden Schicht in den er­ sten, zuvor selbstausrichtend mit der Gateelektrode gebil­ deten Kontaktlöchern gebildet wird, kann die Gateelektrode selbstausrichtend hergestellt werden, und es ist nicht not­ wendig, eine Ausrichtungstoleranz vorzusehen. Der von dem Kontaktstück belegte Flächenbereich kann kleiner sein als beim Kontaktstück nach dem Stand der Technik, welches da­ durch gebildet wird, daß eine Polysiliciumschicht oder der­ gleichen mit einem Muster versehen wird. Selbst wenn eine Fehlausrichtung zwischen dem Kontaktstück und dem zweiten Speicherknoten-Kontaktloch oder dem zweiten Bitleitungs- Kontaktloch stattfindet, besteht keine Gefahr, daß das Kon­ taktstück einen Kurzschluß zu der Gateelektrode bildet, so daß es nicht notwendig ist, ein großes Kontaktstück zu bil­ den und eine Toleranz vorzusehen.
Ausführungsbeispiel 7
Bei dem oben erläuterten Ausführungsbeispiel 6 wurde die Polysiliciumschicht als Ätzstopper für die Zwischenisolierschicht bei der Herstellung der ersten Kontaktlöcher 14 und 15 verwendet, und nach der Bildung der Kontaktlöcher wurde die Polysiliciumschicht oxidiert. In dem Fall jedoch, in welchem die Bauelementfläche ausreichend groß ist, kann man das erste Kontaktloch ohne Anwendung des oben erläuterten speziellen Verfahrens herstellen.
Das vorliegende Ausführungsbeipsiel 7 ist auf einen bei­ spielhaft vereinfachten Schritt bei der Bildung des ersten Kontaktlochs ohne die Verwendung des Ätzstoppers gerichtet.
Fig. 31a und 31b zeigen Schnittansichten eines DRAMs mit dem laminierten Speicherzellenaufbau gemäß einer siebten Ausführungsform der Erfindung, wobei die Darstellung zwei benachbarte Bits in Richtung der Bitleitung des DRAMs er­ faßt und entlang den Linien A-A′ und B-B′ (in Fig. 19a) be­ trachtet wird.
Der Aufbau des DRAMs ist im wesentlichen der gleiche wie bei dem DRAM nach der Ausführungsform nach Fig. 19.
Als nächstes soll anhand der Zeichnung erläutert werden, wie der DRAM hergestellt wird.
Fig. 32 bis 38 zeigen die Herstellungsschritte für den DRAM, wobei (a) und (b) in der jeweiligen Zeichnung Schnittansichten des DRAMs für zwei benachbarte Bits in Richtung der Bitleitung des DRAMs entlang der Linien A-A′ und B-B′ in Fig. 19a sind.
Zunächst wird gemäß den Fig. 32a und 32b wie im Ausführungs­ beispiel 6 auf einem p-leitenden Siliciumsubstrat 1 mit einem spezifischen Widerstand von etwa 5 Ωcm eine Bau­ element-Trennschicht 2 sowie eine p-leitende Diffusions­ schicht 3 als Durchbruch-Stopper gebildet, und anschließend werden eine Gateisolierschicht 5, eine Gateelektrode, Source- und Drainzonen 4a, 4b als n-leitende Diffusions­ schicht zur Bildung eines MOSFETs in Form eines Schalltran­ sistors erzeugt. Weiterhin wird eine Seitenwand-Isolier­ schicht 8 an der Seitenfläche der Gateelektrode 6 stehenge­ lassen.
Anschließend wird gemäß den Fig. 33a und 33b eine aus Phos­ phorglas oder dergleichen bestehende Zwischenisolierschicht 13 aufgebracht. In diesem Fall kann die Zwischenisolierschicht 13 durch Wärmebehandlung abgeflacht werden, oder sie kann unbehandelt bleiben. Anschließend wird die Zwischenisolierschicht 13 durch Photolithographie und reaktives Ionenätzen einer Musterbildung unterzogen, um erste Speicherknoten-Kontaktlöcher 14 und erste Bitleitungs-Kontaktlöcher 15 gleichzeitig auszubilden. In diesem Fall wird das erste Speicherknoten-Kontaktloch 14 so ausgebildet, daß es sich auf eine Höhe erstreckt, die über der Bauelement- Trennzone liegt, wie aus Fig. 33b hervorgeht. Beim vorlie­ genden Ausführungsbeispiel ist keine Stoppschicht vorgesehen, obschon bei dem Ausführungsbeispiel 6 die aus der Poly­ siliciumschicht gebildete Stoppschicht vorhanden ist. Aus diesem Grund ist es notwendig, die Ätzzeit für die Bildung der ersten Kontaktlöcher auf einen geeigneten Wert einzu­ stellen, damit ein Überätzen der Isolierschicht der Bauelement- Trennzone verhindert wird.
Dann wird wie beim Ausführungsbeispiel 6 gemäß Fig. 34a und 34b eine stark dotierte polykristalline Siliciumschicht 16 auf der gesamten Substratfläche aufgebracht, derart, daß die Dicke der Polysiliciumschicht 16 die Hälfte oder mehr der kürzeren der Seiten der Kontaktausnehmungen 14 und 15 entspricht (zu dem Zweck, die Kontaktausnehmungen vollstän­ dig auszufüllen oder einzubetten), woraufhin das gesamte Substrat geätzt wird, bis die Oberfläche der Zwischeniso­ lierschicht 13 freiliegt, wodurch die Polysiliciumschicht 16 lediglich innerhalb der Kontaktausnehmungen stehen­ bleibt. Selbst in diesem Fall kann die Dotierung der Poly­ siliciumschicht derart durchgeführt werden, daß eine dünne polykristalline Siliciumschicht mit einer Dicke von etwa 50 nm aufgebracht wird, beispielsweise As-Ionen implantiert werden, wiederum eine Polysiliciumschicht derart aufge­ bracht wird, daß ihre Dicke ½ oder mehr der kürzeren Seite einer Kontaktausnehmung ausmacht, As-Ionen implan­ tiert werden und die Siliciumoxidschicht durch das CVD-Ver­ fahren aufgebracht wird, um dann einer Wärmebehandlung un­ terzogen zu werden.
Obschon die Polysiliciumschicht flächendeckend aufgebracht wurde und dann erneut geätzt wurde, kann die polykristal­ line Schicht oder eine monokristalline Siliciumschicht auch durch selektives Wachstum lediglich in den Kontaktausnehmungen erzeugt werden.
Anschließend wird gemäß Fig. 35 eine etwa 20 nm dicke Siliciumoxidschicht 17 auf der Oberfläche des Substrats gebildet, zum Beispiel durch thermische Oxidation, es wird mittels CVD-Verfahren eine etwa 50 nm dicke Siliciumoxid­ schicht 18 aufgebracht und dann werden die Siliciumoxid­ schichten 17 und 18 mittels Photolithographie und reaktivem Ionenätzen bearbeitet, so daß die Siliciumoxidschichten 17 und 18 selektiv entfernt und die zweiten Bitleitungs- Kontaktlöcher 24 gebildet werden.
Wie Fig. 36 zeigt, wird die polykristalline Siliciumschicht auf die gesamte Oberfläche des Substrats aufgebracht und dotiert, um anschließend mittels Photolithographie und re­ aktivem Ionenätzen mit einem Muster versehen zu werden, um eine Bitleitung 25 zu erhalten.
Dann wird gemäß Fig. 37a und 37b eine Zwischenisolierschicht 23 in Form einer Siliciumoxidschicht aufgebracht und durch Wärmebehandlung in der Oberfläche abgeflacht. Als nächstes wird die Zwischenisolierschicht 23 mittels Photo­ lithographie und reaktivem Ionenätzen bearbeitet, um ledig­ lich solche Oberflächenbereiche der Polysiliciumschicht 16 freizulegen, die den Speicherknoten-Kontaktlöchern entspre­ chen, die Siliciumoxidschichten 17 und 18 werden zur Bildung der zweiten Speicherknoten-Kontaktlöcher 19 selektiv entfernt. Da in diesem Zustand die eingebettete Schicht 16 sich zu der Bauelement-Trennzone 2 erstreckt, können die Speicherknoten-Kontaktlöcher oberhalb der Trennzone 2 ge­ bildet werden.
Nachdem auf diese Weise die Speicherknoten-Kontaktlöcher hergestellt sind, wie in den Fig. 38a und 38b gezeigt ist, wird auf der gesamten Substratoberfläche eine Polysilicium­ schicht ausgebildet, dotiert und anschließend mittels Pho­ tolithographie und reaktivem Ionenätzen mit einem Muster versehen, um eine Speicherknotenelektrode 20 zu erhalten. Dann wird durch Anwendung des CVD-Verfahrens eine 10 nm dicke Siliciumnitridschicht aufgebracht, in einer Dampfat­ mosphäre bei etwa 900°C etwa 30 Minuten lang einer Oxida­ tion unterzogen, um eine Siliciumoxidschicht zu erhalten, wodurch eine Zweischicht-Kondensator-Isolierschicht 21 ent­ steht, welche die Siliciumnitridschicht und die Silicium­ oxidschicht umfaßt.
Weiterhin wird auf der Kondensator-Isolierschicht 21 eine Polysiliciumschicht aufgebracht und dotiert, um eine Plat­ tenelektrode 22 zu erhalten. Auf der Plattenelektrode 22 wird eine Zwischenisolierschicht 26 als Siliciumoxidschicht aufgebracht und zur Abflachung wärmebehandelt, wodurch die in den Fig. 31a und 31b dargestellte Speicherzelle vervoll­ ständigt wird.
Da bei diesem Herstellungsverfahren die ersten Kontaktlöcher hergestellt werden ohne Ätzstopper, lassen sich die Verfahrensschritte vereinfachen.
Ausführungsbeispiel 8
Obschon sich bei dem obigen Ausführungsbeispiel 6 die ein­ gebettete Schicht 16 des Speicherknoten-Kontaktlochteils von der Bauelement-Trennzone 2 nach oben erstreckt, kann die eingebettete Schicht des Bitleitungs-Kontaktlochteils anstelle des Speicherknoten-Kontaktlochs so ausgebildet werden, daß sie sich von der Bauelement-Trennzone 2 nach oben erstreckt, und die Bitleitungen können um jede halbe Schrittweite von der Bauelementzone verschoben oder ver­ setzt verdrahtet werden, wie es in den Fig. 39a bis 39d ge­ zeigt ist (Fig. 39b bis 39d zeigen Schnittansichten entlang der Linien A-A, B-B und C-C in Fig. 39a).
Auch bei diesem Beispiel ist es möglich, das Bauelement sehr klein auszubilden.
Ausführungsbeispiel 9
Bei dem oben beschriebenen Aufbau des Ausführungsbeispiels 8 können die ersten Kontaktlöcher ohne Verwendung des Ätz­ stoppers gebildet werden. Dieses Beispiel ist in den Fig. 40a bis 40c als Ausführungsbeispiel 9 dargestellt. Der Auf­ bau des vorliegenden Ausführungsbeispiels unterscheidet sich vom Ausführungsbeispiel 8 lediglich dadurch, daß die Siliciumnitridschicht 10, welche die Peripherie der Seiten­ wand-Isolierschicht 8 abdeckt, nicht innerhalb der fertigen Speicherzelle vorhanden ist.
Ausführungsbeispiel 10
Bei der Struktur nach dem Ausführungsbeispiel 9 gemäß den Fig. 41a und 41b kann ein Resistmaterial-Muster gebildet werden, welches die gleiche Form hat wie die ersten Spei­ cherknoten- und Bitleitungs-Kontaktlöcher 14 und 15, um zunächst isotrop geätzt zu werden, damit die obere Kante des Musters verschwindet, anschließend anisotrop geätzt zu werden, um darin die Kontaktlöcher mit der aufgeweiteten oberen Kante auszubilden, und dann kann die Polysilicium­ schicht 16 in die ersten Kontaktlöcher 14 und 15 einge­ bracht werden.
Das Ergebnis ist, daß, weil die ersten Speicherknoten- und Bitleitungs-Kontaktlöcher sich nach oben zu einer Höhe oberhalb der Gateelektrode erstrecken, keine Möglichkeit dafür besteht, daß bei einer Fehlausrichtung der zweiten Speicherknoten- und Bitleitungs-Kontaktlöcher dies zu einer kontaktierenden Berührung und folglich zu einem Kurzschluß zu der Gateelektrode führt. Weiterhin kann die Kontaktfläche groß gemacht werden, so daß der Kontaktwiderstand redu­ ziert wird.
Ausführungsbeispiel 11
Bei dem Aufbau nach dem oben erläuterten Ausführungsbeispiel 10 wurden die oberen Kanten der Kontaktlöcher aufge­ weitet, um die aufgeweitete obere Kante der polykristalli­ nen Siliciumschicht 16 innerhalb der ersten Kontaktlöcher 14 und 15 zu erhalten, jedoch kann man dies auch dadurch realisieren, daß man die ersten Kontaktlöcher 14 und 15 mit einem sich vertikal erstreckenden rechteckigen Querschnitt ausbildet, wie es im Stand der Technik der Fall war, um an­ schließend die polykristalline Siliciumschicht oder eine monokristalline Siliciumschicht in den Kontaktlöchern durch Wachstum bis zu einer Dicke auszubilden, die die Tiefe des Kontaktlochs übersteigt.
Im letztgenannten Fall, bei dem die Polysiliciumschicht 16 durch ein selektives CVD-Verfahren aufgewachsen wird und die Schicht 16 in ihrer Dicke größer gemacht wird als die Tiefe des Kontaktlochs, ist dies in den Fig. 42a und 42b dargestellt.
Auch beim vorliegenden Ausführungsbeispiel ist es ähnlich wie beim Ausführungsbeispiel 10 einfach, die zweiten Spei­ cherknoten-Kontaktlöcher und die zweiten Bitleitungs-Kontakt­ löcher herzustellen.
Ausführungsbeispiel 12
Wie in den Fig. 43a und 43b zu sehen ist, können die zwei­ ten Bitleitungs-Kontaktlöcher 24 größer sein als das erste Bitleitungs-Kontaktloch 15, und die Bitleitung 25 kann auch dann kontaktiert werden, wenn die Seite der Polysilicium­ schicht 16 in dem ersten Bitleitungs-Kontaktloch 15 einge­ bettet ist, um auf diese Weise eine große Kontaktfläche zu erhalten und eine Herabsetzung des Kontaktwiderstands zu ermöglichen.
Am vorliegenden Ausführungsbeispiel wird die Polysilicium­ schicht 16 in den ersten Bitleitungs-Kontaktlöchern bis zu einer Höhe eingebettet, welche die Gateelektrode über­ steigt, so daß selbst dann, wenn es bei der Ausbildung der zweiten Bitleitungs-Kontaktlöcher 24 zu einem Überätzen kommen sollte, das Auftreten von Kurzschlüssen zu der Gateelektrode vermieden und dadurch die Zuverlässigkeit der Speicherzelle erhöht werden kann.
Ausführungsbeispiel 13
Eine dreizehnte Ausführungsform der Erfindung wird hin­ sichtlich des Herstellungsverfahrens bei der Ausbildung der ersten Speicherknoten- und Bitleitungs-Kontaktlöcher erläu­ tert, wobei die Polysiliciumschicht 16 in die Kontaktlöcher eingebracht wird, zum Beseitigen der Oberfläche der ersten Zwischenisolierschicht 13, die durch das vorhergehende Ätzen beschädigt wurde, geätzt wird, und wiederum eine neue Isolierschicht aufgebracht wird, um dadurch jeglichen Kurz­ schluß zwischen den polykristallinen Siliciumschichten 16 zu verhindern und die Spannungsfestigkeit zu erhöhen, wie in den Fig. 44a bis 44d gezeigt ist.
Genau wie beim Ausführungsbeispiel 1 wird die Zwischenisolierschicht 13 einer Musterbildung unterzogen, um die er­ sten Speicherknoten-Kontaktlöcher 14 und die ersten Bitlei­ tungs-Kontaktlöcher 15 gleichzeitig auszubilden. In diesem Fall erfolgt die Musterbildung unter Verwendung eines Resistmaterials und durch photolithographisches Verfahren, weiterhin durch isotropes Ätzen und anschließendes aniso­ tropes Ätzen, um Kontaktlöcher mit breiteren oberen Kanten zu erhalten. Die stark mit Phosphor dotierte Polysilicium­ schicht 16 wird in die ersten Kontaktlöcher 14 und 15 ein­ gebracht, die Oberfläche der Zwischenisolierschicht 13 wird mit wäßriger Ammoniumfluoridlösung (NH₄F) geätzt, um den erweiterten Teil der Polysiliciumschicht 16 freizulegen, einer Oxidation unterworfen, um gleichmäßig auf der Seitenwand des aufgeweiteten Teils der Polysiliciumschicht 16 eine Siliciumoxidschicht 17 zu bilden, und anschließend wird darauf eine 50 nm dicke Siliciumoxidschicht 18 aufgebracht (Fig. 45a bis 45c).
Die anschließenden Schritte entsprechen exakt dem Ausführungs­ beispiel 1. Bei dem vorliegenden Herstellungsverfahren wird die beschädigte Oberfläche der Zwischenisolierschicht 13 einmal entfernt, und dann wird die Schicht 13 mit der neuen Siliciumoxidschicht 18 abgedeckt, und die Silicium­ oxidschicht 17 wird gleichmäßig auf der Seitenwand des auf­ geweiteten Teils der Siliciumschicht 16 ausgebildet. Als Ergebnis erhöht sich die Stehspannungsfestigkeit der Speicherzelle weiter.
Ausführungsbeispiel 14
Bei den oben erläuterten Ausführungsbeispielen wurde die Zwischenisolierschicht abgeflacht und gleichzeitig wurden die Bitleitungs-Kontaktlöcher gebildet, anschließend wurde mittels Photolithographie und reaktivem Ionenätzen die Bil­ dung der Speicherknoten- und Bitleitungs-Kontaktlöcher durchgeführt, jedoch kann ein solches Verfahren auch in der in den Fig. 46 bis 53 dargestellten Weise gemäß einer vier­ zehnten Ausführungsform zum Erhalt einer kleinen Spei­ cherzelle ausgeführt werden.
Zunächst werden wie beim obigen ersten Ausführungsbeispiel die Schritte bis zur Bildung der Gateelektrode 6 und zum Stehenlassen der Seitenwand-Isolierschicht 8 an der Seite der Gateelektrode in selbstausrichtender Weise durchge­ führt. Anschließend werden eine 20 nm dicke Siliciumnitrid­ schicht 9, eine 20 nm dicke Siliciumnitridschicht 10 und eine 50 nm dicke Polysiliciumschicht 11 nacheinander durch thermische Oxidation aufgebracht. Weiterhin wird eine aus Phosphorglas bestehende Zwischenisolierschicht 13 oder der­ gleichen darauf ausgebildet. Im vorliegenden Fall kann die Zwischenisolierschicht 13 durch thermische Behandlung abge­ flacht werden, sie kann jedoch auch unbehandelt bleiben, wie aus den Fig. 46a bis 46c hervorgeht.
Als nächstes wird gemäß den Fig. 47a bis 47c die Zwischenisolierschicht 13 mittels Photolithographie und reaktivem Ionenätzen bearbeitet, um ein Muster in der Schicht 13 aus­ zubilden und außerdem die erste Speicherknoten-Kontaktlöcher 14 und gleichzeitig die ersten Bitleitungs-Kontaktlöcher 15 zu bilden. Wenn jetzt die Ätzbedingungen derart ge­ wählt werden, daß die Ätzgeschwindigkeit der Polysilicium­ schicht 11 viel kleiner ist als diejenige der Zwischenisolierschicht 13, kann die Polysiliciumschicht 11 als Ätz­ stopper dienen. Selbst wenn die Entfernung zwischen dem Speicherknoten-Kontaktloch 14 und der Gateelektrode 6 oder zwischen dem Bitleitungs-Kontaktloch 15 und der Gateelektrode 6 sehr gering ist, besteht keine Möglichkeit, daß ein Kurzschluß zwischen der Speicherknotenelektrode und der Gateelektrode 6 oder zwischen der Bitleitung und der Gate­ elektrode 6 auftritt.
Anschließend werden gemäß den Fig. 48a bis 48c diejenigen Flächenbereiche der Polysiliciumschicht 11, die den ersten Speicherknoten-Kontaktlöchern 14 und den ersten Bitleitungs- Kontaktlöchern 15 entsprechen, durch isotropes Trockenätzen oder chemisches Trockenätzen (CDE) entfernt, um die darunterliegende Siliciumnitridschicht 10 freizule­ gen.
Dann werden gemäß den Fig. 49a bis 49c die Flächenbereiche der Polysiliciumschicht 11, die zumindest bis zu den Sei­ tenwänden der Speicherknoten- und Bitleitungs-Kontaktlöcher freiliegen, oxidiert, um eine Siliciumoxidschicht 12 zu bilden. In diesem Fall kann die gesamte Polysiliciumschicht 11 als Siliciumoxidschicht 12 ausgebildet werden. Da nun die Flächen, die zumindest bis zu den Seitenwänden der Kon­ taktlöcher freiliegen, oxidiert werden, kann das Problem von Kurzschlüssen zwischen den Speicherknotenelektroden oder zwischen der Speicherknotenelektrode und der Bitlei­ tung über die Polysiliciumschicht 11 vermieden werden.
Anschließend werden gemäß den Fig. 50a bis 50c diejenigen Bereiche der Siliciumnitridschicht 10 und der darunterliegenden dünnen Siliciumoxidschicht 9, die den Speicherknoten- und Bitleitungs-Kontaktlöcherteilen 14 und 15 entsprechen, durch anisotropes Ätzen entfernt, um die Oberfläche des Siliciumsubstrats freizulegen. Da nun die oberen Wände und die Seitenwände der Gateelektrode von der dicken Iso­ lierschicht bedeckt sind, erreicht der Ätzvorgang nicht die Gateelektrode.
Nach dieser Ausbildung der Speicherknoten-Kontaktlöcher 14 und Bitleitungs-Kontaktlöcher 15 wird gemäß den Fig. 51a bis 51c eine polykristalline Siliciumschicht aufgebracht und in die Kontaktlochteile durch Rückätzen eingebettet oder es wird durch selektives Wachstum eine monokristalline oder polykristalline Siliciumschicht gebildet, wie es be­ reits oben erläutert wurde.
Dann werden gemäß den Fig. 52a bis 52c die Zwischenisolierschicht 13 und die Siliciumoxidschicht 12 mit einer wäßrigen Ammoniumfluoridlösung (NH₄F) geätzt und beseitigt. Da jetzt die Siliciumnitridschicht 10 als Ätzstopper fungiert, kann die Ätzzeit relativ lang eingestellt werden. Alterna­ tiv kann die Ätzzeit auch relativ kurz eingestellt werden, soweit der dann stattfindende Ätzvorgang lediglich einen Teil der Siliciumoxidschicht beseitigt. Da die Silicium­ oxidschicht 12 speziell eine thermisch oxidierte Schicht ist, hat die Schicht gute Qualität und kann verbleiben.
Weiterhin wird bei Bedarf gemäß den Fig. 53a bis 53c eine thermische Oxidation durchgeführt, um auf der Oberseite und den Seitenwänden der Polysiliciumschicht 16 gleichmäßig eine Siliciumoxidschicht 17 zu bilden und anschließend wird mittels des CVD-Verfahrens eine 50 nm dicke Siliciumoxid­ schicht 18 aufgebracht.
Anschließend erfolgt die Bearbeitung wie beim Ausführungs­ beispiel 1, um die in den Fig. 54a bis 54c dargestellte Speicherzelle zu vervollständigen.
Bei dem vorliegenden Herstellungsverfahren wird die als Ätzstopper fungierende Polysiliciumschicht bereits bei der Herstellung der ersten Speicherknoten- und Bitleitungs-Kon­ taktlöcher hergestellt, was dazu führt, daß es nicht mehr notwendig ist, eine Toleranz hinsichtlich einer Fehlaus­ richtung mit der Gateelektrode zu berücksichtigen. Daher läßt sich die Speicherzelle mit geringer Größe und hoher Zuverlässigkeit ausbilden.
Bei dem vorliegenden Verfahren wird weiterhin die beschä­ digte Oberfläche der Zwischenisolierschicht 13 einmal ent­ fernt und dann mit einer neuen Siliciumoxidschicht 18 be­ deckt, und auf der Seitenwand des erweiterten Teils der Po­ lysiliciumschicht 16 wird die Siliciumoxidschicht 17 gebildet. Auch wenn ein Abstand zwischen den eingebetteten Schichten weiter verringert wird, läßt sich ein geeignetes Stehspannungsvermögen aufrechterhalten.
Obschon die obigen Ausführungen in Verbindung mit einem DRAM mit laminierter Speicherzellenstruktur gemacht wurden, ist das vorliegende Herstellungsverfahren nicht auf das spezielle DRAM beschränkt, sondern läßt sich wirksam auch bei anderen Bauelementen anwenden, bei deren Herstellung Kontaktlöcher mit einem hohen Längen/Breiten-Verhältnis ge­ bildet werden.

Claims (17)

1. Halbleiter-Speicherbauelement, umfassend:
einen MOSFET mit einer Gateelektrode (6) sowie Source- und Drainzonen (4a, 4b) aus einem dotierten Material eines zweiten elektrischen Leitfähigkeitstyps, die in einer Oberfläche eines Halbleitersubstrats (1) aus einem Material eines ersten elektrischen Leitfähigkeitstyps ausgebildet sind;
eine Bitleitung (25), die an eine von den Source- und Drainzonen (4a, 4b) des MOSFETs über eine Bitleitungs-Kon­ taktloch (15) angeschlossen ist, welches in einer die Ober­ fläche des Substrats (1), auf der der MOSFET ausgebildet ist, bedeckenden Isolierschicht (13) ausgebildet ist; und
einen Kondensator mit einer über einer Zone, in der der MOSFET ausgebildet ist, ausgebildeten Speicherknoten­ elektrode (20), einer Kondensator-Isolierschicht (21) und einer Plattenelektrode (22), die nacheinander auf der Spei­ cherknotenelektrodenschicht gebildet sind, die über ein in der Isolierschicht (13) ausgebildetes Speicherknoten-Kontaktloch (14) an die andere Zone von der Source- und Drain­ zone (4b, 4a) anzuschließen ist,
dadurch gekennzeichnet, daß mindestens eines von dem Speicher­ knoten-Kontaktloch (14) und dem Bitleitungs-Kontaktloch (15) ein erstes Kontaktloch aufweist, welches in einer über der Gateelektrode (6) gebildeten ersten Zwischenisolierschicht (13) ausgebildet ist, und ein zweites Kontaktloch aufweist, welches in einer zweiten Zwischenisolierschicht (23) über einer elektrisch leitenden Schicht gebildet ist, welche in dem ersten Kontaktloch bis zu einer Höhe einge­ bettet ist, die höher liegt als die Gateelektrode, damit es mit der elektrisch leitenden Schicht in Kontakt steht.
2. Bauelement nach Anspruch 1, bei dem sowohl das Speicherknoten-Kontaktloch (14) als auch das Bitleitungs- Kontaktloch (15) das erste Kontaktloch und das zweite Kontaktloch enthalten, wobei das erste Kontaktloch des Speicherknoten- Kontaktlochs (14) und das erste Kontaktloch des Bitleitungs-Kontaktlochs (15) im gleichen Arbeitsschritt hergestellt werden, und das zweite Kontaktloch des Spei­ cherknoten-Kontaktlochs (14) und das zweite Kontaktloch des Bitleitungs-Kontaktlochs (15) in unterschiedlichen Schritten gebildet werden.
3. Bauelement nach Anspruch 1 oder 2, bei dem der Kondensator in einer Schicht gebildet ist, die höher als die Bitleitung (25) liegt.
4. Bauelement nach Anspruch 2 oder 3, bei dem die in dem Speicherknoten-Kontaktloch (14) eingebettete elektrisch leitende Schicht zu einer Bauelement-Trennzone (2) ausge­ dehnt ist, und das zweite Kontaktloch für den Kontakt mit der elektrisch leitenden Schicht über der Bauelement-Trenn­ zone (2) geöffnet ist.
5. Bauelement nach Anspruch 4, bei dem das zweite Kontaktloch zwei der Speicherknoten-Kontaktlöcher (14) entspricht, die beide über den MOSFET an dasselbe Bitlei­ tungs-Kontaktloch (15) angeschlossen sind und auf entgegen­ gesetzten Seiten bezüglich der Bitleitung (25) und symme­ trisch bezüglich des Bitleitungs-Kontaktlochs (15) angeordnet sind.
6. Bauelement nach Anspruch 2 oder 3, bei dem die in dem Bitleitungs-Kontaktloch (15) eingebettete elektrisch leitende Schicht zu einer Bauelement-Trennzone (2) erwei­ tert ist und das zweite Kontaktloch für den Kontakt mit der elektrisch leitenden Schicht über der Bauelement-Trennzone (2) geöffnet ist.
7. Bauelement nach einem der Ansprüche 1 bis 5, bei dem die elektrisch leitende Schicht durch Wachstum mit einer Dicke gebildet ist, die größer ist als die Tiefe des ersten Kontaktlochs, wobei sie sich über den oberen Teil des ersten Kontaktlochs ausdehnt.
8. Bauelement nach einem der Ansprüche 1 bis 5, bei dem das erste Kontaktloch in seinem oberen Bereich erwei­ tert ist.
9. Bauelement nach einem der Ansprüche 1 bis 5, bei dem das zweite Kontaktloch zumindest in einer Richtung wei­ ter geöffnet ist als die elektrisch leitende Schicht.
10. Verfahren zum Herstellen eines Halbleiter-Spei­ cherbauelements, umfassend die Schritte:
Ausbilden eines MOSFETs mit einer Gateelektrode (6) Source- und Drainzonen (4a, 4b) aus einem dotierten Material eines zweiten elektrischen Leitfähigkeitstyps, welcher in einer Oberfläche eines Halbleitersubstrats (1) aus einem Material eines ersten elektrischen Leitfähigkeitstyps aus­ gebildet ist; und
Ausbilden einer ersten Zwischenisolierschicht (13) über der Gateelektrode (6),
gekennzeichnet durch die Schritte:
Ausbilden eines ersten Kontaktlochs derart, daß es eine Oberfläche des Substrats (1) freilegt und mit minde­ stens einer von den Source- und Drainzonen (4a, 4b) des MOSFETs in Kontakt steht;
Einbetten einer elektrisch leitenden Schicht in das erste Kontaktloch bis zu einer Höhe, die oberhalb der Gateelektrode (6) liegt;
Ausbilden einer zweiten Zwischenisolierschicht (23) über der elektrisch leitenden Schicht;
Ausbilden eines zweiten Kontaktlochs durch selektives Entfernen eines Teils der zweiten Zwischenisolierschicht, um die elektrisch leitende Schicht freizulegen;
Ausbilden einer Speicherknotenelektrode (20), die an eine von den Source- und Drainzonen (4a, 4b) des MOSFETs über das erste und das zweite Kontaktloch des Speicherknoten- Kontaktlochs (14) angeschlossen ist;
Ausbilden einer Kondensator-Isolierschicht (21) über der Speicherknotenelektrode (20);
Ausbilden einer Plattenelektrode (22) über der Kon­ densator-Isolierschicht (21);
Ausbilden einer dritten Zwischenisolierschicht (23) über der Plattenelektrode (22);
Bilden eines dritten Kontaktlochs als Bitleitungs- Kontaktloch (15) in der dritten Zwischenisolierschicht (23); und
Ausbilden einer Bitleitung (25), die an die andere von den Source- und Drainzonen (4b, 4a) des MOSFETs über das Bitleitungs-Kontaktloch (15) angeschlossen ist.
11. Verfahren nach Anspruch 10, bei dem der erste Kontaktbildungsschritt das Ätzen der ersten Zwischenisolierschicht (13) beinhaltet, derart, daß die Querschnitts­ fläche des ersten Kontaktlochs an Stellen, die höher gele­ gen sind als die Gateelektrode (6) größer ist.
12. Verfahren nach Anspruch 10 oder 11, gekennzeichnet durch das Ätzen der ersten Zwischenisolierschicht (13) bis hinab zu einer Höhe unterhalb der Oberseite der eingebetteten leitenden Schicht, nachdem die leitende Schicht eingebettet wurde, und bevor die zweite Zwischenisolierschicht (23) gebildet wird.
13. Verfahren zum Herstellen eines Halbleiter-Spei­ cherbauelements, umfassend die Schritte:
Ausbilden eines MOSFETs mit einer Gateelektrode (6), Source- und Drainzonen (4a, 4b) aus einem Material eines zweiten elektrischen Leitfähigkeitstyps, die in einer Ober­ fläche eines aus einem Material eines ersten elektrischen Leitfähigkeitstyps bestehenden Halbleitersubstrats (1) ge­ bildet sind; und
Ausbilden einer ersten Zwischenisolierschicht (13) über der Gateelektrode (6),
gekennzeichnet durch folgende Schritte:
Ausbilden eines ersten Kontaktlochs derart, daß eine Oberfläche des Substrats (1) freigegeben wird und Kontakt mit mindestens einer von den Source- und Drainzonen (4a, 4b) des MOSFETs besteht;
Einbetten einer elektrisch leitenden Schicht in dem ersten Kontaktloch bis zu einer Stelle, die höher gelegen ist als die Gateelektrode (6);
Ausbilden einer zweiten Zwischenisolierschicht (23) über der elektrisch leitenden Schicht;
Ausbilden eines zweiten Kontaktlochs durch selektives Entfernen eines Teils der zweiten Zwischenisolierschicht (23), um die elektrisch leitende Schicht freizulegen;
Ausbilden einer Bitleitung (25), die eine von den Source- und Drainzonen (4a, 4b) des MOSFETs über das erste und das zweite Kontaktloch des Speicherknoten-Kontaktlochs (14) verbindet;
Ausbilden einer dritten Zwischenisolierschicht (23) über der Bitleitung (25);
Ausbilden eines dritten Kontaktlochs als Speicherknoten- Kontaktloch in der dritten Zwischenisolierschicht;
Ausbilden einer Speicherknotenelektrode, die an die andere von den Source- und Drainzonen (4a, 4b) des MOSFETs über das Speicherknoten-Kontaktloch angeschlossen ist;
Ausbilden einer Kondensator-Isolierschicht (21) über der Speicherknotenelektrode; und
Ausbilden einer Plattenelektrode (22) über der Kon­ densator-Isolierschicht.
14. Verfahren nach Anspruch 13, bei dem der erste Kontaktbildungsschritt das Ätzen der ersten Zwischenisolierschicht umfaßt, derart, daß die Querschnittsfläche des ersten Kontaktlochs an Stellen, die höher als die Gateelektrode gelegen sind, größer ist.
15. Verfahren nach Anspruch 13 oder 14, ge­ kennzeichnet, durch das Ätzen der ersten Zwischenisolierschicht bis hinab zu einer Höhe, die unterhalb einer Oberseite der eingebetteten leitenden Schicht liegt, nachdem die leitende Schicht eingebettet wurde, und bevor die zweite Zwischenisolierschicht gebildet wird.
16. Verfahren nach Anspruch 15, gekennzeichnet, durch das thermische Oxidieren einer Oberfläche der eingebetteten leitenden Schicht nach dem Ätzen der ersten Zwischenisolierschicht und vor dem Ausbilden der zweiten Zwischenisolierschicht.
17. Verfahren nach Anspruch 13, bei dem das Einbetten der elektrisch leitenden Schicht derart durchgeführt wird, daß die leitende Schicht dicker wird als die Tiefe des er­ sten Kontaktlochs.
DE4028488A 1989-09-08 1990-09-07 Verfahren zur Herstellung einer Halbleiterspeichervorrichtung Expired - Lifetime DE4028488C2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP23381589 1989-09-08
JP08437290A JP3199717B2 (ja) 1989-09-08 1990-03-30 半導体装置およびその製造方法

Publications (2)

Publication Number Publication Date
DE4028488A1 true DE4028488A1 (de) 1991-03-21
DE4028488C2 DE4028488C2 (de) 2001-02-08

Family

ID=26425420

Family Applications (1)

Application Number Title Priority Date Filing Date
DE4028488A Expired - Lifetime DE4028488C2 (de) 1989-09-08 1990-09-07 Verfahren zur Herstellung einer Halbleiterspeichervorrichtung

Country Status (4)

Country Link
US (1) US5144579A (de)
JP (1) JP3199717B2 (de)
KR (1) KR100324120B1 (de)
DE (1) DE4028488C2 (de)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0508760A1 (de) * 1991-04-08 1992-10-14 STMicroelectronics, Inc. Dynamische Speicherzelle mit wahlfreiem Zugriff
WO1994000875A1 (de) * 1992-06-30 1994-01-06 Siemens Aktiengesellschaft Halbleiterspeicheranordnung und verfahren zu ihrer herstellung
WO1994000877A1 (de) * 1992-06-30 1994-01-06 Siemens Aktiengesellschaft Herstellungverfahren für einen speicherkondensator
EP0601868A1 (de) * 1992-12-10 1994-06-15 Samsung Electronics Co., Ltd. Halbleiter-Speicherbauteil
DE4445796A1 (de) * 1993-12-21 1995-06-22 Hyundai Electronics Ind Halbleitervorrichtung und Verfahren zum Herstellen derselben
FR2763174A1 (fr) * 1997-01-21 1998-11-13 United Microelectronics Corp Procede de fabrication d'une memoire vive dynamique
WO1999010930A1 (en) * 1997-08-22 1999-03-04 Micron Technology, Inc. Process of forming stacked capacitor dram
US6001685A (en) * 1993-12-21 1999-12-14 Hyundai Electronics Industries Co., Ltd. Method of making a semiconductor device
US6380026B2 (en) 1997-08-22 2002-04-30 Micron Technology, Inc. Processing methods of forming integrated circuitry memory devices, methods of forming DRAM arrays, and related semiconductor masks

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940000504B1 (ko) * 1991-03-20 1994-01-21 삼성전자 주식회사 반도체장치의 층간콘택구조 및 그 제조방법
US6744091B1 (en) 1995-01-31 2004-06-01 Fujitsu Limited Semiconductor storage device with self-aligned opening and method for fabricating the same
JP4190760B2 (ja) * 1995-01-31 2008-12-03 富士通マイクロエレクトロニクス株式会社 半導体装置
JP3532325B2 (ja) * 1995-07-21 2004-05-31 株式会社東芝 半導体記憶装置
JP3520144B2 (ja) * 1995-10-26 2004-04-19 株式会社ルネサステクノロジ 半導体記憶装置およびその製造方法
KR100215905B1 (ko) * 1996-01-10 1999-08-16 구본준 반도체 장치의 축전기 제조방법
JPH09191084A (ja) * 1996-01-10 1997-07-22 Nec Corp 半導体装置及びその製造方法
JP2822974B2 (ja) * 1996-03-29 1998-11-11 日本電気株式会社 半導体記憶装置
EP1684342B1 (de) * 1996-10-30 2011-06-01 Samsung Electronics Co., Ltd. Herstellungsverfahren für eine Halbleiterspeichervorrichtung
JP2943914B2 (ja) 1997-02-19 1999-08-30 日本電気株式会社 半導体装置およびその製造方法
JP3180760B2 (ja) 1998-05-13 2001-06-25 日本電気株式会社 半導体装置の製造方法
US6134137A (en) * 1998-07-31 2000-10-17 Micron Technology Inc. Rom-embedded-DRAM
US6380576B1 (en) 2000-08-31 2002-04-30 Micron Technology, Inc. Selective polysilicon stud growth
US6709945B2 (en) 2001-01-16 2004-03-23 Micron Technology, Inc. Reduced aspect ratio digit line contact process flow used during the formation of a semiconductor device
US20030009599A1 (en) * 2001-05-04 2003-01-09 Appian Communications, Inc. Protecting ring network data
US6696336B2 (en) * 2001-05-14 2004-02-24 Micron Technology, Inc. Double sided container process used during the manufacture of a semiconductor device
US7332389B2 (en) * 2003-07-02 2008-02-19 Micron Technology, Inc. Selective polysilicon stud growth
JP2005109236A (ja) * 2003-09-30 2005-04-21 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
US20060278912A1 (en) * 2004-09-02 2006-12-14 Luan Tran Selective polysilicon stud growth
JP2008010737A (ja) * 2006-06-30 2008-01-17 Toshiba Corp 半導体装置およびその製造方法
US8369001B2 (en) * 2009-07-17 2013-02-05 The United States Of America, As Represented By The Secretary Of The Navy Compact high power terahertz radiation cell
SG10201803464XA (en) 2017-06-12 2019-01-30 Samsung Electronics Co Ltd Semiconductor memory device and method of manufacturing the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS64756A (en) * 1987-03-20 1989-01-05 Hitachi Ltd Semiconductor device and capacitor device and manufacture thereof
US4799093A (en) * 1981-01-17 1989-01-17 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device having a mos transistor and superposed capacitor
DE3910033A1 (de) * 1988-03-25 1989-10-05 Toshiba Kawasaki Kk Halbleiterspeicher und verfahren zu dessen herstellung

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0685427B2 (ja) * 1986-03-13 1994-10-26 三菱電機株式会社 半導体記憶装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4799093A (en) * 1981-01-17 1989-01-17 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device having a mos transistor and superposed capacitor
JPS64756A (en) * 1987-03-20 1989-01-05 Hitachi Ltd Semiconductor device and capacitor device and manufacture thereof
DE3910033A1 (de) * 1988-03-25 1989-10-05 Toshiba Kawasaki Kk Halbleiterspeicher und verfahren zu dessen herstellung

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0508760A1 (de) * 1991-04-08 1992-10-14 STMicroelectronics, Inc. Dynamische Speicherzelle mit wahlfreiem Zugriff
WO1994000875A1 (de) * 1992-06-30 1994-01-06 Siemens Aktiengesellschaft Halbleiterspeicheranordnung und verfahren zu ihrer herstellung
WO1994000877A1 (de) * 1992-06-30 1994-01-06 Siemens Aktiengesellschaft Herstellungverfahren für einen speicherkondensator
EP0601868A1 (de) * 1992-12-10 1994-06-15 Samsung Electronics Co., Ltd. Halbleiter-Speicherbauteil
US6001685A (en) * 1993-12-21 1999-12-14 Hyundai Electronics Industries Co., Ltd. Method of making a semiconductor device
DE4445796C2 (de) * 1993-12-21 1999-03-11 Hyundai Electronics Ind Verfahren zum Ausbilden einer Halbleiterspeichervorrichtung
DE4445796A1 (de) * 1993-12-21 1995-06-22 Hyundai Electronics Ind Halbleitervorrichtung und Verfahren zum Herstellen derselben
FR2763174A1 (fr) * 1997-01-21 1998-11-13 United Microelectronics Corp Procede de fabrication d'une memoire vive dynamique
NL1006172C2 (nl) * 1997-01-21 1998-12-01 United Microelectronics Corp Werkwijze voor het vormen van een DRAM.
WO1999010930A1 (en) * 1997-08-22 1999-03-04 Micron Technology, Inc. Process of forming stacked capacitor dram
US6025221A (en) * 1997-08-22 2000-02-15 Micron Technology, Inc. Processing methods of forming integrated circuitry memory devices, methods of forming DRAM arrays, and related semiconductor masks
US6235578B1 (en) 1997-08-22 2001-05-22 Micron Technology, Inc. Processing methods of forming integrated circuitry memory devices, methods of forming DRAM arrays, and related semiconductor masks
US6380026B2 (en) 1997-08-22 2002-04-30 Micron Technology, Inc. Processing methods of forming integrated circuitry memory devices, methods of forming DRAM arrays, and related semiconductor masks
US6607944B1 (en) 1997-08-22 2003-08-19 Micron Technology, Inc. Method of making memory cell arrays
US6727137B2 (en) 1997-08-22 2004-04-27 Micron Technology, Inc. Processing methods of forming integrated circuitry memory devices, methods of forming DRAM arrays, and related semiconductor masks

Also Published As

Publication number Publication date
KR100324120B1 (ko) 2002-02-20
JP3199717B2 (ja) 2001-08-20
JPH03174766A (ja) 1991-07-29
DE4028488C2 (de) 2001-02-08
US5144579A (en) 1992-09-01

Similar Documents

Publication Publication Date Title
DE4028488C2 (de) Verfahren zur Herstellung einer Halbleiterspeichervorrichtung
DE4016686C2 (de) Verfahren zum Herstellen eines Halbleiterspeichers
DE3788499T2 (de) Halbleiter-Grabenkondensator-Struktur.
DE3929129C2 (de)
DE4332074C2 (de) Halbleiterspeichereinrichtung und Verfahren zu ihrer Herstellung
DE3916228C2 (de) Halbleiterspeichervorrichtung mit Stapelkondensatorzellenstruktur und Verfahren zu ihrer Herstellung
DE68918619T2 (de) Verfahren zum Herstellen eines selbstisolierenden source/drain-Kontaktes in einem MOS-Transistor.
DE4220497A1 (de) Halbleiterspeicherbauelement und verfahren zu dessen herstellung
DE3525418A1 (de) Halbleiterspeichereinrichtung und verfahren zu ihrer herstellung
DE4007582C2 (de) Verfahren zum Herstellen von mindestens zwei Kontakten in einem Halbleiterbauelement
DE10235986A1 (de) Nichtflüchtige Speichervorrichtung mit einer schwebenden Trap-Speicherzelle und Verfahren zur Herstellung derselben
DE3785317T2 (de) Matrix hoher Packungsdichte aus dynamischen VMOS RAM.
DE4038114C2 (de) Verfahren zum Herstellen eines Halbleiterspeichers
DE69132998T2 (de) Speicheranordnung mit wahlfreiem Zugriff und Herstellungsverfahren dafür
DE19750918A1 (de) Halbleitereinrichtung und zugehöriges Herstellungsverfahren
DE2921010A1 (de) Verfahren zur herstellung von sowie strukturen fuer vlsi-schaltungen mit hoher dichte
DE4327813C2 (de) Verfahren zur Herstellung eines DRAM's
DE4203565C2 (de) Verfahren zur Herstellung einer Halbleitervorrichtung
DE4444686A1 (de) Halbleiterbauelement und Verfahren zu seiner Herstellung
DE3543937C2 (de)
DE4038115C2 (de) Halbleiterspeicher
DE102005001904A1 (de) Halbleiterspeicher, Halbleiterbauteil und Verfahren zu deren Herstellung
DE10314595B4 (de) Verfahren zur Herstellung von Transistoren unterschiedlichen Leitungstyps und unterschiedlicher Packungsdichte in einem Halbleitersubstrat
DE4407532A1 (de) Halbleiter-Speicherzelle und Verfahren zum Bilden derselben
EP0596975B1 (de) Kompakte halbleiterspeicheranordnung und verfahren zu deren herstellung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8328 Change in the person/name/address of the agent

Representative=s name: KRAMER - BARSKE - SCHMIDTCHEN, 81245 MUENCHEN