DE4005992C2 - Halbleiterspeichervorrichtung mit verringertem Wortleitungskopplungsrauschen - Google Patents
Halbleiterspeichervorrichtung mit verringertem WortleitungskopplungsrauschenInfo
- Publication number
- DE4005992C2 DE4005992C2 DE4005992A DE4005992A DE4005992C2 DE 4005992 C2 DE4005992 C2 DE 4005992C2 DE 4005992 A DE4005992 A DE 4005992A DE 4005992 A DE4005992 A DE 4005992A DE 4005992 C2 DE4005992 C2 DE 4005992C2
- Authority
- DE
- Germany
- Prior art keywords
- word line
- word lines
- lines
- memory device
- semiconductor memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 14
- 230000008878 coupling Effects 0.000 title description 24
- 238000010168 coupling process Methods 0.000 title description 24
- 238000005859 coupling reaction Methods 0.000 title description 24
- 238000012856 packing Methods 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000000295 complement effect Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5222—Capacitive arrangements or effects of, or between wiring layers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5222—Capacitive arrangements or effects of, or between wiring layers
- H01L23/5225—Shielding layers formed together with wiring layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
Die vorliegende Erfindung bezieht sich auf eine
Halbleiterspeichervorrichtung zum Verringern des
Kopplungsrauschens und von Kopplungskapazitäten
zwischen den Wortleitungen gemäß dem Oberbegriff des
Anspruchs 1.
Aus IBM Technical Disclosure Bulletin, Vol. 26, No. 10A, März 1984, Seiten
4989, 4990 ist ein verdrillungsverfahren bekannt, bei
dem die Ausgänge einer Vielzahl von Adresstreibern
miteinander verdrillt sind. Die drei wahren
Adreßleitungen von drei Adreßtreibern sind
nebeneinanderliegend in einer Gruppe zusammengefaßt,
ebenso wie die drei Komplementär-Adreßleitungen eine
Gruppe bilden. Die in der Mitte liegende wahre
Adreßleitung wird mit der in der Mitte liegenden
komplementären Adreßleitung verdrillt, um das
Kopplungsrauschen des mittleren Adreßtreibers zu
kompensieren.
Aus IEEE Journal of Solid-State-Circuits, Vol. 24, No. 5, Oktober 1989, S.
1184-1190 ist eine Anordnung von Bitleitungen und
Wortleitungen zur Adressierung eines Speicherfeldes
bekannt. Dabei werden an den Stellen, an denen
Dummy-Wortleitungen eingefügt sind, die Bitleitungen
paarweise miteinander verdrillt. Weiterhin wird ein
Teil der Wortleitungen direkt an den Ausgängen der
Wortleitungstreiber paarweise miteinander verdrillt.
Aus IEEE Journal of Solid-State-Circuits, Vol. SC-22, No. 5, Oktober 1987, S.
651-656 ist eine Verdrahtungsanordnung für die
Treiberleitungen eines Leseverstärkers bekannt.
Zwischen zwei Leseverstärkern sind die Treiberleitungen
überkreuzt, so daß die beiden Leseverstärker zueinander
invertierte Anschaltsignale erhalten und nur selektiv
aktiviert werden.
Speicherelemente oder Zellen einer
Halbleiterspeichervorrichtung werden durch Probleme
beeinflußt, die durch das Layout von Speicheranordnungen
mit hoher Packungsdichte der Zellen verursacht werden,
weil die Halbleiterspeichervorrichtung zu einer immer
höheren Packungsdichte der Zellen verursacht werden,
weil die Halbleiterspeichervorrichtung zu einer immer
höheren Packungsdichte der Speicherzellen auf einer
kleinen Chipfläche tendiert.
Insbesondere führt in einer Speicherzellenanordnung mit
einer Mehrzahl von Bitleitungen und einer Mehrzahl von
Wortleitungen ein geringerer Abstand zwischen den
Leitungen wegen ihrer Tendenz zu einer höheren
Packungsdichte der Speicherzellen zu kapazitiven
Kopplungen zwischen den Leitungen, wenn ein Signal durch
eine Leitung geschickt wird. Die kapazitive Kopplung
zwischen den Leitungen wird durch die kapazitive
Komponente der Leitung selbst verdoppelt.
Die Kapazität der Halbleiterspeichervorrichtung ist um
so größer, je länger die Länge der Wortleitung ist und
je geringer der Abstand zwischen den Wortleitungen ist.
Da jedoch die notwendige Zeit zum Zugriff auf eine
Speicherzelle von der Länge der Wortleitung abhängt, ist
eine längere Wortleitung nicht wünschenswert. Daher
wird, um den Zeitverzug für die Zugriffszeit
auszugleichen, eine Metallschicht auf Polysilizium
gebildet, aus dem die Wortleitung besteht, so daß ein
Betrieb mit hoher Geschwindigkeit möglich ist. Das
Beschichten der Wortleitungen mit dem Metall verursacht
eine größere kapazitive Kopplung zwischen den Leitungen,
was durch den geringeren Abstand zwischen den Leitungen
verursacht wird.
In anderen Worten wird Rauschen aufgrund der
kapazitiven Kopplung zwischen den Metallen zu dem
Rauschen aufgrund der kapazitiven Kopplung zwischen den
Leitungen dazuaddiert. Da solches Rauschen aufgrund
kapazitiver Kopplung zwischen den Wortleitungen an- oder
abgeschaltet wird, falls eine Wortleitung ausgewählt
wird, macht dies eine fehlerhafte Speicheroperation bei
Hochgeschwindigkeitsbetrieb möglich.
Da natürlich die Miniaturisierung der
Metall-Oxid-Halbleiter-Speicherzelle und das fein
skalierte Layout der Speicheranordnung entsprechend der
höheren Speicherzellenpackungsdichte eine hohe
Betriebsspannung zum Betreiben der Wortleitungen
erfordert, ist es unmöglich, das Rauschen aufgrund der
hohen Betriebsspannung zu vernachlässigen. Daher wird
das Verfahren, die Betriebsspannung zum Betrieb der
Wortleitung auf weniger als 5 Volt zu verringern,
angewandt, um dieses Rauschen zu entfernen. Da aber der
Transistor seine eigene Schwellspannung zum Betrieb
benötigt, ist das Verfahren, die Betriebsspannung zum
Betrieb der Wortleitung zu verringern, begrenzt.
Eine herkömmliche Speicheranordnung mit einigen, oben
beschriebenen Problemen ist in Fig. 1 gezeigt. Unter
Bezugnahme auf Fig. 1 sind eine Mehrzahl von
Bitleitungen BL1-BLj und eine Mehrzahl von
Wortleitungen über den Bitleitungen angeordnet, und
jedes Bitleitungspaar ist mit jeweils einem Leseverstärker
verbunden. Die Speicherzellen sind an den
Kreuzungspunkten der Wortleitungen und der Bitleitungen
angeordnet, die Speicherzellen
besitzen gefaltete Bitleitungen. Bei einer
Leseoperation der Speichervorrichtung wird die in der
Zelle gespeicherte Information durch die Wortleitung
ausgewählt, und dann liest der durch die Bitleitung
ausgewählte Leseverstärker die Information. Die
Kopplungskapazität zwischen der ausgewählten Wortleitung
und der benachbarten Wortleitung zu diesem Zeitpunkt ist
in Fig. 3A illustriert. Unter Bezugnahme auf Fig. 3A
werden die kapazitiven Komponenten entsprechend einer
Speicheranordnung aus Fig. 1 gezeigt. Die
Kopplungskapazitäten C12, C23, C34, C45 zwischen den
Wortleitungen WL1-WL4 und die Substratkapazitäten C1,
C2, C3, C4 der Wortleitungen WL1-WL4 sind dargestellt.
Daher beträgt für den Fall, daß eine Wortleitung
ausgewählt wird, die Spannung des
Wortleitungskopplungsrauschens:
VcP = Cc/(Cs + Cc)·VwL (1)
(VWL ist die Betriebsspannung der ausgewählten
Wortleitung).
Die Substratkapazität Cs der Wortleitung hängt von dem
Metallaufbau der Wortleitung und der Art des Substrats
ab, so daß die Substratkapazität Cs als Konstante
betrachtet werden kann. Die Betriebsspannung VWL der
Wortleitung ist der Faktor, der das
Wortleitungskopplungsrauschen beeinflußt, aber da die
Betriebsspannung zum Betrieb der Wortleitung höchstens
die Schwellspannung des Speicherzellentransistors ist,
kann der Term VWL vernachlässigt werden. Daher kann der
Fachmann leicht verstehen, daß der wichtige Faktor, der
das Wortleitungskopplungsrauschen beeinflußt, die
Kopplungskapazität Cc ist.
Daher ist es eine Aufgabe der vorliegenden Erfindung,
eine Halbleiterspeichervorrichtung zum Verringern des
Wortleitungskopplungsrauschens während des
Wortleitungsbetriebs zur Verfügung zu stellen.
Diese Aufgabe wird mit den kennzeichnenden Merkmalen des
Anspruchs 1 gelöst.
Bevorzugte Ausführungsformen sind in den Unteransprüchen
beschrieben.
Fig. 1 ist eine Struktur von Wortleitungen entsprechend
einer herkömmlichen Halbleiterspeicheranordnung,
Fig. 2 ist eine Struktur von Wortleitungen einer
Halbleiterspeicheranordnung nach der vorliegenden
Erfindung,
Fig. 3A ist ein Schaltkreisdiagramm, das die kapazitiven
Komponenten der Wortleitung nach Fig. 1 zeigt; und
Fig. 3B ist ein Schaltkreisdiagramm, das die
kapazitiven Komponenten der Wortleitung nach Fig. 2
zeigt.
Fig. 2 illustriert ein Layoutdiagramm der
Speicheranordnung nach der vorliegenden Erfindung, und
Fig. 3B zeigt die kapazitiven Komponenten nach dem
Layout von Fig. 2. Unter Bezugnahme auf Fig. 2 sind eine
Mehrzahl von Bitleitungen Bl1-BLj, wobei jedes
Bitleitungspaar jeweils mit einem Leseverstärker SA
verbunden ist, und eine Mehrzahl von Wortleitungen über
den Bitleitungen angeordnet, wobei die Wortleitungen in
mehreren Gruppen angeordnet sind, wobei die
Wortleitungen jeder Gruppe, die vier Wortleitungen
enthalten, einmal im mittleren Bereich der
Wortleitungen, d. h. in der Kontaktfläche, miteinander
verwunden sind.
Zum Beispiel ist die zweite Wortleitung WL2 zwischen der
ersten Wortleitung WL1 und der dritten Wortleitung WL3
angeordnet, bevor sie verwunden wird, dann aber zwischen
der vierten Wortleitung WL4 und der siebten Wortleitung
WL7, nachdem sie verwunden ist. Die dritte Wortleitung
WL3 ist zwischen der ersten Wortleitung WL1 und der
zweiten Wortleitung W2, und die erste Wortleitung WL1
zwischen der dritten Wortleitung WL3 und der vierten
Wortleitung WL4.
Da auf der anderen Seite der Abstand zwischen den
verwundenen Wortleitungen um zwei vergrößert ist, werden
die Kopplungskapazitäten zwischen den verwundenen
Wortleitungen um die Hälfte verringert. Der Grund ist,
daß die Wortleitungen parallel angeordnet sind. Das
Prinzip, daß die Kapazität zwischen parallelen Platten
umgekehrt proportional zum Abstand zwischen den Ebenen
ist, wird in diesem Fall angewandt. Die erforderliche
Fläche, um die Wortleitungen zu verwinden, ist die
gemeinsame Fläche der Wortleitungen, so daß eine
zusätzlich notwendige Fläche zum Verwinden der
Wortleitungen nicht benötigt wird. Die Verringerung der
Kopplungskapazität aufgrund des Verwindens von
Wortleitungen ist ausgedrückt durch
Cc′ = 1/2Cc
VCP = Cc′/(Cs + Cc′)·VWl (2)
VCP = Cc′/(Cs + Cc′)·VWl (2)
(Cc′ ist die Kopplungskapazität der Wortleitungen).
Die Auswirkung der Abnahme der Kopplungskapazität ist in
Fig. 3 illustriert.
Daher sind die Werte der Kopplungskapazitäten C′12,
C′23, C′34, C′45 von Fig. 3B die Hälfte der Werte der
Kopplungskapazitäten C12, C23, C34, C45 auf Fig. 3A.
In dem Ausführungsbeispiel nach der vorliegenden
Erfindung gehören vier Wortleitungen zu jeder Gruppe,
aber entsprechend dem experimentellen Ergebnis, wird für
den Fall, daß mehr als vier Wortleitungen miteinander
verwunden sind, das Wortleitungskopplungsrauschen auch
verringert, so daß so viele Wortleitungen wie
erforderlich miteinander verwunden werden können.
Darüber hinaus ist die erfindungsgemäße Vorrichtung
anwendbar für Busse mit mehr als vier
Eingangs-/Ausgangsleitungen in der
Halbleiterspeicheranordnung, z. B. die
Eingangs-/Ausgangsleitungen und die Datenbusse der
Spaltenadreßdekodierer und der Zeilenadreßdekodierer
als auch die Wortleitungen.
Claims (3)
1. Halbleiterspeichervorrichtung mit im wesentlichen
parallel zueinander ausgerichteten Wortleitungen und mit
wenigstens einem Verdrillungsabschnitt, an dem die
Wortleitungen miteinander verdrillt sind, wobei dieser
Abschnitt die Wortleitungen in einen ersten und einen
zweiten Längsabschnitt einteilt,
dadurch gekennzeichnet, daß
eine Gruppe von wenigstens vier Wortleitungen so
miteinander verdrillt ist, daß die erste und zweite
Wortleitung entlang des ersten Längsabschnitts
nebeneinander liegen und entlang des zweiten
Längsabschnitts nicht nebeneinanderliegen.
2. Halbleiterspeichervorrichtung nach Anspruch 1,
dadurch gekennzeichnet, daß entlang des zweiten
Längsabschnitts eine dritte Wortleitung der Gruppe
zwischen der ersten und zweiten Wortleitung liegt.
3. Halbleiterspeichervorrichtung nach Anspruch 1,
dadurch gekennzeichnet, daß jedes Paar nebeneinander
angeordneter Wortleitungen entlang des zweiten
Längsabschnitts von jedem Paar nebeneinander
angeordneter Wortleitungen des ersten Längsabschnitts
verschieden ist.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890020102A KR930001737B1 (ko) | 1989-12-29 | 1989-12-29 | 반도체 메모리 어레이의 워드라인 배열방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE4005992A1 DE4005992A1 (de) | 1991-07-11 |
DE4005992C2 true DE4005992C2 (de) | 1994-01-27 |
Family
ID=19294143
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4005992A Expired - Lifetime DE4005992C2 (de) | 1989-12-29 | 1990-02-26 | Halbleiterspeichervorrichtung mit verringertem Wortleitungskopplungsrauschen |
Country Status (9)
Country | Link |
---|---|
US (1) | US5155700A (de) |
JP (1) | JPH0783060B2 (de) |
KR (1) | KR930001737B1 (de) |
CN (1) | CN1021997C (de) |
DE (1) | DE4005992C2 (de) |
FR (1) | FR2656726B1 (de) |
GB (1) | GB2239556B (de) |
IT (1) | IT1241524B (de) |
NL (1) | NL194178C (de) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0713864B2 (ja) * | 1989-09-27 | 1995-02-15 | 東芝マイクロエレクトロニクス株式会社 | 半導体記憶装置 |
JPH03171662A (ja) * | 1989-11-29 | 1991-07-25 | Sharp Corp | 信号線システム |
JPH04271086A (ja) * | 1991-02-27 | 1992-09-28 | Nec Corp | 半導体集積回路 |
US5311477A (en) * | 1991-07-17 | 1994-05-10 | Sgs-Thomson Microelectronics, Inc. | Integrated circuit memory device having flash clear |
US5297094A (en) * | 1991-07-17 | 1994-03-22 | Sgs-Thomson Microelectronics, Inc. | Integrated circuit memory device with redundant rows |
US5287322A (en) * | 1991-07-17 | 1994-02-15 | Sgs-Thomson Microelectronics, Inc. | Integrated circuit dual-port memory device having reduced capacitance |
JP2000340766A (ja) * | 1999-05-31 | 2000-12-08 | Fujitsu Ltd | 半導体記憶装置 |
US6327170B1 (en) * | 1999-09-28 | 2001-12-04 | Infineon Technologies Ag | Reducing impact of coupling noise in multi-level bitline architecture |
US6567329B2 (en) * | 2001-08-28 | 2003-05-20 | Intel Corporation | Multiple word-line accessing and accessor |
US6563727B1 (en) * | 2002-07-31 | 2003-05-13 | Alan Roth | Method and structure for reducing noise effects in content addressable memories |
US7244995B2 (en) * | 2004-10-18 | 2007-07-17 | Texas Instruments Incorporated | Scrambling method to reduce wordline coupling noise |
US7952901B2 (en) * | 2007-08-09 | 2011-05-31 | Qualcomm Incorporated | Content addressable memory |
US20090154215A1 (en) * | 2007-12-14 | 2009-06-18 | Spansion Llc | Reducing noise and disturbance between memory storage elements using angled wordlines |
JP5612803B2 (ja) * | 2007-12-25 | 2014-10-22 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体記憶装置 |
US8411479B2 (en) * | 2009-07-23 | 2013-04-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory circuits, systems, and methods for routing the memory circuits |
CN113270130B (zh) * | 2020-05-29 | 2024-08-09 | 台湾积体电路制造股份有限公司 | 存储器设备 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57208691A (en) * | 1981-06-15 | 1982-12-21 | Mitsubishi Electric Corp | Semiconductor memory |
JPS59124092A (ja) * | 1982-12-29 | 1984-07-18 | Fujitsu Ltd | メモリ装置 |
US4729119A (en) * | 1984-05-21 | 1988-03-01 | General Computer Corporation | Apparatus and methods for processing data through a random access memory system |
US4733374A (en) * | 1985-03-30 | 1988-03-22 | Kabushiki Kaisha Toshiba | Dynamic semiconductor memory device |
CA1305255C (en) * | 1986-08-25 | 1992-07-14 | Joseph Lebowitz | Marching interconnecting lines in semiconductor integrated circuits |
JPS63153792A (ja) * | 1986-12-17 | 1988-06-27 | Sharp Corp | 半導体メモリ装置 |
JPH0713858B2 (ja) * | 1988-08-30 | 1995-02-15 | 三菱電機株式会社 | 半導体記憶装置 |
-
1989
- 1989-12-29 KR KR1019890020102A patent/KR930001737B1/ko not_active IP Right Cessation
-
1990
- 1990-02-22 NL NL9000431A patent/NL194178C/nl not_active IP Right Cessation
- 1990-02-26 DE DE4005992A patent/DE4005992C2/de not_active Expired - Lifetime
- 1990-02-28 GB GB9004448A patent/GB2239556B/en not_active Expired - Lifetime
- 1990-02-28 US US07/488,740 patent/US5155700A/en not_active Expired - Lifetime
- 1990-02-28 FR FR9002485A patent/FR2656726B1/fr not_active Expired - Lifetime
- 1990-04-13 JP JP2096599A patent/JPH0783060B2/ja not_active Expired - Lifetime
- 1990-07-31 IT IT48189A patent/IT1241524B/it active IP Right Grant
- 1990-07-31 CN CN90106626A patent/CN1021997C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0783060B2 (ja) | 1995-09-06 |
IT9048189A1 (it) | 1992-01-31 |
IT9048189A0 (it) | 1990-07-31 |
DE4005992A1 (de) | 1991-07-11 |
US5155700A (en) | 1992-10-13 |
NL194178C (nl) | 2001-08-03 |
CN1052967A (zh) | 1991-07-10 |
NL9000431A (nl) | 1991-07-16 |
FR2656726A1 (fr) | 1991-07-05 |
IT1241524B (it) | 1994-01-17 |
GB9004448D0 (en) | 1990-04-25 |
KR930001737B1 (ko) | 1993-03-12 |
JPH03203369A (ja) | 1991-09-05 |
FR2656726B1 (fr) | 1995-02-03 |
GB2239556A (en) | 1991-07-03 |
CN1021997C (zh) | 1993-09-01 |
GB2239556B (en) | 1993-08-25 |
KR910013262A (ko) | 1991-08-08 |
NL194178B (nl) | 2001-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4005992C2 (de) | Halbleiterspeichervorrichtung mit verringertem Wortleitungskopplungsrauschen | |
DE4009836C2 (de) | Halbleiterspeichervorrichtung mit vermindertem Wortleitungskopplungsrauschen | |
DE4433695C2 (de) | Dynamische Halbleiterspeichervorrichtung | |
DE69526006T2 (de) | Anordnung mit einem einzigen Verdrillungsgebiet und Verfahren für gepaarte linienförmige Leiter in integrierten Schaltungen | |
DE3886114T2 (de) | Halbleiterspeichergerät mit redundanter Speicherzellenmatrix. | |
DE3686994T2 (de) | Halbleiterspeicher. | |
DE3915438C2 (de) | ||
DE69326310T2 (de) | Halbleiterspeichervorrichtung mit geteilter Wortleitungsstruktur | |
DE68923505T2 (de) | Halbleiterspeicheranordnung. | |
DE3923629C2 (de) | DRAM-Halbleiterbaustein | |
DE69026673T2 (de) | Bitzeile-Segmentierung in einer logischen Speicheranordnung | |
DE3939337C2 (de) | ||
DE69020384T2 (de) | Integrierte Halbleiterspeicherschaltung mit Möglichkeit zum Maskieren des Schreibens im Speicher. | |
DE2803989A1 (de) | Wahlfreie zugriffsspeichervorrichtung fuer digitale daten | |
DE69619794T2 (de) | Speicherzelle zum lesen und schreiben einer registerbank | |
DE3916784A1 (de) | Dynamische halbleiterspeichereinrichtung | |
DE3618136C2 (de) | ||
DE4015452C2 (de) | ||
DE3072204T2 (de) | Halbleiterspeicheranordnung. | |
DE4312086C2 (de) | Halbleiterspeichereinrichtung und Betriebsverfahren dafür | |
DE69027085T2 (de) | Halbleiterspeicheranordnung | |
DE69210449T2 (de) | Dynamische Speichereinrichtung mit wahlfreiem Zugriff, mit Bitleitungen, die zwischen den Leseverstärkerschaltungen teilweise gemeinsam benutzt werden | |
EP0078338A1 (de) | FET-Speicher | |
DE69023594T2 (de) | Halbleiterspeicheranordnung. | |
DE2713024A1 (de) | Speicher mit blindzellen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition |