DE3583934D1 - Verfahren zum herstellen einer halbleiterverbundanordnung. - Google Patents
Verfahren zum herstellen einer halbleiterverbundanordnung.Info
- Publication number
- DE3583934D1 DE3583934D1 DE8585309449T DE3583934T DE3583934D1 DE 3583934 D1 DE3583934 D1 DE 3583934D1 DE 8585309449 T DE8585309449 T DE 8585309449T DE 3583934 T DE3583934 T DE 3583934T DE 3583934 D1 DE3583934 D1 DE 3583934D1
- Authority
- DE
- Germany
- Prior art keywords
- producing
- connecting arrangement
- semiconductor connecting
- semiconductor
- arrangement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000004519 manufacturing process Methods 0.000 title 1
- 239000004065 semiconductor Substances 0.000 title 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02041—Cleaning
- H01L21/02043—Cleaning before device manufacture, i.e. Begin-Of-Line process
- H01L21/02052—Wet cleaning only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/185—Joining of semiconductor bodies for junction formation
- H01L21/187—Joining of semiconductor bodies for junction formation by direct bonding
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/012—Bonding, e.g. electrostatic for strain gauges
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/159—Strain gauges
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Recrystallisation Techniques (AREA)
- Junction Field-Effect Transistors (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60022932A JPH0770474B2 (ja) | 1985-02-08 | 1985-02-08 | 化合物半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3583934D1 true DE3583934D1 (de) | 1991-10-02 |
Family
ID=12096402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE8585309449T Expired - Lifetime DE3583934D1 (de) | 1985-02-08 | 1985-12-23 | Verfahren zum herstellen einer halbleiterverbundanordnung. |
Country Status (4)
Country | Link |
---|---|
US (1) | US4738935A (de) |
EP (1) | EP0190508B1 (de) |
JP (1) | JPH0770474B2 (de) |
DE (1) | DE3583934D1 (de) |
Families Citing this family (56)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61191071A (ja) * | 1985-02-20 | 1986-08-25 | Toshiba Corp | 伝導度変調型半導体装置及びその製造方法 |
JP2579979B2 (ja) * | 1987-02-26 | 1997-02-12 | 株式会社東芝 | 半導体素子の製造方法 |
EP0300433B1 (de) * | 1987-07-24 | 2001-05-02 | Kabushiki Kaisha Toshiba | Verfahren zum Herstellen eines Halbleiterverbundkörpers |
US5196375A (en) * | 1987-07-24 | 1993-03-23 | Kabushiki Kaisha Toshiba | Method for manufacturing bonded semiconductor body |
JPH07111940B2 (ja) * | 1987-09-11 | 1995-11-29 | 日産自動車株式会社 | 半導体基板の接合方法 |
JP2788269B2 (ja) * | 1988-02-08 | 1998-08-20 | 株式会社東芝 | 半導体装置およびその製造方法 |
US5164813A (en) * | 1988-06-24 | 1992-11-17 | Unitrode Corporation | New diode structure |
US5416354A (en) * | 1989-01-06 | 1995-05-16 | Unitrode Corporation | Inverted epitaxial process semiconductor devices |
US5004705A (en) * | 1989-01-06 | 1991-04-02 | Unitrode Corporation | Inverted epitaxial process |
GB2228909B (en) * | 1989-01-14 | 1992-06-10 | Clayton Edward Sampson | Roller conveyor systems |
JPH0355822A (ja) * | 1989-07-25 | 1991-03-11 | Shin Etsu Handotai Co Ltd | 半導体素子形成用基板の製造方法 |
US5213993A (en) * | 1989-09-13 | 1993-05-25 | Kabushiki Kaisha Tobisha | Method of manufacturing semiconductor substrate dielectric isolating structure |
GB2237929A (en) * | 1989-10-23 | 1991-05-15 | Philips Electronic Associated | A method of manufacturing a semiconductor device |
US5266135A (en) * | 1990-02-07 | 1993-11-30 | Harris Corporation | Wafer bonding process employing liquid oxidant |
NL9000972A (nl) * | 1990-04-24 | 1991-11-18 | Philips Nv | Werkwijze voor het vervaardigen van een silicium lichaam met een n-type toplaag en een daaraan grenzende, hoger gedoteerde n-type basislaag. |
JP3164893B2 (ja) * | 1992-07-03 | 2001-05-14 | 松下電器産業株式会社 | 水晶振動子とその製造方法 |
JP3164890B2 (ja) * | 1992-06-23 | 2001-05-14 | 松下電器産業株式会社 | 水晶振動子とその製造方法 |
JP2976704B2 (ja) * | 1992-07-01 | 1999-11-10 | 松下電器産業株式会社 | 水晶振動子とその製造方法 |
JP2574612B2 (ja) * | 1992-10-13 | 1997-01-22 | 松下電器産業株式会社 | 電子音響集積回路およびその製造方法 |
JP3164891B2 (ja) * | 1992-06-23 | 2001-05-14 | 松下電器産業株式会社 | 水晶振動子とその製造方法 |
JP2973560B2 (ja) * | 1991-04-22 | 1999-11-08 | 松下電器産業株式会社 | 水晶振動子の加工方法 |
US5183769A (en) * | 1991-05-06 | 1993-02-02 | Motorola, Inc. | Vertical current flow semiconductor device utilizing wafer bonding |
US5207864A (en) * | 1991-12-30 | 1993-05-04 | Bell Communications Research | Low-temperature fusion of dissimilar semiconductors |
US6909146B1 (en) | 1992-02-12 | 2005-06-21 | Intersil Corporation | Bonded wafer with metal silicidation |
JP2689057B2 (ja) * | 1992-09-16 | 1997-12-10 | 本田技研工業株式会社 | 静電誘導型半導体装置 |
US5380669A (en) * | 1993-02-08 | 1995-01-10 | Santa Barbara Research Center | Method of fabricating a two-color detector using LPE crystal growth |
EP0631301A1 (de) * | 1993-06-21 | 1994-12-28 | eupec Europäische Gesellschaft für Leistungshalbleiter mbH & Co. KG | Herstellverfahren für ein Leistungshalbleiterbauelement für hohe Abkommutierungssteilheit |
JP2801127B2 (ja) * | 1993-07-28 | 1998-09-21 | 日本碍子株式会社 | 半導体装置およびその製造方法 |
TW289837B (de) * | 1994-01-18 | 1996-11-01 | Hwelett Packard Co | |
JP3245308B2 (ja) * | 1994-08-26 | 2002-01-15 | 日本碍子株式会社 | 半導体装置の製造方法 |
WO1996013060A1 (de) * | 1994-10-24 | 1996-05-02 | Daimler-Benz Aktiengesellschaft | Verfahren zum direkten verbinden von planaren körpern und nach dem verfahren aus planaren körpern hergestellte gegenstände |
US6484585B1 (en) | 1995-02-28 | 2002-11-26 | Rosemount Inc. | Pressure sensor for a pressure transmitter |
JPH09246202A (ja) * | 1996-03-07 | 1997-09-19 | Shin Etsu Handotai Co Ltd | 熱処理方法および半導体単結晶基板 |
EP0922792A4 (de) * | 1997-06-27 | 2000-08-16 | Nippon Pillar Packing | SiC-EINKRISTALL UND VERFAHREN ZU DESSEN HERSTELLUNG |
EP0909120B1 (de) * | 1997-10-11 | 2005-06-08 | Conti Temic microelectronic GmbH | Gehäuse zur Aufnahme elektronischer Bauelemente |
US20010042866A1 (en) * | 1999-02-05 | 2001-11-22 | Carrie Carter Coman | Inxalygazn optical emitters fabricated via substrate removal |
JP4635079B2 (ja) * | 1999-06-09 | 2011-02-16 | 株式会社東芝 | 半導体発光素子の製造方法 |
EP1065734B1 (de) * | 1999-06-09 | 2009-05-13 | Kabushiki Kaisha Toshiba | Bond-typ Halbleitersubstrat, lichtemittierendes Halbleiterbauelement und Herstellungsverfahren |
US6561038B2 (en) | 2000-01-06 | 2003-05-13 | Rosemount Inc. | Sensor with fluid isolation barrier |
DE60108217T2 (de) | 2000-01-06 | 2005-12-29 | Rosemount Inc., Eden Prairie | Kornwachstumsverfahren zur herstellung einer elektrischen verbindung für mikroelektromechanische systeme (mems) |
US6520020B1 (en) | 2000-01-06 | 2003-02-18 | Rosemount Inc. | Method and apparatus for a direct bonded isolated pressure sensor |
US6505516B1 (en) | 2000-01-06 | 2003-01-14 | Rosemount Inc. | Capacitive pressure sensing with moving dielectric |
US6508129B1 (en) | 2000-01-06 | 2003-01-21 | Rosemount Inc. | Pressure sensor capsule with improved isolation |
US6525335B1 (en) | 2000-11-06 | 2003-02-25 | Lumileds Lighting, U.S., Llc | Light emitting semiconductor devices including wafer bonded heterostructures |
JP2002185080A (ja) | 2000-12-15 | 2002-06-28 | Fujitsu Ltd | 半導体装置及びその製造方法 |
US6727524B2 (en) * | 2002-03-22 | 2004-04-27 | Kulite Semiconductor Products, Inc. | P-n junction structure |
JP4250576B2 (ja) * | 2004-08-24 | 2009-04-08 | 株式会社東芝 | 半導体発光素子 |
US7806988B2 (en) * | 2004-09-28 | 2010-10-05 | Micron Technology, Inc. | Method to address carbon incorporation in an interpoly oxide |
JP4996828B2 (ja) * | 2005-03-23 | 2012-08-08 | 本田技研工業株式会社 | 接合型半導体装置の製造方法 |
TWI293474B (en) * | 2005-06-16 | 2008-02-11 | Advanced Semiconductor Eng | A wafer dicting process for optical electronic packing |
JP2010045156A (ja) * | 2008-08-12 | 2010-02-25 | Toshiba Corp | 半導体装置の製造方法 |
JP5471001B2 (ja) * | 2009-04-20 | 2014-04-16 | 住友電気工業株式会社 | インジウムリン基板の製造方法、エピタキシャルウエハの製造方法、インジウムリン基板およびエピタキシャルウエハ |
DE102013002637A1 (de) | 2013-02-15 | 2014-08-21 | Freiberger Compound Materials Gmbh | Verfahren zur Herstellung eines Galliumarsenidsubstrats, Galliumarsenidsubstrat und Verwendung desselben |
DE102016013540A1 (de) * | 2016-11-14 | 2018-05-17 | 3 - 5 Power Electronics GmbH | lll-V-Halbleiterdiode |
CN108807284B (zh) * | 2017-04-28 | 2020-06-26 | 环球晶圆股份有限公司 | 一种外延接合基板及其制造方法 |
DE102018000395A1 (de) * | 2018-01-18 | 2019-07-18 | 3-5 Power Electronics GmbH | Stapelförmige lll-V-Halbleiterdiode |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL281360A (de) * | 1961-07-26 | 1900-01-01 | ||
US3351502A (en) * | 1964-10-19 | 1967-11-07 | Massachusetts Inst Technology | Method of producing interface-alloy epitaxial heterojunctions |
JPS4926455A (de) * | 1972-07-11 | 1974-03-08 | ||
DE2926741C2 (de) * | 1979-07-03 | 1982-09-09 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Feldeffekt-Transistor und Verfahren zu seiner Herstellung |
DE2926785C2 (de) * | 1979-07-03 | 1985-12-12 | HIGRATHERM electric GmbH, 7100 Heilbronn | Bipolarer Transistor und Verfahren zu seiner Herstellung |
JPS5696834A (en) * | 1979-12-28 | 1981-08-05 | Mitsubishi Monsanto Chem Co | Compound semiconductor epitaxial wafer and manufacture thereof |
JPS6051700A (ja) * | 1983-08-31 | 1985-03-23 | Toshiba Corp | シリコン結晶体の接合方法 |
DE3583183D1 (de) * | 1984-05-09 | 1991-07-18 | Toshiba Kawasaki Kk | Verfahren zur herstellung eines halbleitersubstrates. |
-
1985
- 1985-02-08 JP JP60022932A patent/JPH0770474B2/ja not_active Expired - Lifetime
- 1985-12-16 US US06/809,193 patent/US4738935A/en not_active Expired - Lifetime
- 1985-12-23 DE DE8585309449T patent/DE3583934D1/de not_active Expired - Lifetime
- 1985-12-23 EP EP85309449A patent/EP0190508B1/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0770474B2 (ja) | 1995-07-31 |
EP0190508A3 (en) | 1988-03-02 |
EP0190508B1 (de) | 1991-08-28 |
EP0190508A2 (de) | 1986-08-13 |
US4738935A (en) | 1988-04-19 |
JPS61183915A (ja) | 1986-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3583934D1 (de) | Verfahren zum herstellen einer halbleiterverbundanordnung. | |
DE3686600D1 (de) | Verfahren zum herstellen einer harzumhuellten halbleiteranordnung. | |
DE3780369D1 (de) | Verfahren zum herstellen einer halbleiterstruktur. | |
DE3586732D1 (de) | Verfahren zum herstellen einer dreidimentionaler halbleiteranordung. | |
DE3586109D1 (de) | Verfahren zum herstellen einer verbindungsstruktur von einer halbleiteranordnung. | |
DE3584757D1 (de) | Verfahren zum herstellen einer zwei-wannen-cmos-halbleiterstruktur. | |
DE3587231D1 (de) | Verfahren zum herstellen einer dmos-halbleiteranordnung. | |
DE3686453D1 (de) | Verfahren zum herstellen einer duennen halbleiterschicht. | |
DE3685970D1 (de) | Verfahren zum herstellen eines halbleiterbauelements. | |
DE3483579D1 (de) | Verfahren zum herstellen einer leiterbahn. | |
DE3483280D1 (de) | Verfahren zum herstellen einer mehrschicht-halbleiteranordnung. | |
DE68917995D1 (de) | Verfahren zum Herstellen einer Halbleitervorrichtung. | |
DE3577371D1 (de) | Apparat zum herstellen einer halbleiteranordnung. | |
DE68911621D1 (de) | Verfahren zum Herstellen einer Einrichtung. | |
DE3786914D1 (de) | Verfahren zum herstellen einer integrierten schaltungspackungsstruktur. | |
DE3583472D1 (de) | Verfahren zum herstellen einer halbleiteranordnung mit gateelektrode. | |
DE68919549D1 (de) | Verfahren zum Herstellen einer Halbleiteranordnung. | |
DE69022087D1 (de) | Verfahren zum Herstellen einer Halbleiteranordnung. | |
DE3579174D1 (de) | Verfahren zum herstellen einer halbleiterspeicherstruktur und halbleiterspeicherstruktur. | |
DE3684676D1 (de) | Verfahren zum herstellen von halbleitersubstraten. | |
DE3483531D1 (de) | Verfahren zum herstellen einer integrierten halbleiterschaltkreisanordnung mit einem misfet. | |
DE3671583D1 (de) | Verfahren zum herstellen eines halbleiter-speicherbauelementes. | |
DE3671324D1 (de) | Verfahren zum herstellen einer halbleiteranordnung. | |
DE68920094D1 (de) | Verfahren zum Herstellen einer Halbleiteranordnung. | |
DE68906034D1 (de) | Verfahren zum herstellen einer halbleiteranordnung. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |