CN114038855B - 浮栅型分栅闪存器件及其制造方法 - Google Patents
浮栅型分栅闪存器件及其制造方法 Download PDFInfo
- Publication number
- CN114038855B CN114038855B CN202111370370.0A CN202111370370A CN114038855B CN 114038855 B CN114038855 B CN 114038855B CN 202111370370 A CN202111370370 A CN 202111370370A CN 114038855 B CN114038855 B CN 114038855B
- Authority
- CN
- China
- Prior art keywords
- layer
- gate
- floating gate
- polysilicon
- dielectric layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000007667 floating Methods 0.000 title claims abstract description 79
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 100
- 229920005591 polysilicon Polymers 0.000 claims abstract description 91
- 238000005530 etching Methods 0.000 claims description 23
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 21
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 21
- 238000000151 deposition Methods 0.000 claims description 17
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 12
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 12
- 238000002347 injection Methods 0.000 claims description 9
- 239000007924 injection Substances 0.000 claims description 9
- 238000001259 photo etching Methods 0.000 claims description 5
- 239000000758 substrate Substances 0.000 claims description 4
- 238000005229 chemical vapour deposition Methods 0.000 claims description 3
- 229920002120 photoresistant polymer Polymers 0.000 claims description 3
- 230000008878 coupling Effects 0.000 abstract description 27
- 238000010168 coupling process Methods 0.000 abstract description 27
- 238000005859 coupling reaction Methods 0.000 abstract description 27
- 230000000694 effects Effects 0.000 abstract description 4
- 230000002708 enhancing effect Effects 0.000 abstract description 2
- 230000001965 increasing effect Effects 0.000 description 9
- 238000000034 method Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 230000005684 electric field Effects 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012876 topography Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
本发明公开了一种浮栅型分栅闪存器件及其制造方法,该浮栅型分栅闪存器件包括P型阱等,选择栅氧化层、选择栅多晶硅层依次位于P型阱上,硬质掩膜层位于选择栅多晶硅层的上面,浮栅介质层沉积在硬质掩膜层、选择栅氧化层、选择栅多晶硅层、P型阱上,第二浮栅多晶硅层位于多晶硅间ONO层和浮栅介质层之间,第二控制栅多晶硅层位于多晶硅间ONO层的外侧,第二LDD区、源漏区都位于P型阱的两侧顶部,第五侧墙介质层、第六侧墙介质层依次位于第二控制栅多晶硅层的外侧。本发明将原有的CG和FG由纵向耦合变成纵向和横向的组合耦合,该器件结构随器件不断微缩,纵向耦合逐渐减小,达到增强CG控制能力,减小器件漏电的效果。
Description
技术领域
本发明涉及半导体技术领域,特别是涉及一种浮栅型分栅闪存器件及其制造方法。
背景技术
分栅(split-gate)浮栅(Floating-gate)闪存技术被广泛用于各种嵌入式电子产品如金融IC卡、汽车电子等应用,该闪存可以提高存储集成密度,有利于节省芯片面积、降低制造成本。
如图1至图7,现有的2-bit/cell(二比特每存储单元)的分栅浮栅闪存器件的制造方法包括以下步骤:
步骤一,在P型衬底上注入形成P型阱101,P型阱101上热氧化生长浮栅氧化层102、第一浮栅多晶硅(Poly)层103和第一氮化硅层502;进行STI(Shallow-Trench-Isolation,浅沟隔离)工艺形成浅沟槽501;同时定义闪存和外围逻辑区的有源区。
步骤二,依次沉积多晶硅间ONO(Oxide-Nitride-Oxide,氧化物/氮化物/氧化物)层104、第一控制栅多晶硅层105、厚氮化硅层504;光刻定义闪存单元区域,并刻蚀去除开口区域的厚氮化硅层。
步骤三,沉积第一氧化硅层,并利用各向异性刻蚀形成第一侧墙介质层112,该侧墙的底部宽度定义了控制栅的长度。
步骤四,利用第一侧墙介质层作为硬质掩膜,对控制栅多晶硅进行各向异性刻蚀,形成自对准的控制栅,并刻蚀ONO层。
步骤五,沉积绝缘介质层,并各向异性刻蚀形成第二侧墙介质层106,利用第二侧墙和第一侧墙共同作为硬质掩膜,自对准刻蚀形成浮栅。
步骤六,依次沉积选择栅介质层107和选择栅多晶硅层108,并通过CMP(ChemicalMechanical Polish,化学机械研磨)方式形成自对准的选择栅。
步骤七,热氧化在选择栅多晶硅层108上方形成氧化硅,并与第一侧墙112、选择栅介质层107作为硬质掩膜,将两侧剩余的厚氮化硅层504、第一控制栅多晶硅层105、多晶硅间ONO层104、第一浮栅多晶硅层103去除,并依次进行LDD(Lightly Doped Drain,轻掺杂漏)注入形成第一LDD区110,沉积和刻蚀形成第三侧墙介质层109,源漏注入形成源漏区(即源区和漏区)111,金属硅化工艺形成低电阻率的金属硅化物113。
而对浮栅型分栅闪存器件的进一步微缩发现,由于CG(Control-Gate,控制栅)与FG(Floating Gate,浮栅)交叠的面积的减小,CG至FG的耦合系数大幅下降,而WL(Word-Line字线)至FG的耦合系数从原有的13.7%迅速增加至24.6%,WL耦合系数的迅速增大使得器件CG的关断能力(CG的控制能力)变差,漏电十分严重(BL(Bit Line,位线)上的电流和CG的电压关系曲线显示亚阈值摆幅达到800mV/decade,如图9所示)。因此如何增大CG的耦合系数(即增大CG与FG的交叠面积)、减小WL的耦合系数对于进一步微缩浮栅型分栅闪存十分关键。其中,图8的横坐标代表控制栅电压,图8的纵坐标代表位线电流。
发明内容
针对上述情况,为了克服现有技术的缺陷,本发明提供一种浮栅型分栅闪存器件及其制造方法。
本发明是通过下述技术方案来解决上述技术问题的:一种浮栅型分栅闪存器件,其特征在于,其包括P型阱、选择栅氧化层、选择栅多晶硅层、多晶硅间ONO层、第二控制栅多晶硅层、硬质掩膜层、浮栅介质层、第二浮栅多晶硅层、第二LDD区、第五侧墙介质层、第六侧墙介质层、源漏区,选择栅氧化层、选择栅多晶硅层依次位于P型阱上,硬质掩膜层位于选择栅多晶硅层的上面,浮栅介质层沉积在硬质掩膜层、选择栅氧化层、选择栅多晶硅层、P型阱上,第二浮栅多晶硅层位于多晶硅间ONO层和浮栅介质层之间,第二控制栅多晶硅层位于多晶硅间ONO层的外侧,第二LDD区、源漏区都位于P型阱的两侧顶部,第五侧墙介质层、第六侧墙介质层依次位于第二控制栅多晶硅层的外侧。
优选地,所述第二控制栅多晶硅层和第二浮栅多晶硅层均为侧墙型多晶硅。
优选地,所述多晶硅间ONO层包括第二氧化硅层、第二氮化硅层、第三氧化硅层,第二氮化硅层位于第二氧化硅层和第三氧化硅层之间。
优选地,所述多晶硅间ONO层的形状为U形状。
本发明还提供一种浮栅型分栅闪存器件的制造方法,其特征在于,其包括以下步骤:
步骤十一,在P型衬底上注入形成P型阱,P型阱上依次形成选择栅氧化层、选择栅多晶硅层、硬质掩膜层;
步骤十二,沉积形成第四侧墙介质层,以侧墙介质层和硬质掩膜层为硬质掩膜层自对准依次各向异性刻蚀选择栅氧化层、选择栅多晶硅层;
步骤十三,依次沉积形成浮栅介质层、第二浮栅多晶硅层,光刻选择性刻蚀在器件的宽度方向上将浮栅形成相互隔离的浮栅多晶硅块,再沉积形成控制栅与浮栅之间的多晶硅间ONO层;
步骤十四,沉积形成第二控制栅多晶硅层并各向异性刻蚀第二控制栅多晶硅层;
步骤十五,依次各向异性刻蚀控制栅与浮栅之间的多晶硅间ONO层、第二浮栅多晶硅层,并进行LDD注入形成第二LDD区;
步骤十六,沉积并刻蚀形成第五侧墙介质层和第六侧墙介质层,进行源漏重掺杂注入形成源漏区。
优选地,所述步骤十一光刻定义出硬质掩膜层的形貌,并去除光刻胶。
优选地,所述步骤十三、步骤十四、步骤十六都采用化学气相沉积工艺进行沉积。
本发明的积极进步效果在于:本发明将原有的CG和FG由纵向耦合变成纵向和横向的组合耦合,该器件结构随器件不断微缩,纵向耦合逐渐减小,横向耦合的占比为主要的,因此可通过增加器件控制栅的高度来增加CG和FG的交叠面积,提高器件的CG至FG的耦合系数,由于是通过横向耦合(交叠面积只与CG的高度有关),所以缩小器件的尺寸并不会减小CG-FG的耦合系数,有利于器件的微缩,达到增强CG控制能力,减小器件漏电的效果,提高闪存器件的性能;WL-FG的交叠面积取决于WL-Poly的厚度,WL-Poly的厚度小于500A,CG-Poly高度>1000A可有效地降低WL-FG的耦合系数、同时增加CG-FG的耦合系数,第二控制栅多晶硅层和第二浮栅多晶硅层均为侧墙型多晶硅,可实现控制栅、浮栅自对准刻蚀,有利于缩小器件的尺寸。
附图说明
图1至图7为现有技术分栅浮栅闪存器件的工艺步骤图。
图8为现有技术位线上的电流和CG的电压关系曲线的示意图。
图9至图14为本发明浮栅型分栅闪存器件的工艺步骤图。
图15为本发明位线上的电流和CG的电压关系曲线的示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
本发明浮栅型分栅闪存器件包括P型阱101、选择栅氧化层1021、选择栅多晶硅层1031、多晶硅间ONO层、第二控制栅多晶硅层1051、硬质掩膜层1061、浮栅介质层1071、第二浮栅多晶硅层1081、第二LDD区1091、第五侧墙介质层1101、第六侧墙介质层1102、源漏区111,选择栅氧化层1021、选择栅多晶硅层1031依次位于P型阱101上,硬质掩膜层1061位于选择栅多晶硅层1031的上面,浮栅介质层1071沉积在硬质掩膜层1061、选择栅氧化层1021、选择栅多晶硅层1031、P型阱101上,第二浮栅多晶硅层1081位于多晶硅间ONO层和浮栅介质层1071之间,第二控制栅多晶硅层1051位于多晶硅间ONO层的外侧,第二LDD区1091、源漏区111都位于P型阱101的两侧顶部,第五侧墙介质层1101、第六侧墙介质层1102依次位于第二控制栅多晶硅层1051的外侧。
第二控制栅多晶硅层1051和第二浮栅多晶硅层1081均为侧墙型多晶硅,可实现控制栅、浮栅自对准刻蚀,有利于缩小器件的尺寸。
多晶硅间ONO层包括第二氧化硅层1041、第二氮化硅层1042、第三氧化硅层1043,第二氮化硅层1042位于第二氧化硅层1041和第三氧化硅层1043之间,能获得较高的临界电场强度和较低的缺陷密度。
多晶硅间ONO层的形状为U形状,方便包覆浮栅介质层1071等。
浮栅介质层1071采用氧化硅。
如图9至图14所示,本发明浮栅型分栅闪存器件的制造方法包括以下步骤:
步骤十一,在P型衬底上注入形成P型阱101,P型阱101上依次形成选择栅氧化层1021、选择栅多晶硅层1031、硬质掩膜层1061;光刻定义出硬质掩膜层1061的形貌,并去除光刻胶,硬质掩膜层1061除了用作硬质掩膜层之外,还用作浮栅层之间的隔离介质层。
步骤十二,沉积形成第四侧墙介质层5021,以侧墙介质层5021和硬质掩膜层1061为硬质掩膜层自对准依次各向异性刻蚀选择栅氧化层1021、选择栅多晶硅层1031;
步骤十三,依次沉积形成浮栅介质层1071、第二浮栅多晶硅层1081,光刻选择性刻蚀在器件的宽度方向上将浮栅形成相互隔离的浮栅多晶硅块,再沉积形成控制栅与浮栅之间的多晶硅间ONO层;
步骤十四,沉积形成第二控制栅多晶硅层1051并各向异性刻蚀第二控制栅多晶硅层1051;
步骤十五,依次各向异性刻蚀控制栅与浮栅之间的多晶硅间ONO层、第二浮栅多晶硅层1081,并进行LDD注入形成第二LDD区1091;
步骤十六,沉积并刻蚀形成第五侧墙介质层1101和第六侧墙介质层1102,进行源漏重掺杂注入形成源漏区111。
多晶硅间ONO层包括第二氧化硅层1041、第二氮化硅层1042、第三氧化硅层1043,第二氮化硅层1042位于第二氧化硅层1041和第三氧化硅层1043之间,能获得较高的临界电场强度和较低的缺陷密度。
步骤十三、步骤十四、步骤十六都采用化学气相沉积工艺进行沉积,可以控制涂层的密度和涂层纯度。
从图15看出,侧上方是现有技术关系曲线,侧下方是本发明关系曲线,增加CG和FG的交叠面积同时保证WL与FG的有效交叠面积基本不变后,在不改变任何注入条件的情况下,Sub-threshold slope(次临界斜率)减小了50%。由于CG的控制栅的耦合面积的大幅增加,漏电流Ir01降低>7个数量级,同时读电流Ir10也增加了50%,大大增加了存储器件的读电流的窗口。
综上所述,本发明将原有的CG和FG由纵向耦合变成纵向和横向的组合耦合,该器件结构随器件不断微缩,纵向耦合逐渐减小,横向耦合的占比为主要的,因此可通过增加器件控制栅的高度来增加CG和FG的交叠面积,提高器件的CG至FG的耦合系数,由于是通过横向耦合(交叠面积只与CG的高度有关),所以缩小器件的尺寸并不会减小CG-FG的耦合系数,有利于器件的微缩,达到增强CG控制能力,减小器件漏电的效果,提高闪存器件的性能;WL-FG的交叠面积取决于WL-Poly的厚度,WL-Poly的厚度小于500A,CG-Poly高度>1000A可有效地降低WL-FG的耦合系数、同时增加CG-FG的耦合系数,第二控制栅多晶硅层和第二浮栅多晶硅层均为侧墙型多晶硅,可实现控制栅、浮栅自对准刻蚀,有利于缩小器件的尺寸。
上述具体实施方式为本发明的优选实施例,并不能对本发明进行限定,其他的任何未背离本发明的技术方案而所做的改变或其它等效的置换方式,都包含在本发明的保护范围之内。
Claims (8)
1.一种浮栅型分栅闪存器件,其特征在于,其包括P型阱、选择栅氧化层、选择栅多晶硅层、多晶硅间ONO层、第二控制栅多晶硅层、硬质掩膜层、浮栅介质层、第二浮栅多晶硅层、第二LDD区、第五侧墙介质层、第六侧墙介质层、源漏区,选择栅氧化层、选择栅多晶硅层竖向依次位于P型阱上,硬质掩膜层竖向位于选择栅多晶硅层的上面,浮栅介质层沉积在P型阱上并且邻接硬质掩膜层、选择栅氧化层、选择栅多晶硅层横向外侧,第二浮栅多晶硅层在横向上位于多晶硅间ONO层和浮栅介质层之间,第二控制栅多晶硅层位于多晶硅间ONO层的横向外侧,第二LDD区、源漏区都位于P型阱的两侧顶部,第五侧墙介质层、第六侧墙介质层依次位于第二控制栅多晶硅层的横向外侧。
2.如权利要求1所述的浮栅型分栅闪存器件,其特征在于,所述第二控制栅多晶硅层和第二浮栅多晶硅层均为侧墙型多晶硅。
3.如权利要求1所述的浮栅型分栅闪存器件,其特征在于,所述多晶硅间ONO层包括第二氧化硅层、第二氮化硅层、第三氧化硅层,第二氮化硅层位于第二氧化硅层和第三氧化硅层之间。
4.如权利要求1所述的浮栅型分栅闪存器件,其特征在于,所述多晶硅间ONO层的形状为U形状。
5.如权利要求1所述的浮栅型分栅闪存器件,其特征在于,所述浮栅介质层采用氧化硅。
6.一种权利要求1所述的浮栅型分栅闪存器件的制造方法,其特征在于,其包括以下步骤:
步骤十一,在P型衬底上注入形成P型阱,P型阱上依次形成选择栅氧化层、选择栅多晶硅层、硬质掩膜层;
步骤十二,沉积形成第四侧墙介质层,以侧墙介质层和硬质掩膜层为硬质掩膜层自对准依次各向异性刻蚀选择栅氧化层、选择栅多晶硅层;
步骤十三,依次沉积形成浮栅介质层、第二浮栅多晶硅层,光刻选择性刻蚀在器件的宽度方向上将浮栅形成相互隔离的浮栅多晶硅块,再沉积形成控制栅与浮栅之间的多晶硅间ONO层;
步骤十四,沉积形成第二控制栅多晶硅层并各向异性刻蚀第二控制栅多晶硅层;
步骤十五,依次各向异性刻蚀控制栅与浮栅之间的多晶硅间ONO层、第二浮栅多晶硅层,并进行LDD注入形成第二LDD区;
步骤十六,沉积并刻蚀形成第五侧墙介质层和第六侧墙介质层,进行源漏重掺杂注入形成源漏区。
7.如权利要求6所述的浮栅型分栅闪存器件的制造方法,其特征在于,所述步骤十一光刻定义出硬质掩膜层的形貌,并去除光刻胶。
8.如权利要求6所述的浮栅型分栅闪存器件的制造方法,其特征在于,所述步骤十三、步骤十四、步骤十六都采用化学气相沉积工艺进行沉积。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111370370.0A CN114038855B (zh) | 2021-11-18 | 2021-11-18 | 浮栅型分栅闪存器件及其制造方法 |
PCT/CN2022/128196 WO2023088067A1 (zh) | 2021-11-18 | 2022-10-28 | 浮栅型分栅闪存器件及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111370370.0A CN114038855B (zh) | 2021-11-18 | 2021-11-18 | 浮栅型分栅闪存器件及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114038855A CN114038855A (zh) | 2022-02-11 |
CN114038855B true CN114038855B (zh) | 2023-11-10 |
Family
ID=80144871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111370370.0A Active CN114038855B (zh) | 2021-11-18 | 2021-11-18 | 浮栅型分栅闪存器件及其制造方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114038855B (zh) |
WO (1) | WO2023088067A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114038855B (zh) * | 2021-11-18 | 2023-11-10 | 华虹半导体(无锡)有限公司 | 浮栅型分栅闪存器件及其制造方法 |
CN118263191B (zh) * | 2024-05-30 | 2024-08-23 | 杭州积海半导体有限公司 | 半导体器件及其制作方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101807548A (zh) * | 2010-02-05 | 2010-08-18 | 上海宏力半导体制造有限公司 | 纳米晶分栅式闪存的制造过程 |
CN108666317A (zh) * | 2018-05-17 | 2018-10-16 | 上海华虹宏力半导体制造有限公司 | 分栅sonos闪存存储器的制造方法 |
CN113113414A (zh) * | 2021-03-31 | 2021-07-13 | 华虹半导体(无锡)有限公司 | 浮栅型分栅闪存器件结构及其制造方法 |
CN113224066A (zh) * | 2021-04-28 | 2021-08-06 | 华虹半导体(无锡)有限公司 | 闪存器件结构及其制作方法 |
CN113224068A (zh) * | 2021-04-28 | 2021-08-06 | 华虹半导体(无锡)有限公司 | Nord闪存器件结构及其制作方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6312989B1 (en) * | 2000-01-21 | 2001-11-06 | Taiwan Semiconductor Manufacturing Company | Structure with protruding source in split-gate flash |
KR100505714B1 (ko) * | 2003-11-26 | 2005-08-03 | 삼성전자주식회사 | 스플릿 게이트형 플래쉬 메모리 장치의 제조 방법 |
WO2010043068A1 (zh) * | 2008-10-13 | 2010-04-22 | 上海宏力半导体制造有限公司 | 电可擦写可编程存储器及其制造方法 |
CN104882472A (zh) * | 2015-06-07 | 2015-09-02 | 上海华虹宏力半导体制造有限公司 | 一种用于提高写效率的分离栅闪存结构 |
CN114038855B (zh) * | 2021-11-18 | 2023-11-10 | 华虹半导体(无锡)有限公司 | 浮栅型分栅闪存器件及其制造方法 |
CN114203827A (zh) * | 2021-12-08 | 2022-03-18 | 华虹半导体(无锡)有限公司 | 半导体结构及其形成方法 |
CN114156273A (zh) * | 2021-12-09 | 2022-03-08 | 华虹半导体(无锡)有限公司 | 一种浮栅型分栅闪存器件的制备方法及器件 |
-
2021
- 2021-11-18 CN CN202111370370.0A patent/CN114038855B/zh active Active
-
2022
- 2022-10-28 WO PCT/CN2022/128196 patent/WO2023088067A1/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101807548A (zh) * | 2010-02-05 | 2010-08-18 | 上海宏力半导体制造有限公司 | 纳米晶分栅式闪存的制造过程 |
CN108666317A (zh) * | 2018-05-17 | 2018-10-16 | 上海华虹宏力半导体制造有限公司 | 分栅sonos闪存存储器的制造方法 |
CN113113414A (zh) * | 2021-03-31 | 2021-07-13 | 华虹半导体(无锡)有限公司 | 浮栅型分栅闪存器件结构及其制造方法 |
CN113224066A (zh) * | 2021-04-28 | 2021-08-06 | 华虹半导体(无锡)有限公司 | 闪存器件结构及其制作方法 |
CN113224068A (zh) * | 2021-04-28 | 2021-08-06 | 华虹半导体(无锡)有限公司 | Nord闪存器件结构及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114038855A (zh) | 2022-02-11 |
WO2023088067A1 (zh) | 2023-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6117733A (en) | Poly tip formation and self-align source process for split-gate flash cell | |
US8384148B2 (en) | Method of making a floating gate non-volatile MOS semiconductor memory device with improved capacitive coupling | |
TW525170B (en) | Nonvolatile semiconductor memory device and its fabricating method | |
US7091091B2 (en) | Nonvolatile memory fabrication methods in which a dielectric layer underlying a floating gate layer is spaced from an edge of an isolation trench and/or an edge of the floating gate layer | |
US8552488B2 (en) | Nonvolatile memory devices having gate structures doped by nitrogen | |
JP5806439B2 (ja) | メモリセルおよびその製造方法 | |
KR100831390B1 (ko) | 고집적 플래시 메모리 소자 및 그 제조 방법 | |
US6380035B1 (en) | Poly tip formation and self-align source process for split-gate flash cell | |
KR100625795B1 (ko) | 반도체 소자의 게이트 및 그 형성방법 | |
US7768061B2 (en) | Self aligned 1 bit local SONOS memory cell | |
US7338849B2 (en) | Methods of fabricating flash memory devices and flash memory devices fabricated thereby | |
US20060216891A1 (en) | Non-volatile memory device and method of fabricating the same | |
CN114038855B (zh) | 浮栅型分栅闪存器件及其制造方法 | |
KR20050037938A (ko) | 불휘발성 반도체 기억 장치 및 그 제조 방법 | |
US20060234454A1 (en) | Method of fabricating nonvolatile semiconductor memory devices with uniform sidewall gate length | |
CN111883537B (zh) | 嵌入式镜像位sonos存储器的工艺方法 | |
CN114927528A (zh) | 存储器结构及其形成方法 | |
KR20050064233A (ko) | Sonos형 비휘발성 메모리 소자 및 그 제조 방법 | |
JP5351274B2 (ja) | 不揮発性半導体記憶装置 | |
KR100611079B1 (ko) | 불휘발성 메모리 장치의 게이트 스페이서 형성 방법 | |
CN114038854A (zh) | 浮栅型分栅闪存器件及其制造方法 | |
CN113782540B (zh) | Sonos存储器的工艺方法 | |
CN113517353B (zh) | 半浮栅器件的制造方法 | |
CN114038856A (zh) | 浮栅型分栅闪存的制造方法 | |
CN117596878B (zh) | 一种u型的浮栅型分栅嵌入式非挥发存储器及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |