CN110753962A - 存储器电路 - Google Patents
存储器电路 Download PDFInfo
- Publication number
- CN110753962A CN110753962A CN201880039786.4A CN201880039786A CN110753962A CN 110753962 A CN110753962 A CN 110753962A CN 201880039786 A CN201880039786 A CN 201880039786A CN 110753962 A CN110753962 A CN 110753962A
- Authority
- CN
- China
- Prior art keywords
- memory
- space
- rows
- electrically coupled
- alternating rows
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000003491 array Methods 0.000 claims abstract description 65
- 239000003990 capacitor Substances 0.000 claims abstract description 39
- 239000004020 conductor Substances 0.000 claims description 14
- 239000000463 material Substances 0.000 description 41
- 239000000758 substrate Substances 0.000 description 10
- 230000010287 polarization Effects 0.000 description 8
- 238000010276 construction Methods 0.000 description 7
- 239000012212 insulator Substances 0.000 description 6
- 230000005669 field effect Effects 0.000 description 5
- 239000000203 mixture Substances 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 3
- 239000011810 insulating material Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000000231 atomic layer deposition Methods 0.000 description 1
- 229910002056 binary alloy Inorganic materials 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 150000002736 metal compounds Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/90—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Memories (AREA)
Abstract
在一些实施例中,存储器电路包括其间具有横向空间的一对紧邻的存储器阵列。所述存储器阵列个别地包括存储器单元,所述存储器单元个别地具有上部竖向延伸晶体管和下部竖向延伸晶体管以及在其间的竖向电容器。所述存储器阵列包括个别行,所述行(a)具有在下部存取线上方且直接电耦合到所述下部存取线的上部存取线,且(b)跨越所述空间直接彼此电耦合。所述行中的一者中的所述下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者。所述行中的另一者包括跨越所述空间的一部分延伸的导电互连件。所述导电互连件包含在所述空间内从所述另一行横向偏移的水平延伸部分。公开其它方面和实施方案。
Description
技术领域
本文公开的实施例涉及存储器电路。
背景技术
存储器是一种集路且在计算机系统中用于存储数据。存储器可制造成个别存储器单元的一或多个阵列。可使用数字线(其也可称作位线、数据线、感测线)和存取线(其也可称作字线)对存储器单元进行写入或从存储器单元进行读取。数字线可使存储器单元沿着阵列的列以导电方式互连,并且存取线可使存储器单元沿着阵列的行以导电方式互连。可通过数字线和存取线的组合对每个存储器单元进行唯一地寻址。
存储器单元可以是易失性的、半易失性的或非易失性的。非易失性存储器单元可在不通电的情况下将数据存储很长一段时间。非易失性存储器通常被指定为具有至少约10年保持时间的存储器。易失性存储器会消散,且因此经刷新/重写以维持数据存储。易失性存储器可具有数毫秒或更短的保留时间。无论如何,存储器单元被配置成以至少两个不同可选状态保留或存储存储器。在二进制系统中,状态被认为是“0”或“1”。在其它系统中,至少一些个别存储器单元可被配置成存储多于两个位或状态的信息。
电容器是可用于存储器单元中的一种类型的电子组件。电容器具有由电绝缘材料分离的两个电导体。能量如电场可以静电方式存储在此类材料内。取决于绝缘材料的组成,所述存储的场将是易失性的或非易失性的。举例来说,仅包含SiO2的电容器绝缘材料将是易失性的。一种类型的非易失性电容器是铁电电容器,所述铁电电容器具有铁电材料作为绝缘材料的至少部分。铁电材料的特征为具有两个稳定极化状态且由此可包括电容器和/或存储器单元的可编程材料。铁电材料的极化状态可通过施加合适的编程电压来改变,且在移除编程电压之后保持住(至少持续一时间)。每个极化状态具有彼此不同的存储电荷的电容,且理想地可用于在不颠倒极化状态的情况下写入(即,存储)和读取(即,确定)存储器状态,直到期望颠倒此类极化状态为止。不太合意地,在具有铁电电容器的某个存储器中,读取存储器状态的行为可能会颠倒极化。因此,在确定极化状态后,进行对存储器单元的重写以紧接在其确定之后将存储器单元置于预读取状态中。无论如何,由于形成电容器的部分的铁电材料的双稳态特性,因此并入有铁电电容器的存储器单元理想地是非易失性的。
场效应晶体管是可用于存储器单元的另一类型的电子组件。这些晶体管包括一对源极/漏极区,所述一对源极/漏极区在其间具有半导体沟道区。导电栅极邻近于沟道区且通过薄的栅极绝缘体与沟道区分离。向栅极施加合适的电压允许电流通过沟道区从源极/漏极区中的一个区流动到另一个区。当从栅极移除电压时,大大地防止了电流流动通过沟道区。场效应晶体管还可包含额外结构,例如,作为栅极绝缘体与导电栅极之间的栅极构造的部分的可逆可编程电荷存储区。场效应晶体管可以是铁电的,其中栅极构造的至少某一部分(例如,栅极绝缘体)包括铁电材料。晶体管中的铁电材料的两个不同极化状态的特征可在于晶体管的不同阈值电压(Vt)或在于选定操作电压的不同沟道导电性。
一种类型的易失性存储器为动态随机存取存储器(DRAM)。其用于现代计算架构中,且与其它类型的存储器相比可提供结构简单、成本低和速度快的优点。当前,DRAM通常具有个别存储器单元具有与一个场效应晶体管组合的一个电容器(所谓的1T-1C存储器单元),其中所述电容器耦合到所述晶体管的源极/漏极区中的一者。当前1T-1C配置的可扩展性的一个局限性在于,难以将具有足够高电容的电容器并入到高集成度的架构中。
附图说明
图1是2T-1C存储器单元的示意图。
图2是根据本发明的实施例的存储器电路的图解混合示意图和部分构造视图。
图3是穿过图2中的线3-3截取的混合构造和部分示意性横截面图。
图4是穿过图2中的线4-4截取的分段横截面图。
图5是图2和如图4所示的一部分的图解放大俯视图。
图6是穿过图5中的线6-6截取的横截面图。
图7是穿过图5中的线7-7截取的横截面图。
图8是穿过图5中的线8-8截取的横截面图。
图9是穿过图5中的线9-9截取的横截面图。
图10是存储器电路的图解混合示意图和部分构造视图。
图11是图10的一部分的图解放大俯视图。
图12是穿过图11中的线12-12截取的横截面图。
具体实施方式
本发明的实施例包含包括个别地具有至少两个晶体管和至少一个电容器的存储器单元的存储器电路。在一些此类实施例中,个别存储器单元具有不超过总共两个晶体管和不超过总共一个电容器,且其通常由所属领域的技术人员称为两晶体管-一电容器(2T-1C)存储器单元且如图1示意性展示。实例2T-1C存储器单元MC具有两个晶体管T1和T2以及电容器CAP。T1的源极/漏极区与电容器CAP的第一节点连接,且T1的另一源极/漏极区与第一比较数字线(例如,DL-T)连接。T1的栅极与存取线AL(即,字线)连接。T2的源极/漏极区与电容器CAP的第二节点连接,且T2的另一源极/漏极区与第二比较数字线(例如,DL-C)连接。T2的栅极与存取线AL连接。比较数字线DL-T和DL-C延伸到电路4,所述电路比较两者的电性质(例如,电压)以确认存储器单元MC的存储器状态。图1的2T-1C配置可用于DRAM和/或其它类型的存储器中。
图2-9展示包括2T-1C存储器单元12的存储器电路,但预期包括个别地具有多于总共两个晶体管和/或多于总共一个电容器的存储器单元的存储器电路,不管是现有还是有待开发的。实例存储器电路包括在基底衬底15上方的衬底、构造或装置10,其可包含导电/导体/传导(即,在本文中,传导电)、半导电/半导体半传导或绝缘/绝缘体/绝缘(即,在本文中,电绝缘)材料中的任何一或多者。各种材料已经形成于基底衬底15上。材料可在图2-9所描绘材料的旁边、竖向内侧或竖向向外。举例来说,集成电路的其它部分制造或完全制造的组件可提供于基底衬底15上方、周围或内部某处。用于操作存储器单元阵列内的组件的控制和/或其它外围电路也可制造,且可或可不完全或部分地在阵列或子阵列内。此外,也可相对彼此独立地、先后地(in tandem)或以其它方式制造和操作多个子阵列。如此文件中所使用,“子阵列”也可被视为阵列。实例基底衬底15可包括适当掺杂的半导体材料(例如,单晶硅)。
根据本发明的构造10和存储器电路包括其间具有横向空间250的一对紧邻的存储器阵列300和400(例如,2T-1C存储器阵列)。关于存储器阵列300和400,提及“紧邻”意指其间不存在其它存储器阵列。关于其它区、特征或组件,提及“紧邻”也意指其间不存在其它此类区、此类特征或此类组件。存储器阵列300和400展示为包括相应周边轮廓305和405,其作为实例被展示为相应相同大小的正方形。当然可使用替代的大小和形状,且实例阵列300和400不需要相对于彼此具有相同的大小和/或形状。另外,周长轮廓305和405可以不由物理特征界定。相反,作为实例,其可包含在存储器阵列的边缘处的狭窄界面区/部分,其中个别存储器单元的重复布置停止且空间250开始,而与空间250在存储器阵列300和/或400内不具有相同的重复组件布置无关。图2中仅展示两个并排的存储器阵列300和400,但很可能会在存储器阵列300和400的左、右以及上方和下方提供数十个、数百个、数千个等(未展示)。空间250展示为具有横向宽阔区255和265,其可相对于彼此具有相同的尺寸或可彼此具有不同的尺寸。空间250展示为四边形形状,但可使用任何替代形状。
存储器阵列300和400个别地包括存储器单元12,所述存储器单元个别地包括上部竖向延伸晶体管TU(图3和4)和下部竖向延伸晶体管TL,且在其间具有竖向电容器14。
存储器阵列300和400包括在上部数字线层级17处的第一比较数字线DL-C的列16,其在上部竖向延伸晶体管TU的列18上方(在一个实施例中,正上方)且电耦合到(在一个实施例中,直接电耦合到)所述列。存储器阵列300和400包括在下部数字线层级19处的第二比较数字线DL-T的列20,其在下部竖向延伸晶体管TL的列22下方(在一个实施例中,正下方)且电耦合到(在一个实施例中,直接电耦合到)所述列。实例晶体管TU和TL个别地包括上部源极/漏极区26、下部源极/漏极区28以及在其间的竖向沟道区30。晶体管栅极32展示为在沟道区30的相对侧上,且由栅极绝缘体34与其隔开。源极/漏极区26、28可被重掺杂有增强导电性的杂质以导电,例如具有至少为1020个原子/cm3的掺杂剂浓度。沟道区30可适当地掺杂有可能具有与区26和28中的掺杂剂相反的导电类型的导电性修改杂质,例如达到小于或等于约1016个原子/cm3的沟道掺杂剂浓度。本文的导电组件、特征、区和材料可包括导电掺杂半导电材料和/或金属材料中的一或多者、基本上由其组成和/或由其组成。
在一个实施例中且如图所示,上部竖向延伸晶体管TU是竖直的或在竖直的10°之内,且下部竖向延伸晶体管TL是竖直的或在竖直的10°之内。在一个此类实施例中且如图所示,个别存储单元12中的上部竖向延伸晶体管和下部竖向延伸晶体管共享共同的直线轴线35,在操作中,电流沿着所述直线轴线流过相应的上部竖向延伸晶体管和下部竖向延伸晶体管的沟道30。在一个实施例中且如图所示,下部晶体管TL的下部源极/漏极区28直接电耦合到比较数字线DL-T,且在一个实施例中,上部晶体管TU的上部源极/漏极区26直接电耦合到比较数字线线DL-C。DL-T和DL-C的竖向位置可颠倒。
电容器14包括上部电极38、下部电极40以及在其间的电容器绝缘体41。下部电容器电极40展示为导电柱,且上部电容器电极38展示为环绕下部电极柱40的上部部分的面向下的容器。这种关系可颠倒,例如,下部电容器电极是面向上的容器,且上部电容器电极是向下突出的柱。可使用任何替代的电容器构造,例如,不包括类似容器的结构和/或不包括柱。
存储器阵列300和400共享第一交替行50、51和第二交替行60。第二交替行60个别地在紧邻的第一交替行50和51之间。第一交替行50、51和第二交替行60中的个别者具有位于下部存取线层级55中的下部存取线54的上方的上部存取线层级53中的上部存取线52。个别上部存取线52和下部存取线54在图5中至少为了此图清楚起见而展示为至少彼此横向偏移。线52和54可能并不如此偏移,且彼此之间无需具有相同的大小和形状。
个别第一交替行50、51和个别第二交替行60中的上部存取线52和下部存取线54通过导体互连件58直接电耦合在一起。此类互连件包括在上部数字线层级17内的水平延伸部分62,其在个别的第一交替行50、51或第二交替行60中的上部存取线52和下部存取线54两者的正上方。存储器阵列300和400中的个别第一交替行50跨越空间250直接彼此耦合。存储器阵列300和400中的个别第一交替行51跨越空间250直接彼此电耦合。存储器阵列300和400中的个别第二交替行60不跨越空间250直接彼此电耦合。
第一交替行50、51中的交替行50中的下部存取线54从存储器阵列300、400中的一者跨越空间250延伸到存储器阵列300、400中的另一者。第一交替行50、51中的交替行51中的下部存取线54不从存储阵列300、400中的一者跨越空间250延伸到存储阵列300、400中的另一者。第一交替行50、51中的交替行51个别地在第一交替行50、51中的交替行50的紧邻者之间。存储器阵列300、400中的交替的其它第一交替行51中的个别者通过导电互连件66跨越空间250直接彼此电耦合。此类互连件包含在上部数字线层级17中在空间250中的一个水平细长部分65和在上部存取线层级53中在空间250中的另一水平细长部分67。空间250中的此类另一水平细长部分67在第一交替行50、51中的交替行50中的紧邻行中的下部存取线54正上方。个别导体互连间58和导电互连件66可首尾相连和/或以其它方式彼此成一体。
在一个实施例中,多个导电通孔95在第一交替行50、51中的两个紧邻交替行50、51之间横向地在空间250内从上部数字线层级17延伸到下部数字线层级19(在一个实施例中,从层级17上方延伸到层级19下方)。
实例绝缘材料48(例如,二氧化硅和/或氮化硅)展示为囊封上文所描述的各种特征和组件。
在一些实施例中,且除非独立于上文所描述的一或多个方面另有陈述,否则存储器电路包括一对紧邻的存储器阵列(例如,300和400),在其间横向地具有空间(例如,250)。然而,可使用如图所示和/或本文中相对于其它实施例所描述的任何其它属性或方面。存储器阵列个别地包括存储器单元(例如,12),所述存储器单元个别地具有上部竖向延伸晶体管(例如,TU)和下部竖向延伸晶体管(例如,TL)以及在其间的竖向电容器(例如,14)。存储器阵列包括个别行(例如,行50、51、60中的任何两者或更多者),其(a)具有在下部存取线(例如,54)上方且直接电耦合到所述下部存取线的上部存取线(例如,52),且(b)跨越所述空间直接彼此电耦合。所述行中的一者(例如,行50中的任一者)中的下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者。所述行中的另一者(例如,行51中的任一者)包括导电互连件(例如,66),所述导电互连件包含在所述空间内从另一行横向偏移的水平延伸部分(例如,67)。
在一个实施例中,上部存取线至少在存储器阵列中的所述一者和所述另一者内在下部存取线正上方。在一个实施例中,一个行(例如,50)中的上部存取线不从所述一个存储器阵列跨越所述空间延伸到所述另一存储器阵列。在一个实施例中,导电互连件的水平延伸部分与上部存取线的水平延伸部分处于共同水平平面(例如,如由层级53例示的水平平面)中。在一个实施例中,导电互连件的水平延伸部分在所述一个行内(例如,任一个行50内的67)。在一个此类实施例中,导电互连件的水平延伸部分在所述一个行中的下部存取线正上方。
在一个实施例中,个别行中的上部存取线与下部存取线利用在上部存取线上方的导电材料(例如,72和/或74)直接彼此电耦合。在一个此类实施例中,此类导电材料(例如,74)在所述空间中在上部存取线正上方。另外,在此后一实施例中,导电材料(例如,74)在所述空间中在下部存取线正上方。在一个实施例中,个别行中的上部存取线与下部存取线利用接触上部存取线的最上表面(例如,81)的第一导电通孔(例如,71)和接触下部存取线的最上表面(例如,83)的第二导电通孔(例如,73)直接彼此电耦合。在一个此类实施例中,个别行中的上部存取线与下部存取线利用在上部存取线上方且直接抵靠第一导电通孔和第二导电通孔中的每一者的最上表面的导电材料(例如,72,与74组合)直接彼此电耦合。
在一个实施例中,导电互连件的水平延伸部分(例如,67)在水平上细长。在一个此类实施例中,导电互连件的水平细长部分全部从另一行(例如,51)横向偏移。在一个实施例中,存储器单元个别地为2T-1C存储器单元。
可使用如所展示和/或本文中关于其它实施例所描述的任何其它属性或方面。
在一些实施例中,且除非独立于上文所描述的一或多个方面另有陈述,否则存储器电路包括其间具有横向空间(例如,250)的一对紧邻的存储器阵列(例如,300和400)。然而,可使用本文针对其它实施例展示和/或描述的任何其它属性或方面。存储器阵列个别地包括存储器单元(例如,12),所述存储器单元个别地具有上部竖向延伸晶体管(例如,TU)和下部竖向延伸晶体管(例如,TL)以及在其间的竖向电容器(例如,14)。存储器阵列包括个别行(例如,行50、51或60中的任一者),其(a)具有在下部存取线(例如,54)上方且直接电耦合到所述下部存取线的上部存取线(例如,52),且(b)跨越所述空间直接彼此耦合。所述行中的一者(例如,行50中的任一者)中的下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者。所述行中的另一者(例如,行51中的任一者)包括导电互连件(例如,66),所述导电互连件包含跨越所述空间的一部分延伸并且在所述一个行中且与所述一个行纵向对准的水平细长部分(例如,67)。可使用本文针对其它实施例展示和/或描述的任何其它属性或方面。
在一些实施方案中,如上所述的实施例可提供优于以下关于图10-12的构造10a所描述的实施例的优点。来自上述实施例的相同数字已用于相同构造、特征和材料。在许多情况下,在紧邻的存储器阵列之间的区域内提供导电互连件(例如,图5和7中的95),以将此类阵列上方的电路互连到此类阵列下方的电路。随着在紧邻阵列之间延伸的特定存取线的行变得更接近,趋势是那些行之间供定位阵列导电通孔以进行此类电互连的可用区域变小。举例来说且仅作为实例,图10和11展示在紧邻的行50和51之间的宽阔区900,其可用于进行此类导电通孔互连。与构造10a中可用的相比,在上述实施例中的图2和5中所示的对应宽阔区900可显著增大,在一个实施例中大致加倍。
在本文中,除非另外指明,否则“竖向”、“更高”、“上部”、“下部”、“顶部”、“顶上”、“底部”、“上方”、“下方”、“在...下方”、“在...之下”、“向上”和“向下”大体上参照竖直方向。“水平”指代沿着主衬底表面的大体方向(即,在10度内)且可相对于在制造期间处理的衬底,且竖直是大体与其正交的方向。提及“恰好水平”是指沿着主衬底表面(即,与所述表面不形成度数)且在制造期间处理衬底可相对的方向。此外,如本文中所使用的“竖直”和“水平”是相对于彼此的大体上垂直方向,且与三维空间中衬底的定向无关。另外,“竖向延伸的”和“竖向地延伸”是指从恰好水平偏离至少45°的方向。另外,相对于场效应晶体管的“竖向地延伸”和“竖向延伸的”是参照晶体管沟道长度的定向,在源极/漏极区之间操作时电流沿着所述晶体管沟道长度流动。对于双极结晶体管,“竖向地延伸”和“竖向延伸”是参照底座长度的定向,在发射极与集电极之间操作时电流沿着所述基极长度流动。
另外,“正上方”和“正下方”要求两个所陈述区/材料/组件相对于彼此存在至少一些橫向重叠(即,水平地)。而且,使用前面没有“正”的“上方”仅要求在另一所陈述区/材料/组件上方的所陈述区/材料/组件的某一部分从另一所陈述区/材料/组件的竖向向外(即,与两个所陈述区/材料/组件是否存在任何橫向重叠无关)。类似地,使用前面没有“正”的“下方”仅要求在另一所陈述区/材料/组件下方的所陈述区/材料/组件的某一部分在另一所陈述区/材料/组件的竖向内侧(即,与两个所陈述区/材料/组件是否存在任何橫向重叠无关)。
本文中所描述的材料、区和结构中的任一个可为均匀的或非均匀的,且无论如何在其上覆的任何材料上方可为连续的或不连续的。另外,除非另行说明,否则可使用任何合适的或尚待研发的技术来形成每种材料,所述技术的实例为原子层沈积、化学气相沉积、物理气相沉积、外延生长、扩散掺杂和离子注入。
另外,单独使用的“厚度”(前面无方向性形容词)被定义为从具有不同组成的紧邻材料或紧邻区的最接近表面垂直穿过给定材料或区的平均直线距离。另外,本文中所描述的各种材料或区可具有大体上恒定的厚度或具有可变的厚度。如果具有可变厚度,那么除非另外指明,否则厚度是指平均厚度,且所述材料或区由于厚度可变而将具有某一最小厚度和某一最大厚度。如本文中所使用,“不同组分”仅要求两个所论述材料或区的可直接抵靠彼此的那些部分在化学上和/或在物理上不同,例如在所述材料或区不均匀的情况下。如果两个所陈述材料或区彼此并未直接抵靠,那么在此类材料或区并非均质的情况下,“不同组成”仅要求两个所陈述材料或区的彼此最接近的那些部分在化学上和/或在物理上不同。在此文件中,当所陈述材料、区或结构相对于彼此存在至少某一物理接触时,一材料、区或结构“直接抵靠”另一材料、区或结构。相比之下,前面没有“正”的“在...上方(over)”、“在...上(on)”、“邻近”、“沿着”和“抵靠”涵盖“直接抵靠”以及其中介入材料、区或结构使得所陈述材料、区或结构相对于彼此无物理接触的构造。
在本文中,如果在正常操作中,电流能够从一个区-材料-组件连续流动到另一区-材料-组件,且在充足地产生亚原子正和/或负电荷时主要通过所述亚原子正和/或负电荷的移动来进行流动,那么所述区-材料-组件相对于彼此“电耦合”。另一电子组件可在所述区-材料-组件之间且电耦合到所述区-材料-组件。相比之下,当区-材料-组件被称为“直接电耦合”时,直接电耦合的区-材料-组件之间没有介入的电子组件(例如,没有二极管、晶体管、电阻器、换能器、交换器、熔断器等)。
在此文件中使用“行”和“列”是为了方便区分一个系列或定向的特征与另一系列或定向的特征且组件已经或将要沿着所述“行”和“列”形成。“行”和“列”相对于与功能无关的任何系列的区、组件和/或特征同义地使用。无论如何,行可以是相对于彼此直的和/或弯曲和/或平行和/或不平行,列可同样如此。此外,行和列可相对于彼此以90°或以一或多个其它角度相交。
另外,“金属材料”是元素金属、两种或更多种元素金属的混合物或合金以及任何导电金属化合物中的任一者或组合。
总结
在一些实施例中,存储器电路包括其间具有横向空间的一对紧邻的存储器阵列。所述存储器阵列个别地包括存储器单元,所述存储器单元个别地具有上部竖向延伸晶体管和下部竖向延伸晶体管以及在其间的竖向电容器。所述存储器阵列包括个别行,所述行(a)具有在下部存取线上方且直接电耦合到所述下部存取线的上部存取线,且(b)跨越所述空间直接彼此电耦合。所述行中的一者中的所述下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者。所述行中的另一者包括跨越所述空间的一部分延伸的导电互连件。所述导电互连件包含在所述空间内从所述另一行横向偏移的水平延伸部分。
在一些实施例中,存储器电路包括其间具有横向空间的一对紧邻的存储器阵列。所述存储器阵列个别地包括存储器单元,所述存储器单元个别地具有上部竖向延伸晶体管和下部竖向延伸晶体管以及在其间的竖向电容器。所述存储器阵列包括个别行,所述行(a)具有在下部存取线上方且直接电耦合到所述下部存取线的上部存取线,且(b)跨越所述空间直接彼此电耦合。所述行中的一者中的所述下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者。所述行中的另一者包括导电互连件,所述导电互连件包含跨越所述空间的一部分延伸并且在所述一个行中且与所述一个行纵向对准的水平细长部分。
在一些实施例中,包括两晶体管-一电容器(2T-1C)存储器单元的存储器电路包括在其间具有横向空间的一对紧邻的2T-1C存储器阵列。所述2T-1C存储器阵列个别地包括2T-1C存储器单元,所述2T-1C存储器单元个别地具有其间具有竖向电容器的上部竖向延伸晶体管和下部竖向延伸晶体管。所述2T-1C存储器阵列包括在上部数字线层级处的第一比较数字线的列,其在所述上部竖向延伸晶体管的列上方且电耦合到所述上部竖向延伸晶体管的列。所述2T-1C存储器阵列包括在下部数字线层级处的第二比较数字线的列,其在所述下部竖向延伸晶体管的列下方且电耦合到所述下部竖向延伸晶体管的列。所述2T-1C存储器阵列共享第一交替行和第二交替行。所述第二交替行个别地在所述第一交替行的紧邻者之间。所述第一交替行和所述第二交替行个别地具有在上部存取线层级中的上部存取线,其在下部存取线层级中的下部存取线上方。所述个别第一交替行和所述个别第二交替行中的所述上部存取线与所述下部存取线通过导体互连件直接电耦合在一起,所述导体互连件包含在所述上部数字线层级内的水平延伸部分,其在所述个别第一交替行或第二交替行中的所述上部存取线和所述下部存取线两者的正上方。所述2T-1C存储器阵列中的所述个别第一交替行跨越所述空间直接彼此电耦合。所述2T-1C存储器阵列中的所述个别第二交替行不跨越所述空间直接彼此电耦合。所述第一交替行中的交替行中的所述下部存取线从所述2T-1C存储器阵列中的一者跨越所述空间延伸到所述2T-1C存储器阵列中的另一者。所述第一交替行中的交替行中的所述下部存取线不从所述2T-1C存储器阵列中的一者跨越所述空间延伸到所述2T-1C存储器阵列中的另一者。交替的其它第一交替行个别地在所述第一交替行的所述交替行中的紧邻者之间。所述一个2T-1C存储器阵列和所述另一2T-1C存储器阵列中的交替的其它第一交替行个别地通过导电互连件跨越所述空间直接彼此电耦合,所述导电互连件包含在所述上部数字线层级中在所述空间中的一个水平细长部分和在所述上部存取线层级中在所述空间中的另一水平细长部分。所述空间中的所述另一水平细长部分在所述第一交替行的所述交替行中的一个紧邻交替行中的所述下部存取线正上方。
Claims (20)
1.一种存储器电路,其包括:
一对紧邻的存储器阵列,其间具有横向空间,所述存储器阵列个别地包括存储器单元,所述存储器单元个别地具有上部竖向延伸晶体管和下部竖向延伸晶体管以及在其间的竖向电容器;
所述存储器阵列包括个别行,所述行(a)具有在下部存取线上方且直接电耦合到所述下部存取线的上部存取线,且(b)跨越所述空间直接彼此电耦合;
所述行中的一者中的所述下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者;且
所述行中的另一者包括跨越所述空间的一部分延伸的导电互连件,所述导电互连件包含在所述空间内从所述另一行横向偏移的水平延伸部分。
2.根据权利要求1所述的存储器电路,其中所述上部存取线至少在所述存储器阵列中的所述一者和所述另一者内在所述下部存取线正上方。
3.根据权利要求1所述的存储器电路,其中所述上部竖向延伸晶体管和所述下部竖向延伸晶体管为竖直的或在竖直的10°内。
4.根据权利要求3所述的存储器电路,其中所述个别存储器单元中的所述上部竖向延伸晶体管和所述下部竖向延伸晶体管共享共同的直线轴线,在操作中,电流沿着所述直线轴线流过相应的所述上部竖向延伸晶体管和所述下部竖向延伸晶体管的沟道。
5.根据权利要求1所述的存储器电路,其中所述一个行中的所述上部存取线不从所述一个存储器阵列跨越所述空间延伸到所述另一存储器阵列。
6.根据权利要求1所述的存储器电路,其中所述导电互连件的所述水平延伸部分与所述上部存取线的水平延伸部分处于共同水平平面中。
7.根据权利要求1所述的存储器电路,其中所述导电互连件的所述水平延伸部分在所述一个行内。
8.根据权利要求7所述的存储器电路,其中所述导电互连件的所述水平延伸部分在所述一个行中的所述下部存取线正上方。
9.根据权利要求1所述的存储器电路,其中所述个别行中的所述上部存取线和所述下部存取线利用在所述上部存取线上方的导电材料直接彼此电耦合。
10.根据权利要求9所述的存储器电路,其中所述导电材料在所述空间中在所述上部存取线正上方。
11.根据权利要求10所述的存储器电路,其中所述导电材料在所述空间中在所述下部存取线正上方。
12.根据权利要求1所述的存储器电路,其中所述个别行中的所述上部存取线与所述下部存取线利用接触所述上部存取线的最上表面的第一导电通孔和接触所述下部存取线的最上表面的第二导电通孔直接彼此电耦合。
13.根据权利要求12所述的存储器电路,其中所述个别行中的所述上部存取线与所述下部存取线利用在所述上部存取线上方且直接抵靠所述第一导电通孔和所述第二导电通孔中的每一者的最上表面的导电材料直接彼此电耦合。
14.根据权利要求1所述的存储器电路,其中所述导电互连件的所述水平延伸部分在水平上细长。
15.根据权利要求14所述的存储器电路,所述导电互连件的所述水平细长部分全部从所述另一行横向偏移。
16.根据权利要求1所述的存储器电路,其中所述存储器单元个别地为两晶体管-两电容器2T-1C存储器单元。
17.根据权利要求1所述的存储器电路,其包括在所述空间内横向于所述导电互连件的所述水平延伸部分从上部数字线层级延伸到下部数字线层级的多个导电通孔。
18.一种存储器电路,其包括:
一对紧邻的存储器阵列,其间具有横向空间,所述存储器阵列个别地包括存储器单元,所述存储器单元个别地具有上部竖向延伸晶体管和下部竖向延伸晶体管以及在其间的竖向电容器;
所述存储器阵列包括个别行,所述行(a)具有在下部存取线上方且直接电耦合到所述下部存取线的上部存取线,且(b)跨越所述空间直接彼此电耦合;
所述行中的一者中的所述下部存取线从所述存储器阵列中的一者跨越所述空间延伸到所述存储器阵列中的另一者;且
所述行中的另一者包括导电互连件,所述导电互连件包含跨越所述空间的一部分延伸并且在所述一个行中且与所述一个行纵向对准的水平细长部分。
19.一种包括两晶体管-一电容器2T-1C存储器单元的存储器电路,其包括:
一对紧邻的2T-1C存储器阵列,其间具有横向空间,所述2T-1C存储器阵列个别地包括2T-1C存储器单元,所述2T-1C存储器单元个别地包括其间具有竖向电容器的上部竖向延伸晶体管和下部竖向延伸晶体管;
所述2T-1C存储器阵列包括在上部数字线层级处的第一比较数字线的列,其在所述上部竖向延伸晶体管的列上方且电耦合到所述上部竖向延伸晶体管的列,所述2T-1C存储器阵列包括在下部数字线层级处的第二比较数字线的列,其在所述下部竖向延伸晶体管的列下方且电耦合到所述下部竖向延伸晶体管的列;
所述2T-1C存储器阵列共享第一交替行和第二交替行,所述第二交替行个别地在所述第一交替行的紧邻者之间,所述第一交替行和所述第二交替行个别地具有在上部存取线层级中的上部存取线,其在下部存取线层级中的下部存取线上方,所述个别第一交替行和所述个别第二交替行中的所述上部存取线与所述下部存取线通过导体互连件直接电耦合在一起,所述导体互连件包含在所述上部数字线层级内的水平延伸部分,其在所述个别第一交替行或所述个别第二交替行中的所述上部存取线和所述下部存取线两者的正上方,所述2T-1C存储器阵列中的所述个别第一交替行跨越所述空间直接彼此电耦合,所述2T-1C存储器阵列中的所述个别第二交替行不跨越所述空间直接彼此电耦合;
所述第一交替行中的交替行中的所述下部存取线从所述2T-1C存储器阵列中的一者跨越所述空间延伸到所述2T-1C存储器阵列中的另一者,所述第一交替行中的交替行中的所述下部存取线不从所述2T-1C存储器阵列中的一者跨越所述空间延伸到所述2T-1C存储器阵列中的另一者,交替的其它第一交替行个别地在所述第一交替行的所述交替行中的紧邻者之间;且
所述一个2T-1C存储器阵列和所述另一2T-1C存储器阵列中的所述交替的其它第一交替行个别地通过导电互连件跨越所述空间直接彼此电耦合,所述导电互连件包含在所述上部数字线层级中在所述空间中的一个水平细长部分和在所述上部存取线层级中在所述空间中的另一水平细长部分,所述空间中的所述另一水平细长部分在所述第一交替行的所述交替行中的一个紧邻交替行中的所述下部存取线正上方。
20.根据权利要求19所述的存储器电路,其包括在所述空间内横向地在所述第一交替行中的交替行中的两个紧邻者之间从所述上部数字线层级延伸到所述下部数字线层级的多个导电通孔。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762551731P | 2017-08-29 | 2017-08-29 | |
US62/551,731 | 2017-08-29 | ||
PCT/US2018/041312 WO2019045882A1 (en) | 2017-08-29 | 2018-07-09 | MEMORY CIRCUITS |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110753962A true CN110753962A (zh) | 2020-02-04 |
Family
ID=65437247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201880039786.4A Pending CN110753962A (zh) | 2017-08-29 | 2018-07-09 | 存储器电路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10872894B2 (zh) |
EP (1) | EP3676835A4 (zh) |
KR (1) | KR102359067B1 (zh) |
CN (1) | CN110753962A (zh) |
WO (1) | WO2019045882A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113362866A (zh) * | 2020-03-06 | 2021-09-07 | 美光科技公司 | 集成组合件和形成集成组合件的方法 |
CN113555050A (zh) * | 2020-04-24 | 2021-10-26 | 美光科技公司 | 具有感测放大器的存储器阵列下工艺边缘垫 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10825815B2 (en) | 2017-05-08 | 2020-11-03 | Micron Technology, Inc. | Memory arrays |
US11043499B2 (en) | 2017-07-27 | 2021-06-22 | Micron Technology, Inc. | Memory arrays comprising memory cells |
US10950618B2 (en) * | 2018-11-29 | 2021-03-16 | Micron Technology, Inc. | Memory arrays |
US11062763B2 (en) | 2019-04-09 | 2021-07-13 | Micron Technology, Inc. | Memory array with multiplexed digit lines |
JP2021108331A (ja) * | 2019-12-27 | 2021-07-29 | キオクシア株式会社 | 半導体記憶装置 |
US11355496B2 (en) * | 2020-01-31 | 2022-06-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | High-density 3D-dram cell with scaled capacitors |
US11563007B2 (en) | 2020-10-26 | 2023-01-24 | Nanya Technology Corporation | Semiconductor structure with vertical gate transistor |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020140106A1 (en) * | 2001-03-30 | 2002-10-03 | Wlodek Kurjanowicz | Twisted wordline strapping arrangement |
US20040151020A1 (en) * | 2002-11-27 | 2004-08-05 | Peter Beer | Dynamic memory cell |
CN105308751A (zh) * | 2013-05-17 | 2016-02-03 | 美光科技公司 | 具有铁电场效应晶体管存储器阵列的设备及相关方法 |
US9698272B1 (en) * | 2016-03-16 | 2017-07-04 | Kabushiki Kaisha Toshiba | Transistor and semiconductor memory device |
Family Cites Families (87)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4103342A (en) | 1976-06-17 | 1978-07-25 | International Business Machines Corporation | Two-device memory cell with single floating capacitor |
US4554570A (en) | 1982-06-24 | 1985-11-19 | Rca Corporation | Vertically integrated IGFET device |
US5066607A (en) | 1987-11-30 | 1991-11-19 | Texas Instruments Incorporated | Method of making a trench DRAM cell with dynamic gain |
JPH03205867A (ja) | 1990-01-08 | 1991-09-09 | Nec Corp | 半導体記憶装置 |
JP2678094B2 (ja) | 1991-03-01 | 1997-11-17 | シャープ株式会社 | ダイナミックランダムアクセスメモリ |
US5398200A (en) | 1992-03-02 | 1995-03-14 | Motorola, Inc. | Vertically formed semiconductor random access memory device |
US5389810A (en) | 1992-03-27 | 1995-02-14 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device having at least one symmetrical pair of MOSFETs |
US5363327A (en) | 1993-01-19 | 1994-11-08 | International Business Machines Corporation | Buried-sidewall-strap two transistor one capacitor trench cell |
US5864181A (en) | 1993-09-15 | 1999-01-26 | Micron Technology, Inc. | Bi-level digit line architecture for high density DRAMs |
JP3135795B2 (ja) * | 1994-09-22 | 2001-02-19 | 東芝マイクロエレクトロニクス株式会社 | ダイナミック型メモリ |
JP3226433B2 (ja) | 1994-09-22 | 2001-11-05 | 松下電器産業株式会社 | 強誘電体メモリ装置 |
TW378323B (en) | 1994-09-22 | 2000-01-01 | Matsushita Electric Ind Co Ltd | Ferroelectric memory device |
JP3549602B2 (ja) | 1995-01-12 | 2004-08-04 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
US5830791A (en) | 1995-09-06 | 1998-11-03 | Lg Semicon Co., Ltd. | Manufacturing process for a DRAM with a buried region |
JP3495905B2 (ja) | 1998-02-19 | 2004-02-09 | シャープ株式会社 | 半導体記憶装置 |
US6043527A (en) | 1998-04-14 | 2000-03-28 | Micron Technology, Inc. | Circuits and methods for a memory cell with a trench plate trench capacitor and a vertical bipolar read device |
US6028806A (en) * | 1998-05-22 | 2000-02-22 | Micron Technology, Inc. | Semiconductor memory with local phase generation from global phase signals and local isolation signals |
US6141286A (en) * | 1998-08-21 | 2000-10-31 | Micron Technology, Inc. | Embedded DRAM architecture with local data drivers and programmable number of data read and data write lines |
US6365453B1 (en) | 1999-06-16 | 2002-04-02 | Micron Technology, Inc. | Method and structure for reducing contact aspect ratios |
JP4047531B2 (ja) | 2000-10-17 | 2008-02-13 | 株式会社東芝 | 強誘電体メモリ装置 |
JP2002216473A (ja) * | 2001-01-16 | 2002-08-02 | Matsushita Electric Ind Co Ltd | 半導体メモリ装置 |
US6518610B2 (en) | 2001-02-20 | 2003-02-11 | Micron Technology, Inc. | Rhodium-rich oxygen barriers |
US6528896B2 (en) | 2001-06-21 | 2003-03-04 | Samsung Electronics Co., Ltd. | Scalable two transistor memory device |
US6794238B2 (en) | 2001-11-07 | 2004-09-21 | Micron Technology, Inc. | Process for forming metallized contacts to periphery transistors |
US7408218B2 (en) | 2001-12-14 | 2008-08-05 | Renesas Technology Corporation | Semiconductor device having plural dram memory cells and a logic circuit |
JP2003263886A (ja) | 2002-03-08 | 2003-09-19 | Fujitsu Ltd | ビット線容量を最適化できる強誘電体メモリ |
JP2003273245A (ja) | 2002-03-15 | 2003-09-26 | Hitachi Ltd | 半導体記憶装置 |
US6587367B1 (en) | 2002-03-19 | 2003-07-01 | Texas Instruments Incorporated | Dummy cell structure for 1T1C FeRAM cell array |
JP3650077B2 (ja) | 2002-03-29 | 2005-05-18 | 沖電気工業株式会社 | 半導体記憶装置 |
JP4290921B2 (ja) | 2002-04-08 | 2009-07-08 | エルピーダメモリ株式会社 | 半導体集積回路装置 |
ITMI20020793A1 (it) | 2002-04-15 | 2003-10-15 | St Microelectronics Srl | Memoria a semiconduttore feram |
US6563727B1 (en) | 2002-07-31 | 2003-05-13 | Alan Roth | Method and structure for reducing noise effects in content addressable memories |
KR100456598B1 (ko) | 2002-09-09 | 2004-11-09 | 삼성전자주식회사 | 서로 상보되는 데이터를 갖는 메모리 셀들이 배열되는메모리 장치 |
US6744087B2 (en) | 2002-09-27 | 2004-06-01 | International Business Machines Corporation | Non-volatile memory using ferroelectric gate field-effect transistors |
JP4005468B2 (ja) | 2002-09-30 | 2007-11-07 | 富士通株式会社 | メモリセルの配置方法及び半導体記憶装置 |
JP3597185B2 (ja) * | 2002-11-12 | 2004-12-02 | 沖電気工業株式会社 | 強誘電体メモリ |
US6804142B2 (en) | 2002-11-12 | 2004-10-12 | Micron Technology, Inc. | 6F2 3-transistor DRAM gain cell |
US6845033B2 (en) | 2003-03-05 | 2005-01-18 | International Business Machines Corporation | Structure and system-on-chip integration of a two-transistor and two-capacitor memory cell for trench technology |
US6822891B1 (en) | 2003-06-16 | 2004-11-23 | Kabushiki Kaisha Toshiba | Ferroelectric memory device |
US7378702B2 (en) | 2004-06-21 | 2008-05-27 | Sang-Yun Lee | Vertical memory device structures |
US7122425B2 (en) * | 2004-08-24 | 2006-10-17 | Micron Technology, Inc. | Methods of forming semiconductor constructions |
US7199419B2 (en) | 2004-12-13 | 2007-04-03 | Micron Technology, Inc. | Memory structure for reduced floating body effect |
KR100585169B1 (ko) | 2004-12-23 | 2006-06-02 | 삼성전자주식회사 | 반도체 메모리 소자의 레이아웃 및 더미셀의 커패시턴스조절방법 |
US7488664B2 (en) | 2005-08-10 | 2009-02-10 | Micron Technology, Inc. | Capacitor structure for two-transistor DRAM memory cell and method of forming same |
US7164595B1 (en) | 2005-08-25 | 2007-01-16 | Micron Technology, Inc. | Device and method for using dynamic cell plate sensing in a DRAM memory cell |
US7330388B1 (en) | 2005-09-23 | 2008-02-12 | Cypress Semiconductor Corporation | Sense amplifier circuit and method of operation |
US7358133B2 (en) | 2005-12-28 | 2008-04-15 | Nanya Technology Corporation | Semiconductor device and method for making the same |
KR100739532B1 (ko) | 2006-06-09 | 2007-07-13 | 삼성전자주식회사 | 매몰 비트라인 형성 방법 |
US7772632B2 (en) * | 2006-08-21 | 2010-08-10 | Micron Technology, Inc. | Memory arrays and methods of fabricating memory arrays |
JP4901459B2 (ja) | 2006-12-26 | 2012-03-21 | 株式会社東芝 | 半導体記憶装置 |
US7558097B2 (en) | 2006-12-28 | 2009-07-07 | Intel Corporation | Memory having bit line with resistor(s) between memory cells |
TWI349334B (en) | 2007-07-02 | 2011-09-21 | Nanya Technology Corp | Dram structure and method of making the same |
US7679405B2 (en) | 2007-10-24 | 2010-03-16 | Agere Systems Inc. | Latch-based sense amplifier |
US7920404B2 (en) | 2007-12-31 | 2011-04-05 | Texas Instruments Incorporated | Ferroelectric memory devices with partitioned platelines |
US7742324B2 (en) | 2008-02-19 | 2010-06-22 | Micron Technology, Inc. | Systems and devices including local data lines and methods of using, making, and operating the same |
US7700469B2 (en) | 2008-02-26 | 2010-04-20 | Micron Technology, Inc. | Methods of forming semiconductor constructions |
US8009459B2 (en) | 2008-12-30 | 2011-08-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Circuit for high speed dynamic memory |
JP4487221B1 (ja) | 2009-04-17 | 2010-06-23 | 日本ユニサンティスエレクトロニクス株式会社 | 半導体装置 |
JP5588123B2 (ja) | 2009-05-22 | 2014-09-10 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置及びその製造方法 |
JP2011142256A (ja) | 2010-01-08 | 2011-07-21 | Elpida Memory Inc | 半導体装置及びその製造方法 |
JP5647801B2 (ja) | 2010-03-03 | 2015-01-07 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体記憶装置 |
US9454997B2 (en) * | 2010-12-02 | 2016-09-27 | Micron Technology, Inc. | Array of nonvolatile memory cells having at least five memory cells per unit cell, having a plurality of the unit cells which individually comprise three elevational regions of programmable material, and/or having a continuous volume having a combination of a plurality of vertically oriented memory cells and a plurality of horizontally oriented memory cells; array of vertically stacked tiers of nonvolatile memory cells |
TWI415247B (zh) | 2010-12-15 | 2013-11-11 | Powerchip Technology Corp | 具有垂直通道電晶體的動態隨機存取記憶胞及陣列 |
EP2555241A1 (en) | 2011-08-02 | 2013-02-06 | Nxp B.V. | IC die, semiconductor package, printed circuit board and IC die manufacturing method |
KR20130029464A (ko) * | 2011-09-15 | 2013-03-25 | 윤재만 | 반도체 메모리 장치 |
KR20130042779A (ko) | 2011-10-19 | 2013-04-29 | 삼성전자주식회사 | 수직형 채널 트랜지스터를 포함하는 반도체 소자 및 그 제조 방법 |
US8704221B2 (en) | 2011-12-23 | 2014-04-22 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US8872258B2 (en) | 2012-01-26 | 2014-10-28 | Ps4 Luxco S.A.R.L. | Semiconductor memory device |
US9312257B2 (en) | 2012-02-29 | 2016-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP2013187223A (ja) | 2012-03-06 | 2013-09-19 | Elpida Memory Inc | 半導体装置 |
US9036391B2 (en) * | 2012-03-06 | 2015-05-19 | Micron Technology, Inc. | Arrays of vertically-oriented transistors, memory arrays including vertically-oriented transistors, and memory cells |
US8693253B2 (en) | 2012-04-30 | 2014-04-08 | Design Express Limited | Vertically stackable NAND flash memory |
KR20140017272A (ko) | 2012-07-31 | 2014-02-11 | 에스케이하이닉스 주식회사 | 반도체 소자 및 이의 제조 방법 |
US9478550B2 (en) * | 2012-08-27 | 2016-10-25 | Micron Technology, Inc. | Arrays of vertically-oriented transistors, and memory arrays including vertically-oriented transistors |
KR102061694B1 (ko) | 2013-10-14 | 2020-01-02 | 삼성전자주식회사 | 3차원 크로스 포인트 어레이를 갖는 반도체 메모리 소자 |
US9343507B2 (en) | 2014-03-12 | 2016-05-17 | Sandisk 3D Llc | Dual channel vertical field effect transistor including an embedded electrode |
US10128327B2 (en) | 2014-04-30 | 2018-11-13 | Stmicroelectronics, Inc. | DRAM interconnect structure having ferroelectric capacitors exhibiting negative capacitance |
KR102184355B1 (ko) | 2014-09-16 | 2020-11-30 | 삼성전자주식회사 | 반도체 소자 |
US9419003B1 (en) | 2015-05-15 | 2016-08-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacture thereof |
US9378780B1 (en) | 2015-06-16 | 2016-06-28 | National Tsing Hua University | Sense amplifier |
KR102420150B1 (ko) | 2015-08-19 | 2022-07-13 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
US10095503B2 (en) | 2016-05-10 | 2018-10-09 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | File usability based on a system configuration |
US10355002B2 (en) | 2016-08-31 | 2019-07-16 | Micron Technology, Inc. | Memory cells, methods of forming an array of two transistor-one capacitor memory cells, and methods used in fabricating integrated circuitry |
EP3507831B1 (en) | 2016-08-31 | 2021-03-03 | Micron Technology, Inc. | Memory arrays |
CN110192280A (zh) | 2017-01-12 | 2019-08-30 | 美光科技公司 | 存储器单元、双晶体管单电容器存储器单元阵列、形成双晶体管单电容器存储器单元阵列的方法及用于制造集成电路的方法 |
US10020311B1 (en) * | 2017-08-02 | 2018-07-10 | Ap Memory Technology Corporation | Semiconductor memory device provided with DRAM cell including two transistors and common capacitor |
WO2019045905A1 (en) | 2017-08-31 | 2019-03-07 | Micron Technology, Inc. | APPARATUS HAVING MEMORY CELLS HAVING TWO TRANSISTORS AND CAPACITOR, AND BODY REGIONS OF TRANSISTORS COUPLED AT REFERENCE VOLTAGES |
-
2018
- 2018-07-09 WO PCT/US2018/041312 patent/WO2019045882A1/en unknown
- 2018-07-09 EP EP18850297.5A patent/EP3676835A4/en not_active Withdrawn
- 2018-07-09 KR KR1020207008244A patent/KR102359067B1/ko active IP Right Grant
- 2018-07-09 CN CN201880039786.4A patent/CN110753962A/zh active Pending
- 2018-07-25 US US16/044,887 patent/US10872894B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020140106A1 (en) * | 2001-03-30 | 2002-10-03 | Wlodek Kurjanowicz | Twisted wordline strapping arrangement |
US20040151020A1 (en) * | 2002-11-27 | 2004-08-05 | Peter Beer | Dynamic memory cell |
CN105308751A (zh) * | 2013-05-17 | 2016-02-03 | 美光科技公司 | 具有铁电场效应晶体管存储器阵列的设备及相关方法 |
US9698272B1 (en) * | 2016-03-16 | 2017-07-04 | Kabushiki Kaisha Toshiba | Transistor and semiconductor memory device |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113362866A (zh) * | 2020-03-06 | 2021-09-07 | 美光科技公司 | 集成组合件和形成集成组合件的方法 |
CN113362866B (zh) * | 2020-03-06 | 2024-10-01 | 北极星特许集团有限责任公司 | 集成组合件和形成集成组合件的方法 |
CN113555050A (zh) * | 2020-04-24 | 2021-10-26 | 美光科技公司 | 具有感测放大器的存储器阵列下工艺边缘垫 |
CN113555050B (zh) * | 2020-04-24 | 2024-08-16 | 美光科技公司 | 具有感测放大器的存储器阵列下工艺边缘垫 |
Also Published As
Publication number | Publication date |
---|---|
EP3676835A4 (en) | 2020-08-19 |
US10872894B2 (en) | 2020-12-22 |
KR102359067B1 (ko) | 2022-02-08 |
US20190067288A1 (en) | 2019-02-28 |
KR20200035319A (ko) | 2020-04-02 |
WO2019045882A1 (en) | 2019-03-07 |
EP3676835A1 (en) | 2020-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102359067B1 (ko) | 메모리 회로 | |
US11244952B2 (en) | Array of capacitors, array of memory cells, methods of forming an array of capacitors, and methods of forming an array of memory cells | |
US11545492B2 (en) | Transistors, arrays of transistors, arrays of memory cells individually comprising a capacitor and an elevationally-extending transistor, and methods of forming an array of transistors | |
US10998027B2 (en) | Memory circuitry | |
US11877438B2 (en) | Array of memory cells | |
US11744061B2 (en) | Array of capacitors, an array of memory cells, a method of forming an array of capacitors, and a method of forming an array of memory cells | |
CN112385039B (zh) | 集成电路系统构造 | |
US11925031B2 (en) | Arrays of capacitors and arrays of memory cells | |
WO2020185370A1 (en) | Integrated circuity, dram circuitry, methods used in forming integrated circuitry, and methods used in forming dram circuitry | |
US11563011B2 (en) | Integrated circuitry, memory circuitry, method used in forming integrated circuitry, and method used in forming memory circuitry | |
US10475796B1 (en) | Method of forming an array of capacitors, a method of forming DRAM circuitry, and a method of forming an elevationally-elongated conductive structure of integrated circuitry | |
US20240206190A1 (en) | An Array Of Capacitors, An Array Of Memory Cells, Method Used In Forming An Array Of Memory Cells, And Method Used In Forming An Array Of Capacitors | |
US20240268093A1 (en) | Array Of Capacitors, Array Of Memory Cells, And Methods Used In Forming An Array Of Capacitors | |
WO2024196586A1 (en) | Memory circuitry and methods used in forming memory circuitry | |
CN112106197A (zh) | 集成电路系统构造、dram构造以及用于形成集成电路系统构造的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
AD01 | Patent right deemed abandoned | ||
AD01 | Patent right deemed abandoned |
Effective date of abandoning: 20240426 |