CN106683634B - 一种移位寄存器、goa电路及其驱动方法、显示装置 - Google Patents

一种移位寄存器、goa电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN106683634B
CN106683634B CN201710202517.2A CN201710202517A CN106683634B CN 106683634 B CN106683634 B CN 106683634B CN 201710202517 A CN201710202517 A CN 201710202517A CN 106683634 B CN106683634 B CN 106683634B
Authority
CN
China
Prior art keywords
signal
pull
node
module
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710202517.2A
Other languages
English (en)
Other versions
CN106683634A (zh
Inventor
王继国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Ordos Yuansheng Optoelectronics Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710202517.2A priority Critical patent/CN106683634B/zh
Publication of CN106683634A publication Critical patent/CN106683634A/zh
Priority to PCT/CN2017/105545 priority patent/WO2018176791A1/zh
Priority to US15/769,036 priority patent/US10902811B2/en
Application granted granted Critical
Publication of CN106683634B publication Critical patent/CN106683634B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/0202Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
    • H04M1/026Details of the structure or mounting of specific components
    • H04M1/0266Details of the structure or mounting of specific components for a display module assembly
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Abstract

本发明提供一种移位寄存器、GOA电路及其驱动方法、显示装置,属于显示技术领域,其可解决现有的GOA驱动电路的稳定性、低功耗等问题需要进一步提高的问题。本发明的移位寄存器包括多个输入模块、多个输出模块、第一降噪模块、以及第二降噪模块;其中,多个输出模块使得移位寄存器具有多个输出控制点,这样可以控制多行栅线的开关,增加单级移位寄存器的驱动控制能力,还可以有效得节省移位寄存器的排布空间;此外多个输出模块分别通过降噪模块反馈来控制下拉节点,明显增加了电路的抗噪声能力,使得输出更加平稳;大大提高面板良率。本发明的移位寄存器适用于各种显示装置。

Description

一种移位寄存器、GOA电路及其驱动方法、显示装置
技术领域
本发明属于显示技术领域,具体涉及一种移位寄存器、GOA电路及其驱动方法、显示装置。
背景技术
阵列基板行驱动(Gate Driver on Array,GOA)驱动电路是利用液晶显示器阵列制程将行(Gate)扫描驱动信号电路制作在阵列基板上来实现对像素单元的逐行驱动扫描。GOA驱动电路不仅能够减少外接集成电路的焊接工序,提高集成度,还可以提升产能降低生产成本,是中小尺寸液晶显示产品(例如手机)的首选。
发明人发现现有技术中至少存在如下问题:近年来,随着LCD面板尺寸越来越大,集成化程度越来越高,电路结构越来越复杂,降低功耗、增加系统稳定性方面的需求也随之增加。现有技术中GOA驱动电路的稳定性、低功耗等问题需要进一步提高。
发明内容
本发明针对现有的GOA驱动电路的稳定性、低功耗等问题需要进一步提高的问题,提供一种移位寄存器、GOA电路及其驱动方法、显示装置。
解决本发明技术问题所采用的技术方案是:
一种移位寄存器,包括:多个输入模块,多个输出模块,与每个输入模块对应的第一复位模块,第一降噪模块,第二降噪模块,以及第二复位模块6;其中,
每个输入模块均连接上拉节点和与各自对应的信号输入端,用于在信号输入端所输入的信号的控制下,对所述上拉节点进行充电;
每个输出模块均连接所述上拉节点、与各自对应的信号输出端、与各自对应的第一时钟控制信号端、以及与各自对应的第一复位模块,用于在所述上拉节点的电位的控制下,将所述第一时钟控制信号端所输入的信号通过所述信号输出端进行输出;
每个第一复位模块连接下拉节点、低电平端、与各自对应的信号输出端,用于在下拉节点的电位的控制下,通过低电平端所输入的信号将信号输出端的电位拉低;
所述第一降噪模块连接低电平端、下拉节点、上拉节点,用于在下拉节点的电位的控制下,通过低电平端所输入的信号对上拉节点进行降噪;
所述第二降噪模块连接下拉节点、上拉节点、低电平端,以及各个信号输出端,用于在各个信号输出端所输入的信号和所述上拉节点的电位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;
所述第二复位模块连接第四时钟信号输入端和下拉节点,用于在第四时钟信号输入端所输入的信号控制下,控制下拉节点电位;
所述上拉节点为各个输入模块与各个输出模块之间的连接节点;下拉节点为第一复位模块与第二降噪模块之间的连接节点。
优选的是,所述移位寄存器包括两个输入模块,每个输入模块包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模块对应的信号输入端,所述第一晶体管的第二级连接上拉节点。
优选的是,所述移位寄存器包括两个输出模块,每个输出模块包括第二晶体管和第一电容;
所述第二晶体管的控制极连接上拉节点;所述第二晶体管的第二极连接信号输出端,所述第二晶体管的第一极连接第一时钟控制信号端,以及第一复位模块;
所述第一电容的第一端连接上拉节点,所述第一电容的第二端连接信号输出端。
优选的是,所述第一复位模块包括第三晶体管,所述第三晶体管的控制极连接下拉节点,第三晶体管的第一极连接信号输出端;所述第三晶体管的第二极连接低电平端。
优选的是,所述第一降噪模块包括第六晶体管;
所述第六晶体管的控制极连接下拉节点,所述第六晶体管的第一极连接上拉节点,所述第六晶体管的第二极连接低电平端。
优选的是,所述第二复位模块包括第七晶体管;
所述第七晶体管的控制极和第二极连接第四时钟信号输入端,所述第七晶体管的第二极连接下拉节点。
优选的是,所述第二降噪模块包括第四晶体管、第五晶体管和第三电容;
所述第四晶体管的控制极连接信号输出端,所述第四晶体管的第一极连接下拉节点,所述第四晶体管的第二极连接低电平端;
所述第五晶体管的控制极连接上拉节点,所述第五晶体管的第一极连接下拉节点,所述第五晶体管的第二极连接低电平端;
所述第三电容的第一端连接下拉节点,所述第三电容的第二端连接低电平端。
本发明还提供一种GOA电路,包括多个级联的移位寄存器,所述移位寄存器为上述的移位寄存器。
本发明还提供一种上述GOA电路的驱动方法,所述输入模块包括第一输入模块,第二输入模块,所述输出模块包括第一输出模块,第二输出模块,所述方法包括:
在第一阶段,第一输入模块在第一信号输入端所输入的信号的控制下,对所述上拉节点进行充电;所述第二复位模块在第四时钟信号输入端所输入的信号的控制下将下拉结点电位拉低;所述第二降噪模块在上拉节点的电位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;第一信号输出端输出低电平信号;第二信号输出端输出低电平信号;
在第二阶段,所述第一输出模块在所述上拉节点的电位的控制下,将所述第一时钟控制信号端所输入的信号通过第一信号输出端进行输出;所述第二降噪模块在第一信号输出端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出高电平信号;所述第二信号输出端输出低电平信号;
在第三阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第二时钟控制信号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在第二信号输出端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出低电平信号;所述第二信号输出端输出高电平信号;
在第四阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第三时钟控制信号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在上拉节点的电位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出高电平信号;所述第二信号输出端输出低电平信号;
在第五阶段,所述第二复位模块在第四时钟信号输入端所输入的信号的控制下,将下拉结点电位拉高;所述第一复位模块在下拉节点的电位的控制下,通过低电平端所输入的信号将第一信号输出端、第二信号输出端的电位拉低。
本发明还提供一种显示面板,包括上述的移位寄存器。
本发明还提供一种显示装置,包括上述的显示面板。
本发明的移位寄存器包括多个输入模块、多个输出模块、第一降噪模块、以及第二降噪模块;其中,多个输出模块使得移位寄存器具有多个输出控制点,这样可以控制多行栅线的开关,增加单级移位寄存器的驱动控制能力,还可以有效得节省移位寄存器的排布空间;此外多个输出模块分别通过降噪模块反馈来控制下拉节点,明显增加了电路的抗噪声能力,使得输出更加平稳;大大提高面板良率。本发明的移位寄存器适用于各种显示装置。
附图说明
图1为本发明的实施例1的移位寄存器的结构示意图;
图2为本发明的实施例2的移位寄存器的电路示意图;
图3为本发明的实施例3的GOA电路示意图;
图4为本发明的实施例3的GOA电路时序图;
其中,附图标记为:1、输入模块;2、输出模块;3、第一复位模块;4、第一降噪模块;5、第二降噪模块;6、第二复位模块。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
实施例1:
本实施例提供一种移位寄存器,如图1所示,包括:多个输入模块1,多个输出模块2,与每个输入模块1对应的第一复位模块3,第一降噪模块4,第二降噪模块5,以及第二复位模块6。
其中,本实施例中以两个输入模块1,两个输出模块2进行说明,三个或者更多个输入模块1、输出模块2的情况与本实施例类似。
每个输入模块1均连接上拉节点PU和与各自对应的信号输入端Input1、Input2,用于在信号输入端所输入的信号的控制下,对所述上拉节点PU进行充电;
每个输出模块2均连接所述上拉节点PU、与各自对应的信号输出端OUT1、OUT2、与各自对应的第一时钟控制信号端CK1、CK2以及与各自对应的第一复位模块3,用于在所述上拉节点PU的电位的控制下,将所述第一时钟控制信号端CK1、CK2所输入的信号通过所述信号输出端OUT1、OUT2进行输出;
每个第一复位模块3连接下拉节点PD、低电平端VGL、与各自对应的信号输出端OUT1、OUT2,用于在下拉节点PD的电位的控制下,通过低电平端VGL所输入的信号将信号输出端OUT1、OUT2的电位拉低;
所述第一降噪模块4连接低电平端VGL、下拉节点PD、上拉节点PU,用于在下拉节点PD的电位的控制下,通过低电平端VGL所输入的信号对上拉节点PU进行降噪;
所述第二降噪模块5连接下拉节点PD、上拉节点PU、低电平端VGL,以及各个信号输出端OUT1、OUT2,用于在各个信号输出端OUT1、OUT2所输入的信号和所述上拉节点PU的电位的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降噪;
所述第二复位模块6连接第四时钟信号CK4输入端和下拉节点PD,用于在第四时钟信号输入端CK4所输入的信号控制下,控制下拉节点PD电位;
所述上拉节点PU为各个输入模块1与各个输出模块2之间的连接节点;下拉节点PD为第一复位模块3与第二降噪模块5之间的连接节点。
本实施例的移位寄存器包括多个输入模块、多个输出模块、第一降噪模块、以及第二降噪模块;其中,多个输出模块使得移位寄存器具有多个输出控制点,这样可以控制多行栅线的开关,增加单级移位寄存器的驱动控制能力,还可以有效得节省移位寄存器的排布空间;此外多个输出模块分别通过降噪模块反馈来控制下拉节点,明显增加了电路的抗噪声能力,使得输出更加平稳;大大提高面板良率。
实施例2:
本实施例提供一种移位寄存器,如图2所示,包括:两个输入模块1,两个输出模块2,与每个输入模块1对应的第一复位模块3,第一降噪模块4,第二降噪模块5,以及第二复位模块6。
其中,图2中左上方的为第一个输入模块1,左下方的为第二个输入模块1,中上部为第一个输出模块2,右上方的为第二个输出模块2。
本实施例的移位寄存器中具有四个时钟控制信号端CK1、CK2、CK3、CK4,其中CK1、CK2、CK3、CK4为依次相差1/4个周期的时钟信号。
每个输入模块1包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模块1对应的信号输入端Input1,所述第一晶体管的第二级连接上拉节点PU。
具体的,图2中的M1、M11均为第一晶体管,M11为第一个输入模块1的第一晶体管,M1为第二个输入模块1的第一晶体管。
优选的是,每个输出模块2包括第二晶体管和第一电容;
具体的,图2中的M2、M9均为第二晶体管,M2为第一个输出模块2的第二晶体管,M9为第二个输出模块2的第二晶体管。图2中的C1、C2均为第一电容,C1为第一个输出模块2的第一电容,C2为第二个输出模块2的第一电容。
所述第二晶体管的控制极连接PU节点;所述第二晶体管的第二极连接信号输出端,所述第二晶体管的第一极连接第一时钟控制信号端CK1,以及第一复位模块3;
具体的,M2连接Out1,M9连接Out2。
所述第一电容C1、C2的第一端连接PU节点,所述第一电容的第二端连接信号输出端。
优选的是,所述第一复位模块3包括第三晶体管,所述第三晶体管的控制极连接下拉节点PD,第三晶体管的第一极连接信号输出端;所述第三晶体管的第二极连接低电平端。
具体的,M3、M8均为第三晶体管,M3对应第一个输出模块2,其作为第一个输出模块2的第一复位模块3,M8对应第二个输出模块2,其作为第二个输出模块2的第一复位模块3。M3连接Out1,M8连接Out2。
优选的是,所述第一降噪模块4包括第六晶体管M6;
所述第六晶体管的控制极连接下拉节点PD,所述第六晶体管的第一极连接上拉节点PU,所述第六晶体管的第二极连接低电平端VGL。
优选的是,所述第二复位模块包括第七晶体管;
所述第七晶体管的控制极和第二极连接第四时钟信号输入端CK4,所述第七晶体管的第二极连接下拉节点PD。
优选的是,所述第二降噪模块5包括第四晶体管(M4和M10)、第五晶体管M5和第三电容C3;
所述第四晶体管的控制极连接信号输出端,所述第四晶体管的第一极连接下拉节点PD,所述第四晶体管的第二极连接低电平端VGL;
具体的,M4与M10均为第四晶体管,M4连接Out1,M10连接Out2。
所述第五晶体管M5的控制极连接上拉节点PU,所述第五晶体管M5的第一极连接下拉节点PD,所述第五晶体管M5的第二极连接低电平端VGL;
所述第三电容C3的第一端连接下拉节点PD,所述第三电容的第二端连接低电平端VGL。
实施例3:
本实施例提供一种GOA电路,包括多个级联的上述实施例的移位寄存器。
GOA级联见图3,奇数级的移位寄存器,如1级移位寄存器由CK1、CK2、CK4时钟控制信号端控制;偶数级的移位寄存器,如2级移位寄存器由CK3、CK4、CK2时钟控制信号端控制;依此类推。图2中Input1为上级的输出信号N-1,Input2为下级输出的信号N+2。Out1为本级第一输出信号N,Out2为本级第二输出信号N+1。
本实施例还提供一种上述GOA电路的驱动方法,参见图4,所述方法包括:
在第一阶段t1,第一个输入模块1在第一信号输入端Input1所输入的信号的控制下,对所述上拉节点PU进行充电;所述第二复位模块6在第四时钟信号输入端CK4所输入的信号的控制下将下拉结点电位拉低;所述第二降噪模块5在上拉节点PU的电位的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降噪;所述第一输出模块2输出低电平信号;
也就是说,该阶段Input1(N-1)为高电平,CK1、CK2、CK3为低电平,CK4为高电平,M11打开,Input1(N-1)通过M11,给C1充电,同时给C2充电;PU→变为高电平→M5打开→C3开始放电,PD被拉为低电平。M2打开,CK1与Out1(N)联通,Out1(N)保持低电平;M9打开,CK2与Out2(N+1)联通,Out2(N+1)保持低电平。
在第二阶段t2,所述第一输出模块2在所述上拉节点PU的电位的控制下,将所述第一时钟控制信号端CK1所输入的信号通过第一信号输出端Out1进行输出;所述第二降噪模块5在第一信号输出端Out1所输入的信号的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降噪;
也就是说,该阶段Input(N-1)变为低电平,CK1变为高电平,CK2、CK3、CK4为低电平,M11关闭,其中,C1、C2电容有效得保证了PU的高电位和自举;Out1(N)随CK1变化,变为高电平,Out2(N+1)保持低电平;Out1(N)通过M4反馈,增加输出稳定性。
在第三阶段t3,所述第二输出模块2在所述上拉节点PU的电位的控制下,将所述第二时钟控制信号端CK2所输入的信号通过第二信号输出端Out2进行输出;所述第二降噪模块5在第二信号输出端Out2所输入的信号的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降噪;
也就是说,该阶段CK1变为低电平,CK2变为高电平,CK3、CK4为低电平,Out1(N)随CK1变化,变为低电平,Out2(N+1)随CK2变化,变为高电平;Out2(N+1)通过M10反馈,增加输出稳定性。
在第四阶段t4,所述第二输出模块2在所述上拉节点PU的电位的控制下,将所述第三时钟控制信号端CK3所输入的信号通过第二信号输出端Out2进行输出;所述第二降噪模块5在上拉节点PU的电位的控制下,通过低电平端VGL所输入的信号对下拉节点PD进行降噪;
也就是说,该阶段CK1为低电平,CK2为低电平,CK3为高电平,CK4为低电平,Input2(N+2)为高电平,M1打开,Input2(N+12)通过M1,继续给C1、C2充电;PU→继续维持高电平→M5继续保持打开,确保PD继续被拉为低电平。
在第五阶段t5,所述第二复位模块6在第四时钟信号输入端CK4所输入的信号的控制下,将下拉结点电位拉高;所述第一复位模块3在下拉节点PD的电位的控制下,通过低电平端VGL所输入的信号将第一信号输出端Out1、第二信号输出端Out2的电位拉低。
也就是说,该阶段Input2(N+2)变为低电平,CK1,CK2,CK3为低电平,CK4为高电平,M1关闭,M7打开,CK4通过M7,继续给C3充电;PD→变为高电平→M6打开→C1、C2通过M6放电,PU被拉为低电平→M2、M9关闭,M3、M8打开,确保Out1(N)和Out2(N+1)继续输出低电平。
实施例4:
本实施例提供一种显示面板,包括上述实施例的移位寄存器。
实施例5:
本实施例提供了一种显示装置,其包括上述任意一种显示面板。所述显示装置可以为:液晶显示面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
显然,上述各实施例的具体实施方式还可进行许多变化;例如:上述实施例中举例说明了两个输出模块的情况,三个或者更多个输出模块的情况与上述实施例的实施方式类似。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (11)

1.一种移位寄存器,其特征在于,包括:多个输入模块,多个输出模块,与每个输出模块对应的第一复位模块,第一降噪模块,第二降噪模块,以及第二复位模块;其中,
每个输入模块均连接上拉节点和与各自对应的信号输入端,用于在信号输入端所输入的信号的控制下,对所述上拉节点进行充电;
每个输出模块均连接所述上拉节点、与各自对应的信号输出端、与各自对应的第一时钟控制信号端、以及与各自对应的第一复位模块,用于在所述上拉节点的电位的控制下,将所述第一时钟控制信号端所输入的信号通过所述信号输出端进行输出;
每个第一复位模块连接下拉节点、低电平端、与各自对应的信号输出端,用于在下拉节点的电位的控制下,通过低电平端所输入的信号将信号输出端的电位拉低;
所述第一降噪模块连接低电平端、下拉节点、上拉节点,用于在下拉节点的电位的控制下,通过低电平端所输入的信号对上拉节点进行降噪;
所述第二降噪模块连接下拉节点、上拉节点、低电平端,以及各个信号输出端,用于在各个信号输出端所输入的信号和所述上拉节点的电位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;
所述第二复位模块连接第四时钟信号输入端和下拉节点,用于在第四时钟信号输入端所输入的信号控制下,控制下拉节点电位;
所述移位寄存器包括两个输出模块,每个输出模块包括第二晶体管和第一电容;
所述第二晶体管的控制极连接上拉节点;所述第二晶体管的第二极连接相应的信号输出端以及相应的第一复位模块,所述第二晶体管的第一极连接第一时钟控制信号端;
所述第一电容的第一端连接上拉节点,所述第一电容的第二端连接信号输出端。
2.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器包括两个输入模块,每个输入模块包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模块对应的信号输入端,所述第一晶体管的第二级连接上拉节点。
3.根据权利要求1所述的移位寄存器,其特征在于,所述第一复位模块包括第三晶体管,所述第三晶体管的控制极连接下拉节点,第三晶体管的第一极连接信号输出端;所述第三晶体管的第二极连接低电平端。
4.根据权利要求1所述的移位寄存器,其特征在于,所述第一降噪模块包括第六晶体管;
所述第六晶体管的控制极连接下拉节点,所述第六晶体管的第一极连接上拉节点,所述第六晶体管的第二极连接低电平端。
5.根据权利要求1所述的移位寄存器,其特征在于,所述第二复位模块包括第七晶体管;
所述第七晶体管的控制极和第一极连接第四时钟信号输入端,所述第七晶体管的第二极连接下拉节点。
6.根据权利要求1所述的移位寄存器,其特征在于,所述第二降噪模块包括第四晶体管、第五晶体管和第三电容;
所述第四晶体管的控制极连接信号输出端,所述第四晶体管的第一极连接下拉节点,所述第四晶体管的第二极连接低电平端;
所述第五晶体管的控制极连接上拉节点,所述第五晶体管的第一极连接下拉节点,所述第五晶体管的第二极连接低电平端;
所述第三电容的第一端连接下拉节点,所述第三电容的第二端连接低电平端。
7.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器包括两个输入模块,每个输入模块包括第一晶体管,所述第一晶体管的控制极和第一级连接输入模块对应的信号输入端,所述第一晶体管的第二级连接上拉节点;
所述移位寄存器包括两个输出模块,每个输出模块包括第二晶体管和第一电容;
所述第二晶体管的控制极连接上拉节点;所述第二晶体管的第二极连接相应的信号输出端以及相应的第一复位模块,所述第二晶体管的第一极连接第一时钟控制信号端;
所述第一电容的第一端连接上拉节点,所述第一电容的第二端连接信号输出端;
所述第一复位模块包括第三晶体管,所述第三晶体管的控制极连接下拉节点,第三晶体管的第一极连接信号输出端;所述第三晶体管的第二极连接低电平端;
所述第一降噪模块包括第六晶体管;
所述第六晶体管的控制极连接下拉节点,所述第六晶体管的第一极连接上拉节点,所述第六晶体管的第二极连接低电平端;
所述第二复位模块包括第七晶体管;
所述第七晶体管的控制极和第一极连接第四时钟信号输入端,所述第七晶体管的第二极连接下拉节点;
所述第二降噪模块包括第四晶体管、第五晶体管和第三电容;
所述第四晶体管的控制极连接信号输出端,所述第四晶体管的第一极连接下拉节点,所述第四晶体管的第二极连接低电平端;
所述第五晶体管的控制极连接上拉节点,所述第五晶体管的第一极连接下拉节点,所述第五晶体管的第二极连接低电平端;
所述第三电容的第一端连接下拉节点,所述第三电容的第二端连接低电平端。
8.一种GOA电路,包括多个级联的移位寄存器,其特征在于,所述移位寄存器为权利要求1所述的移位寄存器。
9.一种权利要求8所述GOA电路的驱动方法,其特征在于,所述输入模块包括第一输入模块,第二输入模块,所述信号输入端包括第一信号输入端和第二信号输入端,第一信号输入端与第一输入模块连接,第二信号输入端与第二输入模块连接,所述输出模块包括第一输出模块,第二输出模块,所述信号输出端包括第一信号输出端和第二信号输出端,第一信号输出端与第一输出模块连接,第二信号输出端与第二输出模块连接,
与第一输出模块对应的第一时钟控制信号端为第一时钟信号输入端;与第二输出模块对应的第一时钟控制信号端为第二时钟信号输入端;与所述级联的下一级中第一输出模块对应的第一时钟控制信号端为第三时钟信号输入端;
所述方法包括:
在第一阶段,第一输入模块在第一信号输入端所输入的信号的控制下,对所述上拉节点进行充电;所述第二复位模块在第四时钟信号输入端所输入的信号控制下将下拉节点电位拉低;所述第二降噪模块在上拉节点的电位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;第一信号输出端输出低电平信号;第二信号输出端输出低电平信号;
在第二阶段,所述第一输出模块在所述上拉节点的电位的控制下,将所述第一时钟控制信号端所输入的信号通过第一信号输出端进行输出;所述第二降噪模块在第一信号输出端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出高电平信号;所述第二信号输出端输出低电平信号;
在第三阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第二时钟控制信号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在第二信号输出端所输入的信号的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出低电平信号;所述第二信号输出端输出高电平信号;
在第四阶段,所述第二输出模块在所述上拉节点的电位的控制下,将第三时钟控制信号端所输入的信号通过第二信号输出端进行输出;所述第二降噪模块在上拉节点的电位的控制下,通过低电平端所输入的信号对下拉节点进行降噪;所述第一信号输出端输出高电平信号;所述第二信号输出端输出低电平信号;
在第五阶段,所述第二复位模块在第四时钟信号输入端所输入的信号的控制下,将下拉节点电位拉高;所述第一复位模块在下拉节点的电位的控制下,通过低电平端所输入的信号将第一信号输出端、第二信号输出端的电位拉低。
10.一种显示面板,其特征在于,包括权利要求1-7任一项所述的移位寄存器。
11.一种显示装置,其特征在于,包括权利要求10所述的显示面板。
CN201710202517.2A 2017-03-30 2017-03-30 一种移位寄存器、goa电路及其驱动方法、显示装置 Active CN106683634B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710202517.2A CN106683634B (zh) 2017-03-30 2017-03-30 一种移位寄存器、goa电路及其驱动方法、显示装置
PCT/CN2017/105545 WO2018176791A1 (zh) 2017-03-30 2017-10-10 移位寄存器、goa电路、显示装置以及驱动方法
US15/769,036 US10902811B2 (en) 2017-03-30 2017-10-10 Shift register, GOA circuit, display device and driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710202517.2A CN106683634B (zh) 2017-03-30 2017-03-30 一种移位寄存器、goa电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN106683634A CN106683634A (zh) 2017-05-17
CN106683634B true CN106683634B (zh) 2019-01-22

Family

ID=58829348

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710202517.2A Active CN106683634B (zh) 2017-03-30 2017-03-30 一种移位寄存器、goa电路及其驱动方法、显示装置

Country Status (3)

Country Link
US (1) US10902811B2 (zh)
CN (1) CN106683634B (zh)
WO (1) WO2018176791A1 (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106683634B (zh) * 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置
CN107068106B (zh) * 2017-06-21 2019-06-07 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN107123390A (zh) * 2017-07-04 2017-09-01 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN107316600A (zh) * 2017-07-21 2017-11-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109994064A (zh) 2018-01-02 2019-07-09 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法以及显示装置
CN108877627B (zh) 2018-07-13 2021-01-26 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN108877682B (zh) * 2018-07-18 2020-04-28 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
CN108648718B (zh) 2018-08-01 2020-07-14 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN109949749B (zh) * 2018-08-01 2021-01-26 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置和栅极驱动方法
CN110858468B (zh) * 2018-08-07 2021-03-09 京东方科技集团股份有限公司 移位寄存器单元及移位寄存器电路、显示装置
CN108877636B (zh) * 2018-08-29 2021-05-14 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN109599144B (zh) * 2018-11-29 2020-12-11 合肥鑫晟光电科技有限公司 移位寄存单元、栅极驱动电路、显示装置及驱动方法
CN109920387A (zh) 2019-02-22 2019-06-21 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
CN110085160B (zh) * 2019-04-04 2020-09-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN109817182B (zh) * 2019-04-10 2021-04-23 京东方科技集团股份有限公司 一种显示面板及显示装置
CN110136653B (zh) * 2019-05-29 2022-05-13 合肥京东方卓印科技有限公司 移位寄存器、栅极驱动电路及显示装置
CN112687230B (zh) * 2021-01-29 2022-06-10 云谷(固安)科技有限公司 移位寄存器、栅极驱动电路和显示面板
CN113035258A (zh) * 2021-03-09 2021-06-25 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示面板
CN113112949B (zh) * 2021-04-27 2023-06-30 武汉天马微电子有限公司 一种栅极驱动电路、显示面板、显示装置及驱动方法
CN115691372A (zh) * 2021-07-29 2023-02-03 北京京东方显示技术有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法
CN113724635A (zh) * 2021-08-18 2021-11-30 惠科股份有限公司 阵列基板行驱动电路、阵列基板以及显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104700805A (zh) * 2015-03-26 2015-06-10 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN105529009A (zh) * 2016-02-04 2016-04-27 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN105609135A (zh) * 2015-12-31 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN106340273A (zh) * 2015-07-16 2017-01-18 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
CN106548747A (zh) * 2017-02-06 2017-03-29 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2361121A (en) * 2000-04-04 2001-10-10 Sharp Kk A CMOS LCD scan pulse generating chain comprising static latches
US6897477B2 (en) * 2001-06-01 2005-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method thereof, and display device
KR100753365B1 (ko) * 2001-10-16 2007-08-30 삼성전자주식회사 쉬프트 레지스터 및 이를 갖는 액정표시장치
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
US7649513B2 (en) * 2005-06-25 2010-01-19 Lg Display Co., Ltd Organic light emitting diode display
KR101129426B1 (ko) * 2005-07-28 2012-03-27 삼성전자주식회사 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법
KR20070034800A (ko) * 2005-09-26 2007-03-29 삼성전자주식회사 쉬프트레지스터, 표시장치용 스캔구동장치 및 이를포함하는 표시장치
JP5132884B2 (ja) * 2005-12-28 2013-01-30 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US7372300B2 (en) * 2006-01-05 2008-05-13 Mitsubishi Electric Corporation Shift register and image display apparatus containing the same
JP4912000B2 (ja) * 2006-03-15 2012-04-04 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP4912023B2 (ja) * 2006-04-25 2012-04-04 三菱電機株式会社 シフトレジスタ回路
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
EP2189987B1 (en) * 2007-09-12 2013-02-13 Sharp Kabushiki Kaisha Shift register
JP2009134814A (ja) * 2007-11-30 2009-06-18 Mitsubishi Electric Corp シフトレジスタおよびそれを備える画像表示装置
KR101448910B1 (ko) * 2008-01-25 2014-10-14 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
WO2010058581A1 (ja) * 2008-11-20 2010-05-27 シャープ株式会社 シフトレジスタ
JP5188382B2 (ja) * 2008-12-25 2013-04-24 三菱電機株式会社 シフトレジスタ回路
US20120082287A1 (en) * 2009-05-20 2012-04-05 Sharp Kabushiki Kaisha Shift register
JP5528084B2 (ja) * 2009-12-11 2014-06-25 三菱電機株式会社 シフトレジスタ回路
JP5419762B2 (ja) * 2010-03-18 2014-02-19 三菱電機株式会社 シフトレジスタ回路
KR101285541B1 (ko) * 2010-12-07 2013-07-23 엘지디스플레이 주식회사 입체 영상 표시장치
CN102610206B (zh) * 2012-03-30 2013-09-18 深圳市华星光电技术有限公司 显示器的闸极驱动电路
CN102622983B (zh) * 2012-03-30 2013-11-06 深圳市华星光电技术有限公司 显示器的闸极驱动电路
KR102120070B1 (ko) * 2013-12-31 2020-06-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102218946B1 (ko) * 2014-06-13 2021-02-24 엘지디스플레이 주식회사 스캔 구동부 및 이를 이용한 표시장치
CN104376826B (zh) * 2014-11-20 2017-02-01 深圳市华星光电技术有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104464605B (zh) * 2014-12-30 2017-12-08 上海中航光电子有限公司 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏
KR102507421B1 (ko) * 2016-06-27 2023-03-10 엘지디스플레이 주식회사 표시장치
US10403382B2 (en) * 2016-08-05 2019-09-03 Hannstar Display Corporation Gate driving circuit and display apparatus
KR102484185B1 (ko) * 2016-10-31 2023-01-04 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 표시장치
KR102490159B1 (ko) * 2016-10-31 2023-01-20 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 인셀 터치 센서를 갖는 표시장치
CN106683634B (zh) * 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104700805A (zh) * 2015-03-26 2015-06-10 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN106340273A (zh) * 2015-07-16 2017-01-18 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
CN105609135A (zh) * 2015-12-31 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105529009A (zh) * 2016-02-04 2016-04-27 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106548747A (zh) * 2017-02-06 2017-03-29 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
US20200258464A1 (en) 2020-08-13
WO2018176791A1 (zh) 2018-10-04
CN106683634A (zh) 2017-05-17
US10902811B2 (en) 2021-01-26

Similar Documents

Publication Publication Date Title
CN106683634B (zh) 一种移位寄存器、goa电路及其驱动方法、显示装置
CN106057147B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105096803B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106951123B (zh) 触控驱动单元及其驱动方法、触控驱动电路、显示装置
CN104332146B (zh) 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN104282255B (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示装置
CN104867438B (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN102930812B (zh) 移位寄存器、栅线集成驱动电路、阵列基板及显示器
CN108806571B (zh) 栅极驱动电路及其驱动方法、阵列基板及显示装置
CN106601177B (zh) 移位寄存器及其驱动方法、驱动电路和显示装置
CN104537980B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104900210B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN107633833A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104835475A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105446544B (zh) 触控驱动单元及其驱动方法、触控驱动电路及显示装置
CN108573668A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104103244A (zh) 液晶显示器及其双向移位暂存装置
CN108536334B (zh) 一种移位寄存器、触控电极驱动电路及显示装置
CN107221298B (zh) 一种goa电路及液晶显示器
CN104575411A (zh) 液晶显示器及其双向移位暂存装置
JP2019502148A (ja) Goa駆動回路、tft表示パネル及び表示装置
WO2017049844A1 (zh) 预充电电路、扫描驱动电路、阵列基板和显示装置
WO2020107949A1 (zh) Goa电路及显示面板
CN107633799A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN108389545A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant