CN104464605B - 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏 - Google Patents

一种移位寄存器及其驱动方法、栅极驱动电路及显示屏 Download PDF

Info

Publication number
CN104464605B
CN104464605B CN201410857310.5A CN201410857310A CN104464605B CN 104464605 B CN104464605 B CN 104464605B CN 201410857310 A CN201410857310 A CN 201410857310A CN 104464605 B CN104464605 B CN 104464605B
Authority
CN
China
Prior art keywords
voltage
switching tube
signal
node
shift register
Prior art date
Application number
CN201410857310.5A
Other languages
English (en)
Other versions
CN104464605A (zh
Inventor
陈晨
Original Assignee
上海中航光电子有限公司
天马微电子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 上海中航光电子有限公司, 天马微电子股份有限公司 filed Critical 上海中航光电子有限公司
Priority to CN201410857310.5A priority Critical patent/CN104464605B/zh
Publication of CN104464605A publication Critical patent/CN104464605A/zh
Application granted granted Critical
Publication of CN104464605B publication Critical patent/CN104464605B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Abstract

本发明公开了一种移位寄存器及其驱动方法、栅极驱动电路及显示屏,该移位寄存器包括:输入电路,用于响应输入信号,根据所述输入信号输出第一电压信号;触发电路,用于在所述第一电压信号触发下,根据第一参考电压以及第二参考电压生成第二电压信号与第三电压信号;输出电路,所述输出电路根据所述第二电压信号以及所述第三电压信号输出扫描信号。所述第二电压信号与所述第三电压信号的大小取决所述触发电路根据所述第一参考电压以及所述第二参考电压的分压,故各级移位寄存器的输出电路根据所述第二电压信号以及所述第三电压信号输出的输出信号电压是一致的,不会发生衰减,保证了栅极扫描的响应速度,进而保证了图像显示效果。

Description

一种移位寄存器及其驱动方法、栅极驱动电路及显示屏
技术领域
[0001] 本发明涉及显示装置技术领域,更具体的说,涉及一种移位寄存器及其驱动方法、 栅极驱动电路及显示屏。
背景技术 _
[0002] 薄膜开关管(thin film transistor,TFT)显不器的驱动器件主要包括:栅极驱动 电路和数据驱动电路,其中,栅极驱动电路将输入的各种控制信号通过移位寄存器后输出 到显示面板的栅极线上。通常,栅极驱动电路可以形成在TFT面板上。栅极驱动电路可以包 括多个级联的移位寄存器,每级移位寄存器均连接到一根相应的栅极线以输出栅极驱动信 号。
[0003] 在栅极驱动电路中在进行栅极扫描时,各级移位寄存器的输出信号会随着级数的 增加而逐级衰减,从而影响栅极驱动电路的响应速度,进而影响图像显示效果。
发明内容
[0004] 为解决上述问题,本发明提供了一种移位寄存器及其驱动方法、栅极驱动电路及 显示屏,避免了扫描时移位寄存器的输出信号衰减问题,保证了响应速度以及图像显示效 果。
[0005] 为实现上述目的,本发明提供了一种移位寄存器,该移位寄存器包括:
[0006] 输入电路,用于响应输入信号,根据所述输入信号输出第一电压信号;
[0007] 触发电路,用于在所述第一电压信号触发下,根据第一参考电压以及第二参考电 压生成第二电压信号与第二电压伯号;
[0008] 输出电路,所述输出电路根据所述第二电压信号以及所述第三电压信号输出扫描 信号。
[0009] 本发明还提供了一种驱动方法,用于上述任一项所述的移位寄存器,该驱动方法 包括:
[0010] 提供输入信号;
[0011]响应输入信号,根据所述输入信号输出第一电压信号;
[0012]在所述第一电压信号触发下,根据第一参考电压以及第二参考电压生成第二电压 信号与第三电压信号;
[0013]根据所述第二电压信号以及所述第三电压信号输出扫描信号。
[00M]本发明还提供了一种栅极驱动电路,该栅极驱动电路包括:N个级联的移位寄存 器;N为大于2的正整数;
[0015]其中,所述N个级联的移位寄存器包括:第1级移位寄存器-第N级移位寄存器;所述 移位寄存器为上述任一项所述的移位寄存器。
[0016]本发明还提供了一种显示屏,该显示屏包括:
[0017]基板,所述基板包括显示区以及包围所述显示区的边框区;
[0018] 设置在所述显示区的多个阵列分布的像素单元;
[0019] 多条栅极线,所述栅极线平行于像素行;
[0020] 多条数据线,所述数据线平行于像素列;
[0021] 数据电路,所述数据电路与所述数据线电连接,用于通过所述数据线为所述像素 列的像素单元提供数据信号;
[0022] 栅极驱动电路,所述栅极驱动电路与所述栅极线电连接,用于通过所述栅极线为 所述像素行的像素单元提供扫描信号;
[0023] 其中,所述栅极驱动电路为权利要求13-15任一项所述的栅极驱动电路。
[0024] 通过上述描述可知,本发明所述移位寄存器包括:输入电路,用于响应输入信号, 根据所述输入信号输出第一电压信号;触发电路,用于在所述第一电压信号触发下,根据第 一参考电压以及第二参考电压生成第二电压信号与第三电压信号;输出电路,所述输出电 路根据所述第二电压信号以及所述第三电压信号输出扫描信号。在所述移位寄存器中,所 述第二电压信号与所述第三电压信号的大小取决于所述触发电路根据所述第一参考电压 以及所述第二参考电压的分压,输入电路输出的第一电压信号仅用于触发所述触发电路, 故各级移位寄存器的输出电路根据所述第二电压信号以及所述第三电压信号输出的输出 信号电压是一致的,不会发生衰减,保证了栅极扫描的响应速度,进而保证了图像显示效 果。
附图说明
[0025]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现 有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本 发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据 提供的附图获得其他的附图。
[0026]图1为本发明实施例提供的一种移位寄存器的结构示意图;
[0027]图2为本发明实施例提供的另一种移位寄存器的结构示意图;
[0028]图3为本发明实施例提供的一种驱动方法的流程示意图;
[0029]图4为本发明实施例提供的一种栅极驱动电路的结构示意图;
[0030]图5a为本发明实施例提供的一种时序图;
[0031]图5b为本发明实施例提供另一种时序图;
[0032]图6为本发明实施例提供的一种显示屏的结构示意图。
具体实施方式
[0033]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完 整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于 本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他 实施例,都属于本发明保护的范围。
[0034]本发明实施例提供了一种移位寄存器,该移位寄存器包括:输入电路,用于响应输 入信号,根据所述输入信号输出第一电压信号;触发电路,用于在所述第一电压信号触发 下,根据第一参考电压以及第二参考电压生成第二电压信号与第三电压信号;输出电路,所 边电1¾根据所述第二电压信号以及所述第三电压信号输出扫描信号。
[0035] 为了使本发明实施例提供的技术方案更加清楚,下面结合附图对上述方案进行详 细描述。
[0036] 参考图丨,图1为本发明实施例提供的一种移位寄存器的结构示意图,该移位寄存 器巧括:输入电路11、触发电路丨2以及输出电路丨3。输入电路11用于响应输入信号,根据输 入15?输出第一电压信号;触发电路12用于在第一电压信号触发下,根据第一参考电压以 及第二参考电压生成第二电压信号与第三电压信号;输出电路13根据第二电压信号以及第 二电压彳目号输出扫描信号。
[0037]触发电路12包括:第一开关管M1、第二开关管M2、第三开关管似以及第四开关管 M4。第一开关管Ml的栅极与第一电极均输入第一参考电压V1,其第二电极电连接第一节点 P;所述第二开关管M2的栅极与第一电极均输入第一参考电压V1,其第二电极电连接第二节 点Q;第三开关管M3的栅极电连接第二节点Q,其第一电极电连接第一节点p,其第二电极输 入第二参考电压V2;第四开关管M4的栅极电连接第一节点P,其第一电极电连接第二节点q, 其第二电极输入第二参考电压V2。
[0038] 其中,第一节点P输入第一电压信号并输出第三电压信号,第一电压信号用于控制 第一节点P电平跳变;第二节点Q用于输出第二电压信号;第一开关管Ml的沟道宽度大于第 二开关管M2的沟道宽度。
[0039] 第一参考电压VI与第二参考电压V2其中一个为高电平,另一个为低电平。本发明 实施例中,高电平为大于NMOS导通阈值的电压,可以控制NMOS导通;低电平为小于PMOS导通 阈值的电压,可以控制PMOS导通。显然高电平的大于低电平的电压。
[0040]在图1所示移位寄存器的触发电路12中,第一开关管Ml、第二开关管M2、第三开关 管M3以及第四开关管M4均为NMOS,第一参考电压VI大于第二参考电压V2,即第一参考电压 VI为高电平,第二参考电压V2为低电平;或,第一开关管M1、第二开关管M2、第三开关管M3以 及第四开关管M4均为PMOS,第一参考电压VI小于第二参考电压V2,即第一参考电压VI为低 电平,第二参考电压V2为高电平。
[0041]此时,触发电路12构成一个自稳电路,在第一节点P无信号输入(第一电压信号为 低电平)时,第一节点P的输出电压以及第二节点Q的输出电压取决于第一开关管Ml与第二 开关管M2的分压,由于第一开关管Ml的沟道宽度大于第二开关管M2的沟道宽度,使得第一 开关管Ml的电阻小于所述第二开关管M2的电阻,因此,第一节点P的分压小于第二节点Q的 分压,使得第一节点P的电压稳定在低电平,使得第二节点Q的电压稳定在低电平。即在第一 节点P无信号输入时,第一节点P输出的第三电压信号为高电平,第二节点Q输出的第二电压 信号为低电平,第三电压信号与第二电压信号的大小仅取决于触发电路12所构成的自稳电 路的电压分配,不会在信号传输过程中出现衰减。
[0042]在第一节点P输入一个高电平信号(第一电压信号为高电平)时,第一节点P将会成 为高电平,如果第一开关管Ml、第二开关管M2、第三开关管M3以及第四开关管M4均为NMOS, 第一参考电压VI大于第二参考电压V2。初始(第一节点P无信号输入)时,第四开关管M4关 闭,第三开关管M3导通。高电平的第一电压信号输入后,使得第四开关管M4导通,第三开关 管M3关闭,使得第二节点Q的电压被所述第二参考电压V2拉到低电平,从而使得第一节点P 与所述第二节点Q发生电平翻转,第一节点P为高电平,第二节点Q为低电平,即第一节点P输 出的第三电压信号为高电平,第二节点Q输出的第二电压信号为低电平。第一节点P输入的 第一电压信号仅用于触发第一节点P以及第二节点Q的电平翻转,第一节点P的输出电压以 及第二节点Q的输出电压仍然取决于所述触发电路12的构成的自稳电路的电压分配,不会 在信号传输过程中出现衰减。
[0043]在第一节点P输入一个高电平信号时,第一节点P将会成为高电平,如果第一开关 管M1、第二开关管M2、第三开关管M3以及第四开关管M4均为PMOS,第一参考电压VI小于所述 第二参考电压V2,初始,第三开关管M3关闭,第四开关管M4导通。高电平的第一电压信号输 入后,使得第四开关管M4关闭,第三开关管M3导通,第二节点Q的电压被第一参考电压VI拉 到低电平,从而使得第一节点P与第二节点Q发生电平翻转,第一节点P为高电平,第二节点Q 为低电平,即第一节点P输出的第三电压信号为高电平,第二节点Q输出的第二电压信号为 低电平。第一节点P输入的第一电压信号仅用于触发所述第一节点P以及第二节点Q的电平 翻转,第一节点P的输出电压以及第二节点Q的输出电压仍然取决于所述触发电路12的构成 的自稳电路的电压分配,不会在信号传输过程中出现衰减。
[0044]输入电路11包括:第五开关管Mf5以及第六开关管M6。第五开关管Mf5的栅极输入第 一输入信号STP,其第一电极输入第三参考电压VFW,其第二电极电连接第一节点P;第六开 关管Me的栅极输入第二输入信号Gn+1,其第一电极电连接第一节点P,其第二电极输入第四 参考电压VBW。其中,第五开关管M5的第二电极与第六开关管M6的第一电极用于输出第一电 压信号。
[0045] 所述输出电路包括:上拉电路以及下拉电路;上拉电路用于控制扫描信号位于第 一电平,下拉电路用于控制扫描信号位于第二电平;其中,第一电平高于第二电平,即第一 电平为高电平,第二电平为低电平。
[0046]具体的,上拉电路包括:第七开关管M7以及电容C1,下拉电路包括:第八开关管M8、 第九开关管M9、第十开关管M10以及第十一开关管Mil。
[0047]第七开关管M7的栅极电连接第一节点P,其第一电极输入第一时钟信号CKB,其第 二电极电连接第三节点A。第八开关管M8的栅极电连接第四节点B,其第一电极电连接所述 第三节点A,其第二电极输入第二参考电压V2。第九开关管M9的栅极输入第二时钟信号CK, 其第一电极电连接所述第三节点A,其第二电极输入第二参考电压V2。所述第十开关管M10 的栅极电连接第一节点P,其第一电极电连接第四节点B,其第二电极输入所述第二参考电 压V2。第十一开关管的栅极电连接第二节点Q,其第一电极输入所述第一时钟信号CKB,其第 二电极电连接第四节点B。电容C1的第一极板电连接第七开关管M7的栅极,其第二极板电连 接所述第七开关管M7的第二电极。其中,第三节点A用于输出扫描信号Gn。
[0048] 在本实施例中,第五开关管M5、第六开关管M6、第七开关管M7、第八开关管M8、第九 开关管M9、第十开关管M10以及第十一开关管Mil均为NM0S,在栅极输入低电平时导通。
[0049]图1所不实施方式中,优选的设置第一开关管Ml-第十一开关管Mil均为丽0S,此 时,当图1所示移位寄存器级联为栅极驱动电路后用于正向扫描时,第一参考电压VI为高电 平,第二参考电压V2为低电平,第三参考电压VFW为高电平,第四参考电压VBW为低电平。 [0050]参考图2,图2为本发明实施例提供的另一种移位寄存器的结构示意图,图2所示触 发电路12同样包括:第一开关管M1、第二开关管M2、第三开关管M3以及第四开关管M4,第一 开关管Ml的沟道宽度大于第二开关管M2的沟道宽度。图2所示实施方式与图1所示实施方式 电路连接不同在于,图2中第一开关管Ml以及第二开关管M2的栅极均连接第五参考电压 VGL,第五参考电压VGL为低电平。输入电路11以及输出电路13与图丨所示实施方式相同,且 输入电路11、触发电路相互以及输出电路13相互之间的连接关系相同,在此不再赘述。
[0051]图2所示实施方式中,设置第一开关管Ml和第二开关管M2均为PMOS;第三开关管M3 与第四开关管M4均为NMOS;第一参考电压大于第二参考电压。同样,可以使得图2所示触发 电路12构成自稳电路,在第一节点P无信号输入时,第一节点p输出低电平,第二节点Q输出 高电平。在第一节点P输入高电平信号时,第一节点P与第二节点Q的电平发生反转。第一节 点P输入的第一电压信号仅为触发第一节点P与第二节点Q电平翻转的触发信号,第一节点P 与第二节点Q的输出电压取决于自稳电路的电压分配。
[0052]本发明实施例还提供了一种移位寄存器的驱动方法,参考图3,图3为本发明实施 例提供的一种驱动方法的流程示意图,该驱动方法包括:
[0053] 步骤SI 1:提供输入信号。
[0054]步骤S12:响应输入信号,根据输入信号输出第一电压信号。
[0055]步骤S13:在第一电压信号触发下,根据第一参考电压以及第二参考电压生成第二 电压信号与第三电压信号。
[0056]步骤S14:根据第二电压信号以及第三电压信号输出扫描信号。
[0057]参考上述移位寄存器实施例,移位寄存器包括用于输出第一电压信号的第一节点 以及用于输出第二电压信号的第二节点;在提供输入信号前,驱动方法还包括:对所述第一 节点以及所述第二节点的电荷进行清除。在驱动所述移位寄存器前,可以通过设定的归零 电路对第一节点以及第二节点进行电压归零,以对第一节点以及第二节点的电荷进行清 除,以提高输入电路以及触发电路的响应速度。
[0058]驱动方法用于驱动上述实施例移位寄存器,第一电压信号仅用于触发生成第二电 压信号与第三电压信号,第二电压信号与第三电压信号取决于对于第一参考电压以及第二 参考电压生成第二电压信号与第三电压信号的分压,故输出的扫描信号电压稳定,不会发 生逐级衰减的问题。
[0059]本发明实施例还提供了一种栅极驱动电路,该栅极驱动电路包括:N个级联的移位 寄存器;N为大于2的正整数;其中,N个级联的移位寄存器包括:第1级移位寄存器-第N级移 位寄存器;移位寄存器为上述实施例任一种实施方式所述的移位寄存器。
[0060] 栅极驱动电路用于正向扫描,第三参考电压大于第四参考电压;对于第n级移位寄 存器,第一输入信号为第n-1级移位寄存器的扫描信号,第二输入信号为第n+1级移位寄存 器的扫描信号;n为大于1,且不大于N的正整数。
[0061]栅极驱动电路用于反向扫描,第三参考电压小于第四参考电压;对于第n级移位寄 存器,第一输入信号为第n+1级移位寄存器的扫描信号,第二输入信号为第n-1级移位寄存 器的扫描信号;n为大于1,且小于N的正整数。
[0062]为了使本发明实施例提供的栅极驱动电路更加清楚,下面结合附图对上述方案进 行详细描述。
[0063]参考图4,图4为本发明实施例提供的一种栅极驱动电路的结构示意图,该栅极驱 动电路示出了前4级移位寄存器。用于正向扫描时,第1级移位寄存器的第一输入端输入扫 描起始信号STP0,对于第n级移位寄存器,第一输入信号为第n-1级移位寄存器的扫描信号, 第二输入信号为第n+1级移位寄存器的扫描信号;n为大于1,且不大于N的正整数。如n = 3 时,第3级移位寄存器的第一输入端电连接第2级移位寄存器的输出端,接收第2级移位寄存 器输出的扫描信号G2,第3级移位寄存器的第二输入端电连接第4级移位寄存器的输出端, 接收第4级移位寄存器输出的扫描信号G4。
[0064]本发明实施例所述栅极驱动电路具有上述移位寄存器,每一级的输出信号输出一 致,避免了多级级联时输出信号衰减的问题。且可以实现正向扫描或是反向扫描。
[0065]参考图5a,图5a为本发明实施例提供的一种时序图。下面结所述时序图说明本发 明实施例所述移位寄存器进行栅极扫描时的电压移位原理。
[0066]以图1所示移位寄存器方式为例,设定该移位寄存器对应的栅极驱动电路用于正 向扫描,所有开关管均为NM0S,对应的所述第一参考电压VI以及所述第三参考电压VFW均为 高电平,所述第二参考电压V2以及第四参考电压VBW均为低电平。
[0067] 在T1时刻前,在不考虑前一帧扫描残留电荷干扰下,第一节点P与第二节点Q均为 低电平。
[0068]在T1时刻,第一输入信号STP以及第二输入信号Gn+1均为低电平,使得第五开关管 M5与第六开关管Me均关闭,进而使得输入电路11对第一节点P无输入信号,第一节点p与第 二节点Q由于自稳电路分压,第一节点P为低电平,第二节点Q为高电平。
[0069] 第一节点P为低电平,使得第七开关管M7与第十开关管Ml 0关闭。
[0070] 第二节点Q为高电平,使得第十一开关管Mil导通,第四节点B为高电平的第一时钟 信号CKB,第八开关管M8导通,扫描信号Gn为低电平的第二参考电压V2。
[0071]在T2时刻,第一输入信号STP输入高电平,第二输入信号Gn+1输入低电平,第五开 关管M5导通,第六开关管M6关闭,输入电路11对第一节点P输出高电平的第三参考电压VFW, 即第一电压信号为高电平。此时,所述第一电压信号触发触发电路12第一节点P与第二节点 Q电平翻转,第一节点P为高电平,第二节点Q为低电平。
[0072]第一节点P为高电平,使得第七开关管M7与第十开关管M10导通,同时为电容C1充 高电平。第十开关管M10导通使得第四节点B为低电平的第二参考电压V2。
[0073]第二节点Q为低电平,使得第十一开关管Mil关闭,由于第十开关管M10导通,第四 节点B为低电平的第二参考电压V2,第八开关管M8关闭。此时第二时钟信号CK为高电平,控 制第九开关管M9导通,使得扫描输出信号Gn为低电平的第二参考电压信号V2。输出低电平 的扫描输出信号时,第八开关管MS与第九开关管M9交替进行导通,延长第八开关管M8与第 九开关管M9的使用寿命。
[0074]在T3时刻,第一输入信号STP以及第二输入信号Gn+1均为低电平,输入电路u对第 一节点P无输入信号。但是,由于电容C1在T2时刻保持高电平,此时电容C1高电平放电,相当 于第一节点P输出高电平信号,保持第一节点P为高电平,第二节点Q为低电平。第七开关管 M7与第十开关管M10导通,第十一开关管Ml 1关闭。
[0075]第七开关管M7导通,使得扫描信号Gn为高电平的第一时钟信号CKB。第十开关管 M10导通,使得第四节点B为低电平的第二参考电压V2,第八开关管关闭,以阻断低电平的第 二参考电压V2与输出端电连接,保证输出端输出高电平的扫描信号Gn。第二时钟信号〇(为 低电平,第九开关管M9关闭,同样是为了阻断低电平的第二参考电压V2与输出端电连接,保 证输出端输出高电平的扫描信号Gn。
[0076] 在T4时刻,电容Cl高电平放电完毕,第一输入信号STP为低电平,第五晶体管M5关 闭。第二输入信号Gn+1为高电平,第六开关管M6导通,低电平的第四参考电压VBW通过第六 开关管M6输出,使得输入电路11对第一节点P输出低电平,此时,第一节点P与第二节点Q分 压取决于触发电路12在第一节点P无输入时的分压,第一节点P为低电平,第二节点Q为高电 平。
[0077] 第一节点P为低电平,使得第七开关管M7与第十开关管M10关闭。
[0078] 第二节点Q为高电平,使得第十一开关管Mil导通,第四节点B为高电平的第一时钟 信号CKB,第八开关管M8导通,第二时钟信号CK为低电平,第九开关管M9关闭,扫描信号Gn为 低电平的第二参考电压V2,此时第二参考电压V2通过第八开关管M8导传输到输出端。
[0079] 图5a所示时序图为图1移位寄存器对应栅极驱动电路进行正向扫描时的波形图, 此时第一输入信号STP为第n-1级移位寄存器的扫描信号G n-1。可见,扫描信号G n相对于 上一级扫描信号Gn发生了一个脉冲宽度的移位,在进行扫描时,扫描信号G n_l扫描第n-1 级栅极线后,生成扫描信号G n扫描第n栅极线。
[0080] 参考图5b,图5b为本发明实施例提供另一种时序图。为了避免上一帧扫描过程中, 第一节点P与第二节点Q存在电荷残留,对下一次扫描产生干扰,在T1时刻前,通过归零电路 提供重置信号Reset,对第一节点P以及第二节点Q进行电荷清零,使得第一节点P与第二节 点Q均为低电平。图6与图5不同在于添加了重置信号Reset,Tl-T4的工作过程与图5相同,在 此不再赘述。
[0081] 对于任意的第n级移位寄存器,在一帧扫描过程中,只输出一个高电平,因此当T4 时刻过后,在该帧扫描完成之前,第一节点P的电压保持低电平,第二节点Q的电压保持高电 平。
[0082] 通过上述描述可知,触发电路12第一节点P与第二节点Q的电压取决与自身分压, 第一节点P的输入仅用于触发第一节点P与第二节点Q电平翻转,进而不会导第一节点P与第 二节点Q输出电平的衰减,从而使得输出电路的扫描信号较快的进行高低电平转换,避免了 扫描信号的逐级衰减问题,栅极驱动电路的响应速度快,保证了图像显示效果。
[0083] 本发明实施例还提供了一种显示屏,参考图6,图6为本发明实施例提供的一种显 示屏60的结构示意图,该显示屏60包括:基板61,基板61包括显示区611以及包围显示区的 边框区612;设置在显示区611的多个阵列分布的像素单元P;多条栅极线62,栅极线62平行 于像素行;多条数据线63,数据线63平行于像素列;数据电路64,数据电路64与数据线63电 连接,用于通过数据线63为像素列的像素单元P提供数据信号;栅极驱动电路65,栅极驱动 电路65与栅极线62电连接,用于通过栅极线62为像素行的像素单元P提供扫描信号。其中, 栅极驱动电路65为上述实施例所述的栅极驱动电路。
[0084]本发明实施例所述显示屏具有上述栅极驱动电路,在进行栅极扫描时,各级移位 寄存器的输出一致,避免了各级输出信号的衰减,保证了栅极扫描的响应速度,具有较好的 图像显示效果。对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本 发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所 定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此, 本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特 点相一致的最宽的范围。

Claims (16)

1. 一种移位寄存器,其特征在于,包括: 输入电路,用于响应输入信号,根据所述输入信号输出第一电压信号; 触发电路,用于在所述第一电压信号触发下,根据第一参考电压以及第二参考电压生 成第二电压信号与第三电压信号; 输出电路,所述输出电路根据所述第二电压信号以及所述第三电压信号输出扫描信 号; 其中,第一节点输入第一电压信号并输出第三电压信号;第二节点用于输出第二电压 信号;第一节点输入的第一电压信号仅用于触发第一节点以及第二节点的电平翻转,第一 节点的输出电压以及第二节点的输出电压仍取决于所述触发电路的构成的自稳电路的电 压分配。
2. 根据权利要求1所述的移位寄存器,其特征在于,所述触发电路包括:第一开关管、第 二开关管、第三开关管以及第四开关管; 所述第一开关管的栅极与第一电极均输入所述第一参考电压,其第二电极电连接第一 节点; 所述第二开关管的栅极与第一电极均输入所述第一参考电压,其第二电极电连接第二 韦*占. M ;、、、 》 所述第三开关管的栅极电连接所述第二节点,其第一电极电连接所述第一节点,其第 二电极输入所述第二参考电压; 所述第四开关管的栅极电连接所述第一节点,其第一电极电连接所述第二节点,其第 二电极输入所述第二参考电压; 其中,所述第一节点输入所述第一电压信号并输出所述第三电压信号,所述第一电压 信号用于控制所述第一节点电平跳变;所述第二节点用于输出所述第二电压信号;所述第 一开关管的沟道宽度大于所述第二开关管的沟道宽度。
3. 根据权利要求2所述的移位寄存器,其特征在于,所述第一开关管、第二开关管、第三 开关管以及第四开关管均为NM〇S;所述第一参考电压大于所述第二参考电压。
4. 根据权利要求2所述的移位寄存器,其特征在于,所述第一开关管、第二开关管、第三 开关管以及第四开关管均为PM〇S;所述第一参考电压小于所述第二参考电压。
5. 根据权利要求1所述的移位寄存器,其特征在于,所述触发电路包括:第一开关管、第 二开关管、第三开关管以及第四开关管; 所述第一开关管的栅极输入第五参考电压,其第一电极输入所述第一参考电压,其第 二电极电连接第一节点; 所述第二开关管的栅极输入所述第五参考电压,其第一电极输入所述第一参考电压, 其第二电极电连接第二节点; 所述第三开关管的栅极电连接所述第二节点,其第一电极电连接所述第一节点,其第 二电极输入所述第二参考电压; 所述第四开关管的栅极电连接所述第一节点,其第一电极电连接所述第二节点,其第 二电极输入所述第二参考电压; 其中,所述第一节点输入所述第一电压信号并输出所述第三电压信号,所述第一电压 信号用于控制所述第一节点电平跳变;所述第二节点用于输出所述第二电压信号;所述第 一开关管的沟道宽度大于所述第二开关管的沟道宽度。
6. 根据权利要求5所述的移位寄存器,其特征在于,所述第一开关管和所述第二开关管 均为PMOS;所述第三开关管与所述第四开关管均为NMOS;所述第一参考电压大于所述第二 参考电压。
7. 根据权利要求2-6任一项所述的移位寄存器,其特征在于,所述输入电路包括:第五 开关管以及第六开关管; 所述第五开关管的栅极输入第一输入信号,其第一电极输入第三参考电压,其第二电 极电连接所述第一节点; 所述第六开关管的栅极输入第二输入信号,其第一电极电连接所述第一节点,其第二 电极输入第四参考电压; 其中,所述第五开关管的第二电极与所述第六开关管的第一电极用于输出所述第一电 压信号。
8. 根据权利要求7所述的移位寄存器,其特征在于,所述输出电路包括:上拉电路以及 下拉电路; 所述上拉电路用于控制所述扫描信号位于第一电平,所述下拉电路用于控制所述扫描 信号位于第二电平; 其中,所述第一电平高于所述第二电平。
9. 根据权利要求8所述的移位寄存器,其特征在于,所述上拉电路包括:第七开关管以 及电容,所述下拉电路包括:第八开关管、第九开关管、第十开关管以及第十一开关管; 所述第七开关管的栅极电连接所述第一节点,其第一电极输入第一时钟信号,其第二 电极电连接第三节点; 所述第八开关管的栅极电连接第四节点,其第一电极电连接所述第三节点,其第二电 极输入所述第二参考电压; 所述第九开关管的栅极输入第二时钟信号,其第一电极电连接所述第三节点,其第二 电极输入所述第二参考电压; 所述第十开关管的栅极电连接所述第一节点,其第一电极电连接所述第四节点,其第 二电极输入所述第二参考电压; 所述第十一开关管的栅极电连接所述第二节点,其第一电极输入所述第一时钟信号, 其第二电极电连接所述第四节点; 所述电容的第一极板电连接所述第七开关管的栅极,其第二极板电连接所述第七开关 管的第二电极; 其中,所述第三节点用于输出所述扫描信号。
10.根据权利要求9所述的移位寄存器,其特征在于,所述第五开关管、第六开关管、第 七开关管、第八开关管、第九开关管、第十开关管以及第十一开关管均为NM0S。
11.一种驱动方法,用于如权利要求1-10任一项所述的移位寄存器,其特征在于,包括: 接收输入信号; 响应所述输入信号,并根据所述输入信号输出第一电压信号; 在所述第一电压信号触发下,根据第一参考电压以及第二参考电压生成第二电压信号 与第三电压信号; 根据所述第二电压信号以及所述第三电压信号输出扫描信号; 其中,第一节点输入第一电压信号并输出第三电压信号;第二节点用于输出第二电压 信号;第一节点输入的第一电压信号仅用于触发第一节点以及第二节点的电平翻转,第一 节点的输出电压以及第二节点的输出电压仍取决于所述触发电路的构成的自稳电路的电 压分配。
12. 根据权利要求11所述的驱动方法,其特征在于,其中所述移位寄存器包括用于输出 所述第一电压信号的第一节点以及用于输出所述第二电压信号的第二节点; 在接收所述输入信号前,所述驱动方法还包括:对所述第一节点以及所述第二节点的 电荷进行清除。
13. —种栅极驱动电路,其特征在于,包括:N个级联的移位寄存器;N为大于2的正整数; 其中,所述N个级联的移位寄存器包括:第1级移位寄存器-第N级移位寄存器;所述移位 寄存器为权利要求1-10任一项所述的移位寄存器。
14. 根据权利要求13所述的栅极驱动电路,其特征在于,所述移位寄存器为如权利要求 7-10任一项所述移位寄存器,所述栅极驱动电路用于正向扫描; 所述第三参考电压大于所述第四参考电压; 对于第n级移位寄存器,所述第一输入信号为第n-1级移位寄存器的扫描信号,所述第 二输入信号为第n+1级移位寄存器的扫描信号;n为大于1,且小于N的正整数。
15. 根据权利要求13所述的栅极驱动电路,其特征在于,所述移位寄存器为如权利要求 7 -10任一项所述移位寄存器,所述栅极驱动电路用于反向扫描; 所述第三参考电压小于所述第四参考电压; 对于第n级移位寄存器,所述第一输入信号为第n+l级移位寄存器的扫描信号,所述第 二输入信号为第n-1级移位寄存器的扫描信号;n为大于1,且小于N的正整数。
16. —种显示屏,其特征在于,包括: 基板,所述基板包括显示区以及包围所述显示区的边框区; 设置在所述显示区的多个阵列分布的像素单元; 多条栅极线,所述栅极线平行于像素行; 多条数据线,所述数据线平行于像素列; 数据电路,所述数据电路与所述数据线电连接,用于通过所述数据线为所述像素列的 像素单元提供数据信号; 栅极驱动电路,所述栅极驱动电路与所述栅极线电连接,用于通过所述栅极线为所述 像素行的像素单元提供扫描信号; 其中,所述栅极驱动电路为权利要求13-15任一项所述的栅极驱动电路。
CN201410857310.5A 2014-12-30 2014-12-30 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏 CN104464605B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410857310.5A CN104464605B (zh) 2014-12-30 2014-12-30 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410857310.5A CN104464605B (zh) 2014-12-30 2014-12-30 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏
US14/848,981 US9779646B2 (en) 2014-12-30 2015-09-09 Shift register, method and system for operating shift register
DE102015121980.8A DE102015121980B4 (de) 2014-12-30 2015-12-16 Schieberegister, Verfahren zur Ansteuerung eines Schieberegisters, Gate-Ansteuerschaltung und Anzeigebildschirm

Publications (2)

Publication Number Publication Date
CN104464605A CN104464605A (zh) 2015-03-25
CN104464605B true CN104464605B (zh) 2017-12-08

Family

ID=52910567

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410857310.5A CN104464605B (zh) 2014-12-30 2014-12-30 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏

Country Status (3)

Country Link
US (1) US9779646B2 (zh)
CN (1) CN104464605B (zh)
DE (1) DE102015121980B4 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104978922B (zh) * 2015-07-29 2017-07-18 京东方科技集团股份有限公司 移位寄存器、显示装置及移位寄存器驱动方法
CN105469760B (zh) * 2015-12-17 2017-12-29 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105590601B (zh) 2015-12-18 2018-06-26 上海中航光电子有限公司 驱动电路、阵列基板及显示装置
CN105652535B (zh) * 2016-01-21 2018-09-11 武汉华星光电技术有限公司 一种栅极驱动电路及显示面板
CN105761699B (zh) * 2016-05-18 2018-07-27 武汉华星光电技术有限公司 一种goa电路及液晶显示器
CN105788508B (zh) * 2016-05-24 2017-07-25 京东方科技集团股份有限公司 一种栅极驱动电路及显示面板
CN106531048B (zh) 2016-11-29 2020-03-27 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板和驱动方法
CN106683634B (zh) * 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置
CN107591129B (zh) * 2017-09-04 2019-08-30 深圳市华星光电半导体显示技术有限公司 用于发光二极管显示的扫描驱动电路及显示面板
CN108389544A (zh) 2018-03-23 2018-08-10 上海天马有机发光显示技术有限公司 发射控制器及其控制方法、显示装置
TWI681400B (zh) * 2019-03-11 2020-01-01 友達光電股份有限公司 移位暫存電路及閘極驅動器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1648972A (zh) * 2004-01-28 2005-08-03 夏普株式会社 触发器、移位寄存器、及有源矩型显示装置
CN101178871A (zh) * 2006-11-09 2008-05-14 三星Sdi株式会社 数据驱动器及其有机发光二极管显示装置
CN101882470A (zh) * 2009-05-08 2010-11-10 联咏科技股份有限公司 移位寄存装置
CN103366822A (zh) * 2013-02-07 2013-10-23 友达光电股份有限公司 移位寄存电路以及削角波形产生方法
TWI450256B (zh) * 2010-10-18 2014-08-21 Chunghwa Picture Tubes Ltd 改善開機延遲的液晶驅動裝置、時序控制電路及改善液晶顯示器開機延遲的方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080006037A (ko) * 2006-07-11 2008-01-16 삼성전자주식회사 시프트 레지스터, 이를 포함하는 표시 장치, 시프트레지스터의 구동 방법 및 표시 장치의 구동 방법
JP5090008B2 (ja) * 2007-02-07 2012-12-05 三菱電機株式会社 半導体装置およびシフトレジスタ回路
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
TWI366177B (en) * 2007-08-08 2012-06-11 Au Optronics Corp Lcd display with a gate driver outputting non-overlapping scanning signals
US8344989B2 (en) * 2007-12-31 2013-01-01 Lg Display Co., Ltd. Shift register
JP5473686B2 (ja) * 2010-03-11 2014-04-16 三菱電機株式会社 走査線駆動回路
CN102467890B (zh) 2010-10-29 2014-05-07 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置及液晶显示器
KR101768485B1 (ko) * 2011-04-21 2017-08-31 엘지디스플레이 주식회사 쉬프트 레지스터
CN102651187B (zh) * 2011-05-16 2014-09-24 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
US9136013B2 (en) * 2011-11-25 2015-09-15 Boe Technology Group Co., Ltd. Shift register, gate driver, and display device
CN102708926B (zh) * 2012-05-21 2015-09-16 京东方科技集团股份有限公司 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
CN103021318B (zh) * 2012-12-14 2016-02-17 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN103021466B (zh) * 2012-12-14 2016-08-03 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN104392704A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1648972A (zh) * 2004-01-28 2005-08-03 夏普株式会社 触发器、移位寄存器、及有源矩型显示装置
CN101178871A (zh) * 2006-11-09 2008-05-14 三星Sdi株式会社 数据驱动器及其有机发光二极管显示装置
CN101882470A (zh) * 2009-05-08 2010-11-10 联咏科技股份有限公司 移位寄存装置
TWI450256B (zh) * 2010-10-18 2014-08-21 Chunghwa Picture Tubes Ltd 改善開機延遲的液晶驅動裝置、時序控制電路及改善液晶顯示器開機延遲的方法
CN103366822A (zh) * 2013-02-07 2013-10-23 友达光电股份有限公司 移位寄存电路以及削角波形产生方法

Also Published As

Publication number Publication date
DE102015121980A1 (de) 2016-06-30
US20160189795A1 (en) 2016-06-30
DE102015121980B4 (de) 2019-02-21
CN104464605A (zh) 2015-03-25
US9779646B2 (en) 2017-10-03

Similar Documents

Publication Publication Date Title
CN105185349B (zh) 一种移位寄存器、栅极集成驱动电路及显示装置
CN105679262B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN104575436B (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN104808862B (zh) 阵列基板、触控显示面板和阵列基板的驱动方法
US10283038B2 (en) Shift register unit and method for driving the same, gate drive circuit and display device
CN103823589B (zh) 一种触摸电路及驱动方法、触摸显示装置
EP3125250B1 (en) Gate driving circuit and driving method therefor and display device
US9875708B2 (en) Driving circuit, array substrate and display apparatus
CN103165189B (zh) 栅极移位寄存器
US20180315367A1 (en) Display panel, driving method for display panel, and display device
CN104485082B (zh) 一种阵列基板和触控显示装置及其驱动方法
US8571169B2 (en) Scanning line driving circuit
WO2016197542A1 (zh) 触控驱动电路、显示装置及其驱动方法
US20150332784A1 (en) Shift register unit, shift register, gate drive circuit and display apparatus
CN105206246B (zh) 扫描驱动电路及具有该电路的液晶显示装置
US20160133337A1 (en) Shift register unit, shift register, gate drive circuit and display device
CN107068088B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104575409B (zh) 液晶显示器及其双向移位暂存装置
CN103413531B (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN103021466B (zh) 移位寄存器及其工作方法、栅极驱动装置、显示装置
US20150346904A1 (en) Shift Register Unit, Display Device and Driving Method
US8686990B2 (en) Scanning signal line drive circuit and display device equipped with same
CN103366822B (zh) 移位寄存电路以及削角波形产生方法
US20180342187A1 (en) Shift register, gate driving circuit, display panel and driving method
CN102867543B (zh) 移位寄存器、栅极驱动器及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant