CN205122157U - 一种goa电路及液晶显示器 - Google Patents

一种goa电路及液晶显示器 Download PDF

Info

Publication number
CN205122157U
CN205122157U CN201520856668.6U CN201520856668U CN205122157U CN 205122157 U CN205122157 U CN 205122157U CN 201520856668 U CN201520856668 U CN 201520856668U CN 205122157 U CN205122157 U CN 205122157U
Authority
CN
China
Prior art keywords
transistor
signal
level
grid
goa
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201520856668.6U
Other languages
English (en)
Inventor
肖军城
颜尧
戴荣磊
曹尚操
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201520856668.6U priority Critical patent/CN205122157U/zh
Application granted granted Critical
Publication of CN205122157U publication Critical patent/CN205122157U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型公开了一种GOA电路及液晶显示器。该GOA电路包括级联的多个GOA单元,第N级GOA单元包括:公共信号点控制模块、栅极信号点控制模块和GAS信号作用模块,其中,公共信号点控制模块用于在All?Gate?On阶段后上拉公共信号点的电平;栅极信号点控制模块用于在All?Gate?On阶段后下拉栅极信号点的电平;GAS信号作用模块利用第一和第二GAS信号实现GOA电路的All?Gate?On功能以及在触控屏扫描期间控制第N级栅极驱动信号的输出。通过上述方式,本实用新型能够控制栅极信号点在All?Gate?On阶段后的漏电以减少GOA电路失效的风险,保证GOA电路的正常工作。

Description

一种GOA电路及液晶显示器
技术领域
本实用新型涉及液晶领域,特别是涉及一种GOA电路及液晶显示器。
背景技术
Gatedriveronarray,简称GOA,是指利用现有的薄膜晶体管液晶显示器Array制程将栅极驱动(Gate)信号制作在Array基板上,实现对液晶显示器逐行扫描的一项技术。
随着手机智能化进程的日益加快,触控屏(TouchPanel,TP)技术尤其是InCellTouchPanel技术得到了进一步发展。其中,InCellTouchPanel是指利用现有的薄膜晶体管液晶显示器Array制程将触控屏部分的触控焊盘(Pad)制作在Array基板上,实现触控功能。
现有的搭配InCellTouchPanel技术的GOA电路在实现所有栅极驱动信号打开(AllGateOn)功能后可能会出现GOA电路功能失效的风险,例如AllGateOn后栅极信号点漏电从而导致栅极信号点的电位处于非正常状态,进而导致GOA电路出现失效。另外,在触控屏扫描期间,触控焊盘上会产生扫描信号,该扫描信号会对GOA电路中的栅极驱动信号产生影响,进而影响液晶显示器的正常显示。
其中,AllGateOn功能是指将GOA电路中的所有栅极驱动信号设置为有效电平以同时对液晶显示器进行扫描,从而清除液晶显示器从黑屏阶段进入黑屏唤醒阶段时每个像素点残存的电荷以解决开机时出现残影的问题。
实用新型内容
本实用新型主要解决的技术问题是提供一种GOA电路及液晶显示器,能够降低AllGateOn后GOA电路失效的风险的同时,消除扫描信号对GOA电路中的栅极驱动信号产生的影响,从而保证GOA电路的正常工作。
为解决上述技术问题,本实用新型采用的一个技术方案是:提供一种GOA电路,用于液晶显示器,该GOA电路包括级联的多个GOA单元,其中,第N级GOA单元包括:正反扫描模块、输出控制模块、下拉模块、公共信号点控制模块、栅极信号点控制模块和GAS信号作用模块;正反扫描模块用于利用第一驱动信号和第二驱动信号控制GOA电路的正向扫描或反向扫描;输出控制模块用于在第N级GOA单元的作用期间控制第N级栅极驱动信号的输出;下拉模块用于在第N级GOA单元的非作用期间下拉第N级栅极驱动信号的电平以及在触控屏扫描期间控制第N级栅极驱动信号的输出;公共信号点控制模块用于在所有栅极驱动信号打开功能阶段下拉公共信号点的电平、在进入黑屏唤醒阶段上拉公共信号点的电平以及在第N级GOA单元的作用期间控制公共信号点的电平;栅极信号点控制模块用于在第N级GOA单元的作用期间控制栅极信号点的电平以及在进入黑屏唤醒阶段下拉栅极信号点的电平;GAS信号作用模块用于利用第一GAS信号和第二GAS信号实现GOA电路的所有栅极驱动信号打开功能以及在触控屏扫描期间控制第N级栅极驱动信号的输出。
其中,正反扫描模块包括第一晶体管和第二晶体管,第一晶体管的栅极与第N-2级栅极驱动信号连接,第一晶体管的漏极与第一驱动信号连接,第一晶体管的源极与栅极信号点连接,第二晶体管的栅极与第N+2级栅极驱动信号连接,第二晶体管的漏极与第二驱动信号连接,第二晶体管的源极与栅极信号点连接;输出控制模块包括第三晶体管和第一电容,第三晶体管的栅极分别与第一电容的一端和栅极信号点连接,第三晶体管的源极与第一电容的另一端和第N级栅极驱动信号连接,第三晶体管的漏极与第一控制时钟连接;下拉模块包括第四晶体管,第四晶体管的栅极与公共信号点连接,第四晶体管的源极与负压恒压信号连接,第四晶体管的漏极与第N级栅极驱动信号连接;公共信号点控制模块包括第五晶体管、第六晶体管、第七晶体管和第八晶体管,第五晶体管的栅极与漏极连接后与复位信号连接,第五晶体管的源极与公共信号点连接,第六晶体管的栅极与栅极信号点连接,第六晶体管的源极与第二控制时钟连接,第六晶体管的漏极与公共信号点连接,第七晶体管的栅极与第二控制时钟连接,第七晶体管的源极与公共信号点连接,第七晶体管的漏极与正压恒压信号连接,第八晶体管的栅极与第一GAS信号连接,第八晶体管的源极与负压恒压信号连接,第八晶体管的漏极与公共信号点连接;栅极信号点控制模块包括第九晶体管、第十晶体管和第十一晶体管,第九晶体管的栅极与第一控制时钟连接,第九晶体管的源极与第十晶体管的漏极连接,第九晶体管的漏极与栅极信号点连接,第十晶体管的栅极与公共信号点连接,第十晶体管的源极与负压恒压信号连接,第十一晶体管的栅极与第五晶体管的栅极连接,第十一晶体管的源极与负压恒压信号连接,第十一晶体管的漏极与栅极信号点连接;GAS信号作用单元包括第十二晶体管和第十三晶体管,第十二晶体管的栅极和源极连接后接收第一GAS信号,第十二晶体管的漏极与第N级栅极驱动信号连接,第十三晶体管的栅极接收第二GAS信号,第十三晶体管的源极与负压恒压信号连接,第十三晶体管的漏极与第N级栅极驱动信号连接。
其中,电路进一步包括第一漏电控制模块,用于在第N级GOA单元的作用期间减少栅极信号点的漏电;其中,第一漏电控制模块包括第十四晶体管,第十四晶体管串接于第九晶体管的漏极和第三晶体管的栅极之间,第十四晶体管的栅极与正压恒压信号连接,第十四晶体管的源极与第三晶体管的栅极连接,第十四晶体管的漏极与第九晶体管的漏极连接。
其中,电路进一步包括第二漏电控制模块,用于减少触控屏扫描期间栅极信号点的漏电;其中,第二漏电控制模块包括第十五晶体管和第十六晶体管,第十五晶体管的栅极与第一驱动信号连接,第十六晶体管的栅极与第二驱动信号连接,第十五晶体管的源极与第十六晶体管的源极连接后与第九晶体管的漏极连接,第十五晶体管的漏极与第十六晶体管的漏极连接后与第一晶体管的源极连接。
其中,电路进一步包括公共信号点辅助控制模块,用于在第N级GOA单元的作用期间辅助公共信号点控制模块控制公共信号点的电平;其中,公共信号点辅助控制模块串接于第二控制时钟和第六晶体管的源极之间,公共信号点辅助控制模块包括第十七晶体管和第十八晶体管,第十七晶体管的栅极与第一驱动信号连接,第十八晶体管的栅极与第二驱动信号连接,第十七晶体管和第十八晶体管的源极与第六晶体管的源极连接,第十七晶体管和第十八晶体管的漏极与第二控制时钟连接。
其中,GOA电路接收第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号,其中,第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号在GOA电路的作用周期依次分时有效;GOA电路包括奇数级的GOA单元级联形成的第一GOA子电路和偶数级的GOA单元级联形成的第二GOA子电路;在第一GOA子电路中,第一时钟信号和第三时钟信号隔行交替输入到第一控制时钟和第二控制时钟;在第二GOA子电路中,第二时钟信号和第四时钟信号隔行交替输入到第一控制时钟和第二控制时钟。
其中,在触控屏扫描阶段,第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号和负压恒压信号输出扫描脉冲信号。
其中,在液晶显示器的黑屏阶段,第一GAS信号为高电平信号,第二GAS信号为低电平信号。
其中,液晶显示器的黑屏阶段包括触控检测阶段和所有栅极驱动信号打开功能阶段,其中,在触控检测阶段,第一GAS信号为低电平信号,第二GAS信号为高电平信号,在所有栅极驱动信号打开功能阶段,第一GAS信号为高电平信号,第二GAS信号为低电平信号。
为解决上述技术问题,本实用新型采用的另一个技术方案是:提供一种液晶显示器,包括了上述GOA电路。
本实用新型的有益效果是:本实用新型的GOA电路及液晶显示器通过公共信号点控制模块在AllGateOn阶段后上拉公共信号点的电平以及栅极信号点控制模块在AllGateOn阶段后下拉栅极信号点的电平,从而能够控制栅极信号点在AllGateOn阶段后的漏电以减少GOA电路失效的风险,同时,本实用新型通过两个GAS信号来控制触控屏扫描期间栅极驱动信号的输出,可以消除扫描信号对GOA电路中的栅极驱动信号产生的影响,从而保证GOA电路的正常工作。
附图说明
图1是本实用新型实施例的GOA电路的结构示意图;
图2是图1所示GOA电路中GOA单元的第一实施例的电路原理图;
图3是图2所示GOA单元的工作时序图;
图4是图1所示GOA电路中GOA单元的第二实施例的电路原理图;
图5是图4所示GOA单元的工作时序图;
图6是本实用新型实施例的液晶显示器的结构示意图。
具体实施方式
在说明书及权利要求书当中使用了某些词汇来指称特定的组件,所属领域中的技术人员应可理解,制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的基准。下面结合附图和实施例对本实用新型进行详细说明。
图1是本实用新型实施例的GOA电路的结构示意图。如图1所示,GOA电路10包括级联的多个GOA单元11,其中,第N级GOA单元11用于输出栅极驱动信号G(N)以对显示区域中对应的第N条水平扫描线进行充电,从而实现液晶显示器的正常显示。
具体来说,GOA电路10包括奇数级的GOA单元11级联形成的第一GOA子电路101和偶数级的GOA单元11级联形成的第二GOA子电路102。GOA电路10采用隔行扫描(Interlace)驱动方式,第一GOA子电路101和第二GOA子电路102交替输出栅极驱动信号。
GOA电路10接收第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3和第四时钟信号CK4,其中,所述第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3、第四时钟信号CK3在GOA电路10的作用周期依次分时有效。其中,第一GOA子电路101接收第一时钟信号CK1和第三时钟信号CK3,第二GOA子电路102接收第二时钟信号CK2和第四时钟信号CK4。
图2是图1所示GOA电路中GOA单元的第一实施例的电路原理图。如图2所示,第N级GOA单元11包括正反扫描模块100、输出控制模块200、下拉模块300、公共信号点控制模块400、栅极信号点控制模块500和GAS信号作用模块600。
其中,正反扫描模块100用于利用第一驱动信号U2D和第二驱动信号D2U控制GOA电路的正向扫描或反向扫描。输出控制模块200用于在第N级GOA单元的作用期间控制第N级栅极驱动信号G(N)的输出。下拉模块300用于在第N级GOA单元的非作用期间下拉第N级栅极驱动信号G(N)的电平以及在触控屏扫描期间控制第N级栅极驱动信号G(N)的输出。公共信号点控制模块400用于在所有栅极驱动信号打开功能阶段下拉公共信号点P的电平、在进入黑屏唤醒阶段上拉公共信号点P的电平以及在第N级GOA单元的作用期间控制公共信号点P的电平。栅极信号点控制模块500用于在第N级GOA单元的作用期间控制栅极信号点Q的电平以及在进入黑屏唤醒阶段下拉栅极信号点Q的电平。GAS信号作用模块600用于利用第一GAS信号Gas1和第二GAS信号Gas2实现GOA电路的所有栅极驱动信号打开功能以及在触控屏扫描期间控制第N级栅极驱动信号G(N)的输出。其中,第N级GOA单元的作用期间也即第N级GOA单元输出正常的栅极驱动信号G(N)以使液晶显示器正常显示的阶段,也即后续时序图3和图5中的Display阶段。
具体来说,正反扫描模块100包括晶体管NT9和晶体管NT10,晶体管NT9的栅极与第N-2级栅极驱动信号G(N-2)连接,晶体管NT9的漏极与第一驱动信号U2D连接,晶体管NT9的源极与栅极信号点Q连接,晶体管NT10的栅极与第N+2级栅极驱动信号G(N+2)连接,晶体管NT10的漏极与第二驱动信号D2U连接,晶体管NT10的源极与栅极信号点Q连接。
输出控制模块200包括晶体管NT7和第一电容C1,晶体管NT7的栅极分别与第一电容C1的一端和栅极信号点Q连接,晶体管NT7的源极与第一电容C1的另一端和第N级栅极驱动信号G(N)连接,晶体管NT7的漏极与第一控制时钟CK连接。其中,第一电容C1用于提升栅极信号点Q的电位。
下拉模块300包括晶体管NT8,晶体管NT8的栅极与公共信号点P连接,晶体管NT8的源极与负压恒压信号VGL连接,晶体管NT8的漏极与第N级栅极驱动信号G(N)连接。
公共信号点控制模块400包括晶体管NT1、晶体管NT2、晶体管NT3和晶体管NT12,晶体管NT1的栅极与漏极连接后与复位信号Reset连接,晶体管NT1的源极与公共信号点P连接,晶体管NT2的栅极与栅极信号点Q连接,晶体管NT2的源极与第二控制时钟XCK连接,晶体管NT2的漏极与公共信号点P连接,晶体管NT3的栅极与第二控制时钟XCK连接,晶体管NT3的源极与公共信号点P连接,晶体管NT3的漏极与正压恒压信号VGH连接,晶体管NT12的栅极与第一GAS信号GAS1连接,晶体管NT12的源极与负压恒压信号VGL连接,晶体管NT12的漏极与公共信号点P连接。
栅极信号点控制模块500包括晶体管NT4、晶体管NT5和晶体管NT14,晶体管NT4的栅极与第一控制时钟CK连接,晶体管NT4的源极与晶体管NT5的漏极连接,晶体管NT4的漏极与栅极信号点Q连接,晶体管NT5的栅极与公共信号点P连接,晶体管NT5的源极与负压恒压信号VGL连接,晶体管NT14的栅极与晶体管NT1的栅极连接,晶体管NT14的源极与负压恒压信号VGL连接,晶体管NT14的漏极与栅极信号点Q连接。
GAS信号作用单元600包括晶体管NT11和晶体管NT13,晶体管NT11的栅极和源极连接后接收第一GAS信号GAS1,晶体管NT11的漏极与第N级栅极驱动信号G(N)连接,晶体管NT13的栅极接收第二GAS信号GAS2,晶体管NT13的源极与负压恒压信号VGL连接,晶体管NT13的漏极与第N级栅极驱动信号G(N)连接。
其中,当第N级GOA单元11为第一GOA子电路101中的GOA单元时,第一时钟信号CK1和第三时钟信号CK3隔行交替输入GOA单元中的第一控制时钟CK和第二控制时钟XCK。当第N级GOA单元11为第二GOA子电路102中的GOA单元时,第二时钟信号CK2和第四时钟信号CK4隔行交替输入GOA单元中的第一控制时钟CK和第二控制时钟XCK。
本领域的技术人员可以理解,本实施例是以GOA单元中的晶体管为NMOS管为例进行说明的,在其它实施例中,GOA单元中的晶体管也可以为PMOS管。
请一并参考图3,图3是图2所示GOA单元的工作时序图。如图3所示,GOA单元的工作过程包括黑屏阶段和黑屏唤醒阶段,其中,黑屏阶段包括触控检测TP阶段和所有栅极驱动信号打开功能AllGateOn阶段,黑屏唤醒阶段包括正常显示Display阶段和触控屏扫描TPScan阶段。
在黑屏阶段,第一GAS信号Gas1为高电平信号,高电平信号的电位为+5V,第二GAS信号Gas2为低电平信号,低电平信号的电位为-5V。其中,在AllGateOn阶段,第一GAS信号Gas1控制晶体管NT11实现了所有栅极驱动信号打开功能,同时,第一GAS信号Gas1控制晶体管NT12实现了公共信号点P的下拉,关闭下拉通道,更好地实现了所有栅极驱动信号打开功能。
在进入黑屏唤醒阶段后,在Display阶段,首先,复位信号Reset控制晶体管NT1保证了公共信号点P的电位初始化为高电位,进而保证了栅极信号点Q的输出处于正常电位,减少栅极信号点Q的漏电。接着,第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3、第四时钟信号CK3依次分时有效从而控制GOA单元输出扫描信号G(N)以对显示区域中对应的第N条水平扫描线进行充电,实现液晶显示器的正常显示。随后,在TPScan阶段,第一GAS信号Gas1为高电平信号,高电平信号的电位为+10V,第二Gas信号Gas2为低电平信号,低电平信号的电位为-11.5V,第一时钟信号CK1、第二时钟信号CK2、第三时钟信号CK3、第四时钟信号CK3和负压恒压信号VGL输出扫描脉冲信号,使得第N级栅极驱动信号G(N)在TPScan阶段输出扫描脉冲信号,从而消除了在TPScan期间触控屏的扫描信号TPPAD对正常输出的栅极驱动信号G(N)的影响,进而消除了对液晶显示器正常显示的影响。
图4是图1所示GOA电路中GOA单元的第二实施例的电路原理图。图4所示的第二实施例与图2所示的第一实施例的区别是:图4所示的第二实施例进一步包括:第一漏电控制模块700、第二漏电控制模块800和公共信号点辅助控制模块900。
其中,第一漏电控制模块700用于在第N级GOA单元的作用期间减少栅极信号点Q的漏电。第二漏电控制模块800用于减少触控屏扫描期间栅极信号点Q的漏电。公共信号点辅助控制模块800用于在第N级GOA单元的作用期间辅助公共信号点控制模块400控制公共信号点P的电平。
具体来说,第一漏电控制模块700包括晶体管NT6,晶体管NT6串接于晶体管NT4的漏极和晶体管NT7的栅极之间,晶体管NT6的栅极与正压恒压信号VGH连接,晶体管NT6的源极与晶体管NT7的栅极连接,晶体管NT6的漏极与晶体管NT4的漏极连接。其中,第一漏电控制模块700控制了在正常显示阶段栅极信号点Q经晶体管NT7的漏电。
第二漏电控制模块800包括晶体管NT15和晶体管NT16,晶体管NT15的栅极与第一驱动信号U2D连接,晶体管NT16的栅极与第二驱动信号D2U连接,晶体管NT15的源极与晶体管NT16的源极连接后与晶体管NT4的漏极连接,晶体管NT15的漏极与晶体管NT16的漏极连接后与晶体管NT9的源极连接。其中,第二漏电控制模块800保证了在触控屏扫描阶段栅极信号Q的稳定,减少了栅极信号点Q的漏电。
公共信号点辅助控制模块900串接于第二控制时钟XCK和晶体管NT2的源极之间,公共信号点辅助控制模块900包括晶体管NT17和晶体管NT18,晶体管NT17的栅极与第一驱动信号U2D连接,晶体管NT18的栅极与第二驱动信号D2U连接,晶体管NT17和晶体管NT18的源极与晶体管NT2的源极连接,晶体管NT17和晶体管NT18的漏极与第二控制时钟XCK连接。其中,公共信号点辅助控制模块900通过晶体管NT17和晶体管NT18的源极和漏极之间进行变换达到了更好控制公共信号点P的电平的目的。
优选地,图4所示的第二实施例进一步包括第二电容C2,第二电容C2的一端与公共信号点P连接,第二电容C2的另一端与负压恒压信号VGL连接。
请一并参考图5,图5是图4所示GOA单元的工作时序图。图5所示的工作时序图与图4所示的工作时序图的区别是:在黑屏阶段,图5中第一Gas信号Gas1和第二Gas信号Gas2的工作时序和图4中的时序不同,从而可以消除黑屏阶段AllGateOn功能后栅极信号点Q输出电压不稳,导致电路失效的风险。
具体来说,在触控检测阶段也即TP阶段,第一GAS信号Gas1为低电平信号,第二GAS信号Gas2为高电平信号,在所有栅极驱动信号打开功能阶段也即AllGateOn阶段,第一GAS信号Gas1为高电平信号,第二GAS信号Gas2为低电平信号。其中,高电平信号的电位为+5V,低电平信号的电位为-5V。
图6是本实用新型实施例的液晶显示器的结构示意图。如图6所示,液晶显示器1包括了上述GOA电路10。
本实用新型的有益效果是:本实用新型的GOA电路及液晶显示器通过公共信号点控制模块在AllGateOn阶段后上拉公共信号点的电平以及栅极信号点控制模块在AllGateOn阶段后下拉栅极信号点的电平,从而能够控制栅极信号点在AllGateOn阶段后的漏电以减少GOA电路失效的风险,同时,本实用新型通过两个GAS信号来控制触控屏扫描期间栅极驱动信号的输出,可以消除扫描信号对GOA电路中的栅极驱动信号产生的影响,从而保证GOA电路的正常工作。
以上所述仅为本实用新型的实施方式,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。

Claims (10)

1.一种GOA电路,用于液晶显示器,其特征在于,所述GOA电路包括级联的多个GOA单元,其中,第N级GOA单元包括:正反扫描模块、输出控制模块、下拉模块、公共信号点控制模块、栅极信号点控制模块和GAS信号作用模块;
所述正反扫描模块用于利用第一驱动信号和第二驱动信号控制所述GOA电路的正向扫描或反向扫描;
所述输出控制模块用于在第N级GOA单元的作用期间控制第N级栅极驱动信号的输出;
所述下拉模块用于在第N级GOA单元的非作用期间下拉所述第N级栅极驱动信号的电平以及在触控屏扫描期间控制所述第N级栅极驱动信号的输出;
所述公共信号点控制模块用于在所有栅极驱动信号打开功能阶段下拉公共信号点的电平、在进入黑屏唤醒阶段上拉所述公共信号点的电平以及在第N级GOA单元的作用期间控制所述公共信号点的电平;
所述栅极信号点控制模块用于在第N级GOA单元的作用期间控制栅极信号点的电平以及在进入所述黑屏唤醒阶段下拉所述栅极信号点的电平;
所述GAS信号作用模块用于利用第一GAS信号和第二GAS信号实现所述GOA电路的所有栅极驱动信号打开功能以及在所述触控屏扫描期间控制所述第N级栅极驱动信号的输出。
2.根据权利要求1所述的电路,其特征在于,
所述正反扫描模块包括第一晶体管(NT9)和第二晶体管(NT10),所述第一晶体管(NT9)的栅极与第N-2级栅极驱动信号连接,所述第一晶体管(NT9)的漏极与所述第一驱动信号连接,所述第一晶体管(NT9)的源极与所述栅极信号点连接,所述第二晶体管(NT10)的栅极与第N+2级栅极驱动信号连接,所述第二晶体管(NT10)的漏极与所述第二驱动信号连接,所述第二晶体管(NT10)的源极与所述栅极信号点连接;
所述输出控制模块包括第三晶体管(NT7)和第一电容,所述第三晶体管(NT7)的栅极分别与所述第一电容的一端和所述栅极信号点连接,所述第三晶体管(NT7)的源极与所述第一电容的另一端和所述第N级栅极驱动信号连接,所述第三晶体管(NT7)的漏极与第一控制时钟连接;
所述下拉模块包括第四晶体管(NT8),所述第四晶体管(NT8)的栅极与公共信号点连接,所述第四晶体管(NT8)的源极与负压恒压信号连接,所述第四晶体管(NT8)的漏极与所述第N级栅极驱动信号连接;
所述公共信号点控制模块包括第五晶体管(NT1)、第六晶体管(NT2)、第七晶体管(NT3)和第八晶体管(NT12),所述第五晶体管(NT1)的栅极与漏极连接后与复位信号连接,所述第五晶体管(NT1)的源极与所述公共信号点连接,所述第六晶体管(NT2)的栅极与所述栅极信号点连接,所述第六晶体管(NT2)的源极与第二控制时钟连接,所述第六晶体管(NT2)的漏极与所述公共信号点连接,所述第七晶体管(NT3)的栅极与所述第二控制时钟连接,所述第七晶体管(NT3)的源极与所述公共信号点连接,所述第七晶体管(NT3)的漏极与正压恒压信号连接,所述第八晶体管(NT12)的栅极与第一GAS信号连接,所述第八晶体管(NT12)的源极与所述负压恒压信号连接,所述第八晶体管(NT12)的漏极与所述公共信号点连接;
所述栅极信号点控制模块包括第九晶体管(NT4)、第十晶体管(NT5)和第十一晶体管(NT14),所述第九晶体管(NT4)的栅极与所述第一控制时钟连接,所述第九晶体管(NT4)的源极与所述第十晶体管(NT5)的漏极连接,所述第九晶体管(NT4)的漏极与所述栅极信号点连接,所述第十晶体管(NT5)的栅极与所述公共信号点连接,所述第十晶体管(NT5)的源极与所述负压恒压信号连接,所述第十一晶体管(NT14)的栅极与所述第五晶体管(NT1)的栅极连接,所述第十一晶体管(NT14)的源极与所述负压恒压信号连接,所述第十一晶体管(NT14)的漏极与所述栅极信号点连接;
所述GAS信号作用单元包括第十二晶体管(NT11)和第十三晶体管(NT13),所述第十二晶体管(NT11)的栅极和源极连接后接收所述第一GAS信号,所述第十二晶体管(NT11)的漏极与所述第N级栅极驱动信号连接,所述第十三晶体管(NT13)的栅极接收所述第二GAS信号,所述第十三晶体管(NT13)的源极与所述负压恒压信号连接,所述第十三晶体管(NT13)的漏极与所述第N级栅极驱动信号连接。
3.根据权利要求2所述的电路,其特征在于,所述电路进一步包括第一漏电控制模块,用于在第N级GOA单元的作用期间减少所述栅极信号点的漏电;
其中,所述第一漏电控制模块包括第十四晶体管(NT6),所述第十四晶体管(NT6)串接于所述第九晶体管(NT4)的漏极和所述第三晶体管(NT7)的栅极之间,所述第十四晶体管(NT6)的栅极与所述正压恒压信号连接,所述第十四晶体管(NT6)的源极与所述第三晶体管(NT7)的栅极连接,所述第十四晶体管(NT6)的漏极与所述第九晶体管(NT4)的漏极连接。
4.根据权利要求2所述的电路,其特征在于,所述电路进一步包括第二漏电控制模块,用于减少所述触控屏扫描期间所述栅极信号点的漏电;
其中,所述第二漏电控制模块包括第十五晶体管(NT15)和第十六晶体管(NT16),所述第十五晶体管(NT15)的栅极与所述第一驱动信号连接,所述第十六晶体管(NT16)的栅极与所述第二驱动信号连接,所述第十五晶体管(NT15)的源极与所述第十六晶体管(NT16)的源极连接后与所述第九晶体管(NT4)的漏极连接,所述第十五晶体管(NT15)的漏极与所述第十六晶体管(NT16)的漏极连接后与所述第一晶体管(NT9)的源极连接。
5.根据权利要求4所述电路,其特征在于,所述电路进一步包括公共信号点辅助控制模块,用于在第N级GOA单元的作用期间辅助所述公共信号点控制模块控制所述公共信号点的电平;
其中,所述公共信号点辅助控制模块串接于所述第二控制时钟和所述第六晶体管(NT2)的源极之间,所述公共信号点辅助控制模块包括第十七晶体管(NT17)和第十八晶体管(NT18),所述第十七晶体管(NT17)的栅极与所述第一驱动信号连接,所述第十八晶体管(NT18)的栅极与所述第二驱动信号连接,所述第十七晶体管(NT17)和所述第十八晶体管(NT18)的源极与所述第六晶体管(NT2)的源极连接,所述第十七晶体管(NT17)和所述第十八晶体管(NT18)的漏极与所述第二控制时钟连接。
6.根据权利要求2所述的电路,其特征在于,所述GOA电路接收第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号,其中,所述第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号在所述GOA电路的作用周期依次分时有效;
所述GOA电路包括奇数级的所述GOA单元级联形成的第一GOA子电路和偶数级的所述GOA单元级联形成的第二GOA子电路;
在所述第一GOA子电路中,所述第一时钟信号和所述第三时钟信号隔行交替输入到所述第一控制时钟和所述第二控制时钟;
在所述第二GOA子电路中,所述第二时钟信号和所述第四时钟信号隔行交替输入到所述第一控制时钟和所述第二控制时钟。
7.根据权利要求6所述的GOA电路,其特征在于,在触控屏扫描阶段,所述第一时钟信号、第二时钟信号、第三时钟信号、第四时钟信号和所述负压恒压信号输出扫描脉冲信号。
8.根据权利要求2所述的GOA电路,其特征在于,在所述液晶显示器的黑屏阶段,所述第一GAS信号为高电平信号,所述第二GAS信号为低电平信号。
9.根据权利要求5所述的GOA电路,其特征在于,所述液晶显示器的黑屏阶段包括触控检测阶段和所有栅极驱动信号打开功能阶段,其中,在所述触控检测阶段,所述第一GAS信号为低电平信号,所述第二GAS信号为高电平信号,在所述所有栅极驱动信号打开功能阶段,所述第一GAS信号为高电平信号,所述第二GAS信号为低电平信号。
10.一种液晶显示器,其特征在于,包括权利要求1-9任一项所述的GOA电路。
CN201520856668.6U 2015-10-29 2015-10-29 一种goa电路及液晶显示器 Withdrawn - After Issue CN205122157U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520856668.6U CN205122157U (zh) 2015-10-29 2015-10-29 一种goa电路及液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520856668.6U CN205122157U (zh) 2015-10-29 2015-10-29 一种goa电路及液晶显示器

Publications (1)

Publication Number Publication Date
CN205122157U true CN205122157U (zh) 2016-03-30

Family

ID=55577743

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520856668.6U Withdrawn - After Issue CN205122157U (zh) 2015-10-29 2015-10-29 一种goa电路及液晶显示器

Country Status (1)

Country Link
CN (1) CN205122157U (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206244A (zh) * 2015-10-29 2015-12-30 武汉华星光电技术有限公司 一种goa电路及液晶显示器
CN107767834A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路
CN107767833A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路
CN108010498A (zh) * 2017-11-28 2018-05-08 武汉华星光电技术有限公司 一种goa电路及液晶面板、显示装置
JP2019532321A (ja) * 2016-08-08 2019-11-07 武漢華星光電技術有限公司Wuhan China Star Optoelectronics Technology Co.,Ltd Goa回路
US10540937B2 (en) 2017-11-17 2020-01-21 Wuhan China Star Optoelectronics Technology Co., Ltd. GOA circuit
WO2020107949A1 (zh) * 2018-11-28 2020-06-04 武汉华星光电技术有限公司 Goa电路及显示面板
CN113362771A (zh) * 2021-06-28 2021-09-07 武汉华星光电技术有限公司 栅极驱动电路及显示装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206244A (zh) * 2015-10-29 2015-12-30 武汉华星光电技术有限公司 一种goa电路及液晶显示器
CN105206244B (zh) * 2015-10-29 2017-10-17 武汉华星光电技术有限公司 一种goa电路及液晶显示器
US9898989B2 (en) 2015-10-29 2018-02-20 Wuhan China Star Optoelectronics Technology Co., Ltd Gate driver on array (GOA) circuit and liquid crystal display apparatus having the GOA circuit
JP2019532321A (ja) * 2016-08-08 2019-11-07 武漢華星光電技術有限公司Wuhan China Star Optoelectronics Technology Co.,Ltd Goa回路
EP3499488A4 (en) * 2016-08-08 2020-03-11 Wuhan China Star Optoelectronics Technology Co., Ltd. GOA TOUR
CN107767834A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路
CN107767833A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路
US10540937B2 (en) 2017-11-17 2020-01-21 Wuhan China Star Optoelectronics Technology Co., Ltd. GOA circuit
CN108010498A (zh) * 2017-11-28 2018-05-08 武汉华星光电技术有限公司 一种goa电路及液晶面板、显示装置
WO2020107949A1 (zh) * 2018-11-28 2020-06-04 武汉华星光电技术有限公司 Goa电路及显示面板
CN113362771A (zh) * 2021-06-28 2021-09-07 武汉华星光电技术有限公司 栅极驱动电路及显示装置

Similar Documents

Publication Publication Date Title
CN105206244A (zh) 一种goa电路及液晶显示器
CN205122157U (zh) 一种goa电路及液晶显示器
US9632611B1 (en) GOA circuit for in-cell type touch display panel
US10217428B2 (en) Output control unit for shift register, shift register and driving method thereof, and gate driving device
KR102019577B1 (ko) Goa 회로 및 액정 디스플레이
CN102645773B (zh) 栅极驱动电路和具有该栅极驱动电路的液晶显示器
CN108766380B (zh) Goa电路
CN105528985B (zh) 移位寄存器单元、驱动方法和显示装置
CN104332144B (zh) 液晶显示面板及其栅极驱动电路
CN107731195B (zh) 一种nmos型goa电路及显示面板
CN102750987A (zh) 移位寄存器
US9666152B2 (en) Shift register unit, gate driving circuit and display device
US20150187320A1 (en) Gate driving circuit and display device
CN101587700B (zh) 液晶显示器及驱动液晶显示器的方法
CN105096879A (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN104732904B (zh) 显示器及其栅极驱动电路和栅极驱动单元电路
CN105047158A (zh) 一种goa电路及液晶显示器
CN104091573A (zh) 一种移位寄存单元、栅极驱动装置、显示面板和显示装置
CN102982777A (zh) 显示装置的栅极驱动电路、开关控制电路及移位寄存器
US20170039978A1 (en) Shift register unit and driving method thereof, as well as array substrate gate drive device and display panel
CN107993620B (zh) 一种goa电路
US10388203B2 (en) GOA unit circuits, methods for driving the same, and GOA circuits
CN101494032A (zh) 栅极驱动电路和具有该栅极驱动电路的显示装置
US10332471B2 (en) Pulse generation device, array substrate, display device, drive circuit and driving method
CN103456259A (zh) 一种栅极驱动电路及栅线驱动方法、显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned
AV01 Patent right actively abandoned

Granted publication date: 20160330

Effective date of abandoning: 20171017