CN105446544B - 触控驱动单元及其驱动方法、触控驱动电路及显示装置 - Google Patents

触控驱动单元及其驱动方法、触控驱动电路及显示装置 Download PDF

Info

Publication number
CN105446544B
CN105446544B CN201610005489.0A CN201610005489A CN105446544B CN 105446544 B CN105446544 B CN 105446544B CN 201610005489 A CN201610005489 A CN 201610005489A CN 105446544 B CN105446544 B CN 105446544B
Authority
CN
China
Prior art keywords
transistor
terminal
input
control
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201610005489.0A
Other languages
English (en)
Other versions
CN105446544A (zh
Inventor
罗皓
谭文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201610005489.0A priority Critical patent/CN105446544B/zh
Publication of CN105446544A publication Critical patent/CN105446544A/zh
Priority to PCT/CN2016/093241 priority patent/WO2017118005A1/zh
Priority to US15/504,475 priority patent/US10409402B2/en
Application granted granted Critical
Publication of CN105446544B publication Critical patent/CN105446544B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • G06F3/04184Synchronisation with the driving of the display or the backlighting unit to avoid interferences generated internally
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种触控驱动单元及其驱动方法、触控驱动电路及显示装置,涉及触控显示技术领域,用于降低集成触控驱动单元的制造工艺的难度,进而降低触控显示面板的生产成本。该触控驱动单元用于触控显示面板,触控显示面板的公共电极分割复用为触控电极;触控驱动单元集成于触控显示面板的阵列基板上并与公共电极相互连接,用于向公共电极输出公共电压或触控驱动信号;触控驱动单元包括至少两个晶体管,晶体管均为N型或者均为P型,本发明的实施例用于显示器的制造。

Description

触控驱动单元及其驱动方法、触控驱动电路及显示装置
技术领域
本发明涉及触控显示技术领域,尤其涉及一种触控驱动单元及其驱动方法、触控驱动电路及显示装置。
背景技术
随着显示技术的不断发展,显示器已经逐渐被各种电子设备如:移动电话、个人数字助理(英文全称:Personal Digital Assistant,简称:PDA)、数码相机、计算机屏幕或笔记本计算机屏幕所广泛应用。为了进一步的实现人机互动,提高用户体验,现有技术中提出了触控式显示面板,而内嵌式触控(英文名称:In-Cell Touch)显示面板更是触控显示技术发展的主流。
触控显示技术的方案为:将显示面板的公共电极层分割复用为触控电极,在触控显示过程中,将一帧时间划分为显示时间段和触控时间段,在显示时间段内向公共电极提供公共电压信号,在触控时间段内向复用为触控电极的公共电极层提供触控驱动信号;其中,触控电极的驱动信号是外部触控驱动芯片通过位于密封区域的发射电极提供的。然而,随着显示面板尺寸增大,密封区域发射电极的数量也不断增加,因此需要增大密封区域的空间来设置发射电极,所以限制了内嵌式触控技术在大尺寸、窄边框显示内嵌式触控显示面板上的应用。另一方面,发射电极位于集成栅极驱动电路(英文全称:Gate driver OnArray,简称:GOA)的上方或下方,因此栅极驱动电路的栅极驱动信号和触控驱动单元的触控驱动信号之间会相互串扰,进而带来触控显示面板的触控和显示可靠性问题。为了解决上述问题,现有技术中提出一种将触控驱动单元集成于阵列基板密封区域的互补金属氧化物半导体(英文全称:Complementary Metal Oxide Semiconductor,简称:CMOS)结构的集成触控驱动单元设计,然而这种集成触控驱动单元中同时包含N型薄膜晶体管(英文全称:Thin Film Transistor,简称TFT)和P型TFT,由于不同类型的TFT的有源层掺杂材料不相同,因此现有技术中的集成触控驱动单元的制造工艺的难度较大,进而增加了触控显示面板的生产成本。
发明内容
本发明的实施例提供一种触控驱动单元及其驱动方法、触控驱动电路及显示装置,用于降低集成触控驱动单元的制造工艺的难度,进而降低触控显示面板的生产成本。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种触控驱动单元,用于触控显示面板,所述触控显示面板的公共电极分割复用为触控电极;所述触控驱动单元集成于所述触控显示面板的阵列基板上并与所述公共电极相互连接,用于向所述公共电极输出公共电压或触控驱动信号;所述触控驱动单元包括至少两个晶体管,所述晶体管均为N型或者均为P型。
第一种可能的实现方式,所述触控驱动单元包括:第一节点控制模块、第一储能模块、第二节点控制模块、第二储能模块以及输出模块;
所述第一节点控制模块连接第一电平端、第二电平端、第一输入端、第一时钟信号端、第二时钟信号端以及所述第一节点,用于在所述第一时钟信号端输入的第一时钟信号、所述第二时钟信号端输入的第二时钟信号以及所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压与所述第一电平端的电压或所述第二电平端的电压拉齐;
所述第一储能模块连接所述第一节点和所述第二电平端,用于存储所述第一节点的电压;
所述第二节点控制模块连接所述第一电平端、所述第二电平端、所述第一输入端、所述第一节点以及第二节点,用于在所述第一输入端输入的第一输入信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端或所述第二电平端的电压拉齐;
所述第二储能模块连接所述第二节点和所述第二电平端,用于存储所述第二节点的电压;
所述输出模块连接所述第二电平端、所述第一节点、所述第二节点、第三时钟信号端、第四时钟信号端、驱动信号输入端、公共电压输入端、第一输出端以及第二输出端,用于在所述第一节点的电压和所述第二节点的电压的控制下将所述第三时钟信号端输入的第三时钟信号在所述第一输出端输出或者将所述第一输出端的电压与所述第二电平端的电压拉齐;以及在所述第一节点的电压、所述第二节点的电压、所述第三时钟信号端输入的第三时钟信号和所述第四时钟信号端输入的第四时钟信号的控制下将所述驱动信号输入端输入的驱动信号或所述公共电压输入端输入的公共电压在所述第二输出端输出。
可选的,所述第一节点控制模块包括:第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的第一端连接所述第一电平端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述第一时钟信号端;
所述第二晶体管的第一端连接所述第一电平端,所述第二晶体管的第二端连接所述第一节点,所述第二晶体管的栅极连接所述第二时钟信号端;
所述第三晶体管的第一端连接所述第一节点,所述第三晶体管的第二端连接所述第二电平端,所述第三晶体管的栅极连接所述第一输入端。
可选的,所述第一储能模块包括:第一电容;
所述第一电容的第一极连接所述第一节点,所述第一电容的第二极连接所述第二电平端。
可选的,所述第二节点控制模块包括:第四晶体管和第五晶体管;
所述第四晶体管的第一端连接所述第一电平端,所述第四晶体管的第二端连接所述第二节点,所述第四晶体管的栅极连接所述第一输入端;
所述第五晶体管的第一端连接所述第二节点,所述第五晶体管的第二端连接所述第二电平端,所述第五晶体管的栅极连接所述第一节点。
可选的,所述第二储能模块包括:第二电容;
所述第二电容的第一极连接所述第二节点,所述第二电容的第二极连接所述第二电平端。
可选的,所述输出模块包括:第六晶体管、第七晶体管、第八晶体管、第九晶体管和第十晶体管;
所述第六晶体管的第一端连接所述第三时钟信号端,所述第六晶体管的第二端连接所述第一输出端,所述第六晶体管的栅极连接所述第二节点;
所述第七晶体管的第一端连接所述第一输出端,所述第七晶体管的第二端连接所述第二电平端,所述第七晶体管的栅极连接所述第一节点;
所述第八晶体管的第一端连接所述驱动信号输入端,所述第八晶体管的第二端连接所述第二输出端,所述第八晶体管的栅极连接所述第一输入端;
所述第九晶体管的第一端连接所述第二输出端,所述第九晶体管的第二端连接所述公共电压输入端,所述第九晶体管的栅极连接所述第一节点;
所述第十晶体管的第一端连接所述第二输出端,所述第十晶体管的第二端连接所述公共电压输入端,所述第十晶体管的栅极连接所述第四时钟信号端。
可选的,所述第一时钟信号端输入的第一时钟信号、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号和所述第四时钟信号端输入的第四时钟信号的占空比均为25%且依次相差1/4个时钟周期。
第二种可能的实现方式,所述触控驱动单元包括:第一节点控制模块、第一储能模块、第二节点控制模块、第二储能模块、第一输出模块以及第二输出模块;
所述第一节点控制模块连接第一电平端、第二电平端、第一输入端、第一时钟信号端以及所述第一节点,用于在所述第一时钟信号端输入的第一时钟信号以及所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压或所述第二电平端的电压拉齐;
所述第一储能模块连接所述第一节点和所述第二电平端,用于存储所述第一节点的电压;
所述第二节点控制模块连接所述第一电平端、所述第二电平端、所述第一输入端、所述第一节点以及第二节点,用于在所述第一输入端输入的第一输入信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端或所述第二电平端的电压拉齐;
所述第二储能模块连接所述第二节点和所述第二电平端,用于存储所述第二节点的电压;
所述第一输出模块连接所述第一电平端、所述第二电平端、所述第一节点、所述第二节点、第二时钟信号端、第三时钟信号端、第四时钟信号端、驱动信号输入端、公共电压输入端以及第一输出端,用于在所述第一节点的电压、所述第二节点的电压、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号、所述第四时钟信号端输入的第四时钟信号的控制下将所述驱动信号输入端输入的驱动信号或所述公共电压输入端输入的公共电压在所述第一输出端输出;
所述第二输出模块连接所述第一电平端、所述第二电平端、所述第一节点、所述第二节点、所述第二时钟信号端、所述第三时钟信号端、所述第四时钟信号端、所述驱动信号输入端、所述公共电压输入端、第二输出端以及第三输出端;用于在第一节点的电压和所述第二节点的电压的控制下将所述第三时钟信号端的第三时钟信号在所述第二输出端输出或者将所述第二输出端的电压与所述第二电平端的电压拉齐;以及在所述第一节点的电压、所述第二节点的电压、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号、所述第四时钟信号端输入的第四时钟信号的控制下将所述驱动信号输入端输入的驱动信号或所述公共电压输入端输入的公共电压在所述第三输出端输出。
可选的,所述第一节点控制模块包括:第一晶体管和第二晶体管;
所述第一晶体管的第一端连接所述第一电平端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述第一时钟信号端;
所述第二晶体管的第一端连接所述第一节点,所述第二晶体管的第二端连接所述第二电平端,所述第二晶体管的栅极连接所述第一输入端。
可选的,所述第一储能模块包括:第一电容;
所述第一电容的第一极连接所述第一节点,所述第一电容的第二极连接所述第二电平端。
可选的,所述第二节点控制模块包括:第三晶体管和第四晶体管;
所述第三晶体管的第一端连接所述第一电平端,所述第三晶体管的第二端连接所述第二节点,所述第三晶体管的栅极连接所述第一输入端;
所述第四晶体管的第一端连接所述第二节点,所述第四晶体管的第二端连接所述第二电平端,所述第四晶体管的栅极连接所述第一节点。
可选的,所述第二储能模块包括:第二电容;
所述第二电容的第一极连接所述第二节点,所述第二电容的第二极连接所述第二电平端。
可选的,所述第一输出模块包括:第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管和第十一晶体管;
所述第五晶体管的第一端连接所述第二时钟信号端,所述第五晶体管的第二端连接所述第六晶体管的第一端,所述第五晶体管的栅极连接所述第二节点;
所述第六晶体管的第一端连接所述第七晶体管的栅极,所述第六晶体管的第二端连接所述第二电平端,所述第六晶体管的栅极连接所述第一节点;
所述第七晶体管的第一端连接所述驱动信号输入端,所述第七晶体管的第二端连接所述第一输出端;
所述第八晶体管的第一端连接所述第一输出端,所述第八晶体管的第二端连接所述公共电压输入端,所述第八晶体管的栅极连接所述第一节点;
所述第九晶体管的第一端连接所述第一电平端,所述第九晶体管的第二端连接所述第十一晶体管的栅极,所述第九晶体管的栅极连接所述第四时钟信号端;
所述第十晶体管的第一端连接所述第一电平端,所述第十晶体管的第二端连接所述第十一晶体管的栅极,所述第十晶体管的栅极连接所述第三时钟信号端;
所述第十一晶体管的第一端连接所述第一输出端,所述第十一晶体管的第二端连接所述公共电压输入端。
可选的,所述第二输出模块包括:第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管、第十七晶体管和第十八晶体管;
所述第十二晶体管的第一端连接所述第三时钟信号端,所述第十二晶体管的第二端连接所述第二输出端,所述第十二晶体管的栅极连接所述第二节点;
所述第十三晶体管的第一端连接所述第二输出端,所述第十三晶体管的第二端连接所述第二电平端,所述第十三晶体管的栅极连接所述第一节点;
所述第十四晶体管的第一端连接所述驱动信号输入端,所述第十四晶体管的第二端连接所述第三输出端,所述第十四晶体管的栅极连接所述第二输出端;
所述第十五晶体管的第一端连接所述第三输出端,所述第十五晶体管的第二端连接所述公共电压输入端,所述第十五晶体管的栅极连接所述第一节点;
所述第十六晶体管的第一端连接所述第一电平端,所述第十六晶体管的第二端连接所述第十八晶体管的栅极,所述第十六晶体管的栅极连接所述第四时钟信号端;
所述第十七晶体管的第一端连接所述第一电平端,所述第十七晶体管的第二端连接所述第十八晶体管的栅极,所述第十七晶体管的栅极连接所述第二时钟信号端;
所述第十八晶体管的第一端连接所述第三输出端,所述第十八晶体管的第二端连接所述公共电压输入端。
可选的,所述第四时钟信号端输入的第四时钟信号、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号和所述第一时钟信号端输入的第一时钟信号的占空比均为25%且输出信号依次相差1/4个时钟周期。
第二方面,提供一种触控驱动电路,包括第一发面任一项所述的触控驱动单元。
可选的,所述触控驱动电路包括至少两个级联的第一种可能的实现方式中任一项所述的触控驱动单元;
第1级触控驱动单元的第一输入端连接帧起始信号端,所述第1级触控驱动单元的第一输出端连接第2级触控驱动单元的第一输入端;
所述第n级触控驱动单元的第一输入端连接第n-1级触控驱动单元的第一输出端,所述第n级触控驱动单元的第一输出端连接第n+1级触控驱动单元的第一输入端;
其中,n为大于1的整数。
可选的,所述触控驱动电路包括至少两个级联的第二种可能的实现方式中任一项所述的触控驱动单元;
第1级触控驱动单元的第一输入端连接帧起始信号端,所述第1级触控驱动单元的第二输出端连接第2级触控驱动单元的第一输入端;
所述第n级触控驱动单元的第一输入端连接第n-1级触控驱动单元的第二输出端,所述第n级触控驱动单元的第二输出端连接第n+1级触控驱动单元的第一输入端;
其中,n为大于1的整数。
第三方面,提供一种触控驱动单元的驱动方法,用于驱动第一种可能的实现方式中一项所述的触控驱动单元,所述方法包括:
在显示时间段的第一阶段,所述第一节点控制模块在所述第一时钟信号端输入的第一时钟信号的控制下将所述第一节点电压与所述第一电平端的电压拉齐,所述第一储能模块存储所述第一节点的电压,所述输出模块在所述第一节点的电压的控制下将所述第一输出端的电压与所述第二电平端的电压拉齐以及将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在显示时间段的第二阶段,所述输出模块在所述第一节点的电压的控制下将所述第一输出端的电压与所述第二电平端的电压拉齐以及在所述第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在第二输出端输出;
在显示时间段的第三阶段,所述输出模块在所述第一节点的电压的控制下将所述第一输出端的电压与所述第二电平端的电压拉齐以及将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在显示时间段的第四阶段,所述第一节点控制模块在所述第二时钟信号端的第二时钟信号的控制下将所述第一节点电压与所述第一电平端的电压拉齐,所述第一储能模块存储所述第一节点的电压,所述输出模块在所述第一节点的电压的控制下将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在触控时间段的第一阶段,所述第一节点控制模块在所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压与所述第二电平端的电压拉齐,所述第二节点控制模块在所述第一输入端的第一输入信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端的电压拉齐,所述第二储能模块存储所述第二节点的电压,所述输出模块在所述第四时钟信号端的电压的控制下将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在触控时间段的第二阶段,所述输出模块在第二节点的电压的控制下将所述第三时钟信号端的第三时钟信号在所述第一输出端输出;所述输出模块在所述第三时钟信号端输入的第三时钟信号的控制下将所述驱动信号输入端输入的驱动信号在所述第二输出端输出。
第四方面,提供一种触控驱动单元的驱动方法,用于驱动第二种可能的实现方式中任一项所述的触控驱动单元,所述方法包括:
在显示时间段的第一阶段,所述第一节点控制模块在所述第一时钟信号端输入的第一时钟信号的控制下将所述第一节点的电压与所述第一电平端的电压拉齐,所述第一储能单元存储所述第一节点的电压,第一输出模块在所述第一节点的电压的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出,所述第二输出模块在所述第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐以及将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在显示时间段的第二阶段,所述第一输出模块在所述第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐,以及在第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在显示时间段的第三阶段,所述第一输出模块在所述第一节点的电压的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐,以及在第二时钟信号端输入的第二时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在显示时间段的第四阶段,所述第一输出模块在所述第三时钟信号端输入的第三时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐,以及在第二时钟信号端输入的第二时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在触控时间段的第一阶段,所述第一节点控制模块在所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压与所述第二电平端的电压拉齐,所述第二节点控制模块在所述第一节点的电压和所述第一输入端输入的第一输入信号的控制下将所述第二节点的电压与所述第一电平端的电压拉齐;所述第一输出模块在所述第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在触控时间段的第二阶段,所述第一输出模块在所述第二节点的电压和所述第二时钟信号端输入的第二时钟信号的控制下将所述驱动信号输入端输入的驱动信号在所述第一输出端输出;所述第二输出模块在第二时钟信号端输入的第二时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在触控时间段的第三阶段,所述第一输出模块在所述第三时钟信号端输入的第三时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出,所述第二输出模块在第二节点的电压的控制下将所述第三时钟信号端输入的第三时钟信号在所述第二输出端输出以及在第三时钟信号端输入的第三时钟信号的控制下将驱动信号输入端输入的驱动信号在第三输出端输出。
第五方面,提供一种显示装置,包括第二方面任一项所述的触控驱动电路。
本发明实施例提供的触控驱动单元,集成于所述内嵌式触控显示面板的阵列基板上并与所述触控电极相互连接,用于向公共电极输出公共电压或触控驱动信号,所以本发明实施例提供的触控驱动单元够在显示时间段向公共电极提供公共电压,在触控时间段向复用为触控电极的公共电极提供触控驱动信号,实现触控显示面板的驱动,并且触控驱动单元包括至少两个晶体管,晶体管均为N型或者均为P型,所以本发明实施例可以降低集成触控驱动单元的制造工艺的难度,进而降低触控显示面板的生产成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明的实施例提供的触控显示面板的示意性结构图;
图2为本发明的实施例提供的触控驱动单元的示意性结构图;
图3为本发明的实施例提供的触控驱动单元的电路图;
图4为本发明的实施例提供的图3所示触控驱动单元中各信号的时序状态示意图;
图5为本发明的实施例提供的触控驱动电路的示意性结构图;
图6为本发明的实施例提供的另一种触控驱动单元的示意性结构图;
图7为本发明的实施例提供的另一种触控驱动单元的电路图;
图8为本发明的实施例提供的图5所示触控显示单元中各信号的时序状态示意图;
图9为本发明的实施例提供的另一种触控驱动电路的示意性结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中源极称为第一端,漏极称为第二端。按附图中的形态规定晶体管的中间端为栅极、输入信号端为源极、输出信号端为漏极。此外本发明实施例所采用的开关晶体管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时截止。
以下对本法明的发明构思进行说明,本发明实施例提供的触控驱动单元、触控驱动电路用于内嵌式触控显示面板,为了避免传统触控驱动电路对大尺寸、窄边框内嵌式触控显示面板的限制,本发明的实施例将触控驱动电路集成于触控显示面板的阵列基板上,具体的,参照图1所示,触控驱动电路11集成于阵列基板10上,且位于GOA电路12的外侧,触控驱动电路11连接公共电极线TX,公共电极线连接公共电极(图1中未示出),GOA电路连接栅线G,同时本发明实施例中提供的触控驱动单元和触控驱动电路中的晶体管的类型相同,均为N型晶体管或者均为P型晶体管,所以本发明实施例提供的触控显示电路即能够适应大尺寸、窄边框内嵌式触控显示面板,又能够降低集成触控驱动单元的制造工艺的难度,进而降低触控显示面板的生产成本。
本发明的实施例提供一种触控驱动单元,该触控驱动单元用于触控显示面板,触控显示面板的公共电极分割复用为触控电极;触控驱动单元集成于触控显示面板的阵列基板上并与公共电极相互连接,用于向公共电极输出公共电压或触控驱动信号;触控驱动单元包括至少两个晶体管,晶体管均为N型或者均为P型。
示例性的,触控驱动单元可以集成于触控显示面板的阵列基板的密封区域。
本发明实施例提供的触控驱动单元,集成于内嵌式触控显示面板的阵列基板上并与触控电极相互连接,用于向公共电极输出公共电压或触控驱动信号,所以本发明实施例提供的触控驱动单元够在显示时间段向公共电极提供公共电压,在触控时间段向复用为触控电极的公共电极提供触控驱动信号,实现触控显示面板的驱动,并且触控驱动单元包括至少两个晶体管,晶体管均为N型或者均为P型,所以本发明实施例可以降低集成触控驱动单元的制造工艺的难度,进而降低触控显示面板的生产成本。
实施例一、
参照图2所示,触控驱动单元包括:第一节点控制模块21、第一储能模块22、第二节点控制模块23、第二储能模块24以及输出模块25;
第一节点控制模块21连接第一电平端V1、第二电平端V2、第一输入端Input1、第一时钟信号端CLK1、第二时钟信号端CLK2以及第一节点a,用于在第一时钟信号端CLK1输入的第一时钟信号、第二时钟信号端CLK2输入的第二时钟信号以及第一输入端Input1输入的第一输入信号的控制下将第一节点a的电压与第一电平端V1的电压或第二电平端V2的电压拉齐。
第一储能模块22连接第一节点a和第二电平端V2,用于存储第一节点a的电压;
第二节点控制模块23连接第一电平端V1、第二电平端V2、第一输入端Input1、第一节点a以及第二节点b,用于在第一输入端Input1输入的第一输入信号和第一节点a的电压的控制下将第二节点b的电压与第一电平端V1或第二电平端V2的电压拉齐;
储能模块24连接第二节点b和第二电平端V2,用于存储第二节点b的电压;
输出模块25连接第二电平端V2、第一节点a、第二节点b、第三时钟信号端CLK3、第四时钟信号端CLK4、驱动信号输入端TX_in、公共电压输入端Vcom、第一输出端Output1以及第二输出端Output2,用于在第一节点a的电压和第二节点b的电压的控制下将第三时钟信号端CLK3输入的第三时钟信号在第一输出端Output1输出或者将第一输出端Output1的电压与第二电平端V2的电压拉齐;以及在第一节点a的电压、第二节点b的电压、第三时钟信号端CLK3输入的第三时钟信号和第四时钟信号端CLK4输入的第四时钟信号的控制下将驱动信号输入端TX_in输入的驱动信号或公共电压输入端Vcom输入的公共电压在第二输出端Output2输出。
进一步的,参照图3所示,第一节点控制模块21包括:第一晶体管T1、第二晶体管T2和第三晶体管T3;
第一晶体管T1的第一端连接第一电平端V1,第一晶体管T1的第二端连接第一节点a,第一晶体管T1的栅极连接第一时钟信号端CLK1;
第二晶体管T2的第一端连接第一电平端V1,第二晶体管T2的第二端连接第一节点a,第二晶体管T2的栅极连接第二时钟信号端CLK2;
第三晶体管T3的第一端连接第一节点a,第三晶体管T3的第二端连接第二电平端V2,第三晶体管T3的栅极连接第一输入端Input1。
第一储能模块22包括:第一电容C1;
第一电容C1的第一极连接第一节点a,第一电容C1的第二极连接第二电平端V2。
第二节点控制模块23包括:第四晶体管T4和第五晶体管T5;
第四晶体管T4的第一端连接第一电平端V1,第四晶体管T4的第二端连接第二节点b,第四晶体管T4的栅极连接第一输入端Input1;
第五晶体管T5的第一端连接第二节点b,第五晶体管T5的第二端连接第二电平端V2,第五晶体管T5的栅极连接第一节点a。
第二储能模块24包括:第二电容C2;
第二电容C2的第一极连接第二节点b,第二电容C2的第二极连接第二电平端V2。
输出模块24包括:第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9和第十晶体管T10;
第六晶体管T6的第一端连接第三时钟信号端CLK3,第六晶体管T6的第二端连接第一输出端Output1,第六晶体管T6的栅极连接第二节点b;
第七晶体管T7的第一端连接第一输出端Output1,第七晶体管T7的第二端连接第二电平端V2,第七晶体管T7的栅极连接第一节点a;
第八晶体管T8的第一端连接驱动信号输入端TX_in,第八晶体管T8的第二端连接第二输出端Output2,第八晶体管T8的栅极连接第一输入端Output1;
第九晶体管T9的第一端连接第二输出端Output2,第九晶体管T9的第二端连接公共电压输入端Vcom,第九晶体管T9的栅极连接第一节点a;
第十晶体管T10的第一端连接第二输出端Output2,第十晶体管T10的第二端连接公共电压输入端Vcom,第十晶体管T10的栅极连接第四时钟信号端CLK4。
本发明再一实施例提供用于驱动上述实施例提供的触控驱动单元的驱动方法,具体的,该方法包括:
在显示时间段的第一阶段,第一节点控制模块在第一时钟信号端输入的第一时钟信号的控制下将第一节点电压与第一电平端的电压拉齐,第一储能模块存储第一节点的电压,输出模块在第一节点的电压的控制下将第一输出端的电压与第二电平端的电压拉齐以及将公共电压输入端输入的公共电压在第二输出端输出;
在显示时间段的第二阶段,输出模块在第一节点的电压的控制下将第一输出端的电压与第二电平端的电压拉齐以及在第四时钟信号端输入的第四时钟信号的控制下将公共电压输入端输入的公共电压在第二输出端输出;
在显示时间段的第三阶段,输出模块在第一节点的电压的控制下将第一输出端的电压与第二电平端的电压拉齐以及将公共电压输入端输入的公共电压在第二输出端输出;
在显示时间段的第四阶段,第一节点控制模块在第二时钟信号端的第二时钟信号的控制下将第一节点电压与第一电平端的电压拉齐,第一储能模块存储第一节点的电压,输出模块在第一节点的电压的控制下将公共电压输入端输入的公共电压在第二输出端输出;
在触控时间段的第一阶段,第一节点控制模块在第一输入端输入的第一输入信号的控制下将第一节点的电压与第二电平端的电压拉齐,第二节点控制模块在第一输入端的第一输入信号和第一节点的电压的控制下将第二节点的电压与第一电平端的电压拉齐,第二储能模块存储第二节点的电压,输出模块在第四时钟信号端的电压的控制下将公共电压输入端输入的公共电压在第二输出端输出;
在触控时间段的第二阶段,输出模块在第二节点的电压的控制下将第三时钟信号端的第三时钟信号在第一输出端输出;输出模块在第三时钟信号端输入的第三时钟信号的控制下将驱动信号输入端输入的驱动信号在第二输出端输出。
以下,参照图4所示的时序状态示意图,对图3所示的触控驱动单元的工作原理进行说明。其中,以图3所示触控驱动单元中的晶体管均为栅极高电平时导通的N型晶体管为例进行说明。图4中示出了第一时钟信号端CLK1、第二时钟信号端CLK2、第三时钟信号端CLK3、第四时钟信号端CLK4、第一信号端Input1、第一输出端Output1以及第二输出端Output2的时序状态。此外,上述实施例中的第一电平端V1提供高电平电压,第二电平端V2提供低电平电压,驱动信号输入端TX_in提供触控驱动信号,公共电压端Vcom提供公共电压;示例性的,第二电平端V2可以为接地端。具体的,分显示时间段和触控时间段分别对触控驱动单元的工作原理进行说明,以显示时间段包括:第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、第五阶段t5,触控时间段包括:第六阶段t6、第七阶段t7、第八阶段t8为例进行说明。
t1阶段,CLK1高电平,T1导通,V1通过T1对a点进行充电,a点电压为高电平,C1存储a点的高电平电压,T5、T7、T9导通,b点通过T5连接V2,b点电压为低电平;Output1通过T7连接V2,Output1的电压为低电平;Output2通过T9连接Vcom,Output2输出Vcom的公共电压。此外,t1阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t2阶段,CLK4高电平,由于此阶段中CLK1、CLK3、Input1均为低电平,所以T1、T2、T3截止,a点通过C1可以保持高电平,T5、T7、T9导通,b点通过T5连接V2,b点电压为低电平;Output1通过T7连接V2,Output1的电压为低电平;又因为CLK4高电平,所以T10导通,Output2通过T9以及T10连接Vcom,Output2输出Vcom的公共电压。此外,t2阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t3阶段,CLK3高电平,由于此阶段中CLK1、CLK2、Input1均为低电平,所以T1、T2、T3截止,a点通过C1可以保持高电平,T5、T7、T9导通,b点通过T5连接V2,b点电压为低电平;Output1通过T7连接V2,Output1的电压为低电平;Output2通过T9连接Vcom,Output2输出Vcom的公共电压。由于b点电压为低电平,所以T6截止,CLK3输出的高电平不进行输入。此外,t3阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t4阶段,CLK2高电平,T2导通,V1通过T2对a点进行充电,a点电压为高电平,C1存储a点的高电平电压,T5、T7、T9导通,b点通过T5连接V2,b点电压为低电平;Output1通过T7连接V2,Output1的电压为低电平;Output2通过T9连接Vcom,Output2输出Vcom的公共电压。此外,t4阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t5阶段,CLK1高电平,T1导通,V1通过TI对a点进行充电,a点电压为高电平,C存储a点的高电平电压,T5、T7、T9导通,b点通过T5连接V2,b点电压为低电平;Output1通过T7连接V2,Output1的电压为低电平;Output2通过T9连接Vcom,Output2输出Vcom的公共电压。此外,t5阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
需要说明的是,上述实施例中以显示时间段包括t1、t2、t3、t4、t5五个阶段为例进行说明,但触控驱动单元在实际工作时显示阶段还可能包括更多的阶段,这是由显示时间段的长度与各阶段的长度比值决定的,但在后续的阶段中,第4n+1阶段与t1或t5阶段的工作原理相同,第4n+2阶段与t2阶段的工作原理相同,第4n+3阶段与t3阶段的工作原理相同,第4n阶段与t4阶段的工作原理相同,其中,n为正整数。
由上述驱动单元的工作原理可知,显示时间段触控驱动单元的Output1不进行输出,Output2输出Vcom的公共电压。
t6阶段,CLK4、Input1高电平,T3、T4、T10导通,a点通过T3连接V2,a点电压被拉为低电平,T5、T7截止,b点通过T4连接V1,b点电压为高电平,C2存储b点电压,T6导通,但由于CLK3低电平,所以此阶段Output1仍为低电平,Output2通过T10连接Vcom,此阶段Output2仍输出Vcom的公共电压。此外,t5阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
T7阶段,此阶段Input1低电平,T4截止,所以b点通过C2仍然可以保持高电平,T6导通;又因为此阶段CLK3高电平,所以Output1输出CLK3的高电平,同时T8导通,TX_in通过T8连接Output2,Output2输出TX_in的驱动信号。
t8阶段,CLK2高电平,T2导通,V1通过T2对a点进行充电,a点电压为高电平,C1存储a点的高电平电压,T5、T7、T9导通,b点通过T5连接V2,b点电压为低电平;Output1通过T7连接V2,Output1的电压为低电平;Output2通过T9连接Vcom,Output2输出Vcom的公共电压。此外,t8阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
需要说明的是,上述实施例中以触控时间段包括t6、t7、t8三个阶段为例进行说明,但触控驱动单元在实际工作时触控阶段还可能包括更多的阶段,这是由触控时间段的长度与各阶段的长度比值决定的,但在后续的阶段中直到Input1再次输入高电平之前,Output1保持低电平,Output2保持输入Vcom电压。
进一步的,上述实施例中的触控驱动单元中所有晶体管还可以均为栅极低电平时导通的P型晶体管,若所有晶体管均为P型晶体管,则只需要重新调整触控驱动单元中各个输入信号的时序状态即可,例如:调整第一电平端V1提供低电平,其他信号也调整为相位相反的时序信号。
参照图5所示,本发明再一实施提供一种触控驱动电路,该触控驱动电路包括至少两个级联的上述实施例一提供的触控驱动单元;
第1级触控驱动单元的第一输入端连接帧起始信号端STV,第1级触控驱动单元的第一输出端Output1连接第2级触控驱动单元的第一输入端Input1;
第n级触控驱动单元的第一输入端Input1连接n-1级触控驱动单元的第一输出端Output1,第n级触控驱动单元的第一输出端Output1连接第n+1级触控驱动单元的第一输入端Input1;
其中,n为大于1的整数。
具体的,参照图5所示,该触控驱动电路包括若干个级联的触控驱动单元,其中,第1级触控单元的第一输入端Input1连接帧起始信号端STV,第1级触控驱动单元的第一输出端Output1连接第2级触控驱动单元的第一输入端Input1,第1级触控驱动单元的第二输出端Output2连接驱动信号线TX1,第2级触控驱动单元的第一输入端连接第1级触控驱动单元的第二输出端Output2,第2级触控驱动单元的第一输出端连接第3级触控驱动单元的第一输入端Input1,第2级触控驱动单元的第二输出端Output2连接驱动信号线TX2,该触控驱动电路的其他的触控驱动单元依照第2级触控驱动单元的方式连接。
每个触控驱动单元都有一个第一时钟信号端CLK1、一个第二时钟信号端CLK2、一个第三时钟信号端CLK3、一个第四时钟信号端CLK4;参照图5所示,通过四个系统的时钟信号clock1、clock2、clock3、clock4向每个触控驱动单元连接的四个时钟信号端提供时钟信号,其中第1级触控驱动单元的CLK1输入clock1,第1级触控驱动单元的CLK2输入clock2,第1级触控驱动单元的CLK3输入clock3,第1级触控驱动单元的CLK4输入clock4。第2级触控驱动单元的CLK1输入clock4,第2级触控驱动单元的CLK2输入clock1,第2级触控驱动单元的CLK3输入clock2,第2级触控驱动单元的CLK4输入clock3。第3级触控驱动单元的CLK1输入clock3,第3级触控驱动单元的CLK2输入clock4,第3级触控驱动单元的CLK3输入clock1,第3级触控驱动单元的CLK4输入clock2。第4级第1级触控驱动单元的CLK1输入clock2,第4级触控驱动单元的CLK2输入clock3,第4级触控驱动单元的CLK3输入clock4,第4级触控驱动单元的CLK4输入clock1。对于第n级触控驱动单元,当n=4x+1时,第n级触控驱动单元的各个时钟信号端输入与第1级触控驱动单元的各个时钟信号端输入相同的时钟信号;当n=4x+2时,第n级触控驱动单元的各个时钟信号端输入与第2级触控驱动单元的各个时钟信号端输入相同的时钟信号;当n=4x+3时,第n级触控驱动单元的各个时钟信号端输入与第3级触控驱动单元的各个时钟信号端输入相同的时钟信号;当n=4x时,第n级触控驱动单元的各个时钟信号端输入与第4级触控驱动单元的各个时钟信号端输入相同的时钟信号,其中x为正整数;图5中以n=4X为例进行说明。
其中,系统时钟的时序状态参照图4中第一时钟信号端CLK1的第一时钟信号、第二时钟信号端CLK2的第二时钟信号、第三时钟信号端CLK3的第三时钟信号、第四时钟信号端CLK4的第四时钟信号;其中,clock1、clock2、clock3、clock4的占空比均为25%且依次相差1/4个时钟周期。
本发明实施例提供的触控驱动电路,集成于内嵌式触控显示面板的阵列基板上并与触控电极相互连接,用于向公共电极输出公共电压或触控驱动信号,所以本发明实施例提供的触控驱动单元够在显示时间段向公共电极提供公共电压,在触控时间段向复用为触控电极的公共电极提供触控驱动信号,所以可以实现触控显示面板的驱动,并且触控驱动单元包括至少两个晶体管,晶体管均为N型或者均为P型,所以本发明实施例可以降低集成触控驱动单元的制造工艺的难度,进而降低触控显示面板的生产成本。
实施例二、
参照图6所示,触控驱动单元包括:第一节点控制模块61、第一储能模块62、第二节点控制模块63、第二储能模块64、第一输出模块65以及第二输出模块66;
第一节点控制模块62连接第一电平端V1、第二电平端V2、第一输入端Input1、第一时钟信号端CLK1以及第一节点a,用于在第一时钟信号端CLK1输入的第一时钟信号以及第一输入端Input1输入的第一输入信号的控制下将第一节点a的电压与第一电平端V1的电压或第二电平端V2的电压拉齐;
第一储能模块62连接第一节点a和第二电平端V2,用于存储第一节点a的电压;
第二节点控制模块63连接第一电平端V1、第二电平端V2、第一输入端Input1、第一节点a以及第二节点b,用于在第一输入端Input1输入的第一输入信号和第一节点a的电压的控制下将第二节点b的电压与第一电平端V1或第二电平端V2的电压拉齐;
第二储能模块24连接第二节点b和第二电平端V2,用于存储第二节点b的电压;
第一输出模块65连接第一电平端V1、第二电平端V2、第一节点a、第二节点b、第二时钟信号端CLK2、第三时钟信号端CLK3、第四时钟信号端CLK4、驱动信号输入端TX_in、公共电压输入端Vcom以及第一输出端Output1,用于在第一节点a的电压、第二节点b的电压、第二时钟信号端CLK2输入的第二时钟信号、第三时钟信号端CLK3输入的第三时钟信号、第四时钟信号端CLK4输入的第四时钟信号的控制下将驱动信号输入端TX_in输入的驱动信号或公共电压输入端Vcom输入的公共电压在第一输出端Output1输出;
第二输出模块66连接第一电平端V1、第二电平端V2、第一节点a、第二节点b、第二时钟信号端CLK2、第三时钟信号端CLK3、第四时钟信号端CLK4、驱动信号输入端TX_in、公共电压输入端Vcom、第二输出端Output2以及第三输出端Output3;用于在第一节点a的电压和第二节点b的电压的控制下将第三时钟信号端CLK3的第三时钟信号在第二输出端Output2输出或者将第二输出端Output2的电压与第二电平端V2的电压拉齐;以及在第一节点的电压、第二节点的电压、第二时钟信号端CLK2输入的第二时钟信号、第三时钟信号端CLK3输入的第三时钟信号、第四时钟信号端CLK4输入的第四时钟信号的控制下将驱动信号输入端TX_in输入的驱动信号或公共电压输入端Vcom输入的公共电压在第三输出端Output3输出。
本发明的实施例提供的触控驱动单元包括一个第一节点控制模块、第一个第二节点控制以及两个输出模块,即可以通过一个节点控制模块以及一个第二节点控制模块来控制两个输出模块输出,相比于实施例一种的触控驱动单元,本发明的实施例可以进一步的简化触控驱动电路。
具体的,参照图7所示,第一节点控制模块61包括:第一晶体管T1和第二晶体管T2;
第一晶体管T1的第一端连接第一电平端V1,第一晶体管T1的第二端连接第一节点a,第一晶体管T1的栅极连接第一时钟信号端CLK1;
第二晶体管T2的第一端连接第一节点a,第二晶体管T2的第二端连接第二电平端V2,第二晶体管T2的栅极连接第一输入端Input1。
第一储能模块62包括:第一电容C1;
第一电容C1的第一极连接第一节点a,第一电容C1的第二极连接第二电平端V2。
第二节点控制模块63包括:第三晶体管T3和第四晶体管T4;
第三晶体管T3的第一端连接第一电平端V1,第三晶体管T3的第二端连接第二节点b,第三晶体管T3的栅极连接第一输入端Input1;
第四晶体管T4的第一端连接第二节点b,第四晶体管T4的第二端连接第二电平端V2,第四晶体管T4的栅极连接第一节点a。
第二储能模块64包括:第二电容C2;
第二电容C2的第一极连接第二节点b,第二电容C2的第二极连接第二电平端V2。
第一输出模块65包括:第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10和第十一晶体管T11;
第五晶体管T5的第一端连接第二时钟信号端CLK2,第五晶体管T5的第二端连接第六晶体管T6的第一端,第五晶体管T5的栅极连接第二节点b;
第六晶体管T6的第一端连接第七晶体管T7的栅极,第六晶体管T6的第二端连接第二电平端V2,第六晶体管T6的栅极连接第一节点a;
第七晶体管T7的第一端连接驱动信号输入端TX_in,第七晶体管T7的第二端连接第一输出端Output1;
第八晶体管T8的第一端连接第一输出端Output1,第八晶体管T8的第二端连接公共电压输入端Vcom,第八晶体管T8的栅极连接第一节点a;
第九晶体管T9的第一端连接第一电平端V1,第九晶体管T9的第二端连接第十一晶体管T11的栅极,第九晶体管T9的栅极连接第四时钟信号端CLK4;
第十晶体管T10的第一端连接第一电平端V1,第十晶体管T10的第二端连接第十一晶体管的栅极T11,第十晶体管T10的栅极连接第三时钟信号端CLK3;
第十一晶体管T11的第一端连接第一输出端Output1,第十一晶体管T11的第二端连接公共电压输入端Vcom。
第二输出模块66包括:第十二晶体管T12、第十三晶体管T13、第十四晶体管T14、第十五晶体管T15、第十六晶体管T16、第十七晶体管T17和第十八晶体管T18;
第十二晶体管T12的第一端连接第三时钟信号端CLK3,第十二晶体管T12的第二端连接第二输出端Output2,第十二晶体管T12的栅极连接第二节点b;
第十三晶体管T13的第一端连接第二输出端Output2,第十三晶体管T13的第二端连接第二电平端V2,第十三晶体管T13的栅极连接第一节点a;
第十四晶体管T14的第一端连接驱动信号输入端TX_in,第十四晶体管T14的第二端连接第三输出端Output3,第十四晶体管T14的栅极连接第二输出端Output2;
第十五晶体管T15的第一端连接第三输出端Output3,第十五晶体管T15的第二端连接公共电压输入端Vcom,第十五晶体管T15的栅极连接第一节点a;
第十六晶体管T16的第一端连接第一电平端V1,第十六晶体管T16的第二端连接第十八晶体管T18的栅极,第十六晶体管T16的栅极连接第四时钟信号端CLK4;
第十七晶体管T17的第一端连接第一电平端V1,第十七晶体管T17的第二端连接第十八晶体管T18的栅极,第十七晶体管T17的栅极连接第二时钟信号端CLK3;
第十八晶体管T18的第一端连接第三输出端Output3,第十八晶体管T18的第二端连接公共电压输入端Vcom。
本发明再一实施例提供用于驱动上述实施例提供的触控驱动单元的驱动方法,具体的,该方法包括:
在显示时间段的第一阶段,第一节点控制模块在第一时钟信号端输入的第一时钟信号的控制下将第一节点的电压与第一电平端的电压拉齐,第一储能单元存储第一节点的电压,第一输出模块在第一节点的电压的控制下将公共电压输入端输入的公共电压在第一输出端输出,第二输出模块在第一节点的电压的控制下将第二输出端的电压与第二电平端的电压拉齐以及将公共电压输入端输入的公共电压在第三输出端输出;
在显示时间段的第二阶段,第一输出模块在第四时钟信号端输入的第四时钟信号的控制下将公共电压输入端输入的公共电压在第一输出端输出;第二输出模块在第一节点的电压的控制下将第二输出端的电压与第二电平端的电压拉齐,以及在第四时钟信号端输入的第四时钟信号的控制下将公共电压输入端输入的公共电压在第三输出端输出;
在显示时间段的第三阶段,第一输出模块在第一节点的电压的控制下将公共电压输入端输入的公共电压在第一输出端输出;第二输出模块在第一节点的电压的控制下将第二输出端的电压与第二电平端的电压拉齐,以及在第二时钟信号端输入的第二时钟信号的控制下将公共电压输入端输入的公共电压在第三输出端输出;
在显示时间段的第四阶段,第一输出模块在第三时钟信号端输入的第三时钟信号的控制下将公共电压输入端输入的公共电压在第一输出端输出;第二输出模块在第一节点的电压的控制下将第二输出端的电压与第二电平端的电压拉齐,以及在第二时钟信号端输入的第二时钟信号的控制下将公共电压输入端输入的公共电压在第三输出端输出;
在触控时间段的第一阶段,第一节点控制模块在第一输入端输入的第一输入信号的控制下将第一节点的电压与第二电平端的电压拉齐,第二节点控制模块在第一节点的电压和第一输入端输入的第一输入信号的控制下将第二节点的电压与第一电平端的电压拉齐;第一输出模块在第四时钟信号端输入的第四时钟信号的控制下将公共电压输入端输入的公共电压在第一输出端输出;第二输出模块在第四时钟信号端输入的第四时钟信号的控制下将公共电压输入端输入的公共电压在第三输出端输出;
在触控时间段的第二阶段,第一输出模块在第二节点的电压和第二时钟信号端输入的第二时钟信号的控制下将驱动信号输入端输入的驱动信号在第一输出端输出;第二输出模块在第二时钟信号端输入的第二时钟信号的控制下将公共电压输入端输入的公共电压在第三输出端输出;
在触控时间段的第三阶段,第一输出模块在第三时钟信号端输入的第三时钟信号的控制下将公共电压输入端输入的公共电压在第一输出端输出,第二输出模块在第二节点的电压的控制下将第三时钟信号端输入的第三时钟信号在第二输出端输出以及在第三时钟信号端输入的第三时钟信号的控制下将驱动信号输入端输入的驱动信号在第三输出端输出。
以下,参照图8所示的时序状态示意图,对图7所示的触控驱动单元的工作原理进行说明,以图7所示触控驱动单元中的晶体管均为栅极高电平时导通的N型晶体管为例进行说明。图8中示出了第一时钟信号端CLK1、第二时钟信号端CLK2、第三时钟信号端CLK3、第四时钟信号端CLK4、第一输入端Input1、第一输出端Output1、第二输出端Output2以及第三输出端Output3的时序状态。此外,上述实施例中的第一电平端V1提供高电平电压,第二电平端V2提供低电平电压,驱动信号输入端TX_in提供触控驱动信号,公共电压端Vcom提供公共电压;示例性的,第二电平端V2可以为接地端。如图8所示,分显示时间段和触控时间段分别对触控驱动单元的工作原理进行说明,以显示时间段包括:第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、第五阶段t5;触控时间段包括:第六阶段t6、第七阶段t7、第八阶段t8、第九阶段t9为例进行说明。
t1阶段,CLK1高电平,T1导通,V1通过TI对a点进行充电,a点电压为高电平,C1存储a点的高电平电压,T4、T6、T8、T13、T15导通,b点通过T4连接V2,b点电压为低电平;Output1通过T8连接Vcom,Output1输出公共电压输入端Vcom的公共电压;Output2通过T13连接V2,Output2低电平,Output3通过T15连接Vcom,Output3输出公共电压输入端Vcom的公共电压。此外,t1阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t2阶段,CLK4高电平,由于此阶段中CLK1和Input1为低电平,所以T1、T2截止,a点通过C1可以保持高电平,T4、T6、T8、T13、T16导通,b点通过T4连接V2,b点电压为低电平;又因为CLK4高电平,所以T9和T16导通,V1通过T9连接T11栅极,T11导通,V1通过T16连接T18栅极,T18导通,Output1通过T8及T11连接Vcom,Output1输出公共电压输入端Vcom的公共电压;Output2通过T13连接V2,Output2低电平,Output3通过T15及T18连接Vcom,Output3输出公共电压输入端Vcom的公共电压。此外,t2阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t3阶段,CLK2高电平,由于此阶段中CLK1和Input1仍为低电平,所以T1、T2截止,a点通过C1可以保持高电平,T4、T6、T8、T13、T16导通,b点通过T4连接V2,b点电压为低电平;Output1通过T8连接Vcom,Output1输出公共电压输入端Vcom的公共电压;Output2通过T13连接V2,Output2低电平。由于b点低电平,所以T5截止,CLK2高电平无法到达T1栅极,T1仍保持截止。CLK2高电平,T17导通,V1通过T17连接T18栅极,T18导通,Output3通过T15及T18连接Vcom,Output3输出公共电压输入端Vcom的公共电压。此外,t3阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t4阶段,CLK3高电平,由于此阶段中CLK1和Input1仍为低电平,所以T1、T2截止,a点通过C1可以保持高电平,T4、T6、T8、T13、T16导通,b点通过T4连接V2,b点电压为低电平;CLK3高电平,T10导通,V1通过T10连接T11栅极,T11导通,Output1通过T8及T11连接Vcom,Output1输出公共电压输入端Vcom的公共电压;由于b点低电平,所以T12截止,CLK3的高电平无法到达T14栅极,T14仍保持截止。Output2通过T13连接V2,Output2低电平。由于b点低电平,所以T12截止,CLK3的高电平无法到达T14栅极,T14仍保持截止。Output3通过T15连接Vcom,Output3输出Vcom的公共电压。此外,t4阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
t5阶段,CLK1高电平,其工作原理与t1阶段类似,请参照t1阶段工作原理,为避免赘述此处不再详细说明。
需要说明的是,上述实施例中以显示时间段包括t1、t2、t3、t4、t5五个阶段为例进行说明,但在触控驱动单元实际工作时显示阶段还可能包括更多的阶段,这是由显示时间段的长度与各阶段的长度比值决定的,但在后续的阶段中,第4n+1阶段与t1或t5阶段的工作原理相同,第4n+2阶段与t2阶段的工作原理相同,第4n+3阶段与t3阶段的工作原理相同,第4n阶段与t4阶段的工作原理相同,其中,n为正整数。
由上述驱动电路的工作原理可知,显示时间段触控驱动单元的Output2不进行输出,Output1和Output2均输出Vcom的公共电压。
t6阶段,CLK4、Input1高电平,因为Input1高电平,所以T2、T3导通,a点通过T2连接V2,a点电压被拉为低电平,T4、T6、T8、T13、T16截止,b点通过T3连接V1,b电压为高电平,C2存储b点电压,T5、T12导通,但由于CLK2和CLK3均为低电平,所以T1、T5均截止,又因为CLK4高电平,所以T9、T16导通,V1通过T9、T16分别连接T11、T18栅极,T11、T18导通,Output1通过T11连接Vcom,Output1输出Vcom的公共电压,Output3通过T18连接Vcom,Output3输出Vcom的公共电压,Output2仍为低电平。此外,t6阶段其他输入信号均为低电平,所以其他晶体管在此阶段均为截止。
T7阶段,CLK2高电平,此阶段Input1低电平,T2、T3截止,所以b点通过C2仍然可以保持高电平,T5、T12导通;又因为此阶段CLK2高电平,所以T7导通,TX_in通过T7连接Output1,Output1输出TX_in的驱动信号。CLK3为低电平,所以Output2保持低电平,CLK2高电平,T17导通,V1通过T17连接T18栅极,T18导通,Output3通过T18连接Vcom,Output3输出Vcom的公共电压。
T8阶段,CLK3高电平,此阶段Input1低电平,T2、T3截止,所以b点通过C2仍然可以保持高电平,T5、T12导通;又因为此阶段CLK3高电平,所以T10导通,Vcom通过T7连接Output1,Output1输出Vcom的公共电压。CLK3为高电平,所以Output2输出CLK3的高电平,同时T14导通,TX_in通过T14连接Output3,Output3输出TX_in的驱动信号。
T9阶段,CLK1高电平,其工作原理与t1阶段类似,请参照t1阶段工作原理,为避免赘述此处不再详细说明。
需要说明的是,上述实施例中以触控时间段包括t6、t7、t8、t9四个阶段为例进行说明,但触控驱动单元在实际工作时触控阶段还可能包括更多的阶段,这是由触控时间段的长度与各阶段的长度比值决定的,但在后续的阶段直到Input1再次输入高电平之前,Output2保持低电平,Output1、Output3保持输入Vcom电压。
进一步的,上述实施例中的触控驱动单元中所有晶体管还可以均为栅极低电平时导通的P型晶体管,若所有晶体管均为P型晶体管,则只需要重新调整反向器各个输入信号的时序状态即可,例如:调整第一电平端V1提供低电平,其他信号也调整为相位相反的时序信号。
参照图9所示,本发明再一实施提供一种触控驱动电路,该触控驱动电路包括至少两个级联的上述实施例二提供的触控驱动单元;
第1级触控驱动单元的第一输入端连接帧起始信号端STV,第1级触控驱动单元的第二输出端Output2连接第2级触控驱动单元的第一输入端Input1;
第n级触控驱动单元的第一输入端Input1连接n-1级触控驱动单元的第二输出端Output2,第n级触控驱动单元的第二输出端Output连接第n+1级触控驱动单元的第一输入端Input1;
其中,n为大于1的整数。
具体的,参照图9所示,该触控驱动电路包括若干个级联的触控驱动单元,其中,第1级触控单元的第一输入端Input1连接帧起始信号端STV,第1级触控驱动单元的第一输出端Output2连接触控信号线TX1,第1级触控驱动单元的第二输出端Output2连接第2级触控驱动单元的第一输入端Input1,第1级触控驱动单元的第三输出端Output3连接驱动信号线TX2,第2级触控驱动单元的第一输入端连接第1级触控驱动单元的第二输出端Output2,第2级触控驱动单元的第一输出端连接触控驱动信号线TX3,第2级触控驱动单元的第二输出端Output2连接第3级触控驱动单元的第一输入端Input1,第2级触控驱动单元的第三输出端Output3连接触控驱动信号线TX4,该触控驱动电路的其他的触控驱动单元依照第2级触控驱动单元的方式连接。
每个触控驱动单元都有一个第一时钟信号端CLK1、一个第二时钟信号端CLK2、一个第三时钟信号端CLK3、一个第二时钟信号端CLK2、一个第三时钟信号端CLK3、一个第四时钟信号端CLK4;参照图7所示,通过四个系统的时钟信号clock1、clock2、clock3、clock4向每个触控驱动单元连接的四个时钟信号端提供时钟信号,其中第1级触控驱动单元的CLK1输入clock1,第1级触控驱动单元的CLK2输入clock2,第1级触控驱动单元的CLK3输入clock3,第1级触控驱动单元的CLK4输入clock4。第2级触控驱动单元的CLK1输入clock3,第2级触控驱动单元的CLK2输入clock4,第2级触控驱动单元的CLK3输入clock2,第2级触控驱动单元的CLK4输入clock1。第3级第1级触控驱动单元的CLK1输入clock2,第3级触控驱动单元的CLK2输入clock1,第3级触控驱动单元的CLK3输入clock4,第3级触控驱动单元的CLK4输入clock3。第4级第1级触控驱动单元的CLK1输入clock4,第4级触控驱动单元的CLK2输入clock3,第4级触控驱动单元的CLK3输入clock1,第4级触控驱动单元的CLK4输入clock2。对于第n级触控驱动单元,当n=4x+1时,第n级触控驱动单元的各个时钟信号端输入与第1级触控驱动单元的各个时钟信号端输入相同的时钟信号;当n=4x+2时,第n级触控驱动单元的各个时钟信号端输入与第2级触控驱动单元的各个时钟信号端输入相同的时钟信号;当n=4x+3时,第n级触控驱动单元的各个时钟信号端输入与第3级触控驱动单元的各个时钟信号端输入相同的时钟信号;当n=4x时,第n级触控驱动单元的各个时钟信号端输入与第4级触控驱动单元的各个时钟信号端输入相同的时钟信号,其中x为正整数;图9中以n=4X为例进行说明。
其中,系统时钟的时序状态参照图7中第四时钟信号端CLK4输入的第四时钟信号、第二时钟信号端CLK2输入的第二时钟信号、第三时钟信号端CLK3输入的第三时钟信号和第一时钟信号端CLK1输入的第一时钟信号,clock1、clock2、clock3、clock4的占空比均为25%且依次相差1/4个时钟周期。
本发明实施例提供的触控驱动电路,集成于内嵌式触控显示面板的阵列基板上并与触控电极相互连接,用于向公共电极输出公共电压或触控驱动信号,所以本发明实施例提供的触控驱动单元够在显示时间段向公共电极提供公共电压,在触控时间段向复用为触控电极的公共电极提供触控驱动信号,所以可以实现触控显示面板的驱动,并且触控驱动单元包括至少两个晶体管,晶体管均为N型或者均为P型,所以本发明实施例可以降低集成触控驱动单元的制造工艺的难度,进进而可以降低触控显示面板的生产成本。并且相比于实施例一种的触控驱动电路,可以通过一个节点控制模块以及一个第二节点控制模块来控制两个输出模块输出,所以可以减少晶体管、电容以及布线的数量,所以本发明的实施例可以进一步的简化触控驱动电路。
本发明一实施例提供一种显示装置,包括上述实施例中任一种触控驱动电路。另外,显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (21)

1.一种触控驱动单元,用于触控显示面板,所述触控显示面板的公共电极复用为触控电极;其特征在于,所述触控驱动单元集成于所述触控显示面板的阵列基板上并与所述公共电极相互连接,用于向所述公共电极输出公共电压或触控驱动信号;所述触控驱动单元包括至少两个晶体管,所述晶体管均为N型或者均为P型;
所述触控驱动单元包括:第一节点控制模块、第一储能模块、第二节点控制模块、第二储能模块以及输出模块;
所述第一节点控制模块连接第一电平端、第二电平端、第一输入端、第一时钟信号端、第二时钟信号端以及所述第一节点,用于在所述第一时钟信号端输入的第一时钟信号、所述第二时钟信号端输入的第二时钟信号以及所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压与所述第一电平端的电压或所述第二电平端的电压拉齐;
所述第一储能模块连接所述第一节点和所述第二电平端,用于存储所述第一节点的电压;
所述第二节点控制模块连接所述第一电平端、所述第二电平端、所述第一输入端、所述第一节点以及第二节点,用于在所述第一输入端输入的第一输入信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端或所述第二电平端的电压拉齐;
所述第二储能模块连接所述第二节点和所述第二电平端,用于存储所述第二节点的电压;
所述输出模块连接所述第二电平端、所述第一节点、所述第二节点、第三时钟信号端、第四时钟信号端、驱动信号输入端、公共电压输入端、第一输出端以及第二输出端,用于在所述第一节点的电压和所述第二节点的电压的控制下将所述第三时钟信号端的输入的第三时钟信号在所述第一输出端输出或者将所述第一输出端的电压与所述第二电平端的电压拉齐;以及在所述第一节点的电压、所述第二节点的电压、所述第三时钟信号端输入的第三时钟信号和所述第四时钟信号端输入的第四时钟信号的控制下将所述驱动信号输入端输入的驱动信号或所述公共电压输入端输入的公共电压在所述第二输出端输出。
2.根据权利要求1所述的触控驱动单元,其特征在于,所述第一节点控制模块包括:第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的第一端连接所述第一电平端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述第一时钟信号端;
所述第二晶体管的第一端连接所述第一电平端,所述第二晶体管的第二端连接所述第一节点,所述第二晶体管的栅极连接所述第二时钟信号端;
所述第三晶体管的第一端连接所述第一节点,所述第三晶体管的第二端连接所述第二电平端,所述第三晶体管的栅极连接所述第一输入端。
3.根据权利要求1所述的触控驱动单元,其特征在于,所述第一储能模块包括:第一电容;
所述第一电容的第一极连接所述第一节点,所述第一电容的第二极连接所述第二电平端。
4.根据权利要求1所述的触控驱动单元,其特征在于,所述第二节点控制模块包括:第四晶体管和第五晶体管;
所述第四晶体管的第一端连接所述第一电平端,所述第四晶体管的第二端连接所述第二节点,所述第四晶体管的栅极连接所述第一输入端;
所述第五晶体管的第一端连接所述第二节点,所述第五晶体管的第二端连接所述第二电平端,所述第五晶体管的栅极连接所述第一节点。
5.根据权利要求1所述的触控驱动单元,其特征在于,所述第二储能模块包括:第二电容;
所述第二电容的第一极连接所述第二节点,所述第二电容的第二极连接所述第二电平端。
6.根据权利要求1所述的触控驱动单元,其特征在于,所述输出模块包括:第六晶体管、第七晶体管、第八晶体管、第九晶体管和第十晶体管;
所述第六晶体管的第一端连接所述第三时钟信号端,所述第六晶体管的第二端连接所述第一输出端,所述第六晶体管的栅极连接所述第二节点;
所述第七晶体管的第一端连接所述第一输出端,所述第七晶体管的第二端连接所述第二电平端,所述第七晶体管的栅极连接所述第一节点;
所述第八晶体管的第一端连接所述驱动信号输入端,所述第八晶体管的第二端连接所述第二输出端,所述第八晶体管的栅极连接所述第一输入端;
所述第九晶体管的第一端连接所述第二输出端,所述第九晶体管的第二端连接所述公共电压输入端,所述第九晶体管的栅极连接所述第一节点;
所述第十晶体管的第一端连接所述第二输出端,所述第十晶体管的第二端连接所述公共电压输入端,所述第十晶体管的栅极连接所述第四时钟信号端。
7.根据权利要求1所述的触控驱动单元,其特征在于,所述第一时钟信号端输入的第一时钟信号、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号和所述第四时钟信号端输入的第四时钟信号的占空比均为25%且依次相差1/4个时钟周期。
8.一种触控驱动单元,用于触控显示面板,所述触控显示面板的公共电极复用为触控电极;其特征在于,所述触控驱动单元集成于所述触控显示面板的阵列基板上并与所述公共电极相互连接,用于向所述公共电极输出公共电压或触控驱动信号;所述触控驱动单元包括至少两个晶体管,所述晶体管均为N型或者均为P型;
所述触控驱动单元包括:第一节点控制模块、第一储能模块、第二节点控制模块、第二储能模块、第一输出模块以及第二输出模块;
所述第一节点控制模块连接第一电平端、第二电平端、第一输入端、第一时钟信号端以及所述第一节点,用于在所述第一时钟信号端输入的第一时钟信号以及所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压或所述第二电平端的电压拉齐;
所述第一储能模块连接所述第一节点和所述第二电平端,用于存储所述第一节点的电压;
所述第二节点控制模块连接所述第一电平端、所述第二电平端、所述第一输入端、所述第一节点以及第二节点,用于在所述第一输入端输入的第一输入信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端或所述第二电平端的电压拉齐;
所述第二储能模块连接所述第二节点和所述第二电平端,用于存储所述第二节点的电压;
所述第一输出模块连接所述第一电平端、所述第二电平端、所述第一节点、所述第二节点、第二时钟信号端、第三时钟信号端、第四时钟信号端、驱动信号输入端、公共电压输入端以及第一输出端,用于在所述第一节点的电压、所述第二节点的电压、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号、所述第四时钟信号端输入的第四时钟信号的控制下将所述驱动信号输入端输入的驱动信号或所述公共电压输入端输入的公共电压在所述第一输出端输出;
所述第二输出模块连接所述第一电平端、所述第二电平端、所述第一节点、所述第二节点、所述第二时钟信号端、所述第三时钟信号端、所述第四时钟信号端、所述驱动信号输入端、所述公共电压输入端、第二输出端以及第三输出端;用于在第一节点的电压和所述第二节点的电压的控制下将所述第三时钟信号端的第三时钟信号在所述第二输出端输出或者将所述第二输出端的电压与所述第二电平端的电压拉齐;以及在所述第一节点的电压、所述第二节点的电压、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号、所述第四时钟信号端输入的第四时钟信号的控制下将所述驱动信号输入端输入的驱动信号或所述公共电压输入端输入的公共电压在所述第三输出端输出。
9.根据权利要求8所述的触控驱动单元,其特征在于,所述第一节点控制模块包括:第一晶体管和第二晶体管;
所述第一晶体管的第一端连接所述第一电平端,所述第一晶体管的第二端连接所述第一节点,所述第一晶体管的栅极连接所述第一时钟信号端;
所述第二晶体管的第一端连接所述第一节点,所述第二晶体管的第二端连接所述第二电平端,所述第二晶体管的栅极连接所述第一输入端。
10.根据权利要求8所述的触控驱动单元,其特征在于,所述第一储能模块包括:第一电容;
所述第一电容的第一极连接所述第一节点,所述第一电容的第二极连接所述第二电平端。
11.根据权利要求8所述的触控驱动单元,其特征在于,所述第二节点控制模块包括:第三晶体管和第四晶体管;
所述第三晶体管的第一端连接所述第一电平端,所述第三晶体管的第二端连接所述第二节点,所述第三晶体管的栅极连接所述第一输入端;
所述第四晶体管的第一端连接所述第二节点,所述第四晶体管的第二端连接所述第二电平端,所述第四晶体管的栅极连接所述第一节点。
12.根据权利要求8所述的触控驱动单元,其特征在于,所述第二储能模块包括:第二电容;
所述第二电容的第一极连接所述第二节点,所述第二电容的第二极连接所述第二电平端。
13.根据权利要求8所述的触控驱动单元,其特征在于,所述第一输出模块包括:第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管和第十一晶体管;
所述第五晶体管的第一端连接所述第二时钟信号端,所述第五晶体管的第二端连接所述第六晶体管的第一端,所述第五晶体管的栅极连接所述第二节点;
所述第六晶体管的第一端连接所述第七晶体管的栅极,所述第六晶体管的第二端连接所述第二电平端,所述第六晶体管的栅极连接所述第一节点;
所述第七晶体管的第一端连接所述驱动信号输入端,所述第七晶体管的第二端连接所述第一输出端;
所述第八晶体管的第一端连接所述第一输出端,所述第八晶体管的第二端连接所述公共电压输入端,所述第八晶体管的栅极连接所述第一节点;
所述第九晶体管的第一端连接所述第一电平端,所述第九晶体管的第二端连接所述第十一晶体管的栅极,所述第九晶体管的栅极连接所述第四时钟信号端;
所述第十晶体管的第一端连接所述第一电平端,所述第十晶体管的第二端连接所述第十一晶体管的栅极,所述第十晶体管的栅极连接所述第三时钟信号端;
所述第十一晶体管的第一端连接所述第一输出端,所述第十一晶体管的第二端连接所述公共电压输入端。
14.根据权利要求8所述的触控驱动单元,其特征在于,所述第二输出模块包括:第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管、第十七晶体管和第十八晶体管;
所述第十二晶体管的第一端连接所述第三时钟信号端,所述第十二晶体管的第二端连接所述第二输出端,所述第十二晶体管的栅极连接所述第二节点;
所述第十三晶体管的第一端连接所述第二输出端,所述第十三晶体管的第二端连接所述第二电平端,所述第十三晶体管的栅极连接所述第一节点;
所述第十四晶体管的第一端连接所述驱动信号输入端,所述第十四晶体管的第二端连接所述第三输出端,所述第十四晶体管的栅极连接所述第二输出端;
所述第十五晶体管的第一端连接所述第三输出端,所述第十五晶体管的第二端连接所述公共电压输入端,所述第十五晶体管的栅极连接所述第一节点;
所述第十六晶体管的第一端连接所述第一电平端,所述第十六晶体管的第二端连接所述第十八晶体管的栅极,所述第十六晶体管的栅极连接所述第四时钟信号端;
所述第十七晶体管的第一端连接所述第一电平端,所述第十七晶体管的第二端连接所述第十八晶体管的栅极,所述第十七晶体管的栅极连接所述第二时钟信号端;
所述第十八晶体管的第一端连接所述第三输出端,所述第十八晶体管的第二端连接所述公共电压输入端。
15.根据权利要求8所述的触控驱动单元,其特征在于,所述第四时钟信号端输入的第四时钟信号、所述第二时钟信号端输入的第二时钟信号、所述第三时钟信号端输入的第三时钟信号和所述第一时钟信号端输入的第一时钟信号的占空比均为25%且输出信号依次相差1/4个时钟周期。
16.一种触控驱动电路,其特征在于,包括权利要求1-15任一项所述的触控驱动单元。
17.根据权利要求16所述的触控驱动电路,其特征在于,所述触控驱动电路包括至少两个级联的权利要求1-7任一项所述的触控驱动单元;
第1级触控驱动单元的第一输入端连接帧起始信号端,所述第1级触控驱动单元的第一输出端连接第2级触控驱动单元的第一输入端;
第n级触控驱动单元的第一输入端连接第n-1级触控驱动单元的第一输出端,所述第n级触控驱动单元的第一输出端连接第n+1级触控驱动单元的第一输入端;
其中,n为大于1的整数。
18.根据权利要求16所述的触控驱动电路,其特征在于,所述触控驱动电路包括至少两个级联的权利要求8-15任一项所述的触控驱动单元;
第1级触控驱动单元的第一输入端连接帧起始信号端,所述第1级触控驱动单元的第二输出端连接第2级触控驱动单元的第一输入端;
第n级触控驱动单元的第一输入端连接第n-1级触控驱动单元的第二输出端,所述第n级触控驱动单元的第二输出端连接第n+1级触控驱动单元的第一输入端;
其中,n为大于1的整数。
19.一种触控驱动单元的驱动方法,其特征在于,用于驱动权利要求1-7任一项所述的触控驱动单元,所述方法包括:
在显示时间段的第一阶段,所述第一节点控制模块在所述第一时钟信号端输入的第一时钟信号的控制下将所述第一节点电压与所述第一电平端的电压拉齐,所述第一储能模块存储所述第一节点的电压,所述输出模块在所述第一节点的电压的控制下将所述第一输出端的电压与所述第二电平端的电压拉齐以及将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在显示时间段的第二阶段,所述输出模块在所述第一节点的电压的控制下将所述第一输出端的电压与所述第二电平端的电压拉齐以及在所述第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在第二输出端输出;
在显示时间段的第三阶段,所述输出模块在所述第一节点的电压的控制下将所述第一输出端的电压与所述第二电平端的电压拉齐以及将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在显示时间段的第四阶段,所述第一节点控制模块在所述第二时钟信号端的第二时钟信号的控制下将所述第一节点电压与所述第一电平端的电压拉齐,所述第一储能模块存储所述第一节点的电压,所述输出模块在所述第一节点的电压的控制下将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在触控时间段的第一阶段,所述第一节点控制模块在所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压与所述第二电平端的电压拉齐,所述第二节点控制模块在所述第一输入端的第一输入信号和所述第一节点的电压的控制下将所述第二节点的电压与所述第一电平端的电压拉齐,所述第二储能模块存储所述第二节点的电压,所述输出模块在所述第四时钟信号端的电压的控制下将所述公共电压输入端输入的公共电压在所述第二输出端输出;
在触控时间段的第二阶段,所述输出模块在第二节点的电压的控制下将所述第三时钟信号端的第三时钟信号在所述第一输出端输出;所述输出模块在所述第三时钟信号端输入的第三时钟信号的控制下将所述驱动信号输入端输入的驱动信号在所述第二输出端输出。
20.一种触控驱动单元的驱动方法,其特征在于,用于驱动权利要求8-15任一项所述的触控驱动单元,所述方法包括:
在显示时间段的第一阶段,所述第一节点控制模块在所述第一时钟信号端输入的第一时钟信号的控制下将所述第一节点的电压与所述第一电平端的电压拉齐,所述第一储能单元存储所述第一节点的电压,第一输出模块在所述第一节点的电压的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出,所述第二输出模块在所述第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐以及将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在显示时间段的第二阶段,所述第一输出模块在所述第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐,以及在第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在显示时间段的第三阶段,所述第一输出模块在所述第一节点的电压的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐,以及在第二时钟信号端输入的第二时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在显示时间段的第四阶段,所述第一输出模块在所述第三时钟信号端输入的第三时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第一节点的电压的控制下将所述第二输出端的电压与所述第二电平端的电压拉齐,以及在第二时钟信号端输入的第二时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在触控时间段的第一阶段,所述第一节点控制模块在所述第一输入端输入的第一输入信号的控制下将所述第一节点的电压与所述第二电平端的电压拉齐,所述第二节点控制模块在所述第一节点的电压和所述第一输入端输入的第一输入信号的控制下将所述第二节点的电压与所述第一电平端的电压拉齐;所述第一输出模块在所述第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出;所述第二输出模块在第四时钟信号端输入的第四时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在触控时间段的第二阶段,所述第一输出模块在所述第二节点的电压和所述第二时钟信号端输入的第二时钟信号的控制下将所述驱动信号输入端输入的驱动信号在所述第一输出端输出;所述第二输出模块在第二时钟信号端输入的第二时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第三输出端输出;
在触控时间段的第三阶段,所述第一输出模块在所述第三时钟信号端输入的第三时钟信号的控制下将所述公共电压输入端输入的公共电压在所述第一输出端输出,所述第二输出模块在第二节点的电压的控制下将所述第三时钟信号端输入的第三时钟信号在所述第二输出端输出以及在第三时钟信号端输入的第三时钟信号的控制下将驱动信号输入端输入的驱动信号在第三输出端输出。
21.一种显示装置,其特征在于,包括权利要求16-18任一项所述的触控驱动电路。
CN201610005489.0A 2016-01-04 2016-01-04 触控驱动单元及其驱动方法、触控驱动电路及显示装置 Expired - Fee Related CN105446544B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201610005489.0A CN105446544B (zh) 2016-01-04 2016-01-04 触控驱动单元及其驱动方法、触控驱动电路及显示装置
PCT/CN2016/093241 WO2017118005A1 (zh) 2016-01-04 2016-08-04 触控驱动单元及其驱动方法、触控驱动电路及显示装置
US15/504,475 US10409402B2 (en) 2016-01-04 2016-08-04 Touch driving unit for touch display panel having common electrode multiplexed as touch electrode and driving method thereof, touch driving circuit and display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610005489.0A CN105446544B (zh) 2016-01-04 2016-01-04 触控驱动单元及其驱动方法、触控驱动电路及显示装置

Publications (2)

Publication Number Publication Date
CN105446544A CN105446544A (zh) 2016-03-30
CN105446544B true CN105446544B (zh) 2018-05-18

Family

ID=55556827

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610005489.0A Expired - Fee Related CN105446544B (zh) 2016-01-04 2016-01-04 触控驱动单元及其驱动方法、触控驱动电路及显示装置

Country Status (3)

Country Link
US (1) US10409402B2 (zh)
CN (1) CN105446544B (zh)
WO (1) WO2017118005A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105446544B (zh) 2016-01-04 2018-05-18 京东方科技集团股份有限公司 触控驱动单元及其驱动方法、触控驱动电路及显示装置
CN109558036A (zh) 2017-09-25 2019-04-02 华为终端(东莞)有限公司 一种阵列基板及显示面板
CN108536334B (zh) 2018-04-13 2020-04-24 京东方科技集团股份有限公司 一种移位寄存器、触控电极驱动电路及显示装置
CN108415624B (zh) * 2018-05-31 2020-07-28 京东方科技集团股份有限公司 触控电路、触控检测方法、显示面板及显示装置
CN109256171B (zh) * 2018-11-22 2021-02-26 合肥京东方光电科技有限公司 移位寄存器单元、驱动方法、电路、显示面板及装置
KR20200131644A (ko) * 2019-05-14 2020-11-24 삼성전자주식회사 터치 감지 회로를 포함하는 디스플레이 및 그 동작 방법
KR20220016350A (ko) * 2020-07-30 2022-02-09 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치
CN113053317B (zh) * 2021-03-15 2022-07-29 京东方科技集团股份有限公司 驱动电路、驱动方法和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104217763A (zh) * 2014-08-28 2014-12-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104393874A (zh) * 2014-12-05 2015-03-04 京东方科技集团股份有限公司 一种触控扫描电路、触控驱动电路及触摸显示屏
CN104866141A (zh) * 2015-06-10 2015-08-26 京东方科技集团股份有限公司 触控驱动电路、显示装置及其驱动方法
CN105117087A (zh) * 2015-09-14 2015-12-02 昆山龙腾光电有限公司 触控扫描驱动电路及内嵌式触控显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101382108B1 (ko) * 2012-06-15 2014-04-08 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
CN103500747B (zh) * 2013-09-30 2017-01-25 京东方科技集团股份有限公司 阵列基板、阵列基板驱动方法和显示装置
CN103955309B (zh) * 2014-04-14 2017-08-25 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
KR102250847B1 (ko) * 2014-11-13 2021-05-13 삼성디스플레이 주식회사 터치 스크린 패널 일체형 표시장치
CN110083262B (zh) * 2015-01-30 2022-07-26 乐金显示有限公司 触摸显示设备
CN105446544B (zh) * 2016-01-04 2018-05-18 京东方科技集团股份有限公司 触控驱动单元及其驱动方法、触控驱动电路及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104217763A (zh) * 2014-08-28 2014-12-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104393874A (zh) * 2014-12-05 2015-03-04 京东方科技集团股份有限公司 一种触控扫描电路、触控驱动电路及触摸显示屏
CN104866141A (zh) * 2015-06-10 2015-08-26 京东方科技集团股份有限公司 触控驱动电路、显示装置及其驱动方法
CN105117087A (zh) * 2015-09-14 2015-12-02 昆山龙腾光电有限公司 触控扫描驱动电路及内嵌式触控显示装置

Also Published As

Publication number Publication date
WO2017118005A1 (zh) 2017-07-13
US10409402B2 (en) 2019-09-10
CN105446544A (zh) 2016-03-30
US20180348922A1 (en) 2018-12-06

Similar Documents

Publication Publication Date Title
CN105446544B (zh) 触控驱动单元及其驱动方法、触控驱动电路及显示装置
CN106683634B (zh) 一种移位寄存器、goa电路及其驱动方法、显示装置
CN106951123B (zh) 触控驱动单元及其驱动方法、触控驱动电路、显示装置
CN103151011B (zh) 一种移位寄存器单元及栅极驱动电路
CN105096803B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106887216B (zh) 栅极驱动电路、显示面板及栅极驱动电路的驱动方法
CN105632562B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN103971628B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN103474017B (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN105528988B (zh) 一种栅极驱动电路、触控显示面板及显示装置
CN105575315A (zh) 移位寄存器单元及其驱动方法、栅极扫描电路和显示装置
CN108806571A (zh) 栅极驱动电路及其驱动方法、阵列基板及显示装置
CN104793805B (zh) 一种触控电路、触控面板及显示装置
CN108648705A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN105244000B (zh) 一种goa单元、goa电路及显示装置
CN108597430A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106910452B (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN104753340B (zh) 可调整输出电压的电荷泵
CN106448538B (zh) 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置
CN106683607B (zh) 一种移位寄存器、栅极驱动电路及显示面板
CN104793801B (zh) 一种内嵌式触摸显示装置和触摸显示屏
CN108766357A (zh) 信号合并电路、栅极驱动单元、栅极驱动电路和显示装置
CN106710510A (zh) 一种栅极驱动单元及驱动方法、栅极驱动电路和显示装置
CN108536334A (zh) 一种移位寄存器、触控电极驱动电路及显示装置
CN107154236A (zh) 移位寄存器单元及其驱动方法、扫描驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180518

CF01 Termination of patent right due to non-payment of annual fee