CN103971628B - 移位寄存器单元、栅极驱动电路和显示装置 - Google Patents

移位寄存器单元、栅极驱动电路和显示装置 Download PDF

Info

Publication number
CN103971628B
CN103971628B CN201410160217.9A CN201410160217A CN103971628B CN 103971628 B CN103971628 B CN 103971628B CN 201410160217 A CN201410160217 A CN 201410160217A CN 103971628 B CN103971628 B CN 103971628B
Authority
CN
China
Prior art keywords
shift register
level
switching tube
cut
section point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410160217.9A
Other languages
English (en)
Other versions
CN103971628A (zh
Inventor
马磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201410160217.9A priority Critical patent/CN103971628B/zh
Publication of CN103971628A publication Critical patent/CN103971628A/zh
Priority to US14/500,053 priority patent/US9530521B2/en
Application granted granted Critical
Publication of CN103971628B publication Critical patent/CN103971628B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

本发明公开了一种移位寄存器单元、栅极驱动电路和显示装置,涉及显示技术领域,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。该移位寄存器单元包括:输入模块,用于响应于移位寄存器输入信号,将导通电平提供给所述第一节点以及将截止电平提供给第二节点;上拉模块,用于响应于第一节点的导通电平,将时钟信号提供给移位寄存器输出端,上拉模块还用于响应于移位寄存器输出端的导通电平,将截止电平提供给第二节点;复位模块,用于响应于复位信号,将导通电平提供给第二节点;下拉模块,用于响应于第二节点的导通电平,将截止电平提供给移位寄存器输出端以及将截止电平提供给第一节点。

Description

移位寄存器单元、栅极驱动电路和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元、栅极驱动电路和显示装置。
背景技术
传统显示器是利用外部驱动芯片来驱动显示面板上的像素以显示画面,但为了减少元件数目并降低制造成本,目前逐渐发展成将驱动电路的结构直接制作在显示面板上,例如将栅极驱动电路整合于液晶面板(GateOnArray,GOA)的技术。在应用GOA技术的显示面板中,由多级移位寄存器单元组成的栅极驱动电路提供扫描信号。
然而,传统的移位寄存器单元通常具有接收两个相反的时钟信号,时钟信号中的导通电平占据的时间较长,接收时钟信号的薄膜晶体管(ThinFilmTransistor,TFT)长时间工作会产生阈值电压漂移,从而影响移位寄存器单元的稳定性。
发明内容
本发明提供一种移位寄存器单元、栅极驱动电路和显示装置,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。
为解决上述技术问题,本发明采用如下技术方案:
一方面,提供一种移位寄存器单元,包括:
连接于移位寄存器输入端、第一节点、第二节点和截止电平输入端的输入模块,所述输入模块用于响应于移位寄存器输入信号,将导通电平提供给所述第一节点以及将截止电平提供给所述第二节点;
连接于时钟信号输入端、所述移位寄存器输出端、第一节点、第二节点和截止电平输入端的上拉模块,所述上拉模块用于响应于所述第一节点的导通电平,将时钟信号提供给所述移位寄存器输出端,所述上拉模块还用于响应于所述移位寄存器输出端的导通电平,将截止电平提供给所述第二节点;
连接于所述复位信号输入端和第二节点的复位模块,所述复位模块用于响应于复位信号,将导通电平提供给所述第二节点;
所述连接于所述截止电平输入端、第二节点、第一节点和移位寄存器输出端的下拉模块,所述下拉模块用于响应于所述第二节点的导通电平,将截止电平提供给所述移位寄存器输出端以及将截止电平提供给所述第一节点。
具体地,所述输入模块包括第一开关管和第二开关管,所述第一开关管的栅极和源极连接于所述移位寄存器输入端,所述第一开关管的漏极连接于所述第一节点,所述第二开关管的栅极连接于所述移位寄存器输入端,所述第二开关管的源极连接于所述第二节点,所述第二开关管的漏极连接于所述截止电平输入端;
所述上拉模块包括第三开关管和第四开关管,所述第三开关管的栅极连接于所述第一节点,所述第三开关管的源极连接于所述时钟信号输入端,所述第三开关管的漏极连接于所述移位寄存器输出端,所述第四开关管的栅极连接于所述移位寄存器输出端,所述第四开关管的源极连接于所述第二节点,所述第四开关管的漏极连接于所述截止电平输入端;
具体地,所述上拉模块还包括第一电容,所述第一电容的第一端连接于所述第一节点,所述第一电容的第二端连接于所述移位寄存器输出端;
所述复位模块包括第五开关管,所述第五开关管的栅极和源极连接于所述复位信号输入端,所述第五开关管的漏极连接于所述第二节点;
所述下拉模块包括第六开关管和第七开关管,所述第六开关管的栅极连接于所述第二节点,所述第六开关管的源极连接于所述移位寄存器输出端,所述第六开关管的漏极连接于所述截止电平输入端,所述第七开关管的栅极连接于所述第二节点,所述第七开关管的源极连接于所述第一节点,所述第七开关管的漏极连接于所述截止电平输入端。
所述下拉模块还包括第二电容,所述第二电容的第一端连接于所述时钟信号输入端,所述第二电容的第二端连接于所述第二节点。
具体地,所述下拉模块还包括第八开关管,所述第八开关管的栅极连接于所述第二节点,所述第八开关管的源极连接于所述第一节点,所述第八开关管的漏极连接于所述截止电平输入端。
具体地,所述时钟信号输入端用于输入周期性的时钟信号,每个周期的时钟信号由导通电平和截止电平组成,在每个周期中,导通电平的时间占每个周期的1/4,截止电平的时间占每个周期的3/4。
另一方面,提供一种栅极驱动电路,包括n个级联的上述的移位寄存器单元,所述n为大于1的整数。
另一方面,提供一种阵列基板,包括上述的栅极驱动电路。
另一方面,提供一种显示装置,包括上述的显示装置。
本发明提供的一种移位寄存器单元、栅极驱动电路和显示装置,每个移位寄存器单元仅包括一个时钟信号,与传统包括两个时钟信号的移位寄存器单元相比,降低了器件接收导通电平的时间,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。并且,本实施例中的移位寄存器单元仅包括四路控制信号,能够减小布线空间。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例中一种移位寄存器单元的结构框图;
图2为图1中移位寄存器单元的一种信号时序图;
图3为图1中移位寄存器单元的另一种信号时序图;
图4为本发明实施例中一种移位寄存器单元的电路结构示意图;
图5为本发明实施例中另一种移位寄存器单元的电路结构示意图;
图6为图4或图5中移位寄存器单元的信号时序图;
图7为本发明实施例中一种栅极驱动电路的信号时序图;
图8为本发明实施例中另一种栅极驱动电路的信号时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供一种移位寄存器单元,包括:连接于移位寄存器输入端Input、第一节点PU、第二节点PD和截止电平输入端VSS的输入模块1,输入模块1用于响应于移位寄存器输入信号,将导通电平提供给第一节点PU以及将截止电平提供给第二节点PD;连接于时钟信号输入端CLK、移位寄存器输出端Out、第一节点PU、第二节点PD和截止电平输入端VSS的上拉模块2,上拉模块2用于响应于第一节点PU的导通电平,将时钟信号提供给移位寄存器输出端Out,上拉模块2还用于响应于移位寄存器输出端Out的导通电平,将截止电平提供给第二节点PD;连接于复位信号输入端Reset和第二节点PD的复位模块3,复位模块3用于响应于复位信号,将导通电平提供给第二节点PD;连接于截止电平输入端VSS、第二节点PD、第一节点PU和移位寄存器输出端Out的下拉模块4,下拉模块4用于响应于第二节点PD的导通电平,将截止电平提供给移位寄存器输出端Out以及将截止电平提供给第一节点PU。
如图2所示,VSS始终输入截止电平,时钟信号输入端CLK输入周期性的时钟信号,每个时钟周期可以包括三个时间段,其中第一时间段t1内CLK输入截止电平,第二时间段t2内CLK输入导通电平,第三时间段t3内CLK输入截止电平。移位寄存器单元在其中一个周期内完成输入信号的移位,具体地,t1时Input输入导通信号(即移位寄存器输入信号),此时输入模块1将导通电平提供给第一节点PU并存储,上拉模块2将CLK输入的截止电平提供给移位寄存器输出端Out,Out输出截止电平;t2时由于第一节点PU仍为导通电平,因此上拉模块2将CLK输入的导通电平提供给Out,Out输出导通电平;t3时Reset输入导通电平(即复位信号),复位模块3将导通电平提供给第二节点PD,下拉模块4将截止电平输入端VSS输入的截止电平提供给Out,Out输出截止电平;此后在Input再次输入导通信号之前,第二节点PD均保持导通电平,从而保证Out输出截止电平,有效抑制输出信号噪声。
如图3所示,根据显示装置中像素电极的充电时间要求不同,上述时钟信号的每个时钟周期还可以包括第一间隔时间段t1.5和第二间隔时间段t2.5,其中t1.5位于t1与t2之间,t2.5位于t2和t3之间。t1、t2和t3中各信号的状态和移位寄存器单元的工作原理不变。以下仅对t1.5和t2.5时移位寄存器的工作原理进行说明。在t1.5时,Input和CLK均输入截止电平,此时第一节点PU仍为导通电平,上拉模块2将CLK输入的截止电平提供给Out,Out输出截止电平;在t2.5时,Input、CLK和Reset均输入截止电平,此时第一节点PU为导通电平,上拉模块2将CLK输入的截止电平提供给Out,Out输出截止电平。加入两个间隔时间段后移位寄存器单元的工作过程没有实质变化,只是增加了移位信号之间的时间间隔。
本实施例中的移位寄存器单元,仅包括一个时钟信号,与传统包括两个时钟信号的移位寄存器单元相比,降低了器件接收导通电平的时间,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。并且,本实施例中的移位寄存器单元仅包括四路控制信号,能够减小布线空间。
具体地,如图4所示,上述输入模块包括第一开关管M1和第二开关管M2,第一开关管M1的栅极和源极连接于移位寄存器输入端Input,第一开关管M1的漏极连接于第一节点PU,第二开关管M2的栅极连接于移位寄存器输入端Input,第二开关管M2的源极连接于第二节点PD,第二开关管M2的漏极连接于截止电平输入端VSS;上述上拉模块包括第三开关管M3和第四开关管M4,第三开关管M3的栅极连接于第一节点PU,第三开关管M3的源极连接于时钟信号输入端CLK,第三开关管M3的漏极连接于移位寄存器输出端Out,第四开关管M4的栅极连接于移位寄存器输出端Out,第四开关管M4的源极连接于第二节点PD,第四开关管M4的漏极连接于截止电平输入端VSS;上述复位模块包括第五开关管M5,第五开关管M5的栅极和源极连接于复位信号输入端Reset,第五开关管M5的漏极连接于第二节点PD;上述下拉模块包括第六开关管M6和第七开关管M7,第六开关管M6的栅极连接于第二节点PD,第六开关管M6的源极连接于移位寄存器输出端Out,第六开关管M6的漏极连接于截止电平输入端VSS,第七开关管M7的栅极连接于第二节点PD,第七开关管M7的源极连接于第一节点PU,第七开关管M7的漏极连接于截止电平输入端VSS。
具体地,上述上拉模块还包括第一电容C1,第一电容C1的第一端连接于第一节点PU,第一电容C1的第二端连接于移位寄存器输出端Out;上述下拉模块还包括第二电容C2,第二电容C2的第一端连接于时钟信号输入端CLK,第二电容C2的第二端连接于第二节点PD。
可选地,如图5所示,上述下拉模块还可以包括第八开关管M8,第八开关管M8的栅极连接于第二节点PD,第八开关管M8的源极连接于第一节点PU,第八开关管M8的漏极连接于截止电平输入端VSS,第八开关管M8和第七开关管M7的连接方式和工作原理相同,使用两个开关管能够提高第一节点PU上电平的拉低效果。
需要说明的是,上述第一至第八开关管M1-M8均为P型薄膜晶体管或N型薄膜晶体管。上述各开关管的源极和漏极可以互换。当上述各开关管为N型薄膜晶体管时,导通电平为高电平,截止电平为低电平;当上述各开关管为P型薄膜晶体管时,导通电平为低电平,截止电平为高电平。
优选地,上述时钟信号输入端CLK用于输入周期性的时钟信号,每个周期的时钟信号由导通电平和截止电平组成,在每个周期中,导通电平的时间占每个周期的1/4,截止电平的时间占每个周期的3/4。由于本实施例中移位寄存器单元仅包括一个时钟信号,与传统包括两个时钟信号的移位寄存器单元相比,无需设置特定的两种时钟信号进行配合,时钟信号的设置可以更加多样化,例如在每个周期中,使导通电平的时间仅占每个周期的1/4,从而进一步减小了与该时钟信号输入端连接的开关管接收导通电平的时间,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。
以下通过移位寄存器单元的一种工作过程为例具体说明本实施例中的移位寄存器单元。
如图6所示,第一时间段t1时,CLK和Reset输入截止电平,Input输入导通电平,此时M1和M2导通,M1将Input输入的导通电平提供给第一节点PU,使M3导通,M3将CLK输入的截止电平提供给Out,M4截止,M2将VSS输入的截止电平提供给第二节点PD,M6和M7截止;第一间隔时间段t1.5时,CLK、Input和Reset均输入截止电平,由于C1的作用第一节点PU保持导通电平,M3将CLK输入的截止电平提供给Out,M4截止,由于C2的作用第二节点PD保持截止电平,M6和M7仍截止;第二时间段t2时,CLK输入导通电平,Input和Reset输入截止电平,第一节点PU仍为导通电平,M3将CLK输入的导通电平提供给Out,M4导通将VSS输入的截止电平提供至第二节点PD,C1与Out连接的一端电压从截止电平升高至导通电平,由于C1的自举作用使第一节点PU的电平进一步升高,以保证Out的电平的上拉效果,第二节点PD为截止电平,M6和M7仍截止;第二间隔时间段t2.5时,CLK、Input和Reset均输入截止电平,第一节点PU仍为导通电平,M3将CLK输入的截止电平提供给Out,M4截止,第二节点PD仍为截止电平,M6和M7截止;第三时间段t3时,CLK和Input输入截止电平,Reset输入导通电平,M5导通,将Reset输入的导通电平提供至第二节点PD,使M6和M7导通,M6将VSS提供的截止电平提供给Out,M7将VSS输入的截止电平提供给第一节点PU,使M3截止;此后在Input再次输入导通信号之前,第二节点PD均保持导通电平,从而保证Out输出截止电平,有效抑制输出信号噪声。
本实施例中的移位寄存器单元,仅包括一个时钟信号,与传统包括两个时钟信号的移位寄存器单元相比,降低了器件接收导通电平的时间,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。并且,本实施例中的移位寄存器单元仅包括四路控制信号,能够减小布线空间。
本发明实施例提供一种栅极驱动电路,包括n个级联的上述的移位寄存器单元,所述n为大于1的整数。在任意相邻的两个移位寄存器单元之间,前一个移位寄存器单元的输出端连接于后一个移位寄存器单元的输入端,后一个移位寄存器单元的输出端连接于前一个移位寄存器单元的复位端。另外,由于需要保证每个移位寄存器单元在接受输入信号时都具有相应的时钟信号配合实现信号移位,要求相邻的两个移位寄存器单元的时钟信号输入端接收不同的时钟信号。例如,如图7所示,级联的n个移位寄存器单元的输出端依次分别是Out1、Out2、Out3、…、Outn,奇数移位寄存器单元的时钟信号输入端为CLK1,偶数移位寄存器单元的时钟信号输入端为CLK2,CLK1和CLK2分别输入互补的时钟信号。或者例如,如图8所示,级联的n个移位寄存器单元的输出端依次分别是Out1、Out2、Out3、…、Outn,每相邻的4个移位寄存器单元组成一个移位寄存器组,每个移位寄存器组中的4个移位寄存器单元的时钟信号输入端依次分别为CLK1、CLK2、CLK3和CLK4,这4个时钟信号输入端分别输入不同的时钟信号。当然各移位寄存器单元的时钟信号输入端输入的时钟信号还可以有其他组合方式,只需要保证每个移位寄存器单元能够正常工作即可,具体的实现方式在此不再赘述。
本实施例中的栅极驱动电路,每个移位寄存器单元仅包括一个时钟信号,与传统包括两个时钟信号的移位寄存器单元相比,降低了器件接收导通电平的时间,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。并且,本实施例中的移位寄存器单元仅包括四路控制信号,能够减小布线空间。
本发明实施例提供一种阵列基板,包括上述的栅极驱动电路。本发明实施例还提供一种显示装置,包括上述的显示装置。该显示装置可以为:液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本实施例中的阵列基板和显示装置,每个移位寄存器单元仅包括一个时钟信号,与传统包括两个时钟信号的移位寄存器单元相比,降低了器件接收导通电平的时间,减小了器件产生阈值电压漂移的概率,从而提高了移位寄存器单元的稳定性。并且,本实施例中的移位寄存器单元仅包括四路控制信号,能够减小布线空间。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (11)

1.一种移位寄存器单元,其特征在于,包括:
连接于移位寄存器输入端、第一节点、第二节点和截止电平输入端的输入模块,所述输入模块用于响应于移位寄存器输入信号,将导通电平提供给所述第一节点以及将截止电平提供给所述第二节点;
连接于时钟信号输入端、所述移位寄存器输出端、第一节点、第二节点和截止电平输入端的上拉模块,所述上拉模块用于响应于所述第一节点的导通电平,将时钟信号提供给所述移位寄存器输出端,所述上拉模块还用于响应于所述移位寄存器输出端的导通电平,将截止电平提供给所述第二节点;
连接于复位信号输入端和第二节点的复位模块,所述复位模块用于响应于复位信号,将导通电平提供给所述第二节点;
连接于所述截止电平输入端、第二节点、第一节点和移位寄存器输出端的下拉模块,所述下拉模块用于响应于所述第二节点的导通电平,将截止电平提供给所述移位寄存器输出端以及将截止电平提供给所述第一节点。
2.根据权利要求1所述的移位寄存器单元,其特征在于,
所述输入模块包括第一开关管和第二开关管,所述第一开关管的栅极和源极连接于所述移位寄存器输入端,所述第一开关管的漏极连接于所述第一节点,所述第二开关管的栅极连接于所述移位寄存器输入端,所述第二开关管的源极连接于所述第二节点,所述第二开关管的漏极连接于所述截止电平输入端。
3.根据权利要求1所述的移位寄存器单元,其特征在于,
所述上拉模块包括第三开关管和第四开关管,所述第三开关管的栅极连接于所述第一节点,所述第三开关管的源极连接于所述时钟信号输入端,所述第三开关管的漏极连接于所述移位寄存器输出端,所述第四开关管的栅极连接于所述移位寄存器输出端,所述第四开关管的源极连接于所述第二节点,所述第四开关管的漏极连接于所述截止电平输入端。
4.根据权利要求3所述的移位寄存器单元,其特征在于,
所述上拉模块还包括第一电容,所述第一电容的第一端连接于所述第一节点,所述第一电容的第二端连接于所述移位寄存器输出端。
5.根据权利要求1所述的移位寄存器单元,其特征在于,
所述复位模块包括第五开关管,所述第五开关管的栅极和源极连接于所述复位信号输入端,所述第五开关管的漏极连接于所述第二节点。
6.根据权利要求1所述的移位寄存器单元,其特征在于,
所述下拉模块包括第六开关管和第七开关管,所述第六开关管的栅极连接于所述第二节点,所述第六开关管的源极连接于所述移位寄存器输出端,所述第六开关管的漏极连接于所述截止电平输入端,所述第七开关管的栅极连接于所述第二节点,所述第七开关管的源极连接于所述第一节点,所述第七开关管的漏极连接于所述截止电平输入端。
7.根据权利要求6所述的移位寄存器单元,其特征在于,
所述下拉模块还包括第二电容,所述第二电容的第一端连接于所述时钟信号输入端,所述第二电容的第二端连接于所述第二节点。
8.根据权利要求6或7所述的移位寄存器单元,其特征在于,
所述下拉模块还包括第八开关管,所述第八开关管的栅极连接于所述第二节点,所述第八开关管的源极连接于所述第一节点,所述第八开关管的漏极连接于所述截止电平输入端。
9.根据权利要求1所述的移位寄存器单元,其特征在于,
所述时钟信号输入端用于输入周期性的时钟信号,每个周期的时钟信号由导通电平和截止电平组成,在每个周期中,导通电平的时间占每个周期的1/4,截止电平的时间占每个周期的3/4。
10.一种栅极驱动电路,其特征在于,包括n个级联的如权利要求1至9中任意一项所述的移位寄存器单元,所述n为大于1的整数。
11.一种显示装置,其特征在于,包括如权利要求10所述的栅极驱动电路。
CN201410160217.9A 2014-04-21 2014-04-21 移位寄存器单元、栅极驱动电路和显示装置 Active CN103971628B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410160217.9A CN103971628B (zh) 2014-04-21 2014-04-21 移位寄存器单元、栅极驱动电路和显示装置
US14/500,053 US9530521B2 (en) 2014-04-21 2014-09-29 Shift register unit, gate driving circuit, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410160217.9A CN103971628B (zh) 2014-04-21 2014-04-21 移位寄存器单元、栅极驱动电路和显示装置

Publications (2)

Publication Number Publication Date
CN103971628A CN103971628A (zh) 2014-08-06
CN103971628B true CN103971628B (zh) 2016-03-30

Family

ID=51241053

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410160217.9A Active CN103971628B (zh) 2014-04-21 2014-04-21 移位寄存器单元、栅极驱动电路和显示装置

Country Status (2)

Country Link
US (1) US9530521B2 (zh)
CN (1) CN103971628B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6245422B2 (ja) * 2013-07-24 2017-12-13 Tianma Japan株式会社 走査回路、及び表示装置
TWI509593B (zh) * 2013-12-20 2015-11-21 Au Optronics Corp 移位暫存器
CN104575419B (zh) * 2014-12-04 2017-03-15 上海天马微电子有限公司 一种移位寄存器及其驱动方法
CN104537979B (zh) 2015-01-28 2017-03-15 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN104575429A (zh) * 2015-01-30 2015-04-29 合肥京东方光电科技有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN104866141B (zh) * 2015-06-10 2018-03-23 京东方科技集团股份有限公司 触控驱动电路、显示装置及其驱动方法
CN104934011B (zh) * 2015-07-20 2018-03-23 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN104992661B (zh) * 2015-07-29 2017-09-19 京东方科技集团股份有限公司 移位寄存电路及其驱动方法、栅极驱动电路及显示装置
CN105513522B (zh) * 2016-01-28 2018-05-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、驱动电路和显示装置
CN105741808B (zh) * 2016-05-04 2018-02-16 京东方科技集团股份有限公司 栅极驱动电路、阵列基板、显示面板及其驱动方法
CN108269539B (zh) * 2017-01-03 2019-10-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及异常情况处理方法
CN106504692B (zh) * 2017-01-05 2020-02-11 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN108511025B (zh) * 2018-04-12 2020-06-16 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN111223459B (zh) 2018-11-27 2022-03-08 元太科技工业股份有限公司 移位寄存器以及栅极驱动电路
CN109377934A (zh) * 2018-12-27 2019-02-22 厦门天马微电子有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN109741700B (zh) * 2019-01-10 2022-03-18 京东方科技集团股份有限公司 移位寄存器单元及驱动方法
CN110415637B (zh) * 2019-08-29 2022-08-26 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN111091791B (zh) * 2019-11-15 2021-08-24 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN111179806B (zh) * 2020-01-17 2021-08-20 京东方科技集团股份有限公司 移位寄存器、其驱动方法及栅极驱动电路、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102708926A (zh) * 2012-05-21 2012-10-03 京东方科技集团股份有限公司 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
CN102945657A (zh) * 2012-10-29 2013-02-27 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、阵列基板和显示装置
CN103474017A (zh) * 2013-09-12 2013-12-25 北京京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
US20140064437A1 (en) * 2012-01-13 2014-03-06 Chengdu Boe Optoelectronics Technology Co., Ltd. Shift register and driving method thereof, gate driving apparatus and display apparatus
CN103680636A (zh) * 2013-12-31 2014-03-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4626972B2 (ja) * 2004-12-22 2011-02-09 セイコーインスツル株式会社 第一日車と第二日車とを含むカレンダ機構付き時計
TWI316219B (en) * 2005-08-11 2009-10-21 Au Optronics Corp A three-level driving shift register
US7310402B2 (en) * 2005-10-18 2007-12-18 Au Optronics Corporation Gate line drivers for active matrix displays
TWI323869B (en) * 2006-03-14 2010-04-21 Au Optronics Corp Shift register circuit
TWI347577B (en) * 2006-09-01 2011-08-21 Au Optronics Corp Shift register with low stress
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
CN102024500B (zh) * 2009-09-10 2013-03-27 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
CN102651238B (zh) * 2011-04-18 2015-03-25 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、显示面板及显示器
CN102654969B (zh) * 2011-12-31 2013-07-24 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
KR101992158B1 (ko) * 2013-04-30 2019-09-30 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140064437A1 (en) * 2012-01-13 2014-03-06 Chengdu Boe Optoelectronics Technology Co., Ltd. Shift register and driving method thereof, gate driving apparatus and display apparatus
CN102708926A (zh) * 2012-05-21 2012-10-03 京东方科技集团股份有限公司 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
CN102945657A (zh) * 2012-10-29 2013-02-27 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、阵列基板和显示装置
CN103474017A (zh) * 2013-09-12 2013-12-25 北京京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN103680636A (zh) * 2013-12-31 2014-03-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
CN103971628A (zh) 2014-08-06
US9530521B2 (en) 2016-12-27
US20150302936A1 (en) 2015-10-22

Similar Documents

Publication Publication Date Title
CN103971628B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN102956213B (zh) 一种移位寄存器单元及阵列基板栅极驱动装置
CN104021750B (zh) 移位寄存器单元、栅极驱动电路及驱动方法和显示装置
CN103366704B (zh) 一种移位寄存器单元及栅极驱动电路、显示装置
EP3611720A1 (en) Shift register unit, gate driving circuit, and driving method
CN100530337C (zh) 移位寄存器电路及具备该电路的图像显示装置
CN103226981B (zh) 一种移位寄存器单元及栅极驱动电路
CN103151011B (zh) 一种移位寄存器单元及栅极驱动电路
CN107633834B (zh) 移位寄存单元、其驱动方法、栅极驱动电路及显示装置
CN103247275B (zh) 一种移位寄存器单元、栅极驱动电路及阵列基板
CN103646636B (zh) 移位寄存器、栅极驱动电路及显示装置
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
CN105118414A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
EP2846332A1 (en) Shift register and display
CN104332146A (zh) 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN105096803A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN105185345A (zh) 一种栅极驱动电路及其驱动方法、显示面板
US10217422B2 (en) Array substrate, driving method thereof and electronic paper
CN107068033B (zh) 移位寄存器单元、栅极驱动电路、测试方法及显示装置
CN110880304B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN104732950A (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN105575315A (zh) 移位寄存器单元及其驱动方法、栅极扫描电路和显示装置
CN202838909U (zh) 移位寄存器、栅极驱动电路和显示装置
CN107154236B (zh) 移位寄存器单元及其驱动方法、扫描驱动电路和显示装置
CN106486047B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant