CN108269539B - 移位寄存器单元、栅极驱动电路以及异常情况处理方法 - Google Patents
移位寄存器单元、栅极驱动电路以及异常情况处理方法 Download PDFInfo
- Publication number
- CN108269539B CN108269539B CN201710001155.0A CN201710001155A CN108269539B CN 108269539 B CN108269539 B CN 108269539B CN 201710001155 A CN201710001155 A CN 201710001155A CN 108269539 B CN108269539 B CN 108269539B
- Authority
- CN
- China
- Prior art keywords
- pull
- node
- clock signal
- shift register
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000002159 abnormal effect Effects 0.000 title claims abstract description 53
- 238000003672 processing method Methods 0.000 title claims abstract description 9
- 239000003990 capacitor Substances 0.000 claims description 12
- 238000009825 accumulation Methods 0.000 abstract description 7
- 230000003068 static effect Effects 0.000 abstract description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 13
- 101100328957 Caenorhabditis elegans clk-1 gene Proteins 0.000 description 6
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 5
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 5
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 5
- 239000013078 crystal Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000006073 displacement reaction Methods 0.000 description 3
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 2
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 1
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000004070 electrodeposition Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/027—Arrangements or methods related to powering off a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
公开了一种移位寄存器单元、包括该移位寄存器单元的栅极驱动电路以及应用于该移位寄存器单元的异常情况处理方法。移位寄存器单元包括上拉节点控制模块、输出模块、下拉节点控制模块以及异常控制模块,异常控制模块连接在异常指示信号端、输出端、上拉节点和下拉节点之间,被配置为在发生异常情况的瞬间,在异常指示信号端接入的异常指示信号的控制下,使输出端输出高电平,同时对上拉节点和下拉节点进行复位。根据本公开的移位寄存器单元,可以在发生异常情况的瞬间,在使栅极驱动电路输出高电平的同时将栅极驱动电路锁定,从而在使栅极驱动电路输出高电平以避免显示屏内部产生静电荷积累造成显示屏器件受损的同时,降低栅极驱动电路中的功耗。
Description
技术领域
本公开涉及显示技术领域,具体涉及一种移位寄存器单元、包括该移位寄存器单元的栅极驱动电路以及应用于该移位寄存器单元的异常情况处理方法。
背景技术
在显示技术领域,液晶显示屏是目前常用的平板显示屏,液晶显示屏的像素阵列通常包括交错的多行栅线和多列数据线。其中,对栅线的驱动可以通过在液晶面板外部连接集成电路来完成。近年来随着非晶硅薄膜工艺的不断提高,也可以直接将栅极驱动电路制作在薄膜晶体管阵列基板上构成GOA(Gate driver On Array)电路来对栅线进行驱动。由于GOA电路可以直接制作在液晶显示屏周围,因此其简化了制造工艺,降低了产品成本,提高了液晶显示屏的集成度,从而使液晶显示屏趋向于更加薄型化。
在现有的栅极驱动电路中,当液晶显示屏遭遇诸如突然断电等的异常情况时,显示屏内部容易产生静电荷积累,造成显示屏器件受损,发生显示不良或显示屏失效。
发明内容
针对以上问题,本公开提出了一种移位寄存器单元、包括该移位寄存器单元的栅极驱动电路以及应用于该移位寄存器单元的异常情况处理方法,其可以在发生异常情况的瞬间,使栅极驱动电路输出高电平,以开启液晶显示屏的薄膜晶体管的栅电极,从而使数据线的电位通过快速放电单元迅速拉低至公共电极电位,同时将栅极驱动电路锁定,以降低栅极驱动电路中的功耗。
根据本公开的一方面,提出了一种移位寄存器单元,包括:上拉节点控制模块101,连接在上拉节点、下拉节点、输入端和复位端之间;输出模块102,连接在上拉节点、第一时钟信号端和输出端之间;下拉节点控制模块103,连接在下拉节点、上拉节点、第二时钟信号端和第三时钟信号端之间;以及异常控制模块104,连接在异常指示信号端、输出端、上拉节点和下拉节点之间,被配置为在发生异常情况的瞬间,在异常指示信号端接入的异常指示信号的控制下,使输出端输出高电平,同时对上拉节点和下拉节点进行复位。
可选的,该移位寄存器单元,其中,上拉节点控制模块101被配置为在输入端接入的输入信号、复位端接入的复位信号或下拉节点的电平的控制下,对上拉节点的电平进行控制;输出模块102被配置为将第一时钟信号端接入的时钟信号输出到输出端;下拉节点控制模块103被配置为在上拉节点的电平、第二时钟信号端接入的时钟信号或第三时钟信号端接入的时钟信号的控制下,对下拉节点的电平进行控制。
可选的,该移位寄存器单元,其中,输出模块102与下拉节点连接,被配置为在下拉节点的电平的控制下,对输出端进行复位。
可选的,该移位寄存器单元,还包括:辅助模块105,连接在上拉节点和输出模块102之间。
可选地,在该移位寄存器单元中,上拉节点控制模块101包括:第一晶体管M1,其控制极连接到输入端,输入极连接到第一扫描控制端,输出极连接到上拉节点;以及第二晶体管M2,其控制极连接到下拉节点,输入极连接到第二电平输入端,输出极连接到上拉节点。
可选地,在该移位寄存器单元中,上拉节点控制模块101还包括:第三晶体管M3,其控制极连接到复位端,输入极连接到第二扫描控制端,输出极连接到上拉节点。
可选地,在该移位寄存器单元中,输出模块102包括:第四晶体管M4,其控制极连接到上拉节点,输入极连接到第一时钟信号端,输出极连接到输出端;第五晶体管M5,其控制极连接到下拉节点,输入极连接到第二电平输入端,输出极连接到输出端;以及第一电容C1,其连接在上拉节点与第四晶体管的输出极之间。
可选地,在该移位寄存器单元中,下拉节点控制模块103包括:第六晶体管M6,其控制极连接到第一扫描控制端,输入极连接到第二时钟信号端;第七晶体管M7,其控制极连接到第六晶体管的输出极,输入极连接到第一电平输入端,输出极连接到下拉节点;第八晶体管M8,其控制极连接到上拉节点,输入极连接到第二电平输入端,输出极连接到下拉节点;以及第二电容C2,其连接在下拉节点与第二电平输入端之间。
可选地,在该移位寄存器单元中,下拉节点控制模块103还包括:第九晶体管M9,其控制极连接到第二扫描控制端,输入极连接到第三时钟信号端,输出极连接到第七晶体管的控制极。
可选地,在该移位寄存器单元中,异常控制模块104包括:第十晶体管M10,其控制极与输入极连接到异常指示信号端,输出极连接输出端;第十一晶体管M11,其控制极连接到异常指示信号端,输入极连接到第二电平输入端,输出极连接到上拉节点;以及第十二晶体管M12,其控制极连接到异常指示信号端,输入极连接到第二电平输入端,输出极连接到下拉节点。
可选地,在该移位寄存器单元中,辅助模块105包括:第十三晶体管M13,其控制极连接到第一电平输入端,输入极连接到上拉节点,输出极连接到第四晶体管的控制极。
根据本公开的另一方面,提出了一种栅极驱动电路,包括级级联的所述移位寄存器单元,其中,每一级移位寄存器单元的输出端连接到对应的一条栅线,其中,每一级移位寄存器单元的输出端连接到下一级移位寄存器单元的输入端,并连接到上一级移位寄存器单元的复位端,其中,第N级移位寄存器单元的第一时钟信号端、第二时钟信号端和第三时钟信号端分别连接到第一时钟信号、第二时钟信号和第四时钟信号,第N+1级移位寄存器单元的第一时钟信号端、第二时钟信号端和第三时钟信号端分别连接到第二时钟信号、第三时钟信号和第一时钟信号,其中,第一、第二、第三和第四时钟信号的占空比均为1/4,第二、第三和第四时钟信号相对于第一时钟信号依次滞后1/4周期。
根据本公开的又一方面,提出了一种应用于所述移位寄存器单元的异常情况处理方法,包括:在发生异常情况的瞬间,将异常指示信号输入到异常控制模块104,使输出端输出高电平,同时对上拉节点和下拉节点进行复位。
在根据本公开实施例的移位寄存器单元、包括该移位寄存器单元的栅极驱动电路以及应用于该移位寄存器单元的异常情况处理方法中,在发生诸如突然断电等的异常情况的瞬间,使栅极驱动电路输出高电平,同时通过将栅极驱动电路中的上拉节点和下拉节点分别进行复位,以将栅极驱动电路锁定,从而在使栅极驱动电路输出高电平以避免液晶显示屏内部产生静电荷积累造成显示屏器件受损的同时,降低栅极驱动电路中的功耗。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本发明的一些实施例,而非对本发明的限制。
图1是根据本公开的实施例的移位寄存器单元的框图;
图2图示了根据本公开的实施例的移位寄存器单元的电路结构;
图3图示了可用于本公开的实施例的移位寄存器单元的操作时序;以及
图4是根据本公开的实施例的栅极驱动电路的整体连接结构示意图。
具体实施方式
下面将结合附图对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,也属于本发明保护的范围。
图1是根据本公开的实施例的移位寄存器单元的框图。如图1所示,该移位寄存器单元包括:上拉节点控制模块101,连接在上拉节点PU、下拉节点PD、输入端INPUT和复位端RESET之间,被配置为在输入端INPUT接入的输入信号、复位端RESET接入的复位信号或下拉节点PD的电平的控制下,对上拉节点PU的电平进行控制;输出模块102,连接在上拉节点PU、第一时钟信号端CK1和输出端OUTPUT之间,被配置为将第一时钟信号端CK1接入的时钟信号输出到输出端OUTPUT;下拉节点控制模块103,连接在下拉节点PD、上拉节点PU、第二时钟信号端CK2和第三时钟信号端CK3之间,被配置为在上拉节点PU、第二时钟信号端CK2接入的时钟信号或的第三时钟信号端接入的时钟信号控制下,对下拉节点PD的电平进行控制;以及异常控制模块104,连接在异常指示信号端EN、输出端OUTPUT、上拉节点PU和下拉节点PD之间,被配置为在发生异常情况的瞬间,在异常指示信号端EN接入的异常指示信号EN1的控制下,使输出端OUTPUT输出高电平,同时对上拉节点PU和下拉节点PD进行复位。
可选地,如图1所示,上述移位寄存器单元,其中,输出模块102与下拉节点PD连接,被配置为在下拉节点PD的电平的控制下,对输出端OUTPUT进行复位。
可选地,如图1所示,上述移位寄存器单元还包括:辅助模块105,连接在上拉节点PU和输出模块102之间。
在根据本公开的上述移位寄存器单元中,在发生诸如突然断电等的异常情况的瞬间,使栅极驱动电路输出高电平,同时通过将栅极驱动电路中的上拉节点和下拉节点分别进行复位以将栅极驱动电路锁定,从而在使栅极驱动电路输出高电平以避免液晶显示屏内部产生静电荷积累造成显示屏器件受损的同时,降低栅极驱动电路中的功耗。
图2图示了根据本公开实施例的移位寄存器单元的示意性的电路结构。以下结合图1和图2对该移位寄存器单元的电路结构进行详细说明。可选地,如图2所示,在该移位寄存器单元中,上拉节点控制模块101包括:第一晶体管M1,其控制极连接到输入端INPUT,输入极连接到第一扫描控制端CN,输出极连接到上拉节点PU;以及第二晶体管M2,其控制极连接到下拉节点PD,输入极连接到第二电平输入端VGL,输出极连接到上拉节点PU。
可选地,如图2所示,在该移位寄存器单元中,上拉节点控制模块101还包括:第三晶体管M3,其控制极连接到复位端RESET,输入极连接到第二扫描控制端CNB,输出极连接到上拉节点PU。
可选地,如图2所示,在该移位寄存器单元中,输出模块102包括:第四晶体管M4,其控制极通过辅助模块105连接到上拉节点PU,输入极连接到第一时钟信号端CK1,输出极连接到输出端OUTPUT;第五晶体管M5,其控制极连接到下拉节点PD,输入极连接到第二电平输入端VGH,输出极连接到输出端OUTPUT;以及第一电容C1,其连接在上拉节点PU与第四晶体管M4的输出极之间。
可选地,如图2所示,在该移位寄存器单元中,下拉节点控制模块103包括:第六晶体管M6,其控制极连接到第一扫描控制端CN,输入极连接到第二时钟信号端CK2;第七晶体管M7,其控制极连接到第六晶体管M6的输出极,输入极连接到第一电平输入端VGH,输出极连接到下拉节点PD;第八晶体管M8,其控制极连接到上拉节点PU,输入极连接到第二电平输入端VGL,输出极连接到下拉节点PD;以及第二电容C2,其连接在下拉节点PD与第二电平输入端之间VGL。
可选地,如图2所示,在该移位寄存器单元中,下拉节点控制模块103还包括:第九晶体管M9,其控制极连接到第二扫描控制端CNB,输入极连接到第三时钟信号端CK3,输出极连接到第七晶体管M7的控制极。
可选地,如图2所示,在该移位寄存器单元中,异常控制模块104包括:第十晶体管M10,其控制极与输入极连接到异常指示信号端EN,输出极连接输出端OUTPUT;第十一晶体管M11,其控制极连接到异常指示信号端EN,输入极连接到第二电平输入端VGL,输出极连接到上拉节点PU;以及第十二晶体管M12,其控制极连接到异常指示信号端EN,输入极连接到第二电平输入端VGL,输出极连接到下拉节点PD。
可选地,如图2所示,在该移位寄存器单元中,辅助模块105包括:第十三晶体管M13,其控制极连接到第一电平输入端VGH,输入极连接到上拉节点PU,输出极连接到第四晶体管M4的控制极。第十三晶体管M13可以稳定第四晶体管M4的控制极与输出极之间的电压并控制第三晶体管M3与第四晶体管M4之间的分压,本领域技术人员应当理解的是,可以省略辅助模块105。
尽管在图2中,示出的所有晶体管均是N型晶体管,其控制极为N型晶体管的栅极,输入极为N型晶体管的漏极,输出极为N型晶体管的源极;第一电平输入端接入高电平VGH,而第二电平输入端接入低电平VGL,然而,为实现本公开的原理,上述移位寄存器单元中的一个或者多个晶体管采用P型晶体管也是可能的,只要相应地调整源极和漏极的位置以及相应的第一和第二电平输入端接入的电平即可,具体细节不在此赘述,但也应该在本发明的保护范围内。
以下以图2所示的移位寄存器单元作为第N级移位寄存器单元为例,参照图3所示的操作时序来说明其在正常工作时的具体工作原理,其中,该移位寄存器单元的第一时钟信号端CK1接第一时钟信号CLK1,第二时钟信号端CK2接第二时钟信号CLK2,第三时钟信号端CK3接第四时钟信号CLK4;第一扫描控制端CN接高电平,第二扫描控制端CN接低电平,即,扫描方向正向扫描;输入端INPUT接前一级移位寄存器单元的输出端OUT_N-1,复位端RESET接后一级移位寄存器单元的输出端OUT_N+1。在图3所示的a、b、c和d所示的四个阶段中,该移位寄存器单元进行如下操作:
在第一阶段a中,输入端INPUT接高电平的输入信号OUT_N-1,晶体管M1导通;由于第一扫描控制端CN接高电平,使得上拉节点PU的电位升高,晶体管M8导通;由于晶体管M8的输入极接低电平VGL,使得下拉节点PD的电位降低;由于晶体管M13的控制极接高电平VGH,使得晶体管M13导通,从而晶体管M4导通;由于第一时钟信号端CK1输入低电平的时钟信号CLK1,使得输出端OUTPUT输出低电平的输出信号OUT_N;由于第一电容C1连接在上拉节点PU与晶体管M4的输出极之间,使得第一电容C1充电。
在第二阶段b中,输入端INPUT接低电平的输入信号OUT_N-1,晶体管M1关闭;晶体管M4保持导通状态,由于第一时钟信号端CK1输入高电平的时钟信号CLK1,使得输出端OUTPUT输出高电平的输出信号OUT_N,并且第一电容C1自举,使得上拉节点PU的电位继续升高;晶体管M7保持关闭状态,使得下拉节点PD的电位仍然处于拉低状态。
在第三阶段c中,晶体管M6的控制极接高电平的第一扫描控制端CN,且第二时钟信号端CK2输入高电平的时钟信号CLK2,使得晶体管M6、晶体管M7导通;由于晶体管M7的输入极接高电平VGH,使得下拉节点PD的电位升高,从而晶体管M2、晶体管M5导通;由于晶体管M2、晶体管M5的输入极均接低电平VGL,使得上拉节点PU和输出端OUTPUT的电位降低;由于第二电容C2连接在下拉节点PD与低电平VGL之间,使得第二电容C2充电。
在第四阶段d中,晶体管M6保持导通状态,第二时钟信号端CK2输入低电平的时钟信号CLK2,使得晶体管M7关闭,第二电容C2保持下拉节点PD的电位仍然处于拉高状态,从而晶体管M2、晶体管M5保持导通状态,上拉节点PU和输出端OUTPUT的电位保持为低电位。
第五阶段e为移位寄存器单元在发生异常情况时的操作原理。在第五阶段e中,即,从发生诸如突然断电的异常情况的瞬间开始,异常指示信号端EN接高电平的异常指示信号EN1,晶体管M10、晶体管M11、晶体管M12导通;由于晶体管M10的输入极接异常指示信号端EN,晶体管M11和晶体管M12的输入极均接低电平VGL,使得输出端OUTPUT输出高电平的输出信号OUT_N,同时上拉节点PU和下拉节点PD的电位复位。
在根据本公开的上述移位寄存器单元中,在发生诸如突然断电等的异常情况的瞬间,使栅极驱动电路输出高电平,同时通过将栅极驱动电路中的上拉节点和下拉节点分别进行复位,以将栅极驱动电路锁定,从而在使栅极驱动电路输出高电平以避免液晶显示屏内部产生静电荷积累造成显示屏器件受损的同时,降低栅极驱动电路中的功耗。
根据本公开的另一方面,还提供了一种栅极驱动电路。如图4所示,该栅极驱动电路包括多级级联的移位寄存器单元,其中每一级移位寄存器单元可以采用如图1和2所示的移位寄存器单元的结构。如图4所示,其中每一级移位寄存器单元的输出端OUTPUT连接到对应的一条栅极;其中,每一级移位寄存器单元的输出端OUTPUT连接到下一级移位寄存器单元的输入端INPUT,并连接到上一级移位寄存器单元的复位端RESET,即,对于第N级移位寄存器单元,其输入端INPUT连接到第N-1级移位寄存器单元的输出端OUTPUT,复位端RESET连接到第N+1级移位寄存器单元的输出端OUTPUT;其中,第N级移位寄存器单元的第一时钟信号端CK1、第二时钟信号端CK2和第三时钟信号端CK3分别连接到第一时钟信号CLK1、第二时钟信号CLK2和第四时钟信号CLK4,第N+1级移位寄存器单元的第一时钟信号端CK1、第二时钟信号端CK2和第三时钟信号端CK3分别连接到第二时钟信号CLK2、第三时钟信号CLK3和第一时钟信号CLK1;第N+2级移位寄存器单元的第一时钟信号端CK1、第二时钟信号端CK2和第三时钟信号端CK3分别连接到第三时钟信号CLK3、第四时钟信号CLK4和第二时钟信号CLK2;第N+3级移位寄存器单元的第一时钟信号端CK1、第二时钟信号端CK2和第三时钟信号端CK3分别连接到第四时钟信号CLK4、第一时钟信号CLK1和第三时钟信号CLK3;其中,第一、第二、第三和第四时钟信号的占空比均为1/4,第二、第三和第四时钟信号相对于第一时钟信号依次滞后1/4周期。
如图4所示,以第N级移位寄存器单元为例,其输出端OUTPUT连接到第N条栅线GL(N),其输入端INPUT接第N-1级移位寄存器单元输出信号OUT_N-1,复位端RESET接第N+1级移位寄存器单元输出信号OUT_N+1。参照图3所示的操作时序,在第N-1级移位寄存器单元输出信号OUT_N-1变为高电平时,第N级移位寄存器单元的输入端INPUT接高电平的输入信号OUT_N-1,上拉节点PU的电位升高、下拉节点PD的电位降低;由于第N级移位寄存器单元的第一时钟信号端CK1输入低电平的时钟信号CLK1,使得第N级移位寄存器单元的输出端OUTPUT输出低电平的输出信号OUT_N。
在第N-1级移位寄存器单元输出信号OUT_N-1变为低电平时,第N级移位寄存器单元的输入端INPUT接低电平的输入信号OUT_N-1;由于第N级移位寄存器单元的第一时钟信号端CK1输入高电平的时钟信号CLK1,使得第N级移位寄存器单元的输出端OUTPUT输出高电平的输出信号OUT_N,上拉节点PU的电位继续升高,下拉节点PD的电位仍然处于拉低状态。由于第N级移位寄存器单元输出信号OUT_N变为高电平,因此第N+1级移位寄存器单元的输入端INPUT接高电平的输入信号OUT_N,上拉节点PU的电位升高、下拉节点PD的电位降低;由于第N+1级移位寄存器单元的第一时钟信号端CK1输入低电平的时钟信号CLK2,使得第N+1级移位寄存器单元的输出端OUTPUT输出低电平的输出信号OUT_N+1。
在第N级移位寄存器单元的第二时钟信号端CK2输入高电平的时钟信号CLK2时,第N级移位寄存器单元的下拉节点PD的电位升高,上拉节点PU和输出端OUTPUT的电位降低。由于第N级移位寄存器单元输出信号OUT_N变为低电平时,使得第N+1级移位寄存器单元的输入端INPUT接低电平的输入信号OUT_N;由于第N+1级移位寄存器单元的第一时钟信号端CK1输入高电平的时钟信号CLK2,使得第N+1级移位寄存器单元的输出端OUTPUT输出高电平的输出信号OUT_N+1,上拉节点PU的电位继续升高,下拉节点PD的电位仍然处于拉低状态。
在第N级移位寄存器单元的第二时钟信号端CK2输入低电平的时钟信号CLK2时,第N级移位寄存器单元的下拉节点PD的电位仍然处于拉高状态,上拉节点PU和输出端OUTPUT的电位保持为低电位。在第N+1级移位寄存器单元的第二时钟信号端CK2输入高电平的时钟信号CLK3时,第N+1级移位寄存器单元的下拉节点PD的电位升高,上拉节点PU和输出端OUTPUT的电位降低。
根据本公开的上述栅极驱动电路,在发生诸如突然断电等的异常情况的瞬间,使栅极驱动电路输出高电平,同时通过将栅极驱动电路中的上拉节点和下拉节点分别进行复位,以将栅极驱动电路锁定,从而在使栅极驱动电路输出高电平以避免液晶显示屏内部产生静电荷积累造成显示屏器件受损的同时,降低栅极驱动电路中的功耗。
根据本公开的又一方面,还提供了一种应用于如图1所示的移位寄存器单元的异常情况处理方法,该方法主要包括步骤:在发生异常情况的瞬间,将异常指示信号输入到异常控制模块104,使输出端输出高电平,同时对上拉节点和下拉节点进行复位。
在根据本公开实施例的应用于移位寄存器单元的异常情况处理方法中,在发生诸如突然断电等的异常情况的瞬间,使栅极驱动电路输出高电平,同时通过将栅极驱动电路中的上拉节点和下拉节点分别进行复位,以将栅极驱动电路锁定,从而在使栅极驱动电路输出高电平以避免液晶显示屏内部产生静电荷积累造成显示屏器件受损的同时,降低栅极驱动电路中的功耗。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明实施例公开的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
Claims (12)
1.一种移位寄存器单元,包括:
上拉节点控制模块(101),连接在上拉节点、下拉节点、输入端和复位端之间;
输出模块(102),连接在上拉节点、第一时钟信号端和输出端之间;
下拉节点控制模块(103),连接在下拉节点、上拉节点、第二时钟信号端和第三时钟信号端之间;以及
异常控制模块(104),连接在异常指示信号端、输出端、上拉节点和下拉节点之间,被配置为在发生异常情况的瞬间,在异常指示信号端接入的异常指示信号的控制下,使输出端输出高电平,同时对上拉节点和下拉节点进行复位,
其中,所述异常控制模块(104)包括:
第十晶体管(M10),其控制极与输入极连接到异常指示信号端,输出极连接输出端;
第十一晶体管(M11),其控制极连接到异常指示信号端,输入极连接到第二电平输入端,输出极连接到上拉节点;以及
第十二晶体管(M12),其控制极连接到异常指示信号端,输入极连接到第二电平输入端,输出极连接到下拉节点。
2.根据权利要求1所述的移位寄存器单元,其中,所述上拉节点控制模块(101)被配置为在输入端接入的输入信号、复位端接入的复位信号或下拉节点的电平的控制下,对上拉节点的电平进行控制;所述输出模块(102)被配置为将第一时钟信号端接入的时钟信号输出到输出端;所述下拉节点控制模块(103)被配置为在上拉节点的电平、第二时钟信号端接入的时钟信号或第三时钟信号端接入的时钟信号的控制下,对下拉节点的电平进行控制。
3.根据权利要求1或2所述的移位寄存器单元,其中,所述输出模块(102)与下拉节点连接,被配置为在下拉节点的电平的控制下,对输出端进行复位。
4.根据权利要求1或2所述的移位寄存器单元,还包括:
辅助模块(105),连接在上拉节点和输出模块(102)之间。
5.根据权利要求1或2所述的移位寄存器单元,其中,上拉节点控制模块(101)包括:
第一晶体管(M1),其控制极连接到输入端,输入极连接到第一扫描控制端,输出极连接到上拉节点;以及
第二晶体管(M2),其控制极连接到下拉节点,输入极连接到第二电平输入端,输出极连接到上拉节点。
6.根据权利要求5所述的移位寄存器单元,其中,上拉节点控制模块(101)还包括:
第三晶体管(M3),其控制极连接到复位端,输入极连接到第二扫描控制端,输出极连接到上拉节点。
7.根据权利要求1或2所述的移位寄存器单元,其中,输出模块(102)包括:
第四晶体管(M4),其控制极连接到上拉节点,输入极连接到第一时钟信号端,输出极连接到输出端;
第五晶体管(M5),其控制极连接到下拉节点,输入极连接到第二电平输入端,输出极连接到输出端;以及
第一电容(C1),其连接在上拉节点与第四晶体管的输出极之间。
8.根据权利要求1或2所述的移位寄存器单元,其中,下拉节点控制模块(103)包括:
第六晶体管(M6),其控制极连接到第一扫描控制端,输入极连接到第二时钟信号端;
第七晶体管(M7),其控制极连接到第六晶体管的输出极,输入极连接到第一电平输入端,输出极连接到下拉节点;
第八晶体管(M8),其控制极连接到上拉节点,输入极连接到第二电平输入端,输出极连接到下拉节点;以及
第二电容(C2),其连接在下拉节点与第二电平输入端之间。
9.根据权利要求8所述的移位寄存器单元,其中,下拉节点控制模块(103)还包括:
第九晶体管(M9),其控制极连接到第二扫描控制端,输入极连接到第三时钟信号端,输出极连接到第七晶体管的控制极。
10.根据权利要求4所述的移位寄存器单元,其中,辅助模块(105)包括:
第十三晶体管(M13),其控制极连接到第一电平输入端,输入极连接到上拉节点,输出极连接到第四晶体管的控制极。
11.一种栅极驱动电路,包括多级级联的权利要求1-10中任一项所述的移位寄存器单元,其中,每一级移位寄存器单元的输出端连接到对应的一条栅线,
其中,每一级移位寄存器单元的输出端连接到下一级移位寄存器单元的输入端,并连接到上一级移位寄存器单元的复位端,
其中,第N级移位寄存器单元的第一时钟信号端、第二时钟信号端和第三时钟信号端分别连接到第一时钟信号、第二时钟信号和第四时钟信号,第N+1级移位寄存器单元的第一时钟信号端、第二时钟信号端和第三时钟信号端分别连接到第二时钟信号、第三时钟信号和第一时钟信号,
其中,第一、第二、第三和第四时钟信号的占空比均为1/4,第二、第三和第四时钟信号相对于第一时钟信号依次滞后1/4周期。
12.一种应用于权利要求1-10中任一项所述的移位寄存器单元的异常情况处理方法,包括:
在发生异常情况的瞬间,将异常指示信号输入到异常控制模块(104),使输出端输出高电平,同时对上拉节点和下拉节点进行复位。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710001155.0A CN108269539B (zh) | 2017-01-03 | 2017-01-03 | 移位寄存器单元、栅极驱动电路以及异常情况处理方法 |
EP17835785.1A EP3567576A4 (en) | 2017-01-03 | 2017-07-31 | SLIDING REGISTER UNIT, GATE DRIVER CIRCUIT, DISPLAY DEVICE AND METHOD FOR PROCESSING ABNORMAL SITUATIONS |
PCT/CN2017/095288 WO2018126666A1 (zh) | 2017-01-03 | 2017-07-31 | 移位寄存器单元、栅极驱动电路、显示装置以及异常情况处理方法 |
US15/750,569 US10586503B2 (en) | 2017-01-03 | 2017-07-31 | Shift register unit, gate driving circuit, display apparatus and abnormal situation processing method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710001155.0A CN108269539B (zh) | 2017-01-03 | 2017-01-03 | 移位寄存器单元、栅极驱动电路以及异常情况处理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108269539A CN108269539A (zh) | 2018-07-10 |
CN108269539B true CN108269539B (zh) | 2019-10-29 |
Family
ID=62770988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710001155.0A Active CN108269539B (zh) | 2017-01-03 | 2017-01-03 | 移位寄存器单元、栅极驱动电路以及异常情况处理方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10586503B2 (zh) |
EP (1) | EP3567576A4 (zh) |
CN (1) | CN108269539B (zh) |
WO (1) | WO2018126666A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108288460B (zh) * | 2018-04-26 | 2021-01-26 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN109345956B (zh) * | 2018-11-26 | 2021-02-02 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN110085159B (zh) * | 2019-05-30 | 2022-08-09 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示装置 |
CN110459155B (zh) * | 2019-08-29 | 2022-10-25 | 合肥鑫晟光电科技有限公司 | 一种显示面板及其检测方法 |
CN111769821A (zh) * | 2020-06-30 | 2020-10-13 | 曙光信息产业(北京)有限公司 | 一种锁存报警电路及电子设备 |
US11450257B2 (en) * | 2020-11-27 | 2022-09-20 | Lg Display Co., Ltd. | Gate driving circuit and electroluminescence display apparatus including the same |
CN113808534B (zh) * | 2021-09-15 | 2023-05-30 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及显示终端 |
CN114038437B (zh) * | 2021-11-23 | 2023-04-07 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5188382B2 (ja) | 2008-12-25 | 2013-04-24 | 三菱電機株式会社 | シフトレジスタ回路 |
TWI421881B (zh) * | 2009-08-21 | 2014-01-01 | Au Optronics Corp | 移位暫存器 |
CN102708778B (zh) * | 2011-11-28 | 2014-04-23 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 |
CN102708818B (zh) * | 2012-04-24 | 2014-07-09 | 京东方科技集团股份有限公司 | 一种移位寄存器和显示器 |
CN103236273B (zh) * | 2013-04-16 | 2016-06-22 | 北京京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN103366704B (zh) | 2013-07-10 | 2015-08-19 | 京东方科技集团股份有限公司 | 一种移位寄存器单元及栅极驱动电路、显示装置 |
CN103700355B (zh) * | 2013-12-20 | 2016-05-04 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示器件 |
CN103971628B (zh) * | 2014-04-21 | 2016-03-30 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路和显示装置 |
KR102167138B1 (ko) * | 2014-09-05 | 2020-10-16 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 그를 이용한 표시 장치 |
CN104867439B (zh) | 2015-06-24 | 2017-04-05 | 合肥京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN105304013B (zh) * | 2015-06-30 | 2018-01-09 | 上海天马有机发光显示技术有限公司 | 移位寄存器、移位寄存电路和显示装置 |
CN104966506B (zh) | 2015-08-06 | 2017-06-06 | 京东方科技集团股份有限公司 | 一种移位寄存器、显示面板的驱动方法及相关装置 |
CN105047172A (zh) * | 2015-09-15 | 2015-11-11 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、显示屏及其驱动方法 |
CN105118418B (zh) * | 2015-09-25 | 2017-08-11 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN105118417B (zh) * | 2015-09-25 | 2017-07-25 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN105590612B (zh) * | 2016-03-22 | 2018-01-16 | 京东方科技集团股份有限公司 | 一种移位寄存器及驱动方法、栅极驱动电路和显示装置 |
CN105575357B (zh) | 2016-03-22 | 2017-12-05 | 京东方科技集团股份有限公司 | 移位寄存器、栅线集成驱动电路、其驱动方法及显示装置 |
CN106409207A (zh) * | 2016-10-27 | 2017-02-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
-
2017
- 2017-01-03 CN CN201710001155.0A patent/CN108269539B/zh active Active
- 2017-07-31 WO PCT/CN2017/095288 patent/WO2018126666A1/zh unknown
- 2017-07-31 US US15/750,569 patent/US10586503B2/en active Active
- 2017-07-31 EP EP17835785.1A patent/EP3567576A4/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US10586503B2 (en) | 2020-03-10 |
US20190266971A1 (en) | 2019-08-29 |
CN108269539A (zh) | 2018-07-10 |
EP3567576A1 (en) | 2019-11-13 |
WO2018126666A1 (zh) | 2018-07-12 |
EP3567576A4 (en) | 2020-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108269539B (zh) | 移位寄存器单元、栅极驱动电路以及异常情况处理方法 | |
CN106057147B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN105096904B (zh) | 栅极驱动电路、显示装置和驱动方法 | |
CN107256701B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN104299594B (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN104318909B (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 | |
CN104732951B (zh) | 移位寄存器及其驱动方法、栅极驱动装置、显示面板 | |
CN101335050B (zh) | 移位寄存器及使用该移位寄存器的液晶显示器 | |
CN104616618B (zh) | 移位寄存器单元、移位寄存器、显示面板及显示装置 | |
CN107039017A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN106847221A (zh) | 移位寄存器单元、栅极驱动电路以及驱动方法 | |
CN104732950B (zh) | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 | |
CN105632565B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN106504720A (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置 | |
CN106157874A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN103413514A (zh) | 移位寄存器单元、移位寄存器和显示装置 | |
CN106935220A (zh) | 移位寄存器及其驱动方法、栅极驱动装置 | |
CN106531112B (zh) | 移位寄存器单元及其驱动方法、移位寄存器以及显示装置 | |
CN204102544U (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN108573668A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN108665846A (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
CN110517622A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN106057116A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN104715732A (zh) | 一种栅极驱动电路及显示装置 | |
CN106601178B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |