CN102708778B - 移位寄存器及其驱动方法、栅极驱动装置与显示装置 - Google Patents

移位寄存器及其驱动方法、栅极驱动装置与显示装置 Download PDF

Info

Publication number
CN102708778B
CN102708778B CN201110385760.5A CN201110385760A CN102708778B CN 102708778 B CN102708778 B CN 102708778B CN 201110385760 A CN201110385760 A CN 201110385760A CN 102708778 B CN102708778 B CN 102708778B
Authority
CN
China
Prior art keywords
film transistor
tft
thin film
grid
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110385760.5A
Other languages
English (en)
Other versions
CN102708778A (zh
Inventor
祁小敬
吴博
谭文
高永益
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201110385760.5A priority Critical patent/CN102708778B/zh
Publication of CN102708778A publication Critical patent/CN102708778A/zh
Priority to US13/805,710 priority patent/US9058893B2/en
Priority to PCT/CN2012/084920 priority patent/WO2013078955A1/zh
Application granted granted Critical
Publication of CN102708778B publication Critical patent/CN102708778B/zh
Priority to US14/708,727 priority patent/US9589537B2/en
Priority to US15/420,876 priority patent/US9734918B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Abstract

本发明提供了一种移位寄存器及其驱动方法、栅极驱动装置与显示装置。所述移位寄存器包括上拉单元、复位单元、下拉单元和输出信号端;上拉单元与所述输出信号端连接,用于上拉输出信号;复位单元分别与上拉单元的控制端和输出信号端连接,用于在该输出信号为高电平后,对上拉单元的控制端的电位进行复位;下拉单元分别与上拉单元的控制端和所述输出信号端连接,用于在复位单元对所述上拉单元的控制端的电位进行复位后,下拉上拉单元的控制端的电位和该输出信号,使得该上拉单元关闭以控制该输出信号维持为低电平。本发明改善了下拉薄膜晶体管阈值电压在直流偏压下漂移的问题,同时改善了移位寄存器电路中输出悬空的问题,提高了电路的可靠性。

Description

移位寄存器及其驱动方法、栅极驱动装置与显示装置
技术领域
本发明涉及电路驱动技术领域,尤其涉及一种采用了GOA(Gate DriverOn Array,阵列基板行驱动)技术的移位寄存器及其驱动方法、栅极驱动装置与显示装置。
背景技术
在TFT-LCD中,实现一帧画面显示的基本原理是通过source(源)驱动将每一行像素所需的信号依次从上往下输出,通过gate(栅极)驱动依次从上到下对每一像素行输入一定宽度的方波进行选通。
如图1所示,现有的应用于液晶显示器栅极驱动装置的移位寄存器包括预充电单元T1、上拉单元T3、复位单元T2和下拉单元T4。P节点(与T1的源极连接的节点)通过电容C1与时钟信号CLK1连接,T3的漏极与时钟信号CLK2连接,P节点通过电容C2与T3的栅极连接,Voff是零或低电位均可(如GND或VSS电源)。当前级移位寄存器的输出信号Input(n-1)为高电平时,T1对P节点(与T1的源极连接的节点)进行预充电;T3配合CLK2的时序使本级移位寄存器的输出信号Row(n)为高电平;当后级移位寄存器的输出信号Reset(n+1)为高电平时,T2对T3的控制端进行复位,T4对本级移位寄存器的输出信号Row(n)进行复位。当后级移位寄存器的输出信号Reset(n+1)为低电平时,T3的控制端和输出端悬空,导致本级移位寄存器的输出信号Row(n)不稳定。
并且现今的制造方法是将gate驱动IC和source驱动IC通过COG(ChipOn Glass,将芯片固定于玻璃上)工艺黏结在玻璃面板上。小尺寸TFT-LCD,当分辨率较高时,gate驱动和source驱动输出较多,驱动IC的长度将增大,这将不利于模组驱动IC的bonding(绑定)工艺。
发明内容
本发明的主要目的在于提供一种移位寄存器及其驱动方法、栅极驱动装置与显示装置,改善了下拉薄膜晶体管阈值电压在直流偏压下漂移的问题,同时改善了移位寄存器电路中输出悬空的问题,提高了电路的可靠性。
为了达到上述目的,本发明提供了一种移位寄存器,包括上拉单元、复位单元和输出信号端,其中,
所述上拉单元,与所述输出信号端连接,用于上拉输出信号,使得该输出信号为高电平;
所述复位单元,分别与所述上拉单元的控制端和所述输出信号端连接,用于在该输出信号为高电平后,对所述上拉单元的控制端的电位进行复位,使得该输出信号为低电平;
其特征在于,所述移位寄存器还包括下拉单元;
所述下拉单元,分别与所述上拉单元的控制端和所述输出信号端连接,用于在所述复位单元对所述上拉单元的控制端的电位进行复位后,下拉所述上拉单元的控制端的电位和该输出信号,使得该上拉单元关闭以控制该输出信号维持为低电平。
实施时,本发明所述的移位寄存器还包括预充电单元,所述上拉单元包括第一薄膜晶体管和上拉电容,所述上拉电容并联于所述第一薄膜晶体管的栅极和源极之间;
所述第一薄膜晶体管,漏极连接第一时钟信号输入端,源极连接输出信号端,栅极通过所述预充电单元连接起始信号输入端;
所述预充电单元,用于在所述上拉单元上拉输出信号之前,在第一时钟信号和起始信号的控制下对所述上拉电容进行预充电,以使得所述第一薄膜晶体管导通。
实施时,所述预充电单元包括第二薄膜晶体管;
所述第二薄膜晶体管,栅极和漏极与所述起始信号输入端连接,源极与所述第一薄膜晶体管的栅极连接;
所述复位单元,包括第三薄膜晶体管和第四薄膜晶体管;
所述第三薄膜晶体管,栅极与复位信号输入端连接,漏极与所述输出信号端连接,源极与低电平输出端连接;
所述第四薄膜晶体管,栅极分别与所述复位信号输入端和所述第三薄膜晶体管的栅极连接,漏极与所述第一薄膜晶体管的栅极连接,源极分别与所述第三薄膜晶体管的源极和低电平输出端连接。
实施时,所述下拉单元包括双下拉模块和双下拉控制模块,其中,
所述双下拉模块,分别与所述双下拉控制模块、所述输出信号端和所述上拉单元的控制端连接,用于在所述双下拉控制模块的控制下对所述输出信号和所述上拉单元的控制端的电位进行交替下拉。
实施时,所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述双下拉控制模块分别与第一时钟信号输入端和第二信号输入端连接;
所述双下拉控制模块包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管和第十一薄膜晶体管;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与所述第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第八薄膜晶体管,栅极与所述第一薄膜晶体管的栅极连接,源极与低电平输出端连接,漏极分别与第十薄膜晶体管的源极和第十一薄膜晶体管的栅极连接;
所述第九薄膜晶体管,栅极与所述第一薄膜晶体管的栅极连接,源极与低电平输出端连接,漏极与所述第十一薄膜晶体管的源极连接;
所述第十薄膜晶体管,栅极和漏极与所述第一时钟信号输入端连接,源极与第十一薄膜晶体管的栅极连接;
所述第十一薄膜晶体管,漏极与所述第一时钟信号输入端连接。
实施时,所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述双下拉控制模块分别与第一时钟信号输入端和第二信号输入端连接;
所述双下拉控制模块包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管和第十一薄膜晶体管;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与所述第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第八薄膜晶体管,栅极与所述第一薄膜晶体管的栅极连接,源极与低电平输出端连接,漏极分别与第十薄膜晶体管的源极和第十一薄膜晶体管的栅极连接;
所述第九薄膜晶体管,栅极与所述输出信号端连接,源极与低电平输出端连接,漏极与所述第十一薄膜晶体管的源极连接;
所述第十薄膜晶体管,栅极和漏极与所述第一时钟信号输入端连接,源极与第十一薄膜晶体管的栅极连接;
所述第十一薄膜晶体管,漏极与所述第一时钟信号输入端连接。
实施时,所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述双下拉控制模块包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管和第十一薄膜晶体管;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第八薄膜晶体管,栅极与所述第一薄膜晶体管的栅极连接,源极与低电平输出端连接,漏极分别与第十薄膜晶体管的源极和第十一薄膜晶体管的栅极连接;
所述第九薄膜晶体管,栅极与所述输出信号端连接,源极与低电平输出端连接,漏极与所述第十一薄膜晶体管的源极连接;
所述第十薄膜晶体管,栅极和漏极与第一时钟信号输入端连接,源极与第十一薄膜晶体管的栅极连接;
所述第十一薄膜晶体管,漏极与第一时钟信号输入端连接。
实施时,所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述双下拉控制模块包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管和第十一薄膜晶体管;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第八薄膜晶体管,栅极与所述输出信号端连接,源极与低电平输出端连接,漏极分别与第十薄膜晶体管的源极和第十一薄膜晶体管的栅极连接;
所述第九薄膜晶体管,栅极与所述输出信号端连接,源极与低电平输出端连接,漏极与所述第十一薄膜晶体管的源极连接;
所述第十薄膜晶体管,栅极和漏极与第一时钟信号输入端连接,源极与第十一薄膜晶体管的栅极连接;
所述第十一薄膜晶体管,漏极与第一时钟信号输入端连接。
本发明还提供了一种驱动移位寄存器的方法,应用于上述的移位寄存器,所述驱动移位寄存器的方法包括以下步骤:
上拉步骤:上拉单元上拉每一级移位寄存器的输出信号,使得该级移位寄存器的输出信号为高电平;
复位步骤:在该输出信号为高电平后,对所述上拉单元的控制端的电位进行复位,使得该输出信号为低电平;
下拉步骤:下拉单元下拉所述上拉单元的控制端的电位和该输出信号,使得该上拉单元关闭并该输出信号维持为低电平。
实施时,当所述上拉单元为上拉薄膜晶体管,并所述上拉薄膜晶体管的栅极和源极间并联有上拉电容时,所述驱动移位寄存器的方法在所述上拉步骤之前还包括预充电步骤:在第一时钟信号为低电平而起始信号为高电平时,对所述上拉电容进行预充电,以使得所述上拉薄膜晶体管导通。
本发明还提供了一种栅极驱动装置,包括通过阵列成膜工艺制作在液晶显示器阵列基板上的多级上述的移位寄存器;
除第一级移位寄存器之外,其余每个移位寄存器的输出信号端均和与该移位寄存器相邻的上一级移位寄存器的复位信号输入端连接;
除最后一级移位寄存器之外,其余每个移位寄存器的输出信号端均和与该移位寄存器相邻的下一级移位寄存器的起始信号输入端连接。
本发明还提供了一种显示装置,包括上述的液晶显示器栅极驱动装置。
与现有技术相比,本发明所述的移位寄存器、液晶显示器栅极驱动装置和方法与显示装置,通过双下拉设计,在解决时钟调变带来的杂散效应的同时,改善了下拉薄膜晶体管阈值电压在直流偏压下漂移的问题,同时改善了移位寄存器电路中输出悬空的问题,提高了电路的可靠性;同时,减少了电源的使用,降低功耗。
附图说明
图1是现有的应用于液晶显示器栅极驱动装置的移位寄存器的电路图;
图2是本发明第一实施例所述的移位寄存器的电路图;
图3是本发明第二实施例所述的移位寄存器的电路图;
图4是该实施例所述的移位寄存器的第一时钟信号CLK、第二时钟信号CLKB、起始信号STV、PU节点电位、PD节点电位、栅极驱动信号OUT和复位信号RESET的时序图;
图5是本发明所述的液晶显示器栅极驱动装置的电路图;
图6是本发明所述的液晶显示器栅极驱动装置的输出信号的时序图;
图7是本发明第三实施例所述的移位寄存器的电路图;
图8是本发明第四实施例所述的移位寄存器的电路图;
图9是本发明第五实施例所述的移位寄存器的电路图;
图10是本发明第六实施例所述的移位寄存器的电路图。
具体实施方式
如图2所示,本发明第一实施例所述的移位寄存器,包括上拉单元21、复位单元22、下拉单元23和输出信号端OUTPUT,其中,
所述上拉单元21,与所述输出信号端OUTPUT连接,用于上拉输出信号,使得该输出信号为高电平;
所述复位单元22,分别与所述上拉单元21的控制端和所述输出信号端OUTPUT连接,用于在该输出信号为高电平后,对所述上拉单元21的控制端的电位进行复位,使得该输出信号为低电平;
所述下拉单元23,分别与所述上拉单元21的控制端和所述输出信号端OUTPUT连接,用于在所述复位单元22对所述上拉单元21的控制端的电位进行复位后,下拉所述上拉单元21的控制端的电位和该输出信号,使得该上拉单元21关闭以控制该输出信号维持为低电平。
如图3所示,本发明第二实施例所述的移位寄存器的电路图。
本发明第二实施例所述的移位寄存器是基于本发明第一实施例所述的移位寄存器。本发明第二实施例所述的移位寄存器还包括预充电单元31,所述上拉单元21包括第一薄膜晶体管T1和上拉电容C1,所述上拉电容C1并联于所述第一薄膜晶体管T1的栅极和源极之间;
所述第一薄膜晶体管T1,漏极连接第一时钟信号输入端CLKIN,源极连接输出信号端OUTPUT,栅极通过所述预充电单元31连接起始信号输入端STVIN;
所述预充电单元31,用于在所述上拉单元21上拉输出信号之前,在第一时钟信号CLK和起始信号STV的控制下对所述上拉电容C1进行预充电,以使得所述第一薄膜晶体管T1导通。
如图4所示,本发明的第三实施例所述的移位寄存器包括预充电单元、上拉单元、复位单元、下拉单元、第一时钟信号输入端CLKIN、第二时钟信号输入端CLKBIN、起始信号输入端STVIN、复位信号输入端RESETIN、输出信号端OUTPUT,该第三实施例所述的移位寄存器工作于差分输入的CLK和CLKB双时钟下,其中,
所述移位寄存器的输出信号为液晶显示器的栅极驱动信号OUT;
第一时钟信号CLK由所述第一时钟信号输入端CLKIN输入;
第二时钟信号CLKB由所述第二时钟信号输入端CLKBIN输入;
起始信号STV由起始信号输入端STVIN输入;
复位信号RESET由复位信号输入端RESETIN输入;
所述上拉单元包括第一薄膜晶体管T1和上拉电容C1;
所述第一薄膜晶体管T1的栅极和源极间并联有上拉电容C1;
所述第一薄膜晶体管T1,漏极连接第一时钟信号输入端CLKIN,源极连接输出信号端OUTPUT,栅极通过所述预充电单元连接起始信号输入端STVIN;
所述预充电单元,包括第二薄膜晶体管T2,用于在第一时钟信号为低电平、第二时钟信号为高电平而起始信号为高电平的半个时钟周期内,对所述上拉电容C1进行预充电,使得所述第一薄膜晶体管T1的栅源电压上升至一预定电压,该预定电压大于所述第一薄膜晶体管T1的阈值电压,以使得所述第一薄膜晶体管T1开启;
所述第一薄膜晶体管T1,用于在该第一时钟信号为低电平而起始信号为高电平后的半个时钟周期后的半个时钟周期内,上拉输出信号和PU节点(即与所述上拉薄膜晶体管T1的栅极连接的节点)的电位,使得该输出信号为高电平;
所述第二薄膜晶体管T2,栅极和漏极与起始信号输入端STVIN连接,源极与所述第一薄膜晶体管T1的栅极连接;
所述复位单元,包括第三薄膜晶体管T3和第四薄膜晶体管T4,用于在该输出信号为高电平后的复位信号为高电平的半个时钟周期内,复位所述输出信号,使得该输出信号为低电平;
所述第三薄膜晶体管T3,栅极与复位信号输入端RESETIN连接,漏极与输出信号端OUTPUT连接,源极与电源VSS连接;
所述第四薄膜晶体管T4,栅极分别与复位信号输入端RESETIN和所述第三薄膜晶体管T3的栅极连接,漏极与所述第一薄膜晶体管T1的栅极连接,源极分别与所述第三薄膜晶体管T3的源极和电源VSS连接;
所述下拉单元,用于在该半个时钟周期后,拉低输出信号,使得该输出信号为低电平;
所述下拉单元包括双下拉模块41和双下拉控制模块42,其中,
所述双下拉模块41,分别与所述双下拉控制模块42、所述输出信号端OUTPUT和所述上拉单元的控制端(在图4中即PU点)连接,用于在所述双下拉控制模块42的控制下对所述输出信号和所述上拉单元的控制端的电位进行交替下拉;
所述双下拉模块41包括第五薄膜晶体管T5、第六薄膜晶体管T6和第七薄膜晶体管T7;
所述双下拉控制模块42包括第八薄膜晶体管T8、第九薄膜晶体管T9、第十薄膜晶体管T10和第十一薄膜晶体管T11;
所述第五薄膜晶体管T5,栅极分别与所述第六薄膜晶体管T6的栅极、第九薄膜晶体管T9的漏极和所述第十一薄膜晶体管T11的源极连接,源极与电源VSS连接,漏极分别与所述第一薄膜晶体管T1的栅极、所述第二薄膜晶体管T2的源极和所述第八薄膜晶体管T8的栅极连接;
所述第六薄膜晶体管T6,源极与电源VSS连接,漏极与输出信号端OUTPUT连接;
所述第七薄膜晶体管T7,栅极与第二时钟信号输入端CLKBIN连接,源极与电源VSS连接,漏极与输出信号端OUTPUT连接;
所述第八薄膜晶体管T8,栅极与所述第一薄膜晶体管T1的栅极连接,源极与电源VSS连接,漏极分别与第十薄膜晶体管T10的源极和第十一薄膜晶体管T11的栅极连接;
所述第九薄膜晶体管T9,栅极与所述第一薄膜晶体管T1的栅极连接,源极与电源VSS连接,漏极与所述第十一薄膜晶体管T11的源极连接;
所述第十薄膜晶体管T10,栅极和漏极与第一时钟信号输入端CLKIN连接,源极与第十一薄膜晶体管T11的栅极连接;
所述第十一薄膜晶体管T11,漏极与第一时钟信号输入端CLKIN连接;
T6、T7交替下拉输出信号,防止了所述移位寄存器的输出悬空;
T8、T9、T10、T11构成的反相器,可以使得PD节点(与T6的栅极连接的节点)和PU节点(与T1的栅极连接的节点)的电压快速转换。同时T8、T9、T10、T11构成的反相器,上拉电压损耗比单级反相器小,低温情况下,载流子迁移率变小,要达到相同的驱动效果,所需驱动电压变大,故T8、T9、T10、T11构成的反相器在低温下的效果好,模拟结果也表明T8、T9、T10、T11构成的反相器在低温下的效果好。
在该实施例所述的移位寄存器中:
第二薄膜晶体管T2,用于在起始信号STV为高电平的半个时钟周期内,对所述上拉电容C1进行预充电;
第一薄膜晶体管T1,用于在所述上拉电容C1被预充电后,CLK为高电平的半个时钟周期内,输出用于栅极驱动的高电平信号;
第四薄膜晶体管T4,用于在本级移位寄存器输出栅极驱动方波后,对PU点电位进行复位;
第三薄膜晶体管T3,用于在第一薄膜晶体管T1输出用于栅极驱动的高电平信号后,CLK变为低电平,CLKB变为高电平的半个时钟周期内,在下一级移位寄存器输出控制下,对本级移位寄存器的输出信号进行下拉、复位;
所述双下拉控制模块42,用于在双时钟CLK和CLKB以及PU节点电位的控制下,控制所述双下拉模块41工作;
所述双下拉模块41,用于在所述双下拉控制模块42的输出信号的控制下,对本级移位寄存器的的输出信号和PU节点电位进行交替下拉。
在本发明的实施例中,电源VSS是低电平输出端。
下面根据图4所示的该第三实施例所述的移位寄存器的电路图和图5所示的该移位寄存器的各信号的时序图,分析该实施例所述的移位寄存器的工作原理:
(1)预充电阶段:CLK为低电平,CLKB为高电平,STV为高电平,RESET为低电平;T3、T4、T10、T11关闭,T2、T6开启;栅极驱动信号OUT置位到低电平;STV对上拉电容C1进行预充电,使得PU节点电压上升,但不能使T7、T8开启;PD点电位为低电平,T9、T5均关闭,使T1的栅极即PU节点保持预充电状态,栅极驱动信号OUT保持低电平;
(2)上拉阶段:在预充电阶段后,CLK为高电平,CLKB为低电平,STV为低电平,RESET为低电平;T9、T3、T4、T6关闭,PU节点电位升高,T1开启,栅极驱动信号OUT被上拉为高电平信号;T10、T11、T7、T8开启,设计T10、T11、T7、T8的宽长比使PD节点电位为低电平,T9、T5关闭;PU节点电位保持高电平,栅极驱动信号OUT保持为高电平,对起始信号STV进行了移位;
(3)复位阶段:STV为低电平,CLK为低电平,CLKB为高电平,RESET为高电平;T1、T9、T10、T11、T7、T8关闭,T2、T4、T6开启,PD节点电位为低电平,PU节点置位到低电平,栅极驱动信号OUT置位到低电平;
(4)第一下拉阶段:CLK为高电平,CLKB为低电平,STV为低电平,RESET为低电平;T1、T9、T3、T4、T6、T7、T8关闭,T10、T11开启,PD节点电位为高电平,T9、T5开启,PU节点电位和栅极驱动信号OUT下拉至低电平;
(5)第二下拉阶段:CLK为低电平,CLKB为高电平,STV为低电平,RESET为低电平;T1、T3、T9、T4关闭,PU节点电位、PD节点电位为低电平,T7、T8、T9、T5关闭,T6开启,栅极驱动信号OUT下拉至低电平。
如此实现了从起始信号STV到栅极驱动信号OUT的移位,即在双时钟控制下实现自上而下的栅极驱动扫描输出,减小下拉薄膜晶体管的工作周期,从而改善Vth漂移问题。另外,本发明减少移位寄存器中输出信号和PU节点的悬空,减小stray(杂散)效应。
本发明所述的液晶显示器栅极驱动装置的一实施例的电路图如图6所示,STV为起始信号,每级移位寄存器以上级的输出信号作为起始信号STV,以下级的输出信号作为复位信号RESET,在双时钟下工作,实现自上而下的栅驱动扫描输出。图7为该实施例所述的液晶显示器栅极驱动装置的移位输出波形图。
在图6中,SR1为第一级移位寄存器,SR2为第二级移位寄存器,SR3为第三级移位寄存器,SRn为第n级移位寄存器,n为大于3的正整数;GL1为第一栅极,GL2为第二栅极,GL3为第三栅极,GLn为第n栅极。
在图7中,OUT1是第一级移位寄存器的输出信号,OUT2为第二级移位寄存器的输出信号,OUT3为第三级移位寄存器的输出信号。
如图8所示,本发明第四实施例所述的移位寄存器的电路图。本发明第四实施例所述的移位寄存器与以上第三实施例所述的移位寄存器的区别在于,T6的栅极与输出信号端OUTPUT连接而不是与薄膜晶体管T1的栅极连接。
如图9所示,本发明第五实施例所述的移位寄存器的电路图。本发明第五实施例所述的移位寄存器与以上第三实施例所述的移位寄存器的区别在于,T5的栅极与输出信号端OUTPUT连接而不是与上拉薄膜晶体管T1的栅极连接。
如图10所示,本发明第六实施例所述的移位寄存器的电路图。本发明第六实施例所述的移位寄存器与以上第三实施例所述的移位寄存器的区别在于,T5的栅极与输出信号端OUTPUT连接而不是与上拉薄膜晶体管T1的栅极连接,T6的栅极与输出信号端OUTPUT连接而不是与薄膜晶体管T1的栅极连接。
本发明避免了使用大电容及避免电容直接连接时钟信号,只使用电源VSS,有利于减小电路的功耗和空间。
本发明通过双下拉设计,在解决时钟调变带来的stray效应的同时,改善了下拉薄膜晶体管阈值电压在直流偏压下漂移的问题,提高了电路的可靠性;同时,减少了电源的使用,降低功耗。
以上说明对本发明而言只是说明性的,而非限制性的,本领域普通技术人员理解,在不脱离所附权利要求所限定的精神和范围的情况下,可做出许多修改、变化或等效,但都将落入本发明的保护范围内。

Claims (11)

1.一种移位寄存器,包括上拉单元、复位单元和输出信号端,其中,
所述上拉单元,与所述输出信号端连接,用于上拉输出信号,使得该输出信号为高电平;
所述复位单元,分别与所述上拉单元的控制端和所述输出信号端连接,用于在该输出信号为高电平后,对所述上拉单元的控制端的电位进行复位,使得该输出信号为低电平;
其特征在于,所述移位寄存器还包括下拉单元;
所述下拉单元,分别与所述上拉单元的控制端和所述输出信号端连接,用于在所述复位单元对所述上拉单元的控制端的电位进行复位后,下拉所述上拉单元的控制端的电位和该输出信号,使得该上拉单元关闭以控制该输出信号维持为低电平;
所述下拉单元包括双下拉模块和双下拉控制模块,其中,
所述双下拉模块,分别与所述双下拉控制模块、所述输出信号端和所述上拉单元的控制端连接,用于在所述双下拉控制模块的控制下对所述输出信号和所述上拉单元的控制端的电位进行交替下拉;
所述双下拉控制模块,包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管和第十一薄膜晶体管;
所述第八薄膜晶体管,栅极与所述上拉单元的控制端或所述输出信号端连接,源极与低电平输出端连接,漏极分别与第十薄膜晶体管的源极和第十一薄膜晶体管的栅极连接;
所述第九薄膜晶体管,栅极与所述上拉单元的控制端或所述输出信号端连接,源极与低电平输出端连接,漏极与所述第十一薄膜晶体管的源极连接;
所述第十薄膜晶体管,栅极和漏极与第一时钟信号输入端连接,源极与第十一薄膜晶体管的栅极连接;
所述第十一薄膜晶体管,漏极与所述第一时钟信号输入端连接。
2.如权利要求1所述的移位寄存器,其特征在于,还包括预充电单元,所述上拉单元包括第一薄膜晶体管和上拉电容,所述上拉电容并联于所述第一薄膜晶体管的栅极和源极之间;
所述第一薄膜晶体管,漏极连接第一时钟信号输入端,源极连接输出信号端,栅极通过所述预充电单元连接起始信号输入端;
所述预充电单元,用于在所述上拉单元上拉输出信号之前,在第一时钟信号和起始信号的控制下对所述上拉电容进行预充电,以使得所述第一薄膜晶体管导通。
3.如权利要求2所述的移位寄存器,其特征在于,
所述预充电单元包括第二薄膜晶体管;
所述第二薄膜晶体管,栅极和漏极与所述起始信号输入端连接,源极与所述第一薄膜晶体管的栅极连接;
所述复位单元,包括第三薄膜晶体管和第四薄膜晶体管;
所述第三薄膜晶体管,栅极与复位信号输入端连接,漏极与所述输出信号端连接,源极与低电平输出端连接;
所述第四薄膜晶体管,栅极分别与所述复位信号输入端和所述第三薄膜晶体管的栅极连接,漏极与所述第一薄膜晶体管的栅极连接,源极分别与所述第三薄膜晶体管的源极和低电平输出端连接。
4.如权利要求3所述的移位寄存器,其特征在于,
所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述第八薄膜晶体管的栅极与所述上拉单元的控制端连接;
所述第九薄膜晶体管的栅极与所述上拉单元的控制端连接;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接。
5.如权利要求3所述的移位寄存器,其特征在于,
所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述第八薄膜晶体管的栅极与所述上拉单元的控制端连接;
所述第九薄膜晶体管的栅极与所述输出信号端连接;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接。
6.如权利要求3所述的移位寄存器,其特征在于,
所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述第八薄膜晶体管的栅极与所述输出信号端连接;
所述第九薄膜晶体管的栅极与所述上拉单元的控制端连接;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接。
7.如权利要求3所述的移位寄存器,其特征在于,
所述双下拉模块包括第五薄膜晶体管、第六薄膜晶体管和第七薄膜晶体管;
所述第八薄膜晶体管的栅极与所述输出信号端连接;
所述第九薄膜晶体管的栅极与所述输出信号端连接;
所述第五薄膜晶体管,栅极分别与所述第六薄膜晶体管的栅极、第九薄膜晶体管的漏极和所述第十一薄膜晶体管的源极连接,源极与低电平输出端连接,漏极分别与所述第一薄膜晶体管的栅极、所述第二薄膜晶体管的源极和所述第八薄膜晶体管的栅极连接;
所述第六薄膜晶体管,源极与低电平输出端连接,漏极与所述输出信号端连接;
所述第七薄膜晶体管,栅极与第二时钟信号输入端连接,源极与低电平输出端连接,漏极与所述输出信号端连接。
8.一种驱动移位寄存器的方法,应用于如权利要求1所述的移位寄存器,其特征在于,所述驱动移位寄存器的方法包括以下步骤:
上拉单元上拉每一级移位寄存器的输出信号,使得该级移位寄存器的输出信号为高电平;
在该输出信号为高电平后,对所述上拉单元的控制端的电位进行复位,使得该输出信号为低电平;
下拉单元下拉所述上拉单元的控制端的电位和该输出信号,使得该上拉单元关闭并该输出信号维持为低电平。
9.如权利要求8所述的驱动移位寄存器的方法,其特征在于,当所述上拉单元包括第一薄膜晶体管和上拉电容,所述上拉薄膜晶体管的栅极和源极间并联有上拉电容时,所述驱动移位寄存器的方法在所述上拉步骤之前还包括预充电步骤:在第一时钟信号为低电平而起始信号为高电平时,对所述上拉电容进行预充电,以使得所述第一薄膜晶体管导通。
10.一种栅极驱动装置,其特征在于,包括多级如权利要求1至7中任一权利要求所述的移位寄存器;
除第一级移位寄存器之外,其余每个移位寄存器的输出信号端均和与该移位寄存器相邻的上一级移位寄存器的复位信号输入端连接;
除最后一级移位寄存器之外,其余每个移位寄存器的输出信号端均和与该移位寄存器相邻的下一级移位寄存器的起始信号输入端连接。
11.一种显示装置,其特征在于,包括如权利要求10所述的液晶显示器栅极驱动装置。
CN201110385760.5A 2011-11-28 2011-11-28 移位寄存器及其驱动方法、栅极驱动装置与显示装置 Active CN102708778B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201110385760.5A CN102708778B (zh) 2011-11-28 2011-11-28 移位寄存器及其驱动方法、栅极驱动装置与显示装置
US13/805,710 US9058893B2 (en) 2011-11-28 2012-11-20 Shift register and the driving method thereof, gate driving apparatus and display apparatus
PCT/CN2012/084920 WO2013078955A1 (zh) 2011-11-28 2012-11-20 移位寄存器及其驱动方法、栅极驱动装置与显示装置
US14/708,727 US9589537B2 (en) 2011-11-28 2015-05-11 Shift register and the driving method thereof, gate driving apparatus and display device
US15/420,876 US9734918B2 (en) 2011-11-28 2017-01-31 Shift register and the driving method thereof, gate driving apparatus and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110385760.5A CN102708778B (zh) 2011-11-28 2011-11-28 移位寄存器及其驱动方法、栅极驱动装置与显示装置

Publications (2)

Publication Number Publication Date
CN102708778A CN102708778A (zh) 2012-10-03
CN102708778B true CN102708778B (zh) 2014-04-23

Family

ID=46901487

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110385760.5A Active CN102708778B (zh) 2011-11-28 2011-11-28 移位寄存器及其驱动方法、栅极驱动装置与显示装置

Country Status (3)

Country Link
US (3) US9058893B2 (zh)
CN (1) CN102708778B (zh)
WO (1) WO2013078955A1 (zh)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9373414B2 (en) * 2009-09-10 2016-06-21 Beijing Boe Optoelectronics Technology Co., Ltd. Shift register unit and gate drive device for liquid crystal display
CN102654986A (zh) * 2011-11-25 2012-09-05 京东方科技集团股份有限公司 移位寄存器的级、栅极驱动器、阵列基板以及显示装置
CN102708778B (zh) 2011-11-28 2014-04-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN102915714B (zh) * 2012-10-11 2015-05-27 京东方科技集团股份有限公司 一种移位寄存器、液晶显示栅极驱动装置和液晶显示装置
CN102945650B (zh) * 2012-10-30 2015-04-22 合肥京东方光电科技有限公司 一种移位寄存器及阵列基板栅极驱动装置
TWI500265B (zh) * 2012-11-22 2015-09-11 Au Optronics Corp 移位暫存器
KR102015396B1 (ko) * 2012-11-27 2019-08-28 엘지디스플레이 주식회사 쉬프트 레지스터와 이의 구동방법
CN103000155B (zh) * 2012-12-11 2014-10-08 京东方科技集团股份有限公司 移位寄存器单元、阵列基板栅极驱动装置及显示设备
TWI520493B (zh) * 2013-02-07 2016-02-01 友達光電股份有限公司 移位暫存電路以及削角波形產生方法
CN103137061B (zh) * 2013-02-18 2015-12-09 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN103226981B (zh) * 2013-04-10 2015-09-16 京东方科技集团股份有限公司 一种移位寄存器单元及栅极驱动电路
JP6245422B2 (ja) * 2013-07-24 2017-12-13 Tianma Japan株式会社 走査回路、及び表示装置
CN104424876B (zh) * 2013-08-22 2018-07-20 北京京东方光电科技有限公司 一种goa单元、goa电路及显示装置
CN103928001B (zh) * 2013-12-31 2016-12-07 上海天马微电子有限公司 一种栅极驱动电路和显示装置
CN103943083B (zh) * 2014-03-27 2017-02-15 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN103943057B (zh) * 2014-04-22 2016-04-13 深圳市华星光电技术有限公司 显示面板的驱动电路及其驱动方法
CN104091572B (zh) * 2014-06-17 2016-04-06 京东方科技集团股份有限公司 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
CN104134430B (zh) * 2014-07-04 2016-08-17 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN104361869A (zh) * 2014-10-31 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN104464661B (zh) * 2014-11-03 2016-09-21 深圳市华星光电技术有限公司 基于低温多晶硅半导体薄膜晶体管的goa电路
CN104409055B (zh) * 2014-11-07 2017-01-11 深圳市华星光电技术有限公司 用于氧化物半导体薄膜晶体管的扫描驱动电路
CN104616616B (zh) 2015-02-12 2017-12-15 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、阵列基板、显示装置
CN104835465B (zh) * 2015-05-14 2018-07-20 昆山龙腾光电有限公司 移位寄存器、栅极驱动电路及液晶显示面板
CN106328042A (zh) * 2015-06-19 2017-01-11 上海和辉光电有限公司 移位寄存器及oled显示器驱动电路
CN104934009B (zh) * 2015-07-09 2018-02-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
CN105096812B (zh) * 2015-09-24 2017-10-27 京东方科技集团股份有限公司 预充电电路、扫描驱动电路、阵列基板和显示装置
CN105245089B (zh) 2015-11-06 2018-08-03 京东方科技集团股份有限公司 补充复位模块、栅极驱动电路和显示装置
CN106710541A (zh) * 2015-11-17 2017-05-24 南京瀚宇彩欣科技有限责任公司 液晶显示装置
CN105469759B (zh) * 2015-12-15 2018-10-19 深圳市华星光电技术有限公司 一种移位寄存器
TWI588832B (zh) * 2015-12-31 2017-06-21 瀚宇彩晶股份有限公司 移位寄存器和顯示裝置
CN105609137B (zh) * 2016-01-05 2019-06-07 京东方科技集团股份有限公司 移位寄存器、栅线集成驱动电路、阵列基板及显示装置
CN105590612B (zh) 2016-03-22 2018-01-16 京东方科技集团股份有限公司 一种移位寄存器及驱动方法、栅极驱动电路和显示装置
CN105810167B (zh) * 2016-05-23 2019-06-04 信利(惠州)智能显示有限公司 移位寄存器单元电路、移位寄存器及其液晶显示器
CN105788508B (zh) * 2016-05-24 2017-07-25 京东方科技集团股份有限公司 一种栅极驱动电路及显示面板
CN105810170B (zh) * 2016-05-30 2018-10-26 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅线驱动电路和阵列基板
CN105913822B (zh) * 2016-06-23 2018-07-17 京东方科技集团股份有限公司 Goa信号判断电路及判断方法、栅极驱动电路及显示装置
CN108269539B (zh) * 2017-01-03 2019-10-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及异常情况处理方法
CN106531115B (zh) * 2017-01-05 2019-02-26 京东方科技集团股份有限公司 栅极驱动电路、驱动方法和显示装置
CN107316658B (zh) * 2017-07-10 2020-06-23 上海天马有机发光显示技术有限公司 移位寄存单元、其驱动方法、显示面板及显示装置
CN107452425B (zh) * 2017-08-16 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN107767827B (zh) * 2017-09-07 2020-09-04 昆山龙腾光电股份有限公司 补偿电路和显示装置
CN108231028B (zh) 2018-01-22 2019-11-22 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN108428468B (zh) * 2018-03-15 2021-01-29 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN110808015B (zh) * 2018-03-30 2021-10-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN108831401B (zh) * 2018-08-21 2020-12-22 信利半导体有限公司 一种栅极驱动单元、栅极驱动电路及显示系统
CN110675793A (zh) 2019-09-05 2020-01-10 深圳市华星光电半导体显示技术有限公司 显示驱动电路
CN111326096A (zh) * 2020-04-07 2020-06-23 武汉华星光电技术有限公司 Goa电路及显示面板
CN114694606B (zh) * 2020-12-25 2023-07-04 夏普株式会社 扫描信号线驱动电路以及显示装置
CN113658562B (zh) * 2021-08-23 2023-02-17 杭州领挚科技有限公司 一种移位寄存电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080058570A (ko) * 2006-12-22 2008-06-26 삼성전자주식회사 게이트 구동회로 및 이를 포함하는 액정표시장치
CN101295481A (zh) * 2007-04-27 2008-10-29 三星电子株式会社 栅极驱动电路和具有该栅极驱动电路的液晶显示器
CN101556833A (zh) * 2008-04-11 2009-10-14 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN101645308A (zh) * 2008-08-07 2010-02-10 北京京东方光电科技有限公司 包括多个级电路单元的移位寄存器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7643003B2 (en) * 2005-06-30 2010-01-05 Lg Display Co., Ltd. Liquid crystal display device having a shift register
JP4970004B2 (ja) * 2006-11-20 2012-07-04 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置、並びに信号生成回路
EP2189988B1 (en) 2007-09-12 2012-12-12 Sharp Kabushiki Kaisha Shift register
CN101556832B (zh) * 2008-04-10 2012-05-30 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN102012591B (zh) * 2009-09-04 2012-05-30 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
TWI384756B (zh) * 2009-12-22 2013-02-01 Au Optronics Corp 移位暫存器
CN102467891B (zh) * 2010-10-29 2013-10-09 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置及液晶显示器
CN102467890B (zh) * 2010-10-29 2014-05-07 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置及液晶显示器
CN102708778B (zh) * 2011-11-28 2014-04-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置与显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080058570A (ko) * 2006-12-22 2008-06-26 삼성전자주식회사 게이트 구동회로 및 이를 포함하는 액정표시장치
CN101295481A (zh) * 2007-04-27 2008-10-29 三星电子株式会社 栅极驱动电路和具有该栅极驱动电路的液晶显示器
CN101556833A (zh) * 2008-04-11 2009-10-14 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN101645308A (zh) * 2008-08-07 2010-02-10 北京京东方光电科技有限公司 包括多个级电路单元的移位寄存器

Also Published As

Publication number Publication date
WO2013078955A1 (zh) 2013-06-06
US20170140837A1 (en) 2017-05-18
US9589537B2 (en) 2017-03-07
US9734918B2 (en) 2017-08-15
US20150243256A1 (en) 2015-08-27
US20140177780A1 (en) 2014-06-26
US9058893B2 (en) 2015-06-16
CN102708778A (zh) 2012-10-03

Similar Documents

Publication Publication Date Title
CN102708778B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN102708779B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN103208263B (zh) 移位寄存器、显示装置、栅极驱动电路及驱动方法
CN102800289B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN103065592B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件
CN102682727B (zh) 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN108932933B (zh) 移位寄存器、栅极驱动电路、显示装置
US9666152B2 (en) Shift register unit, gate driving circuit and display device
CN102831860B (zh) 移位寄存器及其驱动方法、栅极驱动器及显示装置
CN103714792B (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN103680636B (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN102654984B (zh) 移位寄存器单元以及栅极驱动电路
CN102930814A (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN103021358A (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
US20150325190A1 (en) Shift register unit, gate driving circuit and display device
US10120482B2 (en) Driving method for in-cell type touch display panel
CN103426414A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104318909A (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
CN103985363A (zh) 栅极驱动电路、ttf阵列基板、显示面板及显示装置
KR102023641B1 (ko) 쉬프트 레지스터와 이의 구동방법
KR20100075019A (ko) 게이트 구동 장치 및 이를 포함하는 액정 표시 장치
US9171516B2 (en) Gate driver on array circuit
CN103310755A (zh) 阵列基板行驱动电路
CN103065593B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件
CN105632451A (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant