CN109920387A - 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置 - Google Patents

移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置 Download PDF

Info

Publication number
CN109920387A
CN109920387A CN201910135181.1A CN201910135181A CN109920387A CN 109920387 A CN109920387 A CN 109920387A CN 201910135181 A CN201910135181 A CN 201910135181A CN 109920387 A CN109920387 A CN 109920387A
Authority
CN
China
Prior art keywords
signal end
circuit
electrically connected
pull
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910135181.1A
Other languages
English (en)
Inventor
冯雪欢
李永谦
张星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Zhuoyin Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910135181.1A priority Critical patent/CN109920387A/zh
Publication of CN109920387A publication Critical patent/CN109920387A/zh
Priority to EP19915877.5A priority patent/EP3929908A4/en
Priority to JP2020558472A priority patent/JP7433242B2/ja
Priority to PCT/CN2019/125666 priority patent/WO2020168798A1/zh
Priority to US16/767,230 priority patent/US11200825B2/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Abstract

本公开提供了一种移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置。移位寄存器单元包括第一输入子电路至第N输入子电路和第一输出子电路至第N输出子电路。N为大于或等于2的整数。对于n=1、2、…、N,第n输入子电路与第n输入信号端、第一电平信号端和上拉节点电连接,并且第n输出子电路与第n时钟信号端、所述上拉节点和第n输出信号端电连接。

Description

移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法 和显示装置
技术领域
本公开涉及显示技术领域,具体地涉及一种移位寄存器单元及其驱动方法、栅极驱动电路和显示装置。
背景技术
在基于薄膜晶体管(Thin Film Transistor,TFT)的液晶显示器(Liquid CrystalDevice,LCD)或有源矩阵有机发光显示器(Active Matrix Organic Light EmittingDisplay,AMOLED)中,可以将驱动栅极的栅极驱动电路形成于显示面板上,构成阵列基板栅极驱动电路(Gate drive On Array,GOA)。该栅极驱动电路包括多个级联的移位寄存器单元,每个移位寄存器单元中包括多个TFT,以分别用于实现输入、下拉和下拉控制、输出、复位和降噪等功能。然而,随着对分辨率等面板参数的要求不断提高,较多的晶体管数目对面板的改进造成了阻碍。
发明内容
本公开提出了一种移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置。
根据本公开的一个方面,提供了一种移位寄存器单元。所述移位寄存器包括第一输入子电路至第N输入子电路和第一输出子电路至第N输出子电路,所述第一输出子电路至第N输出子电路与第一输入子电路至第N输入子电路一一对应,其中,N为大于或等于2的整数。第n输入子电路与第n输入信号端、第一电平信号端和上拉节点电连接,被配置为在来自所述第n输入信号端的第n输入信号的控制下将来自所述第一电平信号端的第一电平信号传送到所述上拉节点。第n输出子电路与第n时钟信号端、所述上拉节点和第n输出信号端电连接,被配置为在所述上拉节点的电压的控制下将来自所述第n时钟信号端的第n时钟信号传送到所述第n输出信号端,其中,n=1、2、…、N。
在一些实施例中,所述移位寄存器单元还包括与第一输出子电路至第N输出子电路一一对应的第一下拉子电路至第N下拉子电路。第n下拉子电路与下拉节点、第二电平信号端和所述第n输出信号端电连接,被配置为在所述下拉节点的电压的控制下将来自所述第二电平信号端的第二电平信号传送到所述第n输出信号端。
在一些实施例中,所述移位寄存器单元还包括控制子电路。所述控制子电路与所述上拉节点、所述第二电平信号端、第三电平信号端和所述下拉节点电连接,被配置为在所述上拉节点的电压的控制下将所述第二电平信号或来自所述第三电平信号端的第三电平信号传送到所述下拉节点,
在一些实施例中,所述移位寄存器单元还包括与第一输出子电路至第N输出子电路一一对应的第一复位子电路至第N复位子电路。第n复位子电路与第n复位信号端、所述第二电平信号端和所述上拉节点电连接,被配置为在来自所述第n复位信号端的第n复位信号的控制下将所述第二电平信号传送到所述上拉节点。
在一些实施例中,所述移位寄存器单元还包括总复位子电路。所述总复位子电路与总复位信号端、所述第二电平信号端和所述上拉节点电连接,被配置为在来自所述总复位信号端的总复位信号的控制下将所述第二电平信号传送到所述上拉节点。
在一些实施例中,所述移位寄存器单元还包括外部补偿驱动子电路。所述外部补偿驱动子电路与所述补偿输入信号端、随机输出使能信号端、补偿时钟信号端、所述第二电平信号端和所述上拉节点电连接,被配置为在来自所述随机输出使能信号端的随机输出使能信号和来自所述补偿时钟信号端的补偿时钟信号的控制下,将所述补偿时钟信号传送到所述上拉节点。
在一些实施例中,第n输入子电路包括第n输入晶体管。所述第n输入晶体管的控制极与所述第n输入信号端电连接,所述第n输入晶体管的第一极与所述第一电平信号端电连接,所述第n输入晶体管的第二极与所述上拉节点电连接。
在一些实施例中,第n输出子电路包括第n输出晶体管和第n存储电容。所述第n输出晶体管的控制极与所述上拉节点电连接,所述第n输出晶体管的第一极与所述第n时钟信号端电连接,所述第n输出晶体管的第二极与所述第n输出信号端电连接。所述第n存储电容的第一极与所述上拉节点电连接,所述第n存储电容的第二极与所述第n输出信号端电连接。
在一些实施例中,第n下拉子电路包括第n下拉晶体管。所述第n下拉晶体管的控制极与所述下拉节点电连接,所述第n下拉晶体管的第一极与所述第二电平信号端电连接,所述第n下拉晶体管的第二极与所述第n输出信号端电连接。
在一些实施例中,所述控制子电路包括第一控制晶体管和第二控制晶体管。所述第一控制晶体管的控制极和第一极与所述第三电平信号端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接。所述第二控制晶体管的控制极与所述上拉节点电连接,所述第二控制晶体管的第一极与所述第二电平信号端电连接,所述第二控制晶体管的第二极与所述下拉节点电连接。
在一些实施例中,所述控制子电路还包括第三控制晶体管。所述第三控制晶体管的控制极与所述下拉节点电连接,所述第三控制晶体管的第一极与所述第二电平信号端电连接,所述第三控制晶体管的第二极与所述上拉节点电连接。
在一些实施例中,所述第n复位子电路包括第n复位晶体管。所述第n复位晶体管的控制极与所述第n复位信号端电连接,所述第n复位晶体管的第一极与所述第二电平信号端电连接,所述第n复位晶体管的第二极与所述上拉节点电连接。
在一些实施例中,所述总复位子电路包括总复位晶体管。所述总复位晶体管的控制极与所述总复位信号端电连接,所述总复位晶体管的第一极与所述第二电平信号端电连接,所述总复位晶体管的第二极与所述上拉节点电连接。
在一些实施例中,所述外部补偿驱动子电路包括第一补偿驱动晶体管、第二补偿驱动晶体管、第三补偿驱动晶体管和补偿驱动电容。所述第一补偿驱动晶体管的控制极与所述随机输出使能信号端电连接,所述第一补偿驱动晶体管的第一极与所述补偿输入信号端电连接,所述第一补偿驱动晶体管的第二极与所述补偿驱动电容的第一极电连接。所述第二补偿驱动晶体管的控制极与所述补偿驱动电容的第一极电连接,所述第二补偿驱动晶体管的第一极与所述补偿时钟信号端电连接,所述第二补偿驱动晶体管的第二极与所述第三补偿驱动晶体管的第一极电连接。所述第三补偿驱动晶体管的控制极与所述补偿时钟信号端电连接,所述第三补偿驱动晶体管的第二极与所述上拉节点电连接。所述补偿驱动电容的第二极与所述第二电平信号端电连接。
根据本公开的另一方面,提供了一种根据上述任一实施例所述的移位寄存器单元的驱动方法。其中,每一帧包括第一驱动时段至第N驱动时段。所述方法包括:在第n驱动时段期间,通过第n输入子电路、第n输出子电路和第n复位子电路进行驱动,其中,所述第n驱动时段包括第n输入时段、第n输出时段和第n复位时段。具体地,在第n输入时段期间,通过所述第n输入子电路将所述上拉节点充电至第一有效电平;在第n输出时段期间,在所述上拉节点的电压的控制下,将第n时钟信号传送到第n输出信号端;以及在第n复位时段期间,在第n复位信号的控制下,通过第二电平信号将所述上拉节点复位至无效电平。
在一些实施例中,每一帧还包括位于所述第一驱动时段至第N驱动时段之后的空白阶段。所述方法还包括:在所述随机输出使能信号的控制下,在所述第一输出时段至所述第N输出时段中的一个随机时段期间,使得来自补偿输入信号端的补偿输入信号将所述第二补偿驱动晶体管导通;在空白阶段期间,通过所述补偿时钟信号将所述上拉节点提升到有效电平,以使得第一时钟信号至第N时钟信号能够分别传送到所述第一输出信号端至所述第N输出信号端;以及根据所述随机输出使能信号,使第一时钟信号至第N时钟信号之一在所述空白阶段的至少部分时段具有高电平,以使得所述第一输出信号端至所述第N输出信号端之一能够在所述空白阶段输出高电平信号。
根据本公开的又一方面,提供了一种栅极驱动电路。所述栅极驱动电路包括多个级联的移位寄存器单元组,每个移位寄存器单元组中包括K个级联的移位寄存器单元,其中,每个移位寄存器单元是根据上述任一实施例所述的移位寄存器单元,其中,K为大于或等于3的整数。每级移位寄存器单元组中的K个级联的移位寄存器单元用于驱动相邻的N×K条栅线,其中,所述N×K条栅线包括按顺序排列的第一栅线组至第N栅线组,每个栅线组中包括K条按顺序排列的栅线,其中,每个移位寄存器单元组中的K个级联的移位寄存器单元中的第n输出信号端分别与第n栅线组中的K条栅线一一对应地电连接。除第一级移位寄存器单元组中的第一级移位寄存器单元的第一输入信号端之外,每个输入信号端与电连接到该输入信号端所对应的栅线的前一栅线的输出信号端电连接。第一级移位寄存器单元组中的第一级移位寄存器单元的第一输入信号端与帧起始信号端电连接。
在一些实施例中,所述栅极驱动电路中的每级移位寄存器单元组与第一时钟信号线至第N×K时钟信号线电连接以分别接收第一时钟信号至第N×K时钟信号。第m时钟信号线与所述移位寄存器单元组驱动的所述N×K条栅线中的第m条栅线连接到相同的输出子电路,其中,m=1、2、…、N×K。
在一些实施例中,除最后一级移位寄存器单元组中的最后一级移位寄存器单元的第N复位信号端之外,每个复位信号端与电连接到该复位信号端所对应的输出子电路驱动的栅线的后一栅线的输出信号端电连接。最后一级移位寄存器单元组中的最后一级移位寄存器单元的第N复位信号端与帧起始信号端电连接。
根据本公开的又一方面,提供了一种根据上述任一实施例所述的栅极驱动电路的驱动方法。所述驱动方法包括:向所述第一级移位寄存器单元组中的第一极移位寄存器单元中的第一输入信号端提供帧起始信号;以及通过所述N×K个时钟信号线向各级移位寄存器单元组中的时钟信号端提供时钟信号,其中,通过所述N×K个时钟信号线中的第一时钟信号线提供的时钟信号在第一个周期的第一沿比所述帧起始信号的第一沿滞后1/N×K个时钟周期。
在一些实施例中,所述第一时钟信号至第N×K时钟信号的占空比为1/N×K,并且依次滞后1/N×K个时钟周期。
根据本公开的又一方面.提供了一种显示装置。所述显示装置包括根据上述任一实施例所述的栅极驱动电路。
附图说明
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,图中:
图1示出了相关技术的移位寄存器单元的示意电路图。
图2示出了根据本公开一个实施例的移位寄存器单元的示意结构图。
图3示出了图2所示的移位寄存器单元的进一步实施例的结构框图。
图4示出了图3所示的移位寄存器单元的示例电路图。
图5示出了如图4所示的移位寄存器单元的时序图。
图6示出了图3所示的移位寄存器单元的进一步实施例的结构框图。
图7示出了图6中的移位寄存器单元的示例电路图。
图8示出了图7所示的移位寄存器单元的时序图。
图9示出了根据本公开实施例的移位寄存器单元的驱动方法的流程图。
图10示出了根据本公开实施例的栅极驱动电路的级联结构图。
图11示出了根据本公开实施例的栅极驱动电路的驱动方法的流程图。
图12示出了根据本公开实施例的显示装置的示意方框图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部。基于所描述的本公开实施例,本领域普通技术人员在无需创造性劳动的前提下获得的所有其他实施例都属于本公开保护的范围。应注意,贯穿附图,相同的元素由相同或相近的附图标记来表示。在以下描述中,一些具体实施例仅用于描述目的,而不应该理解为对本公开有任何限制,而只是本公开实施例的示例。在可能导致对本公开的理解造成混淆时,将省略常规结构或构造。应注意,图中各部件的形状和尺寸不反映真实大小和比例,而仅示意本公开实施例的内容。
除非另外定义,本公开实施例使用的技术术语或科学术语应当是本领域技术人员所理解的通常意义。本公开实施例中使用的“第一”、“第二”以及类似词语并不表示任何顺序、数量或重要性,而只是用于区分不同的组成部分。
此外,在本公开实施例的描述中,术语“连接”或“电连接”可以是指两个组件直接连接或电连接,也可以是指两个组件之间经由一个或多个其他组件连接或电连接。此外,这两个组件可以通过有线或无线方式电连接或电连接。
本公开实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。根据在电路中的作用,本公开实施例使用的晶体管主要为开关晶体管。本公开中使用的晶体管包括“控制极”、“第一极”和“第二极”。在使用薄膜晶体管的实施例中,控制极指的是薄膜晶体管的栅极,第一极指代薄膜晶体管的源极和漏极中的一个,第二极指代薄膜晶体管的源极和漏极中的另一个。由于这里采用的薄膜晶体管的源极、漏极是对称的,所以其源极、漏极可以互换。在以下示例中以N型薄膜晶体管作为示例进行描述。类似地,在其他实施例中,也可以以P型薄膜晶体管来实现本公开的技术方案。本领域技术人员能够理解的是,在这种情况下,通过将输入信号、时钟信号和恒定电压信号等反相(和/或进行其他适应性修改),同样能够实现本公开的技术方案。
在本公开实施例中,时钟信号是周期信号。在一个周期中,通过两个信号沿(第一沿和滞后于第一沿的第二沿)将时钟信号分为相继出现的高电平时段和低电平时段。此外,在本公开实施例的描述中,术语“有效电平”和“无效电平”分别是使相关晶体管导通和截止的电平。在本公开中,“第一有效电平”和“第二有效电平”仅用于区分两个有效电平的幅值不同。在下文中,由于采用N型薄膜晶体管作为示例,因此“有效电平”为高电平,“无效电平”为低电平。
以下参考附图对本公开进行具体描述。
图1示出了相关技术的移位寄存器单元100的示意电路图。如图1所示,在上拉节点PU的控制下,来自时钟信号端CLK1的时钟信号能够通过薄膜晶体管T8向输出信号端OUT提供高电平,在下拉节点PD的控制下,来自恒定电压信号端VSS的信号能够通过薄膜晶体管T9向输出信号端OUT提供低电平。从而,通过控制上拉节点PU和下拉节点PD的电位时序,能够实现对输出信号端OUT输出的信号的控制。为了实现对上拉节点PU的电压的适当控制,在输入阶段,通过输入晶体管T1来使用输入信号将上拉节点PU充电到高电平;在复位阶段,通过复位晶体管T2来使用来自VSS的低电平信号将上拉节点PU复位为低电平;并且还通过薄膜晶体管T3来实现对上拉节点PU的降噪功能。
此外,为了实现对下拉节点PD的电压的适当控制,通过薄膜晶体管T4、T5、T6和T7连接成的子电路结构来将来自VDD的高电平和来自VSS的低电平分别传送到下拉节点PD。下拉节点PD的最终电压是由T6和T7的沟道宽长比决定的,通过适当的设置宽长比,可以实现PD点电压的恰当设定。
可见,移位寄存器单元100中为了实现对输出信号端的输出的控制,采用了多个薄膜晶体管,以分别实现输入、复位、降噪、下拉控制等功能,薄膜晶体管的数量较多,不利于后续设计中面板性能的改善。
图2示出了根据本公开一个实施例的移位寄存器单元200的示意结构图。
如图2所示,移位寄存器单元200包括第一输入子电路210-1至第N输入子电路210-N,以及第一输出子电路220-1至第N输出子电路220-N。第一输出子电路210-1至第N输出子电路210-N与第一输入子电路220-1至第N输入子电路220-N一一对应。其中,N为大于或等于2的整数。移位寄存器单元200还具有第一输入信号端IN1至第N输入信号端INN、第一输出信号端OUT1至第N输出信号端OUTN、第一时钟信号端CLK1至第N时钟信号端CLKN以及第一电平信号端VDDA。
对于1至N中的任何一个(即对于n=1、2、…、N),第n输入子电路210-n与第n输入信号端INn、第一电平信号端VDDA和上拉节点PU电连接。第n输入子电路210-n被配置为在来自第n输入信号端INn的第n输入信号的控制下将来自第一电平信号端VDDA的第一电平信号传送到上拉节点PU。
第n输出子电路220-n与第n时钟信号端CLKn、上拉节点PU和第n输出信号端OUTn电连接。第n输出子电路220-n被配置为在上拉节点PU的电压的控制下将来自第n时钟信号端CLKn的第n时钟信号传送到第n输出信号端OUTn。
在其他实施例中,对于1至N中的任何一个(即对于n=1、2、…、N),第n输入子电路210-n可以不与第一电平信号端VDDA电连接,而只与第n输入信号端INn和上拉节点PU电连接。在如此的实施例中,第n输入子电路210-n被配置为在来自第n输入信号端INn的第n输入信号的控制下将第n输入信号传送到上拉节点PU。
图3示出了图2的移位寄存器单元200的进一步实施例的结构框图。
如图3所示,移位寄存器单元200还包括第一下拉子电路230-1至第N下拉子电路230-N,第一下拉子电路230-1至第N下拉子电路230-N与第一输出子电路220-1至第N输出子电路220-N一一对应。
第n下拉子电路230-n与下拉节点PD、第二电平信号端VSS和第n输出信号端220-n电连接。第n下拉子电路230-n被配置为在下拉节点PD的电压的控制下将来自第二电平信号端VSS的第二电平信号传送到第n输出信号端220-n。
在图3所示的实施例中,移位寄存器单元200还包括控制子电路240。
控制子电路240与上拉节点PU、第二电平信号端VSS、第三电平信号端VDDB和下拉节点PD电连接。控制子电路240被配置为在上拉节点PU的电压的控制下将第二电平信号或来自第三电平信号端VDDB的第三电平信号传送到下拉节点PD。
在图3所示的实施例中,移位寄存器单元200还包括第一复位子电路250-1至第N复位子电路250-N,第一复位子电路250-1至第N复位子电路250-N与第一输出子电路220-1至第N输出子电路220-N一一对应。
第n复位子电路250-n与第n复位信号端RSTn、第二电平信号端VSS和上拉节点PU电连接。第n复位子电路250-n被配置为在来自第n复位信号端RSTn的第n复位信号的控制下将第二电平信号传送到上拉节点PU。
图4示出了图3中的移位寄存器单元200的示例电路图。为了便于说明,图4中只示出了N等于2的情况下的电路图。应该理解的是,本公开不限于此,在其他实施例中,N可以为大于2的任何整数。本领域技术人员能够在以下说明和描述的基础上获知在N为其他数值的情况下的电路结构和工作流程。
如图4所示,第一输入子电路210-1包括第一输入晶体管T11。第一输入晶体管T11的控制极与第一输入信号端IN1电连接,第一输入晶体管T11的第一极与第一电平信号端VDDA电连接,第一输入晶体管T11的第二极与上拉节点PU电连接。
类似地,第二输入子电路210-2包括第二输入晶体管T12。第二输入晶体管T12的控制极与第二输入信号端IN2电连接,第二输入晶体管T12的第一极与第一电平信号端VDDA电连接,第二输入晶体管T12的第二极与上拉节点PU电连接。
在其他实施例中,第一输入晶体管T11和第二输入晶体管T12可以具有二极管连接形式。具体地,第一输入晶体管T11的控制极和第一极都与第一输入信号端IN1电连接,第一输入晶体管T11的第二极与上拉节点PU电连接。类似地,第二输入晶体管T12的控制极和第一极都与第二输入信号端IN2电连接,第二输入晶体管T12的第二极与上拉节点PU电连接。
第一输出子电路220-1包括第一输出晶体管T21和第一存储电容C1。第一输出晶体管T21的控制极与上拉节点PU电连接,第一输出晶体管T21的第一极与第一时钟信号端CLK1电连接,第一输出晶体管T21的第二极与第一输出信号端OUT1电连接。第一存储电容C1的第一极与上拉节点PU电连接,第一存储电容C1的第二极与第一输出信号端OUT1电连接。
类似地,第二输出子电路220-2包括第二输出晶体管T22和第二存储电容C2。第二输出晶体管T22的控制极与上拉节点PU电连接,第二输出晶体管T22的第一极与第二时钟信号端CLK2电连接,第二输出晶体管T22的第二极与第二输出信号端OUT2电连接。第二存储电容C2的第一极与上拉节点PU电连接,第二存储电容C2的第二极与第二输出信号端OUT2电连接。
第一下拉子电路230-1包括第一下拉晶体管T31。第一下拉晶体管T31的控制极与下拉节点PD电连接,第一下拉晶体管T31的第一极与第二电平信号端VSS电连接,第一下拉晶体管T31的第二极与第一输出信号端OUT1电连接。
类似地,第二下拉子电路230-2包括第二下拉晶体管T32。第二下拉晶体管T32的控制极与下拉节点PD电连接,第二下拉晶体管T32的第一极与第二电平信号端VSS电连接,第二下拉晶体管T32的第二极与第二输出信号端OUT2电连接。
控制子电路240包括第一控制晶体管Tc1和第二控制晶体管Tc2。第一控制晶体管Tc1的控制极和第一极与第三电平信号端VDDB电连接,第一控制晶体管Tc1的第二极与下拉节点PD电连接。第二控制晶体管Tc2的控制极与上拉节点PU电连接,第二控制晶体管Tc2的第一极与第二电平信号端VSS电连接,第二控制晶体管Tc2的第二极与下拉节点PD电连接。
在一些实施例中(如图4所示),控制子电路240还包括第三控制晶体管Tc3。第三控制晶体管Tc3的控制极与下拉节点PD电连接,第三控制晶体管Tc3的第一极与第二电平信号端VSS电连接,第三控制晶体管Tc3的第二极与上拉节点PU电连接。
第一复位子电路250-1包括第一复位晶体管T51。第一复位晶体管T51的控制极与第一复位信号端RST1电连接,第一复位晶体管T51的第一极与第二电平信号端VSS电连接,第一复位晶体管T51的第二极与上拉节点PU电连接。
类似地,第二复位子电路250-2包括第二复位晶体管T52。第二复位晶体管T52的控制极与第二复位信号端RST2电连接,第二复位晶体管T52的第一极与第二电平信号端VSS电连接,第二复位晶体管T52的第二极与上拉节点PU电连接。
图5示出了图4所示的移位寄存器单元200的时序图。以下结合图5对图4中的移位寄存器单元200的操作流程进行描述。
根据图5中的时序图,一个时钟周期被等分为8个时段,第二时钟信号端CLK2的时钟信号比第一时钟信号端CLK1的时钟信号滞后4个时段,即半个时钟周期,第二输入信号端IN2的信号比第一输入信号端IN1的时钟信号滞后4个时段,并且第二复位信号端RST2的信号比第一复位信号端RST1的信号滞后4个时段。应该注意的是,在图5的时序图中第一电平信号端VDDA和第三电平信号端VDDB的信号都被示为恒定高电平信号。在其他实施例中,可以只设置VDDB,而将第一输入晶体管T11和第二输入晶体管T12实现为二极管连接,此时,通过第一输入信号端IN1和第二输入信号端IN2来起到VDDA的作用。
在t1时段之前,移位寄存器单元200的第一输入信号端IN1和第二输入信号端IN2处没有输入信号输入,即移位寄存器单元200在时段t1开始工作。
在t1时段内,输入信号端IN1的信号从低电平(例如,vgl)变为高电平(例如,vgh),将第一输入晶体管T11导通。此时,第一电平信号端VDDA的高电平传送到上拉节点PU,将上拉节点PU的电压上拉至第一有效电平,即高电平vgh。在上拉节点PU的高电平作用下,第一输出晶体管T21和第二输出晶体管T22都被导通,但此时第一时钟信号端CLK1和第二时钟信号端CLK2仍提供低电平vgl,因此,第一输出信号端OUT1和第二输出信号端OUT2从第一时钟信号端CLK1和第二时钟信号端CLK2接收低电平信号。
应该指出的是,在设置了第三控制晶体管Tc3(用于在复位后保持对PU进行降噪)的电路结构中,在t1时段开始之前,由于第三恒定电压信号端VDDB一直向第一控制晶体管Tc1的控制极和第一极提供高电平,因此,来自VDDB的高电平信号保持PD点的电平为高电平,这使得第三晶体管Tc3导通,从而来自VSS的低电平在t1之前使PU保持为低电平。若使得来自VDDA的高电平信号能够将PU点拉高,需要对第一输入晶体管T11的沟道宽长比和第三晶体管Tc3的沟道宽长比进行设置。
在PU的高电平作用下,第二控制晶体管Tc2导通,来自第二电平信号端VSS的低电平信号能够传送到下拉节点PD。另一方面,如上文所述,第三电平信号端VDDB向下拉节点PD提供高电平信号。在这种情况下,根据Tc1与Tc2的沟道宽长比设置可以使得下拉节点PD最终被置为低电平。进而,下拉节点PD处的低电平使得第一下拉晶体管T31和第二下拉晶体管T32截止。
此时,第一输出信号端OUT1和第二输出信号端OUT2的输出信号均为低电平信号。
在t2时段内,第一时钟信号端CLK1的信号变为高电平,第二时钟信号端CLK2保持低电平,第一输入信号端IN1的信号变为低电平。第一时钟信号端CLK1的信号的高电平使得第一输出信号端OUT1接收到高电平信号。由于第一输入信号端IN1的低电平使得第一输入晶体管T11截止,所以上拉节点PU被浮置。通过第一电容C1的自举作用,PU点的电压将得进一步提升至第二有效电平,例如2vgh。此外,由于第二时钟信号端CLK2仍输出低电平信号,所以第二输出信号端OUT2保持接收低电平信号。
此时,第一下拉晶体管T31和第二下拉晶体管T32截止。因此,第一输出信号端OUT1输出高电平信号并且第二输出信号端OUT2输出低电平信号。
在t3时段内,第一时钟信号端CLK1的信号变为低电平,第二时钟信号端CLK2的信号保持低电平,第一复位信号端RST1的信号变为高电平。在高电平的第一复位信号的作用下,第一复位晶体管T51导通,将上拉节点PU拉至低电平,实现对PU点的复位。这使得第一输出晶体管T21和第二晶体管T22截止。此外,PU点的复位使得第二控制晶体管Tc2截止,导致下拉节点PD在来自VDDB的信号的作用下变为高电平。进而,第一下拉晶体管T31和第二下拉晶体管T32都导通,将VSS的低电平信号进一步传送到第一输出信号端OUT1和第二输出信号端OUT2,使二者输出低电平。
在t4时段内,第一时钟信号端CLK1的信号和第二时钟信号端CLK2的信号保持低电平,第一复位信号端RST1的信号变为低电平。PD点在t3时段已经变为高电平,从而,在设置了第三控制晶体管Tc3的实施例中,来自VSS的低电平信号通过第三控制晶体管Tc3对PU点进行降噪。
在t5时段内,输入信号端IN2的信号从低电平(例如,vgl)变为高电平(例如,vgh),将第二输入晶体管T12导通。此时,第一电平信号端VDDA的高电平传送到上拉节点PU,将上拉节点PU的电压上拉至第一有效电平,即高电平vgh。在上拉节点PU的高电平作用下,第一输出晶体管T21和第二输出晶体管T22都被导通,但此时第一时钟信号端CLK1和第二时钟信号端CLK2仍提供低电平vgl,因此,第一输出信号端OUT1和第二输出信号端OUT2从第一时钟信号端CLK1和第二时钟信号端CLK2接收低电平信号。
应该指出的是,在设置了第三控制晶体管Tc3的电路结构中,在t4时段中,来自VSS的低电平保持对PU的降噪,使其为低电平。若使得来自VDDA的高电平信号能够将PU点拉高,需要对第二输入晶体管T12的沟道宽长比和第三晶体管Tc3的沟道宽长比进行设置。
在PU的高电平作用下,第二控制晶体管Tc2导通,来自第二电平信号端VSS的低电平信号能够传送到下拉节点PD。另一方面,如上文所述,第三电平信号端VDDB向下拉节点PD提供高电平信号。在这种情况下,根据Tc1与Tc2的沟道宽长比设置可以使得下拉节点PD最终被置为低电平。进而,下拉节点PD处的低电平使得第一下拉晶体管T31和第二下拉晶体管T32截止。
此时,第一输出信号端OUT1和第二输出信号端OUT2的输出信号均为低电平信号。
在t6时段内,第二时钟信号端CLK2的信号变为高电平,第一时钟信号端CLK1的信号保持低电平,第二输入信号端IN1的信号变为低电平。第二时钟信号端CLK2的信号的高电平使得第二输出信号端OUT2接收到高电平信号。由于第二输入信号端IN2的低电平使得第二输入晶体管T12截止,所以上拉节点PU被浮置。通过第二电容C2的自举作用,PU点的电压将得进一步提升至第二有效电平,例如2vgh。此外,由于第一时钟信号端CLK1仍输出低电平信号,所以第一输出信号端OUT1保持接收低电平信号。
此时,第一下拉晶体管T31和第二下拉晶体管T32截止。因此,第一输出信号端OUT1输出低电平信号并且第二输出信号端OUT2输出高电平信号。
在t7时段内,第二时钟信号端CLK2的信号变为低电平,第一时钟信号端CLK1的信号保持低电平,第二复位信号端RST2的信号变为高电平。在高电平的第二复位信号的作用下,第二复位晶体管T52导通,将上拉节点PU拉至低电平,实现对PU点的复位。这使得第一输出晶体管T21和第二晶体管T22截止。此外,PU点的复位使得第二控制晶体管Tc2截止,导致下拉节点PD在来自VDDB的信号的作用下变为高电平。进而,第一下拉晶体管T31和第二下拉晶体管T32都导通,将VSS的低电平信号进一步传送到第一输出信号端OUT1和第二输出信号端OUT2,使二者输出低电平。
在t8时段内,第一时钟信号端CLK1的信号和第二时钟信号端CLK2的信号保持低电平,第二复位信号端RST2的信号变为低电平。PD点在t7时段已经变为高电平,从而,在设置了第三控制晶体管Tc3的实施例中,来自VSS的低电平信号通过第三控制晶体管Tc3对PU点进行降噪。
应该指出的是,图5中的时序只是示例性的,在其他实施例中,移位寄存器单元200还可以根据其他时序进行操作。例如,在另一时序中,可以将一个时钟周期分为6个时段,第二时钟信号端CLK2的时钟信号比第一时钟信号端CLK1的时钟信号滞后3个时段,即半个时钟周期,第二输入信号端IN2的信号比第一输入信号端IN1的时钟信号滞后3个时段,并且第二复位信号端RST2的信号比第一复位信号端RST1的信号滞后3个时段。在这一时序中,将不具有与图5中的t4和t8相对应的时段。
类似地,在另一时序中,可以一般性地将一个时钟周期分为2k个时段(k为大于4的整数),第二时钟信号端CLK2的时钟信号比第一时钟信号端CLK1的时钟信号滞后k个时段,即半个时钟周期,第二输入信号端IN2的信号比第一输入信号端IN1的时钟信号滞后k个时段,并且第二复位信号端RST2的信号比第一复位信号端RST1的信号滞后k个时段。在这一时序中,t4和t8阶段将分别覆盖k-3个连续的时段。
图6示出了图3所示的移位寄存器单元200的进一步实施例的结构框图。与图3中的结构相比,图6中的移位寄存器单元还包括总复位子电路260和外部补偿驱动子电路270。
总复位子电路260与总复位信号端TRST、第二电平信号端VSS和上拉节点PU电连接。总复位子电路260被配置为在来自总复位信号端TRST的总复位信号的控制下将第二电平信号传送到上拉节点PU。
外部补偿驱动子电路270与补偿输入信号端INA、随机输出使能信号端OE、补偿时钟信号端CLKA、第二电平信号端VSS和上拉节点PU电连接。外部补偿驱动子电路270被配置为在来自随机输出使能信号端OE的随机输出使能信号和来自补偿时钟信号端CLKA的补偿时钟信号的控制下,将补偿时钟信号CLKA传送到上拉节点PU。
图7示出了图6中的移位寄存器单元的示例电路图。为了便于说明,图6中只示出了N等于2的情况下的电路图。应该理解的是,本公开不限于此,在其他实施例中,N可以为大于2的任何整数。本领域技术人员能够在以下说明和描述的基础上获知在N为其他数值的情况下的电路结构和工作流程。
如图7所示,总复位子电路260包括总复位晶体管T61。总复位晶体管T61的控制极与总复位信号端TRST电连接,总复位晶体管T61的第一极与第二电平信号端VSS电连接,总复位晶体管T61的第二极与上拉节点PU电连接。
外部补偿驱动子电路270包括第一补偿驱动晶体管T71、第二补偿驱动晶体管T72、第三补偿驱动晶体管T73和补偿驱动电容CA。第一补偿驱动晶体管T71的控制极与随机输出使能信号端OE电连接,第一补偿驱动晶体管T71的第一极与补偿输入信号端INA电连接,第一补偿驱动晶体管T71的第二极与补偿驱动电容CA的第一极电连接于节点H。
第二补偿驱动晶体管T72的控制极与节点H电连接,第二补偿驱动晶体管T72的第一极与补偿时钟信号端CLKA电连接,第二补偿驱动晶体管T72的第二极与第三补偿驱动晶体管T73的第一极电连接。
第三补偿驱动晶体管T73的控制极与补偿时钟信号端CLKA电连接,第三补偿驱动晶体管T73的第二极与上拉节点PU电连接。
补偿驱动电容CA的第二极与第二电平信号端VSS电连接。
图8示出了图7所示的移位寄存器单元的时序图。以下结合图8对图7中的移位寄存器单元的操作流程进行描述。从图8可见,一帧被分为两个阶段,即显示阶段和空白(Blank)阶段。显示阶段包括t1-t8,空白阶段包括t9-t11。各输入子电路、输出子电路、下拉子电路、控制子电路和复位子电路在显示阶段的时序与图5相同,以下只针对总复位子电路260和外部补偿驱动子电路270的操作进行描述。
总复位子电路260的操作只存在于t12中,通过将总复位信号端TRST的信号变为高电平,总复位晶体管T61接通,从而,VSS的信号对PU进行复位。应该指出的是,图7所示的移位寄存器单元所在的栅极驱动电路中的所有移位寄存器单元共用同一个TRST,因此,在t12中,对栅极驱动电路中的所有移位寄存器单元进行总体复位。
外部补偿驱动子电路270的操作开始于t2时段,在t2时段中,补偿输入信号端INA开始接收高电平,随机输出使能信号端OE输入高电平。在OE的高电平的作用下,第一补偿驱动晶体管T71导通,将节点H提升到高电平。因此,第二补偿驱动晶体管T72导通将CLKA的信号传送到第三补偿驱动晶体管T73的第一极。此时,CLKA的信号为低电平,第三补偿驱动晶体管T73截止,CLKA的信号不会传送到上拉节点PU。
在随后的t3-t8时段,补偿输入信号端INA接收低电平,随机输出使能信号端OE输入低电平,从而T71截止,节点H保持高电平,T72持续导通。
在t9期间,CLKA的信号变为高电平,将第三补偿驱动晶体管T73导通,此时,高电平的CLKA信号将PU点上拉至第一有效电平,例如高电平vgh,这使得第一输出晶体管T21和第二输出晶体管T22都导通。然而,此时第一时钟信号端CLK1和第二时钟信号端CLK2的信号都为低电平,因此,第一输出信号端OUT1和第二输出信号端OUT2的输出都为低电平。
在t10期间,CLKA的信号为低电平,CLK2的信号变为高电平,CLK1的信号保持低电平。PU点处于浮置状态。由于自举作用,PU点的电平提升到第二有效电平,例如,高电平2vgh。此时,由于CLK2的高电平信号,第二输出信号端OUT2输出高电平输出信号。
在t11期间,CLK2的信号由高电平变为低电平,第二输出信号端OUT2的高电平输出信号输出结束。
在t12期间,除了通过TRST的信号对PU进行复位之外,还通过将来自OE的信号变为高电平,使得低电平的INA信号将节点H复位。至此,一帧的操作结束。
应该指出的是,在t10期间OUT2输出的高电平信号用于将像素电路中控制外部补偿的开关晶体管导通,以使得能够对OUT2所对应的像素行中的各个像素进行外部补偿。由于OE信号的相位是由时序控制器随机确定的,在每一帧中,OE信号随机地与栅极驱动电路中的所有移位寄存器单元中的某一个移位寄存器单元的补偿输入信号端INA的信号同步,这使得该移位寄存器单元中的PU点能够在空白阶段得到上拉,从而实现OUT2在空白阶段的高电平输出,实现外部补偿。当然,OUT2的高电平输出还需要其所对应的时钟信号端(即CLK2)在空白阶段的部分时段(即t10时段)具有高电平,这可以由时序控制器在随机生成了OE信号之后来设置。
由此,在图7所示的移位寄存器单元中外部补偿并不是逐行进行的,而是通过随机产生的OE信号来随机进行的,这能够消除逐行移动的扫面线对显示效果的影响。
图9示出了根据本公开实施例的移位寄存器单元的驱动方法900的流程图。方法900可用于驱动根据图2-4和6-7所示的移位寄存器单元。根据上文所述,一帧中包括显示阶段和空白阶段。在显示阶段中,通过不同的驱动时段依次通过移位寄存器单元中的各个输出信号端对相应的栅线进行驱动,因此,显示阶段可以包括第一驱动时段至第N驱动时段。例如,在以上实施例中,针对如图5所示的N=2的情况,t1-t4可以对应于第一驱动时段,t5-t8可以对应于第二驱动时段。
在第n时段中,通过第n输入子电路、第n输出子电路和第n复位子电路实现驱动,其中,所述第n驱动时段还可分为第n输入时段、第n输出时段和第n复位时段。例如,针对如图5所示的N=2的情况,第一驱动时段包括第一输入时段t1、第一输出时段t2和第一复位时段t3。
具体地,在步骤S910中,在第n输入时段期间,通过所述第n输入子电路将所述上拉节点充电至第一有效电平(例如vgh)。
在步骤S920中,在第n输出时段期间,在上拉节点的电压的控制下,将第n时钟信号传送到第n输出信号端。
在步骤S930中,在第n复位时段期间,在第n复位信号的控制下,通过第二电平信号将所述上拉节点复位至无效电平(例如,vgl)。
在一些实施例中,所述方法还包括:
在随机输出使能信号的控制下,在第一输出时段至第N输出时段中的一个随机时段期间,使得来自补偿输入信号端的补偿输入信号将所述第二补偿驱动晶体管导通;
在空白阶段期间,通过所述补偿时钟信号将上拉节点提升到有效电平,以使得第一时钟信号至第N时钟信号能够分别传送到所述第一输出信号端至所述第N输出信号端;以及
根据所述随机输出使能信号,使第一时钟信号至第N时钟信号之一在所述空白阶段的至少部分时段具有高电平,以使得所述第一输出信号端至所述第N输出信号端之一能够在所述空白阶段输出高电平信号。
应该理解的是,由于驱动方法900可以用于对如上文各实施例所述的移位寄存器单元进行驱动。因此,上文进行的解释和说明在此同样适用,不再进行赘述。
根据本公开实施例的栅极驱动电路包括多个级联的移位寄存器单元组,每个移位寄存器单元组中包括K个级联的移位寄存器单元,其中,每个移位寄存器单元是根据上述任一实施例所述的移位寄存器单元,其中,K为大于或等于3的整数。
图10示出了根据本公开实施例的栅极驱动电路的级联结构图。图10中只示出了栅极驱动电路中的一个移位寄存器单元组作为示例,并且图10中示例性地令K=4。因此,如图10所示,移位寄存器单元组包括四个级联的移位寄存器单元SR1、SR2、SR3和SR4。这些移位寄存器单元中的每一个可以通过根据上述任一实施例所述的移位寄存器单元实现。
在图10中,每级移位寄存器单元组中的4个级联的移位寄存器单元用于驱动相邻的2×4=8条栅线,其中,所述8条栅线包括按顺序排列的第一栅线组至第2栅线组,每个栅线组中包括4条按顺序排列的栅线。例如,图10中包括两个栅线组,第一栅线组包括GATE1-GATE4,第二栅线组包括GATE5-GATE8。
每个移位寄存器单元组中的4个级联的移位寄存器单元中的第n输出信号端分别与第n栅线组中的K条栅线一一对应地电连接。例如,SR1-SR4中各包括第一输出信号端OUT1,这四个OUT1分别与第一栅线组中的4条栅线GATE1-GATE4电连接。
假设图10中示出的移位寄存器单元组是栅极驱动电路中的第一级移位寄存器单元组,则除SR1中的第一输入信号端IN1之外,每个输入信号端与电连接到该输入信号端所对应的栅线的前一栅线的输出信号端电连接。例如,SR2的第一输入信号端IN1与电连接到其所对应的栅线GATE2的前一栅线GATE1的输出信号端(即SR1的OUT1)电连接。再例如,SR1的第二输入信号端IN2与电连接到其所对应的栅线GATE5的前一栅线GATE4的输出信号端(即SR4的OUT1)电连接。
作为例外的是,SR1的第一输入信号端IN1与帧起始信号端STV电连接。
如图10所示,每个移位寄存器单元组与第一时钟信号线CK1至第八时钟信号线CK8电连接(8=2×4(即N×K)),以分别接收第一时钟信号至第八时钟信号,
第m时钟信号线与所述移位寄存器单元组驱动的所述八条栅线中的第m条栅线连接到相同的输出子电路,其中,m=1、2、…、8。例如,第一时钟信号线CK1与第一条栅线GATE1都与SR1中的第一输出子电路电连接。
在图10所示的移位寄存器单元组中,每个复位信号端与电连接到该复位信号端所对应的输出子电路驱动的栅线的后一栅线的输出信号端电连接。例如,SR1的第一复位信号端RST1与其所对应的SR1中的第一输出子电路所驱动的栅线GATE1的后一栅线GATE2的输出信号端(即SR2的OUT1)电连接。再例如,SR4的第一复位信号端RST1与其所对应的SR4中的第一输出子电路所驱动的栅线GATE4的后一栅线GATE5的输出信号端(即SR1的OUT2)电连接。
作为例外的是,栅极驱动电路的最后一级移位寄存器单元组中的最后一级移位寄存器单元的第二复位信号端与帧起始信号端电连接。
图11示出了根据本公开实施例的栅极驱动电路的驱动方法1100的流程图。所述方法1100可用于对如图10所示的栅极驱动电路1000进行驱动。
在步骤S1110中,向第一级移位寄存器单元组中的第一极移位寄存器单元中的第一输入信号端提供帧起始信号。
在步骤S1120中,通过所述N×K(例如2×4-8)个时钟信号线向各级移位寄存器单元组中的时钟信号端提供时钟信号,其中,通过所述N×K个时钟信号线中的第一时钟信号线提供的时钟信号在第一个周期的第一沿比所述帧起始信号的第一沿滞后1/N×K个时钟周期。
在一些实施例中,所述第一时钟信号至第N×K时钟信号的占空比为1/N×K,并且依次滞后1/N×K个时钟周期。
图12示出了根据本公开实施例的显示装置的示意方框图。如图12所示,显示装置1200包括栅极驱动电路1210。所述栅极驱动电路1210可以通过根据本公开任一实施例的栅极驱动电路来实现。根据本公开实施例的显示装置1200可以是电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上的详细描述通过使用示意图、流程图和/或示例,已经阐述了众多实施例。在这种示意图、流程图和/或示例包含一个或多个功能和/或操作的情况下,本领域技术人员应理解,这种示意图、流程图或示例中的每一功能和/或操作可以通过各种结构、硬件、软件、固件或实质上它们的任意组合来单独和/或共同实现。
虽然已参照几个典型实施例描述了本公开,但应当理解,所用的术语是说明和示例性、而非限制性的术语。由于本公开能够以多种形式具体实施而不脱离公开的精神或实质,所以应当理解,上述实施例不限于任何前述的细节,而应在随附权利要求所限定的精神和范围内广泛地解释,因此落入权利要求或其等效范围内的全部变化和改型都应为随附权利要求所涵盖。

Claims (22)

1.一种移位寄存器单元,其特征在于,包括第一输入子电路至第N输入子电路和第一输出子电路至第N输出子电路,所述第一输出子电路至第N输出子电路与第一输入子电路至第N输入子电路一一对应,其中,N为大于或等于2的整数,
第n输入子电路与第n输入信号端、第一电平信号端和上拉节点电连接,被配置为在来自所述第n输入信号端的第n输入信号的控制下将来自所述第一电平信号端的第一电平信号传送到所述上拉节点,
第n输出子电路与第n时钟信号端、所述上拉节点和第n输出信号端电连接,被配置为在所述上拉节点的电压的控制下将来自所述第n时钟信号端的第n时钟信号传送到所述第n输出信号端,其中,n=1、2、…、N。
2.根据权利要求1所述的移位寄存器单元,还包括与第一输出子电路至第N输出子电路一一对应的第一下拉子电路至第N下拉子电路,其中,
第n下拉子电路与下拉节点、第二电平信号端和所述第n输出信号端电连接,被配置为在所述下拉节点的电压的控制下将来自所述第二电平信号端的第二电平信号传送到所述第n输出信号端。
3.根据权利要求2所述的移位寄存器单元,还包括控制子电路,其中,
所述控制子电路与所述上拉节点、所述第二电平信号端、第三电平信号端和所述下拉节点电连接,被配置为在所述上拉节点的电压的控制下将所述第二电平信号或来自所述第三电平信号端的第三电平信号传送到所述下拉节点。
4.根据权利要求3所述的移位寄存器单元,还包括与第一输出子电路至第N输出子电路一一对应的第一复位子电路至第N复位子电路,其中,
第n复位子电路与第n复位信号端、所述第二电平信号端和所述上拉节点电连接,被配置为在来自所述第n复位信号端的第n复位信号的控制下将所述第二电平信号传送到所述上拉节点。
5.根据权利要求4所述的移位寄存器单元,还包括总复位子电路,其中,
所述总复位子电路与总复位信号端、所述第二电平信号端和所述上拉节点电连接,被配置为在来自所述总复位信号端的总复位信号的控制下将所述第二电平信号传送到所述上拉节点。
6.根据权利要求5所述的移位寄存器单元,还包括外部补偿驱动子电路,其中,
所述外部补偿驱动子电路与所述补偿输入信号端、随机输出使能信号端、补偿时钟信号端、所述第二电平信号端和所述上拉节点电连接,被配置为在来自所述随机输出使能信号端的随机输出使能信号和来自所述补偿时钟信号端的补偿时钟信号的控制下,将所述补偿时钟信号传送到所述上拉节点。
7.根据权利要求1所述的移位寄存器单元,其中,第n输入子电路包括第n输入晶体管,其中,
所述第n输入晶体管的控制极与所述第n输入信号端电连接,所述第n输入晶体管的第一极与所述第一电平信号端电连接,所述第n输入晶体管的第二极与所述上拉节点电连接。
8.根据权利要求1所述的移位寄存器单元,其中,第n输出子电路包括第n输出晶体管和第n存储电容,其中,
所述第n输出晶体管的控制极与所述上拉节点电连接,所述第n输出晶体管的第一极与所述第n时钟信号端电连接,所述第n输出晶体管的第二极与所述第n输出信号端电连接,以及
所述第n存储电容的第一极与所述上拉节点电连接,所述第n存储电容的第二极与所述第n输出信号端电连接。
9.根据权利要求2所述的移位寄存器单元,其中,第n下拉子电路包括第n下拉晶体管,其中,
所述第n下拉晶体管的控制极与所述下拉节点电连接,所述第n下拉晶体管的第一极与所述第二电平信号端电连接,所述第n下拉晶体管的第二极与所述第n输出信号端电连接。
10.根据权利要求3所述的移位寄存器单元,其中,所述控制子电路包括第一控制晶体管和第二控制晶体管,其中,
所述第一控制晶体管的控制极和第一极与所述第三电平信号端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接,
所述第二控制晶体管的控制极与所述上拉节点电连接,所述第二控制晶体管的第一极与所述第二电平信号端电连接,所述第二控制晶体管的第二极与所述下拉节点电连接。
11.根据权利要求10所述的移位寄存器单元,其中,所述控制子电路还包括第三控制晶体管,其中,
所述第三控制晶体管的控制极与所述下拉节点电连接,所述第三控制晶体管的第一极与所述第二电平信号端电连接,所述第三控制晶体管的第二极与所述上拉节点电连接。
12.根据权利要求4所述的移位寄存器单元,其中,所述第n复位子电路包括第n复位晶体管,其中,
所述第n复位晶体管的控制极与所述第n复位信号端电连接,所述第n复位晶体管的第一极与所述第二电平信号端电连接,所述第n复位晶体管的第二极与所述上拉节点电连接。
13.根据权利要求5所述的移位寄存器单元,其中,所述总复位子电路包括总复位晶体管,其中,
所述总复位晶体管的控制极与所述总复位信号端电连接,所述总复位晶体管的第一极与所述第二电平信号端电连接,所述总复位晶体管的第二极与所述上拉节点电连接。
14.根据权利要求6所述的移位寄存器单元,其中,所述外部补偿驱动子电路包括第一补偿驱动晶体管、第二补偿驱动晶体管、第三补偿驱动晶体管和补偿驱动电容,其中,
所述第一补偿驱动晶体管的控制极与所述随机输出使能信号端电连接,所述第一补偿驱动晶体管的第一极与所述补偿输入信号端电连接,所述第一补偿驱动晶体管的第二极与所述补偿驱动电容的第一极电连接,
所述第二补偿驱动晶体管的控制极与所述补偿驱动电容的第一极电连接,所述第二补偿驱动晶体管的第一极与所述补偿时钟信号端电连接,所述第二补偿驱动晶体管的第二极与所述第三补偿驱动晶体管的第一极电连接,
所述第三补偿驱动晶体管的控制极与所述补偿时钟信号端电连接,所述第三补偿驱动晶体管的第二极与所述上拉节点电连接,
所述补偿驱动电容的第二极与所述第二电平信号端电连接。
15.一种根据权利要求1-14所述的移位寄存器单元的驱动方法,其中,每一帧包括第一驱动时段至第N驱动时段,所述方法包括:
在第n驱动时段期间,通过第n输入子电路、第n输出子电路和第n复位子电路进行驱动,其中,所述第n驱动时段包括第n输入时段、第n输出时段和第n复位时段,其中,
在第n输入时段期间,通过所述第n输入子电路将所述上拉节点充电至第一有效电平;
在第n输出时段期间,在所述上拉节点的电压的控制下,将第n时钟信号传送到第n输出信号端;以及
在第n复位时段期间,在第n复位信号的控制下,通过第二电平信号将所述上拉节点复位至无效电平。
16.根据权利要求15所述的驱动方法,其中,每一帧还包括位于所述第一驱动时段至第N驱动时段之后的空白阶段,所述方法还包括:
在所述随机输出使能信号的控制下,在所述第一输出时段至所述第N输出时段中的一个随机时段期间,使得来自补偿输入信号端的补偿输入信号将所述第二补偿驱动晶体管导通;
在空白阶段期间,通过所述补偿时钟信号将所述上拉节点提升到有效电平,以使得第一时钟信号至第N时钟信号能够分别传送到所述第一输出信号端至所述第N输出信号端;以及
根据所述随机输出使能信号,使第一时钟信号至第N时钟信号之一在所述空白阶段的至少部分时段具有高电平,以使得所述第一输出信号端至所述第N输出信号端之一能够在所述空白阶段输出高电平信号。
17.一种栅极驱动电路,包括多个级联的移位寄存器单元组,每个移位寄存器单元组中包括K个级联的移位寄存器单元,其中,每个移位寄存器单元是根据权利要求1-14中的任一项所述的移位寄存器单元,其中,K为大于或等于3的整数,其中,
每级移位寄存器单元组中的K个级联的移位寄存器单元用于驱动相邻的N×K条栅线,其中,所述N×K条栅线包括按顺序排列的第一栅线组至第N栅线组,每个栅线组中包括K条按顺序排列的栅线,其中,每个移位寄存器单元组中的K个级联的移位寄存器单元中的第n输出信号端分别与第n栅线组中的K条栅线一一对应地电连接,
除第一级移位寄存器单元组中的第一级移位寄存器单元的第一输入信号端之外,每个输入信号端与电连接到该输入信号端所对应的栅线的前一栅线的输出信号端电连接,
第一级移位寄存器单元组中的第一级移位寄存器单元的第一输入信号端与帧起始信号端电连接。
18.根据权利要求17所述的栅极驱动电路,其中,所述栅极驱动电路中的每级移位寄存器单元组与第一时钟信号线至第N×K时钟信号线电连接以分别接收第一时钟信号至第N×K时钟信号,
其中,第m时钟信号线与所述移位寄存器单元组驱动的所述N×K条栅线中的第m条栅线连接到相同的输出子电路,其中,m=1、2、…、N×K。
19.根据权利要求17所述的栅极驱动电路,其中,
除最后一级移位寄存器单元组中的最后一级移位寄存器单元的第N复位信号端之外,每个复位信号端与电连接到该复位信号端所对应的输出子电路驱动的栅线的后一栅线的输出信号端电连接,
最后一级移位寄存器单元组中的最后一级移位寄存器单元的第N复位信号端与帧起始信号端电连接。
20.一种根据权利要求17-19中任一项所述的栅极驱动电路的驱动方法,包括:
向所述第一级移位寄存器单元组中的第一极移位寄存器单元中的第一输入信号端提供帧起始信号;以及
通过所述N×K个时钟信号线向各级移位寄存器单元组中的时钟信号端提供时钟信号,其中,通过所述N×K个时钟信号线中的第一时钟信号线提供的时钟信号在第一个周期的第一沿比所述帧起始信号的第一沿滞后1/N×K个时钟周期。
21.根据权利要求20所述的驱动方法,其中,所述第一时钟信号至第N×K时钟信号的占空比为1/N×K,并且依次滞后1/N×K个时钟周期。
22.一种显示装置,包括根据权利要求17-19中的任一项所述的栅极驱动电路。
CN201910135181.1A 2019-02-22 2019-02-22 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置 Pending CN109920387A (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201910135181.1A CN109920387A (zh) 2019-02-22 2019-02-22 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
EP19915877.5A EP3929908A4 (en) 2019-02-22 2019-12-16 SLIDER REGISTER UNIT AND DRIVE METHOD THEREOF, GATE DRIVE CIRCUIT AND DRIVE METHOD THEREOF, AND DISPLAY DEVICE
JP2020558472A JP7433242B2 (ja) 2019-02-22 2019-12-16 シフトレジスタユニットおよびその駆動方法、ゲート駆動回路およびその駆動方法と表示装置
PCT/CN2019/125666 WO2020168798A1 (zh) 2019-02-22 2019-12-16 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
US16/767,230 US11200825B2 (en) 2019-02-22 2019-12-16 Shift register unit with reduced transistor count and method for driving the same, gate driving circuit and method for driving the same, and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910135181.1A CN109920387A (zh) 2019-02-22 2019-02-22 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN109920387A true CN109920387A (zh) 2019-06-21

Family

ID=66962091

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910135181.1A Pending CN109920387A (zh) 2019-02-22 2019-02-22 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置

Country Status (5)

Country Link
US (1) US11200825B2 (zh)
EP (1) EP3929908A4 (zh)
JP (1) JP7433242B2 (zh)
CN (1) CN109920387A (zh)
WO (1) WO2020168798A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110349550A (zh) * 2019-07-18 2019-10-18 京东方科技集团股份有限公司 像素驱动方法及其电路、和显示装置
CN110767186A (zh) * 2019-09-29 2020-02-07 福建华佳彩有限公司 一种双栅极面板驱动方法
CN111243541A (zh) * 2020-02-26 2020-06-05 深圳市华星光电半导体显示技术有限公司 一种goa电路及tft基板
WO2020168798A1 (zh) * 2019-02-22 2020-08-27 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
CN112133254A (zh) * 2019-06-25 2020-12-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置和控制方法
WO2021022437A1 (zh) * 2019-08-05 2021-02-11 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示面板、显示装置以及驱动方法
EP3783596A3 (en) * 2019-08-23 2021-06-09 Samsung Display Co., Ltd. Scan signal driver and a display device including the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220016350A (ko) * 2020-07-30 2022-02-09 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103500551A (zh) * 2013-10-23 2014-01-08 合肥京东方光电科技有限公司 移位寄存器单元、goa电路、阵列基板以及显示装置
CN104978943A (zh) * 2015-08-06 2015-10-14 京东方科技集团股份有限公司 一种移位寄存器、显示面板的驱动方法及相关装置
CN104978944A (zh) * 2015-08-06 2015-10-14 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
CN205282052U (zh) * 2015-12-31 2016-06-01 京东方科技集团股份有限公司 Goa电路、显示面板和显示装置
US20170372664A1 (en) * 2015-12-31 2017-12-28 Boe Technology Group Co., Ltd. Gate Driver On Array Circuit and Scanning Method Thereof, Display Panel and Display Device
CN108573667A (zh) * 2017-03-09 2018-09-25 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN108806597A (zh) * 2018-08-30 2018-11-13 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN108877636A (zh) * 2018-08-29 2018-11-23 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101250128B1 (ko) 2010-03-19 2013-04-05 샤프 가부시키가이샤 시프트 레지스터
KR102003439B1 (ko) 2012-12-18 2019-07-24 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
CN104835476B (zh) * 2015-06-08 2017-09-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN106683634B (zh) 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置
CN108735162B (zh) * 2018-05-25 2020-04-03 京东方科技集团股份有限公司 显示装置、栅极驱动电路、移位寄存器及其控制方法
CN108682397A (zh) 2018-07-27 2018-10-19 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109920387A (zh) * 2019-02-22 2019-06-21 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103500551A (zh) * 2013-10-23 2014-01-08 合肥京东方光电科技有限公司 移位寄存器单元、goa电路、阵列基板以及显示装置
CN104978943A (zh) * 2015-08-06 2015-10-14 京东方科技集团股份有限公司 一种移位寄存器、显示面板的驱动方法及相关装置
CN104978944A (zh) * 2015-08-06 2015-10-14 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
US20170178582A1 (en) * 2015-08-06 2017-06-22 Boe Technology Group Co., Ltd. Shift register, gate driving circuit, display panel, driving method thereof and display device
CN205282052U (zh) * 2015-12-31 2016-06-01 京东方科技集团股份有限公司 Goa电路、显示面板和显示装置
US20170372664A1 (en) * 2015-12-31 2017-12-28 Boe Technology Group Co., Ltd. Gate Driver On Array Circuit and Scanning Method Thereof, Display Panel and Display Device
CN108573667A (zh) * 2017-03-09 2018-09-25 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN108877636A (zh) * 2018-08-29 2018-11-23 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN108806597A (zh) * 2018-08-30 2018-11-13 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11200825B2 (en) 2019-02-22 2021-12-14 Hefei Boe Joint Technology Co., Ltd. Shift register unit with reduced transistor count and method for driving the same, gate driving circuit and method for driving the same, and display apparatus
WO2020168798A1 (zh) * 2019-02-22 2020-08-27 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
CN112133254A (zh) * 2019-06-25 2020-12-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置和控制方法
CN112133254B (zh) * 2019-06-25 2021-12-17 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置和控制方法
US11244630B2 (en) 2019-06-25 2022-02-08 Hefei Boe Joint Technology Co., Ltd. Shift register unit, gate driving circuit, display device, and method for controlling shift register unit
CN110349550A (zh) * 2019-07-18 2019-10-18 京东方科技集团股份有限公司 像素驱动方法及其电路、和显示装置
WO2021022437A1 (zh) * 2019-08-05 2021-02-11 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示面板、显示装置以及驱动方法
CN112703553A (zh) * 2019-08-05 2021-04-23 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示面板、显示装置以及驱动方法
US11195450B2 (en) 2019-08-05 2021-12-07 Hefei Boe Joint Technology Co., Ltd. Shift register unit using clock signals, gate drive circuit, display panel, display device and driving method
EP3783596A3 (en) * 2019-08-23 2021-06-09 Samsung Display Co., Ltd. Scan signal driver and a display device including the same
US11238809B2 (en) 2019-08-23 2022-02-01 Samsung Display Co., Ltd. Scan signal driver and a display device including the same
CN110767186A (zh) * 2019-09-29 2020-02-07 福建华佳彩有限公司 一种双栅极面板驱动方法
CN111243541A (zh) * 2020-02-26 2020-06-05 深圳市华星光电半导体显示技术有限公司 一种goa电路及tft基板

Also Published As

Publication number Publication date
WO2020168798A1 (zh) 2020-08-27
JP7433242B2 (ja) 2024-02-19
EP3929908A1 (en) 2021-12-29
EP3929908A4 (en) 2022-11-02
US20210166597A1 (en) 2021-06-03
JP2022523451A (ja) 2022-04-25
US11200825B2 (en) 2021-12-14

Similar Documents

Publication Publication Date Title
CN109920387A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
CN108461065B (zh) 级电路及使用级电路的扫描驱动器
CN104332181B (zh) 一种移位寄存器及栅极驱动装置
US11735117B2 (en) Stage and scan driver using the same
US10490133B2 (en) Shift register module and display driving circuit thereof
KR102588078B1 (ko) 표시장치
US9368069B2 (en) Stage circuit and organic light emitting display device using the same
US10255861B2 (en) Gate driving circuit, array substrate, display panel and driving method thereof
CN106887216B (zh) 栅极驱动电路、显示面板及栅极驱动电路的驱动方法
CN106847201B (zh) 选通驱动电路和使用该选通驱动电路的显示装置
CN103839518B (zh) 移位寄存器及其驱动方法
US9148148B2 (en) Gate driving circuit and display apparatus having the same
CN106504721B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN101582686B (zh) 电平移位器、液晶显示装置及电荷分享方法
KR102052065B1 (ko) 스테이지 회로 및 이를 이용한 주사 구동부
CN108806597A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
JP2019526824A (ja) Goa回路
CN102081897A (zh) 显示面板
KR20150141263A (ko) 게이트 회로 및 이를 이용한 표시 장치
CN106898316A (zh) 面板中栅极驱动电路以及使用其的显示装置
CN108877720B (zh) 栅极驱动电路、显示装置及驱动方法
CN106847156A (zh) 栅极驱动电路和显示装置
CN102760409A (zh) 移位寄存器电路、显示器及移位寄存器
CN110088826A (zh) 阵列上栅极驱动器电路、amoled显示面板的像素电路、amoled显示面板以及驱动amoled显示面板的像素电路的方法
CN110503927A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190621

RJ01 Rejection of invention patent application after publication