CN105514045B - 闪存存储器栅极结构及其制作方法 - Google Patents

闪存存储器栅极结构及其制作方法 Download PDF

Info

Publication number
CN105514045B
CN105514045B CN201410488690.XA CN201410488690A CN105514045B CN 105514045 B CN105514045 B CN 105514045B CN 201410488690 A CN201410488690 A CN 201410488690A CN 105514045 B CN105514045 B CN 105514045B
Authority
CN
China
Prior art keywords
grid
layer
conductive layer
flash memories
grid structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410488690.XA
Other languages
English (en)
Other versions
CN105514045A (zh
Inventor
许正源
应宗桦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lijing Jicheng Electronic Manufacturing Co Ltd
Original Assignee
Powerchip Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Powerchip Technology Corp filed Critical Powerchip Technology Corp
Publication of CN105514045A publication Critical patent/CN105514045A/zh
Application granted granted Critical
Publication of CN105514045B publication Critical patent/CN105514045B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明公开一种闪存存储器栅极结构及其制作方法,其制作方法包含:首先提供一基底,再依序形成一第一绝缘层、一第一导电层和一第二绝缘层覆盖基底,然后在第一导电层和第二绝缘层内形成至少一第一沟槽,之后形成一第二导电层和一掩模层覆盖第二绝缘层,其中第二导电层填满第一沟槽,接续形成多个图案化掩模层,接着于各个图案化掩模层的两侧各形成一间隙壁,最后以图案化掩模层与间隙壁为掩模蚀刻第一导电层,直至第一绝缘层曝露出来,以形成一第一栅极结构和一第二栅极结构。

Description

闪存存储器栅极结构及其制作方法
技术领域
本发明涉及一种闪存存储器栅极结构及其制作方法,尤其是涉及一种使得选择栅极结构与浮置栅极结构之间的间隙缩小的栅极结构及其制作方法。
背景技术
闪存存储器(flash memory)是一种非挥发性(non-volatile)存储器,其在缺乏外部电源供应时,也能够保存存储在存储器中的信号内容。近几年来,由于闪存存储器具有可重复写入以及可被电抹除等优点,因此,已被广泛地应用在移动电话(mobile phone)、数字相机(digital camera)、游戏机(video player)、个人数字助理(personal digitalassistant,PDA)等电子产品或正在发展中的系统单芯片(system on a chip,SOC)中。
然而,现有的分离栅(split gate)闪存存储器在制作过程中容易遇到选择栅极与控制栅极对准偏差(overlay shift)的问题,并且制作步骤繁复,因此需要改善。
发明内容
有鉴于此,本发明的目的在于提供一种新颖的闪存存储器栅极结构及其制作方法,以解决上述问题。
根据本发明的一优选实施例,本发明提供一种闪存存储器栅极结构的制作方法,包含:首先提供一基底,基底包含一阵列区,再依序形成一第一绝缘层、一第一导电层和一第二绝缘层,覆盖基底的阵列区,然后在第一导电层和第二绝缘层内形成至少一第一沟槽,之后形成一第二导电层和一掩模层于阵列区并且覆盖第二绝缘层,其中第二导电层填满第一沟槽,接续形成多个图案化掩模层,接着于各个图案化掩模层的两侧各形成一间隙壁,最后以图案化掩模层与间隙壁为掩模蚀刻第一导电层,直至第一绝缘层曝露出来,以形成一第一栅极结构和一第二栅极结构,其中第一栅极结构包含第一沟槽,并且该第一栅极结构与第二栅极结构之间具有一间隙。
根据本发明的另一优选实施例,一种闪存存储器结构,包含:一第一栅极结构、一第二栅极结构以及一源极与一漏极分别设置于闪存存储器结构的两侧,第一栅极结构与第二栅极结构相邻地形成于一基底上,并且两者之间具有一间隙,第一栅极结构与第二栅极结构分别包含:一第一绝缘层、一第一导电层、一第二绝缘层、一第二导电层、一掩模层、以及一间隙壁覆盖于掩模层的侧壁,其中第一栅极结构的第二绝缘层与第一导电层具有一沟槽,并且第二导电层延伸至沟槽与该第一导电层相连接;其中第一栅极结构作为一选择栅极,第二栅极结构作为一控制栅极以及一浮置栅极。
根据本发明的另一优选实施例,一种闪存存储器结构的读取方法,闪存存储器结构包含一第一栅极结构以及一第二栅极结构形成于一基底上,第一栅极结构包含一选择栅极,第二栅极结构包含一控制栅极,其中第一栅极结构与第二栅极结构之间具有一间隙,并且闪存存储器结构两侧的基底中分别有一源极以及一漏极,读取方法包含:在选择栅极施加Vcc电压,在基底施加0伏特电压,在源极施加0伏特电压,在漏极施加1伏特电压,以及于控制栅极施加Vcc电压。
根据本发明的另一优选实施例,一种闪存存储器结构的写入方法,闪存存储器结构包含一第一栅极结构以及一第二栅极结构形成于一基底上,第一栅极结构包含一选择栅极,第二栅极结构包含一控制栅极,其中第一栅极结构与第二栅极结构之间具有一间隙,并且闪存存储器结构两侧的基底中分别有一源极以及一漏极,写入方法包含:在选择栅极施加1~4伏特电压,在基底施加0伏特电压,在源极施加3~5.5伏特电压,在漏极施加0伏特电压或是1~2微安培,以及于该控制栅极施加8.5~13电压。
根据本发明的另一优选实施例,一种闪存存储器结构的抹除方法,闪存存储器结构包含一第一栅极结构以及一第二栅极结构形成于一基底上,第一栅极结构包含一选择栅极,第二栅极结构包含一控制栅极,其中第一栅极结构与第二栅极结构之间具有一间隙,并且闪存存储器结构两侧的基底中分别有一源极以及一漏极,抹除方法包含:在选择栅极施加0伏特电压,在基底施加7~11伏特电压,源极维持浮置或是0伏特,在漏极施加0伏特电压或者维持浮置,以及于控制栅极施加-7~-11伏特电压。
一种闪存存储器结构的抹除方法,闪存存储器结构包含一第一栅极结构以及一第二栅极结构形成于一基底上,第一栅极结构包含一选择栅极,第二栅极结构包含一控制栅极,其中第一栅极结构与第二栅极结构之间具有一间隙,并且闪存存储器结构两侧的基底中分别有一源极以及一漏极,抹除方法包含:在选择栅极施加0伏特电压,在基底施加0伏特电压,源极施加5~9伏特电压,在漏极施加0伏特电压或者维持浮置,以及于控制栅极施加-7~-11伏特电压。
附图说明
图1至图7为本发明的优选实施例所绘示的闪存存储器栅极的制作方法示意图;
图8A为本发明的一优选实施例所绘示的闪存存储器栅极的制作方法的变化型的示意图;
图8B为本发明的一优选实施例所绘示的闪存存储器栅极的制作方法的变化型的示意图;
图8C为本发明的一优选实施例所绘示的闪存存储器栅极的制作方法的变化型的示意图;
图9A为本发明的一优选实施例所绘示的闪存存储器栅极结构的变化型的示意图;
图9B为本发明的一优选实施例所绘示的闪存存储器栅极结构的变化型的示意图;
图9C为本发明的一优选实施例所绘示的闪存存储器栅极结构的变化型的示意图;
图10为本发明闪存存储器结构在不同模式下的操作电压的示意图。
符号说明
10 基底 12 第一绝缘层
12’ 图案化第一绝缘层 14 第一导电层
14’ 图案化第一导电层 16 第二绝缘层
16’ 图案化第二绝缘层 18 图案化掩模层
20 沟槽 22 第二导电层
22’ 图案化第二导电层 24 掩模层
24’ 图案化掩模层 26 图案化光致抗蚀剂层
28 间隙壁材料层 30 间隙壁
32 第一栅极结构 34 第二栅极结构
100 闪存存储器栅极结构 102 源极
104 漏极
具体实施方式
为使熟悉本发明所属技术领域的一般技术者能更进一步了解本发明,下文特列举本发明的优选实施例,并配合所附的附图,详细说明本发明的构成内容及所欲达成的功效。
图1至图7为根据本发明的优选实施例绘示的闪存存储器栅极的制作方法示意图。
首先提供一基底10,基底10包含一阵列区A,接着依序形成一第一绝缘层12、一第一导电层14和一第二绝缘层16。第一绝缘层12和第二绝缘层16可以各自地为单层或多层的绝缘材料所构成,包括硅氧化物、氮氧化物或高介电常数介电层。根据本发明的优选实施例,第一绝缘层12为氧化硅,第二绝缘层16为氧化硅和氮化硅所组成的多材料层,例如:氧化硅-氮化硅-氧化硅或者氧化硅-氮化硅-氧化硅-氮化硅等。第一导电层14可以为多晶硅、金属硅化物或具有特定功函数的金属材料,根据本发明的优选实施例,第一导电层14可以为多晶硅。
之后如图2所示,形成一图案化掩模层18,并且图案化掩模层18曝露部分阵列区A的第二绝缘层16,然后以图案化掩模层18为掩模,蚀刻第二绝缘层16和第一导电层14,以在第一导电层14和第二绝缘层16中形成多个沟槽20,接着移除图案化掩模层18。
如图3所示,依序形成一第二导电层22和一掩模层24覆盖阵列区A的第二绝缘层16并且第二导电层22填满在阵列区A的沟槽20。第二导电层22可以为多晶硅、金属硅化物或具有特定功函数的金属材料,掩模层24可以为氮化硅或是其它合适的材料。
如图4所示,利用光刻及显影制作工艺,形成一图案化光致抗蚀剂层26,并且曝露部分阵列区A的掩模层24,详细来说,图案化光致抗蚀剂层26定义出后续选择栅极结构、控制栅极结构和浮置栅极结构的位置。接着如图5所示,以图案化光致抗蚀剂26为掩模,蚀刻掩模层24并且以第二导电层22作为蚀刻停止层,以在阵列区A内形成多个图案化掩模层24’,接着,移除图案化光致抗蚀剂26。如图6所示,在各个图案化掩模层24’上顺应地形成一间隙壁材料层28,如图7所示,干蚀刻阵列区A的间隙壁材料层28,在各个图案化掩模层24’的两侧各形成一间隙壁30,再以间隙壁30和图案化掩模层24’为掩模以自我对准的方式,依序蚀刻第二导电层22、第二绝缘层16、第一导电层14和第一绝缘层12,直至基底10曝露出来,以形成图案化第一绝缘层12’、图案化第一导电层14’、图案化第二绝缘层16’和图案化第二导电层22’并且形成一第一栅极结构32和一第二栅极结构34,其中第一栅极结构32包含了图案化第一绝缘层12’、图案化第一导电层14’、图案化第二绝缘层16’、图案化第二导电层22’和沟槽20,此外,第一栅极结构32之后会作为一选择栅极结构,第二栅极结构34中的图案化第二导电层22’和图案化第二绝缘层16’之后会作为一控制栅极结构,而图案化第一导电层14’和第一绝缘层12’之后会作为一浮置栅极结构。至此,本发明的闪存存储器结构100业已完成,之后并于闪存栅极结构100左右两侧的基底中形成一源极102以及一漏极104。
请继续参阅图7,第一栅极结构32以及第二栅极结构34之间具有一微小间隙D,根据本发明的优选实施例,间隙D介于50埃至400埃之间。此外,根据本发明的另一实施例,第一栅极结构32与第二栅极结构34顶面的图案化掩模层24’以及间隙壁30可以被移除。
在前述图4,以图案化光致抗蚀剂26为掩模,蚀刻掩模层24时,以第二导电层22作为蚀刻停止层,根据本发明的其它优选实施例,蚀刻掩模层24时,也可以分别以第二绝缘层16、第一导电层14作为蚀刻停止层,请同时参阅图5至图7以及图8A、图8B和图8C,如图8A所示,在蚀刻掩模层24之后,以图案化光致抗蚀剂26为掩模继续蚀刻第二导电层22,以第二绝缘层16作为蚀刻停止层,然后形成多个图案化第二导电层22’,并且图7中所形成的间隙壁30就会由各个图案化掩模层24’向下延伸至并覆盖各个图案化第二导电层22’的侧壁;如图8B所示,在蚀刻该掩模层24之后,以图案化光致抗蚀剂26为掩模继续蚀刻第二导电层22和第二绝缘层16,以第一导电层14作为蚀刻停止层,然后形成多个图案化第二导电层22’和多个图案化第二绝缘层16’,并且图7中所形成的间隙壁30会由各个图案化掩模层24’向下延伸至并覆盖各个图案化第二导电层22’的侧壁以及图案化第二绝缘层16’的侧壁;如图8C所示,在蚀刻掩模层24之后,以图案化光致抗蚀剂26为掩模继续蚀刻第二导电层22、第二绝缘层16和第一导电层14,直到在第一导电层14内形成多个沟槽42,并且可以选择性地曝露出第一绝缘层12。因此形成图案化第二导电层22’、图案化第二绝缘层16’、图案化的第一导电层14’和多个沟槽42,并且图7中所形成的间隙壁30会由各个图案化掩模层24’向下延伸至并覆盖各个图案化第二导电层22’、图案化第二绝缘层16’、图案化第一导电层14’和沟槽42。
前述的图8A、图8B和图8C,在后续步骤中以图案化掩模层24’以及间隙壁30为掩模进行蚀刻至基底10表面,最后形成如图9A、图9B和图9C中所示的闪存存储器结构100,图9A为接续图8A;图9B为接续图8B;图9C为接续为图8C。
请同时参阅图7和图10,图10表示本发明闪存存储器结构在不同模式下的操作电压,本发明的闪存存储器结构100包含的第一栅极结构32与第二栅极结构34之间具有一微小间隙D,因此在进行抹除(erase)时可利用福勒-诺德汉隧穿(Fowler-Nordheimtunneling)效应或者是能带对能带隧穿(Band-To-Band Tunneling)效应。根据本发明的优选实施例,闪存存储器结构100在进行写入时,在选择栅极施加1~4伏特电压,基底10施加0伏特电压,源极102施加3~5.5伏特电压,漏极104施加0伏特电压或1~2微安培,控制栅极施加8.5~13伏特电压。闪存存储器结构100在进行读取时,在选择栅极施加供电电压(Vcc)电压,基底10施加0伏特电压,源极102施加0伏特电压,漏极104施加1伏特电压,控制栅极施加Vcc电压。闪存存储器结构100利用福勒-诺德汉隧穿效应进行抹除时,在选择栅极施加0伏特电压,基底10施加7~11伏特电压,源极102维持浮置(floating)或是0伏特,漏极104施加0伏特电压或者维持浮置,控制栅极施加-7~-11伏特电压。闪存存储器结构100利用能带对能带隧穿效应进行抹除时,在选择栅极施加0伏特电压,基底10施加0伏特电压,源极102施加5~9伏特电压,漏极104施加0伏特电压或者维持浮置,控制栅极施加-7~-11伏特电压。
本发明利用间隙壁以自我对准的方式定义出第一栅极结构和第二栅极结构之间的间隙,因此第一栅极结构和第二栅极结构之间的间隙可以比一般使用光掩模定义的间隙更小,也可以避免光掩模定义时所发生的位移问题。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,都应属本发明的涵盖范围。

Claims (15)

1.一种闪存存储器栅极结构的制作方法,包含:
提供一基底,该基底包含一阵列区;
依序形成一第一绝缘层、一第一导电层和一第二绝缘层,覆盖该基底的该阵列区;
在该第一导电层和该第二绝缘层内形成至少一第一沟槽;
在该阵列区依序形成一第二导电层和一掩模层并且覆盖该第二绝缘层,其中该第二导电层填满该第一沟槽;
形成多个图案化掩模层;
在各该图案化掩模层的两侧各形成一间隙壁;以及
以图案化掩模层与该多个间隙壁为掩模蚀刻该第一导电层,直至该第一绝缘层曝露出来,以形成一第一栅极结构和一第二栅极结构,其中该第一栅极结构包含该第一沟槽,并且该第一栅极结构与第二栅极结构之间具有一间隙,且其中,源极与一漏极分别设置于该第一栅极结构和该第二栅极结构的与该间隙相异的一侧,且该间隙的下方没有源极或漏极。
2.如权利要求1所述的闪存存储器栅极结构的制作方法,其中该第一栅极结构包含一选择栅极结构,该第二栅极结构包含一控制栅极结构和一浮置栅极结构。
3.如权利要求1所述的闪存存储器栅极结构的制作方法,还包含:
形成一图案化光致抗蚀剂覆盖该掩模层;
以该图案化光致抗蚀剂为掩模,蚀刻该掩模层以及该第二导电层,以在该阵列区内形成该多个图案化掩模层以及多个图案化第二导电层,并且该多个间隙壁由该多个图案化掩模层延伸至该多个图案化第二导电层。
4.如权利要求3所述的闪存存储器栅极结构的制作方法,还包含:
以该图案化光致抗蚀剂为掩模蚀刻该掩模层以及该第二导电层之后,继续蚀刻该第二绝缘层,以形成多个图案化第二绝缘层,并且该多个间隙壁由该多个图案化第二导电层延伸至该多个图案化第二绝缘层。
5.如权利要求3所述的闪存存储器栅极结构的制作方法,还包含:
以该图案化光致抗蚀剂为掩模蚀刻该掩模层、该第二导电层、以及该第二绝缘层之后,继续蚀刻该第一导电层,以在该第一导电层中形成至少一第二沟槽,并且该多个间隙壁由该多个图案化第二绝缘层延伸至该第二沟槽。
6.如权利要求1所述的闪存存储器栅极结构的制作方法,其中该第一栅极结构和该第二栅极结构之间的该间隙为50至400埃。
7.一种闪存存储器结构,包含:
第一栅极结构;
第二栅极结构;以及
源极与一漏极分别设置于该第一栅极结构和该第二栅极结构;
该第一栅极结构与该第二栅极结构相邻地形成于一基底上,并且两者之间具有一间隙,且其中,该源极与该漏极分别设置于该第一栅极结构和该第二栅极结构的与该间隙相异的一侧,且该间隙的下方没有源极或漏极,该第一栅极结构与该第二栅极结构分别包含:一第一绝缘层、一第一导电层、一第二绝缘层、一第二导电层、一掩模层、以及一间隙壁覆盖于该掩模层的侧壁,其中该第一栅极结构的该第二绝缘层与该第一导电层具有一沟槽,并且该第二导电层延伸至该沟槽与该第一导电层相连接;其中该第一栅极结构作为一选择栅极,该第二栅极结构作为一控制栅极以及一浮置栅极。
8.如权利要求7所述的闪存存储器结构,其中该间隙壁向下延伸覆盖该第二导电层的侧壁。
9.如权利要求7所述的闪存存储器结构,其中该间隙壁向下延伸覆盖该第二导电层以及该第二绝缘层的侧壁。
10.如权利要求7所述的闪存存储器结构,其中该间隙壁向下延伸覆盖该第二导电层、该第二绝缘层、以及该第一导电层的侧壁。
11.如权利要求7所述的闪存存储器结构,其中该第一栅极结构与该第二栅极结构之间的该间隙为50至400埃。
12.如权利要求7所述的闪存存储器结构,其中该闪存存储器的读取方法包含:在该选择栅极施加Vcc电压,在该基底施加0伏特电压,在该源极施加0伏特电压,在该漏极施加1伏特电压,以及于该控制栅极施加Vcc电压。
13.如权利要求7所述的闪存存储器结构,其中该闪存存储器的写入方法包含:在该选择栅极施加1~4伏特电压,在该基底施加0伏特电压,在该源极施加3~5.5伏特电压,在该漏极施加0伏特电压或者1~2微安培(μA),以及于该控制栅极施加8.5~13伏特电压。
14.如权利要求7所述的闪存存储器结构,其中该闪存存储器的抹除方法包含:在该选择栅极施加0伏特电压,在该基底施加7~11伏特电压,该源极施加0伏特电压或者维持浮置,在该漏极施加0伏特电压或者维持浮置,以及于该控制栅极施加-7~-11伏特电压。
15.如权利要求7所述的闪存存储器结构,其中该闪存存储器的抹除方法包含:在该选择栅极施加0伏特电压,在该基底施加0伏特电压,该源极施加5~9伏特电压,在该漏极施加0伏特电压或者维持浮置,以及于该控制栅极施加-7~-11伏特电压。
CN201410488690.XA 2014-09-04 2014-09-23 闪存存储器栅极结构及其制作方法 Active CN105514045B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW103130630 2014-09-04
TW103130630A TWI555213B (zh) 2014-09-04 2014-09-04 快閃記憶體閘極結構及其製作方法

Publications (2)

Publication Number Publication Date
CN105514045A CN105514045A (zh) 2016-04-20
CN105514045B true CN105514045B (zh) 2018-11-23

Family

ID=55438229

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410488690.XA Active CN105514045B (zh) 2014-09-04 2014-09-23 闪存存储器栅极结构及其制作方法

Country Status (4)

Country Link
US (1) US9437600B2 (zh)
JP (1) JP6131290B2 (zh)
CN (1) CN105514045B (zh)
TW (1) TWI555213B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6718248B2 (ja) * 2016-02-17 2020-07-08 ルネサスエレクトロニクス株式会社 半導体装置
CN107978556A (zh) * 2017-11-21 2018-05-01 长江存储科技有限责任公司 一种3d nand闪存字线连接结构的制备方法
WO2019124356A1 (ja) * 2017-12-20 2019-06-27 パナソニック・タワージャズセミコンダクター株式会社 半導体装置及びその動作方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102544017A (zh) * 2010-12-13 2012-07-04 三星电子株式会社 非易失性存储器及其制造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0639860B1 (en) * 1988-10-21 2000-06-28 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory
KR100355662B1 (ko) 2001-08-25 2002-10-11 최웅림 반도체 비휘발성 메모리 및 어레이 그리고 그것의 동작 방법
JP2004186319A (ja) 2002-12-02 2004-07-02 Renesas Technology Corp 半導体装置
JP2005026589A (ja) * 2003-07-04 2005-01-27 Toshiba Corp 半導体記憶装置及びその製造方法
JP2006060138A (ja) 2004-08-23 2006-03-02 Toshiba Corp 半導体集積回路装置
KR101088061B1 (ko) * 2005-10-24 2011-11-30 삼성전자주식회사 플로팅 게이트를 갖는 비휘발성 기억 소자 및 그 형성 방법
JP4528700B2 (ja) * 2005-09-09 2010-08-18 株式会社東芝 半導体装置及びその製造方法
JP2007141955A (ja) * 2005-11-15 2007-06-07 Toshiba Corp 半導体記憶装置及びその製造方法
JP4364225B2 (ja) * 2006-09-15 2009-11-11 株式会社東芝 半導体装置およびその製造方法
KR20090026927A (ko) * 2007-09-11 2009-03-16 삼성전자주식회사 임베디드 반도체 소자 및 그 제조 방법
JP2010021496A (ja) 2008-07-14 2010-01-28 Toshiba Corp 半導体装置、及びその製造方法
JP5458526B2 (ja) 2008-08-08 2014-04-02 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US8711636B2 (en) * 2011-05-13 2014-04-29 Silicon Storage Technology, Inc. Method of operating a split gate flash memory cell with coupling gate
JP2013026305A (ja) 2011-07-19 2013-02-04 Toshiba Corp 半導体装置の製造方法
JP2014022394A (ja) 2012-07-12 2014-02-03 Toshiba Corp 不揮発性半導体記憶装置
US9224475B2 (en) * 2012-08-23 2015-12-29 Sandisk Technologies Inc. Structures and methods for making NAND flash memory
US9508396B2 (en) * 2014-04-02 2016-11-29 Ememory Technology Inc. Array structure of single-ploy nonvolatile memory

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102544017A (zh) * 2010-12-13 2012-07-04 三星电子株式会社 非易失性存储器及其制造方法

Also Published As

Publication number Publication date
JP2016058709A (ja) 2016-04-21
JP6131290B2 (ja) 2017-05-17
US20160071854A1 (en) 2016-03-10
CN105514045A (zh) 2016-04-20
TWI555213B (zh) 2016-10-21
TW201611303A (zh) 2016-03-16
US9437600B2 (en) 2016-09-06

Similar Documents

Publication Publication Date Title
CN102751334B (zh) 非易失性存储器元件及其制造方法
CN105514045B (zh) 闪存存储器栅极结构及其制作方法
WO2005122281A3 (en) Gate stack of nanocrystal memory and method for forming same
TWI506768B (zh) 非揮發性記憶體及其製造方法
US20030186506A1 (en) Split gate flash memory and formation method thereof
TW200644178A (en) Flash memory and manufacturing method thereof
CN101211858A (zh) 闪存器件
CN105336740B (zh) 半导体元件及其制作方法
CN105789206A (zh) 非挥发性存储器及其制造方法
WO2006036334A3 (en) Programming and erasing structure for a floating gate memory cell and method of making
JP2004266279A (ja) フローティングゲートの形成方法及びこれを利用した不揮発性メモリ装置の製造方法
US20040058494A1 (en) Split-gate flash memory cell and manufacturing method thereof
CN100527423C (zh) 自我对准非挥发性存储器及其制造方法
CN101154631A (zh) 非易失性存储器件的制造方法
TWI566294B (zh) 快閃記憶體的製作方法
CN105762150B (zh) 闪存存储器及其制造方法
CN106033758B (zh) 非挥发性存储器及其制造方法
CN102891184B (zh) 非易失性存储器以及其制作方法
US9378960B2 (en) Method and structure for improved floating gate oxide integrity in floating gate semiconductor devices
CN100399545C (zh) 非挥发性存储器的制造方法
CN101399206A (zh) 制作快闪存储器的方法
KR101151035B1 (ko) 온/오프 특성이 우수한 플래시 또는 이이피롬 셀 및 제작방법
TW580739B (en) Method for forming the self-aligned buried N+ type to diffusion process in ETOX flash cell
TW484211B (en) Flash memory cell structure with a surrounding type floating gate and its manufacturing method
KR100300871B1 (ko) 반도체메모리장치의게이트산화막형성방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20190625

Address after: Hsinchu Science Park, Taiwan, China

Patentee after: Lijing Jicheng Electronic Manufacturing Co., Ltd.

Address before: Hsinchu Science Park, Taiwan, China

Patentee before: Powerflash Technology Corporation