TWI566294B - 快閃記憶體的製作方法 - Google Patents

快閃記憶體的製作方法 Download PDF

Info

Publication number
TWI566294B
TWI566294B TW103136317A TW103136317A TWI566294B TW I566294 B TWI566294 B TW I566294B TW 103136317 A TW103136317 A TW 103136317A TW 103136317 A TW103136317 A TW 103136317A TW I566294 B TWI566294 B TW I566294B
Authority
TW
Taiwan
Prior art keywords
layer
floating gate
patterned
flash memory
fabricating
Prior art date
Application number
TW103136317A
Other languages
English (en)
Other versions
TW201616570A (zh
Inventor
呂明政
吳家銘
Original Assignee
力晶科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力晶科技股份有限公司 filed Critical 力晶科技股份有限公司
Priority to TW103136317A priority Critical patent/TWI566294B/zh
Priority to CN201410612005.XA priority patent/CN105633022B/zh
Priority to US14/693,857 priority patent/US9318396B1/en
Publication of TW201616570A publication Critical patent/TW201616570A/zh
Application granted granted Critical
Publication of TWI566294B publication Critical patent/TWI566294B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)

Description

快閃記憶體的製作方法
本發明係關於一種快閃記憶體的製作方法,特別是關於一種利用等向性蝕刻圖案化快閃記憶體的製作方法。
快閃記憶體具有不揮發以及可重複抹除讀寫的特性,加上傳輸快速、低耗電,所以應用層面非常廣泛,許多可攜式產品都採用快閃記憶體,在許多的資訊、通訊及消費性電子產品中都已將其當成必要元件。為了提供輕巧及高品質的電子元件產品,提升快閃記憶體的操作效率與操作品質仍是目前資訊產業發展的重點之一。
典型的快閃記憶體具有浮置閘極與控制閘極。當記憶體進行程式化時,注入浮置閘極的電子會均勻分布於整個浮置閘極層之中。然而,在定義浮置閘極過程,習知的定義方式在完成定義浮置閘極之後,會在浮置閘極之間留下導電的材料層,因此造成元件的漏電流,影響元件的可靠度。
因此,本發明提供了一種快閃記憶體的製作方法以解決上述問題。
本發明提供一種快閃記憶體的製作方法,首先提供至少一鰭狀結構,鰭狀結構由上至下依序包含一浮置閘極材料層、一氧化層和一半導體層,一絶緣層設置於鰭狀結構之兩側,部分之浮置閘極材料層突出於絶緣層,絶緣層的高度大於氧化層之高度,然後形成一介電層順應地覆蓋浮置閘極材料層以及絶緣層,之後形成一圖案化第一遮罩層、一圖案化第二遮罩層、一控制閘極由上至下依序堆疊於介電層上,其餘部分的介電層曝露出來,並且該圖案化第一遮罩層、該圖案化第二遮罩層和控制閘極的延伸方向係與該鰭狀 結構的延伸方向彼此垂直,接著進行至少一次的一第一等向性蝕刻步驟,以浮置閘極材料層和絶緣層作為蝕刻停止層,並且以圖案化第一遮罩層為遮罩,等向性移除曝露的介電層,直至曝露的介電層被完全移除並且曝露其下方的浮置閘極材料層,最後進行一圖案化浮置閘極材料層步驟,包含移除曝露浮置閘極材料層,以形成至少一浮置閘極。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉較佳實施方式,並配合所附圖式,作詳細說明如下。然而如下之較佳實施方式與圖式僅供參考與說明用,並非用來對本發明加以限制者。
10‧‧‧第一矽基底
12‧‧‧氧化層
14‧‧‧第二矽基底
18‧‧‧圖案化遮罩層
20‧‧‧鰭狀結構
22‧‧‧浮置閘極材料層
24‧‧‧氧化層
26‧‧‧半導體層
28‧‧‧絶緣層
30‧‧‧上表面
32‧‧‧介電層
34‧‧‧圖案化第一遮罩層
36‧‧‧圖案化第二遮罩層
40‧‧‧複數個圖案化金屬層
42‧‧‧控制閘極
44‧‧‧浮置閘極
46‧‧‧尖端
48‧‧‧細線狀的浮置閘極材料層
100‧‧‧快閃記憶體結構
第1圖至第8圖為根據本發明之一實施例繪示的快閃記憶體的製作方法示意圖。
第3圖繪示的是本發明之快閃記憶體的半成品之立體示意圖。
第4圖繪示的是快閃記憶體的半成品沿AA’切線和沿BB’切線方向的側視圖。
第5-7圖為接續第4圖中的快閃記憶體的製作方法示意圖。
第8圖中為本發明之快閃記憶體的立體示意圖。
第1圖至第8圖為根據本發明之一實施例繪示的快閃記憶體的製作方法示意圖。如第1圖所示,首先提供一第一矽基底10,接著依序形成一氧化層12和一第二矽基底14由下至上堆疊而成,或者是直接提供一矽覆絶緣基底,矽覆絶緣基底依序由第一矽基底10、氧化層12和第二矽基底14由下至上堆疊而成。第一矽基底10可以為單晶矽或是多晶矽半導體,氧化層12可以為氧化矽,第二矽基底14可以為單晶矽或是多晶矽的半導體。根據本發明之一較佳實施例,第二矽基底14可以改用氮化矽基底。
接著形成一圖案化遮罩層18,以圖案化遮罩層18為遮罩,圖案 化第二矽基底14、氧化層12和第一矽基底10,以形成複數個鰭狀結構20,之後移除圖案化遮罩層18,詳細來說,圖案化第二矽基底14、氧化層12和第一矽基底10之步驟包含蝕穿第二矽基底14、蝕穿氧化層12和部分蝕刻第一矽基底10,來形成的複數個鰭狀結構20於第一矽基底10上,各個鰭狀結構20包含一浮置閘極材料層22、一氧化層24和一半導體層26,浮置閘極材料層22係由第二矽基底14構成,氧化層24係由氧化層12構成,半導體層26由第一矽基底10構成,值得注意的是氧化層24設置在浮置閘極材料層22和半導體層26之間。浮置閘極材料層包含多晶矽或單晶矽。如第2圖所示,形成一絶緣層28於各個鰭狀結構20之間,或者是形成絶緣層28圍繞各個鰭狀結構20,絶緣層28的高度H1大於氧化層24之高度H2,但是絶緣層28比浮置閘極材料層22的上表面30低,使得氧化層24和半導體層26埋入於絶緣層28中,只有部分的浮置閘極材料層22曝露出來並突出於絶緣層28,也就是說,各個鰭狀結構20有部分由絶緣層28曝露出來,絶緣層28較佳可以為氧化矽、氮化矽或是其它適合的材料。
第3圖繪示的是本發明之快閃記憶體的半成品之立體圖。第4圖繪示的是快閃記憶體的半成品沿AA’切線和沿BB’切線方向的側視圖。
請同時參閱第3圖和第4圖,全面形成一介電層32順應地覆蓋浮置閘極材料層22以及絶緣層28,介電層32可以例如為氧化矽-氮化矽-氧化矽層。之後依序形成一導電層、一第二遮罩層和一第一遮罩層,導電層上可以選擇性地形成一金屬層。
然後圖案化第一遮罩層和第二遮罩層,以形成圖案化第一遮罩層34和圖案化第二遮罩層36,接著再用圖案化第一遮罩層34和圖案化第二遮罩層36為遮罩,圖案化金屬層以形成複數個圖案化金屬層40並且同時圖案化導電層以形成複數個控制閘極42,使得介電層32由各個控制閘極42之間曝露出來,圖案化第二遮罩層36、圖案化第一遮罩層34、控制閘極42和圖案化金屬層40形成多個條狀結構並且其延伸方向與鰭狀結構20的延伸方向 彼此垂直。
控制閘極42可以為多晶矽、金屬或是其它的導電材料,圖案化金屬層40可以為鎢、銅或是其它金屬,圖案化金屬層40也可以代換成合金或是金屬化合物。此外,在控制閘極42和圖案化金屬層40之間,可以另外設置有一緩衝層(圖未示),緩衝層可以為氮化鈦、氮化鉭等。圖案化第一遮罩層34可以為氧化矽、氮化矽、氮氧化矽或由氧化矽和氮化矽所組成的化合物或是其它適合的材料,圖案化第二遮罩層36可以為金屬、金屬化合物、合金、單晶矽或多晶矽,值得注意的是:圖案化第二遮罩層36的材料需選擇在後續的第一等向性蝕刻步驟及第二等向性蝕刻步驟,分別對氧化矽和氮化矽有蝕刻選擇比的材料。
第5-7圖為接續第4圖中的快閃記憶體的製作方法示意圖。如第5圖所示,進行一第一等向性蝕刻步驟,以浮置閘極材料層22和絶緣層28作為蝕刻停止層,等向性移除曝露出來的介電層32,直至完全移除曝露的介電層32為止,使得部分的鰭狀結構20曝露出來,也就是突出於絶緣層28之上且未被控制閘極42覆蓋的浮置閘極材料層22被曝露出來,並且以圖案化第二遮罩層36作為蝕刻停止層,將圖案化第一遮罩層34同時去除,曝露出圖案化第二遮罩層36。詳細來說,第一等向性蝕刻步驟可以為濕蝕刻或是乾蝕刻,更或者可以濕蝕刻和乾蝕刻交替使用,此外第一等向性蝕刻步驟可以重覆多次,直至曝露出來的介電層32完全被移除,濕蝕刻的蝕刻劑可以為氟化氫(HF),乾蝕刻的蝕刻劑可以為二氟甲烷(CH2F2),但不限於此。舉列來說,第一等向性蝕刻步驟若是使用濕蝕刻,在進行第一次濕蝕刻後即檢查介電層32的殘留量,若是殘留,則再進行第二次濕蝕刻,如此重覆操作,直到確認曝露出來的介電層32被完全移除為止。值得注意的是在蝕刻介電層32的同時,部分的絶緣層28也會同時被蝕刻,當確認曝露出來的介電層32被完全移除後,一併檢查絶緣層28的高度,若是絶緣層28的高度H1依然大於氧化層24之高度H2,則進行第二等向性蝕刻步驟;若是絶緣層28的高度H1小 於氧化層24之高度H2,則進行圖案化浮置閘極材料層步驟。
如第6圖所示,依本發明之一較佳實施例,當曝露出來的介電層32被完全移除後,絶緣層28的高度H1依然大於氧化層24之高度H2時,進行第二等向性蝕刻步驟,以等向性移除部分的絶緣層28,第二等向性蝕刻步驟可以為濕蝕刻或是乾蝕刻,更或者可以濕蝕刻和乾蝕刻交替使用,此外第二等向性蝕刻步驟可以重覆多次,直至絶緣層28的高度H1小於氧化層24之高度H2。濕蝕刻的蝕刻劑可以為氟化氫(HF),乾蝕刻的蝕刻劑可以為全氟丁二烯(C4F6),但不限於此。在進行第二等向性蝕刻步驟時,以圖案化第二遮罩層36作為遮罩保護下方的圖案化金屬層40和控制閘極42。
依本發明之一較佳實施例,當第一等向性蝕刻步驟完成並且確認絶緣層28的高度H1小於氧化層24之高度H2後,或是第二等向性蝕刻步驟完成並且確認絶緣層28的高度H1小於氧化層24之高度H2後,進行圖案化浮置閘極材料層步驟。第8圖為第7圖的立體圖,第7圖中繪示的是第8圖中快閃記憶體結構沿AA’切線和沿BB’切線方向的側視圖,如第7圖和第8圖所示,進行圖案化浮置閘極材料層步驟,以移除未被圖案化第二遮罩層36和控制閘極42覆蓋的浮置閘極材料層22,形成複數個浮置閘極44,也就是說,在控制閘極42正下方剩餘的浮置閘極材料層22係作為浮置閘極44。
詳細來說,利用乾蝕刻,以氧化層24為蝕刻停止層,將在氧化層24之上並且未被圖案化第二遮罩層36覆蓋的浮置閘極材料層22移除,因此在浮置閘極材料層22下方的氧化層24就會曝露出來,在圖案化浮置閘極材料層22的同時,以圖案化第二遮罩層36為遮罩,保護金屬層40和控制閘極42,此外,在乾蝕刻時圖案化第二遮罩層36也有可能同時被消耗,甚至在圖案化浮置閘極材料層22步驟結束後,圖案化第二遮罩層36也可能完全消耗完,也就是說在圖案化浮置閘極材料層22時,圖案化第二遮罩層36也同時被移除。乾蝕刻較佳地使用的蝕刻劑為溴化氫,攜帶氣體(carrier gas)則為氧氣,但不限於此。至此,本發明之快閃記憶體結構100業已完成。
本發明之一實施例額外增加了一第二遮罩層36,並且特別採用等向性蝕刻的方式移除介電層32,此外也以等向性蝕刻的方式移除部分鰭狀結構20之間的絶緣層28,因此可以有效避免圖案化浮置閘極材料層22時,絕緣層28高於氧化層24的側璧上會留下細線狀的浮置閘極材料層,導致浮置閘極44互相導電。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10‧‧‧第一矽基底
24‧‧‧氧化層
26‧‧‧半導體層
28‧‧‧絶緣層
32‧‧‧介電層
36‧‧‧圖案化第二遮罩層
40‧‧‧複數個圖案化金屬層
42‧‧‧控制閘極
44‧‧‧浮置閘極

Claims (13)

  1. 一種快閃記憶體的製作方法,包含:提供至少一鰭狀結構,該鰭狀結構由上至下依序包含一浮置閘極材料層、一氧化層和一半導體層,一絶緣層設置於該鰭狀結構之兩側,部分之該浮置閘極材料層突出於該絶緣層,該絶緣層的高度大於該氧化層之高度;形成一介電層順應地覆蓋該浮置閘極材料層以及該絶緣層;形成一圖案化第一遮罩層、一圖案化第二遮罩層、一控制閘極由上至下依序堆疊於部分該介電層上,其餘部分的該介電層曝露出來,並且該圖案化第一遮罩層、該圖案化第二遮罩層和該控制閘極的延伸方向係與該鰭狀結構的延伸方向彼此垂直;進行至少一次的一第一等向性蝕刻步驟以移除曝露的該介電層,直至曝露的該介電層被完全移除並且曝露其下方的浮置閘極材料層;以及進行一圖案化浮置閘極材料層步驟,該圖案化浮置閘極材料層步驟包含移除曝露的該浮置閘極材料層,以形成至少一浮置閘極。
  2. 如請求項1所述之快閃記憶體的製作方法,另包含重覆多次的該第一等向性蝕刻步驟,直至曝露出來的該介電層完全被移除。
  3. 如請求項1所述之快閃記憶體的製作方法,其中該第一等向性蝕刻步驟同時移除部分之該絶緣層。
  4. 如請求項1所述之快閃記憶體的製作方法,其中在進行該圖案化浮置閘極材料層步驟之前先檢查該絶緣層的高度,若是絶緣層的高度低於氧化層之高度,則進行該圖案化浮置閘極材料層步驟。
  5. 如請求項1所述之快閃記憶體的製作方法,另包含在進行該圖案化浮置閘 極材料層步驟之前先檢查該絶緣層的高度,若是該絶緣層的高度高於該氧化層之高度,則進行一第二等向性蝕刻步驟移除部分之該絶緣層,使得該絶緣層的高度低於該氧化層之高度。
  6. 如請求項1所述之快閃記憶體的製作方法,其中在移除該介電層時,該圖案化第一遮罩層也同時被移除。
  7. 如請求項1所述之快閃記憶體的製作方法,其中該圖案化第一遮罩層包含氮化矽、氧化矽或氮氧化矽。
  8. 如請求項1所述之快閃記憶體的製作方法,其中該圖案化第二遮罩層包含金屬、金屬化合物、合金、單晶矽或多晶矽。
  9. 如請求項1所述之快閃記憶體的製作方法,其中該介電層包含氧化矽-氮化矽-氧化矽。
  10. 如請求項1所述之快閃記憶體的製作方法,其中該浮置閘極材料層包含多晶矽或單晶矽。
  11. 如請求項1所述之快閃記憶體的製作方法,其中進行該圖案化浮置閘極材料層步驟時,係以該氧化層作為蝕刻停止層。
  12. 如請求項1所述之快閃記憶體的製作方法,其中該第一等向性蝕刻步驟係以該圖案化第一遮罩層為遮罩,並且以該浮置閘極材料層和該絕緣層作為蝕刻停止層。
  13. 如請求項1所述之快閃記憶體的製作方法,其中在圖案化該浮置閘極材料層時,該圖案化第二遮罩層也同時被移除。
TW103136317A 2014-10-21 2014-10-21 快閃記憶體的製作方法 TWI566294B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW103136317A TWI566294B (zh) 2014-10-21 2014-10-21 快閃記憶體的製作方法
CN201410612005.XA CN105633022B (zh) 2014-10-21 2014-11-03 闪存存储器的制作方法
US14/693,857 US9318396B1 (en) 2014-10-21 2015-04-22 Method of fabricating flash memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103136317A TWI566294B (zh) 2014-10-21 2014-10-21 快閃記憶體的製作方法

Publications (2)

Publication Number Publication Date
TW201616570A TW201616570A (zh) 2016-05-01
TWI566294B true TWI566294B (zh) 2017-01-11

Family

ID=55700098

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103136317A TWI566294B (zh) 2014-10-21 2014-10-21 快閃記憶體的製作方法

Country Status (3)

Country Link
US (1) US9318396B1 (zh)
CN (1) CN105633022B (zh)
TW (1) TWI566294B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113725164B (zh) 2020-05-26 2023-07-04 长鑫存储技术有限公司 电容孔形成方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060141706A1 (en) * 2004-12-28 2006-06-29 Seung-Wan Hong Methods of forming non-volatile semiconductor memory devices using prominences and trenches, and devices so formed
TW200713520A (en) * 2005-09-28 2007-04-01 Powerchip Semiconductor Corp Non-volatile memory and fabricating method thereof
US20070090443A1 (en) * 2005-10-26 2007-04-26 Samsung Electronics Co., Ltd. Method of fabricating a semiconductor device having self-aligned floating gate and related device
US20080157172A1 (en) * 2004-12-10 2008-07-03 Lee Jong-Ho Saddle Type Flash Memory Device and Fabrication Method Thereof
US20110303983A1 (en) * 2010-06-15 2011-12-15 International Business Machines Corporation Finfet devices and methods of manufacture

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100669103B1 (ko) * 2005-06-28 2007-01-15 삼성전자주식회사 플래시 메모리 장치의 제조 방법
KR100953050B1 (ko) 2007-10-10 2010-04-14 주식회사 하이닉스반도체 비휘발성 메모리 소자 및 그의 제조 방법
JP2013191807A (ja) 2012-03-15 2013-09-26 Toshiba Corp 不揮発性半導体記憶装置およびその製造方法
KR20130118559A (ko) * 2012-04-20 2013-10-30 에스케이하이닉스 주식회사 반도체 소자 및 이의 제조 방법
JP2013239622A (ja) * 2012-05-16 2013-11-28 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
JP2014222731A (ja) * 2013-05-14 2014-11-27 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
JP2015015287A (ja) * 2013-07-03 2015-01-22 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US9318492B2 (en) * 2014-04-02 2016-04-19 International Business Machines Corporation Floating body storage device employing a charge storage trench

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080157172A1 (en) * 2004-12-10 2008-07-03 Lee Jong-Ho Saddle Type Flash Memory Device and Fabrication Method Thereof
US20060141706A1 (en) * 2004-12-28 2006-06-29 Seung-Wan Hong Methods of forming non-volatile semiconductor memory devices using prominences and trenches, and devices so formed
TW200713520A (en) * 2005-09-28 2007-04-01 Powerchip Semiconductor Corp Non-volatile memory and fabricating method thereof
US20070090443A1 (en) * 2005-10-26 2007-04-26 Samsung Electronics Co., Ltd. Method of fabricating a semiconductor device having self-aligned floating gate and related device
US20110303983A1 (en) * 2010-06-15 2011-12-15 International Business Machines Corporation Finfet devices and methods of manufacture

Also Published As

Publication number Publication date
TW201616570A (zh) 2016-05-01
US9318396B1 (en) 2016-04-19
CN105633022A (zh) 2016-06-01
CN105633022B (zh) 2018-08-24
US20160111343A1 (en) 2016-04-21

Similar Documents

Publication Publication Date Title
KR101660262B1 (ko) 수직형 반도체 소자의 제조 방법
CN107611129B (zh) 三维非易失性存储器及其制造方法
TWI464831B (zh) 半導體元件的製造方法
TWI521710B (zh) 半導體裝置結構及其形成方法
JP2008504679A5 (zh)
US8546177B2 (en) Methods of manufacturing phase-change memory device and semiconductor device
TWI506768B (zh) 非揮發性記憶體及其製造方法
TW200849486A (en) Memory structure and method of making the same
TW201543616A (zh) 具電阻性元件之非揮發性記憶體與其製作方法
CN108091562B (zh) Sonos存储器的ono刻蚀方法
US9466792B2 (en) Memory device and method for fabricating the same
TWI566294B (zh) 快閃記憶體的製作方法
TWI591806B (zh) 記憶體結構及其製造方法
TWI483385B (zh) 半導體結構製造方法及製成之結構
US8445346B2 (en) Method of reducing wordline shorting
JP5319092B2 (ja) 半導体装置およびその製造方法
TWI508232B (zh) 非揮發性記憶胞及其造方法
TWI497650B (zh) 記憶體及其製造方法
TWI466181B (zh) 形成具有較小高差之半導體元件導電接觸的方法,形成半導體元件之方法
TW201624622A (zh) 非揮發性記憶胞、nand型非揮發性記憶體及其製造方法
TWI569415B (zh) 半導體結構及其製造方法
TWI499008B (zh) 電阻式非揮發性記憶體裝置及其製作方法
TWI499043B (zh) 快閃記憶體元件之製造方法
CN104979361A (zh) 记忆单元及其制造方法
TWI559455B (zh) 非揮發性記憶體的製造方法