CN1042269C - 使用cmos晶体管的基准电压发生器 - Google Patents
使用cmos晶体管的基准电压发生器 Download PDFInfo
- Publication number
- CN1042269C CN1042269C CN93106757A CN93106757A CN1042269C CN 1042269 C CN1042269 C CN 1042269C CN 93106757 A CN93106757 A CN 93106757A CN 93106757 A CN93106757 A CN 93106757A CN 1042269 C CN1042269 C CN 1042269C
- Authority
- CN
- China
- Prior art keywords
- reference voltage
- voltage
- mos transistor
- raceway groove
- generating circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Control Of Electrical Variables (AREA)
- Dram (AREA)
- Control Of Amplification And Gain Control (AREA)
- Static Random-Access Memory (AREA)
- Logic Circuits (AREA)
- Amplifiers (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一种将第一电源电压转变为第二电源电压的基准电压发生电路包括连接在第一电源电压和接地电压之间的具有正的温度系数用以相对于温度变化正向地补偿第二电源电压的正热补偿电路和具有负温度系数用以相对于温度变化负向地补偿第二电源电压并对正热补偿电路的输出作出响应的负热补偿电路,从而借助该正和负温度系数的相互抵消,来稳定第二电源电压。
Description
本发明涉及使用CMOS晶体管以补偿由于温度和外电源电压变化引起基准电压输出波动的基准电压发生电路。
高度复杂的半导体存储器件的小型化要求基准电压发生电路供给比外电源电压小一个给定值的内电源电压。在这种情况下,要求基准电压发生电路被设计为能提供稳定的基准电压,而不受例如环境温度、外电源电压、工艺参数等各种变化的影响。为了达到这一点,有人已提出如图1所示的带隙基准电压发生电路。
参阅图1,带隙基准电压发生电路包括通过电流源电阻24供给电流的三个双极型晶体管14、20和22。第一晶体管14具有二极管接法的集电极一基极,被接在基准电压端Vref和接地电压端Vss之间。第二晶体管20的基极通过节点20与第一晶体管14的集电极相连。其集电极通过电阻16与基准电压端Vref相连,发射极通过电阻21与接地电压端Vss相接。在节点12和基准电压端Vref之间还连接有电阻10。第三晶体管22的集电极与基准电压端相连,其发射极与接地电压相连,基极与第二晶体管20的集电极相连。这个电路使基极一发射极电压(VBE/T≌-2.2mv/℃)具有负的温度系数(thermal coefficient),以抵消具有正的温度系数的热电压(VT=kT/q,Vt/T=0.086mv/℃),从而在温度变化时产生稳定的基准电压输出。更详细地说,基准电压输出Vref是电阻16上电压V1和第三晶体管22的基极-发射极电压VBE22之和。电压V1取决于第二晶体管20的基极-发射极电压的变化ΔVBE22。假定电阻16和21分别是R16和R21,而且通过电阻21和10的电流分别为I1和I2,则可获得下述的等式(1)和(2):
ΔVBE22=I1·R21=VBE14-VBE20=VTln(I2/I1) …(1)
V1=(R16/R21)·ΔVBE20=VT·(R16/R21)ln(I2/I1)…(2)
式中VT(=kT/q)是具有正的温度系数的热电压、k是波尔兹曼常数、T是绝对温度和q是电荷量。因此,基准电压Vref由具有负温度系数的第三晶体管22的基极-发射极电压VBE22和具有正温度系数的热电压VT所决定的,用等式(3)表示如下:
Vref=VBE22+VT(R16/R21)1n(I2/I1) …(3)
这样,基准电压输出Vref相对于温度变化是稳定的。而且,双极型晶体管在饱和状态下依据相对稳定的基极一发射极电压VBE22而工作,这样提供相对稳定的基准电压而不受外电源电压变化的影响。
然而DRAM器件使用的来自带隙基准电压发生电路的基准电压,要求反偏压发生器供给负衬底电压VBB,以稳定衬底。只有当衬底电压VBB超出给定值时反偏压发生器才起作用。衬底电压VBB会不合要求地通过带隙基准电压发生电路的多晶硅电阻和在衬底上形成的寄生电容传输到各个电路连接处,从而改变基准电压输出Vref。而且,电路中所使用的晶体管工作在饱和状态,这样增大备用电流。另外,假如带隙基准电压发生电路被用于DRAM器件,主要包括MOS晶体管的衬底要求附加的工艺步骤以形成双极型晶体管。再者,如图6中曲线112所示,带隙基准电压发生电路具有高建立电压(约2.5V),在低的外电源电压时相对于温度变化显示出基准电压有大的波动。
图2表示包括若干个PMOS(P沟道MOS管)晶体管的另一种传统的基准电压发生电路。PMOS晶体管26、28和32的沟道串联相接,具有二极管接法的栅极和漏极,在连接点30产生PMOS晶体管32的阈值电压Vtp。具有沟道串联相接形式的PMOS晶体管40和42有二极管接法的栅极和漏极,在基准电压端38产生输出基准电压2Vtp。在连接点30处的电压Vtp加在具有沟道串联相连的PMOS晶体管34和36的栅极上,从而相对于外电源电压的变化稳定基准电压。然而,它不能抵消由于温度变化引起的基准电压的变化。
因此本发明的一个目的是提供使用CMOS晶体管相对于温度和外电源电压的变化产生稳定的基准电压的基准电压发生电路。
本发明的另一目的是提供使用CMOS晶体管产生稳定基准电压并具有低功耗和低建立电压的基准电压发生电路。
本发明的又一目的是提供具有易施加于DRAM器件的简单结构的基准电压发生电路。
依照本发明,将第一电源电压转变为第二电源电压的基准电压发生电路包括连接在第一电源电压和接地电压之间的具有正的温度系数从而相对于温度变化正向补偿第二电源电压的正热补偿电路和具有负温度系数用以响应正热补偿电路的输出依据温度变化负向补偿第二电源电压的负热补偿电路,利用正和负温度系数的互相抵消,从而稳定第二电源电压。
就本发明的一个方面而言,基准电压发生电路还包括反馈电路,将第二电源电压反馈到正热补偿电路以协助稳定第二电源电压。
现在通过举例并结合附图更具体地说明本发明。
图1是传统的带隙基准电压发生电路的原理图;
图2是包括PMOS晶体管的另一传统基准电压发生电路的原理图;
图3是依照本发明的一个实施例的具有CMOS晶体管的基准电压发生电路的原理图;
图4是依照本发明的另一实施例的具有CMOS晶体管的基准电压发生电路的原理图;
图5是依照本发明的又一实施例的具有CMOS晶体管的基准电压发生电路的原理图;
图6是本发明的基准电压发生电路与传统的带隙基准电压发生电路作比较,说明基准电压对电源电压的特性曲线的图表;和
图7A至7C分别是依照本发明的各个实施例具有CMOS晶体管的基准电压发生电路的原理图。
参阅图3,第一和第二电阻100和102和NMOS(N沟道MOS管)晶体管106的沟道串联连接在外电源电压端Vcc和接地电压端Vss之间。NMOS晶体管106的栅极与电源电压端Vcc相连。PMOS晶体管108的沟道连接在基准电压端Vref和接地电压端Vss之间,而其栅极与第二电阻102和NMOS晶体管106的漏极的连接点104相连接。基准电压端Vref还与第一和第二电阻100和102的连接点101相连,PMOS晶体管108的基片是与基准电压Vref相连。而不是与电源电压Vcc相连。其理由在于防止若该基片与外电源电压Vcc相连接时外电源电压Vcc的增大会增大PMOS晶体管108的阈值电压,从而导致基准电压Vref增大的“管体效应”(“body effect”)。
工作时,NMOS晶体管106由于栅极与外电源电压Vcc相连而处于正常导通,这样电流I102流过由第一和第二电阻100和102和晶体管106的沟道构成的路径。那末连接点104具有电平足够低于使PMOS晶体管108导通的电压V104。因此输出基准电压是电压V104和PMOS晶体管108的导通电压Vtp(on)之和。其中,假如外电源电压Vcc增大,由于栅极电压相应增大,NMOS晶体管106的互导Gm也增大。因而连接点104的电压V104更低,从而更促使PMOS晶体管108导通,因此在第二电阻102上形成的PMOS晶体管108的阈值电压Vtp防止了基准电压输出Vref的增大。或者反之,假如外电源电压减小,由于栅极电压的减小,NMOS晶体管106的互导Gm也减小。因而,在连接点104的电压V104增大,从而使PMOS晶体管108刚刚进入截止,因此可以防止基准电压输出值Vref的减小。因此本发明电路相对于外电源电压Vcc的变化提供稳定的基准电压输出Vref。
下文讨论本发明电路的热补偿功能。PMOS晶体管108在电路正常状态下处于导通,通过第二电阻R102的电流I102可以用等式(4)表示。
I102=Vtp/R102 ……(4)
式中,Vtp表示PMOS晶体管108的阈值或导通电压,本领域中众所周知Vtp具有反比于温度变化的负温度系数。相反,NMOS晶体管106的沟道电阻具有正温度系数,因为由于沟道中载流子的迁移率的相应减小,沟道电阻是随温度而增大的。这样,当NMOS晶体管106的沟道电阻随温度而增大,导致在连接点104的电压V104的增大,而PMOS晶体管108的阈值电压Vtp随温度而减小,由此提供稳定的恒定基准电压输出值Vref。因此基准电压输出值Vref可以相对于温度变化而保持基本不变。
此外,本发明电路包括显著减小备用电流的CMOS晶体管和当用于DRAM时不需要任何单独的复杂工艺步骤。本电路的建立电压电平由等式(5)和(6)所决定:
I100>I102 ……(5)
Vcc>(R100/R102).Vtp+Vref……(6)
建立电压必须等于或大于基准电压Vref和第一电阻R100上的电压V100之和,它低于使用双极型晶体管的带隙基准电压发生电路的建立电压。特别是本发明的基准电压发生电路的建立电压可被设置在1.6V左右。
本发明的另一实施例示于图4中,该图中与图3电路中相对应的元件使用相同的标号标注。第一和第二电阻R100和R102和NMOS晶体管110的沟道串联连接在外电源电压Vcc和接地电压Vss之间。NMOS晶体管110的栅极与第一和第二电阻100和102的连接点101相连。PMOS晶体管108的沟道连接在与连接点101相连的基准电压端Vref和接地电压Vss之间,其栅极与NMOS晶体管110的漏极相连。PMOS晶体管108的基片与图3中一样也与基准电压Vref相连,以防止“管体效应”。从上述容易觉察到,本发明实施例与图3的上一实施例的区别在于NMOS晶体管110的栅极是与基准电压Vref相连,从而将基准电压输出Vref反馈至NMOS晶体管110的栅极。这样基准电压Vref的变化可以被减至最小。
本发明的又一实施例示于图5中,该图中第一和第二电阻R100和R102和NMOS晶体管110和106的沟道串联连接在外电源电压Vcc和接地电压Vss之间。NMOS晶体管106的栅极与电源电压Vcc相连,NMOS晶体管110的栅报与第一和第二电阻100和102的连接点101相连。该连接点101还与基准电压Vref相连。PMOS晶体管108的沟道连接在基准电压Vref和接地电压Vss之间,其栅极与第二电阻102和NMOS晶体管110的漏极的连接点104相连。正如从上述容易觉察的,本实施例是通过将图3和4的实施例组合而得到的。附加的NMOS晶体管106有助于基准电压的稳定即使基片电压VRR增大时也如此。即在图4的实施例中,假如外电源电压Vcc增大时,加在NMOS晶体管110基片上的基片电压VBB也增大。那末,正如PMOS晶体管108的情况,“管体效应”增大NMOS晶体管110的电阻,由于在连接点104处电压被增大从而增大了基准电压。然而,外电源电压Vcc的增加使附加的NMOS晶体管106的沟道电阻减小,从而在连接点104处电压保持不变,这样基准电压输出值Vref的变化被减至最小。对产生相对低的基准电压电路而言,可省略该附加NMOS晶体管106。本实施例尤其在高电源电压区域中能有效地将基准电压Vref的变化减至最小。
参阅图7A至7C,该图示出依照本发明的各种不同的实施例。如图所示,晶体管110和NMOS106可以相互并联,其基片可与接地电压或反偏压VBB相连。而且,如图7c所示,PMOS晶体管108′可与PMOS晶体管108相关联,PMOS晶体管108′的栅极连接在NMOS晶体管106的漏极和电阻102′之间形成的连接点上。电阻102′连接在基准电压输出Vref和NMOS晶体管106的漏极之间。
参阅图6,曲线112表示传统的带隙基准电压发生电路的特性,而曲线114表示本发明电路的特性。因而本发明电路需要低的建立电压,并相对于温度和外电源电压变化提供基本稳定的基准电压Vref,传统电路需要高的建立电压,相对于温度和外电源电压变化提供不太稳定的基准电压Vref。
尽管已在此用图表示和说明了本发明的特定结构,但并不打算将本发明局限于这些所公开的元件和结构。本领域技术人员容易认识到:还可以使用不脱离本发明的范围和精神的特定元件或子结构。
Claims (12)
1.一种用以产生比外电源电压低一个给定值的基准电压的基准电压发生电路,其特征在于,包括:
供给所述外电源电压的电源电压端;
接地电压端;
输出所述基准电压的基准电压端;
连接在所述外电源和基准电压端之间以供给电流的第一电阻(100);
连接在所述基准电压端和节点(104)之间的第二电阻(102);
具有第一沟道导电率的第一MOS晶体管(106),其沟道连接在所述节点(104)和接地电压端之间,而栅极连接在所述电源,或基准电压端;和
具有第二沟道导电性的第二MOS晶体管(108),其沟道连接在所述基准和接地电压端之间,而栅极连接到所述节点(104)。
2.如权利要求1规定的基准电压发生电路,其特征在于:还包括第三MOS晶体管(110),其沟道连接在所述节点(104)和所述第一MOS晶体管(106)的漏极之间,而栅极连接到所述基准电压端。
3.如权利要求1规定的基准电压发生电路,其特征在于:还包括具有第一沟道导电性的第三MOS晶体管(110)其沟道与第一MOS晶体管(106)的沟道相并联,而其栅极连接到所述基准电压端。
4.如权利要求2或3规定的基准电压发生电路,其特征在于:还包括具有第二沟道导电性的第四MOS晶体管(108’),其沟道与第二MOS晶体管(108)的沟道相并联,而其栅极连接到第一MOS晶体管(106)的漏极。
5.如权利要求1规定的基准电压发生电路,其特征在于:所述第一和第二沟道导电性分别为N型和P型。
6.如权利要求4规定的基准电压发生电路,其特征在于:所述第二MOS晶体管(108)的衬底连接至所述基准电压端。
7.如权利要求2或3所规定的基准电压发生电路,其特征在于:所述第一和第三MOS晶体管(106,110)的衬底共同连接到或者接地电压,或者反向偏置电压上。
8.如权利要求1所规定的基准电压发生电路,其特征在于:所述第一MOS晶体管(106)的沟道电阻具有正的温度系数。
9.如权利要求2或3所规定的基准电压发生电路,其特征在于:所述第二MOS晶体管(108)的阈值电压具有负的温度系数。
10.一种用以产生比外电源电压低一个给定值的基准电压的基准电压发生电路,其特征在于,包括:
连接在所述外电源和基准电压之间供以电流的第一电阻;
连接在所述基准电压和节点之间的第二电阻;
具有第一沟道导电性的第一MOS晶体管,其沟道连接在所述节点和接地电压之间,其栅极连接到所述外电源电压,沟道电阻具有正温度系数;
具有第二沟道导电性的第二MOS晶体管,其沟道连接在所述基准和接地电压之间,其栅极与所述节点相连,所述沟道具有负温度系数的阈值电压。
11.如权利要求10所规定的基准电压发生电路,其特征在于:还包括具有第一沟道导电性的第三MOS晶体管,其沟道串联连接在所述节点和所述第一MOS晶体管的漏极之间,栅极与所述基准电压相连接。
12.如权利要求10所规定的基准电压发生电路,其特征在于:还包括具有第一沟道导电性的第三MOS晶体管,其沟道与所述第一MOS晶体管的沟道并联连接,而栅极与所述基准电压相连接。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920009411A KR940007298B1 (ko) | 1992-05-30 | 1992-05-30 | Cmos트랜지스터를 사용한 기준전압 발생회로 |
KR9411/92 | 1992-05-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1080742A CN1080742A (zh) | 1994-01-12 |
CN1042269C true CN1042269C (zh) | 1999-02-24 |
Family
ID=19333968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN93106757A Expired - Lifetime CN1042269C (zh) | 1992-05-30 | 1993-05-29 | 使用cmos晶体管的基准电压发生器 |
Country Status (7)
Country | Link |
---|---|
US (1) | US5532578A (zh) |
EP (1) | EP0573240B1 (zh) |
JP (1) | JP2596697B2 (zh) |
KR (1) | KR940007298B1 (zh) |
CN (1) | CN1042269C (zh) |
DE (1) | DE69323239T2 (zh) |
TW (1) | TW254012B (zh) |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
USRE40552E1 (en) | 1990-04-06 | 2008-10-28 | Mosaid Technologies, Inc. | Dynamic random access memory using imperfect isolating transistors |
US5614815A (en) * | 1994-03-10 | 1997-03-25 | Fujitsu Limited | Constant voltage supplying circuit |
JP3207680B2 (ja) * | 1994-08-30 | 2001-09-10 | 株式会社東芝 | 半導体集積回路 |
US5631606A (en) * | 1995-08-01 | 1997-05-20 | Information Storage Devices, Inc. | Fully differential output CMOS power amplifier |
US5892394A (en) * | 1996-07-19 | 1999-04-06 | Holtek Microelectronics Inc. | Intelligent bias voltage generating circuit |
US6275100B1 (en) * | 1996-09-13 | 2001-08-14 | Samsung Electronics Co., Ltd. | Reference voltage generators including first and second transistors of same conductivity type and at least one switch |
JP3839148B2 (ja) * | 1997-11-18 | 2006-11-01 | 沖電気工業株式会社 | 電界効果トランジスタのゲートバイアス電圧印加回路と電界効果トランジスタのゲートバイアス電圧印加回路が搭載されている半導体装置 |
KR100272508B1 (ko) * | 1997-12-12 | 2000-11-15 | 김영환 | 내부전압(vdd) 발생회로 |
KR20000002771A (ko) * | 1998-06-23 | 2000-01-15 | 윤종용 | 반도체장치의 기준전압 발생기 |
US6242972B1 (en) * | 1999-10-27 | 2001-06-05 | Silicon Storage Technology, Inc. | Clamp circuit using PMOS-transistors with a weak temperature dependency |
KR100308255B1 (ko) * | 1999-12-21 | 2001-10-17 | 윤종용 | 저전원전압 반도체 장치의 기준전압 발생회로 및 방법 |
JP2002015599A (ja) | 2000-06-27 | 2002-01-18 | Oki Electric Ind Co Ltd | 半導体記憶装置 |
KR100439024B1 (ko) | 2001-03-08 | 2004-07-03 | 삼성전자주식회사 | 기준전압 발생회로 |
KR100393226B1 (ko) * | 2001-07-04 | 2003-07-31 | 삼성전자주식회사 | 온도변화에 따라 내부 기준전압 값을 조절할 수 있는 내부기준전압 생성회로 및 이를 구비하는 내부 공급전압생성회로 |
JP3575453B2 (ja) * | 2001-09-14 | 2004-10-13 | ソニー株式会社 | 基準電圧発生回路 |
US6902902B2 (en) * | 2001-11-27 | 2005-06-07 | Arena Pharmaceuticals, Inc. | Human G protein-coupled receptors and modulators thereof for the treatment of metabolic-related disorders |
JP4276812B2 (ja) * | 2002-03-20 | 2009-06-10 | 株式会社リコー | 温度検出回路 |
DE10356420A1 (de) * | 2002-12-02 | 2004-06-24 | Samsung Electronics Co., Ltd., Suwon | Spannungsgeneratorschaltung |
GB2404460B (en) | 2003-07-31 | 2006-09-06 | Zetex Plc | A temperature independent low voltage reference circuit |
US7543253B2 (en) * | 2003-10-07 | 2009-06-02 | Analog Devices, Inc. | Method and apparatus for compensating for temperature drift in semiconductor processes and circuitry |
US7071770B2 (en) * | 2004-05-07 | 2006-07-04 | Micron Technology, Inc. | Low supply voltage bias circuit, semiconductor device, wafer and system including same, and method of generating a bias reference |
US7116588B2 (en) * | 2004-09-01 | 2006-10-03 | Micron Technology, Inc. | Low supply voltage temperature compensated reference voltage generator and method |
US7609045B2 (en) * | 2004-12-07 | 2009-10-27 | Nxp B.V. | Reference voltage generator providing a temperature-compensated output voltage |
US7450359B1 (en) * | 2005-03-03 | 2008-11-11 | National Semiconductor Corporation | System and method for providing a temperature compensated under-voltage-lockout circuit |
JP2007043661A (ja) * | 2005-06-30 | 2007-02-15 | Oki Electric Ind Co Ltd | 遅延回路 |
DE102005033434A1 (de) * | 2005-07-18 | 2007-01-25 | Infineon Technologies Ag | Referenzspannungserzeugungsschaltung zur Erzeugung kleiner Referenzspannungen |
JP2007066463A (ja) | 2005-09-01 | 2007-03-15 | Renesas Technology Corp | 半導体装置 |
US7800429B2 (en) * | 2006-01-20 | 2010-09-21 | Aeroflex Colorado Springs Inc. | Temperature insensitive reference circuit for use in a voltage detection circuit |
JP2008244665A (ja) * | 2007-03-26 | 2008-10-09 | Fujitsu Ltd | 発振回路及び半導体装置 |
CN101834164B (zh) * | 2009-03-10 | 2011-11-16 | 奇景光电股份有限公司 | 电源分布系统 |
US8680840B2 (en) * | 2010-02-11 | 2014-03-25 | Semiconductor Components Industries, Llc | Circuits and methods of producing a reference current or voltage |
CN103135652B (zh) * | 2011-11-25 | 2014-12-10 | 深圳市博驰信电子有限责任公司 | 一种带隙基准电路、电源保护电路及电源 |
JP6215652B2 (ja) * | 2013-10-28 | 2017-10-18 | エスアイアイ・セミコンダクタ株式会社 | 基準電圧発生装置 |
US9058046B1 (en) | 2013-12-16 | 2015-06-16 | International Business Machines Corporation | Leakage-aware voltage regulation circuit and method |
US11188682B2 (en) * | 2016-06-17 | 2021-11-30 | Arm Limited | Apparatus and method for masking power consumption of a processor |
US10255462B2 (en) * | 2016-06-17 | 2019-04-09 | Arm Limited | Apparatus and method for obfuscating power consumption of a processor |
TWI654510B (zh) * | 2017-03-24 | 2019-03-21 | 立積電子股份有限公司 | 偏壓電路 |
CN111158418B (zh) * | 2020-01-09 | 2021-08-06 | 电子科技大学 | 一种全mosfet亚阈值带隙基准电压源 |
CN112039444B (zh) * | 2020-11-04 | 2021-02-19 | 成都铱通科技有限公司 | 一种提升正温度系数变化范围的增益放大器 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3781648A (en) * | 1973-01-10 | 1973-12-25 | Fairchild Camera Instr Co | Temperature compensated voltage regulator having beta compensating means |
JPS52357A (en) * | 1975-06-21 | 1977-01-05 | Mitsumi Electric Co Ltd | Low-voltage reference voltage source circuit |
US4339707A (en) * | 1980-12-24 | 1982-07-13 | Honeywell Inc. | Band gap voltage regulator |
DE3412060A1 (de) * | 1984-03-31 | 1985-10-10 | Zinser Textilmaschinen Gmbh, 7333 Ebersbach | Einrichtung zum betreiben einer spinnerei- oder zwirnereimaschine |
US4839535A (en) * | 1988-02-22 | 1989-06-13 | Motorola, Inc. | MOS bandgap voltage reference circuit |
US4849684A (en) * | 1988-11-07 | 1989-07-18 | American Telephone And Telegraph Company, At&T Bell Laaboratories | CMOS bandgap voltage reference apparatus and method |
FR2641626B1 (fr) * | 1989-01-11 | 1991-06-14 | Sgs Thomson Microelectronics | Generateur de tension de reference stable |
KR920004587B1 (ko) * | 1989-10-24 | 1992-06-11 | 삼성전자 주식회사 | 메모리장치의 기준전압 안정화회로 |
US5206581A (en) * | 1989-11-02 | 1993-04-27 | Kabushiki Kaisha Toshiba | Constant voltage circuit |
KR930001577A (ko) * | 1991-06-19 | 1993-01-16 | 김광호 | 기준전압 발생회로 |
-
1992
- 1992-05-30 KR KR1019920009411A patent/KR940007298B1/ko not_active IP Right Cessation
-
1993
- 1993-05-11 TW TW082103671A patent/TW254012B/zh not_active IP Right Cessation
- 1993-05-28 US US08/068,546 patent/US5532578A/en not_active Expired - Lifetime
- 1993-05-29 CN CN93106757A patent/CN1042269C/zh not_active Expired - Lifetime
- 1993-05-31 JP JP5128657A patent/JP2596697B2/ja not_active Expired - Fee Related
- 1993-06-01 EP EP93304211A patent/EP0573240B1/en not_active Expired - Lifetime
- 1993-06-01 DE DE69323239T patent/DE69323239T2/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE69323239D1 (de) | 1999-03-11 |
JP2596697B2 (ja) | 1997-04-02 |
CN1080742A (zh) | 1994-01-12 |
EP0573240A2 (en) | 1993-12-08 |
US5532578A (en) | 1996-07-02 |
DE69323239T2 (de) | 1999-07-08 |
JPH06224648A (ja) | 1994-08-12 |
TW254012B (zh) | 1995-08-11 |
KR940007298B1 (ko) | 1994-08-12 |
EP0573240B1 (en) | 1999-01-27 |
EP0573240A3 (en) | 1995-05-17 |
KR930024294A (ko) | 1993-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1042269C (zh) | 使用cmos晶体管的基准电压发生器 | |
US5933051A (en) | Constant-voltage generating device | |
KR940003406B1 (ko) | 내부 전원전압 발생회로 | |
US5315230A (en) | Temperature compensated voltage reference for low and wide voltage ranges | |
KR960002825B1 (ko) | 제조공정의 추가없이 온도 보상된 기준전압 발생회로 및 이를 사용하는 반도체 장치 | |
KR100957228B1 (ko) | 반도체 소자의 밴드갭 기준전압 발생회로 | |
US5838191A (en) | Bias circuit for switched capacitor applications | |
KR100253645B1 (ko) | 기준 전압 발생 회로 | |
KR20040111176A (ko) | 정전압 발생기 및 이를 사용한 전자 기기 | |
CN101149628B (zh) | 一种基准电压源电路 | |
GB2405707A (en) | Low voltage bandgap reference circuit | |
US6060871A (en) | Stable voltage regulator having first-order and second-order output voltage compensation | |
US5684394A (en) | Beta helper for voltage and current reference circuits | |
US5945821A (en) | Reference voltage generating circuit | |
US5148099A (en) | Radiation hardened bandgap reference voltage generator and method | |
CN116225140A (zh) | 低温漂宽温度范围的高电源抑制带隙基准电压源 | |
CN110568902B (zh) | 一种基准电压源电路 | |
CN113885639A (zh) | 基准电路、集成电路及电子设备 | |
CN115373460B (zh) | 一种电压基准源及集成电路 | |
US20230152832A1 (en) | Voltage regulator | |
CN114115415B (zh) | 一种低压差线性稳压电路 | |
CN115328250B (zh) | 一种基于dibl效应补偿的低功耗cmos电压基准源 | |
CN118051088B (zh) | 一种电压电流复用带隙基准源 | |
US20230333584A1 (en) | Voltage reference circuit and a power management unit | |
KR940005511B1 (ko) | 정전류회로를 구비한 기준전압 발생회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CX01 | Expiry of patent term |
Expiration termination date: 20130529 Granted publication date: 19990224 |