CN102361457A - 输出电路及数字模拟电路以及显示装置 - Google Patents

输出电路及数字模拟电路以及显示装置 Download PDF

Info

Publication number
CN102361457A
CN102361457A CN2011102634135A CN201110263413A CN102361457A CN 102361457 A CN102361457 A CN 102361457A CN 2011102634135 A CN2011102634135 A CN 2011102634135A CN 201110263413 A CN201110263413 A CN 201110263413A CN 102361457 A CN102361457 A CN 102361457A
Authority
CN
China
Prior art keywords
signal
terminal
reference voltage
voltage
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2011102634135A
Other languages
English (en)
Inventor
土弘
石井顺一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN102361457A publication Critical patent/CN102361457A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Analogue/Digital Conversion (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Amplifiers (AREA)
  • Liquid Crystal (AREA)
  • Electronic Switches (AREA)

Abstract

本发明提供一种输出电路、数字模拟变换电路以及显示装置,其中备有:选择电路(12),其输入电压值互不相同的m个参考电压,根据选择信号,选择并输出2个电压;放大器(13),其从2个输入端子(T1、T2)输入从选择电路12输出的2个参考电压,输出根据2个输入端子电压V(T1)、V(T2)并以规定的比内插过的输出电压。或者,也可以是选择电路(12)顺次输出所选择的2个电压,放大器(13)输出顺次输入2个电压并内插过的输出电压。这样,可以削减所需的输入电压数,同时削减晶体管数以达到节省面积化。

Description

输出电路及数字模拟电路以及显示装置
本申请是申请日为2005年12月16日、申请号为200510131698.1、发明名称为“输出电路及数字模拟电路以及显示装置”的发明专利申请的分案申请。
技术领域
本发明涉及输出电路与数字模拟电路以及使用该电路的显示装置。
背景技术
目前,显示装置正在广泛普及以薄型、轻量、低消耗电力为特征的液晶显示装置(LCD),多利用于移动电话机(mobile phone、cellular phone)或PDA(个人数字助理)、笔记本PC等移动式设备的显示部中。但是,最近随着液晶显示装置的大画面化或动态图像对应的技术提高,不止是移动用途,固定式的大画面显示装置或大画面液晶电视也变得能够实现。作为这些液晶显示装置,利用的是能够进行高精细显示的有源矩阵驱动方式的液晶显示装置。首先,参照图20,对有源矩阵驱动方式的液晶显示装置的代表性结构进行概述。而且,在图20中,通过等效电路示意性地示出连接在液晶显示部的1个像素上的主要结构。
一般,有源矩阵驱动方式的液晶显示装置的显示部960具备:将透明的像素电极964及薄膜晶体管(TFT)963配置为矩阵状的半导体基板(例如在彩色-SXGA面板的情况下,为1280×3像素列×1024像素行);和在整个面上形成了1个透明电极966的对向基板,该显示部由使这两枚基板对向并在其间封入了液晶的结构构成。
通过扫描信号控制具有开关(switching)功能的TFT963的导通/截止,在TFT963变为导通时,与视频信号对应的灰度等级电压被施加在像素电极964上,根据各像素电极964与对向基板电极966之间的电位差,液晶的透过率发生变化,通过用液晶电容965在一定期间内保持该电位差,从而显示图像。
在半导体基板上,输送向各像素电极964施加的电平(level)电压(灰度等级电压)的数据线962和输送扫描信号的扫描线961配置为格子状(在上述彩色-SXGA面板的情况下,数据线为1280×3根,扫描线为1024根),扫描线961及数据线962因为相互的交叉部所产生的电容或被夹持在与对向基板电极之间的液晶电容等而成为大的电容性负载。
而且,扫描信号由栅极驱动器970供给到扫描线961,另外灰度等级电压向各像素电极964的供给由数据驱动器980经由数据线962来进行。
1画面量的数据的改写在1帧期间(1/60·秒)内进行,用各扫描线按每个像素行(每行)顺次进行选择,在选择期间内通过各数据线来供给灰度等级电压。
并且,栅极驱动器970只要供给至少2值的扫描信号即可,相对于此,数据驱动器980需要以灰度等级数对应的多值电平的灰度等级电压来驱动数据线。因此,数据驱动器980的缓冲部采用能够进行高精度电压输出的差动放大器。
另外,最近在液晶显示装置中,朝图像高质量化(多色化)进展,至少26万色(RGB各6位视频数据)甚至2680万色(RGB各8位视频数据)以上的需求增高。
因此,输出对应于多位视频数据的灰度等级电压的数据驱动器不但要求极高精度的电压输出,而且处理视频数据的电路部的元件数增加,数据驱动器LSI的芯片面积增加,成为导致成本高的主要原因。针对该问题,以下详细说明。
图21是表示图20的数据驱动器980的构成的图,用框图示出数据驱动器980的主要部分。参照图21,数据驱动器980构成为包括:锁存地址选择器(latch address selector)981、锁存器982、灰度等级电压产生电路983、译码器984和缓冲电路985。
锁存地址选择器981根据时钟信号CLK,决定数据锁存的定时。锁存器982根据由锁存地址选择器981决定的定时,对视频数字数据进行锁存,对应于STB信号(选通脉冲信号),向各译码器984一齐输出数据。会对电压产生电路983生成对应于视频数据的灰度等级数的灰度等级电压。译码器984选择一个对应于所输入数据的灰度等级电压并输出。缓冲电路985输入从译码器984输出的灰度等级电压,进行电流放大后作为输出电压Vout输出。
例如,在输入6位视频数据的情况下,灰度等级数为64,灰度等级电压产生电路983生成64电平的灰度等级电压。译码器984成为从64电平的灰度等级电压中选择1个灰度等级电压的电路构成。
另一方面,在输入8位视频数据的情况下,灰度等级数为256,灰度等级电压产生电路983生成256电平的灰度等级电压,译码器984成为从256电平的灰度等级电压中选择1个灰度等级电压的电路构成。
这样,若视频数据多位化,则灰度等级电压产生电路983或译码器984的电路规模增大。例如,在从6位增加到8位的情况下,电路规模变为4倍以上。因此,由于视频数据的多位化,数据驱动器LSI的芯片面积增大,变为成本增大。
与此相对,作为即使进行多位化也可以抑制数据驱动器LSI芯片面积的增加用的技术,例如参照美国专利第6246351号说明书(专利文献1)的记载。图22是用于说明该说明书记载的技术的图(对应于专利文献1的图2)。参照图22,由包含以下部分的内插放大部4100构成:包括1组电阻串(string)R000~R255及选择电阻两端的1组电压的开关S000~S255的串DAC部(译码部)4001;和用于将向具有多个同极性差动对的差动放大器及2个输入端子4002、4003供给的电压选择性地输入所述差动放大器的非反相输入的开关4004。
在串DAC部4001中,通过由数字数据的高位M位控制的开关S000~S255来选择电阻串R000~R255中的1个电阻两端的2个电压,向内插放大部4100的输入端子4002、4003供给选择电压。在此,通过开关选择的2个电压限于电阻串R000~R255中的1个电阻两端的电压,无法选择跨越多个电阻的两端的电压或选择相同的电压。
在内插放大部4100中,通过由数字数据的低位N位控制的开关4004,将供给到输入端子4002、4003的电压V1、V2选择性地输入到非反相输入4111、4121、4131、4141中,可以输出根据V1、V2的输入数而将V1、V2之间内分为任意比的电压。在图22中,由于设有4组差动对,故根据LSB(Least Significant Bit:最低位),可以输出将端子4002、4003的电压V1、V2内分为1∶3、1∶1、3∶1的电压及V1等四个电压。因此,相对于欲输出的电压电平的数,可以将输入的电压电平数削减到1/(差动对数)。因此,可以削减串DAC部的电源线数及面积。
另外,作为其他技术的一例,参照美国专利第5396245号说明书(专利文献2)。图23是用于说明专利文献2的技术的图(对应于专利文献2的图5)。参照图23,内插放大部4100b与专利文献1的内插放大部4100相比,其构成稍有不同。例如,在图22的构成的情况下,分别以各不相同的电流源驱动4个差动对,但在图23的构成的情况下,将驱动4个差动对的电流源4200b设为共同的。
通过开关S000b~S255b,从电阻串R000b~R255b选择电压,通过由开关4004b来进行差动放大器4100b的输入控制,从而输出内分V1、V2的电压的构成基本上与图22的构成相同,同样可以削减输入电源线数。另外,由开关选择的电压限于电阻串中的1个电阻的两端这一点也与图22的构成相同。
而且,也公知ECL多值逻辑电路,其具备在各自的基极上接收输入信号,在共同的负载电阻上连接集电极(collector),用各不相同的电流值的电流源驱动共同连接的发射极的2个差动对,还具备将负载电路的一端作为输入并驱动输出端子的输出晶体管(例如专利文献3)。
在将上述现有的构成适用于显示装置的数据驱动器那样的多输出驱动器的情况下,缩小差动放大器的面积也是重要的。在将参照图22、图23等说明的现有的构成利用于数据驱动器的情况下,虽然可以减小译码器部分,但为了将灰度等级电源线数减小为1/2、1/4、1/8……,需要将差动对的个数增加为2个、4个、8个……。因此,差动放大器的占有面积变得特别大,存在节省面积效果降低的课题。
专利文献1:美国专利第6246351号说明书(图2);
专利文献2:美国专利第5396245号说明书(图5);
专利文献3:特开昭61-248619号公报(图1)。
发明内容
本发明所要解决的课题是:提供一种输出电路及数字模拟变换电路,其中通过具备例如相对2个输入电压、输出3个以上的多值电压电平的放大器,从而一边缩小放大器的面积,一边削减所需的输入电压数,并且实现晶体管数的削减。
另外,本发明所要解决的其他课题是:通过使用上述输出电路,从而提供一种节省面积且低成本的数据驱动器以及包含数据驱动器的显示装置。
提供解决上述课题的方法的本发明的一个方面涉及的输出电路,其中包括:选择电路,其输入电压值互不相同的m个参考电压,将通过数据输入端子输入的2K位数字数据信号作为选择信号,从所述m个参考电压中选择2个相同或不同的参考电压并输出到第1、第2端子,其中m=2K,K为2以上的正整数;和放大电路,其输入供给到所述第1、第2端子的电压,从输出端子输出以1∶2或2∶1的内分比内分了所述第1、第2端子的电压而成的电压;将所述第1至第2K参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,根据所输入的由至少2K位构成的所述数字数据信号,从所述输出端子输出从所述第1电平到第4K电平为止的共计4K个互不相同电平的电压中的一个电压。
本发明的另一方面涉及的数字模拟变换电路,以从能够输出的输出电压的下限到上限规定的输出电压的范围被分割为互不重叠的多个区间,包括:选择电路,按照所述各区间,根据数字数据信号,选择1组与各区间对应的参考电压、和输入所述参考电压而供给到第1、第2端子的2个电压;放大电路,由所述多个区间共有,输入供给到所述第1、第2端子的电压,从输出端子输出以1∶2或2∶1的内分比内分了所述第1、第2端子的电压而成的电压;在所述多个区间的至少一个区间中,所述参考电压为电压值互不相同的m个参考电压,其中m=2K,K为2以上的正整数,从所述输出端子输出的电压为4K个,将所述m个参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,所述选择电路从所述m个参考电压的m的平方种组合中,根据所述数字数据信号中的2K位信号,选择1组供给到所述第1、第2端子的电压的2个电压,根据所输入的由至少2K位构成的所述数字数据信号,从所述输出端子输出从所述第1电平到第4K电平为止的共计4K个互不相同电平的电压中的一个电压。
在上述本发明涉及的输出电路或数字模拟变换电路中,也可以构成为:所述选择电路输入第1参考电压(A)与第2参考电压(B),根据所述选择信号,向所述第1、第2端子供给第1、第1参考电压(A、A)、第1、第2参考电压(A、B)、第2、第1参考电压(B、A)、第2、第2参考电压(B、B)中的任一对,最大能够输出2的平方个互不相同的电压电平。
在上述本发明涉及的输出电路或数字模拟变换电路中,也可以构成为:将所述内分比设为1∶2或2∶1,设为所述第1、第2端子的一方输入电压的2倍电压与所述第1、第2端子的另一方的输入电压之和是所述输出电压的3倍的关系,将所述第1、第2参考电压分别设为等间隔的第1至第4电平的电压中的第1、第4电平,输出从基于所述第1、第1参考电压(A、A)的对的选择的第1电平的输出电压,到基于所述第2、第2参考电压(B、B)的对的选择的第4电平的输出电压为止的共计4电平的电压。
在上述本发明涉及的输出电路或数字模拟变换电路中,也可以构成为:所述选择电路输入电压值互不相同的第1至第4参考电压(A、B、C、D),根据所述选择信号,向所述第1、第2端子供给
第1、第1参考电压(A、A)、
第1、第2参考电压(A、B)、
第2、第1参考电压(B、A)、
第2、第2参考电压(B、B)、
第1、第3参考电压(A、C)、
第1、第4参考电压(A、D)、
第2、第3参考电压(B、C)、
第2、第4参考电压(B、D)、
第3、第1参考电压(C、A)、
第3、第2参考电压(C、B)、
第4、第1参考电压(D、A)、
第4、第2参考电压(D、B)、
第3、第3参考电压(C、C)、
第3、第4参考电压(C、D)、
第4、第3参考电压(D、C)、
第4、第4参考电压(D、D)中的任一对,最大能够输出4的平方个互不相同的电压电平。
在上述本发明涉及的输出电路或数字模拟变换电路中,可以构成为:所述第1、第2端子的一方输入电压的2倍电压与所述第1、第2端子的另一方的输入电压之和成为所述输出电压的3倍,将所述第1至第4参考电压分别设为等间隔的第1至第16电平的电压中的第1、第4、第13、第16电平,输出所述选择电路中的从基于所述第1、第1参考电压(A、A)的对的选择的第1电平的输出电压,到基于所述第4、第4参考电压(D、D)的对的选择的第16电平的输出电压为止的共计16电平的电压。
在本发明涉及的输出电路或数字模拟变换电路中,也可以构成为:以从能够输出的输出电压的下限到上限规定的输出电压的范围被分割为互不重叠的多个区间,按照所述各区间,设置与各区间对应的、电压电平互不相同的至少2个参考电压,在所述区间中,根据所述多个(n个)参考电压,最大输出n的平方电平的输出电压。
在本发明涉及的输出电路或数字模拟变换电路中,也可以构成为:针对输出电压电平,相邻的至少一组电压电平的间隔和其他相邻的一组电压电平的间隔不同。另外,也可以构成为:在所述多个区间之间,某个区间的电压电平的间隔与其他区间的电压电平的间隔不同。根据该构成,可以增加输入到选择电路的参考电压,实现γ特性内插等所希望的非线性输入输出特性。
在本发明涉及的输出电路或数字模拟变换电路中,可以构成为所述放大电路具有:第1及第2输入端子;输出端子;第1及第2差动对,其输入对的一方连接所述第1输入端子,另一方连接所述输出端子;第3差动对,其输入对的一方连接所述第2输入端子,另一方连接所述输出端子;向所述第1差动对供给电流的第1电流源;向所述第2差动对供给电流的第2电流源;向所述第3差动对供给电流的第3电流源;共同连接在所述第1到第3差动对的输出对上的负载电路;连接在所述第1到第3差动对的共同输出对与所述输出端子之间的放大电路。
在本发明涉及的输出电路或数字模拟变换电路中,可以构成为所述放大电路具有:第1及第2输入端子;输出端子;第1及第2差动对,其输入对的一方连接所述第1输入端子,另一方连接所述输出端子;第3差动对,其输入对的一方连接所述第2输入端子,另一方连接所述输出端子;与所述第1差动对至所述第3差动对共同连接,向所述第1差动对至所述第3差动对供给电流的第1电流源;共同连接在所述第1到第3差动对的输出对上的负载电路;所述第1到第3差动对的共同输出对;连接在与所述输出端子之间的放大电路。
在本发明涉及的输出电路或数字模拟变换电路中,可以构成为:所述选择电路输入电压值互不相同的第1至第m(=2K,其中K为规定的正整数)参考电压,根据至少由2K位组成的所述选择信号,选择第1至第2K参考电压相关的4K组电压对中的任一对并向所述第1、第2端子供给,通过输出端子最大能够输出4K个不同的电压电平。
在本发明涉及的输出电路或数字模拟变换电路中,可以构成为:将所述内分比设为1∶2或2∶1,所述第1、第2端子的一方输入电压的2倍电压与所述第1、第2端子的另一方的输入电压之和成为所述输出电压的3倍,选择电路输入电压值互不相同的第1至第m(=2K,其中K为规定的正整数)参考电压,将所述第1至第2K参考电压分别设为等间隔的第1至第4K电平的电压之中、
{1+a_1×4(K-1)+a_2×4(K-2)+a_3×4(K-3)+...+a_K×4(K-K)}(其中a_1、a_2、a_3、...、a_K取0或3)电平,根据至少由2K位构成的、所输入的选择信号(或数字数据信号),输出从第1电平到第4K电平为止的共计4K个互不相同的电平的输出电压。
本发明的其他方面涉及的显示装置,作为驱动数据线的驱动器备有所述输出电路。
本发明的其他方面涉及的输出电路或数字模拟变换电路,其中具备:
生成电压值互不相同的m×S个参考电压的电路,其中m=2K,K为2以上的正整数,S为规定的正整数;
输出端子;
至少一个译码器块,其输入所述m×S个参考电压和多位的数字数据信号,根据所述数字数据信号中、成为各自被预先确定的位字段的第1、第2、第3位组的值,将从所述m×S个参考电压中选择出的电压分别输出到第1及第2端子;
放大电路,其输入由所述译码器块供给到所述第1及第2端子的电压,将以1∶2或2∶1的内分比内分了所述第1及第2端子的电压后的电压从所述输出端子输出;
所述译码器块具有3级结构的电路块,
所述第1级具备S个电路块,其将所输入的所述m×S个参考电压中、每m个参考电压作为输入,根据所述第1位组的值,从所述m个参考电压中选择包含重复在内的2个电压后输出;
所述第2级具备:将用所述第1级的S个电路块分别选择的2个电压的一方作为输入,根据所述第2位组的值,从所输入的S个电压中选择1个电压后输出的电路块;和将用所述第1级的S个电路块分别选择的2个电压的另一方作为输入,根据所述第2位组的值,从所输入的S个电压中选择1个电压后输出的电路块;
所述第3级具备输入由所述第2级的2个电路块分别选择输出的电压,根据所述第3位组的值,以将所输入的2个电压分别供给到所述第1及第2端子或将其切断的方式进行控制的1个电路块,
将输入到所述译码器块中所述第1级的电路块的每一个中的所述m个参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,
根据所述第1至第3位组的信号值,由所述输出端子输出m2×S个互不相同的电压电平中的任一个。
在本发明中,可以构成为:在所述第3位组的各位全部包含于所述第1位组及/或第2位组时,省略所述第3级电路块,将所述第2级的2个电路块的输出供给到所述第1、第2端子。
本发明的其他方面涉及的输出电路或数字模拟变换电路,具备:
生成电压值互不相同的m×S个参考电压的电路,其中m=2K,K为2以上的正整数,S为规定的正整数;
输出端子;
至少一个译码器块,其输入所述m×S个参考电压和多位的数字数据信号,根据所述数字数据信号中、成为各自被预先确定的位字段的第1、第2、第3位组的值,将从所述m×S个参考电压中选择出的电压分别输出到第1及第2端子;
放大电路,其输入由所述译码器块供给到所述第1及第2端子的电压,将以1∶2或2∶1的内分比内分了所述第1及第2端子的电压后的电压从所述输出端子输出;
所述译码器块具有3级结构的电路块,
所述第1级具备m个电路块,其将所输入的所述m×S个参考电压中、每S个参考电压作为输入,根据所述第1位组的值,从所述S个参考电压中选择1个电压后输出;
所述第2级具备:将用所述第1级的m个电路块选择的m个电压作为输入,根据所述第2位组的值,从所输入的m个电压中选择2个电压后输出的1个电路块;
所述第3级具备:输入由所述第2级电路块选择输出的2个电压,根据所述第3位组的值,以将所输入的2个电压分别供给到所述第1及第2端子或将其切断的方式进行控制的1个电路块,
将输入到所述译码器块中所述第1级的m个电路块的每一个中的第T个参考电压组分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,T为满足1≤T≤S的正整数,
根据所述第1至第3位组的信号值,由所述输出端子输出m2×S个互不相同的电压电平中的任一个。
在本发明中,可以构成为:还具备所述m的值共同或不同的译码器块,在所述m的值为最大的译码器块中,在所述第3位组的各位全部包含于所述第1位组及/或第2位组时,省略所述第3级电路块,将所述第2级的2个电路块的输出供给到所述第1、第2端子。
在本发明的其他方面涉及的输出电路或数字模拟变换电路中,将所述m设为2K(其中K为规定的正整数),所述选择电路(译码器)构成为根据成为所述选择信号的第1至第2K信号、共计2K位信号,选择第1至第2K参考电压后向所述第1、第2端子输出,具备第1列到第K列为止的电路块组,所述各电路块具有4个输入端子与2个输出端子,由所述4个输入端子接收电压信号,由所述2个输出端子输出根据2位信号选择出的电压信号,所述第1列由2的(K-1)次方个所述电路块构成,2的(K-1)次方个所述电路块分别向4个输入端子中每两个共同连接的2个输入端输入所述第1至第2K参考电压的各两个,根据所述第1、第2信号分别选择2个电压信号后输出,第F列(其中F为2到K的正整数)由2的(K-F)次方个所述电路块构成,所述2的(K-F)次方个电路块分别向4个输入端子输入第(F-1)列的各两个电路块的输出电压,根据第(2F-1)、第2F信号,分别选择2个电压信号后输出,所述第K列的电路块组的2个输出电压信号被输出到所述第1、第2端子。
在本发明的其他方面涉及的输出电路或数字模拟变换电路中,可以构成为具备:译码器电路,其输入电压值互不相同的m个参考电压,其中m=2K,K为2以上的正整数,将由数据输入端子输入的数字数据信号作为选择信号,从所述m个参考电压中选择2个相同或不同的参考电压并顺次输出;和放大电路,其通过1个端子顺次输入用所述译码器电路选择出的2个电压,从输出端子输出以1∶2或2∶1的内分比内分了2个电压后的电压,将所述第1至第2K参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,根据所输入的由至少2K位构成的所述数字数据信号,从所述输出端子输出从所述第1电平到第4K电平为止的共计4K个互不相同电平的电压中的一个电压。
根据本发明,达到以下效果:在利用了能够输出2个输入电压以及将这些电压内分为1∶2及2∶1的电压等共计4个电平的差动放大器的DAC中,相对于输入电压数m,最大可以进行m的平方个电压电平的输出。
另外,根据本发明,达到以下效果:输出选择性地输入到所述差动放大器的2个输入端子的2个输入电压的译码器,可以大幅度削减输入电压(灰度等级电压)数,同时也可以大幅度削减晶体管数,可以实现节省面积化。
进而,根据本发明,达到以下效果:通过采用所述差动放大器和译码器,从而使节省面积且低成本的数据驱动器LSI成为可能,或者使包括数据驱动器的显示装置的低成本化或窄框化也成为可能。
附图说明
图1是表示本发明一实施例的输出电路的构成的图;
图2是说明本发明一实施例的放大器的1∶2内插动作的图;
图3是说明本发明一实施例的放大器的2∶1内插动作的图;
图4是表示本发明一实施例的放大器的构成的一例的图;
图5是表示本发明一实施例的放大器的构成的另一例的图;
图6是表示本发明一实施例的放大器的构成的又一例的图;
图7是表示本发明一实施例的2位DAC的输入输出电平的对应的图;
图8是表示实现图7的对应关系的2位译码器(Nch)的构成例的图;
图9是表示本发明一实施例的DAC的输出电压波形的图;
图10是能向图1的放大电路13输入的输入电压数m为4个(m=4)时的输入输出电平对应图的一例;
图11是表示本发明另一实施例的4位数DAC的输入输出电平的对应的图;
图12是表示实现图11的对应关系的4位译码器(Nch)的构成例的图;
图13是表示图12的变形例的图;
图14是表示采用了图12、图13的译码器和图5的差动放大器的4位DAC的输出波形的图;
图15是表示本发明另一实施例的6位DAC的输入输出电平的对应的图;
图16是表示实现图15的对应关系的6位译码器(Nch)的构成例的图;
图17是表示采用了图16的译码器与图5的差动放大器的6位DAC的输出波形的图;
图18是表示本发明一实施例的数据驱动器的构成的图;
图19是表示数据驱动器的输出电压特性的图;
图20是表示有源矩阵型液晶显示装置的构成的图;
图21是表示现有的数据驱动器的构成的图;
图22是表示第1专利文献(US6,246,351号说明书)记载的DAC的构成的图;
图23是表示第2专利文献(US5,396,245号说明书)记载的DAC的构成的图;
图24是表示图21的译码器984的构成的图;
图25是表示本发明另一实施例中的译码器的构成的图;
图26是表示本发明又一实施例的译码器的构成的图;
图27是表示本发明另一实施例的DAC中的输入输出对应的图;
图28是表示实现图27的输入输出对应关系的译码器的构成的一例的图;
图29是表示实现图27的输入输出对应关系的译码器的构成的另一例的图;
图30是表示本发明的又一实施例的选择电路(译码器)的构成的图;
图31是表示图30的电路块的构成的图;
图32是表示实现图11的对应关系的4位译码器(Nch)的构成例的图;
图33是表示本发明的另一实施例的数字模拟变换器(DAC)的构成的图;
图34是表示图33的放大电路23的一实施例的构成的图;
图35是表示图33的放大电路23的一实施例的其他构成的图;
图36是表示图33的数据输入控制电路26与译码器22的一实施例的构成的图;
图37是表示本发明的一实施例的其他数据驱动器的构成的图;
图38是表示本发明的一实施例的有源矩阵型液晶显示装置的构成的图;
图39是表示图11的4位DAC的输入输出电平的对应的图的变形例;
图40是表示图39的各参考电压的选择条件的图。
图中:11-输出电路,12、22-选择电路(译码器),12A、12A1、12A2、12A3、12B、12B1、12B2、12B3-译码器块,13、23-放大电路(放大器),14-灰度等级电压产生电路,22-译码器,24-参考电压产生电路,25-电路块,26-数据输入控制电路,41、42、43-电路块,51、52、53、61-电路块,101~106-n沟道晶体管,107~109-恒流源,110、111-p沟道晶体管,112-放大器,301~304-n沟道晶体管,401~416-n沟道晶体管,501~528-n沟道晶体管,601~630-n沟道晶体管,701~704-n沟道晶体管,950-显示控制器,960-显示部,961-扫描线,962-数据线,963-薄膜晶体管,964-像素电极,965-液晶电容,966-对向基板电极,970-栅极驱动器,980-数据驱动器,981-锁存地址选择器,982-锁存器,983、986-灰度等级电压产生电路,984、987-译码器,985-缓冲电路,990-数据变换电路,991-数据变换表格,T0、T1、T2-输入端子,R000~R255、R000b~R255b-电阻串,S000~S255、S000b~S255b-电阻端电压选择开关,4001、4001b-串DAC部,4002、4003、4002b、4003b-输入端子,4004、4004b-差动对输入选择开关,4100、4100b-内插放大部,4110、4120、4130、4140、4110b、4120b、4130b、4140b-差动对,4111、4121、4131、4141、4111b、4121b、4131b、4141b-非反相输入,4112、4122、4132、4142、4112b、4122b、4132b、4142b-反相输入,4150、4150b-负载电路,4200b-电流源。
具体实施方式
对用于实施本发明的最佳方式进行说明。参照图1,本发明的一实施方式涉及的输出电路11备有:选择电路12,其将电压值互不相同的多个(m个)参考电压输入,根据选择信号来选择2个电压后输出;放大电路13,其从2个输入端子输入从所述选择电路输出的2个参考电压,根据所述2个输入端子的电压差,输出内插为1∶2或2∶1的电压。该电路作为数字模拟变换电路使用,作为选择信号采用数字数据信号,输出数字数据信号所对应的电平的电压。
或者,在本发明中,也可以是:顺次输出用所述选择电路选择出的2个电压,在放大电路13中从1个输入端子顺次输入用所述选择电路选择出的2个电压,输出将所输入的2个电压内插为1∶2或2∶1的电压。
在本发明中,图1的放大电路13只要是将第1及第2输入端子的电压内插为1∶2或2∶1的构成,则可以采用任意的构成。作为这种放大电路的一例,例如如图4所示,可以通过具有以下部件的构成来实现:第1、第2输入端子T1、T2;一端都接地的第1、第2电容器C1、C2;电压跟随(voltage follower)型的放大器A1;连接在第1输入端子T1与第1电容器C1的另一端之间的第1开关SA1;连接在第1电容器C1的另一端与放大器A1的非反相输入(+)之间的第2开关SB1;连接在第2输入端子T2与第2电容器C2的另一端之间的第3开关SA2;连接在第2电容器C2的另一端与放大器A1的非反相输入(+)之间的第4开关SB2。首先,若将第2、第4开关SB1、SB2断开,将第1、第3开关SA1、SA2接通,则供给到输入端子T1、T2的电压通过第1、第3开关SA1、SA2分别储存在第1、第2电容器C1、C2中,在接下来的期间内,若将第1、第3开关SA1、SA2断开,将第2、第4开关SB1、SB2接通,则在第1、第2电容器C1、C2间电荷被重新结合。在此,若将第1电容器C1与第2电容器C2的电容比设为2∶1,则放大器A1的非反相输入(+)的电压(因此输出电压Vout)成为(2×V(T1)+V(T2))/3,即将第1输入端子T1与第2输入端子T2的电压内分为1∶2的电压。
因此,可知:放大器A1的输出电压也成为将第1输入端子T1与第2输入端子T2的电压内分为1∶2的电压。而且,若将第1电容器C1与第2电容器C2的电容比设定为1∶2,则输出电压Vout成为将第1输入端子T1与第2输入端子T2的电压内分为2∶1的电压。
根据本发明的一实施方式,如图2所示,选择电路12可以实现以下构成:输入电压值互不相同的第1参考电压A和第2参考电压B,根据选择信号,向所述第1、第2端子供给第1、第1参考电压(A、A)、第1、第2参考电压(A、B)、第2、第1参考电压(B、A)、第2、第2参考电压(B、B)中的任一对,最大能够输出4个互不相同的电压电平。在图2所示的例子中,(A、A)、(A、B)、(B、A)、(B、B)分别对应于Vo1、Vo2、Vo3、Vo4。另外,在图3所示的例子中,(A、A)、(B、A)、(A、B)、(B、B)分别对应于Vo1、Vo2、Vo3、Vo4。
该选择电路12,例如如图8所示,构成为:根据成为所述选择信号的第1及第2信号D0、D1的共计2位来选择第1、第2参考电压,并输出到第1、第2端子,具有:
第1开关301,其连接在第1参考电压A和所述第1端子T1之间,向控制端子输入所述第2信号的互补信号D1B;
第2开关302,其连接在第1参考电压A与所述第2端子T2之间,向控制端子输入所述第1信号的互补信号D0B;
第3开关303,其连接在第2参考电压B与所述第1端子T1之间,向控制端子输入第2信号D1;
第4开关304,其连接在第2参考电压B与所述第2端子T2之间,向控制端子输入所述第1信号D0。
根据本发明一实施方式的输出电路,将所述内分比设为1∶2或2∶1,设为所述第1端子的输入电压V(T1)的2倍电压与第2端子的输入电压V(T2)之和是输出电压Vout的3倍,或者所述第2端子的输入电压V(T2)的2倍电压与所述第1端子的输入电压V(T1)之和是输出电压Vout的3倍的关系,将所述第1、第2参考电压A、B分别设为等间隔的第1至第4电平的电压中的第1、第4电平,在选择电路12中,输出以基于第1、第1参考电压(A、A)的对的选择的输出电压和基于第2、第2参考电压(B、B)的对的选择的输出电压为两端的共计4电平的电压。
在其他实施方式中,本发明也可以构成为:选择电路12输入电压值互不相同的第1至第4参考电压(A、B、C、D),根据所述选择信号,向所述第1、第2端子供给:
(01)第1、第1参考电压(A、A)、
(02)第1、第2参考电压(A、B)、
(03)第2、第1参考电压(B、A)、
(04)第2、第2参考电压(B、B)、
(05)第1、第3参考电压(A、C)、
(06)第1、第4参考电压(A、D)、
(07)第2、第3参考电压(B、C)、
(08)第2、第4参考电压(B、D)、
(09)第3、第1参考电压(C、A)、
(10)第3、第2参考电压(C、B)、
(11)第4、第1参考电压(D、A)、
(12)第4、第2参考电压(D、B)、
(13)第3、第3参考电压(C、C)、
(14)第3、第4参考电压(C、D)、
(15)第4、第3参考电压(D、C)、
(16)第4、第4参考电压(D、D)、
中的任一对,最大能够输出4的平方个互不相同的电压电平。
在本实施方式中,选择电路也可以构成为根据成为选择信号的第1至第4信号D0、D1、D2、D3等共计4位来选择第1至第4参考电压A、B、C、D,并输出到第1、第2端子T1、T2。例如如图32所示,具有:
第1及第2开关401、402,其连接在第1端子T1和第1参考电压A的供给端子之间,向控制端子分别输入第2信号的互补信号D1B与第4信号的互补信号D3B;
第3及第4开关403、404,其连接在第2端子T2与第1参考电压A的供给端子之间,向控制端子分别输入第1信号的互补信号D0B与第3信号的互补信号D2B;
第5及第6开关405、406,其连接在第1端子T1与第2参考电压B的供给端子之间,向控制端子分别输入第2信号D1与第4信号的互补信号D3B;
第7及第8开关407、408,其连接在第2端子T2与第2参考电压B的供给端子之间,向控制端子分别输入第1信号D0与第3信号的互补信号D2B;
第9及第10开关409、410,其连接在第1端子T1与第3参考电压C的供给端子之间,向控制端子分别输入第2信号的互补信号D1B与第4信号D3;
第11及第12开关411、412,其连接在第2端子T2与第3参考电压C的供给端子之间,向控制端子分别输入第1信号的互补信号D0B与第3信号D2;
第13及第14开关413、414,其连接在第1端子T1与第4参考电压D的供给端子之间,向控制端子分别输入第2信号D1与第4信号D3;
第15及第16开关415、416,其连接在第2端子T2与第4参考电压D的供给端子之间,向控制端子分别输入第1信号D0与第3信号D2。
将第1信号的互补信号D0B共同输入到控制端子的第3及第11开关403、411共用一个开关或由2个开关构成;将第1信号D0共同输入到控制端子的第7及第15开关407、415共用一个开关或由2个开关构成;将第2信号D1共同输入到控制端子的第5及第13开关405、413共用一个开关或由2个开关构成;将第2信号的互补信号D1B共同输入到控制端子的第1及第9开关401、409共用一个开关或由2个开关构成。若用2个开关来构成第3及第11开关403、411、第7及第15开关407、415、第5及第13开关405、413、第1及第9开关401、409的各对的全部,则形成图32所示的例子的构成,若各对共用1个开关,则成为例如图12所示的构成(开关元件数为12)。
在本实施方式中,将所述内分比设为1∶2或2∶1,所述第1、第2端子的一方输入电压的2倍电压与所述第1、第2端子的另一方的输入电压之和变为所述输出电压的3倍,将所述第1至第4参考电压分别设为等间隔的第1至第16电平的电压中的第1、第4、第13、第16电平,在所述选择电路中,输出以基于所述第1、第1参考电压(A、A)的对的选择的输出电压与基于所述第4、第4参考电压(D、D)的对的选择的输出电压为两端的共计16电平的电压。
在本发明的其他实施方式中,也可以成为针对最大能够进行m的平方个(m2)以下的输出的电压电平,相邻的至少一组电压电平的间隔和其他相邻的一组电压电平的间隔不同的构成,以便具有非线性输入输出特性。
在本发明的另一实施方式中,以从能够输出的输出电压的下限到上限规定的输出电压的范围被分割为互不重叠的多个区间,按照所述各区间,设置与各区间对应的、电压电平互不相同的至少2个参考电压,在所述区间中,根据所述多个(m个)参考电压,最大输出m的平方个电平的输出电压。
根据本发明涉及的显示装置的一实施方式,上述选择电路12构成译码器电路,将来自生成多个电压电平的灰度等级电压产生电路14的多个电压电平作为所述多个参考电压来接收,将数字视频数据作为所述选择信号来输入,上述放大电路13构成接收译码器电路的输出并驱动数据线的驱动电路。
【实施例】
以下参照附图详细地说明本发明的实施例。图1是用于说明本发明的一实施例涉及的输出电路的构成的图。参照图1,输出电路11输入不同的m个参考电压,根据选择信号,最大能够输出m的平方个电压电平,输出从其中选择出的电压。输出电路11包括选择电路12和放大电路13(也称为“放大器”或“amplifier”),选择电路12输入不同的m个参考电压,根据选择信号,可以向2个端子T1、T2输出最大m的平方个组合电压。关于放大电路13,虽然可以采用可输出将T1、T2的电压内插为1∶2或2∶1的电压的放大器,但以下为了方便,对采用内插为1∶2的放大电路的情况进行说明。
放大电路13针对输出到端子T1、T2的2个电压V(T1)、V(T2),根据其电压差,输出内分为1∶2的电压。
图1的输出电路11在选择信号为多位的数字数据信号时,可以用作DAC(数字模拟转换器),相对于能够输出的电压电平数,可以减少输入电压数,可以节省面积地构成。作为多个(m个)参考电压,优选供给恒压,由电压跟随器等的输出供给,该电压跟随器接收来自串联设置在第1、第2电压(基准电压)之间的分压用的电阻串(未图示)的抽头或在该抽头的分压电压。
图2是表示图1所示的放大电路13的输入输出特性的输入输出电平对应关系图。
在图2中,相对于2个输入电压A、B,图1的放大电路13可以输出Vo1、Vo2、Vo3、Vo4等4个电压电平。若将输入到输入端子T1、T2的电压分别设为V(T1)、V(T2),则在(V(T1),V(T2))=(A,B)时,放大电路13的输出变为将输入电压A、B内分为1∶2的电压、即Vo2,在(V(T1),V(T2))=(B,A)时,放大电路13的输出变为将输入电压B、A内分为1∶2的电压、即Vo3。在输入到V(T1)、V(T2)的电压相等的情况下((V(T1),V(T2))=(A,A)或(B,B)),图1的放大电路13的输出变为与输入电压相等的电压(Vo1或Vo4)。而且,对于输入到V(T1)、V(T2)的电压相等且放大电路13的输出等于输入电压的情况,由于此时的2个输入电压的电压差为零,故也可以将等于输入电压的输出电压作为基于电压差零的1∶2内插电压进行考虑。
而且,在放大电路13为输出将T1与T2的电压内分为2∶1的电压的放大器的情况下,如图3所示,可知输出Vo2与Vo3时的输入电压和图2的输入电压相反。或者,也可以使输入到T1与T2的电压和图2相反。这样,在放大电路13为输出内分为2∶1的电压的放大器的情况下,如上所述,通过使1∶2内插时的T1与T2的输入电压相反,从而可以实现。并且,即使替换内分比,放大电路13输出的4个电压电平的两端((V(T1)、V(T2))=(A、A)及(B、B))也不会改变。
以下说明图1的放大电路13的具体构成。
图4是表示图1的放大电路13的构成的一例。参照图4,该放大电路是在电容器C1、C2中保持2个输入电压,利用其电容耦合来生成内分电压的放大器。具有:电压跟随器A1,其由在输出端子Vout上连接输出端及反相输入端(-)、将施加在非反相输入端(+)上的电压输出到输出端子Vout的差动放大器构成;开关SA1、SB1,其在输入端子T1与电压跟随器A1的非反相输入端(+)之间连接为串联形态;开关SA2、SB2,其在输入端子T2与电压跟随器A1的非反相输入端(+)之间连接为串联形态;电容C1,其连接在开关SA1、SB1的连接点与GND之间;电容C2,其连接在开关SA2、SB2的连接点与GND之间。首先,若使开关SB1、SB2断开,使开关SA1、SA2接通,则供给到输入端子T1、T2的电压通过开关SA1、SA2分别被储存在电容器C1、C2中,在接下来的期间内,若使开关SA1、SA2断开,使开关SB1、SB2接通,则在电容器C1、C2之间电荷重新结合,但通过将电容C1与C2的电容比预先设定为2∶1,从而电压跟随器A1的非反相输入电压变为(2×V(T1)+V(T2))/3,即将输入端子T1与T2的电压内分为1∶2的电压。因此,电压跟随器A1的输出电压也变为将T1与T2的电压内分为1∶2的电压。而且,如果将电容C1与C2的电容比设定为1∶2,则输出电压变为将T1与T2的电压内分为2∶1的电压。
另外,作为图1的放大电路13的其他例子,可以是图5那样的构成。该构成变为:在图22所示的现有的内插放大部4100中,相当于将差动对设为3个的情况,将端子T1固定连接在2个差动对的非反相输入上,将端子T2固定连接在剩下的一个差动对的非反相输入上的构成。在图22所示的构成中,3个差动对的非反相输入端中的一个例如固定连接在端子T1上,其他两个必须可切换连接端子T1、T2的任一个。与图22的构成不同,在图5的构成中,3个差动对的非反相输入端分别固定连接在输入端子T1或输入端子T2上。参照图5,具备输出对共同连接在成为负载电路的电流反射镜(由晶体管110、111构成)上的3个差动对(差动晶体管对101、102与恒流源107、差动晶体管对103、104与恒流源108、差动晶体管对105、106与恒流源109),差动对101、102的成为非反相输入与反相输入的晶体管101、102的栅极连接在端子T2与输出端子上,差动对103、104的非反相输入与反相输入(晶体管103、104的栅极)连接在端子T1与输出端子上,差动对105、106的非反相输入与反相输入(晶体管105、106的栅极)连接在端子T1与输出端子上,放大器112将电流反射镜110、111与差动对的输出对的连接点电压差动输入,输出端连接着输出端子。
在图5中,在以相同尺寸的晶体管构成3对差动晶体管对,将驱动每一个差动对的电流源107、108、109也设定为相等的情况下,可以将V(T1)与V(T2)内插为1∶2的电压作为输出电压Vout输出。
另外,在图5中,在将输入端子T1连接到1个非反相输入,将输入端子T2连接到剩下的2个非反相输入的情况下,可以输出将V(T1)与V(T2)内分为2∶1的电压。
图6是表示图1的放大电路13的其他构成例的图。参照图6,该放大电路构成为:在图5的构成中,将驱动3个差动对的电流源共用化,以1个共用电流源来驱动3个差动对。该情况下,虽然输出电压精度稍有降低,但图6的放大电路与图5的放大电路同样,可以输出将V(T1)、V(T2)内分为1∶2的电压。另外,同样在将输入端子T1连接到1个非反相输入,将输入端子T2连接到剩下的2个非反相输入的情况下,可以输出将V(T1)、V(T2)内分为2∶1的电压。而且,在图6中,放大器112在成为差动对的共用负载电路的电流反射镜110、111的输出端(晶体管的漏极)上连接输入端,输出端连接着输出端子。
并且,图4至图6所示的放大电路,只不过是表示一例,本发明的放大电路当然不限于该构成。即,在本发明中,当然只要是能够输出将V(T1)、V(T2)内分为1∶2的电压的放大电路,采用任意的电路构成都可以。
接着,对采用了具有图2的输入输出特性的放大电路13的DAC(数字模拟转换器,图1)进行说明。放大电路13并未限于图4至图6的构成,可以采用具有图2的输入输出特性的任意放大器。
首先,对选择2个输入电压A、B后输入到第1、第2输入端子T1、T2,并输出4个电压电平(Vo1~Vo4)的译码器进行说明。
图7是表示通过2位数据D1、D0来控制图2对应的2个输入电压A、B向输入端子T1、T2的4种输入控制(选择)的2位数据输入译码器的输入输出对应关系的图。将输入电压A、B分别设定为等间隔的第1至第4电压电平中的第1与第4电压电平。虽然没有图示图3所对应的2位数据输入译码器的输入输出对应关系,但只需调换图7的V(T1)与V(T2)即可。
图8是表示可以实现图7的控制的2位译码器(Nch)的电路构成的一例的图。参照图8,该译码器电路具备:晶体管开关301、302,其分别连接在电压A(电压A的供给端子)与端子T1、T2之间,并分别向控制端子输入数据位信号D1B、D0B;晶体管开关303、304,其分别连接在电压B(电压B的供给端子)与端子T1、T2之间,并分别向控制端子输入数据位信号D1、D0;在(D1,D0)=(0,0)、(0,1)、(1,0)、(1,1)时,导通的晶体管对变为(301、302)、(301、304)、(303、302)、(303、304),如图7所示,向端子T1、T2传输(A,A)、(A,B)、(B,A)、(B,B)。
图8所示的译码器仅由2个输入电压和4个晶体管构成。一般的2位译码器(Nch)需要4个输入电压和至少6个晶体管,即使与此相比,图8的译码器也成为非常简单的构成。而且,各位信号(D1、D0)及其反相信号的顺序可以是任意的。另外,对于Pch译码器,虽然未图示,但在Nch译码器中通过将数字数据反相输入的构成(将DX设为DXB,将DXB设为DX(图7中X=0,1))而简单地实现。
图9是表示采用了图8所示的译码器电路与图5的差动放大器的2位DAC的输出波形的图。在图9中示出:使2位数据(D1,D0)在一定期间顺次变化为(0,0)→(0,1)→(1,0)→(1,1)时的、端子T1、T2的电压V(T1)、V(T2)及差动放大器的输出电压Vout的输出波形。输入电压A、B设为A=4.9V、B=5.2V,输出电压的各电平以0.1V的电压差设定。根据图9,可以确认:根据2位数据,可以高精度地输出0.1V间隔的4个电平(4.9V、5.0V、5.1V、5.2V)。
接着,对本发明涉及的4位DAC的实施例进行说明。放大电路13在即使增大提供给端子T1、T2的2个输入电压的电压差、也能进行高精度输出的情况下,通过不仅进行最邻近的电平间的输入电压之间的内插,也进行与2个相邻或3个相邻的输入电压的内插,从而能够进行输出电平扩展。若利用该原理,则最大能够进行输入电压数的平方个输出。其中,放大电路13优选可以输出将输入到端子T1、T2的电压V(T1)、V(T2)内分为1对2或2对1的内插(内分)电压。
图10是表示能向图1的放大电路13输入的输入电压数m为4个(m=4)时的输入输出电平对应的一例的图。该图10是采用了将输入到端子T1、T2的电压V(T1)、V(T2)内插输出为1对2的放大电路13时的例子。
如图10所示,通过将4个输入电压A、B、C、D选择输入到输入端子T1、T2,从而最大可以输出作为输入电压数m=4的平方个的16个电压电平(Vo1~Vo16)。而且,在放大电路13构成为输出将输入到端子T1、T2的电压V(T1)、V(T2)内分为1对2的内插(内分)电压的情况下,可以将16个输出电压设为等间隔。其中,此时,输入电压A、B、C、D分别设定为第1(Vo1)、第4(Vo4)、第13(Vo13)、第16(Vo16)电压电平。而且,在放大电路13输出将输入到端子T1、T2的电压V(T1)、V(T2)内分为2对1的电压的构成中,在图10中调换T1与T2。
图11是表示4位DAC的输入输出特性的输入输出电平对应关系图。参照图11,对将4个输入电压A、B、C、D选择输入到输入端子T1、T2,输出4个输入电压的平方个的16个电压电平的DAC进行说明。4个输入电压A、B、C、D向输入端子T1、T2的16种输入选择,由4位数据D3、D2、D1、D0来控制。而且,图11的电平编号可以对应于图10的电压电平(Vo1~Vo16)。另外,放大电路13也能输出将输入到端子T1、T2的电压V(T1)、V(T2)内分为1对2的内插(内分)电压,使16个输出电压等间隔。
而且,将第1至第4参考电压A、B、C、D分别设定为第1、第4、第13、第16电平,选择电路12根据4位的选择信号D3、D2、D1、D0,可以将:
(01)第1、第1参考电压(A、A)、
(02)第1、第2参考电压(A、B)、
(03)第2、第1参考电压(B、A)、
(04)第2、第2参考电压(B、B)、
(05)第1、第3参考电压(A、C)、
(06)第1、第4参考电压(A、D)、
(07)第2、第3参考电压(B、C)、
(08)第2、第4参考电压(B、D)、
(09)第3、第1参考电压(C、A)、
(10)第3、第2参考电压(C、B)、
(11)第4、第1参考电压(D、A)、
(12)第4、第2参考电压(D、B)、
(13)第3、第3参考电压(C、C)、
(14)第3、第4参考电压(C、D)、
(15)第4、第3参考电压(D、C)、
(16)第4、第4参考电压(D、D)
对的任一个供给到放大电路13的第1、第2端子T1、T2。并且,在放大电路13的内分比为1∶2时,第1端子电压V(T1)的2倍与第2端子电压V(T2)之和等于输出电压Vout的3倍,能够输出第1至第16电压电平。
还有,在放大电路13的内分比为2∶1时,通过将端子T1与T2的输入电压设定为与上述相反,从而可以得到完全相同的输出。此时,第1端子电压V(T1)与第2端子电压V(T2)的2倍之和等于输出电压Vout的3倍,能够输出第1至第16电压电平。
图12是表示实现图11所例示的控制的4位译码器(Nch)的构成的一例的图。参照图12,在该译码器中,是分为高位2位(D3、D2)和低位2位(D1、D0),将低位2位相对于高位2位共有化并削减了晶体管数的构成。在图12所示的例子中,可以由4个输入电压与12个晶体管401~412来构成(在图32的构成中为4个输入电压与16个晶体管401~416)。而且,各位信号D3、D2、D1、D0及其反相信号的顺序可以是任意的。
参照图12,该译码器电路(选择电路)备有:
连接在第1参考电压(A:电平1)与所述第1端子T1之间,并将D1B与D3B分别输入到控制端子的第1及第2开关401、402;
连接在第1参考电压A与第2端子T2之间,并将D0B与D2B分别输入到控制端子的第3及第4开关403、404;
连接在第2参考电压(B:电平4)与第1端子T1之间,并将D1与D3B分别输入到控制端子的第5及第6开关405、406;
连接在第2参考电压B与第2端子T2之间,并将D0与D2B分别输入到控制端子的第7及第8开关407、408;
连接在第3参考电压(C:电平13)与第1及第2开关401、402的连接点之间,并将D3输入到控制端子的第9开关409;
连接在第3参考电压C与第3及第4开关403、404的连接点之间,并将D2输入到控制端子的第10开关410;
连接在第4参考电压(D:电平16)与第5及第6开关405、406的连接点之间,并将D3输入到控制端子的第11开关411;
连接在第4参考电压D与所述第7及第8开关407、408的连接点之间,并将D2输入到控制端子的第12开关412。即,晶体管的数为401~412的共计12个。
图13是表示图12的另一变形例的图,是分为高位2位(D3、D2)与低位2位(D1、D0),将高位2位相对于低位2位共有化来削减晶体管数的构成。参照图13,备有:
连接在第1参考电压A(电平V1)与第1端子T1之间,并将D1B与D3B分别输入到控制端子的第1及第2开关401、402;
连接在第1参考电压A与第2端子T2之间,并将D0B与D2B分别输入到控制端子的第3及第4开关403、404;
连接在第2参考电压B(电平V4)与所述第1及第2开关401、402的连接点之间,并将D1输入到控制端子的第5开关405;
连接在第2参考电压B与所述第3及第4开关403、404的连接点之间,并将D0输入到控制端子的第6开关406;
连接在第3参考电压C(电平V13)与第1端子T1之间,并将D1B与D3分别输入到控制端子的第7及第8开关407、408;
连接在第3参考电压C与第2端子T2之间,并将D0B与D2分别输入到控制端子的第9及第10开关409、410;
连接在第4参考电压D(电平V16)与第7及第8开关407、408的连接点之间,并将D1输入到控制端子的第11开关411;
连接在第4参考电压D与所述第9及第10开关409、410的连接点之间,并将D0输入到控制端子的第12开关412。该情况下晶体管数也为12个。
这样,作为译码器的电路构成,各种各样的构成是可能的,由于其构成不同,晶体管数也稍有不同。但是,无论何种构成,都成为:经由将D1B与D3B分别输入到控制端子的2个开关连接第1参考电压A与第1端子T1之间;经由将D0B与D2B分别输入到控制端子的2个开关连接第1参考电压A与第2端子T2之间;
经由将D1与D3B分别输入到控制端子的2个开关连接第2参考电压B与第1端子T1之间;
经由将D0与D2B分别输入到控制端子的2个开关连接第2参考电压B与第2端子T2之间;
经由将D1B与D3分别输入到控制端子的2个开关连接第3参考电压C与第1端子T1之间;
经由将D0B与D2分别输入到控制端子的2个开关连接第3参考电压C与第2端子T2之间;
经由将D1与D3分别输入到控制端子的2个开关连接第4参考电压D与第1端子T1之间;
经由将D0与D2分别输入到控制端子的2个开关连接第4参考电压D与第2端子T2之间的构成。在以下的译码器的说明中,以晶体管数较少的代表性构成为例进行说明。而且,与参照图12、图13说明的4位译码器的变形例同样,即使在以下所说明的本发明的多位译码器的代表性构成中,也可以成为与经由将选择用信号输入到控制端子的多个开关来连接规定的参考电压与规定的端子(T1或T2)的构成相同的变形例。
在相同的4位译码器中,如果与图24所示的现有的译码器(图21的译码器984的具体例)相比,则图12、图13不仅可以削减输入电压数(参考电压的个数),构成译码器电路的晶体管数也在相对于图24的30个而在图12、图13所示的构成中仅有12个的状况,被大幅度削减,可以实现节省面积化。
即使对于4位以上的数据输入的译码器,同样也可以说节省面积的效果高。因此,通过采用本发明,从而可以大幅度简化译码器并能进行节省面积化。
图14是表示:在图1的数字模拟转换器(DAC)中,作为选择电路12采用图12、图13所示的译码器电路,作为放大电路13采用图5所示的差动放大器的4位DAC的输出波形的图。图14是:在一定期间内使4位数据D3、D2、D1、D0顺次变化为(0,0,0,0)→(0,0,0,1)→(0,0,1,0)→…→(1,1,1,1)时的端子T1、T2的电压V(T1)、V(T2)及DAC输出电压Vout的输出波形。输入电压A、B、C、D分别设为5.00V、5.06V、5.24V、5.30V,输出电压Vout的相邻电平间的电压差设定为20mV。通过图14可以确认:根据从(0,0,0,0)到(1,1,1,1)为止的4位数据,可以高精度地输出从5.0V到5.3V为止、20mV间隔的16个电平。
接下来,作为本发明的其他实施例,对6位DAC的构成进行说明。图15是表示本实施例的6位DAC的输入输出特性的输入输出电平对应关系的图。在该例中,就向输入端子T1、T2选择输入8个输入电压A、B、C、D、E、F、G、H中的2个(包含相同电压的情况),输出8个输入电压的平方个的64个电压电平的DAC进行说明。8个输入电压A、B、C、D、E、F、G、H向输入端子T1、T2的64种输入选择,由6位数据D5、D4、D3、D2、D1、D0来控制。而且,在放大电路13可以输出将输入到端子T1、T2的电压V(T1)、V(T2)内分为1对2的内插(内分)电压时,可以使64个输出电压等间隔。另外,此时输入电压A、B、C、D、E、F、G、H设定为第1、第4、第13、第16及第49、第52、第61、第64电压电平。并且,在放大电路13输出将输入到端子T1、T2的电压V(T1)、V(T2)内分为2对1的电压的构成中,在图15中调换T1与T2。
若将8个参考电压A~H分别设为第01、第04、第13、第16、第49、第52、第61、第64电平(V1、V4、V13、V16、V49、V52、V61、V64),则选择电路(译码器电路)12根据6位的数据信号(选择信号),可以向放大电路13的第1、第2端子T1、T2供给:
(01)第1、第1参考电压(A、A)、
(02)第1、第2参考电压(A、B)、
(03)第2、第1参考电压(B、A)、
(04)第2、第2参考电压(B、B)、
(05)第1、第3参考电压(A、C)、
(06)第1、第4参考电压(A、D)、
(07)第2、第3参考电压(B、C)、
(08)第2、第4参考电压(B、D)、
(09)第3、第1参考电压(C、A)、
(10)第3、第2参考电压(C、B)、
(11)第4、第1参考电压(D、A)、
(12)第4、第2参考电压(D、B)、
(13)第3、第3参考电压(C、C)、
(14)第3、第4参考电压(C、D)、
(15)第4、第3参考电压(D、C)、
(16)第4、第4参考电压(D、D)、
(17)第1、第5参考电压(A、E)、
(18)第1、第6参考电压(A、F)、
(19)第2、第5参考电压(B、E)、
(20)第2、第6参考电压(B、F)、
(21)第1、第7参考电压(A、G)、
(22)第1、第8参考电压(A、H)、
(23)第2、第7参考电压(B、G)、
(24)第2、第8参考电压(B、H)、
(25)第3、第5参考电压(C、E)、
(26)第3、第6参考电压(C、F)、
(27)第4、第5参考电压(D、E)、
(28)第4、第6参考电压(D、F)、
(29)第3、第7参考电压(C、G)、
(30)第3、第8参考电压(C、H)、
(31)第4、第7参考电压(D、G)、
(32)第4、第8参考电压(D、H)、
(33)第5、第1参考电压(E、A)、
(34)第5、第2参考电压(E、B)、
(35)第6、第1参考电压(F、A)、
(36)第6、第2参考电压(F、B)、
(37)第5、第3参考电压(E、C)、
(38)第5、第4参考电压(E、D)、
(39)第6、第3参考电压(F、C)、
(40)第6、第4参考电压(F、D)、
(41)第7、第1参考电压(G、A)、
(42)第7、第2参考电压(G、B)、
(43)第8、第1参考电压(H、A)、
(44)第8、第2参考电压(H、B)、
(45)第7、第3参考电压(G、C)、
(46)第7、第4参考电压(G、D)、
(47)第8、第3参考电压(H、C)、
(48)第8、第4参考电压(H、D)、
(49)第5、第5参考电压(E、E)、
(50)第5、第6参考电压(E、F)、
(51)第6、第5参考电压(F、E)、
(52)第6、第6参考电压(F、F)、
(53)第5、第7参考电压(E、G)、
(54)第5、第8参考电压(E、H)、
(55)第6、第7参考电压(F、G)、
(56)第6、第8参考电压(F、H)、
(57)第7、第5参考电压(G、E)、
(58)第7、第6参考电压(G、F)、
(59)第8、第5参考电压(H、E)、
(60)第8、第6参考电压(H、F)、
(61)第7、第7参考电压(G、G)、
(62)第7、第8参考电压(G、H)、
(63)第8、第7参考电压(H、G)、
(64)第8、第8参考电压(H、H)
的对的任一个。而且,放大电路13的内分比为1∶2时,第1端子电压V(T1)的2倍与第2端子电压V(T2)之和等于输出电压Vout的3倍,能够输出第1至第64电压电平。并且,在放大电路13的内分比为2∶1时,通过将图15的T1与T2的输入电压设定为与上述相反,从而可以得到完全相同的输出。此时,第1端子电压V(T1)与第2端子电压V(T2)的2倍之和等于输出电压Vout的3倍,能够输出第1至第64电压电平。
图16是可以实现图15的控制的6位译码器(Nch)的构成例。图16是按每2位分为(D5,D4)、(D3,D2)、(D1,D0),将高位位相对于低位位共有化而削减晶体管数的构成。
参照图16,该译码器电路备有:
连接在第1参考电压A(V1)与第1端子T1之间,并将D1B、D3B与D5B分别输入到控制端子的第1至第3开关501~503;
连接在第1参考电压A与第2端子T2之间,并将D0B、D2B与D4B分别输入到控制端子的第4至第6开关504~506;
连接在第2参考电压B(V4)与第1及第2开关501、502的连接点之间,并将D1输入到控制端子的第7开关507;
连接在第2参考电压B与所述第4及第5开关504、505的连接点之间,并将D0输入到控制端子的第8开关508;
连接在第3参考电压C(V13)与第2及第3开关502、503的连接点之间,并将D1B与D3分别输入到控制端子的第9及第10开关509、510;
连接在第3参考电压C与第5及第6开关505、506的连接点之间,并将D0B与D2分别输入到控制端子的第11及第12开关511、512;
连接在第4参考电压D(V16)与第9及第10开关509、510的连接点之间,并将D1输入到控制端子的第13开关513;
连接在第4参考电压D与第11及第12开关511、512的连接点之间,并将D0输入到控制端子的第14开关514;
连接在第5参考电压E(V49)与第1端子T1之间,并将D1B、D3B与D5分别输入到控制端子的第15至第17开关515~517;
连接在第5参考电压E与第2端子T2之间,并将D0B、D2B与D4分别输入到控制端子的第18至第20开关518~520;
连接在第6参考电压F(V52)与第15及第16开关515、516的连接点之间,并将D1输入到控制端子的第21开关521;
连接在第6参考电压F与第18及第19开关518、519的连接点之间,并将D0输入到控制端子的第22开关522;
连接在第7参考电压G(V61)与第16及第17开关516、517的连接点之间,并将D1B与D3分别输入到控制端子的第23及第24开关523、524;
连接在第7参考电压G与第19及第20开关519、520的连接点之间,并将D0B与D2分别输入到控制端子的第25及第26开关525、526;
连接在第8参考电压H(V64)与第23及第24开关523、524的连接点之间,并将D1输入到控制端子的第27开关527;
连接在第8参考电压H与第25及第26开关525、526的连接点之间,并将D0输入到控制端子的第28开关528。图16所示的构成可以由8个输入电压A~H(V1、V4、V13、V16、V49、V52、V61、V64)和28个晶体管501~528来构成。因此,如果利用本发明,则可以大幅度简化译码器,能够节省面积。而且,各位信号D5、D4、D3、D2、D1、D0及其反相信号的顺序是任意的。另外,经由将规定的信号输入到控制端子的多个开关来连接规定的参考电压与规定的端子(T1或T2)的构成,如果与图16相同,则能够进行任意的变更。
图17是表示:在图1的数字模拟转换器(DAC)中,作为选择电路12采用图16所示的译码器电路、作为图1的放大电路13采用图5的差动放大器的6位DAC的输出波形的图。在图17中示出:在一定期间内使6位数据D5、D4、D3、D2、D1、D0顺次变化为例如(0,0,0,0,0,0)→(0,0,0,0,0,1)→(0,0,0,0,1,0)→…→(1,1,1,1,1,1)时的端子T1、T2的电压V(T1)、V(T2)及DAC输出电压Vout的输出电压波形。输入电压A、B、C、D、E、F、G、H分别设为5.00V、5.01V、5.04V、5.05V、5.16V、5.17V、5.20V、5.21V,输出电压Vout的相邻电平间的电压差设定为3.3mV。通过图17可以确认:根据6位数据,可以高精度地输出从5.01V到5.21V为止、3.3mV间隔的64个电平。
以上,对在2、4、6位的数据输入的DAC中,输出输入电压数的平方个电压电平的情况进行了说明。而且,虽然输入电压数m可以是任意的,但在输出等间隔的电压电平的情况下,输入电压数优选设定为m=2、4、8等2的幂乘个(m=2的K次方,其中K为1以上的整数)。该情况下,用2K位的数字数据来选择输入电压数(2K个)的平方个(=4K个)的连续的输出电平(第1~4K电平),另外各输入电压设定为下式(1)给出的顺序的电平。
{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}
…(1)
其中,在上式(1)中,系数a1、a2、a3、…取0或3。
例如,在K=1时,输入电压数m为m=2,2个输入电压为连续的4个输出电平(1电平~4电平)中、(1+a1)电平(a1=0,3)。即,如图7所示,输入电压A、B为电平1、4。
另外,在K=2时,输入电压数m为m=4,4个输入电压变为连续的16个输出电平中的、{1+a1×4+a2}电平(a1、a2=0,3)。即,如图11所示,4个输入电压A、B、C、D为电平1(a1=a2=0)、电平4(a1=0,a2=3)、电平13(a1=3,a2=0)、电平16(a1=a3=3)。
在K=3时,输入电压数m为m=8,8个输入电压变为连续的64个输出电平中的、{1+a1×4+a2×16+a3}电平(a1、a2、a3=0,3),系数的组(a1,a2,a3)=(0,0,0)、(0,0,3)、(0,3,0)、(0,3,3)、(3,0,0)、(3,0,3)、(3,3,0)、(3,3,3)所分别对应的电平1、4、13、16、49、52、61、64变为图15所示的输入电压A~H。
即,与2、4、6的2K位的数据输入的DAC(图7、图11、图15)各自的输入电压的设定一致。这对于K=4以上也同样成立。
而且,即使为2的幂乘个以外的输入电压数,也能进行其平方个输出,但规则性的输出电平的设定有些困难。
通过组合到此为止说明的本发明,从而可以应用于液晶驱动器用DAC(数字模拟转换器)。即,液晶驱动器用DAC需要根据γ曲线(curve)来调节灰度等级电压的间隔。γ曲线在中间灰度等级几乎为直线,但如图19所示,在最高位灰度等级附近或最低位灰度等级附近倾斜度改变。因此,可以设计:在灰度等级特性为直线的中间灰度等级中采用输入电压数4(16分割)、输入电压数8(64分割)的译码器,在灰度等级特性为曲线的最高位灰度等级附近或最低位附近采用分割数少的输入电压数为2(分割数4)的译码器等组合为任意灰度等级特性曲线的译码器。
图18是对液晶用途等显示装置的数据驱动器适用本发明的构成。参照图18,以上述实施例来构成译码器12与放大电路(放大器)13。锁存地址选择器、锁存器等电路块与图21同样。在图18所示的构成中,通过将本发明适用于DAC整体或中间灰度等级的部分,从而即使增加分割数,也无需变更放大器的构成,由于可以大幅度削减构成此时的译码器12的晶体管数,故数据驱动器整体的节省面积化也可以实现。另外,在灰度等级电压产生电路14中,生成上述各实施例的参考电压。因此,即使在灰度等级电压产生电路14中也可以大幅度削减所生成的电压数。
而且,灰度等级电压产生电路14可以设为将其一部分或全部设置在数据驱动器的外部的构成。另外,在将本发明应用于DAC的情况下,希望输入到1个区间的多个参考电压相对于灰度等级值尽量设定为线性。以下对该理由进行说明。例如在图11所示的情况下,即在参考电压数为4个、输出16电平的区间中,由于16个输出电压电平通过参考电压的运算来生成,故在相对于灰度等级值而将参考电压设定为线性的情况下,16个输出电平全部为线性。另一方面,在参考电压没有被设定为线性的情况下,不仅16个输出电平没有变为线性,而且根据情况的不同,成为灰度等级翻转的原因。这对于显示装置的驱动电路来说是致命的。由此,希望参考电压相对于灰度等级值设定为线性。此外,在液晶数据驱动器等根据γ曲线来进行调整的情况下,希望灰度等级电压产生电路14调整区间两端的电平所对应的灰度等级电压。若将区间的中间电平所对应的电压设为调整点,则输入到该区间的参考电压未被设定为线性,因此产生上述问题。
以上,虽然对本发明涉及的差动放大器及使用其的DAC的实施例进行了说明,但本发明涉及的差动放大器及DAC不止是形成于硅基板上的LSI电路,也能是置换为形成于玻璃或塑料等绝缘性基板上的没有背面栅极(back gate)的薄膜晶体管的构成。
再者,采用了本发明涉及的差动放大器及DAC的数据驱动器,可以用作图20所示的液晶显示装置的数据驱动器980。具备本发明涉及的差动放大器及DAC的数据驱动器980通过减小译码器面积,从而低成本化成为可能,使用其的液晶显示装置的低成本化也可以实现。而且,图20所示的液晶显示装置也可以构成为,将数据驱动器980作为硅LSI单独地形成后连接在显示部960上,或者也可以采用多晶硅TFT(薄膜晶体管)等,通过形成电路而在玻璃基板等绝缘性基板上与显示部960一体地形成。特别是,在将数据驱动器与显示部一体地形成的情况下,根据本发明,通过减小数据驱动器的面积,从而窄框化(缩短显示部960的外周与基板外周的宽度)也成为可能。
也包含其他方式,即使对于这种显示装置的数据驱动器的任一个,通过采用本发明涉及的差动放大器及DAC,从而可以促进显示装置的低成本化或窄框化。例如,与液晶显示装置同样,即使对于向数据线输出多值电平的电压信号后进行显示的有源矩阵驱动方式的有机EL显示器等显示装置,当然也可以采用本发明涉及的差动放大器。
用上述实施例说明的差动放大器由MOS晶体管构成,在液晶显示装置的驱动电路中,例如也可以由多晶硅构成的MOS晶体管(TFT)来构成。另外,在上述实施例中,虽然示出适用于集成电路的例子,但当然也可以适用于分立(discrete)元件构成。
以下,对本说明书第7页第29行~第8页第13行以及第31页第26行~第32页第18行的说明进一步补充。在本发明涉及的数字模拟转换电路中,在输入电压数m为2的幂次方个(m=2K,其中K为正整数)、输出电压数为4K个的情况下,用于选择输出电压的数字数据信号最小为2K位。这是因为可以通过作为二进制的数字数据可以选择的数是用2的位数次方来规定的,即,2的2K次方为4K,从对应于上述输出电压数的情况来看也是容易理解的。而且,在上述实施例中,针对将图8、图12、图13、图16说明的数字数据信号在下面扩展为2K位(其中K为正整数)的情况,说明数字数据信号为2、4、6位时的译码器构成例。图30是表示数字数据信号为2K位的本实施例的译码器(选择电路)的构成。
参照图30,该译码器是通过2K位的数字数据信号来选择2的K次方(2K)个输入电压V(1)、V(2)、V(3)、…、V(2K),并输出到端子T1、T2的译码器构成。图30的译码器由从第1列到第K列为止的电路块组构成,各电路块组由单个或多个电路块61构成。电路块61构成为:在4个输入端子I1~I4接收电压信号,将根据2位信号而选择出的电压信号由2个输出端子O1、O2输出。
第1列电路块组由2的(K-1)次方个电路块61构成。此时,各电路块61分别与4个输入端子的I1与I2及I3与I4共同连接,向其2个输入端输入第1至第2K参考电压(V(1)~V(2K))的各2个。而且,在各电路块61中,所输入的2个参考电压根据数字数据信号的第1、第2位信号D0、D1而被选择,并作为2个输出电压信号而被输出到端子O1、O2。
第2列电路块组由2的(K-2)次方个电路块61构成。此时各电路块61分别向4个输入端子I1~I4输入第1列电路块组的各2个电路块61的输出电压信号(共计4个)。并且,在各电路块61中,所输入的4个电压信号根据数字数据信号的第3、第4位信号D2、D3而被选择,并作为2个输出电压信号而被输出到端子O1、O2。
以下同样,也可以构成第3列以后的电路块组。而且,若使用变量F来说明,则第F列(F为从3到K-1的正整数)的电路块组由2的(K-F)次方个电路块61构成。此时,各电路块61分别向4个输入端子I1~I4输入第F-1列电路块组的各2个电路块61的输出电压信号(供给4个)。而且,在各电路块61中,所输入的4个电压信号根据数字数据信号的第2F-1、第2F位信号D(2F-2)、D(2F-1)而被选择,并作为2个输出电压信号而被输出到端子O1、O2。
第K列电路块组由1个电路块61构成。此时电路块61向4个输入端子I1~I4输入第K-1列电路块组的2个电路块61的输出电压信号(共计4个)。并且,在电路块61中,所输入的4个电压信号根据数字数据信号的第2K-1、第2K位信号(D(2K-2),D(2K-2))而被选择,并作为2个输出电压信号,经由端子O1、O2而被分别输出到端子T1、T2。
特别是,在K=1的情况下,仅构成上述第1列的电路块组,由1个电路块61构成。此时,电路块61构成为:输入第1、第2参考电压V(1)、V(2),根据第1、第2位信号D0、D1进行选择,并作为2个输出电压,经由端子O1、O2而被分别输出到端子T1、T2。而且,电路块61可以采用图31的构成。
图31的电路块61是2位译码器(Nch晶体管)的构成例。参照图31,该译码器由以下部件构成:连接在端子I3、I1与端子O1之间,并将数据位信号DY及其反相信号DYB分别输入到控制端子的晶体管开关703、701;连接在端子I4、I2与端子O2之间,并将数据位信号DX及其反相信号DXB分别输入到控制端子的晶体管开关704、702。并且,信号DX、DY,DY设为比DX还高位的位。
在图30的译码器中,作为电路块61,通过采用图31的构成,从而在K=1时变为与图8同等的构成,在K=2的情况下变为与图14同等的构成。即,图30所示的构成是将本发明的译码器以节省元件数来实现的译码器构成的一例。
另外,在上述实施例中,说明了作为译码器的构成例,即使是表示图8、图12、图13、图16并具有相同功能的译码器,有时根据其构成的不同,晶体管数也不同。此外,也说明了可以分别组合多个上述所说明的输入电压数m为2、4、8等2的幂次方个且m的值相同的译码器或m的值不同的译码器的情况。特别是,若输出电压数变得非常多,则根据译码器的构成情况,晶体管数也大为不同,大大地左右译码器的面积,因此以下对输入电压数非常多时的译码器构成与晶体管数的关系进行说明。
图25及图26是用于说明本发明优选的2个不同译码器的构成的图,是表示图18所示的数据驱动器的灰度等级电压产生电路14及1输出对应的译码器12与放大电路(放大器)13的构成的图。
译码器12,作为1输出对应的译码器整体或其一部分,备有S个具有输入电压数m和与其对应的m2个输出电压电平的区间(m2输出区间)。将该S个区间设为译码器块12A(图25)、译码器块12B(图26)。而且,为了使说明容易,设为在S个各区间内输出电压电平没有重复。即,图25的译码器块12A的输入电压设为(m×S)个,与其对应的输出电压电平设为(m2×S)个。图26的译码器块12B的输入电压也设为(m×S)个,与其对应的输出电压电平设为(m2×S)个。
此外,向译码器块12A输入位组L、M、N。向译码器块12B也输入位组L、M、N。
位组L、M、N是从输入到译码器12的数字数据之中选择所需的位也包含重复在内而被分配的。另外,参照图25,(m×S)个输入电压由灰度等级电压产生电路14生成并输入到译码器块12A中。参照图26,(m×S)个输入电压由灰度等级电压产生电路14生成并输入到译码器块12B中。
在图25、图26中,放大电路13放大将输入到端子T1、T2的电压以1对2或2对1的内分比内分了的电压后输出。放大电路13例如为图4、图5、图6所示的构成。
首先,对图25的译码器块12A的构成进行说明。译码器块12A由:输入位组L的第1~第S电路块41、输入位组M的第1及第2电路块42、输入位组N的电路块43构成。在译码器块12A中,第1~第S电路块41根据位组L从每个区间内的m个输入电压之中选择也包含重复在内的2个电压。
第1电路块42将以第1~第S电路块41的每一个选择出的2个电压的一方电压(共计S个)作为输入,第2电路块42输入以第1~第S电路块41的每一个选择出的2个电压的另一方电压(共计S个),第1及第2电路块42根据位组M从S个输入电压之中分别选择某个区间的1个电压。此时,位组M成为从译码器块12A的S个区间选择上述某一个区间的位。
电路块43输入第1及第2电路块42的每一个选择出的电压(共计2个),根据位组N选择译码器块12A的S个区间与除此以外的区间,位组N在选择S个区间时将2个输入电压分别输出到端子T1、T2。
而且,作为电路块41,根据输入电压数,可以采用作为上述实施例说明过的图8、图12、图13、图16、图30等的构成。另外,作为电路块42,可以采用图24的淘汰晋级(tournament)型译码器等,可以根据输入电压数来最佳化。
图25的译码器12的构成与晶体管数的关系是:在1区间的输入电压数m大、区间数S小的时候,成为晶体管数比较少的译码器构成。这是因为:电路块41的输入电压数m越大,电路块41的元件效率(相对于现有的同等电路的元件削减率)变得越高。
接着,对图26的译码器块12B的构成进行说明。译码器块12B由输入位组M的第1~第m电路块52、输入位组L的电路块51、输入位组N的电路块53构成。在译码器块12B中,第1~第m电路块52首先从S个的各区间输入区间内相同顺序的输入电压(共计S个),根据位组M,从S个输入电压之中分别选择某个区间的1个电压。此时,位组M成为选择译码器块12B的S个区间中的上述某个区间。
电路块51输入用第1~第m的电路块52的每一个选择出的电压(共计m个),根据位组L,从m个输入电压中选择也包含重复在内的2个电压。
进而,电路块53输入由电路块51选择出的电压(共计2个),根据位组N,选择译码器块12B的S个区间与除此以外的区间,在位组N选择S个区间时,将2个输入电压分别输入到端子T1、T2。
而且,电路块51根据输入电压数m,可以采用图8、图12、图13、图16、图30等的构成。另外,电路块52可以采用图24的淘汰晋级型译码器,可以根据输入电压数来最佳化。
图26的译码器12的构成与晶体管数的关系也是:在1区间的输入电压数m大且区间数S小的时候成为晶体管数比较少的译码器构成。这是因为:电路块51的输入电压数m越大,电路块51的元件效率变得越高。
以上,在图25及图26中对译码器块12A及12B的2个构成例进行了说明,但各构成都希望译码器块内的(m2×S)个输出电压电平为连续的输出电压电平。
如果输出电压电平在区间与区间之间变为非连续的情况下,则按每个连续的区间分开,来构成译码器块也是可以的。
另外,译码器块内的各区间可以按每个区间而单独设定相邻电压电平间的电压差(在区间内为等间隔)。
此外,在图25及图26分别示出的例子中,虽然对某个m的值所对应的译码器块12A及12B的构成进行了说明,但在译码器12具有m的值不同的区间的情况下,希望按每个m的值来构成译码器块。
再有,在图25的译码器块12A中,在位组N的每个位被完全包含于位组L及M中的情况下,也可以省略电路块43。这是因为在位组L及M中已经进行着译码器块间的选择。
还有,在图26的译码器块12B中,在译码器12整体具有多个m的值不同的译码器块的情况下,在m为最大的译码器块中,在其位组N的每一位被全部包含于位组L及M中的情况下,可以省略电路块53。
在m为最大的译码器块以外的译码器块中无法省略电路块53的理由是:在m小的译码器块中,在省略了电路块53的情况下,在电路块51中,会发生意想不到的端子T1、T2间的短路,有产生误输出的可能性。
接着,对图25及图26的译码器12的构成,示出具体例并更详细地进行说明。
图27是表示本发明的实施例的DAC中的输入输出对应的图。虽然没有特别限制,但在图27所示的例子中,表示:输入8位数据(D7~D0),根据数据来输出256个电压电平的8位DAC的输入输出对应关系。电平1~256表示从本发明涉及的放大电路13输出的输出电压电平,输入电压表示在灰度等级电压产生电路14生成并输入到译码器12的电压。另外,输入电压对应于规定的输出电压电平,在对应的输出电压电平的编号前附加记号V来表示。此外,V(T1)、V(T2)表示在本实施例的译码器(选择电路)中根据8位数据(D7~D0)而分别选择输出到端子T1、T2的电压。而且,输出电压电平表示通过放大电路13以1对2的内分比对分别输出到端子T1、T2的电压V(T1)、V(T2)进行过内分的电压。并且,在该例子中,虽然放大电路13设为输出将输出到端子T1与T2的电压内分为1∶2的电压的放大电路,但在将放大电路13设为输出内分为2∶1的电压的放大电路时,如本说明书第19页第12~18行所述,为了使输出到端子T1、T2的电压相反,只要变更电路块41或电路块51即可。在以下的说明中,为了方便,将放大电路13设为输出将端子T1与T2的电压V(T1)、V(T2)内分为1∶2的电压的放大电路。
在本实施例中,将256个输出电平(灰度等级电平)由输入电压数2、输出电压电平数4的区间(4输出区间;m=2)和输入电压数4、输出电压电平数16的区间(16输出区间;m=4)两种构成。
第1~32电压电平由4输出区间×8个来构成;
第33~224电压电平由16输出区间×12个来构成;
第225~256电压电平由4输出区间×8个来构成。
输入到译码器12的输入电压,
在4输出区间中设为各区间的第1与第4电压电平;
在16输出区间中设为各区间的第1、第4、第13、第16电压电平。相对于256个输出电平,输入电压合计为80个。
而且,在图27中,关于从第97到176在制作附图时省略了,但根据规则性是可以容易地理解的。
图28是根据图25来构成实现图27的输入输出对应关系的译码器12的例子。即使在图28中,也与图25同样地示出图18所示的数据驱动器的灰度等级电压产生电路14和1输出对应的译码器12和放大电路13的构成。
在图28中,译码器12由译码器块12A1、12A2、12A3的3个译码器块构成。
译码器块12A1是具有第1~32电压电平所对应的4输出区间8份的译码器块,译码器块12A2是具有第225~256电压电平所对应的4输出区间8份的译码器块,译码器块12A3是具有第33~224电压电平所对应的16输出区间12份的译码器块。
而且,由于4输出区间被分为2个连续的区间(第1~32电压电平区间与第225~256电压电平区间),故按每个连续区间进行分割来构成译码器块。
另外,位组L、M、N是从输入到译码器12的1输出对应的8位数据信号(D7~D0)之中进行选择所需的位也包含重复在内而被分割的。并且,8位数据信号(D7~D0)的每一位都与其反相信号(D7B~D0B)成对,但在图中省略反相信号。
接着,对图28的各译码器块进行说明。译码器块12A1是第1~32电压电平所对应的4输出区间的8份的译码器块,在图25的译码器块12A中,为m=2、S=8的构成。因此,译码器块12A1由第1~第8电路块41a、第1及第2电路块42a、电路块43a构成。
在译码器块12A1中,对于第1~第8电路块41a,向第1电路块41a输入第1~4电压电平所对应的区间的输入电压V001及V004,向第2电路块41a输入第5~8电压电平所对应的区间的输入电压V005及V008,以下到第8电路块41a都是同样的。
并且,在各电路块41a中,根据位组L,从各区间的2个输入电压中选择输出也包含重复在内的2个电压。因此,位组L可以是2位,也可以设为8位数据中的2位数据D1、D0。而且,各电路块41a为与图7同样的输入输出对应关系,可以采用图8的构成等。
此外,对于第1及第2电路块42a,向第1电路块42a输入由第1~第8电路块42a的每一个选择出的2个电压的一方电压(共计8个),向第2电路块42a输入由第1~第8电路块41a的每一个选择出的2个电压的另一方电压(共计8个)。
而且,在第1及第2电路块42a中,根据位组M,分别从8个输入电压中选择输出某个区间的1个电压。此时,位组M为从译码器块12A1的8个区间选择上述某个区间的位。因此,位组M可以是3位,可以设为8位数据中的3位数据(D4、D3、D2)。并且,各电路块42a可以对图24所示的淘汰晋级型的构成等进行最佳化来使用。
再有,电路块43a输入由第1及第2电路块42a的每一个选择出的电压(共计2个)。而且,在电路块43a中,根据位组N,选择译码器块12A1(第1~32电压电平所对应的区间)和除此以外的译码器块,在位组N选择译码器块12A1时,2个输入电压分别被输出到端子T1、T2。
在本实施例中,根据图27,译码器块12A1的区间和除此以外的选择可以用D7、D6、D5的3位来选择,位组N为8位数据中的3位数据D7、D6、D5。
而且,在(D7,D6,D5)=(0,0,0)时,电路块43a将2个电压分别输出到端子T1、T2,在不为(0,0,0)时不输出到端子T1、T2。
接下来,对译码器块12A2进行说明。译码器块12A2是第225~256电压电平所对应的4输出区间的8份的译码器块,可以成为与译码器块12A1同样的构成。
对于所输入的位组L、M、N,也可以设为与译码器块12A1同样的分配。
译码器块12A2与译码器块12A1的不同点仅在于:向译码器块的输入电压和电路块43a中的位数据(D7,D6,D5)的选择内容。若具体地说明不同点,则对于输入电压,向译码器块12A2中的第1电路块41a输入第225~228电压电平所对应的区间的输入电压V225及V228,向第2电路块41a输入第229~232电压电平所对应的输入电压V229及V232,以下到第8电路块41a为止都是同样的。另外,电路块43a中的位数据(D7,D6,D5)的选择内容,根据图27,在(D7,D6,D5)=(1,1,1)时将2个输入电压分别输出到端子T1、T2,而在(1,1,1)以外时不输出到端子T1、T2。
接着,对译码器块12A3进行说明。译码器块12A3是第33~224电压电平所对应的16输出区间的12份的译码器块,在图25的译码器块12A中,为m=4、S=12的构成。
因此,译码器块12A3由第1~第12电路块41b、第1及第2电路块42b、电路块43b构成。
在译码器块12A3中,对于第1~第12电路块41b,向第1电路块41b输入第33~48电压电平所对应的区间的4个输入电压V033、V036、V045及V048,向第2电路块41b输入第49~64电压电平所对应的区间的4个输入电压V049、V052、V061、V064,以下同样,对第12电路块41b输入第209~224电压电平所对应的区间的4个输入电压V209、V212、V221、V224。
而且,在各电路块41b中,根据位组L,从各区间的4个输入电压中选择输出也包含重复在内的2个电压。因此,位组L可以是4位,可以设为8位数据中的4位数据(D3,D2,D1,D0)。并且,各电路块41b为与图11同样的输入输出对应关系,可以采用图12、图13的构成等。
此外,对于第1及第2电路块42b,向第1电路块42b输入由第1~第12电路块41b的每个选择出的2个电压的一方电压(共计12个),向第2电路块42b输入由第1~第12电路块41b的每一个选择出的2个电压的另一方电压(共计12个)。
并且,在各电路块42b中,根据位组M,从12个输入电压中选择输出某区间的1个电压。此时,位组M是从译码器块12A3的12个区间中选择上述某区间的位。因此,位组M需要4位,设为8位数据中的4位数据(D7,D6,D5,D4)。而且,各电路块42b可以对图24所示的淘汰晋级型的构成等进行最佳化来使用。
另外,电路块43b输入由2个电路块42b的每一个选择出的电压(共计2个)。而且,在电路块43b中,根据位组N,选择译码器块12A3(第33~224电压电平所对应的区间)和除此以外的译码器块,在位组N选择译码器块12A3时,2个输入电压分别被输出到端子T1、T2。
在图28所示的例子中,译码器块12A3和除此以外的选择可以用D7、D6、D5的3位来选择,位组N为8位数据中的3位数据D7、D6、D5。
而且,在3位数据(D7,D6,D5)=(0,0,0)、(1,1,1)以外时,选择译码器块12A3,电路块43b将2个输入电压分别输出到端子T1、T2。
并且,在图28中,可以省略电路块43b,也可以构成为将由2个电路块42b的每一个选择出的电压(共计2个)分别输出到端子T1、T2的构成。这是因为:输入到电路块43b的3位数据(D7,D6,D5)包含于输入到电路块42b的4位数据(D7,D6,D5,D4),在电路块42b中,已经进行了译码器块12A3与除此以外的选择。
图29是根据图26来构成实现图27的输入输出对应关系的其他译码器12的例子。即使在图29中,也与图26同样,示出图18所示的数据驱动器的灰度等级电压产生电路14及1输出对应的译码器12、放大电路13的构成。
在图29中,译码器12由8个第1~32电压电平所对应的4输出区间的译码器块12B1、8个第225~256电压电平所对应的4输出区间的译码器块12B2和12个第33~224电压电平所对应的16输出区间的译码器块12B3的3个译码器块构成。而且,4输出区间与图28同样,将连续的区间作为一个整体由2个译码器块12B1、12B2来构成。
另外,位组L、M、N是从输入到译码器12的1输出对应的8位数据信号(D7~D0)中进行选择所需的位数也包含重复在内而被分配的。
而且,8位数据信号(D7~D0)的每一位都与其反相信号(D7B~D0B)成对,但在图中省略反相信号。
接着,对图29的各译码器块进行说明。译码器块12B1是第1~32电压电平所对应的4输出区间的8份的译码器块,在图26的译码器块12B中,为m=2、S=8的构成。因此,译码器块12B1由第1及第2电路块52a、电路块51a、电路块53a构成。
在译码器块12B1中,对于第1及第2电路块52a,向第1电路块52a输入8个各区间的区间内第1电压电平的输入电压V001、V005、…、V029(共计8个),向第2电路块52a输入8个各区间的区间内第4电压电平的输入电压V004、V008、…,V032(共计8个)。
并且,在各电路块52a中,根据位组M,分别从8个输入电压中选择输出某个区间的1个电压。此时,位组M为从译码器块12B1的8个区间选择上述某个区间的位。因此,位组M可以是3位,可以设为8位数据中的3位数据(D4、D3、D2)。并且,各电路块42a可以对图24所示的淘汰晋级型的构成等进行最佳化来使用。
另外,电路块51a输入由第1及第2电路块52a的每一个选择出的电压(共计2个)。而且,在电路块51a中,根据位组L,从2个输入电压中选择输出也包含重复在内的2个电压。因此,位组L可以是2位,也可以设为8位数据中的2位数据D1、D0。而且,电路块51a为与图7同样的输入输出对应关系,可以采用图8的构成等。
此外,电路块53a输入由电路块51a选择出的2个电压。而且,在电路块53a中,根据位组N,选择译码器块12B1(第1~32电压电平所对应的区间)和除此以外的译码器块,在位组N选择译码器块12B1时,2个输入电压分别被输出到端子T1、T2。
在本实施例中,根据图27,译码器块12B1的区间和除此以外的选择可以用D7、D6、D5的3位来选择,位组N为8位数据中的3位数据D7、D6、D5。而且,在(D7,D6,D5)=(0,0,0)时,电路块53a将2个电压分别输出到端子T1、T2,在不为(0,0,0)时不输出到端子T1、T2。
接下来,对译码器块12B2进行说明。译码器块12B2是第225~256电压电平所对应的4输出区间的8份的译码器块,可以成为与译码器块12B1同样的构成。对于所输入的位组L、M、N,也可以设为与译码器块12B1同样的分配。
译码器块12B2与译码器块12B1的不同点仅在于:向译码器块的输入电压和电路块53a中的位数据(D7,D6,D5)的选择内容。若具体地说明不同点,则对于译码器块12B2中的输入电压,向第1电路块52a输入译码器块12B2的各区间的区间内第1电压电平的输入电压V225、V229、…、V253等共计8个,向第2电路块52a输入译码器块12B2的各区间的区间内第4电压电平的输入电压V228、V232、…、V256等共计8个。
另外,电路块53a中的3位数据(D7,D6,D5)的选择内容,根据图27,在(D7,D6,D5)=(1,1,1)时,电路块53a将2个输入电压分别输出到端子T1、T2,而在(1,1,1)以外时不输出到端子T1、T2。
接着,对译码器块12B3进行说明。译码器块12B3是第33~224电压电平所对应的16输出区间的12份的译码器块,在图26的译码器块12B中,为m=4、S=12的构成。因此,译码器块12B3由第1~第4电路块52b、电路块51b、电路块53b构成。
对于译码器块12B3的第1~第4电路块52b,
向第1电路块52b输入12个各区间的区间内第1电压电平的输入电压V033、V049、…、V209(共计12个);
向第2电路块52b输入12个各区间的区间内第4电压电平的输入电压V036、V052、…、V212(共计12个);
向第3电路块52b输入12个各区间的区间内第13电压电平的输入电压V045、V061、…、V221(共计12个);
向第4电路块52b输入12个各区间的区间内第16电压电平的输入电压V048、V064、…、V224(共计12个)。
而且,在各电路块52b中,根据位组M,分别选择输出12个输入电压中的某个区间的电压(1个)。
此时,位组M是从译码器块12B3的12个区间中选择上述某区间的位。因此,位组M需要4位,设为8位数据中的4位数据(D7,D6,D5,D4)。而且,各电路块52b可以对图24所示的淘汰晋级型的构成等进行最佳化来使用。
另外,电路块51b输入由第1~第4电路块52b选择出的电压(共计4个)。
而且,在电路块51b中,根据位组L,从4个输入电压中选择输出也包含重复在内的2个电压。因此,位组L可以是4位,可以设为8位数据中的4位数据(D3,D2,D1,D0)。并且,各电路块51b为与图11同样的输入输出对应关系,可以采用图12、图13的构成等。
另外,电路块53b输入由电路块51b选择出的2个电压。而且,在电路块53b中,根据位组N,选择译码器块12B3(第33~224电压电平所对应的区间)和除此以外的译码器块,在位组N选择译码器块12B3时,2个输入电压分别被输出到端子T1、T2。
在本实施例中,根据图27,译码器块12B3的区间和除此以外的选择可以用D7、D6、D5的3位来选择,位组N为8位数据中的3位数据D7、D6、D5。而且,在3位数据(D7,D6,D5)=(0,0,0)、(1,1,1)以外时,电路块53b将2个输入电压分别输出到端子T1、T2。
并且,在图29所示的构成中,可以省略电路块53b。即,可以构成为将由电路块51b的每一个选择出的2个电压分别输出到端子T1、T2。这是因为:译码器块12B1、12B2、12B3分别对应于m=2、2、4,在m最大的译码器块12B3中,输入到电路块53b的3位数据(D7,D6,D5)包含于输入到电路块52b的4位数据(D7,D6,D5,D4)中。由此,即使省略电路块53b,在电路块52b中也已经进行了译码器块12B3与除此以外的选择,同时在m较小的译码器块12B1或译码器块12B2的电路块51a中,可以防止无意识的端子T1、T2间的短路。
以下对译码器块12B1或译码器块12B2的电路块51a中的无意识的端子T1、T2间的短路进行说明。而且,为了使说明容易,在图29中,假设能够省略输入位组N的电路块53a、53b。
此时,电路块51a、51b的2个输出端子分别直接连接到端子T1、T2。在此,作为电路块51a,可以采用图8的构成,电路块51b可以分别采用图12、图13的构成。在图8中,有时由于2位数据(D1,D0)的值,端子T1、T2短路;在图12、图13中,有时由于4位数据(D3,D2,D1,D0)的值,端子T1、T2短路。
参照图27,在译码器块12B1或12B2中,在2位数据(D1,D0)=(0,0)、(1,1)时,在电路块51a中T1与T2短路。
另一方面,在译码器块12B3中,在4位数据(D3,D2,D1,D0)=(0,0,0,0)、(0,0,1,1)、(1,1,0,0)、(1,1,1,1)时,在电路块51b中T1与T2短路。
因此,在译码器块12B3中,即使在上述以外的4位数据(D3,D2,D1,D0)的值之时,也有时发生译码器块12B1或12B2所导致的端子T1与T2的短路,产生误输出。例如,在4位数据(D3,D2,D1,D0)=(0,1,0,0)时,在译码器块12B3中T1与T2虽然没有短路,但在译码器块12B1及译码器块12B2中,由于上述4位数据中的低位2位(D1,D0)满足条件,故短路。这样,在图29中,在打算输出第37灰度等级(D7,D6,D5,D4,D3,D2,D1,D0)=(0,0,1,0,0,1,0,0)时,由于不管译码器块12B3中的输出电压在T1与T2不同(V(T1)=V033;V(T2)=V045),在译码器块12B1及译码器块12B2中发生短路,故供给到端子T1与T2的电压成为无意识的电压。
另一方面,在译码器块12B1或译码器块12B2中,译码器块12B3的端子T1与T2的短路所导致的误输出不会产生。这是因为:在电路块51b中,端子T1与T2短路时,即使在电路块51a中,也成为端子T1与T2短路的条件。
因此,在具有多个m值不同的译码器块的情况下,为了防止端子T1与T2的短路而导致的误输出,虽然能够省略m最大的译码器块的输入位组N的电路块,但需要设置除此以外的译码器块的输入位组N的电路块。
接着,对图28、图29所示的构成中的元件数进行说明。
在图28、图29中,在
作为电路块41a、51a,采用图8的构成(晶体管数:4);
作为电路块41b、51b,采用图12或图13的构成(晶体管数:12);
作为电路块42a、52a,采用8输入的淘汰晋级型译码器(晶体管数:14);
作为电路块42b、52b,采用12输入的最佳化过的淘汰晋级型译码器(晶体管数:24)的情况下,
图28的译码器12的晶体管数为276,图29的译码器12的晶体管数为184。
虽然根据区间的设定,译码器的元件数不同,但从上述元件数的比较也可以知道:一般来说图29的译码器的构成与图28的译码器的构成相比,晶体管数少,节省面积。
进一步对本发明的变形例进行说明。在上述说明中,对图1的放大电路13输出将分别选择输出到端子T1、T2的电压V(T1)、V(T2)内插为1对2的电压的实施例进行说明。但是,本发明并不只限于上述构成,例如也可以构成为从一个端子串行输入2个输入电压V(T1)、V(T2),由于可以进一步削减元件数。以下对将2个输入电压串行输入到放大电路时的构成及其效果进行说明。
图33是表示本发明的实施方式的一个构成的图,是表示采用了串行输入2个输入电压的放大电路的数字模拟转换器(DAC)的构成的图。参照图33,该DAC是根据2K位数字数据,最大能够输出4K个电压电平的DAC,构成为包括参考电压产生电路24、译码器22、数据输入控制电路26和放大电路23。
参考电压产生电路24生成2K个(m=2K)参考电压V(1)、V(2)、…、V(2K),并输入到译码器22。在参考电压V(1)、V(2)、…、V(2K)根据(1)式而被设定的情况下,4K个电压电平成为各电平等间隔的线性输出。参考电压产生电路24例如由向两端供给了规定电压的电阻串构成,可以采用从电阻串的各抽头(tap)取出电压的构成等。另外,也可以从各抽头,用电压跟随器构成的放大器等进行放大输出。
数据输入控制电路26是在数字数据被并行输入的情况下变换为串行输入的电路。而且,在图33以后的说明中,将2K位的数字数据信号记为(B(2K),B(2K-1),…,B3,B2,B1)。这与图1~图32中的数字数据(D(2K-1),D(2K-2),…,D2,D1,D0)对应。数据输入控制电路26输入2K位的数字数据信号(B(2K),B(2K-1),…,B3,B2,B1),分为从MSB到LSB被序列化的2K位的数字数据信号的第偶数位信号(B(2K),…,B4,B2)的组和第奇数位信号(B(2K-1),…,B3,B1)的组的位组,根据控制信号2,按各位组的K位数据进行串行输出。
译码器22按数据输入控制电路26以相同的定时输入的K位数据,从2K个参考电压V(1)、V(2)、…、V(2K)中分别选择1个,串行输出到端子T0。放大电路23具备保持串行输出到端子T0的2个电压(设为V(T1)、V(T2))的至少一方电压的电容,放大输出将2个电压内插为规定比率(1对2)的电压。该动作控制根据控制信号1来进行。
如上所述,图33的DAC是在图1中将2个电压经由2个端子T1、T2而被并行输入到放大电路13的构成,变更为经由1个端子T0而被串行输入的构成的DAC。因此,参考电压数或输出电压电平数与上述实施例没有任何变化。但是,图33的译码器22由于从图1的译码器12选择输出到端子T1、T2的任一方所需的晶体管是不需要的,故元件数变为1/2,可以比图1的DAC节省面积。
对于图33的数据输入控制电路26、译码器22、放大电路23的构成,以下详细说明。
图34(A)是表示图33的放大电路23的构成例的图,是表示变更了图4的构成的图。图4的放大电路通过保持在设定为2对1的比率的电容C1、C2中的电荷的重新结合,从而可以放大输出将端子T1、T2的电压V(T1)、V(T2)内插为1对2的比率的电压。而且,图4的开关SB1、SB2可以仅是其中一方。图34(A)是将图4的放大电路的端子T1、T2共同连接而作为端子T0,取消了开关SB1的构成。
图34(B)是图34(A)的放大电路中的1数据输出期间(t1~t3)中的开关SA1、SA2、SB2的接通、断开控制的时间图。在期间t1,若接通开关SA1、断开开关SA2、SB2,则此时输入到端子T0的电压被保持在电容C1中,若将该电压设为V(T1),则由电压跟随器A1放大输出电压V(T1)。在期间t2,若接通开关SA2、断开开关SA1、SB2,则此时输入到端子T0的电压被保持在电容C2中,将该电压设为V(T2)。另一方面,即使开关SA1变为断开,保持在电容C1中的电压V(T1)也被继续保持。在期间t3,若接通开关SB2、断开开关SA1、SA2,则通过保持在电容C1、C2中的电荷的重新结合,电压跟随器A1的非反相输入端子(+)的电压变为将电压V(T1)内插为1对2的比率的电压,该电压被放大输出。
即,图34(A)的放大电路是将图4的2个输入电压V(T1)、V(T2)分别在期间t1、t2串行输入的放大电路。而且,在调换输入电压V(T1)、V(T2)的输入顺序的情况下,通过调换开关SA1、SA2的接通、断开控制的定时就能够实现。
图35(A)是表示图33的放大电路23的其他构成例的图,是变更了图5的构成。参照图35(A),该放大电路是将图5的放大电路的端子T2作为端子T0,将开关SW41连接在端子T0、T1之间,将电容C41连接在端子T1与电源电压VSS之间的构成。另外,放大器112能够采用图5、图6的任一方,在图35(A)中表示采用了图6的放大器112的构成。其他构成与图5相同。
图35(B)是在图35(A)中、1数据输出期间(t1~t2)中的开关SW41的接通、断开控制的时间图。在期间t1,若接通开关SW41,则此时输入到端子T0的电压被保持在电容C41中,若将该电压设为V(T1),则电压V(T1)被输入到差动对(101,102)、(103,104)、(105,106)的非反相输入端子(晶体管101、103、105的栅极),电压V(T1)作为输出电压Vout而被放大输出。在期间t2,若断开开关SW41,则此时输入到端子T0的电压被输入到差动对(101,102)的非反相输入端子(晶体管101的栅极),将该电压设为V(T2)。另一方面,向差动对(103,104)、(105,106)的非反相输入端子(晶体管103、105的栅极)直接输入由电容C41保持的电压V(T1)。因此,在期间t2,图35(B)变为与图5等效,将电压V(T1)、V(T2)内插为1对2的比率的电压作为输出电压Vout来输出。
即,图35(A)所示的构成是将图5的2个输入电压V(T1)、V(T2)分别在期间t1、t2串行输入的放大电路。而且,在调换输入电压V(T1)、V(T2)的输入顺序的情况下,通过构成为:将端子T1设为端子T0,将开关SW41连接在端子T0、T2之间,将电容C41连接在端子T2与电源电压VSS之间,从而能够实现。
接下来,对图33的数据输入控制电路26和译码器22的构成进行说明。图36是相对于2K位数字数据信号(B(2K-1),B(2K-2),…,B3,B2,B1)的数据输入控制电路26与译码器22的构成例。
参照图36,数据输入控制电路26将2K位数字数据并行输入,按位数据B(2L-1)、B(2L)(其中L是1到K的正数)的每两位成对,每一对具有1个输出端。奇数位的数据B(2L-1)的输入端经由开关821、823、…、825而与输出端连接,偶数位的数据B(2L)的输入端经由开关822、824、…、826而与输出端连接。各开关按偶数位组(B(2K),…,B4,B2)及奇数位组(B(2K-1),…,B3,B1),根据控制信号2来控制。从数据输入控制电路26,按偶数位组的K位数字数据或奇数位组的K位数字数据,顺次输出到译码器22。
译码器22可以采用:根据来自数据输入控制电路26的K位数字数据,从2K个参考电压(V(1)~V(2K))向端子T0选择输出1个电压的任意译码器。在图36中虽然省略一部分,但示出与图24同样的淘汰晋级型译码器的构成。2K个参考电压根据(1)式来设定,按照电平低的顺序,从V(1)向V(2K)顺次分配。而且,若将根据偶数位组(B(2K),…,B4,B2)的数据而向端子T0选择输出的电压设为V(T1),将根据奇数位组(B(2K-1),...,B3,B1)的数据而向端子T0选择输出的电压设为V(T2),则根据控制信号2,向端子T0串行输出2个电压V(T1)、V(T2)。
在图36所示的构成中,译码器22以偶数位组及奇数位组而被共有,因此,不仅是2K位的数字数据输入,也可以设为K位的译码器构成,可以大幅度削减元件数。在以下说明这种构成是可能的理由。
首先,对2K位,针对K=2的情况进行确认。图39是表示图11的4位数据(D3,D2,D1,D0)相对的输入输出电平对应关系的图。图39对4位数据(B4,B3,B2,B1)进行了改写,另外使电压A、B、C、D也与电压电平对应并在电平数上附加记号V来表示。参照图39,是根据4位数据(B4,B3,B2,B1)选择输出16个电压电平时的输入输出电平对应图。此时,参考电压数最小可以为4个,若将这4个参考电压分别设为第1、第4、第13、第16电平V01、V04、V13、V16,则可以将16个电压电平设为线性输出。
另外,图40是表示将图39所对应的各参考电压作为电压V(T1)、V(T2)而选择输出时的位数据的选择条件的图。参照图40,电压V(T1)的选择根据第偶数个位信号(B4,B2)来进行,电压V(T2)的选择根据第奇数个位信号(B3,B1)来进行,选择相同的参考电压时的各个数据相等。因此,用第偶数个位信号(B4,B2)选择4个参考电压时的电路和用第奇数个位信号(B3,B1)选择4个参考电压的电路是等效的,在将各个位信号串行输入的情况下,可以共有化选择参考电压的电路。这并未限于K=2的情况,对于K为所有正数的情况都成立。关于该原理,以下进行说明。
如已经说明的,在输出电压Vout是将电压V(T1)、V(T2)内插为1对2时,以下的关系成立。
Vout={2·V(T1)+V(T2)}/3…(2)
另外,对于2K位数据,根据2K个参考电压来进行4K个线性电压输出的情况下,以式(1)来设定2K个参考电压VREF。将式(1)改写为下式(3)。
V REF = 1 + ( ϵ 0 · 4 0 ) + ( ϵ 1 · 4 1 ) + ( ϵ 2 · 4 2 ) + · · · + ( ϵ K - 1 · 4 K - 1 )
= 1 + Σ X = 0 K - 1 ( ϵ X · 4 X ) · · · ( 3 )
式中,εX=0,3
此外,在数字数据为2K位数据时,输出电压Vout的1~4K电平,若采用2K位的2进制(bK-1,cK-1,bK-2,cK-2,…,b1,c1,b0,c0),则可以表示为:
Vout = 1 + ( c 0 · 2 0 ) + ( b 0 · 2 1 ) + ( c 1 · 2 2 ) + ( b 1 · 2 3 ) + · · · · + ( c K - 1 · 2 2 ( K - 1 ) ) + ( b K - 1 · 2 2 ( K - 1 ) + 1 )
= 1 + Σ X = 0 K - 1 ( c X · 2 2 X + b X · 2 2 X + 1 )
式中cX,bX=0,1…(4)
= 1 + Σ X = 0 K - 1 ( c X + 2 · b X ) · 4 X
式中cX,bX=0,1…(5)
而且,cX、bX分别是2K位的二进制数的奇数位、偶数位的各值。另外,2K位的二进制数表示0~(4K-1),因此在右边加1,可以与左边Vout的电平数1~4K一致。此外,式(5)的∑的项可以是K位的四进制数表述。并且,相对cX,bX=0,1的(cX+2·bX)的关系为表1所示的关系。
表1
  bX   cX   (cX+2·bX)
  0   0   0
  0   1   1
  1   0   2
  1   1   3
但是,在输出电压Vout为将参考电压V(T1)、V(T2)内分(内插)为1对2的电压电平时,式(2)成立,另外参考电压V(T1)、V(T2)用式(3)规定。在此,根据式(3),将V(T1)、V(T2)如以下表示。
V ( T 1 ) = 1 + Σ X = 0 K - 1 ( β X · 4 X ) 式中βX=0,3…(6)
V ( T 2 ) = 1 + Σ X = 0 K - 1 ( α X · 4 X ) 式中αX=0,3…(7)
若将式(6)、式(7)代入式(2),则得到以下的式子。
Vout = 1 + Σ X = 0 K - 1 { ( α X + 2 · β X ) / 3 } · 4 X 式中αX,βX=0,3…(8)
式(8)的∑项表示K位的4进制数,(αX+2·βX)/3表示各位的值。相对αX,βX=0,3的{(αX+2·βX)/3}的关系为表2所示的关系。
表2
  βX   αX   (αX+2·βX)/3
  0   0   0
  0   3   1
  3   0   2
  3   3   3
在此,将式(8)及表2与式(5)及表1比较,则可以知道两者处于同等的关系。由此,V(T1)、V(T2)用式(3)来规定,在满足式(2)的关系时,Vout的电压电平可以取1~4K电平,可以确认基于式(3)的参考电压设定是正确的。另外,通过表1、表2的比较,可以导出以下的关系。
βX=3·bX    式中bX=0,1…(9)
αX=3·cX    式中cX=0,1…(10)
若将式(9)、式(10)代入式(6)、式(7),则为:
V ( T 1 ) = 1 + Σ X = 0 K - 1 ( 3 · b X · 4 X ) 式中bX=0,1…(11)
V ( T 2 ) = 1 + Σ X = 0 K - 1 ( 3 · c X · 4 X ) 式中cX=0,1…(12)
根据式(11)、式(12),V(T1)的电平由Vout的二进制数表述的偶数位的各值(bX)来规定,V(T2)的电平由Vout的二进制数表述的奇数位的各值(cX)来规定。因此,表示:在输出电压Vout为将电压V(T1)、V(T2)外分为1对2的电压电平的情况下,电压V(T1)、V(T2)的选择分别根据第偶数个位信号及第奇数个位信号来进行。
并且,对Vout的二进制数表述与电压V(T1)、V(T2)的关系进行说明。V(T1)相关的式(11)变形为以下的二进制数表述。
V ( T 1 ) = 1 + Σ X = 0 K - 1 { ( 2 + 1 ) · b X · 4 X }
= 1 + Σ X = 0 K - 1 ( b X · 2 2 X + 1 + b X · 2 2 X )
式中bX=0,1…(13)
通过式(4)与式(13)的比较,在Vout的输出电平以二进制数对应,偶数位用bX表述,1位下的奇数位用cX表述的情况下,可以导出与(bX,cX)相同的2位设为(bX,bX)的电压电平为V(T1)。
另外,V(T2)相关的式(12)也同样地变形为二进制数表述。
V ( T 2 ) = 1 + Σ X = 0 K - 1 ( c X · 2 2 X + 1 + c X · 2 2 X )
式中cX=0,1...(14)
通过式(4)与式(14)的比较,在Vout的输出电平以二进制数对应,偶数位用bX表述,1位下的奇数位用cX表述的情况下,可以导出与(bX,cX)相同的2位设为(cX,cX)的电压电平为V(T2)。
例如,在4位数据(B4,B3,B2,B1)所对应的Vout为(0,1,0,0)的情况下,根据偶数位的B4、B2的值,V(T1)为(0,0,0,0);根据奇数位的B3、B1的值,V(T2)为(1,1,0,0),与图39所述的关系一致。
而且,对于V(T1)、V(T2)选择相同的参考电压的情况,根据式(2)为V(T1)=V(T2)=Vout,根据式(13)、式(14)可以导出bX=cX。因此,在V(T1)、V(T2)选择相同的参考电压的情况下,规定V(T1)的二进制数表述的偶数位的各值(bX)与规定V(T2)的奇数位的各值(cX)为相等的关系。例如在图40中,将参考电压V01向V(T1)、V(T2)选择输出的偶数位数据(B4,B2)、奇数位数据(B3,B1)都处于(0,0)的相等关系,对于其他参考电压也同样。
因此,在本发明中,根据偶数位组的数据来选择参考电压的电路和根据奇数位组的数据来选择参考电压的电路是等效的。因此,顺次串行输入偶数及奇数位组的数据的图36的译码器22可以相对各位组共有化。因此,图33的DAC可以大幅度削减构成译码器22的元件数,可以节省面积地构成。
图37是本发明的数据驱动器的实施方式的一种,是将图33的DAC多输出化的构成。图37是将图18的数据驱动器的译码器12、放大电路13、灰度等级电压产生电路14置换为图33的数据输入控制电路26、译码器22、放大电路23、参考电压产生电路24的构成。而且,在图37中,将数据输入控制电路26及译码器22合为一体,用电路25来表示。另外,锁存地址选择器981及锁存器982可以采用与图18同等的部件。
参考电压产生电路24相对于4K个输出电平,生成输出2K个参考电压,相对于多输出DAC而被共有化。用式(3)来设定2K个参考电压的每一个时,各DAC的4K个输出电平变为线性的。图37的电路25可以采用图36的构成。放大电路23可以采用图34、图35的构成。该情况下,控制信号1及控制信号2被进行定时控制,以便:在图34、图35的期间t1,偶数位组的数据由数据输入控制电路26输出到译码器22,将根据其选择的参考电压作为电压V(T1)而输入到放大电路23;在期间t2,奇数位组的数据由数据输入控制电路26输出到译码器22,将根据其选择的参考电压作为电压V(T2)而输入到放大电路23。
而且,图37的各DAC,可以将4K个输出电平作为1块,由多个块来构成。该情况下,参考电压产生电路24也将2K个参考电压设置块数份,译码器22也根据块数来构成。并且,数据输入控制电路26相对于由多个块构成的译码器22能够共有。各块中的元件数的削减或节省面积效果与上述是同样的。
此外,在图18及图37中,参考(灰度等级)电压产生电路14、24、译码器12、22、放大电路13、23的每一个,根据参考(灰度等级)电压产生电路生成的电压来规定其电源电压。另一方面,数据输入控制电路26、锁存地址选择器981、锁存器982的每一个,可以与所述电源电压分别设定,以节省面积或节省电力为目的,可以设定为比所述参考(灰度等级)电压产生电路、译码器、放大电路的电源电压还低的电源电压。
这种情况下,设置电平移动电路。在适用于本发明的情况下,优选:电平移动电路在图18中设置在锁存器982与译码器12之间,在图37中设置在数据输入控制电路26与译码器22之间。
图39是本发明的显示装置的实施方式的一种。在图39中,数据驱动器980是由图38的结构所构成的数据驱动器,以m(=2K)位数据输入来进行线性输出。在采用线性输出的数据驱动器的情况下,在多个线性输出电平中,通过分配与显示设备(液晶或有机EL元件等)的γ特性配合的灰度等级电压,从而可以输出与显示设备的γ特性配合的灰度等级电压。因此,数据驱动器具有比显示灰度等级数还多的线性灰度等级数。在图39中,备有:用于将显示灰度等级所对应的n位数据变换为线性灰度等级所对应的m(m>n)位数据的数据变换表991;根据其进行数据变换的数据变换电路990。数据变换表991例如优选可以和液晶的γ曲线或液晶、有机EL的RGB的特性对应的构成等。数据变换表991与数据变换电路990只要是将m(=2K)位数据输入到数据驱动器980的构成即可,如图39那样,与显示控制器950链接而具备是简单的。
以上,在本发明中,如在图33乃至图40中追加说明的,设置相对于2K位数字数据,变换为偶数位组及奇数位组的串行输出的数据输入控制电路26,另外通过将放大电路变更为放大输出将时间串行输入的2个电压内插为1对2的电压,从而可以大幅度削减译码器的元件数,可以实现节省面积化。而且,通过芯片尺寸的减小,可以实现低成本的数据驱动器LSI,对显示装置的低成本化有很大帮助。此外,在使用多晶硅(非晶硅)等薄膜半导体,一体地形成显示部、栅极驱动器、数据驱动器等的显示装置中,通过数据驱动器的节省面积化,从而可以实现窄框化。
以上虽然根据上述实施例说明了本发明,但本发明并不只限于上述实施例,当然也包括本领域的普通技术人员在本发明的技术方案范围内能够进行的各种变形、修改等。

Claims (51)

1.一种数字模拟变换电路,其特征在于,包括:
选择电路,其输入电压值互不相同的m个参考电压,将通过数据输入端子输入的2K位数字数据信号作为选择信号,从所述m个参考电压中选择2个相同或不同的参考电压并输出到第1、第2端子,其中m=2K,K为2以上的正整数;和
放大电路,其输入供给到所述第1、第2端子的电压,从输出端子输出以1∶2或2∶1的内分比内分了所述第1、第2端子的电压而成的电压;
将所述第1至第2K参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,
根据所输入的由至少2K位构成的所述数字数据信号,从所述输出端子输出从所述第1电平到第4K电平为止的共计4K个互不相同电平的电压中的一个电压。
2.根据权利要求1所述的数字模拟变换电路,其特征在于,从所述输出端子输出的所述4K个电压是均等间隔的电压。
3.根据权利要求1所述的数字模拟变换电路,其特征在于,所述m为4,所述K为2,所述选择电路输入电压值互不相同的第1至第4参考电压(A、B、C、D),根据所述选择信号,向所述第1、第2端子供给
第1、第1参考电压(A、A)、
第1、第2参考电压(A、B)、
第2、第1参考电压(B、A)、
第2、第2参考电压(B、B)、
第1、第3参考电压(A、C)、
第1、第4参考电压(A、D)、
第2、第3参考电压(B、C)、
第2、第4参考电压(B、D)、
第3、第1参考电压(C、A)、
第3、第2参考电压(C、B)、
第4、第1参考电压(D、A)、
第4、第2参考电压(D、B)、
第3、第3参考电压(C、C)、
第3、第4参考电压(C、D)、
第4、第3参考电压(D、C)、
第4、第4参考电压(D、D)中的任一对,从所述输出端子最大能够输出42个互不相同的电压电平。
4.根据权利要求3所述的数字模拟变换电路,其特征在于,
所述选择电路构成为根据成为所述选择信号的第1至第4信号的共计4位,选择所述第1至第4参考电压,并输出到所述第1、第2端子;
具有多个开关,其控制所述第1至第4参考电压的供给端子的每一个与所述第1、第2端子的每一个之间的连接;
所述第1参考电压的供给端子经由分别向控制端子输入所述第2信号的互补信号与所述第4信号的互补信号的2个开关,而与所述第1端子连接;
所述第1参考电压的供给端子经由分别向控制端子输入所述第1信号的互补信号与所述第3信号的互补信号的2个开关,而与所述第2端子连接;
所述第2参考电压的供给端子经由分别向控制端子输入所述第2信号与所述第4信号的互补信号的2个开关,而与所述第1端子连接;
所述第2参考电压的供给端子经由分别向控制端子输入所述第1信号与所述第3信号的互补信号的2个开关,而与所述第2端子连接;
所述第3参考电压的供给端子经由分别向控制端子输入所述第2信号的互补信号与所述第4信号的2个开关,而与所述第1端子连接;
所述第3参考电压的供给端子经由分别向控制端子输入所述第1信号的互补信号与所述第3信号的2个开关,而与所述第2端子连接;
所述第4参考电压的供给端子经由分别向控制端子输入所述第2信号与所述第4信号的2个开关,而与所述第1端子连接;
所述第4参考电压的供给端子经由分别向控制端子输入所述第1信号与所述第3信号的2个开关,而与所述第2端子连接。
5.根据权利要求3所述的数字模拟变换电路,其特征在于,所述选择电路构成为根据成为所述选择信号的第1至第4信号的共计4位,选择所述第1至第4参考电压,并输出到所述第1、第2端子;其中备有:
第1及第2开关,其连接在所述第1端子与所述第1参考电压的供给端子之间,并将所述第2信号的互补信号与所述第4信号的互补信号分别输入到控制端子;
第3及第4开关,其连接在所述第2端子与所述第1参考电压的供给端子之间,并将所述第1信号的互补信号与所述第3信号的互补信号分别输入到控制端子;
第5及第6开关,其连接在所述第1端子与所述第2参考电压的供给端子之间,并将所述第2信号与所述第4信号的互补信号分别输入到控制端子;
第7及第8开关,其连接在所述第2端子与所述第2参考电压的供给端子之间,并将所述第1信号与所述第3信号的互补信号分别输入到控制端子;
第9开关,其连接在所述第1及第2开关的连接点与所述第3参考电压的供给端子之间,并将所述第4信号输入到控制端子;
第10开关,其连接在所述第3及第4开关的连接点与所述第3参考电压的供给端子之间,并将所述第3信号输入到控制端子;
第11开关,其连接在所述第5及第6开关的连接点与所述第4参考电压的供给端子之间,并将所述第4信号输入到控制端子;
第12开关,其连接在所述第7及第8开关的连接点与所述第4参考电压的供给端子之间,并将所述第3信号输入到控制端子。
6.根据权利要求3所述的数字模拟变换电路,其特征在于,所述选择电路构成为根据成为所述选择信号的第1至第4信号的共计4位,选择所述第1至第4参考电压,并输出到所述第1、第2端子;其中备有:
第1及第2开关,其连接在所述第1参考电压的供给端子与所述第1端子之间,并将所述第2信号的互补信号与所述第4信号的互补信号分别输入到控制端子;
第3及第4开关,其连接在所述第1参考电压的供给端子与所述第2端子之间,并将所述第1信号的互补信号与所述第3信号的互补信号分别输入到控制端子;
第5开关,其连接在所述第2参考电压的供给端子与所述第1及第2开关的连接点之间,并将所述第2信号输入到控制端子;
第6开关,其连接在所述第2参考电压的供给端子与所述第3及第4开关的连接点之间,并将所述第1信号输入到控制端子;
第7及第8开关,其连接在所述第3参考电压的供给端子与所述第1端子之间,并将所述第2信号的互补信号与所述第4信号分别输入到控制端子;
第9及第10开关,其连接在所述第3参考电压的供给端子与所述第2端子之间,并将所述第1信号的互补信号与所述第3信号分别输入到控制端子;
第11开关,其连接在所述第4参考电压的供给端子与所述第7及第8开关的连接点之间,并将所述第2信号输入到控制端子;
第12开关,其连接在所述第4参考电压的供给端子与所述第9及第10开关的连接点之间,并将所述第1信号输入到控制端子。
7.根据权利要求3所述的数字模拟变换电路,其特征在于,
所述第1、第2端子的一方输入电压的2倍电压与所述第1、第2端子的另一方输入电压之和是所述输出电压的3倍的关系,
将所述第1至第4参考电压分别设为等间隔的第1至第16电平的电压中的第1、第4、第13、第16电平,
在所述选择电路中,输出以选择所述第1、第1参考电压(A、A)的对而获得的输出电压和选择所述第4、第4参考电压(D、D)的对而获得的输出电压为两端的共计16个电平的电压。
8.根据权利要求1所述的数字模拟变换电路,其特征在于,所述m为8,所述K为3,所述选择电路输入电压值互不相同的第1至第8参考电压(A、B、C、D、E、F、G、H),根据所述选择信号,向所述第1、第2端子供给
第1、第1参考电压(A、A)、
第1、第2参考电压(A、B)、
第2、第1参考电压(B、A)、
第2、第2参考电压(B、B)、
第1、第3参考电压(A、C)、
第1、第4参考电压(A、D)、
第2、第3参考电压(B、C)、
第2、第4参考电压(B、D)、
第3、第1参考电压(C、A)、
第3、第2参考电压(C、B)、
第4、第1参考电压(D、A)、
第4、第2参考电压(D、B)、
第3、第3参考电压(C、C)、
第3、第4参考电压(C、D)、
第4、第3参考电压(D、C)、
第4、第4参考电压(D、D)、
第1、第5参考电压(A、E)、
第1、第6参考电压(A、F)、
第2、第5参考电压(B、E)、
第2、第6参考电压(B、F)、
第1、第7参考电压(A、G)、
第1、第8参考电压(A、H)、
第2、第7参考电压(B、G)、
第2、第8参考电压(B、H)、
第3、第5参考电压(C、E)、
第3、第6参考电压(C、F)、
第4、第5参考电压(D、E)、
第4、第6参考电压(D、F)、
第3、第7参考电压(C、G)、
第3、第8参考电压(C、H)、
第4、第7参考电压(D、G)、
第4、第8参考电压(D、H)、
第5、第1参考电压(E、A)、
第5、第2参考电压(E、B)、
第6、第1参考电压(F、A)、
第6、第2参考电压(F、B)、
第5、第3参考电压(E、C)、
第5、第4参考电压(E、D)、
第6、第3参考电压(F、C)、
第6、第4参考电压(F、D)、
第7、第1参考电压(G、A)、
第7、第2参考电压(G、B)、
第8、第1参考电压(H、A)、
第8、第2参考电压(H、B)、
第7、第3参考电压(G、C)、
第7、第4参考电压(G、D)、
第8、第3参考电压(H、C)、
第8、第4参考电压(H、D)、
第5、第5参考电压(E、E)、
第5、第6参考电压(E、F)、
第6、第5参考电压(F、E)、
第6、第6参考电压(F、F)、
第5、第7参考电压(E、G)、
第5、第8参考电压(E、H)、
第6、第7参考电压(F、G)、
第6、第8参考电压(F、H)、
第7、第5参考电压(G、E)、
第7、第6参考电压(G、F)、
第8、第5参考电压(H、E)、
第8、第6参考电压(H、F)、
第7、第7参考电压(G、G)、
第7、第8参考电压(G、H)、
第8、第7参考电压(H、G)、
第8、第8参考电压(H、H)中的任一对,从所述输出端子最大能够输出43个互不相同的电压电平。
9.根据权利要求8所述的数字模拟变换电路,其特征在于,所述选择电路构成为根据成为所述选择信号的第1至第6信号的共计6位,选择所述第1至第8参考电压,并输出到所述第1、第2端子;
具有多个开关,其控制所述第1至第8参考电压的供给端子的每一个与所述第1、第2端子的每一个之间的连接;
所述第1参考电压的供给端子经由分别向控制端子输入所述第2信号的互补信号、所述第4信号的互补信号与所述第6信号的互补信号的3个开关,而与所述第1端子连接;
所述第1参考电压的供给端子经由分别向控制端子输入所述第1信号的互补信号、所述第3信号的互补信号与所述第5信号的互补信号的3个开关,而与所述第2端子连接;
所述第2参考电压的供给端子经由分别向控制端子输入所述第2信号、所述第4信号的互补信号与所述第6信号的互补信号的3个开关,而与所述第1端子连接;
所述第2参考电压的供给端子经由分别向控制端子输入所述第1信号、所述第3信号的互补信号与所述第5信号的互补信号的3个开关,而与所述第2端子连接;
所述第3参考电压的供给端子经由分别向控制端子输入所述第2信号的互补信号、所述第4信号与所述第6信号的互补信号的3个开关,而与所述第1端子连接;
所述第3参考电压的供给端子经由分别向控制端子输入所述第1信号的互补信号、所述第3信号与所述第5信号的互补信号的3个开关,而与所述第2端子连接;
所述第4参考电压的供给端子经由分别向控制端子输入所述第2信号、所述第4信号与所述第6信号的互补信号的3个开关,而与所述第1端子连接;
所述第4参考电压的供给端子经由分别向控制端子输入所述第1信号、所述第3信号与所述第5信号的互补信号的3个开关,而与所述第2端子连接;
所述第5参考电压的供给端子经由分别向控制端子输入所述第2信号的互补信号、所述第4信号的互补信号与所述第6信号的3个开关,而与所述第1端子连接;
所述第5参考电压的供给端子经由分别向控制端子输入所述第1信号的互补信号、所述第3信号的互补信号与所述第5信号的3个开关,而与所述第2端子连接;
所述第6参考电压的供给端子经由分别向控制端子输入所述第2信号、所述第4信号的互补信号与所述第6信号的3个开关,而与所述第1端子连接;
所述第6参考电压的供给端子经由分别向控制端子输入所述第1信号、所述第3信号的互补信号与所述第5信号的3个开关,而与所述第2端子连接;
所述第7参考电压的供给端子经由分别向控制端子输入所述第2信号的互补信号、所述第4信号与所述第6信号的3个开关,而与所述第1端子连接;
所述第7参考电压的供给端子经由分别向控制端子输入所述第1信号的互补信号、所述第3信号与所述第5信号的3个开关,而与所述第2端子连接;
所述第8参考电压的供给端子经由分别向控制端子输入所述第2信号、所述第4信号与所述第6信号的3个开关,而与所述第1端子连接;
所述第8参考电压的供给端子经由分别向控制端子输入所述第1信号、所述第3信号与所述第5信号的3个开关,而与所述第2端子连接。
10.根据权利要求8所述的数字模拟变换电路,其特征在于,所述选择电路构成为根据成为所述选择信号的第1至第6信号的共计6位,选择所述第1至第8参考电压,并输出到所述第1、第2端子;其中具有:
第1至第3开关,其连接在所述第1参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号的互补信号、所述第4信号的互补信号与所述第6信号的互补信号;
第4至第6开关,其连接在所述第1参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号的互补信号、所述第3信号的互补信号与所述第5信号的互补信号;
第7至第9开关,其连接在所述第2参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号、所述第4信号的互补信号与所述第6信号的互补信号;
第10至第12开关,其连接在所述第2参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号、所述第3信号的互补信号与所述第5信号的互补信号;
第13至第15开关,其连接在所述第3参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号的互补信号、所述第4信号与所述第6信号的互补信号;
第16至第18开关,其连接在所述第3参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号的互补信号、所述第3信号与所述第5信号的互补信号;
第19至第21开关,其连接在所述第4参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号、所述第4信号与所述第6信号的互补信号;
第22至第24开关,其连接在所述第4参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号、所述第3信号与所述第5信号的互补信号;
第25至第27开关,其连接在所述第5参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号的互补信号、所述第4信号的互补信号与所述第6信号;
第28至第30开关,其连接在所述第5参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号的互补信号、所述第3信号的互补信号与所述第5信号;
第31至第33开关,其连接在所述第6参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号、所述第4信号的互补信号与所述第6信号;
第34至第36开关,其连接在所述第6参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号、所述第3信号的互补信号与所述第5信号;
第37至第39开关,其连接在所述第7参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号的互补信号、所述第4信号与所述第6信号;
第40至第42开关,其连接在所述第7参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号的互补信号、所述第3信号与所述第5信号;
第43至第45开关,其连接在所述第8参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号、所述第4信号与所述第6信号;
第46至第48开关,其连接在所述第8参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号、所述第3信号与所述第5信号;
关于将所述第3信号的互补信号共同输入到控制端子的开关,
(a01)所述第5及第11开关共有1个开关或由2个开关构成;
(a02)所述第29及第35开关共有1个开关或由2个开关构成;
关于将所述第3信号共同输入到控制端子的开关,
(a03)所述第17及第23开关共有1个开关或由2个开关构成;
(a04)所述第41及第47开关共有1个开关或由2个开关构成;
关于将所述第4信号共同输入到控制端子的开关,
(a05)所述第14及第20开关共有1个开关或由2个开关构成;
(a06)所述第38及第44开关共有1个开关或由2个开关构成;
关于将所述第4信号的互补信号共同输入到控制端子的开关,
(a07)所述第2及第8开关共有1个开关或由2个开关构成;
(a08)所述第26及第32开关共有1个开关或由2个开关构成;
关于将所述第5信号的互补信号共同输入到控制端子的开关,
(a09)所述第6、第12、第18及第24开关共有1个开关;或
(a10)所述第6及第12开关共有1个开关或由2个开关构成,所述第18及第24开关共有1个开关或由2个开关构成;
关于将所述第5信号共同输入到控制端子的开关,
(a11)所述第30、第36、第42及第48开关共有1个开关;或
(a12)所述第30及第36开关共有1个开关或由2个开关构成,所述第42及第48开关共有1个开关或由2个开关构成;
关于将所述第6信号共同输入到控制端子的开关,
(a13)所述第27、第33、第39及第45开关共有1个开关;或
(a14)所述第27及第33开关共有1个开关或由2个开关构成,所述第39及第45开关共有1个开关或由2个开关构成;
关于将所述第6信号的互补信号共同输入到控制端子的开关,
(a15)所述第3、第9、第15及第21开关共有1个开关;或
(a16)所述第3及第9开关共有1个开关或由2个开关构成,所述第15及第21开关共有1个开关或由2个开关构成。
11.根据权利要求8所述的数字模拟变换电路,其特征在于,所述选择电路构成为根据成为所述选择信号的第1至第6信号的共计6位,选择所述第1至第8参考电压,并输出到所述第1、第2端子;其中具有:
第1至第3开关,其连接在所述第1参考电压的供给端子与所述第1端子之间,分别向控制端子输入所述第2信号的互补信号、所述第4信号的互补信号与所述第6信号的互补信号;
第4至第6开关,其连接在所述第1参考电压的供给端子与所述第2端子之间,分别向控制端子输入所述第1信号的互补信号、所述第3信号的互补信号与所述第5信号的互补信号;
第7开关,其连接在所述第2参考电压的供给端子与所述第1及第2开关的连接点之间,并将所述第2信号输入到控制端子;
第8开关,其连接在所述第2参考电压的供给端子与所述第4及第5开关的连接点之间,并将所述第1信号输入到控制端子;
第9至第10开关,其连接在所述第3参考电压的供给端子与所述第2及第3开关的连接点之间,并将所述第2信号的互补信号与所述第4信号分别输入到控制端子;
第11至第12开关,其连接在所述第3参考电压的供给端子与所述第5及第6开关的连接点之间,并将所述第1信号的互补信号与所述第3信号分别输入到控制端子;
第13开关,其连接在所述第4参考电压的供给端子与所述第9及第10开关的连接点之间,并将所述第2信号输入到控制端子;
第14开关,其连接在所述第4参考电压的供给端子与所述第11及第12开关的连接点之间,并将所述第1信号输入到控制端子;
第15至第17开关,其连接在所述第5参考电压的供给端子与所述第1端子之间,并将所述第2信号的互补信号、所述第4信号的互补信号与所述第6信号分别输入到控制端子;
第18至第20开关,其连接在所述第5参考电压的供给端子与所述第2端子之间,并将所述第1信号的互补信号、所述第3信号的互补信号与所述第5信号分别输入到控制端子;
第21开关,其连接在所述第6参考电压的供给端子与所述第15及第16开关的连接点之间,并将所述第2信号输入到控制端子;
第22开关,其连接在所述第6参考电压的供给端子与所述第18及第19开关的连接点之间,并将所述第1信号输入到控制端子;
第23至第24开关,其连接在所述第7参考电压的供给端子与所述第16及第17开关的连接点之间,并将所述第2信号的互补信号与所述第4信号分别输入到控制端子;
第25至第26开关,其连接在所述第7参考电压的供给端子与所述第19及第20开关的连接点之间,并将所述第1信号的互补信号与所述第3信号分别输入到控制端子;
第27开关,其连接在所述第8参考电压的供给端子与所述第23及第24开关的连接点之间,并将所述第2信号输入到控制端子;
第28开关,其连接在所述第8参考电压的供给端子与所述第25及第26开关的连接点之间,并将所述第1信号输入到控制端子。
12.根据权利要求8所述的数字模拟变换电路,其特征在于,
所述第1、第2端子的一方输入电压的2倍电压与所述第1、第2端子的另一方输入电压之和是所述输出电压的3倍的关系,
将所述第1至第8参考电压分别设为等间隔的第1至第64电平的电压中的第1、第4、第13、第16、第49、第52、第61、第64电平,
在所述选择电路中,输出以选择所述第1、第1参考电压(A、A)的对而获得的输出电压和选择所述第8、第8参考电压(H、H)的对而获得的输出电压为两端的共计64电平的电压。
13.根据权利要求1或2所述的数字模拟变换电路,其特征在于,所述放大电路具有:
输出端及反相输入端连接在所述输出端子上的差动放大电路;
一端连接在所述第1端子上的第1开关;
连接在所述第1开关的另一端与所述差动放大电路的非反相输入端之间的第2开关;
一端连接在所述第2端子上的第3开关;
连接在所述第3开关的另一端与所述差动放大电路的非反相输入端之间的第4开关;
连接在所述第1及第2开关的连接点与第1电源之间的第1电容;和
连接在所述第3及第4开关的连接点与所述第1电源之间的第2电容。
14.根据权利要求13所述的数字模拟变换电路,其特征在于,
在使所述第2及第4开关都断开,使所述第1及第3开关都接通的期间内,供给到所述第1及第2端子的电压经由所述第1及第3开关,分别储存在所述第1及第2电容中;
接着,在使所述第1及第3开关都断开,使所述第2及第4开关都接通的期间内,由所述输出端子输出根据所述第1及第2电容的电容比的设定值而内分了所述第1及第2端子的电压后的电压。
15.根据权利要求1或2所述的数字模拟变换电路,其特征在于,所述放大电路具有:
第1及第2差动对,其输入对的一方连接所述第1端子,另一方连接所述输出端子;
第3差动对,其输入对的一方连接所述第2端子,另一方连接所述输出端子;
分别向所述第1、第2、第3差动对供给电流的第1、第2、第3电流源;
共同连接在所述第1至第3差动对的输出对上的负载电路;和
连接在所述第1至第3差动对的共同输出对与所述输出端子之间的放大器。
16.根据权利要求1或2所述的数字模拟变换电路,其特征在于,所述放大电路具有:
第1及第2差动对,其输入对的一方连接所述第1端子,另一方连接所述输出端子;
第3差动对,其输入对的一方连接所述第2端子,另一方连接所述输出端子;
共同连接在所述第1至第3差动对上,向所述第1至第3差动对供给电流的第1电流源;
共同连接在所述第1至第3差动对的输出对上的负载电路;和
连接在所述第1至第3差动对的共同输出对与所述输出端子之间的放大电器。
17.根据权利要求1所述的数字模拟变换电路,其特征在于,
所述选择电路构成为:根据成为所述选择信号的第1至第2K信号的共计2K位的信号,选择第1至第2K参考电压后输出到所述第1、第2端子,
具备从第1列到第K列为止的电路块组,所述各电路块具有4个输入端子和2个输出端子,由所述4个输入端子接收电压信号,由所述2个输出端子输出根据2位信号而选择出的电压信号,
所述第1列由2K-1个所述电路块构成,2K-1个所述电路块分别向4个输入端子中每两个共同连接的2个输入端输入所述第1至第2K参考电压的各两个,根据所述第1、第2信号分别选择2个电压信号后输出,
第F列由2K-F个所述电路块构成,所述2K-F个电路块分别向4个输入端子输入第F-1列的各两个电路块的输出电压,根据第2F-1、第2F信号,分别选择2个电压信号后输出,其中F为2到K的正整数,
所述第K列的电路块组的2个输出电压信号被输出到所述第1、第2端子。
18.根据权利要求17所述的数字模拟变换电路,其特征在于,
所述电路块针对所述4个输入端子、即第1至第4输入端子与所述2个输出端子、即第1至第2输出端子,
具有:
分别插入所述第1及第3输入端子与所述第1输出端子之间,并根据所述2个位信号的一方信号而被进行接通/断开控制的2个开关;和
分别插入所述第2及第4输入端子与所述第2输出端子之间,并根据所述2个位信号的另一方信号而被进行接通/断开控制的2个开关。
19.一种数据驱动器,根据所输入的数据信号来驱动数据线,
具备权利要求3至12中任一项所述的数字模拟变换电路,
所述数据信号用于被输入所述选择电路的所述选择信号。
20.一种显示装置用数据驱动器,包括:生成多个电压电平的灰度等级电压产生电路;根据视频数据,输出从所述多个电压电平选择出的至少2个电压的译码器电路;和输入从所述译码器电路输出的电压,并由输出端子输出与所述视频数据对应的电压的放大器,
所述数据驱动器具备权利要求3至12中任一项所述的数字模拟变换电路,
所述译码器电路由所述数字模拟变换电路的所述选择电路构成,所述选择电路将来自所述灰度等级电压产生电路的多个电压电平作为所述多个参考电压接收,将所述视频数据作为所述选择信号输入,
由输出端子输出所述视频数据所对应的电压的放大器由所述数字模拟变换电路的放大电路构成。
21.一种显示装置,其特征在于,具备:
沿一个方向互相平行延伸的多根数据线;
沿与所述一个方向垂直的方向互相平行延伸的多根扫描线;
在所述多根数据线与所述多根扫描线的交叉部配置为矩阵状的多个像素电极;
并具有多个晶体管,该多个晶体管对应于所述多个像素电极的每一个,漏极及源极的一方连接在对应的所述像素电极上,所述漏极及源极的另一方连接在对应的所述数据线上,栅极连接着对应的所述扫描线,
还包括:
分别向所述多根扫描线供给扫描信号的栅极驱动器;和
分别向所述多根数据线供给输入数据所对应的灰度等级信号的数据驱动器;
所述数据驱动器由权利要求20所述的显示装置用的数据驱动器构成。
22.一种显示装置,其特征在于,具备:
数据驱动器,其包含权利要求17或18所述的数字模拟变换电路;和
显示面板;
根据所述数据驱动器的输出信号,驱动所述显示面板的数据线。
23.一种数字模拟变换电路,以从能够输出的输出电压的下限到上限规定的输出电压的范围被分割为互不重叠的多个区间,包括:
选择电路,按照所述各区间,根据数字数据信号,选择1组与各区间对应的参考电压、和输入所述参考电压而供给到第1、第2端子的2个电压;
放大电路,由所述多个区间共有,输入供给到所述第1、第2端子的电压,从输出端子输出以1∶2或2∶1的内分比内分了所述第1、第2端子的电压而成的电压;
在所述多个区间的至少一个区间中,所述参考电压为电压值互不相同的m个参考电压,其中m=2K,K为2以上的正整数,从所述输出端子输出的电压为4K个,
将所述m个参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,
所述选择电路从所述m个参考电压的m的平方种组合中,根据所述数字数据信号中的2K位信号,选择1组供给到所述第1、第2端子的电压的2个电压,
根据所输入的由至少2K位构成的所述数字数据信号,从所述输出端子输出从所述第1电平到第4K电平为止的共计4K个互不相同电平的电压中的一个电压。
24.根据权利要求23所述的数字模拟变换电路,其特征在于,所述多个区间中的某个区间内的相邻电压电平间隔,与其他区间内的相邻电压电平间隔不同。
25.一种数字模拟变换电路,其特征在于,具备:
生成电压值互不相同的m×S个参考电压的电路,其中m=2K,K为2以上的正整数,S为规定的正整数;
输出端子;
至少一个译码器块,其输入所述m×S个参考电压和多位的数字数据信号,根据所述数字数据信号中、成为各自被预先确定的位字段的第1、第2、第3位组的值,将从所述m×S个参考电压中选择出的电压分别输出到第1及第2端子;
放大电路,其输入由所述译码器块供给到所述第1及第2端子的电压,将以1∶2或2∶1的内分比内分了所述第1及第2端子的电压后的电压从所述输出端子输出;
所述译码器块具有3级结构的电路块,
所述第1级具备S个电路块,其将所输入的所述m×S个参考电压中、每m个参考电压作为输入,根据所述第1位组的值,从所述m个参考电压中选择包含重复在内的2个电压后输出;
所述第2级具备:将用所述第1级的S个电路块分别选择的2个电压的一方作为输入,根据所述第2位组的值,从所输入的S个电压中选择1个电压后输出的电路块;和将用所述第1级的S个电路块分别选择的2个电压的另一方作为输入,根据所述第2位组的值,从所输入的S个电压中选择1个电压后输出的电路块;
所述第3级具备输入由所述第2级的2个电路块分别选择输出的电压,根据所述第3位组的值,以将所输入的2个电压分别供给到所述第1及第2端子或将其切断的方式进行控制的1个电路块,
将输入到所述译码器块中的所述第1级的电路块的每一个中的所述m个参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,
根据所述第1至第3位组的信号值,由所述输出端子输出m2×S个互不相同的电压电平中的任一个。
26.根据权利要求25所述的数字模拟变换电路,其特征在于,在所述第3位组的各位全部包含于所述第1位组和/或所述第2位组内时,省略所述第3级的电路块,成为将所述第2级的2个电路块的输出分别供给到所述第1及第2端子的构成。
27.根据权利要求25所述的数字模拟变换电路,其特征在于,
具备3个所述译码器块,分别为第1至第3译码器块,
所述数字数据信号由8位数字数据信号(D7、D6、D5、D4、D3、D2、D1、D0)构成,
所述第1及第2译码器块都将所述m设为2、将所述S设为8,分别输入16个参考电压,将所述第1、第2、第3位组分别设为所述8位数字数据信号(D7、D6、D5、D4、D3、D2、D1、D0)中的(D1、D0)、(D4、D3、D2)、(D7、D6、D5),
所述第3译码器块将所述m设为4、将所述S设为12,输入48个参考电压,将所述第1、第2、第3位组分别设为所述8位数字数据信号(D7、D6、D5、D4、D3、D2、D1、D0)中的(D3、D2、D1、D0)、(D7、D6、D5、D4)、(D7、D6、D5),
所述第1至第3译码器块各自的2个输出的一方共同连接在所述第1端子上,
所述第1至第3译码器块各自的2个输出的另一方共同连接在所述第2端子上,
根据所述8位数字数据信号,从所述输出端子能够输出256个互不相同的电压电平中的任一个。
28.根据权利要求27所述的数字模拟变换电路,其特征在于,省略所述第3译码器块的所述第3级电路块,将所述2个第2级电路块的输出分别连接在所述第1及第2端子上。
29.一种数字模拟变换电路,其特征在于,具备:
生成电压值互不相同的m×S个参考电压的电路,其中m=2K,K为2以上的正整数,S为规定的正整数;
输出端子;
至少一个译码器块,其输入所述m×S个参考电压和多位的数字数据信号,根据所述数字数据信号中、成为各自被预先确定的位字段的第1、第2、第3位组的值,将从所述m×S个参考电压中选择出的电压分别输出到第1及第2端子;
放大电路,其输入由所述译码器块供给到所述第1及第2端子的电压,将以1∶2或2∶1的内分比内分了所述第1及第2端子的电压后的电压从所述输出端子输出;
所述译码器块具有3级结构的电路块,
所述第1级具备m个电路块,其将所输入的所述m×S个参考电压中、每S个参考电压作为输入,根据所述第1位组的值,从所述S个参考电压中选择1个电压后输出;
所述第2级具备:将用所述第1级的m个电路块选择的m个电压作为输入,根据所述第2位组的值,从所输入的m个电压中选择2个电压后输出的1个电路块;
所述第3级具备:输入由所述第2级电路块选择输出的2个电压,根据所述第3位组的值,以将所输入的2个电压分别供给到所述第1及第2端子或将其切断的方式进行控制的1个电路块,
将输入到所述译码器块中所述第1级的m个电路块的每一个中的第T个参考电压组分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,T为满足1≤T≤S的正整数,
根据所述第1至第3位组的信号值,由所述输出端子输出m2×S个互不相同的电压电平中的任一个。
30.根据权利要求29所述的数字模拟变换电路,其特征在于,
还具备所述m的值共同或不同的译码器块,
在所述m的值最大的译码器块中,在所述第3位组的各位全部包含于所述第1位组和/或所述第2位组内时,省略所述第3级的电路块,成为将所述第2级电路块的输出分别供给到所述第1及第2端子。
31.根据权利要求29所述的数字模拟变换电路,其特征在于,
具备3个所述译码器块,分别为第1至第3译码器块,
所述数字数据信号由8位数字数据信号(D7、D6、D5、D4、D3、D2、D1、D0)构成,
所述第1及第2译码器块都将所述m设为2、将所述S设为8,分别输入16个参考电压,将所述第1、第2、第3位组分别设为所述8位数字数据信号(D7、D6、D5、D4、D3、D2、D1、D0)中的(D4、D3、D2)、(D1、D0)、(D7、D6、D5),
所述第3译码器块将所述m设为4、将所述S设为12,输入48个参考电压,将所述第1、第2、第3位组分别设为所述8位数字数据信号(D7、D6、D5、D4、D3、D2、D1、D0)中的(D7、D6、D5、D4)、(D3、D2、D1、D0)、(D7、D6、D5),
所述第1至第3译码器块各自的2个输出的一方共同连接在所述第1端子上,
所述第1至第3译码器块各自的2个输出的另一方共同连接在所述第2端子上,
根据所述8位数字数据信号,从所述输出端子能够输出256个互不相同的电压电平中的任一个。
32.根据权利要求31所述的数字模拟变换电路,其特征在于,省略所述第3译码器块的所述第3级电路块,将所述第2级电路块的2个输出分别连接在所述第1及第2端子上。
33.一种显示装置,其特征在于,具备:
包含权利要求29所述的数字模拟变换电路的数据驱动器;和
显示面板;
根据所述数据驱动器的输出信号,驱动所述显示面板的数据线。
34.一种输出电路,其特征在于,具备:
输入电压值互不相同的m×S个参考电压的多个端子,其中m=2K,K为2以上的正整数,S为规定的正整数;
输出端子;
选择电路,其输入所述m×S个参考电压和多位的数字数据信号,根据所述数字数据信号中、成为各自被预先确定的位字段的第1、第2、第3位组的值,将从所述m×S个参考电压中选择出的电压分别输出到第1及第2端子;
放大电路,其输入由所述选择电路供给到所述第1及第2端子的电压,将以1∶2或2∶1的内分比内分了所述第1及第2端子的电压后的电压从所述输出端子输出;
所述选择电路具有3级结构的电路块,
所述第1级具备S个电路块,其将所输入的所述m×S个参考电压中、每m个参考电压作为输入,根据所述第1位组的值,从所述m个参考电压中选择包含重复在内的2个电压后输出;
所述第2级具备:将用所述第1级的S个电路块分别选择的2个电压的一方作为输入,根据所述第2位组的值,从所输入的S个电压中选择1个电压后输出的电路块;和将用所述第1级的S个电路块分别选择的2个电压的另一方作为输入,根据所述第2位组的值,从所输入的S个电压中选择1个电压后输出的电路块;
所述第3级具备输入由所述第2级的2个电路块分别选择输出的电压,根据所述第3位组的值,以将所输入的2个电压分别供给到所述第1及第2端子或将其切断的方式进行控制的1个电路块,
将输入到所述选择电路中的所述第1级的电路块的每一个中的所述m个参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,
根据所述第1至第3位组的信号值,由所述输出端子输出m2×S个互不相同的电压电平中的任一个。
35.根据权利要求34所述的输出电路,其特征在于,在所述第3位组的各位全部包含于所述第1位组和/或所述第2位组内时,省略所述第3级的电路块,成为将所述第2级的2个电路块的输出分别供给到所述第1及第2端子的构成。
36.一种输出电路,其特征在于,具备:
输入电压值互不相同的m×S个参考电压的多个端子,其中m=2K,K为2以上的正整数,S为规定的正整数;
输出端子;
选择电路,其输入所述m×S个参考电压和多位的数字数据信号,根据所述数字数据信号中、成为各自被预先确定的位字段的第1、第2、第3位组的值,将从所述m×S个参考电压中选择出的电压分别输出到第1及第2端子;
放大电路,其输入由所述选择电路供给到所述第1及第2端子的电压,将以1∶2或2∶1的内分比内分了所述第1及第2端子的电压后的电压从所述输出端子输出;
所述选择电路具有3级结构的电路块,
所述第1级具备m个电路块,其将所输入的所述(m×S)个参考电压中、每S个参考电压作为输入,根据所述第1位组的值,从所述S个参考电压中选择1个电压后输出;
所述第2级具备:将用所述第1级的m个电路块选择的m个电压作为输入,根据所述第2位组的值,从所输入的m个电压中选择2个电压后输出的1个电路块;
所述第3级具备:输入由所述第2级电路块选择输出的2个电压,根据所述第3位组的值,以将所输入的2个电压分别供给到所述第1及第2端子或将其切断的方式进行控制的1个电路块,
将输入到所述选择电路中所述第1级的m个电路块的每一个中的第T个参考电压组分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,T为满足1≤T≤S的正整数,
根据所述第1至第3位组的信号值,由所述输出端子输出m2×S个互不相同的电压电平中的任一个。
37.根据权利要求36所述的输出电路,其特征在于,
还具备多个所述m的值共同或不同的所述选择电路,
在所述m的值最大的选择电路中,在所述第3位组的各位全部包含于所述第1位组和/或所述第2位组内时,省略所述第3级的电路块,成为将来自所述第2级电路块的输出分别供给到所述第1及第2端子。
38.一种数据驱动器,其中根据所输入的数据信号来驱动数据线,其特征在于,具备:
生成电压值互不相同的多个参考电压的灰度等级电压产生电路;和
权利要求36所述的输出电路;
所述数据信号用于被输入所述选择电路的所述数字数据信号。
39.一种显示装置,其特征在于,具备:
沿一个方向互相平行延伸的多根数据线;
沿与所述一个方向垂直的方向互相平行延伸的多根扫描线;
在所述多根数据线与所述多根扫描线的交叉部配置为矩阵状的多个像素电极;
并具有多个晶体管,该多个晶体管对应于所述多个像素电极的每一个,漏极及源极的一方连接在对应的所述像素电极上,所述漏极及源极的另一方连接在对应的所述数据线上,栅极连接着对应的所述扫描线,
还包括:
分别向所述多根扫描线供给扫描信号的栅极驱动器;和
分别向所述多根数据线供给输入数据所对应的灰度等级信号的数据驱动器;
所述数据驱动器由权利要求38所述的数据驱动器构成。
40.一种数字模拟变换电路,其特征在于,具备:
译码器电路,其输入电压值互不相同的m个参考电压,其中m=2K,K为2以上的正整数,将由数据输入端子输入的数字数据信号作为选择信号,从所述m个参考电压中选择2个相同或不同的参考电压并顺次输出;和
放大电路,其通过1个端子顺次输入用所述译码器电路选择出的2个电压,从输出端子输出以1∶2或2∶1的内分比内分了2个电压后的电压,
将所述第1至第2K参考电压分别设为:等间隔的第1至第4K电平的电压之中的第{1+a1×4(K-1)+a2×4(K-2)+a3×4(K-3)+…+aK×4(K-K)}电平,式中a1、a2、a3、…、aK取0或3,
根据所输入的由至少2K位构成的所述数字数据信号,从所述输出端子输出从所述第1电平到第4K电平为止的共计4K个互不相同电平的电压中的一个电压。
41.根据权利要求40所述的数字模拟变换电路,其特征在于,所述数字模拟变换电路从输出端子输出与所述m个参考电压的m的平方种组合对应的m的平方个不同的电压。
42.根据权利要求40或41所述的数字模拟变换电路,其特征在于,从所述输出端子输出的电压为均等间隔的多个电压。
43.根据权利要求40所述的数字模拟变换电路,其特征在于,
所述放大电路包含电容元件和开关,
将由所述1个端子顺次供给的第1、第2电压通过所述电容元件及开关的连接切换进行运算后输出。
44.根据权利要求40所述的数字模拟变换电路,其特征在于,
具备数据输入控制电路,其进行控制,以便根据控制信号,输出所输入的多位的数字数据信号中、由奇数及偶数位的一方构成的多位,接着顺次输出由奇数及偶数位的另一方构成的多位,
所述数据输入控制电路的输出被供给到所述译码器电路。
45.根据权利要求44所述的数字模拟变换电路,其特征在于,所述译码器电路备有开关组,其连接在所述1个端子与至少一个所述参考电压的供给端子之间,通过来自所述数据输入控制电路的输入来进行接通/断开控制。
46.根据权利要求40所述的数字模拟变换电路,其特征在于,
所述放大电路备有:
输出端子反馈连接在反相输入端子上的差动放大器;
连接在所述1个端子与所述差动放大器的非反相输入端子之间的第1开关;
一端连接在所述1个端子上的第2开关;
连接在所述第2开关的另一端与所述非反相输入输入端子之间的第3开关;
连接在所述第1开关、所述第3开关与所述非反相输入端子的连接点和基准电压端子之间的第1电容;和
连接在所述第2开关与所述第3开关的连接点和所述基准电压端子之间的第2电容。
47.根据权利要求40所述的数字模拟变换电路,其特征在于,所述放大电路具有:
输出对共同连接在负载电路上,以各自对应的电流源驱动的多个差动对;和
输入端连接在所述负载电路与所述多个差动对的输出对的共同连接点的至少一个上,所述输出端连接在所述输出端子上的放大级;
并具备:
一端连接在所述1个端子上的开关;
连接在所述开关的另一端与基准电压端子之间的电容;
所述多个差动对中、规定个的差动对的输入对的一方连接所述1个端子,剩余的差动对的输入对的一方共同连接所述开关的另一端,
所述多个差动对的输入对的另一方共同连接着所述输出端子。
48.一种数据驱动器,其中根据所输入的数字数据信号来驱动数据线,其特征在于,
备有权利要求40~47中任一项所述的数字模拟变换电路。
49.一种显示装置,其特征在于,具备:
数据驱动器,其包含权利要求40~47中任一项所述的数字模拟变换电路;和
显示面板;
根据所述数据驱动器的输出信号,驱动所述显示面板的数据线。
50.一种显示装置,其特征在于,具备:
沿一个方向互相平行延伸的多根数据线;
沿与所述一个方向垂直的方向互相平行延伸的多根扫描线;
在所述多根数据线与所述多根扫描线的交叉部配置为矩阵状的多个像素电极;
并具有多个晶体管,该多个晶体管对应于所述多个像素电极的每一个,漏极及源极的一方连接在对应的所述像素电极上,所述漏极及源极的另一方连接在对应的所述数据线上,栅极连接着对应的所述扫描线,
还包括:
分别向所述多根扫描线供给扫描信号的栅极驱动器;和
分别向所述多根数据线供给输入数据所对应的灰度等级信号的数据驱动器;
所述数据驱动器由权利要求48所述的数据驱动器构成。
51.根据权利要求50所述的显示装置,其特征在于,进一步备有:
数据变换表,其用于使n位的视频数据按RGB,即红、绿、蓝分别与m位的视频数据对应,其中n<m;
数据变换电路,其输入所述n位的视频数据,参照所述数据变换表,变换为所述m位的视频数据,并输出到所述数据驱动器。
CN2011102634135A 2004-12-16 2005-12-16 输出电路及数字模拟电路以及显示装置 Pending CN102361457A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2004-364953 2004-12-16
JP2004364953 2004-12-16
JP2005092651A JP4100407B2 (ja) 2004-12-16 2005-03-28 出力回路及びデジタルアナログ回路並びに表示装置
JP2005-092651 2005-03-28

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN200510131698.1A Division CN1790917B (zh) 2004-12-16 2005-12-16 数字模拟电路以及显示装置

Publications (1)

Publication Number Publication Date
CN102361457A true CN102361457A (zh) 2012-02-22

Family

ID=36594991

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2011102634135A Pending CN102361457A (zh) 2004-12-16 2005-12-16 输出电路及数字模拟电路以及显示装置
CN200510131698.1A Expired - Fee Related CN1790917B (zh) 2004-12-16 2005-12-16 数字模拟电路以及显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN200510131698.1A Expired - Fee Related CN1790917B (zh) 2004-12-16 2005-12-16 数字模拟电路以及显示装置

Country Status (3)

Country Link
US (1) US7369075B2 (zh)
JP (1) JP4100407B2 (zh)
CN (2) CN102361457A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111724729A (zh) * 2019-03-21 2020-09-29 瑞鼎科技股份有限公司 源极驱动器及其运作方法

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004325716A (ja) * 2003-04-24 2004-11-18 Sharp Corp カラー画像表示のための駆動回路およびこれを備えた表示装置
JP4472507B2 (ja) * 2004-12-16 2010-06-02 日本電気株式会社 差動増幅器及びそれを用いた表示装置のデータドライバ並びに差動増幅器の制御方法
JP4100407B2 (ja) * 2004-12-16 2008-06-11 日本電気株式会社 出力回路及びデジタルアナログ回路並びに表示装置
JP4803711B2 (ja) * 2005-08-25 2011-10-26 オンセミコンダクター・トレーディング・リミテッド Stn−lcdパネル用の駆動回路
KR100770723B1 (ko) * 2006-03-16 2007-10-30 삼성전자주식회사 평판 표시 장치의 소스 드라이버의 디지털/아날로그변환장치 및 디지털/아날로그 변환방법.
KR100796140B1 (ko) * 2006-09-22 2008-01-21 삼성에스디아이 주식회사 구동회로 및 이를 이용한 유기전계발광표시장치
JP4275166B2 (ja) 2006-11-02 2009-06-10 Necエレクトロニクス株式会社 データドライバ及び表示装置
JP4282710B2 (ja) 2006-11-08 2009-06-24 Necエレクトロニクス株式会社 出力回路、及びそれを用いたデータドライバならびに表示装置
KR100815754B1 (ko) 2006-11-09 2008-03-20 삼성에스디아이 주식회사 구동회로 및 이를 이용한 유기전계발광표시장치
JP2008122567A (ja) 2006-11-10 2008-05-29 Nec Electronics Corp データドライバ及び表示装置
KR20080105977A (ko) * 2007-05-30 2008-12-04 삼성전자주식회사 디지털-아날로그 변환기 및 디지털-아날로그 변환 방법
JP5047699B2 (ja) * 2007-06-08 2012-10-10 ルネサスエレクトロニクス株式会社 増幅回路、デジタルアナログ変換回路及び表示装置
JP4540734B2 (ja) * 2008-02-07 2010-09-08 ルネサスエレクトロニクス株式会社 デジタルアナログ変換回路とデータドライバ及び表示装置
JP5137686B2 (ja) * 2008-05-23 2013-02-06 ルネサスエレクトロニクス株式会社 デジタルアナログ変換回路とデータドライバ及び表示装置
KR101532268B1 (ko) 2008-12-18 2015-07-01 삼성전자주식회사 디지털-아날로그 변환기, 이를 포함하는 소스 구동회로, 및소스 구동회로를 포함하는 표시 장치
JP5273377B2 (ja) 2009-03-19 2013-08-28 株式会社ジャパンディスプレイ 多入力一出力回路及び表示装置
JP4846819B2 (ja) * 2009-04-13 2011-12-28 ルネサスエレクトロニクス株式会社 データドライバ及び表示装置
JP5373680B2 (ja) * 2010-03-26 2013-12-18 ルネサスエレクトロニクス株式会社 デジタルアナログ変換回路とデータドライバ及び表示装置
US9016511B2 (en) * 2010-07-19 2015-04-28 Silgan Containers Llc Heated container
JP5508978B2 (ja) * 2010-07-29 2014-06-04 ルネサスエレクトロニクス株式会社 デジタルアナログ変換回路及び表示ドライバ
US8390215B2 (en) * 2010-10-07 2013-03-05 Himax Analogic, Inc. Light emitting diode circuit, light emitting diode driving circuit, voltage selection circuit, and method for driving thereof
CN102539774A (zh) * 2010-12-21 2012-07-04 中国科学院电子学研究所 一种手持式多参数现场快速生化检测仪
US8547257B2 (en) * 2011-10-26 2013-10-01 Texas Instruments Incorporated Digital error correction in an analog-to-digital converter
US8847625B2 (en) * 2012-02-16 2014-09-30 Southern Methodist University Single clock distribution network for multi-phase clock integrated circuits
TWI482439B (zh) * 2012-08-09 2015-04-21 Ili Technology Corp Interpolated digital to analog converter
US10262570B2 (en) 2015-03-05 2019-04-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
JP2017010000A (ja) 2015-04-13 2017-01-12 株式会社半導体エネルギー研究所 表示装置
CN104766578B (zh) * 2015-04-14 2018-06-15 深圳市华星光电技术有限公司 一种多电压产生装置及液晶显示器
JP6601477B2 (ja) 2017-11-16 2019-11-06 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
KR102450738B1 (ko) * 2017-11-20 2022-10-05 삼성전자주식회사 소스 구동 회로 및 이를 포함하는 디스플레이 장치
US10755655B2 (en) * 2018-01-17 2020-08-25 Novatek Microelectronics Corp. Source driver and operation method for improving display quality
JP6708229B2 (ja) 2018-07-23 2020-06-10 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
CN109523964B (zh) * 2018-12-17 2021-04-20 合肥奕斯伟集成电路有限公司 一种选择电路、数位类比转换器以及显示设备
CN109787635A (zh) * 2019-01-10 2019-05-21 京东方科技集团股份有限公司 数模转换电路及其数模转换方法、显示装置
JP7046860B2 (ja) 2019-03-12 2022-04-04 ラピスセミコンダクタ株式会社 デジタルアナログ変換回路及びデータドライバ
JP6937331B2 (ja) 2019-03-12 2021-09-22 ラピスセミコンダクタ株式会社 デジタルアナログ変換回路及びデータドライバ
JP7374627B2 (ja) * 2019-06-28 2023-11-07 キヤノン株式会社 デジタルアナログ変換回路、表示装置、電子機器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225931B1 (en) * 1999-08-30 2001-05-01 Industrial Technology Research Institute D/A converter with a gamma correction circuit
US6326913B1 (en) * 2000-04-27 2001-12-04 Century Semiconductor, Inc. Interpolating digital to analog converter and TFT-LCD source driver using the same
CN1455515A (zh) * 2002-04-30 2003-11-12 旭宏通讯股份有限公司 数字模拟转换装置及方法
CN1790917B (zh) * 2004-12-16 2012-03-21 日本电气株式会社 数字模拟电路以及显示装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61248619A (ja) 1985-04-26 1986-11-05 Fujitsu Ltd 多値論理回路
JPH07105710B2 (ja) 1986-04-08 1995-11-13 日本電気株式会社 論理回路
JPH05307368A (ja) 1992-04-30 1993-11-19 Fujitsu Ltd 多階調アクティブマトリックス液晶駆動回路
US5396245A (en) * 1993-01-21 1995-03-07 Linear Technology Corporation Digital to analog converter
JPH09152847A (ja) * 1995-09-29 1997-06-10 Sharp Corp 液晶表示パネルの駆動方法及びその駆動回路
JP3181544B2 (ja) 1996-11-21 2001-07-03 松下電器産業株式会社 A/d変換器及びa/d変換方法
EP0844740B1 (en) * 1996-11-21 2003-02-26 Matsushita Electric Industrial Co., Ltd. A/D converter and A/D conversion method
US5859606A (en) * 1997-07-25 1999-01-12 Linear Technology Corporation Interpolation circuit for digital-to-analog converter
US5877717A (en) * 1997-12-15 1999-03-02 Industrial Technology Research Institute D/A converter with a Gamma correction circuit
JP3718607B2 (ja) * 1999-07-21 2005-11-24 株式会社日立製作所 液晶表示装置及び映像信号線駆動装置
US6246351B1 (en) * 1999-10-07 2001-06-12 Burr-Brown Corporation LSB interpolation circuit and method for segmented digital-to-analog converter
JP3594125B2 (ja) * 2000-07-25 2004-11-24 シャープ株式会社 Da変換器およびそれを用いた液晶駆動装置
JP2003045181A (ja) 2001-07-30 2003-02-14 Hitachi Ltd 半導体装置
TW529009B (en) * 2001-08-08 2003-04-21 Chi Mei Electronics Corp Switching unit of Gamma voltage signal
JP3795361B2 (ja) * 2001-09-14 2006-07-12 シャープ株式会社 表示駆動装置およびそれを用いる液晶表示装置
US6697005B2 (en) * 2002-05-24 2004-02-24 Broadcom Corporation Analog to digital converter with interpolation of reference ladder
JP3891426B2 (ja) * 2002-12-13 2007-03-14 富士通株式会社 集積回路及びa/d変換回路
US6707404B1 (en) * 2003-04-21 2004-03-16 Texas Instruments Incorporated Integral nonlinearity error correction circuitry and method for DAC
US6937178B1 (en) * 2003-05-15 2005-08-30 Linear Technology Corporation Gradient insensitive split-core digital to analog converter
JP4143588B2 (ja) * 2003-10-27 2008-09-03 日本電気株式会社 出力回路及びデジタルアナログ回路並びに表示装置
US6970122B1 (en) * 2004-08-05 2005-11-29 Texas Instruments Incorporated Integral nonlinearity error correction for interpolating string DAC
JP4645258B2 (ja) * 2005-03-25 2011-03-09 日本電気株式会社 デジタルアナログ変換回路及び表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225931B1 (en) * 1999-08-30 2001-05-01 Industrial Technology Research Institute D/A converter with a gamma correction circuit
US6326913B1 (en) * 2000-04-27 2001-12-04 Century Semiconductor, Inc. Interpolating digital to analog converter and TFT-LCD source driver using the same
CN1455515A (zh) * 2002-04-30 2003-11-12 旭宏通讯股份有限公司 数字模拟转换装置及方法
CN1790917B (zh) * 2004-12-16 2012-03-21 日本电气株式会社 数字模拟电路以及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111724729A (zh) * 2019-03-21 2020-09-29 瑞鼎科技股份有限公司 源极驱动器及其运作方法

Also Published As

Publication number Publication date
US7369075B2 (en) 2008-05-06
CN1790917A (zh) 2006-06-21
CN1790917B (zh) 2012-03-21
US20060132344A1 (en) 2006-06-22
JP2006197532A (ja) 2006-07-27
JP4100407B2 (ja) 2008-06-11

Similar Documents

Publication Publication Date Title
CN1790917B (zh) 数字模拟电路以及显示装置
CN101222231B (zh) 解码电路、数据驱动器和显示装置
CN101174837B (zh) 数字模拟转换电路、数据驱动器及使用其的显示装置
CN100566142C (zh) 数字模拟电路和数据驱动器及显示装置
CN101588181B (zh) 数字模拟转换电路和数据驱动器及显示装置
CN101419769B (zh) 数字模拟变换电路、数据驱动器及显示装置
US7750900B2 (en) Digital-to-analog converting circuit and display device using same
JP4472507B2 (ja) 差動増幅器及びそれを用いた表示装置のデータドライバ並びに差動増幅器の制御方法
JP4779853B2 (ja) ディジタル−アナログ変換器および映像表示装置
CN101226721B (zh) 输出电路、使用该电路的数据驱动器、及显示装置
CN102034420B (zh) 输出放大电路以及使用该电路的显示装置的数据驱动器
US8111184B2 (en) Digital-to-analog converting circuit, data driver and display device
CN101178883A (zh) 数据驱动器及显示装置
CN100578925C (zh) 差动放大器
JP5017871B2 (ja) 差動増幅器及びデジタルアナログ変換器
US7696911B2 (en) Amplifier circuit, digital-to-analog conversion circuit, and display device
Woo et al. High-speed 10-bit LCD column driver with a split DAC and a class-AB output buffer
CN102208174B (zh) 电平电压选择电路及数据驱动器
JP4819921B2 (ja) 差動増幅器及びそれを用いた表示装置のデータドライバ並びに差動増幅器の制御方法
CN109672443B (zh) 数模转换器以及显示装置
US7411536B1 (en) Digital-to-analog converter

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20120222