CN101562046A - 移位寄存器 - Google Patents

移位寄存器 Download PDF

Info

Publication number
CN101562046A
CN101562046A CNA2008101831581A CN200810183158A CN101562046A CN 101562046 A CN101562046 A CN 101562046A CN A2008101831581 A CNA2008101831581 A CN A2008101831581A CN 200810183158 A CN200810183158 A CN 200810183158A CN 101562046 A CN101562046 A CN 101562046A
Authority
CN
China
Prior art keywords
level
node
voltage
conducting
switching device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008101831581A
Other languages
English (en)
Other versions
CN101562046B (zh
Inventor
张容豪
金彬
尹洙荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN101562046A publication Critical patent/CN101562046A/zh
Application granted granted Critical
Publication of CN101562046B publication Critical patent/CN101562046B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

移位寄存器。公开了一种能够改变级的输出顺序的移位寄存器。该移位寄存器包括用于顺序地输出扫描脉冲以驱动多条选通线的多个级,其中所述级中的每一个包括:置位节点;上拉开关器件,其用于根据所述置位节点的逻辑状态输出对应的一个扫描脉冲;至少两个复位节点;至少两个下拉开关器件,所述下拉开关器件中的每一个连接到对应的一个复位节点以根据对应的复位节点的电压电平输出截止电压;以及节点控制器,其用于一并控制对应的一个级的节点的逻辑状态和与对应级不同的级的节点的逻辑状态,其中所述级的所述节点控制器根据具有相反相位的正向电压和反向电压控制来自所述级的扫描脉冲的输出顺序。

Description

移位寄存器
技术领域
本发明涉及一种移位寄存器,更具体而言,涉及一种能够改变级的输出顺序的移位寄存器。
背景技术
本申请要求2008年4月15日提交的韩国专利申请No.10-2008-34612的优先权,此处以引证的方式并入其内容,就像在此进行了完整阐述一样。
通常,液晶显示设备被配置为通过利用电场调节液晶的透光率以显示图像。为此,液晶显示设备包括具有以矩阵形式设置的像素区域的液晶面板以及用于驱动液晶面板的驱动电路。
在液晶面板中,多条选通线和多个数据线被设置为彼此交叉,像素区域分别位于由这些选通线和数据线的交叉而限定的区域中。在液晶面板中形成用于将电场施加到各个像素区域的像素电极和公共电极。
各个像素电极经由作为开关器件的薄膜晶体管(TFT)的源极端子和漏极端子连接到对应的一条数据线。该TFT通过经由对应的一条选通线施加到其栅极端子的扫描脉冲而导通,以从对应的数据线将数据信号充入像素电极中。
驱动电路包括用于驱动选通线的选通驱动器、用于驱动数据线的数据驱动器、用于提供控制信号以控制该选通驱动器和该数据驱动器的定时控制器、以及用于提供在液晶显示设备中使用的各种驱动电压的电源。
选通驱动器将扫描脉冲顺序地提供到选通线,以逐线顺序地驱动液晶面板中的液晶单元。这里,选通驱动器包括移位寄存器以顺序地输出如上所述的扫描脉冲。
常规的移位寄存器包括用于按顺序地输出扫描脉冲的多个级。这些级按一个方向,即,按照从顶级到底级的顺序,输出扫描脉冲。也就是说,常规的移位寄存器仅仅按一个方向输出扫描脉冲。为此,要在各种型号的液晶显示设备中使用时,常规的移位寄存器存在太多问题。
发明内容
因此,本发明涉及一种移位寄存器,其能够基本上克服因相关技术的局限和缺点带来的一个或更多个问题。
本发明的一个目的在于提供一种能够控制扫描脉冲的输出顺序的移位寄存器。
本发明的附加优点、目的和特征将在下面的描述中部分描述且将对于本领域普通技术人员在研究下文后变得部分地明显,或可以通过本发明的实践来了解。通过书面的说明书及其权利要求以及附图中特别指出的结构可以实现和获得本发明的目的和其他优点。
为了实现这些和其他优点,按照本发明的目的,作为具体和广义的描述,一种移位寄存器包括用于顺序地输出扫描脉冲以驱动多条选通线的多个级,其中所述级中的每一个包括:置位节点;上拉开关器件,其用于根据所述置位节点的逻辑状态输出对应的一个扫描脉冲;至少两个复位节点;至少两个下拉开关器件,所述下拉开关器件中的每一个连接到对应的一个复位节点以根据对应的复位节点的电压电平输出截止电压;以及节点控制器,其用于一并控制对应的一个级的节点的逻辑状态和与对应级不同的级的节点的逻辑状态,其中所述级的所述节点控制器根据具有相反相位的正向电压和反向电压控制来自所述级的扫描脉冲的输出顺序。
应当理解,本发明的上述一般描述和下述详细描述是示例性和说明性的,且旨在提供所要求保护的本发明的进一步解释。
附图说明
附图被包括在本申请中以提供对本发明的进一步理解,并结合到本申请中且构成本申请的一部分,附图例示了本发明的实施方式,且与说明书一起用于解释本发明的原理。附图中:
图1是示出了根据本发明的实施方式的移位寄存器的结构的框图;
图2是在正向驱动中被提供到图1的移位寄存器的各种信号的时序图;
图3是在反向驱动中被提供到图1的移位寄存器的各种信号的时序图;
图4是图1中的上虚设级的电路图;
图5是图1中的下虚设级的电路图;
图6是图1中两个任意级的电路图;以及
图7是示出了包括在本发明的各级中的节点控制器的另一电路结构的电路图。
具体实施方式
下面将详细描述本发明的优选实施方式,在附图中例示出了其示例。在可能的情况下,相同的标号在整个附图中代表相同或类似部件。
图1是示出了根据本发明的实施方式的移位寄存器的结构的框图,图2是在正向驱动中被提供到图1的移位寄存器的各种信号的时序图,图3是在反向驱动中被提供到图1的移位寄存器的各种信号的时序图。
如图1中所示,根据本实施方式的移位寄存器包括n个级ST1到STn和两个虚设级ST0和STn+1。级ST1到STn中的每一个输出一个帧周期的一个扫描脉冲。
级ST1到STn中的每一个利用该扫描脉冲驱动与其连接的选通线,并利用该扫描脉冲控制其下游级和上游级的操作。
包括上虚设级ST0和下虚设级STn+1的所有级ST0到STn+1按顺序输出扫描脉冲Vout0到Voutn+1。
此时,级ST0到STn+1中的每一个根据正向电压V_F和反向电压V_R的信号状态被正向驱动或反向驱动。
首先,在正向驱动中,级ST0到STn+1从上虚设级ST0到下虚设级STn+1按顺序输出扫描脉冲。
也就是说,上虚设级ST0输出第一虚设扫描脉冲Vout0,然后第一级ST1输出第一扫描脉冲Vout1,然后第二级ST2输出第二扫描脉冲Vout2,然后第三级ST3输出第三扫描脉冲Vout3,.......,然后第n级STn输出第n扫描脉冲Voutn,最后下虚设级STn+1输出第二虚设扫描脉冲Voutn+1。
另一方面,在反向驱动中,级ST0到STn+1从下虚设级STn+1到上虚设级ST0按顺序输出扫描脉冲。
也就是说,下虚设级STn+1输出第二虚设扫描脉冲Voutn+1,然后第n级STn输出第n扫描脉冲Voutn,然后第(n-1)级STn-1输出第(n-1)扫描脉冲Voutn-1,然后第(n-2)级输出第(n-2)扫描脉冲,.......,然后第一级ST1输出第一扫描脉冲Vout1,最后上虚设级ST0输出第一虚设扫描脉冲Vout0。
除了上和下虚设级ST0和STn+1之外,从级ST1到STn输出的扫描脉冲Vout1到Voutn被顺序地提供到液晶面板(未示出)的选通线以顺序地扫描选通线。
该移位寄存器可以被内置在液晶面板中。也就是,液晶面板具有用于显示图像的显示区域以及围绕该显示区域的非显示区域,并且该移位寄存器被内置在该非显示区域中。
如图2和3中所示,设置在按这种方式构造的该移位寄存器中的级ST1到STn中的每一个被提供有第一到第四时钟脉冲CLK1到CLK4中的任一个、充电电压、第一和第二交流(AC)电压Vac1和Vac2中的任一个、正向电压V_F、以及反向电压V_R,所述第一到第四时钟脉冲CLK1到CLK4彼此异相地顺序输出并循环输出。此时,将第一AC电压Vac1提供到奇数级,并将第二AC电压Vac2提供到偶数级。
另一方面,上虚设级ST0和下虚设级STn+1各被提供有第一到第四时钟脉冲CLK1到CLK4中的任一个、起始脉冲Vst、充电电压、放电电压、正向电压V_F、以及反向电压V_R。
充电电压和放电电压均为直流(DC)电压。充电电压是正的,而放电电压是负的。另一方面,放电电压可以是接地电压。
第一和第二AC电压Vac1和Vac2是用于在各个级ST1到STn中的节点中,控制复位节点的充电和放电的信号。第一AC电压Vac1和第二AC电压Vac2均为AC电压。第一AC电压Vac1相对于第二AC电压Vac2180°反相。第一和第二AC电压Vac1和Vac2的高态电压值可以与充电电压的电压值相同,第一和第二AC电压Vac1和Vac2的低态电压值可以与放电电压的电压值相同。第一和第二AC电压Vac1和Vac2的状态p个帧的周期的间隔进行反相。这里,p为自然数。
第一到第四时钟脉冲CLK1到CLK4是用于生成级ST1到STn中的每一个的扫描脉冲的信号。级ST1到STn中的每一个接收第一到第四时钟脉冲CLK1到CLK4中的任一个,并输出对应的扫描脉冲。例如,第(4j+1)级接收第一时钟脉冲CLK1并输出对应的扫描脉冲,第(4j+2)级接收第二时钟脉冲CLK2并输出对应的扫描脉冲,第(4j+3)级接收第三时钟脉冲CLK3并输出对应的扫描脉冲,第(4j+4)级接收第四时钟脉冲CLK4并输出对应的扫描脉冲。这里,j为自然数,并包括0。另一方面,上虚设级ST0接收第四时钟脉冲CLK4并输出第一虚设扫描脉冲Vout0,下虚设级STn+1接收第一时钟脉冲CLK1并输出第二虚设扫描脉冲Voutn+1。
尽管在本发明中将具有不同相位的四种类型的时钟脉冲用于例示目的,但只要数量为两个或更多个,任意数量类型的时钟脉冲都可以使用。
第一到第四时钟脉冲CLK1到CLK4彼此异相地被输出。也就是说,从第一时钟脉冲CLK1进行相位延迟后输出第二时钟脉冲CLK2,并从第二时钟脉冲CLK2进行相位延迟后输出第三时钟脉冲CLK3。从第三时钟脉冲CLK3进行相位延迟后输出第四时钟脉冲CLK4,并从第四时钟脉冲CLK4进行相位延迟后输出第一时钟脉冲CLK1。
第一到第四时钟脉冲CLK1到CLK4被顺序地并循环地输出。换句话说,从第一时钟脉冲CLK1到第四时钟脉冲CLK4顺序地输出第一到第四时钟脉冲CLK1到CLK4,其后,再从第一时钟脉冲CLK1到第四时钟脉冲CLK4进行输出。结果,在第四时钟脉冲CLK4与第二时钟脉冲CLK2之间的时段输出第一时钟脉冲CLK1。
起始脉冲Vst对于一个帧周期仅输出一次,然而对于一个帧周期输出数次各时钟脉冲CLK1到CLK4。换句话说,对于一个帧周期,起始脉冲Vst仅呈现一次其活动状态(高态),然而各时钟脉冲CLK1到CLK4对于一个帧周期周期性地数次呈现其活动状态。在一个帧周期中,早于任何时钟脉冲CLK1到CLK4输出起始脉冲Vst。
在正向驱动中,按照从第一时钟脉冲CLK1到第四时钟脉冲CLK4的顺序输出时钟脉冲CLK1到CLK4,如图2中所示。相比而言,在反向驱动中,按照从第四时钟脉冲CLK4到第一时钟脉冲CLK1的顺序输出时钟脉冲CLK1到CLK4,如图3中所示。
在本发明中,第一到第四时钟脉冲CLK1到CLK4具有彼此交叠的脉冲宽度,如图2和3中所示。
也就是,如图2中所示,第i时钟脉冲(i为大于或等于2的自然数)的脉冲宽度的前一半与第(i-1)时钟脉冲的脉冲宽度的后一半交叠,并且第i时钟脉冲的脉冲宽度的后一半与第(i+1)时钟脉冲的脉冲宽度的前一半交叠。
并且,如图3中所示,第i时钟脉冲的脉冲宽度的前一半与第(i+1)时钟脉冲的脉冲宽度的后一半交叠,并且第i时钟脉冲的脉冲宽度的后一半与第(i-1)时钟脉冲的脉冲宽度的前一半交叠。
例如,假设第一到第四时钟脉冲CLK1到CLK4中的每一个具有对应于2个水平时间2H的脉冲宽度,则相邻的时钟脉冲可以按对应于1个水平时间1H的时段彼此交叠,如图2和3中所示。
脉冲宽度交叠时段不限于半个脉冲宽度,而可以调节为任何时段。
利用以这种方式交叠的时钟脉冲CLK1到CLK4,从各个级ST1到STn输出的扫描脉冲的脉冲宽度也彼此交叠。
以具有上述特性的不同信号提供和操作图1中所示的上和下虚设级ST0和STn+1以及级ST1到STn。
为了输出对应的扫描脉冲,必须首先使能级ST1到STn中的每一个。使能各级意味着将各级置位到输出使能状态,即,能够将提供给这些级的时钟脉冲作为对应的扫描脉冲进行输出的状态。
在正向驱动中,级ST1到STn中的每一个响应于来自其上游级的扫描脉冲被使能。例如,第j级响应于来自第(j-2)级的扫描脉冲被使能。
然而,在正向驱动中,顶级,或者第一和第二级ST1和ST2响应于来自上虚设级ST0的第一虚设扫描脉冲Vout0被使能。上虚设级ST0响应于来自起始传送线的起始脉冲Vst被使能。
相比而言,在反向驱动中,级ST1到STn中的每一个响应于来自其下游级的扫描脉冲被使能。例如,第j级响应于来自第(j+2)级的扫描脉冲被使能。
然而,在反向驱动中,底级,或者第n和第(n-1)级STn和STn-1响应于来自下虚设级STn+1的第二虚设扫描脉冲Voutn+1被使能。下虚设级STn+1响应于来自起始传送线的起始脉冲Vst被使能。
另一方面,在输出对应的扫描脉冲之后级ST1到STn中的每一个被禁用。禁用各级意味着将各级复位到输出禁用状态,即,不能将提供给这些级的时钟脉冲作为对应的扫描脉冲进行输出的状态。
在正向驱动中,级ST1到STn中的每一个响应于来自其下游级的扫描脉冲被禁用。例如,第j级响应于来自第(j+2)级的扫描脉冲被禁用。
然而,在正向驱动中,底级,或者第n级STn和第(n-1)级STn-1响应于来自下虚设级STn+1的第二虚设扫描脉冲Voutn+1被禁用。下虚设级STn+1响应于来自起始传送线的起始脉冲Vst被禁用。
相比而言,在反向驱动中,级ST1到STn中的每一个响应于来自其上游级的扫描脉冲被禁用。例如,第j级响应于来自第(j-2)级的扫描脉冲被禁用。
然而,在反向驱动中,顶级,或者第一和第二级ST1和ST2响应于来自上虚设级ST0的第一虚设扫描脉冲Vout0被禁用。上虚设级ST0响应于来自起始传送线的起始脉冲Vst被禁用。
级ST0到STn+1中的每一个包括置位节点Q、用于按照该置位节点Q的逻辑状态输出对应的扫描脉冲的上拉开关器件Trpu、第一复位节点QB1、连接到第一复位节点QB1的第一下拉开关器件Trpd1、第二复位节点QB2、连接到第二复位节点QB2的第二下拉开关器件Trpd2、以及节点控制器,该节点控制器用于一并控制级ST0到STn+1之中的对应一级的节点的逻辑状态和不同于该对应级的级的节点的逻辑状态。并且,级ST0到STn+1的节点控制器根据具有相反相位的正向电压和反向电压控制来自级ST0到STn+1的扫描脉冲的输出顺序。
这里,第(2n-1)级的第一复位节点QB1和第(2n)级的第二复位节点QB2彼此连接,第(2n-1)级的第二复位节点QB2和第(2n)级的第一复位节点QB1彼此连接,第(2n-2)级的置位节点Q连接到第(2n-1)级的开关器件的栅极端子,并且第(2n-1)级的置位节点Q连接到第(2n-2)级的开关器件的栅极端子。
将在下文中更详细地描述按这种方式构造的包括上和下虚设级ST0和STn+1的移位寄存器的级ST1到STn中的每一个的结构。
图4是图1中的上虚设级ST0的电路图。
上虚设级ST0包括节点控制器和输出单元,如图4中所示。
节点控制器包括第一到第十八开关器件Tr1到Tr18。
第一开关器件Tr1响应于外部起始脉冲Vst被导通/截止,并且在导通时,将传送正向电压V_F的正向电压线和上虚设级ST0的置位节点Q互相连接。
第二开关器件Tr2根据上虚设级ST0的第一复位节点QB1的电压电平被导通/截止,并且在导通时,将上虚设级ST0的置位节点Q和传送放电电压VSS的放电电压线互相连接。
第三开关器件Tr3根据上虚设级ST0的第二复位节点QB2的电压电平被导通/截止,并且在导通时,将上虚设级ST0的置位节点Q和放电电压线互相连接。
第四开关器件Tr4响应于来自第二级ST2的扫描脉冲被导通/截止,并且在导通时,将上虚设级ST0的置位节点Q和传送反向电压V_R的反向电压线互相连接。
第五开关器件Tr5根据第一AC电压Vac1被导通/截止,并且在导通时,将传送第一AC电压Vac1的第一AC电压线和上虚设级ST0的第一公共节点CN1互相连接。
第六开关器件Tr6响应于起始脉冲Vst被导通/截止,并且在导通时,将反向电压线和上虚设级ST0的第一复位节点QB1互相连接。
第七开关器件Tr7根据上虚设级ST0的置位节点Q的电压电平被导通/截止,并且在导通时,将上虚设级ST0的第二复位节点QB2和放电电压线互相连接。
第八开关器件Tr8响应于来自第二级ST2的扫描脉冲被导通/截止,并且在导通时,将上虚设级ST0的第一复位节点QB1和正向电压线互相连接。
第九开关器件Tr9根据第一AC电压Vac1被导通/截止,并且在导通时,将上虚设级ST0的第二复位节点QB2和放电电压线互相连接。
第十开关器件Tr10根据上虚设级ST0的置位节点Q的电压电平被导通/截止,并且在导通时,将上虚设级ST0的第一复位节点QB1和放电电压线互相连接。
第十一开关器件Tr11响应于来自第二级ST2的扫描脉冲被导通/截止,并且在导通时,将上虚设级ST0的第二复位节点QB2和正向电压线互相连接。
第十二开关器件Tr12响应于起始脉冲Vst被导通/截止,并且在导通时,将反向电压线和上虚设级ST0的第二复位节点QB2互相连接。
第十三开关器件Tr13根据上虚设级ST0的第一公共节点CN1的电压电平被导通/截止,并且在导通时,将第一AC电压线和上虚设级ST0的第一复位节点QB1互相连接。
第十四开关器件Tr14根据上虚设级ST0的置位节点Q的电压电平被导通/截止,并且在导通时,将上虚设级ST0的第一公共节点CN1和放电电压线互相连接。
第十五开关器件Tr15根据第二AC电压Vac2被导通/截止,并且在导通时,将传送第二AC电压Vac2的第二AC电压线和上虚设级ST0的第二公共节点CN2互相连接。
第十六开关器件Tr16根据第二AC电压Vac2被导通/截止,并且在导通时,将上虚设级ST0的第一复位节点QB1和放电电压线互相连接。
第十七开关器件Tr17根据上虚设级ST0的第二公共节点CN2的电压电平被导通/截止,并且在导通时,将第二AC电压线和上虚设级ST0的第二复位节点QB2互相连接。
第十八开关器件Tr18根据上虚设级ST0的置位节点Q的电压电平被导通/截止,并且在导通时,将上虚设级ST0的第二公共节点CN2和放电电压线互相连接。
这里,上虚设级ST0的置位节点Q连接到第一级ST1的开关器件。
输出单元包括上拉开关器件Trpu,以及第一和第二下拉开关器件Trpd1和Trpd2。
上拉开关器件Trpu根据上虚设级ST0的置位节点Q的信号状态被导通/截止,并且在导通时,将传送时钟脉冲CLK1到CLK4的时钟传送线的任一条和输出端子111互相连接。
第一下拉开关器件Trpd1根据上虚设级ST0的第一复位节点QB1的信号状态被导通/截止,并且在导通时,将输出端子111和放电电压线互相连接。
第二下拉开关器件Trpd2根据上虚设级ST0的第二复位节点QB2的信号状态被导通/截止,并且在导通时,将输出端子111和放电电压线互相连接。
图5是图1中的下虚设级STn+1的电路图。
下虚设级STn+1包括节点控制器和输出单元,如图5中所示。
节点控制器包括第一到第十八开关器件Tr1到Tr18。
第一开关器件Tr1响应于来自第(n-1)级的扫描脉冲被导通/截止,并且在导通时,将传送正向电压V_F的正向电压线和下虚设级STn+1的置位节点Q互相连接。
第二开关器件Tr2根据下虚设级STn+1的第一复位节点QB1的电压电平被导通/截止,并且在导通时,将下虚设级STn+1的置位节点Q和传送放电电压VSS的放电电压线互相连接。
第三开关器件Tr3根据下虚设级STn+1的第二复位节点QB2的电压电平被导通/截止,并且在导通时,将下虚设级STn+1的置位节点Q和放电电压线互相连接。
第四开关器件Tr4响应于外部起始脉冲Vst被导通/截止,并且在导通时,将下虚设级STn+1的置位节点Q和传送反向电压V_R的反向电压线互相连接。
第五开关器件Tr5根据第一AC电压Vac1被导通/截止,并且在导通时,将传送第一AC电压Vac1的第一AC电压线和下虚设级STn+1的第一公共节点CN1互相连接。
第六开关器件Tr6响应于来自第(n-1)级的扫描脉冲被导通/截止,并且在导通时,将反向电压线和下虚设级STn+1的第一复位节点QB1互相连接。
第七开关器件Tr7根据下虚设级STn+1的置位节点Q的电压电平被导通/截止,并且在导通时,将下虚设级STn+1的第二复位节点QB2和放电电压线互相连接。
第八开关器件Tr8响应于起始脉冲Vst被导通/截止,并且在导通时,将下虚设级STn+1的第一复位节点QB1和正向电压线互相连接。
第九开关器件Tr9根据第一AC电压Vac1被导通/截止,并且在导通时,将下虚设级STn+1的第二复位节点QB2和放电电压线互相连接。
第十开关器件Tr10根据下虚设级STn+1的置位节点Q的电压电平被导通/截止,并且在导通时,将下虚设级STn+1的第一复位节点QB1和放电电压线互相连接。
第十一开关器件Tr11响应于起始脉冲Vst被导通/截止,并且在导通时,将下虚设级STn+1的第二复位节点QB2和正向电压线互相连接。
第十二开关器件Tr12响应于来自第(n-1)级的扫描脉冲被导通/截止,并且在导通时,将反向电压线和下虚设级STn+1的第二复位节点QB2互相连接。
第十三开关器件Tr13根据下虚设级STn+1的第一公共节点CN1的电压电平被导通/截止,并且在导通时,将第一AC电压线和下虚设级STn+1的第一复位节点QB1互相连接。
第十四开关器件Tr14根据下虚设级STn+1的置位节点Q的电压电平被导通/截止,并且在导通时,将下虚设级STn+1的第一公共节点CN1和放电电压线互相连接。
第十五开关器件Tr15根据第二AC电压Vac2被导通/截止,并且在导通时,将传送第二AC电压Vac2的第二AC电压线和下虚设级STn+1的第二公共节点CN2互相连接。
第十六开关器件Tr16根据第二AC电压Vac2被导通/截止,并且在导通时,将下虚设级STn+1的第一复位节点QB1和放电电压线互相连接。
第十七开关器件Tr17根据下虚设级STn+1的第二公共节点CN2的电压电平被导通/截止,并且在导通时,将第二AC电压线和下虚设级STn+1的第二复位节点QB2互相连接。
第十八开关器件Tr18根据下虚设级STn+1的置位节点Q的电压电平被导通/截止,并且在导通时,将下虚设级STn+1的第二公共节点CN2和放电电压线互相连接。
这里,下虚设级STn+1的置位节点Q连接到第n级STn的开关器件。
输出单元包括上拉开关器件Trpu,以及第一和第二下拉开关器件Trpd1和Trpd2。
上拉开关器件Trpu根据下虚设级STn+1的置位节点Q的信号状态被导通/截止,并且在导通时,将传送时钟脉冲CLK1到CLK4的时钟传送线的任一条和输出端子111互相连接。
第一下拉开关器件Trpd1根据下虚设级STn+1的第一复位节点QB 1的信号状态被导通/截止,并且在导通时,将输出端子111和放电电压线互相连接。
第二下拉开关器件Trpd2根据下虚设级STn+1的第二复位节点QB2的信号状态被导通/截止,并且在导通时,将输出端子111和放电电压线互相连接。
图6是图1中两个任意级的电路图。
级ST1到STn中的每一个包括节点控制器和输出单元,如图6中所示。
第k级的节点控制器包括第一到第十二开关器件Tr1到Tr12。这里,k为自然数。
第一开关器件Tr1响应于来自第(k-2)级的扫描脉冲被导通/截止,并且在导通时,将传送正向电压V_F的正向电压线和第k级的置位节点Q互相连接。
第二开关器件Tr2根据第k级的第一复位节点QB1的电压电平被导通/截止,并且在导通时,将第k级的置位节点Q和传送放电电压VSS的放电电压线互相连接。
第三开关器件Tr3根据第k级的第二复位节点QB2的电压电平被导通/截止,并且在导通时,将第k级的置位节点Q和放电电压线互相连接。
第四开关器件Tr4响应于来自第(k+2)级的扫描脉冲被导通/截止,并且在导通时,将第k级的置位节点Q和传送反向电压V_R的反向电压线互相连接。
第五开关器件Tr5根据第一和第二AC电压Vac1和Vac2中的任一个被导通/截止,并且在导通时,将传送第一AC电压Vac1的第一AC电压线与传送第二AC电压Vac2的第二AC电压线中的任一条和第k级的第一复位节点QB1互相连接。
第六开关器件Tr6响应于来自第(k-2)级的扫描脉冲和来自第(k-3)级的扫描脉冲中的任一个被导通/截止,并且在导通时,将反向电压线和第k级的第一复位节点QB1互相连接。
第七开关器件Tr7根据第k级的置位节点Q的电压电平被导通/截止,并且在导通时,将第k级的第二复位节点QB2和放电电压线互相连接。
第八开关器件Tr8响应于来自第(k+2)级的扫描脉冲和来自第(k+3)级的扫描脉冲中的任一个被导通/截止,并且在导通时,将第k级的第一复位节点QB1和正向电压线互相连接。
第九开关器件Tr9根据第一和第二AC电压Vac1和Vac2中的任一个被导通/截止,并且在导通时,将第k级的第二复位节点QB2和放电电压线互相连接。
第十开关器件Tr10根据第k级的置位节点Q的电压电平被导通/截止,并且在导通时,将第k级的第一复位节点QB1和放电电压线互相连接。
第十一开关器件Tr11根据第(k-1)级和第(k+1)级的置位节点Q中的任一个的电压电平被导通/截止,并且在导通时,将第k级的第一与第二复位节点QB1与QB2中的任一个和放电电压线互相连接。
第十二开关器件Tr12根据第(k-1)级和第(k+1)级的置位节点Q中的任一个的电压电平被导通/截止,并且在导通时,将第k级的第一与第二复位节点QB1与QB2中的任一个和放电电压线互相连接。
这里,将第一AC电压Vac1提供到第(2k-1)级的第五开关器件Tr5,将第二AC电压Vac2提供到第(2k)级的第五开关器件Tr5,将来自第(2k-3)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第六开关器件Tr6,将来自第(2k+2)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第八开关器件Tr8,将第一AC电压Vac1提供到第(2k-1)级的第九开关器件Tr9,将第二AC电压Vac2提供到第(2k)级的第九开关器件Tr9。并且,第(2k-1)级的第十一开关器件Tr11根据第(2k-2)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k-1)级的第一复位节点QB1和放电电压线互相连接。第(2k)级的第十一开关器件Tr11根据第(2k+1)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k)级的第二复位节点QB2和放电电压线互相连接。第(2k-1)级的第十二开关器件Tr12根据第(2k-2)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k-1)级的第二复位节点QB2和放电电压线互相连接。第(2k)级的第十二开关器件Tr12根据第(2k+1)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k)级的第一复位节点QB1和放电电压线互相连接。
输出单元包括上拉开关器件Trpu,以及第一和第二下拉开关器件Trpd1和Trpd2。
上拉开关器件Trpu根据第k级的置位节点Q的信号状态被导通/截止,并且在导通时,将传送时钟脉冲CLK1到CLK4的时钟传送线中的任一条和输出端子111互相连接。
第一下拉开关器件Trpd1根据第k级的第一复位节点QB1的信号状态被导通/截止,并且在导通时,将输出端子111和放电电压线互相连接。
第二下拉开关器件Trpd2根据第k级的第二复位节点QB2的信号状态被导通/截止,并且在导通时,将输出端子111和放电电压线互相连接。
具有上述结构的移位寄存器的操作将在下文中更详细地描述。
首先将参照图2、4、5和6,给出基于正向驱动的移位寄存器操作的说明。
因为移位寄存器的操作是基于正向驱动的,所以时钟脉冲CLK1到CLK4按照从第一时钟脉冲CLK1到第四时钟脉冲CLK4的顺序被输出,正向电压V_F处于高态,而反向电压V_R处于低态,如图2中所示。
首先将给出在第一帧周期的第一初始时段Ts中的操作的说明。
在第一帧周期,第一AC电压Vac1为正,而第二AC电压Vac2为负。
在第一初始时段Ts中,仅将从定时控制器输出的起始脉冲Vst维持在高态,而将从定时控制器输出的时钟脉冲CLK1到CLK4维持在低态,如图2中所示。
从定时控制器输出的起始脉冲Vst被提供到上虚设级ST0和下虚设级STn+1。
也就是说,如图4中所示,起始脉冲Vst被提供到上虚设级ST0中的第一、第六和第十二开关器件Tr1、Tr6和Tr12的栅极端子。结果,第一开关器件Tr1导通,高态的正向电压V_F通过导通的第一开关器件Tr1被提供到置位节点Q。因此,改变置位节点Q,并由此导通通过其栅极端子连接到充电的置位节点Q的上虚设级ST0的上拉开关器件Trpu和第三开关器件Tr3。因为上虚设级ST0的置位节点Q也连接到第一级ST1的第十一和第十二开关器件Tr11和Tr12的栅极端子,所以第一级ST1的第十一和第十二开关器件Tr11和Tr12也被导通。
并且,由于第六开关器件Tr6导通,低态的反向电压V_R被提供到第一复位节点QB1,因而使得第一复位节点QB1被放电。并且,由于第十二开关器件Tr12导通,低态的反向电压V_R被提供到第二复位节点QB2,因而使得第二复位节点QB2被放电。
通过其栅极端子连接到充电的置位节点Q的第七、第十、第十四和第十八开关器件Tr7、Tr10、Tr14和Tr18以及上拉开关器件Trpu被导通。
通过其栅极端子连接到放电的第一复位节点QB1的第一下拉开关器件Trpd1和通过其栅极端子连接到放电的第二复位节点QB2的第二下拉开关器件Trpd2被截止。
另一方面,因为在第一初始时段Ts中来自第二级ST2的扫描脉冲处于低态,所以通过其栅极端子被提供有来自第二级ST2的扫描脉冲的第四、第八和第十一开关器件Tr4、Tr8和Tr11被截止。
并且,被提供有高态的第一AC电压Vac1的第五和第九开关器件Tr5和Tr9被导通,通过导通的第五开关器件Tr5将第一AC电压Vac1提供到第一公共节点CN1。结果,将具有不同极性的两个电压提供到第一公共节点CN1。也就是说,将通过导通的第十四开关器件Tr14输出的低态的放电电压VSS和通过导通的第五开关器件Tr5输出的高态的第一AC电压Vac1提供到第一公共节点CN1。然而,因为将第十四开关器件Tr14的沟道区域设置为大于第五开关器件Tr5的沟道区域,所以第一公共节点CN1由通过第十四开关器件Tr14提供的放电电压VSS而保持放电。因此,通过其栅极端子连接到放电的第一公共节点CN1的第十三开关器件Tr13被截止。
导通的第九开关器件Tr9将放电电压VSS提供到第二复位节点QB2,以使对第二复位节点QB2放电。
被提供有低态的第二AC电压Vac2的第十五和第十六开关器件Tr15和Tr16被截止。
由通过导通的第十八开关器件Tr18提供的放电电压VSS对第二公共节点CN2放电,通过其栅极端子连接到放电的第二公共节点CN2的第十七开关器件Tr17被截止。
以这种方式,在第一初始时段Ts中,对上虚设级ST0的置位节点Q充电,并对其第一和第二复位节点QB1和QB2放电。也就是说,在第一初始时段Ts中,上虚设级ST0被置位。
同时,在第一初始时段Ts中,对被提供有起始脉冲Vst的下虚设级STn+1复位,这将在下文中更详细地描述。
也就是说,如图5中所示,将起始脉冲Vst提供到下虚设级STn+1中的第四、第八和第十一开关器件Tr4、Tr8和Tr11的栅极端子。结果,第四开关器件Tr4导通,通过导通的第四开关器件Tr4将低态的反向电压V_R提供到置位节点Q。因此,对置位节点Q放电,并将通过其栅极端子连接到放电的置位节点Q的第七、第十、第十四和第十八开关器件Tr7、Tr10、Tr14和Tr18以及上拉开关器件Trpu截止。因为下虚设级STn+1的置位节点Q也连接到第n级STn的第十一和第十二开关器件Tr11和Tr12的栅极端子,所以第n级STn的第十一和第十二开关器件Tr11和Tr12也被截止。
因为在第一初始时段Ts中,来自第(n-1)级STn-1的扫描脉冲处于低态,所以通过其栅极端子被提供有来自第(n-1)级STn-1的扫描脉冲的第一、第六和第十二开关器件Tr1、Tr6和Tr12截止。
并且,被提供有高态的第一AC电压Vac1的第五和第九开关器件Tr5和Tr9导通,通过导通的第五开关器件Tr5将第一AC电压Vac1提供到第一公共节点CN1,因而使得第一公共节点CN1被充电。因此,通过其栅极端子连接到充电的第一公共节点CN1的第十三开关器件Tr13导通。通过导通的第十三开关器件Tr13将第一AC电压Vac1提供到第一复位节点QB1,以对第一复位节点QB1充电。
导通的第九开关器件Tr9将放电电压VSS提供到第二复位节点QB2,以对第二复位节点QB2放电。
被提供有低态的第二AC电压Vac2的第十五和第十六开关器件Tr15和Tr16截止。
因为第二公共节点CN2被放电,所以第十七开关器件Tr17截止。
通过导通的第八开关器件Tr8将正向电压V_F提供到第一复位节点QB1,以对第一复位节点QB1充电。结果,通过其栅极端子连接到充电的第一复位节点QB1的第二开关器件Tr2和第一下拉开关器件Trpd1导通。导通的第一下拉开关器件Trpd1输出放电电压VSS并将其提供到第(n-1)级和第n级STn-1和STn。
相比而言,尽管通过导通的第十一开关器件Tr11将正向电压V_F提供到第二复位节点QB2,第二复位节点QB2由分别通过导通的第十二和第九开关器件Tr12和Tr9提供的反向电压V_R和放电电压VSS保持放电。因此,通过其栅极端子连接到放电的第二复位节点QB2的第三开关器件Tr3和第二下拉开关器件Trpd2截止。
以这种方式,在第一初始时段Ts中,复位下虚设级STn+1。
之后,在第二初始时段T0中,将第四时钟脉冲CLK4提供到上虚设级ST0中的上拉开关器件Trpu的漏极端子。这时,因为在第二初始时段T0中上虚设级ST0的置位节点Q保持浮动,所以维持在置位节点Q的电压由提供到上拉开关器件Trpu的第四时钟脉冲CLK4被自举(bootstrap)。上拉开关器件Trpu将第四时钟脉冲CLK4作为第一虚设扫描脉冲Vout0输出。
将第一虚设扫描脉冲Vout0提供到第一和第二级ST1和ST2,以置位第一和第二级ST1和ST2。
换句话说,将从上虚设级ST0输出的第一虚设扫描脉冲Vout0提供到第一级ST1中的第一和第六开关器件Tr1和Tr6的栅极端子中的每一个。
结果,第一和第六开关器件Tr1和Tr6导通,通过导通的第一开关器件Tr1将高态的正向电压V_F施加到置位节点Q。因此,置位节点Q被充电,从而将通过其栅极端子连接到充电的置位节点Q的上拉开关器件Trpu以及第七和第十开关器件Tr7和Tr10导通。
通过导通的第六和第十开关器件Tr6和Tr10,将低态的反向电压V_R和放电电压VSS分别提供到第一复位节点QB1,因而使得第一复位节点QB1被放电。结果,通过其栅极端子连接到第一复位节点QB1的第一下拉开关器件Trpd1和第二开关器件Tr2截止。
另一方面,因为对于第一帧周期将第一AC电压Vac1维持在高态,所以被提供有第一AC电压Vac1的第五和第九开关器件Tr5和Tr9对于第一帧周期保持导通。通过导通的第五开关器件Tr5将第一AC电压Vac1提供到第一级ST1的第一复位节点QB1。这时,将通过导通的第十开关器件Tr10输出的放电电压VSS也提供到第一复位节点QB1。也就是说,将高态的第一AC电压Vac1和低态的放电电压VSS一并提供到第一复位节点QB1。
值得注意的是,因为提供反向电压V_R和放电电压VSS的第六和第十开关器件Tr6和Tr10中的每一个的尺寸被设置为大于提供第一AC电压Vac1的第五开关器件Tr5的尺寸,所以放电电压VSS维持在第一复位节点QB1。另一方面,还将通过第十一和第十二开关器件Tr11和Tr12输出的放电电压VSS提供到第一复位节点QB1。连接到上虚设级ST0的置位节点Q的第一级ST1的第十一和第十二开关器件Tr11和Tr12保持导通,因为在这个时段中置位节点Q被保持充电。结果,第一复位节点QB1被放电,因而通过其栅极端子连接到放电的第一复位节点QB1的第二开关器件Tr2和第一下拉开关器件Trpd1被截止。
另一方面,由通过导通的第七、第九和第十二开关器件Tr7、Tr9和Tr12提供的放电电压VSS对第二复位节点QB2放电。结果,通过其栅极端子连接到放电的第二复位节点QB2的第三开关器件Tr3和第二下拉开关器件Trpd2由此截止。
以这种方式,在第二初始时段T0中,对第一级ST1的置位节点Q充电,并对第一级ST1的第一和第二复位节点QB1和QB2放电。也就是说,在第二初始时段T0中,置位第一级ST1。
另一方面,在第二初始时段T0中,响应于第一虚设扫描脉冲Vout0以类似于对第一级ST1的方式对第二级ST2也进行置位。即,尽管没有在附图中示出,将第一虚设扫描脉冲Vout0提供到第二级ST2的第一开关器件Tr1的栅极端子。
因此,对第二级ST2的置位节点Q充电,并复位第二级ST2的第一和第二复位节点QB1和QB2,因为第二级ST2的第一复位节点QB1连接到第一级ST1的第二复位节点QB2且第二级ST2的第二复位节点QB2连接到第一级ST1的第一复位节点QB1。
同时,在第二初始时段T0中,第二级ST2的第五和第九开关器件Tr5和Tr9截止,因为提供到第五和第九开关器件Tr5和Tr9的栅极端子的第二AC电压Vac2处于低态。
接下来,将给出在第一时段T1中的操作的说明。
在第一时段T1中,仅将第四和第一时钟脉冲CLK4和CLK1维持在高态,而将其余的时钟脉冲CLK2和CLK3,包括起始脉冲Vst,维持在低态,如图2中所示。
第一和第二级ST1和ST2响应于第四时钟脉冲CLK4再一次重复上述置位操作。
并且,在第一时段T1中,由于将第一时钟脉冲CLK1提供到第一级ST1的上拉开关器件Trpu,上拉开关器件Trpu将第一时钟脉冲CLK1作为第一扫描脉冲Vout1输出并将其提供到第一选通线和第三级ST3。这时,因为在第一时段T1中第一级ST1的置位节点Q保持浮动,维持在置位节点Q的电压通过提供到上拉开关器件Trpu的第一时钟脉冲CLK1被自举。
接下来,将给出在第二时段T2中的操作的说明。
在第二时段T2中,仅将第一和第二时钟脉冲CLK1和CLK2维持在高态,而将其余的时钟脉冲CLK3和CLK4,包括起始脉冲Vst,维持在低态。
第一级ST1中的上拉开关器件Trpu响应于第一时钟脉冲CLK1以完整形式输出第一扫描脉冲Vout1。在第二时段T2中,由第一扫描脉冲Vout1置位第三级ST3。
并且,第二级ST2中的上拉开关器件Trpu响应于第二时钟脉冲CLK2开始输出第二扫描脉冲Vout2。也就是说,上拉开关器件Trpu将第二时钟脉冲CLK2作为第二扫描脉冲Vout2输出并将其提供到第二选通线、第四级ST4和上虚设级ST0。这时,因为在第二时段T2中第二级ST2的置位节点Q保持浮动,维持在置位节点Q的电压通过提供到上拉开关器件Trpu的第二时钟脉冲CLK2被自举。
这里,来自第二级ST2的第二扫描脉冲复位上虚设级ST0。
上虚设级ST0的复位操作将在下文中详细描述。
将第二扫描脉冲Vout2提供到上虚设级ST0的第四、第八和第十一开关器件Tr4、Tr8和Tr11的栅极端子。结果,第四开关器件Tr4导通,通过导通的第四开关器件Tr4将低态的反向电压V_R提供到置位节点Q。因此,置位节点Q被放电,并由此将通过其栅极端子连接到放电的置位节点Q的上虚设级ST0的上拉开关器件Trpu和第三开关器件Tr3截止。因为上虚设级ST0的置位节点Q也连接到第一级ST1的第十一和第十二开关器件Tr11和Tr12的栅极端子,所以第一级ST1的第十一和第十二开关器件Tr11和Tr12也被截止。
并且,由于第八开关器件Tr8导通,将高态的正向电压V_F提供到第一复位节点QB1,以对第一复位节点QB1充电。通过导通的第十三开关器件Tr13将高态的第一AC电压Vac1也提供到第一复位节点QB1。结果,通过其栅极端子连接到充电的第一复位节点QB1的第二开关器件Tr2和第一下拉开关器件Trpd1导通。导通的第一下拉开关器件Trpd1输出放电电压VSS。
以这种方式,在第二时段T2中,上虚设级ST0的置位节点Q和第二复位节点QB2被放电,而上虚设级ST0的第一复位节点QB1被充电。也就是说,在第二时段T2中,复位上虚设级ST0。
接下来,将给出在第三时段T3中的操作的说明。
在第三时段T3中,仅将第二和第三时钟脉冲CLK2和CLK3维持在高态,而将其余的时钟脉冲CLK1和CLK4,包括起始脉冲Vst,维持在低态。
响应于第二时钟脉冲CLK2,第二级ST2中的上拉开关器件Trpu以完整形式输出第二扫描脉冲Vout2并将其提供到第二选通线。并且,第三级ST3中的上拉开关器件Trpu响应于第三时钟脉冲CLK3开始输出第三扫描脉冲Vout3。
在第三时段T3中,将来自第三级ST3的第三扫描脉冲Vout3提供到第三选通线以开始驱动第三选通线。并且,将来自第三级ST3的第三扫描脉冲Vout3提供到第五级ST5以置位第五级ST5,并将其提供到第一级ST1以复位第一级ST1。
另一方面,在第三时段T3中,将来自第三级ST3的第三扫描脉冲Vout3提供到第三选通线、第五级ST5和第一级ST1。这时,由第三扫描脉冲Vout3复位第一级ST1。
第一级ST1的复位操作将在下文中详细描述。
将第三扫描脉冲Vout3提供到第一级ST1中的第四开关器件Tr4的栅极端子。结果,第四开关器件Tr4导通。通过导通的第四开关器件Tr4将低态的反向电压V_R提供到第一级ST1的置位节点Q。因此,置位节点Q被放电,并由此将通过其栅极端子连接到放电的置位节点Q的第七、第十、第十四和第十八开关器件Tr7、Tr10、Tr14和Tr18和上拉开关器件Trpu截止。
这里,因为第六、第八和第十一开关器件Tr6、Tr8和Tr11,包括第十开关器件Tr10,保持截止,所以在这个时段中第一级ST1的第一复位节点QB1由通过第五开关器件Tr5提供的高态的第一AC电压Vac1被改变到其充电状态。结果,通过其栅极端子连接到充电的第一复位节点QB1的第二开关器件Tr2和第一下拉开关器件Trpd1导通。导通的第二开关器件Tr2将放电电压VSS提供到第一级ST1的置位节点Q。并且,导通的第一下拉开关器件Trpd1输出放电电压VSS并将其提供到第一选通线和第三级ST3。
以这种方式,在第三时段T3中,第一级ST1的置位节点Q和第二复位节点QB2被放电,并且第一级ST1的第一复位节点QB1被充电,以使得第一级ST1被复位。
随后,按与上述同样的方式顺序地置位和复位第五级ST5到下虚设级STn+1。
另一方面,在第二帧周期中,第一AC电压Vac1为负,而第二AC电压Vac2为正。因此,在复位时段,对级ST0到STn+1中的每一个的第一复位节点QB1放电,而对其第二复位节点QB2充电。因此,在第二帧周期中,级ST0到STn+1中的每一个的第二下拉开关器件Trpd2在该复位时段工作。
接下来,将参照图3、4、5和6,给出基于反向驱动的移位寄存器操作的说明。
因为移位寄存器的操作是基于反向驱动的,所以时钟脉冲CLK1到CLK4按照从第四时钟脉冲CLK4到第一时钟脉冲CLK1的顺序被输出,正向电压V_F处于低态,而反向电压V_R处于高态,如图3中所示。
首先,将给出在第一帧周期的第一初始时段Ts中的操作的说明。
在第一帧周期中,第一AC电压Vac1为正,而第二AC电压Vac2为负。
在第一初始时段Ts中,仅将从定时控制器输出的起始脉冲Vst维持在高态,而将从定时控制器输出的时钟脉冲CLK1到CLK4维持在低态,如图3中所示。
从定时控制器输出的起始脉冲Vst被提供到上虚设级ST0和下虚设级STn+1。
也就是说,如图5中所示,将起始脉冲Vst提供到下虚设级STn+1中的第四、第八和第十一开关器件Tr4、Tr8和Tr11的栅极端子。结果,第四、第八和第十一开关器件Tr4、Tr8和Tr11导通。
高态的反向电压V_R通过导通的第四开关器件Tr4被提供到置位节点Q。因此,改变置位节点Q,并由此通过其栅极端子连接到充电的置位节点Q的下虚设级STn+1的上拉开关器件Trpu和第三开关器件Tr3导通。因为下虚设级STn+1的置位节点Q也连接到第n级STn的第十一和第十二开关器件Tr11和Tr12的栅极端子,所以第n级STn的第十一和第十二开关器件Tr11和Tr12也被导通。
并且,由于第八开关器件Tr8导通,低态的正向电压V_F被提供到第一复位节点QB1,以对第一复位节点QB1放电。并且,由于第十一开关器件Tr11导通,低态的正向电压V_F被提供到第二复位节点QB2,以对第二复位节点QB2放电。
通过其栅极端子连接到充电的置位节点Q的第七、第十、第十四和第十八开关器件Tr7、Tr10、Tr14和Tr18以及上拉开关器件Trpu导通。
通过其栅极端子连接到放电的第一复位节点QB1的第一下拉开关器件Trpd1和通过其栅极端子连接到放电的第二复位节点QB2的第二下拉开关器件Trpd2截止。
另一方面,因为在第一初始时段Ts中来自第(n-1)级STn-1的扫描脉冲处于低态,所以通过其栅极端子被提供有来自第(n-1)级STn-1的扫描脉冲的第一、第六和第十二开关器件Tr1、Tr6和Tr12截止。
并且,被提供有高态的第一AC电压Vac1的第五和第九开关器件Tr5和Tr9导通,通过导通的第五开关器件Tr5将第一AC电压Vac1提供到第一公共节点CN1。结果,将具有不同极性的两个电压提供到第一公共节点CN1。也就是说,将通过导通的第十四开关器件Tr14输出的低态的放电电压VSS和通过导通的第五开关器件Tr5输出的高态的第一AC电压Vac1提供到第一公共节点CN1。然而,因为将第十四开关器件Tr14的沟道区域设置为大于第五开关器件Tr5的沟道区域,所以第一公共节点CN1由通过第十四开关器件Tr14提供的放电电压VSS保持放电。因此,通过其栅极端子连接到放电的第一公共节点CN1的第十三开关器件Tr13被截止。
导通的第九开关器件Tr9将放电电压VSS提供到第二复位节点QB2,以使对第二复位节点QB2放电。
被提供有低态的第二AC电压Vac2的第十五和第十六开关器件Tr15和Tr16截止。
由通过导通的第十八开关器件Tr18提供的放电电压VSS对第二公共节点CN2放电,通过其栅极端子连接到放电的第二公共节点CN2的第十七开关器件Tr17截止。
以这种方式,在第一初始时段Ts中,对下虚设级STn+1的置位节点Q充电,并对其第一和第二复位节点QB1和QB2放电。也就是说,在第一初始时段Ts中,置位下虚设级STn+1。
同时,在第一初始时段Ts中,复位被提供有起始脉冲Vst的上虚设级ST0,这将在下文中更详细地描述。
也就是说,如图4中所示,将起始脉冲Vst提供到上虚设级ST0中的第一、第六和第十二开关器件Tr1、Tr6和Tr12的栅极端子。结果,第一、第六和第十二开关器件Tr1、Tr6和Tr12导通。
通过导通的第一开关器件Tr1将低态的正向电压V_F提供到置位节点Q。因此,对置位节点Q放电,并由此将通过其栅极端子连接到放电的置位节点Q的第七、第十、第十四和第十八开关器件Tr7、Tr10、Tr14和Tr18以及上拉开关器件Trpu截止。因为上虚设级ST0的置位节点Q也连接到第一级ST1的第十一和第十二开关器件Tr11和Tr12的栅极端子,所以第一级ST1的第十一和第十二开关器件Tr11和Tr12也被截止。
因为在第一初始时段Ts中,来自第二级ST2的扫描脉冲处于低态,所以通过其栅极端子被提供有来自第二级ST2的扫描脉冲的第四、第八和第十一开关器件Tr4、Tr8和Tr11截止。
并且,被提供有高态的第一AC电压Vac1的第五和第九开关器件Tr5和Tr9导通,通过导通的第五开关器件Tr5将第一AC电压Vac1提供到第一公共节点CN1,因而使得第一公共节点CN1被充电。因此,通过其栅极端子连接到充电的第一公共节点CN1的第十三开关器件Tr13导通。通过导通的第十三开关器件Tr13将第一AC电压Vac1提供到第一复位节点QB1,以对第一复位节点QB1充电。
导通的第九开关器件Tr9将放电电压VSS提供到第二复位节点QB2,以对第二复位节点QB2放电。通过其栅极端子连接到放电的第二复位节点QB2的第三开关器件Tr3和第二下拉开关器件Trpd2截止。
被提供有低态的第二AC电压Vac2的第十五和第十六开关器件Tr15和Tr16截止。
因为第二公共节点CN2被放电,所以第十七开关器件Tr17截止。
导通的第一下拉开关器件Trpd1输出放电电压VSS并将其提供到第一和第二级ST1和ST2。
以这种方式,在第一初始时段Ts中,复位上虚设级ST0。
之后,在第二初始时段T0中,将第一时钟脉冲CLK1提供到下虚设级STn+1中的上拉开关器件Trpu的漏极端子。这时,因为在第二初始时段T0中下虚设级STn+1的置位节点Q保持浮动,所以维持在置位节点Q的电压由提供到上拉开关器件Trpu的第一时钟脉冲CLK1被自举。上拉开关器件Trpu将第一时钟脉冲CLK1作为第二虚设扫描脉冲Voutn+1输出。
将第二虚设扫描脉冲Voutn+1提供到第n级和第(n-1)级STn和STn-1,以置位第n级和第(n-1)级STn和STn-1。
换句话说,将从下虚设级STn+1输出的第二虚设扫描脉冲Voutn+1提供到第n级STn中的第四和第八开关器件Tr4和Tr8的栅极端子中的每一个。
结果,第四和第八开关器件Tr4和Tr8导通,通过导通的第四开关器件Tr4将高态的反向电压V_R施加到置位节点Q。因此,置位节点Q被充电,从而将通过其栅极端子连接到充电的置位节点Q的上拉开关器件Trpu以及第七和第十开关器件Tr7和Tr10导通。
通过导通的第八和第十开关器件Tr8和Tr10,将低态的正向电压V_F和放电电压VSS分别提供到第一复位节点QB1,因而使得第一复位节点QB1被放电。结果,通过其栅极端子连接到第一复位节点QB1的第一下拉开关器件Trpd1和第二开关器件Tr2截止。
另一方面,因为对于第一帧周期将第一AC电压Vac1维持在高态,被提供有第一AC电压Vac1的第五和第九开关器件Tr5和Tr9对于第一帧周期保持导通。通过导通的第五开关器件Tr5将第一AC电压Vac1提供到第n级STn的第一复位节点QB1。这时,将通过导通的第八开关器件Tr8输出的低态的正向电压V_F也提供到第一复位节点QB1。也就是说,将高态的第一AC电压Vac1和低态的正向电压V_F一并提供到第一复位节点QB1。
值得注意的是,因为提供正向电压V_F和放电电压VSS的第八和第十开关器件Tr8和Tr10中的每一个的尺寸被设置为大于提供第一AC电压Vac1的第五开关器件Tr5的尺寸,所以放电电压VSS维持在第一复位节点QB1。另一方面,还将通过第十一和第十二开关器件Tr11和Tr12输出的放电电压VSS提供到第一复位节点QB1。连接到下虚设级STn+1的置位节点Q的第n级STn的第十一和第十二开关器件Tr11和Tr12保持导通,因为在这个时段中置位节点Q被保持充电。结果,第一复位节点QB1被放电,因而通过其栅极端子连接到放电的第一复位节点QB1的第二开关器件Tr2和第一下拉开关器件Trpd1被截止。
另一方面,由通过导通的第七、第九和第十二开关器件Tr7、Tr9和Tr12提供的放电电压VSS对第二复位节点QB2放电。结果,通过其栅极端子连接到放电的第二复位节点QB2的第三开关器件Tr3和第二下拉开关器件Trpd2由此截止。
以这种方式,在第二初始时段T0中,对第n级STn的置位节点Q充电,并对第n级STn的第一和第二复位节点QB1和QB2放电。也就是说,在第二初始时段ST0中,置位第n级STn。
另一方面,在第二初始时段T0中,响应于第二虚设扫描脉冲Voutn+1以类似于对第n级STn的方式对第(n-1)级STn-1也进行置位。即,尽管没有在附图中示出,将第二虚设扫描脉冲Voutn+1提供到第(n-1)级ST(n-1)的第四开关器件Tr4的栅极端子。
因此,对第(n-1)级STn-1的置位节点Q充电,并复位第(n-1)级STn-1的第一和第二复位节点QB1和QB2,因为第(n-1)级STn-1的第一复位节点QB1连接到第n级STn的第二复位节点QB2且第(n-1)级STn-1的第二复位节点QB2连接到第n级STn的第一复位节点QB1。
同时,在第二初始时段T0中,第(n-1)级STn-1的第五和第九开关器件Tr5和Tr9截止,因为提供到第五和第九开关器件Tr5和Tr9的栅极端子的第二AC电压Vac2处于低态。
接下来,将给出在第一时段T1中的操作的说明。
在第一时段T1中,仅将第一和第四时钟脉冲CLK1和CLK4维持在高态,而将其余的时钟脉冲CLK2和CLK3,包括起始脉冲Vst,维持在低态,如图3中所示。
第n级和第(n-1)级STn和STn-1响应于第一时钟脉冲CLK1再一次重复上述置位操作。
并且,在第一时段T1中,由于将第四时钟脉冲CLK4提供到第n级STn的上拉开关器件Trpu,上拉开关器件Trpu将第四时钟脉冲CLK4作为第n扫描脉冲Voutn输出并将其提供到第n选通线和第(n-2)级STn-2。这时,因为在第一时段T1中第n级STn的置位节点Q保持浮动,维持在置位节点Q的电压由提供到上拉开关器件Trpu的第四时钟脉冲CLK4被自举。
接下来,将给出在第二时段T2中的操作的说明。
在第二时段T2中,仅将第四和第三时钟脉冲CLK4和CLK3维持在高态,而将其余的时钟脉冲CLK1和CLK2,包括起始脉冲Vst,维持在低态。
第n级STn中的上拉开关器件Trpu响应于第四时钟脉冲CLK4以完整形式输出第n扫描脉冲Voutn。在第二时段T2中,由第n扫描脉冲Voutn置位第(n-2)级STn-2。
并且,第(n-1)级STn-1中的上拉开关器件Trpu响应于第三时钟脉冲CLK3开始输出第(n-1)扫描脉冲Voutn-1。也就是说,上拉开关器件Trpu将第三时钟脉冲CLK3作为第(n-1)扫描脉冲Voutn-1输出并将其提供到第(n-1)选通线、第(n-3)级STn-3和下虚设级STn+1。这时,因为在第二时段T2中第(n-1)级STn-1的置位节点Q保持浮动,维持在置位节点Q的电压由提供到上拉开关器件Trpu的第三时钟脉冲CLK3被自举。
这里,来自第(n-1)级STn-1的第(n-1)扫描脉冲复位下虚设级STn+1。
下虚设级STn+1的复位操作将在下文中详细描述。
将第(n-1)扫描脉冲Voutn-1提供到下虚设级STn+1中的第一、第六和第十二开关器件Tr1、Tr6和Tr12的栅极端子。结果,第一开关器件Tr1导通,通过导通的第一开关器件Tr1将低态的正向电压V_F提供到置位节点Q。因此,置位节点Q被放电,并由此将通过其栅极端子连接到放电的置位节点Q的下虚设级STn+1的上拉开关器件Trpu和第三开关器件Tr3截止。因为下虚设级STn+1的置位节点Q也连接到第n级STn的第十一和第十二开关器件Tr11和Tr12的栅极端子,所以第n级STn的第十一和第十二开关器件Tr11和Tr12也被截止。
并且,由于第六开关器件Tr6导通,将高态的反向电压V_R提供到第一复位节点QB1,以对第一复位节点QB1充电。通过导通的第十三开关器件Tr13将高态的第一AC电压Vac1也提供到第一复位节点QB1。结果,通过其栅极端子连接到充电的第一复位节点QB1的第二开关器件Tr2和第一下拉开关器件Trpd1导通。导通的第一下拉开关器件Trpd1输出放电电压VSS。
以这种方式,在第二时段T2中,下虚设级STn+1的置位节点Q和第二复位节点QB2被放电,并且下虚设级STn+1的第一复位节点QB1被充电。也就是说,在第二时段T2中,复位下虚设级STn+1。
另一方面,在第三时段T3中,将来自第(n-2)级STn-2的第(n-2)扫描脉冲Voutn-2提供到第(n-2)选通线、第(n-4)级STn-4和第n级STn。这时,由第(n-2)扫描脉冲Voutn-2复位第n级STn。
第n级STn的复位操作将在下文中详细描述。
将来自第(n-2)级STn-2的第(n-2)扫描脉冲Voutn-2提供到第n级STn中的第一开关器件Tr1的栅极端子。
结果,第一开关器件Tr1导通,通过导通的第一开关器件Tr1将低态的正向电压V_F提供到置位节点Q。因此,置位节点Q被放电,并由此将通过其栅极端子连接到放电的置位节点Q的上拉开关器件Trpu以及第七和第十开关器件Tr7和Tr10截止。
随后,在第三时段T3中,将来自第(n-3)级的第(n-3)扫描脉冲提供到第n级STn的第六开关器件Tr6的栅极端子,以使第n级STn的第一下拉开关器件Trpd1输出放电电压VSS。
另一方面,本发明的各级中所包括的节点控制器可以具有下述的电路结构。
图7是示出了包括在本发明各级中的节点控制器的另一电路结构的电路图。
第k级的节点控制器可以具有如下结构。
第一开关器件Tr1响应于来自第(k-2)级的扫描脉冲被导通/截止,并且在导通时,将传送正向电压V_F的正向电压线和第k级的置位节点Q互相连接。
第二开关器件Tr2根据第k级的第一复位节点QB1的电压电平被导通/截止,并且在导通时,将第k级的置位节点Q和传送放电电压VSS的放电电压线互相连接。
第三开关器件Tr3根据第k级的第二复位节点QB2的电压电平被导通/截止,并且在导通时,将第k级的置位节点Q和放电电压线互相连接。
第四开关器件Tr4响应于来自第(k+2)级的扫描脉冲被导通/截止,并且在导通时,将第k级的置位节点Q和传送反向电压V_R的反向电压线互相连接。
第五开关器件Tr5根据第一和第二AC电压Vac1和Vac2中的任一个被导通/截止,并且在导通时,将传送第一AC电压Vac1的第一AC电压线和传送第二AC电压Vac2的第二AC电压线中的任一条与第k级的公共节点CN互相连接。
第六开关器件Tr6根据第k级的置位节点Q的电压电平被导通/截止,并且在导通时,将第k级的公共节点CN和放电电压线互相连接。
第七开关器件Tr7根据第k级的公共节点CN的电压电平被导通/截止,并且在导通时,将第一和第二AC电压线中的任一条与第k级的第一复位节点QB1互相连接。
第八开关器件Tr8响应于来自第(k-2)级的扫描脉冲和来自第(k-3)级的扫描脉冲中的任一个被导通/截止,并且在导通时,将第k级的第一复位节点QB1和反向电压线互相连接。
第九开关器件Tr9根据第k级的置位节点Q的电压电平被导通/截止,并且在导通时,将第k级的第一复位节点QB1和放电电压线互相连接。
第十开关器件Tr10根据第k级的置位节点Q的电压电平被导通/截止,并且在导通时,将第k级的第二复位节点QB2和放电电压线互相连接。
第十一开关器件Tr11根据第一和第二AC电压Vac1和Vac2中的任一个被导通/截止,并且在导通时,将第k级的第二复位节点QB2和放电电压线互相连接。
第十二开关器件Tr12根据第(k-1)级和第(k+1)级的置位节点Q中的任一个的电压电平被导通/截止,并且在导通时,将第k级的公共节点CN和放电电压线互相连接。
第十三开关器件Tr13根据第(k+1)级和第(k-1)级的置位节点Q中的任一个的电压电平被导通/截止,并且在导通时,将第k级的公共节点CN和放电电压线互相连接。
第十四开关器件Tr14响应于来自第(k+2)级的扫描脉冲和来自第(k+3)级的扫描脉冲中的任一个被导通/截止,并且在导通时,将第k级的第一复位节点QB1和正向电压线互相连接。
这里,将第一AC电压Vac1提供到第(2k-1)级的第五、第七和第十一开关器件Tr5、Tr7和Tr11,将第二AC电压Vac2提供到第(2k)级的第五、第七和第十一开关器件Tr5、Tr7和Tr11,并且将来自第(2k-3)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第八开关器件Tr8。并且,第(2k-1)级的第十二开关器件Tr12根据第(2k-2)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k-1)级的公共节点CN和放电电压线互相连接。第(2k)级的第十二开关器件Tr12根据第(2k+1)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k)级的公共节点CN和放电电压线互相连接。第(2k-1)级的第十三开关器件Tr13根据第(2k)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k-1)级的公共节点CN和放电电压线互相连接。第(2k)级的第十三开关器件Tr13根据第(2k-1)级的置位节点Q的电压电平被导通/截止,并且在导通时,将第(2k)级的公共节点CN和放电电压线互相连接。第(2k-1)级和第(2k)级中的每一个的第十四开关器件Tr14被提供有来自第(2k+2)级的扫描脉冲。
另一方面,尽管没有在附图中示出,来自第k级的扫描脉冲可以对第(k+1)级和第(k+2)级均进行置位。也就是说,可以将来自第k级的扫描脉冲提供到第(k+1)级和第(k+2)级中的每一个的第一开关器件Tr1的栅极端子。
从上述说明中显然可见,根据本发明的移位寄存器具有如下的效果。
本发明的移位寄存器可以通过扫描方向控制器改变级的输出顺序。因而,本发明的移位寄存器适用于各种型号的显示设备。
对于本领域技术人员而言很明显,在不偏离本发明的精神或范围的条件下,可以在本发明中做出各种修改和变型。因而,本发明在落入所附权利要求及其等同物的范围内的条件下旨在涵盖本发明的修改和变型。

Claims (8)

1、一种移位寄存器,其包括用于顺序地输出扫描脉冲以驱动多条选通线的多个级,其中所述级中的每一个包括:
置位节点;
上拉开关器件,其用于根据所述置位节点的逻辑状态输出对应的一个扫描脉冲;
至少两个复位节点;
至少两个下拉开关器件,所述下拉开关器件中的每一个连接到对应的一个复位节点以根据对应的复位节点的电压电平输出截止电压;以及
节点控制器,其用于一并控制对应的一个级的节点的逻辑状态和与对应级不同的级的节点的逻辑状态,
其中所述级的所述节点控制器根据具有相反相位的正向电压和反向电压控制来自所述级的扫描脉冲的输出顺序。
2、根据权利要求1所述的移位寄存器,其中所述级中的每一个包括第一复位节点、连接到该第一复位节点的第一下拉开关器件、第二复位节点、以及连接到该第二复位节点的第二下拉开关器件,
其中所述多个级中的每一个还被提供有具有不同相位的多个时钟脉冲中的任一个、放电电压、以及具有相反相位的第一交流AC电压和第二交流AC电压中的任一个,
其中所述级的第(2k-1)级的第一复位节点与所述级的第(2k)级的第二复位节点彼此连接,并且所述第(2k-1)级的第二复位节点与所述第(2k)级的第一复位节点彼此连接,
其中所述级的第(2k-2)级的置位节点连接到所述第(2k-1)级的开关器件的栅极端子,并且所述第(2k-1)级的置位节点连接到所述第(2k-2)级的开关器件的栅极端子。
3、根据权利要求2所述的移位寄存器,其中所述级的第k级的节点控制器包括:
第一开关器件,其响应于来自所述级的第(k-2)级的扫描脉冲被导通/截止,该第一开关器件在导通时,将传送所述正向电压的正向电压线和所述第k级的置位节点互相连接;
第二开关器件,其根据第k级的第一复位节点的电压电平被导通/截止,该第二开关器件在导通时,将第k级的置位节点和传送所述放电电压的放电电压线互相连接;
第三开关器件,其根据第k级的第二复位节点的电压电平被导通/截止,该第三开关器件在导通时,将第k级的置位节点和所述放电电压线互相连接;
第四开关器件,其响应于来自所述级的第(k+2)级的扫描脉冲被导通/截止,该第四开关器件在导通时,将第k级的置位节点和传送所述反向电压的反向电压线互相连接;
第五开关器件,其根据所述第一AC电压和第二AC电压中的任一个被导通/截止,该第五开关器件在导通时,将传送所述第一AC电压的第一AC电压线和传送所述第二AC电压的第二AC电压线中的任一条与第k级的第一复位节点互相连接;
第六开关器件,其响应于来自所述级的第(k-2)级的扫描脉冲和来自所述级的第(k-3)级的扫描脉冲中的任一个被导通/截止,该第六开关器件在导通时,将所述反向电压线和第k级的第一复位节点互相连接;
第七开关器件,其根据第k级的置位节点的电压电平被导通/截止,该第七开关器件在导通时,将第k级的第二复位节点和放电电压线互相连接;
第八开关器件,其响应于来自所述级的第(k+2)级的扫描脉冲和来自所述级的第(k+3)级的扫描脉冲中的任一个被导通/截止,该第八开关器件在导通时,将第k级的第一复位节点和所述正向电压线互相连接;
第九开关器件,其根据所述第一AC电压和第二AC电压中的任一个被导通/截止,该第九开关器件在导通时,将第k级的第二复位节点和所述放电电压线互相连接;
第十开关器件,其根据第k级的置位节点的电压电平被导通/截止,该第十开关器件在导通时,将第k级的第一复位节点和所述放电电压线互相连接;
第十一开关器件,其根据所述级的第(k-1)级和第(k+1)级的置位节点中的任一个的电压电平被导通/截止,该第十一开关器件在导通时,将第k级的第一复位节点和第二复位节点中的任一个与所述放电电压线互相连接;并且
第十二开关器件,其根据第(k-1)级和第(k+1)级的置位节点中的任一个的电压电平被导通/截止,该第十二开关器件在导通时,将第k级的第一复位节点和第二复位节点中的任一个与所述放电电压线互相连接,
其中将所述第一AC电压提供到第(2k-1)级的第五开关器件,
其中将所述第二AC电压提供到第(2k)级的第五开关器件,
其中将来自所述级的第(2k-3)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第六开关器件,
其中将来自所述级的第(2k+2)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第八开关器件,
其中将所述第一AC电压提供到第(2k-1)级的第九开关器件,
其中将所述第二AC电压提供到第(2k)级的第九开关器件,
其中第(2k-1)级的第十一开关器件根据第(2k-2)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k-1)级的第一复位节点和所述放电电压线互相连接,
其中第(2k)级的第十一开关器件根据所述级的第(2k+1)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k)级的第二复位节点和所述放电电压线互相连接,
其中第(2k-1)级的第十二开关器件根据第(2k-2)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k-1)级的第二复位节点和所述放电电压线互相连接,
其中第(2k)级的第十二开关器件根据第(2k+1)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k)级的第一复位节点和所述放电电压线互相连接。
4、根据权利要求2所述的移位寄存器,其中所述级的第k级的节点控制器包括:
第一开关器件,其响应于来自所述级的第(k-2)级的扫描脉冲被导通/截止,该第一开关器件在导通时,将传送所述正向电压的正向电压线和所述第k级的置位节点互相连接;
第二开关器件,其根据第k级的第一复位节点的电压电平被导通/截止,该第二开关器件在导通时,将第k级的置位节点和传送所述放电电压的放电电压线互相连接;
第三开关器件,其根据第k级的第二复位节点的电压电平被导通/截止,该第三开关器件在导通时,将第k级的置位节点和所述放电电压线互相连接;
第四开关器件,其响应于来自所述级的第(k+2)级的扫描脉冲被导通/截止,该第四开关器件在导通时,将第k级的置位节点和传送所述反向电压的反向电压线互相连接;
第五开关器件,其根据所述第一AC电压和第二AC电压中的任一个被导通/截止,该第五开关器件在导通时,将传送所述第一AC电压的第一AC电压线和传送所述第二AC电压的第二AC电压线中的任一条与第k级的公共节点互相连接;
第六开关器件,其根据第k级的置位节点的电压电平被导通/截止,该第六开关器件在导通时,将第k级的公共节点和所述放电电压线互相连接;
第七开关器件,其根据第k级的公共节点的电压电平被导通/截止,该第七开关器件在导通时,将所述第一AC电压线和第二AC电压线中的任一条与第k级的第一复位节点互相连接;
第八开关器件,其响应于来自所述级的第(k-2)级的扫描脉冲和来自所述级的第(k-3)级的扫描脉冲中的任一个被导通/截止,该第八开关器件在导通时,将第k级的第一复位节点和所述反向电压线互相连接;
第九开关器件,其根据第k级的置位节点的电压电平被导通/截止,该第九开关器件在导通时,将第k级的第一复位节点和所述放电电压线互相连接;
第十开关器件,其根据第k级的置位节点的电压电平被导通/截止,该第十开关器件在导通时,将第k级的第二复位节点和所述放电电压线互相连接;
第十一开关器件,其根据所述第一AC电压和第二AC电压中的任一个被导通/截止,该第十一开关器件在导通时,将第k级的第二复位节点和所述放电电压线互相连接;
第十二开关器件,其根据所述级的第(k-1)级和第(k+1)级的置位节点中的任一个的电压电平被导通/截止,该第十二开关器件在导通时,将第k级的公共节点和所述放电电压线互相连接;
第十三开关器件,其根据第(k+1)级和第(k-1)级的置位节点中的任一个的电压电平被导通/截止,该第十三开关器件在导通时,将第k级的公共节点和所述放电电压线互相连接;以及
第十四开关器件,其响应于来自所述级的第(k+2)级的扫描脉冲和来自所述级的第(k+3)级的扫描脉冲中的任一个被导通/截止,该第十四开关器件在导通时,将第k级的第一复位节点和所述正向电压线互相连接,
其中将所述第一AC电压提供到第(2k-1)级的第五、第七和第十一开关器件,
其中将所述第二AC电压提供到第(2k)级的第五、第七和第十一开关器件,
其中将来自所述级的第(2k-3)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第八开关器件,
其中第(2k-1)级的第十二开关器件根据第(2k-2)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k-1)级的公共节点和所述放电电压线互相连接,
其中第(2k)级的第十二开关器件根据所述级的第(2k+1)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k)级的公共节点和所述放电电压线互相连接,
其中第(2k-1)级的第十三开关器件根据第(2k)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k-1)级的公共节点和所述放电电压线互相连接,
其中第(2k)级的第十三开关器件根据第(2k-1)级的置位节点的电压电平被导通/截止,并且在导通时,将第(2k)级的公共节点和所述放电电压线互相连接,
其中将来自所述级的第(2k+2)级的扫描脉冲提供到第(2k-1)级和第(2k)级中的每一个的第十四开关器件。
5、根据权利要求1所述的移位寄存器,其中所述级在正向驱动中,按照从所述级的第一级到所述级的第m级的顺序输出扫描脉冲,该第m级为最后一级,而在反向驱动中按照从第m级到第一级的顺序输出扫描脉冲,
其中所述移位寄存器还包括:
用于对所述级的第一级和第二级进行置位或复位的上虚设级;以及
用于对所述级的第m级和第(m-1)级进行置位或复位的下虚设级。
6、根据权利要求5所述的移位寄存器,其中所述上虚设级和下虚设级中的每一个包括:置位节点、用于根据该置位节点的逻辑状态输出扫描脉冲的上拉开关器件、第一复位节点、连接到该第一复位节点的第一下拉开关器件、第二复位节点、连接到该第二复位节点的第二下拉开关器件、以及用于控制所述节点的电压电平的节点控制器,
其中所述上虚设级和下虚设级中的每一个还被提供有具有不同相位的多个时钟脉冲中的任一个、放电电压、以及具有相反相位的第一交流AC电压和第二交流AC电压中的任一个,
其中将所述上虚设级的置位节点连接到第一级的开关器件,
其中将所述下虚设级的置位节点连接到第m级的开关器件。
7、根据权利要求6所述的移位寄存器,其中所述上虚设级的节点控制器包括:
第一开关器件,其响应于外部起始脉冲被导通/截止,该第一开关器件在导通时,将传送所述正向电压的正向电压线和所述上虚设级的置位节点互相连接;
第二开关器件,其根据所述上虚设级的第一复位节点的电压电平被导通/截止,该第二开关器件在导通时,将所述上虚设级的置位节点和传送所述放电电压的放电电压线互相连接;
第三开关器件,其根据所述上虚设级的第二复位节点的电压电平被导通/截止,该第三开关器件在导通时,将所述上虚设级的置位节点和所述放电电压线互相连接;
第四开关器件,其响应于来自第二级的扫描脉冲被导通/截止,该第四开关器件在导通时,将所述上虚设级的置位节点和传送所述反向电压的反向电压线互相连接;
第五开关器件,其根据所述第一AC电压被导通/截止,该第五开关器件在导通时,将传送所述第一AC电压的第一AC电压线和所述上虚设级的第一公共节点互相连接;
第六开关器件,其响应于所述起始脉冲被导通/截止,该第六开关器件在导通时,将所述反向电压线和所述上虚设级的第一复位节点互相连接;
第七开关器件,其根据所述上虚设级的置位节点的电压电平被导通/截止,该第七开关器件在导通时,将所述上虚设级的第二复位节点和所述放电电压线互相连接;
第八开关器件,其响应于来自第二级的所述扫描脉冲被导通/截止,该第八开关器件在导通时,将所述上虚设级的第一复位节点和所述正向电压线互相连接;
第九开关器件,其根据所述第一AC电压被导通/截止,该第九开关器件在导通时,将所述上虚设级的第二复位节点和所述放电电压线互相连接;
第十开关器件,其根据所述上虚设级的置位节点的电压电平被导通/截止,该第十开关器件在导通时,将所述上虚设级的第一复位节点和所述放电电压线互相连接;
第十一开关器件,其响应于来自第二级的所述扫描脉冲被导通/截止,该第十一开关器件在导通时,将所述上虚设级的第二复位节点和所述正向电压线互相连接;
第十二开关器件,其响应于所述起始脉冲被导通/截止,该第十二开关器件在导通时,将所述反向电压线和所述上虚设级的第二复位节点互相连接;
第十三开关器件,其根据所述上虚设级的第一公共节点的电压电平被导通/截止,该第十三开关器件在导通时,将所述第一AC电压线和所述上虚设级的第一复位节点互相连接;
第十四开关器件,其根据所述上虚设级的置位节点的电压电平被导通/截止,该第十四开关器件在导通时,将所述上虚设级的第一公共节点和所述放电电压线互相连接;
第十五开关器件,其根据所述第二AC电压被导通/截止,该第十五开关器件在导通时,将传送所述第二AC电压的第二AC电压线和所述上虚设级的第二公共节点互相连接;
第十六开关器件,其根据所述第二AC电压被导通/截止,该第十六开关器件在导通时,将所述上虚设级的第一复位节点和所述放电电压线互相连接;
第十七开关器件,其根据所述上虚设级的第二公共节点的电压电平被导通/截止,该第十七开关器件在导通时,将所述第二AC电压线和所述上虚设级的第二复位节点互相连接;以及
第十八开关器件,其根据所述上虚设级的置位节点的电压电平被导通/截止,该第十八开关器件在导通时,将所述上虚设级的第二公共节点和所述放电电压线互相连接,
其中将所述上虚设级的置位节点连接到第一级的开关器件。
8、根据权利要求6所述的移位寄存器,其中所述下虚设级的节点控制器包括:
第一开关器件,其响应于来自第(m-1)级的扫描脉冲被导通/截止,该第一开关器件在导通时,将传送所述正向电压的正向电压线和所述下虚设级的置位节点互相连接;
第二开关器件,其根据所述下虚设级的第一复位节点的电压电平被导通/截止,该第二开关器件在导通时,将所述下虚设级的置位节点和传送所述放电电压的放电电压线互相连接;
第三开关器件,其根据所述上虚设级的第二复位节点的电压电平被导通/截止,该第三开关器件在导通时,将所述下虚设级的置位节点和所述放电电压线互相连接;
第四开关器件,其响应于外部起始脉冲被导通/截止,该第四开关器件在导通时,将所述下虚设级的置位节点和传送所述反向电压的反向电压线互相连接;
第五开关器件,其根据所述第一AC电压被导通/截止,该第五开关器件在导通时,将传送所述第一AC电压的第一AC电压线和所述下虚设级的第一公共节点互相连接;
第六开关器件,其响应于来自第(m-1)级的所述扫描脉冲被导通/截止,该第六开关器件在导通时,将所述反向电压线和所述下虚设级的第一复位节点互相连接;
第七开关器件,其根据所述下虚设级的置位节点的电压电平被导通/截止,该第七开关器件在导通时,将所述下虚设级的第二复位节点和所述放电电压线互相连接;
第八开关器件,其响应于所述起始脉冲被导通/截止,该第八开关器件在导通时,将所述下虚设级的第一复位节点和所述正向电压线互相连接;
第九开关器件,其根据所述第一AC电压被导通/截止,该第九开关器件在导通时,将所述下虚设级的第二复位节点和所述放电电压线互相连接;
第十开关器件,其根据所述下虚设级的置位节点的电压电平被导通/截止,该第十开关器件在导通时,将所述下虚设级的第一复位节点和所述放电电压线互相连接;
第十一开关器件,其响应于所述起始脉冲被导通/截止,该第十一开关器件在导通时,将所述下虚设级的第二复位节点和所述正向电压线互相连接;
第十二开关器件,其响应于来自第(m-1)级的所述扫描脉冲被导通/截止,该第十二开关器件在导通时,将所述反向电压线和所述下虚设级的第二复位节点互相连接;
第十三开关器件,其根据所述下虚设级的第一公共节点的电压电平被导通/截止,该第十三开关器件在导通时,将所述第一AC电压线和所述下虚设级的第一复位节点互相连接;
第十四开关器件,其根据所述下虚设级的置位节点的电压电平被导通/截止,该第十四开关器件在导通时,将所述下虚设级的第一公共节点和所述放电电压线互相连接;
第十五开关器件,其根据所述第二AC电压被导通/截止,该第十五开关器件在导通时,将传送所述第二AC电压的第二AC电压线和所述下虚设级的第二公共节点互相连接;
第十六开关器件,其根据所述第二AC电压被导通/截止,该第十六开关器件在导通时,将所述下虚设级的第一复位节点和所述放电电压线互相连接;
第十七开关器件,其根据所述下虚设级的第二公共节点的电压电平被导通/截止,该第十七开关器件在导通时,将所述第二AC电压线和所述下虚设级的第二复位节点互相连接;以及
第十八开关器件,其根据所述下虚设级的置位节点的电压电平被导通/截止,该第十八开关器件在导通时,将所述下虚设级的第二公共节点和所述放电电压线互相连接,
其中将所述下虚设级的置位节点连接到第m级的开关器件。
CN2008101831581A 2008-04-15 2008-12-12 移位寄存器 Active CN101562046B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020080034612A KR101286539B1 (ko) 2008-04-15 2008-04-15 쉬프트 레지스터
KR10-2008-0034612 2008-04-15
KR1020080034612 2008-04-15

Publications (2)

Publication Number Publication Date
CN101562046A true CN101562046A (zh) 2009-10-21
CN101562046B CN101562046B (zh) 2012-06-27

Family

ID=41163583

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101831581A Active CN101562046B (zh) 2008-04-15 2008-12-12 移位寄存器

Country Status (3)

Country Link
US (1) US8253680B2 (zh)
KR (1) KR101286539B1 (zh)
CN (1) CN101562046B (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102110406A (zh) * 2009-12-29 2011-06-29 三星电子株式会社 栅极驱动电路
CN102543004A (zh) * 2010-12-24 2012-07-04 乐金显示有限公司 移位寄存器
CN102598145A (zh) * 2009-11-04 2012-07-18 夏普株式会社 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
CN103035298A (zh) * 2012-12-14 2013-04-10 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103198867A (zh) * 2013-03-29 2013-07-10 合肥京东方光电科技有限公司 移位寄存器、栅极驱动电路及显示装置
CN103226979A (zh) * 2013-02-18 2013-07-31 合肥京东方光电科技有限公司 一种双向移位寄存器单元、双向移位寄存器及显示装置
CN103915052A (zh) * 2013-01-05 2014-07-09 北京京东方光电科技有限公司 一种栅极驱动电路、方法及显示装置
CN105845098A (zh) * 2016-06-20 2016-08-10 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN106297624A (zh) * 2015-06-11 2017-01-04 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
KR101747738B1 (ko) 2010-07-20 2017-06-16 엘지디스플레이 주식회사 쉬프트 레지스터
WO2019010810A1 (zh) * 2017-07-12 2019-01-17 深圳市华星光电半导体显示技术有限公司 一种goa电路及液晶显示器
WO2019010816A1 (zh) * 2017-07-12 2019-01-17 深圳市华星光电半导体显示技术有限公司 一种goa电路及液晶显示器
WO2019033823A1 (zh) * 2017-08-16 2019-02-21 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
CN102473385B (zh) * 2009-07-15 2014-11-26 夏普株式会社 扫描信号线驱动电路和具备它的显示装置
KR101101105B1 (ko) * 2009-11-04 2012-01-03 삼성모바일디스플레이주식회사 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101641171B1 (ko) 2010-02-17 2016-07-21 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
US8537094B2 (en) * 2010-03-24 2013-09-17 Au Optronics Corporation Shift register with low power consumption and liquid crystal display having the same
KR101630341B1 (ko) * 2010-04-01 2016-06-14 엘지디스플레이 주식회사 쉬프트 레지스터
CN102254503B (zh) 2010-05-19 2013-06-12 北京京东方光电科技有限公司 移位寄存器单元、显示器用栅极驱动装置及液晶显示器
KR101349781B1 (ko) 2010-07-01 2014-01-09 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함하는 액정표시장치
TWI426486B (zh) * 2010-12-16 2014-02-11 Au Optronics Corp 運用於電荷分享畫素的整合面板型閘極驅動電路
KR101768485B1 (ko) * 2011-04-21 2017-08-31 엘지디스플레이 주식회사 쉬프트 레지스터
KR102017084B1 (ko) 2011-05-13 2019-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101810517B1 (ko) 2011-05-18 2017-12-20 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR101861350B1 (ko) * 2011-07-29 2018-05-29 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
KR101354365B1 (ko) * 2011-12-30 2014-01-23 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
KR101926522B1 (ko) * 2012-04-18 2019-03-07 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
KR101382108B1 (ko) * 2012-06-15 2014-04-08 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
CN103632641B (zh) * 2012-08-22 2016-01-20 瀚宇彩晶股份有限公司 液晶显示器及其移位寄存装置
KR101441958B1 (ko) * 2012-09-28 2014-09-18 엘지디스플레이 주식회사 박막트랜지스터 보상회로를 포함하는 액정표시장치
KR101407740B1 (ko) * 2012-10-19 2014-06-13 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN103151075B (zh) * 2012-12-15 2015-09-09 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器及其扫描方法、显示器件
KR102034053B1 (ko) * 2013-01-24 2019-10-18 엘지디스플레이 주식회사 쉬프트 레지스터
CN104050935B (zh) * 2013-03-11 2016-12-28 瀚宇彩晶股份有限公司 移位寄存器、双向移位暂存装置及应用其的液晶显示面板
CN104347044B (zh) * 2013-08-06 2017-07-21 瀚宇彩晶股份有限公司 栅极驱动电路
CN103700355B (zh) * 2013-12-20 2016-05-04 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN104008740B (zh) 2014-05-20 2016-09-21 深圳市华星光电技术有限公司 一种扫描驱动电路和一种液晶显示装置
CN103996370B (zh) * 2014-05-30 2017-01-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2016047544A1 (ja) * 2014-09-22 2016-03-31 シャープ株式会社 シフトレジスタ、それを備えた表示装置、およびシフトレジスタの駆動方法
CN104318886B (zh) * 2014-10-31 2017-04-05 京东方科技集团股份有限公司 一种goa单元及驱动方法,goa电路和显示装置
KR102157547B1 (ko) * 2014-11-07 2020-09-21 엘지디스플레이 주식회사 쉬프트 레지스터
CN104361875B (zh) * 2014-12-02 2017-01-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104505049B (zh) * 2014-12-31 2017-04-19 深圳市华星光电技术有限公司 一种栅极驱动电路
CN105139825B (zh) * 2015-10-20 2017-08-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置、显示装置、控制方法
KR102555084B1 (ko) * 2015-12-30 2023-07-13 엘지디스플레이 주식회사 게이트 구동 모듈 및 게이트 인 패널
CN105609076B (zh) * 2016-01-28 2017-09-15 武汉华星光电技术有限公司 一种基于栅极驱动电路及其液晶显示器
KR102528315B1 (ko) * 2016-05-11 2023-05-02 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
CN106023876B (zh) * 2016-07-29 2023-06-16 上海中航光电子有限公司 一种双向扫描单元、驱动方法及栅极驱动电路
CN106023874B (zh) * 2016-07-29 2023-08-18 上海中航光电子有限公司 一种双向扫描单元、驱动方法及栅极驱动电路
CN106157874B (zh) * 2016-09-12 2023-07-21 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106548740A (zh) * 2016-12-02 2017-03-29 京东方科技集团股份有限公司 移位寄存电路及其驱动方法、栅极驱动电路及显示装置
US10204586B2 (en) 2017-07-12 2019-02-12 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd Gate driver on array (GOA) circuits and liquid crystal displays (LCDs)
CN107154236B (zh) * 2017-07-24 2020-01-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、扫描驱动电路和显示装置
CN108364611B (zh) * 2018-01-29 2020-03-10 昆山国显光电有限公司 双向扫描电路、双向扫描方法及显示装置
CN110738953B (zh) * 2018-07-20 2022-12-06 深超光电(深圳)有限公司 栅极驱动器及具有栅极驱动器的显示装置
CN109686333A (zh) * 2019-02-01 2019-04-26 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
CN110459190B (zh) * 2019-08-26 2021-11-05 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7595775B2 (en) * 2003-12-19 2009-09-29 Semiconductor Energy Laboratory Co., Ltd. Light emitting display device with reverse biasing circuit
KR101057891B1 (ko) * 2004-05-31 2011-08-19 엘지디스플레이 주식회사 쉬프트 레지스터
KR101110133B1 (ko) * 2004-12-28 2012-02-20 엘지디스플레이 주식회사 액정표시장치 게이트 구동용 쉬프트레지스터
KR101166819B1 (ko) * 2005-06-30 2012-07-19 엘지디스플레이 주식회사 쉬프트 레지스터
KR101160836B1 (ko) 2005-09-27 2012-06-29 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
KR101192777B1 (ko) * 2005-12-02 2012-10-18 엘지디스플레이 주식회사 쉬프트 레지스터
US8344989B2 (en) * 2007-12-31 2013-01-01 Lg Display Co., Ltd. Shift register

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102598145A (zh) * 2009-11-04 2012-07-18 夏普株式会社 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
CN102598145B (zh) * 2009-11-04 2013-10-30 夏普株式会社 移位寄存器以及具备它的扫描信号线驱动电路和显示装置
CN102110406B (zh) * 2009-12-29 2015-08-12 三星显示有限公司 栅极驱动电路
US9343030B2 (en) 2009-12-29 2016-05-17 Samsung Display Co., Ltd. Gate driving circuit and display apparatus including the same
CN102110406A (zh) * 2009-12-29 2011-06-29 三星电子株式会社 栅极驱动电路
KR101747738B1 (ko) 2010-07-20 2017-06-16 엘지디스플레이 주식회사 쉬프트 레지스터
CN102543004A (zh) * 2010-12-24 2012-07-04 乐金显示有限公司 移位寄存器
US9524797B2 (en) 2010-12-24 2016-12-20 Lg Display Co., Ltd. Shift register
US8755485B2 (en) 2010-12-24 2014-06-17 Lg Display Co., Ltd. Shift register
US8953737B2 (en) 2010-12-24 2015-02-10 Lg Display Co., Ltd. Shift register
US9196211B2 (en) 2012-12-14 2015-11-24 Boe Technology Group Co., Ltd. Shift register unit, gate driving circuit and display device
CN103035298A (zh) * 2012-12-14 2013-04-10 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103035298B (zh) * 2012-12-14 2015-07-15 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103915052B (zh) * 2013-01-05 2017-05-10 北京京东方光电科技有限公司 一种栅极驱动电路、方法及显示装置
CN103915052A (zh) * 2013-01-05 2014-07-09 北京京东方光电科技有限公司 一种栅极驱动电路、方法及显示装置
CN103226979A (zh) * 2013-02-18 2013-07-31 合肥京东方光电科技有限公司 一种双向移位寄存器单元、双向移位寄存器及显示装置
CN103226979B (zh) * 2013-02-18 2016-03-09 合肥京东方光电科技有限公司 一种双向移位寄存器单元、双向移位寄存器及显示装置
CN103198867A (zh) * 2013-03-29 2013-07-10 合肥京东方光电科技有限公司 移位寄存器、栅极驱动电路及显示装置
US9666152B2 (en) 2013-03-29 2017-05-30 Hefei Boe Optoelectronics Technology Co., Ltd. Shift register unit, gate driving circuit and display device
CN106297624A (zh) * 2015-06-11 2017-01-04 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
CN106297624B (zh) * 2015-06-11 2020-03-17 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
US10714203B2 (en) 2015-06-11 2020-07-14 Hannstar Display (Nanjing) Corporation Shift register and display apparatus
CN105845098A (zh) * 2016-06-20 2016-08-10 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
WO2019010810A1 (zh) * 2017-07-12 2019-01-17 深圳市华星光电半导体显示技术有限公司 一种goa电路及液晶显示器
WO2019010816A1 (zh) * 2017-07-12 2019-01-17 深圳市华星光电半导体显示技术有限公司 一种goa电路及液晶显示器
WO2019033823A1 (zh) * 2017-08-16 2019-02-21 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Also Published As

Publication number Publication date
KR101286539B1 (ko) 2013-07-17
US8253680B2 (en) 2012-08-28
CN101562046B (zh) 2012-06-27
KR20090109257A (ko) 2009-10-20
US20090256794A1 (en) 2009-10-15

Similar Documents

Publication Publication Date Title
CN101562046B (zh) 移位寄存器
KR101341909B1 (ko) 쉬프트 레지스터
KR102028992B1 (ko) 쉬프트 레지스터
JP4512064B2 (ja) 表示装置の駆動回路
KR101319356B1 (ko) 액정표시장치의 쉬프트 레지스터 및 이의 구동방법
CN101752005B (zh) 移位寄存器
US8041000B2 (en) Shift register
KR101385478B1 (ko) 게이트 드라이버
JP2005181969A (ja) 液晶表示装置のゲート駆動装置及び方法
KR20070122174A (ko) 쉬프트 레지스터
KR101859471B1 (ko) 쉬프트 레지스터
KR101264691B1 (ko) 쉬프트 레지스터
KR20090113738A (ko) 쉬프트 레지스터
KR20140043203A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR101192799B1 (ko) 쉬프트 레지스터
KR101201308B1 (ko) 쉬프트 레지스터
KR20090057798A (ko) 쉬프트 레지스터
KR20140076851A (ko) 쉬프트 레지스터
KR101166816B1 (ko) 쉬프트 레지스터 및 이의 구동방법
KR20150014619A (ko) 쉬프트 레지스터
KR101243806B1 (ko) 쉬프트 레지스터
KR101519912B1 (ko) 쉬프트 레지스터
KR20090061527A (ko) 쉬프트 레지스터
KR101232155B1 (ko) 쉬프트 레지스터
KR20070072011A (ko) 쉬프트 레지스터

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant