WO2022086277A1 - 발광 소자 및 이를 포함하는 표시 장치 - Google Patents

발광 소자 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
WO2022086277A1
WO2022086277A1 PCT/KR2021/014927 KR2021014927W WO2022086277A1 WO 2022086277 A1 WO2022086277 A1 WO 2022086277A1 KR 2021014927 W KR2021014927 W KR 2021014927W WO 2022086277 A1 WO2022086277 A1 WO 2022086277A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
light emitting
disposed
connection electrode
layer
Prior art date
Application number
PCT/KR2021/014927
Other languages
English (en)
French (fr)
Inventor
임현덕
강종혁
안정현
이원호
최해윤
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to CN202180055734.8A priority Critical patent/CN116018688A/zh
Publication of WO2022086277A1 publication Critical patent/WO2022086277A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/0004Devices characterised by their operation
    • H01L33/0008Devices characterised by their operation having p-n or hi-lo junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • H01L33/145Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure with a current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/385Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending at least partially onto a side surface of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Definitions

  • the present invention relates to a light emitting device and a display device including the same.
  • OLED organic light emitting display
  • LCD liquid crystal display
  • a device for displaying an image of a display device includes a display panel such as an organic light emitting display panel or a liquid crystal display panel.
  • the light emitting display panel may include a light emitting device.
  • a light emitting diode LED
  • OLED organic light emitting diode
  • An object of the present invention is to provide a display device capable of emitting light regardless of alignment directions of light emitting elements.
  • the problem to be solved by the present invention is to provide a light emitting device in which current can flow in a specific direction.
  • a display device includes a first electrode and a second electrode disposed on a substrate and spaced apart from each other, a first insulating layer disposed on the first electrode and the second electrode, and the second electrode a plurality of light emitting devices having a first end disposed on the first electrode and a second end disposed on the second electrode on an insulating layer, the first end of the light emitting device disposed on the first electrode a first connection electrode in electrical contact with, a second connection electrode disposed on the second electrode and in electrical contact with the second end of the light emitting device, the first light emitting device, the first connection electrode and the second electrode a second insulating layer disposed on the second connection electrode, and a second insulating layer disposed on the second insulating layer and formed in the second insulating layer to make electrical contact with the light emitting device through an opening partially exposing the light emitting device Includes 3 connecting electrodes.
  • the first connection electrode is in electrical contact with one end surface of the light emitting element
  • the second connection electrode is in electrical contact with the other end surface of the light emitting element
  • the third connection electrode is electrically connected to a side surface of the light emitting element can be contacted with
  • the light emitting element includes a first light emitting element having a first end on the first electrode and a second end on the second electrode, and a first end on the second electrode and a second end on the A second light emitting device disposed on the first electrode may be included.
  • the light emitting device may include a plurality of semiconductor layers and an insulating film surrounding the plurality of semiconductor layers, and the third connection electrode may be in electrical contact with the semiconductor layer from a side surface of the light emitting device.
  • the light emitting device includes a first semiconductor layer, a second semiconductor layer disposed on the first semiconductor layer, a light emitting layer disposed between the first semiconductor layer and the second semiconductor layer, and the light emitting layer of the first semiconductor layer; and a third semiconductor layer disposed on an opposite surface of the opposite surface, wherein the third connection electrode may be in electrical contact with the first semiconductor layer.
  • the light emitting device may further include a fourth semiconductor layer disposed between a portion of the first semiconductor layer in electrical contact with the third connection electrode and one end surface on which the third semiconductor layer is located.
  • the first electrode includes a first conductive pattern of the conductive layer through a first electrode contact hole penetrating the via layer. and the first connection electrode may be in electrical contact with the first electrode through a first contact portion penetrating the first insulating layer.
  • the second connection electrode electrically contacts the second conductive pattern of the conductive layer through a second contact portion penetrating the via layer and the first insulating layer
  • the third connection electrode includes the via layer and the first insulating layer.
  • the insulating layer and a third contact part penetrating the second insulating layer may make electrical contact with the voltage line of the conductive layer.
  • the second electrode is in electrical contact with the voltage line of the conductive layer through a second electrode contact hole penetrating the via layer, and the second connection electrode is connected to the second electrode through a fourth contact portion penetrating the first insulating layer.
  • the first electrode may be in electrical contact
  • the third connection electrode may be in electrical contact with the second electrode through a fifth contact portion penetrating the first insulating layer and the second insulating layer.
  • connection electrode disposed on the first electrode between the first insulating layer and the second insulating layer and in electrical contact with the light emitting device, and the second electrode between the first insulating layer and the second insulating layer
  • a fifth connection electrode disposed on the electrode to contact the light emitting device
  • a sixth connection electrode disposed on the second insulating layer to contact the light emitting device
  • the fourth connection electrode includes the first
  • the connection electrode may be spaced apart
  • the fifth connection electrode may be spaced apart from the second connection electrode
  • sixth connection electrode may be spaced apart from the third connection electrode.
  • connection electrode is disposed to overlap the light emitting elements in which the fourth connection electrode and the fifth connection electrode are in electrical contact
  • the sixth connection electrode includes the first connection electrode and the second connection electrode. It is disposed to overlap the light emitting elements in electrical contact, and the sixth connection electrode is to be in electrical contact with the fourth connection electrode and the fifth connection electrode through sixth contact portions penetrating the second insulating layer.
  • a third electrode and a fourth electrode disposed on the substrate and spaced apart from each other, a fourth connection electrode disposed on the third electrode, a fifth connection electrode disposed on the fourth electrode, and on the second insulating layer and a sixth connection electrode disposed on It includes two light emitting device groups, wherein the third connection electrode may be in electrical contact with the second light emitting device group, and the sixth connection electrode may be in electrical contact with the first light emitting device group.
  • the sixth connection electrode may further include an electrode extension disposed across the second electrode, the third electrode, and the fourth electrode, and the electrode extension portion may include the second electrode through a sixth contact portion penetrating the second insulating layer.
  • the fourth connection electrode and the fifth connection electrode may be in electrical contact.
  • the opening of the layer may penetrate the third insulating layer to expose the light emitting device.
  • a fourth insulating layer disposed between the second connecting electrode and the second insulating layer, wherein a portion of the first connecting electrode is disposed on the fourth insulating layer, and the opening of the second insulating layer may penetrate the fourth insulating layer to expose the light emitting device.
  • a light emitting device includes a first semiconductor layer doped with an n-type dopant, a second semiconductor layer disposed on the first semiconductor layer and doped with a p-type dopant, and the first semiconductor layer and a light emitting layer disposed between the second semiconductor layer, an undoped third semiconductor layer disposed on the other surface opposite to the one surface opposite to the light emitting layer of the first semiconductor layer, and at least disposed to surround the outer surface of the light emitting layer including an insulating film.
  • the length of the third semiconductor layer may have a range of 20% or less of the length of the light emitting device.
  • An electron blocking layer disposed in the third semiconductor layer may be further included.
  • An electron blocking layer disposed in the first semiconductor layer between the third semiconductor layer and the light emitting layer may be further included.
  • a distance between the electron blocking layer and the third semiconductor layer may be smaller than a distance between the electron blocking layer and the light emitting layer.
  • the light emitting device may include an undoped semiconductor layer. Accordingly, current can flow in a specific direction.
  • the display device may include the light emitting device and a plurality of connection electrodes electrically connected to different semiconductor layers of the light emitting device.
  • the display device according to an exemplary embodiment can emit light regardless of the orientation direction of the light emitting elements, and has the advantage of improving the yield of the manufacturing process by minimizing the number of light emitting elements that do not emit light per unit area.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • FIG. 2 is a plan view illustrating one pixel of a display device according to an exemplary embodiment.
  • FIG. 3 is a plan view illustrating a first sub-pixel of FIG. 2 .
  • FIG. 4 is a cross-sectional view taken along lines Q1-Q1' and Q2-Q2' of FIG. 3 .
  • FIG. 5 is a cross-sectional view taken along line Q3-Q3' of FIG. 3 .
  • FIG. 6 is a schematic diagram of a light emitting device according to an embodiment.
  • FIG. 7 is a cross-sectional view of the light emitting device of FIG. 6 .
  • FIG. 8 is a cross-sectional view taken along line Q4-Q4' of FIG. 3 .
  • FIG. 9 is a cross-sectional view illustrating an arrangement of light emitting elements and a third connection electrode of a display device according to another exemplary embodiment.
  • FIG. 10 is a schematic diagram illustrating a flow of a current for emitting light from light emitting elements of a display device according to an exemplary embodiment.
  • FIG. 11 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 12 is a cross-sectional view taken along line Q5-Q5' of FIG. 11 .
  • FIG. 13 is a cross-sectional view taken along line Q6-Q6' of FIG. 11 .
  • FIG. 14 is a cross-sectional view of a light emitting device according to another embodiment.
  • 15 is a cross-sectional view of a light emitting device according to another embodiment.
  • 16 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 17 is a cross-sectional view taken along the line Q7-Q7' of FIG. 16 .
  • FIG. 18 is a plan view illustrating one sub-pixel according to another exemplary embodiment of the display device of FIG. 16 .
  • 19 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 20 is a cross-sectional view taken along the line Q8-Q8' of FIG. 19 .
  • 21 is a cross-sectional view taken along lines Q9-Q9' and Q10-Q10' of FIG. 19;
  • FIG. 22 is a plan view illustrating one sub-pixel according to another exemplary embodiment of the display device of FIG. 19 .
  • FIG. 23 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 24 is a plan view illustrating one sub-pixel according to another exemplary embodiment of the display device of FIG. 23 .
  • 25 is a cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
  • 26 is a cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
  • FIG. 27 is a cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
  • FIG. 28 is a cross-sectional view of a light emitting device according to another embodiment.
  • 29 is a plan view illustrating a portion of a display device including the light emitting device of FIG. 28 .
  • Elements or layers are referred to as “on” of another element or layer, including cases in which another layer or other element is interposed immediately on or in the middle of another element.
  • those referred to as “Below”, “Left” and “Right” refer to cases where they are interposed immediately adjacent to other elements or interposed other layers or other materials in the middle.
  • Like reference numerals refer to like elements throughout.
  • FIG. 1 is a schematic plan view of a display device according to an exemplary embodiment.
  • the display device 10 displays a moving image or a still image.
  • the display device 10 may refer to any electronic device that provides a display screen.
  • a television that provides a display screen, a laptop computer, a monitor, a billboard, the Internet of Things, a mobile phone, a smart phone, a tablet PC (Personal Computer), an electronic watch, a smart watch, a watch phone, a head mounted display, a mobile communication terminal,
  • An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation system, a game console, a digital camera, a camcorder, etc. may be included in the display device 10 .
  • the display device 10 includes a display panel that provides a display screen.
  • the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, a field emission display panel, and the like.
  • an inorganic light emitting diode display panel is applied is exemplified as an example of the display panel, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
  • the shape of the display device 10 may be variously modified.
  • the display device 10 may have a shape such as a long rectangle, a long rectangle, a square, a rectangle with rounded corners (vertices), other polygons, or a circle.
  • the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 .
  • FIG. 1 a display device 10 having a rectangular shape having a long length in the second direction DR2 is illustrated.
  • the display device 10 may include a display area DPA and a non-display area NDA.
  • the display area DPA is an area in which a screen can be displayed
  • the non-display area NDA is an area in which a screen is not displayed.
  • the display area DPA may be referred to as an active area
  • the non-display area NDA may also be referred to as a non-active area.
  • the display area DPA may generally occupy the center of the display device 10 .
  • the display area DPA may include a plurality of pixels PX.
  • the plurality of pixels PX may be arranged in a matrix direction.
  • the shape of each pixel PX may be a rectangular shape or a square shape in plan view, but is not limited thereto, and each side may have a rhombus shape inclined with respect to one direction.
  • Each pixel PX may be alternately arranged in a stripe type or a pentile type.
  • Each of the pixels PX may include one or more light emitting devices emitting light of a specific wavelength band to display a specific color.
  • a non-display area NDA may be disposed around the display area DPA.
  • the non-display area NDA may completely or partially surround or be disposed adjacent to the display area DPA.
  • the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to four sides of the display area DPA.
  • the non-display area NDA may constitute a bezel of the display device 10 . Wires or circuit drivers included in the display device 10 may be disposed in each non-display area NDA, or external devices may be mounted thereon.
  • FIG. 2 is a plan view illustrating one pixel of a display device according to an exemplary embodiment.
  • each of the plurality of pixels PX of the display device 10 may include a plurality of sub-pixels PXn, where n is 1 to 3 .
  • one pixel PX may include a first sub-pixel PX1 , a second sub-pixel PX2 , and a third sub-pixel PX3 .
  • the first sub-pixel PX1 emits light of a first color
  • the second sub-pixel PX2 emits light of a second color
  • the third sub-pixel PX3 emits light of a third color.
  • the first color may be blue
  • the second color may be green
  • the third color may be red.
  • each of the sub-pixels PXn may emit light of the same color, for example, blue.
  • 2 illustrates that one pixel PX includes three sub-pixels PXn, but is not limited thereto, and the pixel PX may include a larger number of sub-pixels PXn.
  • Each of the sub-pixels PXn of the display device 10 may include an emission area EMA and a non-emission area (not shown).
  • the light emitting area EMA is an area where the light emitting device ED is disposed and light of a specific wavelength band is emitted
  • the non-emission area is a non-emission area where the light emitting device ED is not disposed and the light emitted from the light emitting device ED does not reach. Therefore, it may be an area from which light is not emitted.
  • the light emitting area may include a region in which the light emitting device ED is disposed, and an area adjacent to the light emitting device ED, in which light emitted from the light emitting device ED is emitted.
  • the light emitting region is not limited thereto, and the light emitting region may include a region in which light emitted from the light emitting device ED is reflected or refracted by other members to be emitted.
  • the plurality of light emitting devices ED may be disposed in each sub-pixel PXn, and a light emitting area may be formed including an area in which they are disposed and an area adjacent thereto.
  • each of the emission areas EMA of each sub-pixel PXn may have a different area according to a color or wavelength band of light emitted from the light emitting device ED disposed in the corresponding sub-pixel.
  • Each sub-pixel PXn may further include a sub-area SA disposed in the non-emission area.
  • the sub-area SA may be disposed on one side of the light-emitting area EMA in the first direction DR1 and may be disposed between the light-emitting areas EMA of the sub-pixels PXn adjacent in the first direction DR1 .
  • the plurality of light-emitting areas EMA and sub-areas SA are repeatedly arranged in the second direction DR2 , and the light-emitting area EMA and the sub-area SA are arranged in the first direction DR1 . Can be arranged alternately.
  • a first bank BNL1 is disposed between the sub-areas SA and the light-emitting area EMA, and an interval therebetween may vary according to a width of the first bank BNL1 .
  • Light is not emitted in the sub area SA because the light emitting device ED is not disposed.
  • a portion of the electrode RME disposed in each sub pixel PXn may be disposed.
  • the electrodes RME disposed in different sub-pixels PXn may be disposed to be separated from each other in the sub-area SA.
  • the first bank BNL1 may be disposed in a grid pattern on the entire surface of the display area DPA, including portions extending in the first direction DR1 and the second direction DR2 in plan view.
  • the first bank BNL1 is disposed across the boundary of each sub-pixel PXn to distinguish neighboring sub-pixels PXn.
  • the first bank BNL1 may be disposed to surround the emission area EMA and the sub area SA disposed in each sub-pixel PXn to distinguish them.
  • FIG. 3 is a plan view illustrating a first sub-pixel of FIG. 2 .
  • 4 is a cross-sectional view taken along lines Q1-Q1' and Q2-Q2' of FIG. 3 .
  • 5 is a cross-sectional view taken along the line Q3-Q3' of FIG. 3 illustrates a first sub-pixel PX1 included in one pixel PX, and FIG. 4 illustrates both ends of different light emitting devices ED (ED1, ED2) disposed in the first sub-pixel PX1.
  • ED light emitting devices
  • FIG. 5 illustrates cross-sections of contact portions CT1 , CT2 , and CT3 in which the plurality of connection electrodes CNE are electrically connected to the electrode RME or the lower conductive layer.
  • the display device 10 includes a first substrate SUB, a semiconductor layer disposed on the first substrate SUB, a plurality of conductive layers, and a plurality of insulating layers. It may include layers.
  • the semiconductor layer, the conductive layer, and the insulating layer may constitute the circuit layer CCL and the display element layer of the display device 10 , respectively.
  • the first substrate SUB may be an insulating substrate.
  • the first substrate SUB may be made of an insulating material such as glass, quartz, or polymer resin.
  • the first substrate SUB may be a rigid substrate, but may also be a flexible substrate capable of bending, folding, rolling, or the like.
  • the first conductive layer may be disposed on the first substrate SUB.
  • the first conductive layer may include a lower metal layer BML, and the lower metal layer BML may be disposed to overlap the active layer ACT1 of the first transistor T1 .
  • the lower metal layer BML may include a light-blocking material to prevent light from being incident on the active layer ACT1 of the first transistor. However, the lower metal layer BML may be omitted.
  • the buffer layer BL may be disposed on the lower metal layer BML and the first substrate SUB.
  • the buffer layer BL is formed on the first substrate SUB to protect the transistors of the pixel PX from moisture penetrating through the first substrate SUB, which is vulnerable to moisture permeation, and may perform a surface planarization function.
  • the semiconductor layer is disposed on the buffer layer BL.
  • the semiconductor layer may include the active layer ACT1 of the first transistor T1 .
  • the active layer ACT1 may be disposed to partially overlap with a gate electrode G1 of a second conductive layer, which will be described later.
  • the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like. In another embodiment, the semiconductor layer may include polycrystalline silicon.
  • the oxide semiconductor may be an oxide semiconductor containing indium (In).
  • the oxide semiconductor may include indium tin oxide (ITO), indium zinc oxide (IZO), indium gallium oxide (IGO), and indium zinc tin oxide (Indium Zinc Tin Oxide).
  • ITO indium tin oxide
  • IZO indium zinc oxide
  • IGO indium gallium oxide
  • IGO indium zinc tin oxide
  • IZTO Indium Gallium Tin Oxide
  • IGTO Indium Gallium Tin Oxide
  • IGZO Indium Gallium Zinc Oxide
  • IGZTO Indium Gallium Zinc Tin Oxide
  • the drawing illustrates that one first transistor T1 is disposed in the sub-pixel PXn of the display device 10
  • the present invention is not limited thereto, and the display device 10 may include a larger number of transistors. .
  • the first gate insulating layer GI is disposed on the semiconductor layer and the buffer layer BL.
  • the first gate insulating layer GI may serve as a gate insulating layer of the first transistor T1 .
  • the second conductive layer is disposed on the first gate insulating layer GI.
  • the second conductive layer may include the gate electrode G1 of the first transistor T1 .
  • the gate electrode G1 may be disposed to overlap the channel region of the active layer ACT1 in the third direction DR3 in the thickness direction.
  • the second conductive layer may further include a capacitance electrode of the storage capacitor.
  • the first interlayer insulating layer IL1 is disposed on the second conductive layer.
  • the first interlayer insulating layer IL1 may function as an insulating layer between the second conductive layer and other layers disposed thereon and may protect the second conductive layer.
  • the third conductive layer is disposed on the first interlayer insulating layer IL1.
  • the third conductive layer may include a first source electrode S1 and a first drain electrode D1 of the first transistor T1 .
  • the first source electrode S1 and the first drain electrode D1 of the first transistor T1 are connected to the active layer ( ACT1) and may be in electrical contact with each other.
  • the first source electrode S1 may be in electrical contact with the lower metal layer BML through another contact hole penetrating the first interlayer insulating layer IL1, the first gate insulating layer GI, and the buffer layer BL.
  • the third conductive layer may further include a plurality of data lines or a capacitance electrode of a storage capacitor.
  • the second interlayer insulating layer IL2 is disposed on the third conductive layer.
  • the second interlayer insulating layer IL2 may function as an insulating layer between the third conductive layer and other layers disposed thereon and may protect the third conductive layer.
  • the fourth conductive layer is disposed on the second interlayer insulating layer IL2.
  • the fourth conductive layer may include a first voltage line VL1 , a second voltage line VL2 , a first conductive pattern CDP1 , and a second conductive pattern CDP2 .
  • a high potential voltage (or a first power voltage) transferred to the first transistor T1 is applied to the first voltage line VL1
  • the second voltage line VL2 is transferred to the third connection electrode CNE3 .
  • a low potential voltage (or a second power voltage) may be applied.
  • the first conductive pattern CDP1 and the second conductive pattern CDP2 may be electrically connected to the first transistor T1 .
  • the first conductive pattern CDP1 may be electrically connected to a first electrode RME1 to be described later, and the second conductive pattern CDP2 may be electrically connected to a second connection electrode CNE2 .
  • the first transistor T1 may transfer the first power voltage applied from the first voltage line VL1 to the first electrode RME1 and the second connection electrode CNE2 .
  • the present invention is not limited thereto, and in an embodiment in which the second connection electrode CNE2 is electrically connected to the first electrode RME1 , the second conductive pattern CDP2 may be omitted.
  • the above-described buffer layer BL, first gate insulating layer GI, first interlayer insulating layer IL1 and second interlayer insulating layer IL2 may be formed of a plurality of inorganic layers alternately stacked.
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1 and the second interlayer insulating layer IL2 may include silicon oxide (SiOx), silicon nitride (Silicon Nitride).
  • the buffer layer BL, the first gate insulating layer GI, the first interlayer insulating layer IL1, and the second interlayer insulating layer IL2 include the above-described insulating material as one inorganic layer. may be done
  • the first interlayer insulating layer IL1 and the second interlayer insulating layer IL2 may be formed of an organic insulating material such as polyimide (PI).
  • the second conductive layer, the third conductive layer, and the fourth conductive layer include molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd) and It may be formed as a single layer or multiple layers made of any one of copper (Cu) or an alloy thereof. However, the present invention is not limited thereto.
  • the via layer VIA is disposed on the fourth conductive layer.
  • the via layer VIA may include an organic insulating material, for example, an organic insulating material such as polyimide (PI), and may perform a surface planarization function.
  • PI polyimide
  • a plurality of electrodes RME; RME1 and RME2, a first bank BNL1, a plurality of light emitting devices ED1 and ED2, and a plurality of connection electrodes CNE; CNE1 , CNE2, CNE3) are arranged.
  • a plurality of insulating layers PAS1 and PAS2 may be disposed on the via layer VIA.
  • the plurality of electrodes RME are disposed in each sub-pixel PXn in a shape extending in one direction.
  • the plurality of electrodes RME may have a shape extending in the first direction DR1 and may be disposed to be spaced apart from each other in the second direction DR2 in each sub-pixel PXn.
  • one sub-pixel PXn may include a plurality of electrodes RME extending in the first direction DR1 and disposed across the emission area EMA and the sub area SA.
  • the electrodes RME of the sub-pixel PXn adjacent in the first direction DR1 may be separated from each other in the separation portion ROP of the sub-region SA.
  • the plurality of electrodes RME are formed as electrode lines extending in the first direction DR1 in the manufacturing process of the display device 10 to generate an electric field in the sub-pixel PXn to align the light emitting devices ED.
  • the light emitting devices ED may be aligned by receiving a dielectrophoretic force by an electric field generated on the electrode lines, and the electrode lines may be separated from the separation unit ROP to form the respective electrodes RME.
  • the electrodes RME disposed in each sub-pixel PXn may be spaced apart from each other in the separation portion ROP formed in the emission area EMA.
  • the plurality of electrodes RME includes one electrode group located on one side of the separation portion ROP and the other side of the separation portion ROP with respect to the separation portion ROP of the light emitting area EMA. It may be divided into different electrode groups.
  • the display device 10 may include a first electrode RME1 and a second electrode RME2 disposed in each sub-pixel PXn.
  • the first electrode RME1 and the second electrode RME2 may extend in the first direction DR1 on the via layer VIA and may be spaced apart from each other in the second direction DR2 .
  • the first electrode RME1 and the second electrode RME2 may have the same width, but is not limited thereto.
  • the first electrode RME1 may be a first-type electrode electrically connected to the fourth conductive layer under the via layer VIA, and the second electrode RME2 may be a second-type electrode that is not.
  • the first electrode RME1 may be electrically connected to or directly electrically connected to the fourth conductive layer through the first electrode contact hole CTD formed in a portion overlapping the first bank BNL1 .
  • the first electrode RME1 may contact the first conductive pattern CDP1 through the first electrode contact hole CTD penetrating the via layer VIA thereunder.
  • the first electrode RME1 may be electrically connected to the first transistor T1 through the first conductive pattern CDP1 so that a first power voltage may be applied thereto. Since the first electrode RME1 is separately disposed for each sub-pixel PXn, the light emitting devices ED of different sub-pixels PXn may emit light individually.
  • the second electrode RME2 may remain in a floating state after alignment of the light emitting devices ED without being electrically connected to the lower conductive layer.
  • the electrical signal applied to the second voltage line VL2 is transmitted to the third connection electrode CNE3 , and the second connection electrode CNE2 disposed on the second electrode RME2 has a second conductivity. It may be electrically connected to the pattern CDP2 or may be directly electrically connected to the pattern CDP2 .
  • the second electrode RME2 is used for the alignment process of the light emitting devices ED, and an electric signal may not be applied when the display device 10 is driven.
  • the first electrode RME1 and the second electrode RME2 are disposed to be separated from each other, and the connection electrode disposed on the second electrode RME2 is formed with a via layer ( VIA) may be electrically connected to the lower conductive layer or directly electrically connected.
  • VIA via layer
  • the second electrode RME2 may also be a first type electrode electrically connected to the lower conductive layer.
  • the present invention is not limited thereto.
  • the display device 10 may include a greater number of electrodes, for example, second-type electrodes, some of the second-type electrodes may remain floating, and others may be electrically connected to the connection electrodes. there is. This will be described later with reference to other embodiments.
  • the first electrode RME1 may be connected to the light emitting device ED through a first connection electrode CNE1 to be described later, and may transmit an electrical signal applied from the fourth conductive layer to the light emitting device ED. there is.
  • an electric signal for emitting light emitting elements ED may be directly applied to the first electrode RME1 and further including electrodes other than the first electrode RME1 and the second electrode RME2, another The electric signal may be transmitted to the electrodes through the connection electrode CNE and the light emitting device ED.
  • Each of the plurality of electrodes RME may include a conductive material having high reflectivity.
  • the electrode RME is a material with high reflectivity and includes a metal such as silver (Ag), copper (Cu), aluminum (Al), etc., or aluminum (Al), nickel (Ni), lanthanum (La), etc. It may be an alloy containing.
  • the electrode RME may reflect light emitted from the light emitting device ED and traveling to the side surface of the first bank BNL1 in an upper direction of each sub-pixel PXn.
  • each electrode RME may further include a transparent conductive material.
  • each electrode RME may include a material such as ITO, IZO, ITZO, or the like.
  • each of the electrodes RME may have a structure in which one or more layers of a transparent conductive material and a metal layer having high reflectivity are stacked, or may be formed as a single layer including them.
  • each electrode RME may have a stacked structure such as ITO/Ag/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO.
  • the first insulating layer PAS1 is disposed on the via layer VIA and the plurality of electrodes RME.
  • the first insulating layer PAS1 is disposed to completely cover the plurality of electrodes RME, and may protect them and insulate them from each other.
  • the first insulating layer PAS1 may prevent the light emitting device ED disposed thereon from being damaged by direct contact with other members.
  • a step may be formed between the electrodes RME spaced apart in the second direction DR2 so that a portion of the upper surface of the first insulating layer PAS1 is recessed.
  • the light emitting device ED may be disposed on the upper surface of the first insulating layer PAS1 having a step, and a space may be formed between the light emitting device ED and the first insulating layer PAS1 .
  • the present invention is not limited thereto.
  • a plurality of contact portions (eg, the first contact portions CT1 to the third contact portions CT3 ) exposing a portion of the top surface of each electrode RME or penetrating to the via layer VIA )) can be formed.
  • the plurality of contact portions may pass through the first insulating layer PAS1, and connection electrodes CNE, which will be described later, may electrically contact the fourth conductive layer under the electrode RME or the via layer VIA through the contact portions. there is.
  • the first bank BNL1 may be disposed on the first insulating layer PAS1 .
  • the first bank BNL1 may be disposed in a grid pattern including portions extending in the first direction DR1 and the second direction DR2 in a plan view, and may be disposed across the boundary of each sub-pixel PXn.
  • the neighboring sub-pixels PXn may be distinguished.
  • the first bank BNL1 may be disposed to surround the emission area EMA and the sub area SA disposed in each sub-pixel PXn to distinguish them.
  • the first bank BNL1 may have a predetermined height and may prevent ink from overflowing into the adjacent sub-pixels PXn in an inkjet printing process during a manufacturing process of the display device 10 .
  • the first bank BNL1 may prevent inks in which different light emitting devices ED are dispersed in different sub-pixels PXn from being mixed with each other.
  • the plurality of light emitting devices ED may be disposed on the first insulating layer PAS1 .
  • the light emitting device ED may include a plurality of layers disposed in a direction parallel to the top surface of the first substrate SUB.
  • the light emitting device ED of the display device 10 is disposed such that one extended direction is parallel to the first substrate SUB, and a plurality of semiconductor layers included in the light emitting device ED are formed on the top surface of the first substrate SUB. may be sequentially disposed along a direction parallel to the However, the present invention is not limited thereto. In some cases, when the light emitting device ED has a different structure, the plurality of layers may be disposed in a direction perpendicular to the first substrate SUB.
  • the plurality of light emitting devices ED may be disposed to be spaced apart from each other in the first direction DR1 in which the respective electrodes RME extend, and may be aligned substantially parallel to each other.
  • the light emitting device ED may have a shape extending in one direction, and the direction in which each of the electrodes RME is extended and the direction in which the light emitting device ED is extended may be substantially perpendicular to each other.
  • the present invention is not limited thereto, and the light emitting device ED may be disposed at an angle in the direction in which the respective electrodes RME extend.
  • the light emitting device ED may include a plurality of semiconductor layers and may be in electrical contact with connection electrodes CNE1 , CNE2 , and CNE3 to be described later.
  • connection electrodes CNE1 , CNE2 , and CNE3 since an insulating layer ( '38' in FIG. 6 ) is not formed on the extended one-way end surface and a part of the semiconductor layer is exposed, the exposed semiconductor layer is in electrical contact with the connection electrode CNE can do.
  • a portion of the insulating layer 38 positioned on the side surface of the light emitting element ED may be removed, and a portion of the connection electrode CNE may be electrically connected from the side surface of the light emitting element ED. there is.
  • Each of the light emitting devices ED may be electrically connected to the conductive layers under the first electrode RME1 or the via layer VIA through the connection electrodes CNE, and an electric signal is applied to emit light in a specific wavelength band.
  • the light emitting devices ED disposed in each sub-pixel PXn may emit light of different wavelength bands depending on the material constituting the semiconductor layer. However, the present invention is not limited thereto, and the light emitting devices ED disposed in each sub-pixel PXn may emit light of the same color.
  • the light emitting device ED may include semiconductor layers doped with different conductivity types and may be oriented so that one end thereof faces a specific direction by an electric field generated on the electrode RME.
  • the extended length of the light emitting device ED may be greater than the interval between the first electrode RME1 and the second electrode RME2, and both ends of the light emitting device ED are disposed on the first electrode RME1 and the second electrode RME2, respectively. can be arranged to be placed.
  • the display device 10 may include a plurality of light emitting devices ED (ED1, ED2) having one end facing each other.
  • the light emitting devices ED may include a plurality of semiconductor layers, and a first end and an opposite second end may be defined with respect to one semiconductor layer.
  • the light emitting element ED is disposed so that the first end and the second end are respectively placed on the first electrode RME1 and the second electrode RME2, and the first end is different depending on the electrodes RME1 and RME2 on which the first end is placed. It may be divided into light emitting devices ED1 and ED2.
  • the light emitting element ED includes a first light emitting element ED1 having a first end on the first electrode RME1 and a second end on the second electrode RME2, and a first end A second light emitting device ED2 disposed on the second electrode RME2 and having a second end disposed on the first electrode RME1 may be included.
  • the present invention is not limited thereto, and only one end of the plurality of light emitting devices ED is disposed on the electrodes RME1 and RME2 according to an orientation direction between the first electrode RME1 and the second electrode RME2. may be placed.
  • Both ends of the first light emitting device ED1 and the second light emitting device ED2 may be electrically connected to different connection electrodes, respectively.
  • a first end of the first light emitting device ED1 is electrically connected to a connection electrode disposed on the first electrode RME1
  • a first end of the second light emitting device ED2 is disposed on the second electrode RME2 . It may be electrically connected to the disposed connection electrode.
  • the connection electrodes placed on each of the electrodes RME1 and RME2 are electrically connected to the first transistor T1, and the first light emitting element ED1 and the second light emitting element ED2 have a first end. It may be electrically connected to the first transistor T1 through connection electrodes irrespective of the direction it faces.
  • the manufacturing process of the display device 10 includes an alignment process for disposing the light emitting devices ED on the electrodes RME1 and RME2 .
  • the light emitting devices ED include a plurality of semiconductor layers doped with different conductivity types, and are disposed on the electrodes RME while an orientation direction and a position are changed by an electric field generated on the electrodes RME1 and RME2 .
  • an alignment direction which is a direction to which a specific end faces, is defined according to the position of the semiconductor layer, but the alignment directions of the plurality of light emitting devices ED disposed on the electrode RME may not be uniform.
  • the directions of the first ends of the plurality of light emitting devices ED may be different from each other. Only the connection electrode CNE disposed on any one electrode is electrically connected to the light emitting devices ED, so that only some of the light emitting devices ED (eg, the first light emitting device ED1) have a first end. When electrically connected to the first transistor T1 , some of the light emitting devices ED (eg, the second light emitting device ED2 ) may not emit light.
  • the display device 10 may include a circuit layer CCL capable of emitting light regardless of the orientation direction of the light emitting devices ED, and a connection structure between the connection electrode CNE and the light emitting device ED. there is.
  • the first electrode RME1 and the second electrode RME2 are used in an alignment process of the light emitting devices ED, and when the light emitting devices ED emit light, an electrical signal applied to the circuit layer CCL is different from each other. (CNE) may be transmitted to the light emitting device (ED).
  • CNE light emitting device
  • the second insulating layer PAS2 is disposed on the plurality of light emitting devices ED.
  • the second insulating layer PAS2 is disposed entirely on the first insulating layer PAS1 , and is disposed to cover the light emitting device ED and the first bank BNL1 disposed on the first insulating layer PAS1 .
  • the second insulating layer PAS2 is disposed to cover the first and second connection electrodes CNE1 and CNE2 to be described later, and may protect them and insulate them from each other.
  • the second insulating layer PAS2 may insulate the first and second connection electrodes CNE1 and CNE2 and the third connection electrode CNE3 disposed on the second insulating layer PAS2 from each other.
  • the second insulating layer PAS2 may be made of a transparent insulating material.
  • the display device 10 includes a second insulating layer PAS2 that covers the light emitting elements ED ED1 and ED2 and insulates the plurality of connection electrodes CNE from each other.
  • the second insulating layer PAS2 may be made of a transparent material so that light emitted from the light emitting device ED may be emitted upwardly of the via layer VIA.
  • an opening OP exposing a portion of side surfaces of the light emitting devices ED thereunder, and a third contact part penetrating through the first insulating layer PAS1 and the via layer VIA together CT3) may be formed.
  • a third connection electrode CNE3 to be described later is disposed on the second insulating layer PAS2 and conducts the light emitting devices ED and the via layer VIA lower through the opening OP and the third contact portion CT3 . may be electrically connected to the layer.
  • connection electrodes CNE are disposed on the light emitting devices ED.
  • the connection electrode CNE is disposed on each of the electrodes RME1 and RME2 and the first connection electrode CNE1 and the second connection electrode CNE1 disposed between the first insulating layer PAS1 and the second insulating layer PAS2 CNE2 , and a third connection electrode CNE3 disposed on the second insulating layer PAS2 to overlap the light emitting devices ED.
  • the plurality of connection electrodes CNE may be disposed over the light emitting area EMA and the sub area SA, including portions extending in the first direction DR1 .
  • the first connection electrode CNE1 is disposed on the first electrode RME1 and extends in the first direction DR1
  • the second connection electrode CNE2 is disposed on the second electrode RME2 and extends in the first direction ( DR1) can be extended.
  • the third connection electrode CNE3 may be disposed to overlap the light emitting devices ED in a space in which the first electrode RME1 and the second electrode RME2 are spaced apart and extend in the first direction DR1 .
  • connection electrodes CNE may be disposed on the first bank BNL1 disposed between the emission area EMA and the sub area SA, and may form a linear pattern for each sub pixel PXn. there is. Similar to the electrodes RME, the connection electrodes CNE disposed on the same layer may be spaced apart from each other in the second direction DR2 . The first connection electrode CNE1 and the second connection electrode CNE2 may be spaced apart from each other in the second direction DR2 on the light emitting devices ED.
  • the width of the first connection electrode CNE1 and the second connection electrode CNE2 is the same as the width of the third connection electrode CNE3, and the width of the third connection electrode CNE3 is the width of the first electrode ( It may be greater than the distance between the RME1 and the second electrode RME2 .
  • the third connection electrode CNE3 may overlap the light emitting devices ED, and both sides thereof may overlap the first electrode RME1 and the second electrode RME2 in the thickness direction, respectively.
  • the distance between the first and second connecting electrodes CNE1 and CNE2 in the second direction DR2 may be smaller than the distance between the electrodes RME1 and RME2, and the third connecting electrode ( CNE3 may overlap the first connection electrode CNE1 and the second connection electrode CNE2 in the thickness direction.
  • the third connection electrode CNE3 may be disposed on the second insulating layer PAS2 and may not be directly connected to the first connection electrode CNE1 and the second connection electrode CNE2 below the third connection electrode CNE3 .
  • connection electrodes CNE are directly disposed on the light emitting device ED and the connection electrodes CNE disposed under the second insulating layer PAS2 are formed of substantially the same layer.
  • another insulating layer is further disposed between the light emitting element ED and the connection electrode CNE and between the connection electrodes CNE, so that some of the connection electrodes CNE are disposed on the same layer and different from each other. Some may be arranged on different floors.
  • connection electrode CNE disposed in the light emitting area EMA may be in electrical contact with the light emitting devices ED.
  • the first connection electrode CNE1 is in electrical contact with the first end of the first light emitting elements ED1 and the second end of the second light emitting elements ED2
  • the second connection electrode CNE2 is the first The second end of the first light emitting elements ED1 and the first end of the second light emitting elements ED2 may be in electrical contact.
  • the third connection electrode CNE3 may be in electrical contact with side surfaces of the first light emitting element ED1 and the second light emitting element ED2 .
  • the second insulating layer PAS2 includes an opening OP exposing side surfaces of the light emitting devices ED, and the third connection electrode CNE3 is a light emitting device exposed through the opening OP. (ED) may be in electrical contact with the side of the.
  • the opening OP may be positioned to overlap the light emitting devices ED in the second insulating layer PAS2 .
  • the opening OP may have a predetermined width between the first electrode RME1 and the second electrode RME2 and extend in the first direction DR1 .
  • the opening OP may expose side surfaces of the light emitting devices ED, but the first connection electrode CNE1 and the second connection electrode CNE2 under the second insulating layer PAS2 may not be exposed.
  • the width of the opening OP may be smaller than the distance between the first connection electrode CNE1 and the second connection electrode CNE2 , and the second insulating layer PAS2 includes the first connection electrode CNE1 and The second connection electrode CNE2 may be covered.
  • the third connection electrode CNE3 may extend in the first direction DR1 along the opening OP and may be disposed to partially surround the exposed side surfaces of the light emitting devices ED.
  • connection electrodes CNE of the display device 10 may be classified into different types of connection electrodes depending on whether they are electrically connected to the electrode RME.
  • the connection electrode CNE is a first type connection electrode directly connected to the electrode RME through a contact portion formed in the first insulating layer PAS1 , and may include the first connection electrode CNE1 .
  • a second connection electrode CNE2 and a third connection electrode CNE3 may be included as a second type connection electrode electrically connected to the lower conductive layer through a contact portion penetrating the lower via layer VIA.
  • the first connection electrode CNE1 may be disposed on the first insulating layer PAS1 to overlap the first electrode RME1 .
  • the first connection electrode CNE1 may be in electrical contact with the first electrode RME1 through the first contact portion CT1 penetrating the first insulating layer PAS1 and exposing the top surface of the first electrode RME1. there is.
  • the second connection electrode CNE2 may be disposed on the first insulating layer PAS1 to overlap the second electrode RME2 .
  • the second connection electrode CNE2 does not make electrical contact with the second electrode RME2 , but penetrates the first insulating layer PAS1 and the via layer VIA and the second conductive pattern CDP2 of the fourth conductive layer ) may be in electrical contact with the second conductive pattern CDP2 through the second contact portion CT2 exposing the .
  • the first connection electrode CNE1 and the second connection electrode CNE2 are connected to each other through different conductive patterns CDP1 and CDP2. It may be electrically connected to the first transistor T1.
  • the first power voltage applied to the first voltage line VL1 and the first transistor T1 is applied to the first connection electrode CNE1 and the second electrode CNE1 through the first conductive pattern CDP1 and the second conductive pattern CDP2, respectively. may be transferred to the connection electrode CNE2.
  • a first power voltage is applied to the first light emitting device ED1 to a first end through the first connection electrode CNE1 , and to the second light emitting device ED2 to the first end through the second connection electrode CNE2 .
  • a first power voltage is applied.
  • a first power voltage may be applied to the first end of the plurality of light emitting devices ED regardless of the alignment direction of the plurality of light emitting devices ED.
  • the flow of the first power voltage applied to the second ends of the light emitting devices ED may be blocked by any one semiconductor layer of the light emitting devices ED. Accordingly, only the voltage applied to the first ends of the light emitting devices ED among the first power voltages applied to the first connection electrode CNE1 and the second connection electrode CNE2 is transmitted through the light emitting device ED.
  • the third connection electrode CNE3 is disposed to overlap the light emitting devices ED on the second insulating layer PAS2 , and is disposed on the light emitting devices ED exposed through the opening OP of the second insulating layer PAS2 . It may be in electrical contact with the side. Unlike other connection electrodes, the third connection electrode CNE3 only partially overlaps the electrodes RME1 and RME2 , and the second insulating layer PAS2 , the first insulating layer PAS1 and the via layer VIA. It may be in electrical contact with the second voltage line VL2 of the fourth conductive layer through the third contact portion CT3 passing through it.
  • the second power voltage applied to the second voltage line VL2 is transferred to the third connection electrode CNE3 , and the first light emitting device ED1 and the second light emitting device ED2 have a second power voltage applied to the side of each. can be authorized Even if the plurality of light emitting devices ED are arranged in random alignment directions, the side exposed by the opening OP of the second insulating layer PAS2 may be a specific portion regardless of the type of the light emitting device ED.
  • the light emitting devices ED may receive the second power voltage applied to the third connection electrode CNE3 through the exposed side surfaces, and the current flowing to the light emitting devices ED may be transmitted to the first end of the light emitting devices ED and It can flow along the side. In the first light emitting elements ED1 and the second light emitting elements ED2, the current transmitted from the first connecting electrode CNE1 and the second connecting electrode CNE2, respectively, may flow to the same third connecting electrode CNE3, , they can be connected in parallel.
  • the first connection electrode CNE1 which is a first type connection electrode, may transmit an electrical signal applied to the first electrode RME1 to the light emitting device ED, and is connected to the second connection electrode CNE2, which is a second type connection electrode,
  • the third connection electrode CNE3 may directly transmit an electrical signal applied to the conductive layer under the via layer VIA to the light emitting device ED.
  • the plurality of contact portions CT1 , CT2 , and CT3 may be disposed so as not to overlap the light emitting devices ED in the second direction DR2 .
  • Each of the contact portions CT1 , CT2 , and CT3 may be formed to be spaced apart from a region in which the plurality of light emitting devices ED are disposed in the first direction DR1 .
  • the plurality of contact portions CT1 , CT2 , and CT3 may be formed in the sub-region SA in which the light emitting devices ED are not disposed.
  • the contact parts CT1 , CT2 , and CT3 are disposed in the sub-region SA, it is possible to minimize light emitted from the light emitting device ED from being refracted by the contact parts CT1 , CT2 , and CT3 and not being emitted.
  • the manufacturing process of the display device 10 it is possible to prevent the light emitting devices ED from aggregating near the contact portions by the contact portions CT1 , CT2 , and CT3 exposing the top surface of the electrode RME.
  • connection electrodes CNE may include a conductive material.
  • it may include ITO, IZO, ITZO, aluminum (Al), and the like.
  • the connection electrode CNE may include a transparent conductive material, and light emitted from the light emitting device ED may pass through the connection electrode CNE and travel toward the electrodes RME.
  • the present invention is not limited thereto.
  • an insulating layer covering the plurality of connection electrodes CNE may be further disposed on the plurality of connection electrodes CNE.
  • the insulating layer may be entirely disposed on the first substrate SUB to protect members disposed thereon from an external environment.
  • Each of the above-described first insulating layer PAS1 and second insulating layer PAS2 may include an inorganic insulating material or an organic insulating material. However, the present invention is not limited thereto.
  • the display device 10 includes the light emitting devices ED having different alignment directions, they may emit light through the connection electrodes CNE regardless of the alignment directions of the light emitting devices ED.
  • the display device 10 has an advantage in that the light emitting rate of the light emitting devices ED disposed per unit area can be increased, so that the manufacturing process yield is improved.
  • FIG. 6 is a schematic diagram of a light emitting device according to an embodiment.
  • 7 is a cross-sectional view of the light emitting device of FIG. 6 .
  • 7 illustrates a cross-section of the light emitting device ED taken in the longitudinal direction.
  • the light emitting device ED may be a light emitting diode.
  • the light emitting device ED may be an inorganic light emitting diode having a size of a nano-meter to a micro-meter unit and made of an inorganic material.
  • the light emitting device ED may be aligned between the two electrodes in which polarities are formed.
  • the light emitting device ED may have a shape extending in one direction.
  • the light emitting device ED may have a shape such as a cylinder, a rod, a wire, or a tube.
  • the shape of the light emitting device (ED) is not limited thereto, and the light emitting device ( ED) may have various forms.
  • the light emitting device ED may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) impurity.
  • the semiconductor layer may emit an electric signal applied from an external power source to emit light in a specific wavelength band.
  • the light emitting device ED may include a first semiconductor layer 31 , a second semiconductor layer 32 , a third semiconductor layer 33 , a light emitting layer 36 , an electrode layer 37 , and an insulating layer 38 .
  • the first semiconductor layer 31 may be an n-type semiconductor.
  • the first semiconductor layer 31 may include a semiconductor material having a chemical formula of AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
  • the first semiconductor layer 31 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with n-type.
  • the n-type dopant doped in the first semiconductor layer 31 may be Si, Ge, Sn, or the like.
  • the second semiconductor layer 32 is disposed on the first semiconductor layer 31 with the light emitting layer 36 interposed therebetween.
  • the second semiconductor layer 32 may be a p-type semiconductor, and the second semiconductor layer 32 is composed of AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1). and a semiconductor material having a chemical formula.
  • the second semiconductor layer 32 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with p-type.
  • the p-type dopant doped in the second semiconductor layer 32 may be Mg, Zn, Ca, Ba, or the like.
  • the drawing shows that the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, the present invention is not limited thereto.
  • the first semiconductor layer 31 and the second semiconductor layer 32 may further include a larger number of layers, for example, a clad layer or a TSBR (Tensile strain barrier reducing) layer. may be
  • the light emitting layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the light emitting layer 36 may include a material having a single or multiple quantum well structure.
  • the light emitting layer 36 may include a material having a multi-quantum well structure, it may have a structure in which a plurality of quantum layers and a well layer are alternately stacked.
  • the light emitting layer 36 may emit light by combining electron-hole pairs according to an electric signal applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the emission layer 36 may include a material such as AlGaN or AlGaInN.
  • the emission layer 36 has a multi-quantum well structure in which quantum layers and well layers are alternately stacked
  • the quantum layer may include a material such as AlGaN or AlGaInN
  • the well layer may include a material such as GaN or AlInN.
  • the light emitting layer 36 may have a structure in which a type of semiconductor material having a large band gap energy and a semiconductor material having a small band gap energy are alternately stacked with each other, and different groups 3 to 5 depending on the wavelength band of the emitted light. It may also include semiconductor materials.
  • the light emitted by the light emitting layer 36 is not limited to the light of the blue wavelength band, and in some cases, the light of the red and green wavelength bands may be emitted.
  • the third semiconductor layer 33 may be a semiconductor that is not doped with a dopant.
  • the third semiconductor layer 33 may include substantially the same semiconductor material as the first semiconductor layer 31 , but unlike the first semiconductor layer 31 , may not be n-type doped.
  • the third semiconductor layer 33 may be any one or more of undoped AlGaInN, GaN, AlGaN, InGaN, AlN, and InN.
  • the third semiconductor layer 33 may be disposed on the other surface opposite to the one surface facing the light emitting layer 36 of the first semiconductor layer 31 .
  • the third semiconductor layer 33 may be disposed on the lower surface of the first semiconductor layer 31 in the drawing, and may be a portion exposed from one end surface of the light emitting device ED. Both ends of the light emitting device ED may be portions in which the second semiconductor layer 32 and the third semiconductor layer 33 are disposed, respectively, and may be disposed through the first connection electrode CNE1 or the second connection electrode CNE2 .
  • the applied first power voltage may be transferred to the second semiconductor layer 32 or the third semiconductor layer 33 of the light emitting device ED.
  • the third semiconductor layer 33 includes a semiconductor material that is not doped with a dopant, a current by the first power voltage may not flow. Accordingly, in the light emitting device ED, even if the first power voltage is applied from both ends, current may flow in one direction only through the specific end.
  • the length LD_U of the third semiconductor layer 33 may have a range of 20% or less than the length LD of the light emitting device ED. If the length LD_U of the third semiconductor layer 33 is too short, current due to the first power voltage applied to the third semiconductor layer 33 may leak, and if the length LD_U is too long, the light emitting device ED A connection failure between the and the connection electrodes CNE may occur. For example, when the portion of the third connection electrode CNE3 electrically connected to the light emitting device ED is the third semiconductor layer 33 , the current by the second power voltage does not flow, so that the light emitting devices ED emit light. You may not.
  • the third semiconductor layer 33 may block a current flowing to the light emitting device ED and may have a length in consideration of connection to the third connection electrode CNE3 .
  • the third semiconductor layer 33 may have a length LD_U of 1 ⁇ m or less.
  • the present invention is not limited thereto.
  • the electrode layer 37 may be an ohmic contact electrode. However, the present invention is not limited thereto, and may be a Schottky connection electrode.
  • the light emitting device ED may include at least one electrode layer 37 .
  • the light emitting device ED may include one or more electrode layers 37 , but the present invention is not limited thereto and the electrode layers 37 may be omitted.
  • the electrode layer 37 may reduce resistance between the light emitting device ED and the electrode or the connection electrode when the light emitting device ED is electrically connected to an electrode or a connection electrode in the display device 10 .
  • the electrode layer 37 may include a conductive metal.
  • the electrode layer 37 may include at least one of aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), ITO, IZO, and ITZO.
  • the insulating film 38 is disposed to surround the outer surfaces of the plurality of semiconductor layers and the electrode layers described above.
  • the insulating layer 38 may be disposed to surround at least the outer surface of the light emitting layer 36 , and both ends of the light emitting device ED in the longitudinal direction may be exposed.
  • the insulating layer 38 may be formed to have a rounded upper surface in cross-section in a region adjacent to at least one end of the light emitting device ED.
  • the insulating layer 38 may include materials having insulating properties, for example, silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy), aluminum nitride (AlNx), aluminum oxide (AlOx), or the like.
  • SiOx silicon oxide
  • SiNx silicon nitride
  • SiOxNy silicon oxynitride
  • AlNx aluminum oxide
  • AlOx aluminum oxide
  • the insulating layer 38 may function to protect the members.
  • the insulating layer 38 may prevent an electrical short circuit that may occur in the light emitting layer 36 when the light emitting device ED directly contacts an electrode through which an electrical signal is transmitted.
  • the insulating layer 38 may prevent a decrease in luminous efficiency of the light emitting device ED.
  • the outer surface of the insulating film 38 may be surface-treated.
  • the light emitting element ED may be sprayed onto the electrode in a state of being dispersed in a predetermined ink to be aligned.
  • the surface of the insulating layer 38 may be treated with hydrophobicity or hydrophilicity.
  • the side surface of the light emitting device ED exposed through the opening OP of the second insulating layer PAS2 may be a portion on which the first semiconductor layer 31 is disposed.
  • the opening OP may partially pass through the insulating layer 38 of the light emitting device ED together with the second insulating layer PAS2 , and may directly expose the first semiconductor layer 31 .
  • the third connection electrode CNE3 of the display device 10 may directly contact the first semiconductor layer 31 exposed from the side surface of the light emitting device ED.
  • FIG. 8 is a cross-sectional view taken along line Q4-Q4' of FIG. 3 .
  • FIG. 8 illustrates a cross-section crossing the center of the plurality of light emitting devices ED between the electrodes RME in the first direction DR1 in which the opening OP extends.
  • the second insulating layer PAS2 may include an opening OP that covers the plurality of light emitting devices ED and partially exposes side surfaces thereof.
  • the insulating layer 38 of the light emitting devices ED together with the second insulating layer PAS2 may be partially removed.
  • the second insulating layer PAS2 may include an inorganic insulating material similar to the insulating layer 38 of the light emitting device ED, a portion of the insulating layer 38 may also be partially removed in the process of forming the opening OP. Accordingly, the opening OP may directly expose the first semiconductor layer 31 of the light emitting devices ED.
  • a portion disposed in the opening OP of the third connection electrode CNE3 may directly contact the first semiconductor layer 31 of the light emitting devices ED, and the second power voltage is applied to the third connection electrode CNE3 may be transmitted to the first semiconductor layer 31 of the light emitting device ED through the
  • the portion exposed by the opening OP may be the first semiconductor layer 31 irrespective of the alignment direction.
  • the length of the first semiconductor layer 31 may be longer than that of the light emitting layer 36 , the second semiconductor layer 32 , and the third semiconductor layer 33 , and are disposed on the electrodes RME.
  • the first semiconductor layer 31 may be positioned at the center of the light emitting device ED.
  • the portion electrically connected to the third connection electrode CNE3 is the first semiconductor layer 31 , so the power supply voltage current can flow in a certain direction.
  • the second insulating layer PAS2 is removed to form the opening OP.
  • a portion of the second insulating layer PAS2 in which the opening OP is positioned may have a lower thickness than other portions, and the insulating layer 38 covered by the second insulating layer PAS2 may not be removed.
  • the insulating layer 38 located at the upper end of the cross-sectional view may be removed, and only a portion of the upper end of the first semiconductor layer 31 may be exposed in the cross-sectional view.
  • the third connection electrode CNE3 extends in the first direction DR1 from the portion where the opening OP is located among the second insulating layer PAS2 to cover the second insulating layer PAS2 and the plurality of light emitting devices ED. and can be placed.
  • the present invention is not limited thereto, and the opening OP may be formed to completely penetrate the second insulating layer PAS2 , and the first semiconductor layer 31 may be exposed to the side portion in addition to the upper portion in the cross-sectional view.
  • FIG. 9 is a cross-sectional view illustrating an arrangement of light emitting elements and a third connection electrode of a display device according to another exemplary embodiment.
  • the opening OP may penetrate the second insulating layer PAS2 to expose the lower first insulating layer PAS1 , and the light emitting device ED may have the opening OP ), most of the insulating layer 38 may be removed.
  • the light emitting device ED only the insulating layer 38 positioned at the lower end of the semiconductor layer may remain in the cross-sectional view, and both the upper end and the side portion of the first semiconductor layer 31 may be exposed.
  • the third connection electrode CNE3 is disposed to surround the first semiconductor layer 31 exposed in the opening OP, and may directly contact the first insulating layer PAS1 exposed by the opening OP. .
  • the structure of the opening OP illustrated in FIGS. 8 and 9 may vary depending on conditions of a process of removing a portion of the second insulating layer PAS2 .
  • the first semiconductor layer 31 is electrically connected to the third connection electrode CNE3
  • the second semiconductor layer 32 and the third The semiconductor layer 33 may be electrically connected to the first connection electrode CNE1 or the second connection electrode CNE2, respectively.
  • the light emitting element ED of the display device 10 has a first end where the second semiconductor layer 32 is disposed with respect to the light emitting layer 36 , and a second end includes the light emitting layer 36 . It may be a portion on which the third semiconductor layer 33 is disposed as a reference.
  • the third semiconductor layer 33 of the light emitting device ED includes an undoped semiconductor material, current may not flow even if it is electrically connected to the connection electrode CNE. Accordingly, although both ends of the light emitting device ED are electrically connected to the connection electrodes CNE1 and CNE2 electrically connected to the first transistor T1 , current may flow only in a specific direction.
  • 10 is a schematic diagram illustrating a flow of a current for emitting light from light emitting elements of a display device according to an exemplary embodiment. 10 schematically illustrates the arrangement of the electrodes RME1 and RME2, the connection electrodes CNE1, CNE2, and CNE3, and the light emitting devices ED.
  • the first power voltage may be applied to the first connection electrode CNE1 and the second connection electrode CNE2 , respectively, and the second power supply to the third connection electrode CNE3 .
  • a voltage may be applied.
  • a current according to a first power voltage and a second power voltage may flow through the light emitting device ED, and the current flows from the first connection electrode CNE1 and the second connection electrode CNE2 to the third connection electrode CNE3.
  • the first power voltage may be transmitted to the first or second ends of the light emitting devices ED, and the current may flow to the first or second ends of the light emitting devices ED.
  • the first light emitting device ED1 has a first end disposed on the first electrode RME1 to allow the current to flow from the first connection electrode CNE1 , and a second end disposed on the second electrode RME2 to provide a The current may flow from the second connection electrode CNE2.
  • the first end is disposed on the second electrode RME2
  • the current flows from the second connection electrode CNE2
  • the second end is disposed on the first electrode RME1 .
  • the current may flow from the first connection electrode CNE1.
  • the light emitting device when the portion on which the second semiconductor layer 32 is disposed is the first end and the portion on which the third semiconductor layer 33 is disposed is defined as the second end, the light emitting device ( ED) can flow to the light emitting layer 36 only through the second semiconductor layer 32 that is a p-type semiconductor layer, and the current flows through the third semiconductor layer 33 that is an undoped semiconductor layer. may not flow.
  • a current flowing from the first connection electrode CNE1 flows to the emission layer 36
  • a current flowing from the second connection electrode CNE2 flows into the emission layer (36) can flow.
  • the current flowing into the light emitting layer 36 may flow to the third connection electrode CNE3 through the first semiconductor layer 31 regardless of the first light emitting device ED1 and the second light emitting device ED2 .
  • the light emitting devices ED may emit light in a specific wavelength band from the light emitting layer 36 .
  • the display device 10 includes a light emitting device ED through which current flows only through a specific end and a plurality of connection electrodes CNE electrically connected to different semiconductor layers of the light emitting device ED.
  • the display device 10 can emit light irrespective of the orientation direction of the light emitting devices ED and minimizes the number of light emitting devices ED that do not emit light per unit area, thereby improving the yield of the manufacturing process.
  • FIG. 11 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 12 is a cross-sectional view taken along line Q5-Q5' of FIG. 11 .
  • 13 is a cross-sectional view taken along line Q6-Q6' of FIG. 11 .
  • 12 illustrates a portion in which the electrodes RME1_1 and RME2_1 and the lower conductive layer are electrically connected to each other across both ends of the light emitting element ED of the display device 10_1, and
  • FIG. 13 shows a plurality of contact portions CT1, CT4 and CT5) are shown in cross section.
  • the second voltage line VL2 is electrically connected to the second electrode RME2_1 and the third connection electrode CNE3_1 is the second It may be electrically connected to the second voltage line VL2 through the electrode RME2_1 .
  • the second connection electrode CNE2_1 may be electrically connected to the first transistor T1 through the first electrode RME1_1 like the first connection electrode CNE1_1 .
  • the display device 10_1 according to the present exemplary embodiment is different from the exemplary embodiment of FIG. 3 in that the arrangement of the connection electrodes CNE for emitting light irrespective of the alignment direction of the light emitting devices ED is different.
  • the second electrode RME2_1 may be a first type electrode electrically connected to the lower fourth conductive layer.
  • the second electrode RME2_1 may be directly connected to the fourth conductive layer under the via layer VIA through the second electrode contact hole CTS formed in a portion overlapping the first bank BNL1 .
  • the second electrode RME2_1 may contact the second voltage line VL2 through the second electrode contact hole CTS penetrating the via layer VIA thereunder. Since the second electrode RME2_1 is separately disposed for each sub-pixel PXn, the light emitting devices ED of different sub-pixels PXn may emit light individually.
  • the first connection electrode CNE1_1 may be connected to the first electrode RME1_1 through the first contact part CT1 as in the embodiment of FIG. 3 .
  • the second connection electrode CNE2_1 may be disposed on the second electrode RME2_1 and may be connected to the first electrode RME1_1 like the first connection electrode CNE1_1 .
  • the second connection electrode CNE2_1 is disposed on the second electrode RME2_1 and further includes a first electrode extension CE1 disposed in the sub area SA, and the first electrode extension part CE1 may be disposed to lie on the first electrode RME1_1 .
  • the second connection electrode CNE2_1 may be in contact with the first electrode RME1_1 through the fourth contact portion CT4 penetrating the first insulating layer PAS1 and the first transistor RME1_1 through the first electrode RME1_1 .
  • (T1) may be electrically connected.
  • the second connection electrode CNE2_1 is connected to the first electrode RME1_1 , the second conductive pattern CDP2 of the fourth conductive layer may be omitted.
  • a first power voltage is applied to the second connection electrode CNE2_1 through the first voltage line VL1
  • a second power voltage through the second voltage line VL2 is applied to the lower second electrode RME2_1 .
  • the first insulating layer PAS1 is disposed between them, a short circuit between the electrodes may not occur even if different electrical signals are respectively applied to the second electrode RME2_1 and the second connection electrode CNE2_1 .
  • the third connection electrode CNE3_1 may be disposed to overlap a region between the first electrode RME1_1 and the second electrode RME2_1 and may be connected to the second electrode RME2_1 .
  • the third connection electrode CNE3_1 extends in the first direction DR1 in the region between the first electrode RME1_1 and the second electrode RME2_1 and the second electrode CNE3_1 is disposed in the sub region SA.
  • the electrode extension part CE2 may be further included, and the second electrode extension part CE2 may be disposed to lie on the second electrode RME2_1 .
  • the third connection electrode CNE3_1 may contact the second electrode RME2_1 through the fifth contact part CT5 penetrating the first insulating layer PAS1 and the second insulating layer PAS2, and the second electrode It may be electrically connected to the second voltage line VL2 through RME2_1 .
  • the third connection electrode CNE3_1 is connected to the second electrode RME2_1 , the third contact part CT3 passing through the second insulating layer PAS2 , the first insulating layer PAS1 , and the via layer VIA may be omitted.
  • the arrangement of the connection electrodes CNE and the connection with the electrodes RME may be variously modified in order to emit light regardless of the alignment direction of the light emitting elements ED.
  • the display device 10_1 as the second electrode RME2_1 is electrically connected to the second voltage line VL2 , there is no electrode remaining in the floating state in each sub-pixel PXn, and each electrode RME ) may be a first type electrode connected to the fourth conductive layer.
  • the display device 10_1 has an advantage in that it is free from the problem of undesired formation of parasitic capacitance as the floating electrode disposed in each sub-pixel PXn is omitted.
  • FIG. 14 is a cross-sectional view of a light emitting device according to another embodiment.
  • the light emitting device ED_1 may further include a fourth semiconductor layer 34_1 inserted and disposed in the third semiconductor layer 33_1 .
  • the light emitting device ED_1 includes the third semiconductor layer 33_1 that is an undoped semiconductor layer, and the light emitting device ED_1 disposed in the display device 10 may prevent current from flowing to the second end.
  • the light emitting device ED_1 according to an exemplary embodiment includes a fourth semiconductor layer (Electron-blocking layer, EBL) that functions as 34_1) may be further included. This embodiment is different from the embodiment of FIG.
  • the light emitting device ED_1 further includes a fourth semiconductor layer 34_1.
  • the descriptions of the first semiconductor layer 31_1 , the second semiconductor layer 32_1 , the light emitting layer 36_1 , the electrode layer 37_1 , and the insulating film 38_1 are the same as those described above.
  • the fourth semiconductor layer 34_1 will be described. will be described in detail.
  • the fourth semiconductor layer 34_1 may prevent a current applied through the third semiconductor layer 33_1 that is the second end of the light emitting device ED_1 from flowing into the first semiconductor layer 31_1 .
  • the fourth semiconductor layer 34_1 may include a semiconductor material that is not doped with a dopant similarly to the third semiconductor layer 33_1 .
  • the fourth semiconductor layer 34_1 may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN.
  • the fourth semiconductor layer 34_1 includes a material having a higher band gap energy than the first semiconductor layer 31_1 and the third semiconductor layer 33_1, and electrons injected into the third semiconductor layer 33_1 flow into the first semiconductor layer 31_1 may be prevented.
  • the fourth semiconductor layer 34_1 is inserted in the third semiconductor layer 33_1 to be spaced apart from the first semiconductor layer 31_1, but the present invention is not limited thereto.
  • the fourth semiconductor layer 34_1 may be disposed on another semiconductor layer, but may be disposed between the emission layer 36_1 and the third semiconductor layer 33_1 to be spaced apart from the emission layer 36_1.
  • 15 is a cross-sectional view of a light emitting device according to another embodiment.
  • a fourth semiconductor layer 34_2 may be inserted into the first semiconductor layer 31_2 .
  • the fourth semiconductor layer 34_2 is an electron blocking layer and may prevent electrons injected into the third semiconductor layer 33_2 from flowing to the third connection electrode CNE3 through the first semiconductor layer 31_2 .
  • the fourth semiconductor layer 34_2 may be disposed adjacent to the second end portion on which the third semiconductor layer 33_2 is disposed. For example, the distance between the fourth semiconductor layer 34_2 and the third semiconductor layer 33_2 may be smaller than the distance between the fourth semiconductor layer 34_2 and the emission layer 36_2 .
  • the third connection electrode CNE3 and the first connection electrode CNE3 are disposed between the fourth semiconductor layer 34_2 and the emission layer 36_2 based on a portion where the light emitting element ED and the third connection electrode CNE3 contact each other. If a portion in contact with the semiconductor layer 31_2 is located, the fourth semiconductor layer 34_2 may be inserted into the first semiconductor layer 31_2 . In the light emitting device ED_2 of FIG. 15 , the fourth semiconductor layer 34_2 is inserted into the first semiconductor layer 31_2 , and in the display device 10 , the fourth semiconductor layer 34_2 is the first semiconductor layer 31_2 . It may be disposed between the portion exposed by the middle opening OP and the third semiconductor layer 33_2 . However, the present invention is not limited thereto, and the fourth semiconductor layer 34_2 may be disposed between the first semiconductor layer 31_2 and the third semiconductor layer 33_2 .
  • the fourth semiconductor layer 34_2 serving as an electron blocking layer may be disposed to be spaced apart from the light emitting layer 36_2 with a contact portion with the third connection electrode CNE3 interposed therebetween.
  • the fourth semiconductor layer 34_2 of the light emitting device ED_2 may prevent electrons injected into the third semiconductor layer 33_2 from flowing to the third connection electrode CNE3 , and in the display device 10 , the light emitting device ( It is possible to prevent a short circuit due to current leaking from the second end of ED_2).
  • the embodiment of FIG. 15 may also include a second semiconductor layer 32_2 , an electrode layer 37_2 , and an insulating layer 38_2 .
  • 16 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 17 is a cross-sectional view taken along the line Q7-Q7' of FIG. 16 . 17 illustrates a cross-section crossing both ends of the light emitting devices ED of different light emitting device groups ED#1 and ED#2.
  • each sub-pixel PXn may include a larger number of connection electrodes CNE.
  • the light emitting devices ED disposed in one sub-pixel PXn may be divided into different light emitting device groups ED#1 and ED#2 according to the connected connection electrode CNE, and different light emitting device groups ( ED#1 and ED#2 may be connected to each other through connection electrodes CNE.
  • connection electrode CNE of the display device 10_1 may further include fourth to sixth connection electrodes CNE4_2, CNE5_2, and CNE6_2 in addition to the first to third connection electrodes CNE1_2, CNE2_2, and CNE3_2.
  • the first connection electrode CNE1_2 and the second connection electrode CNE2_2 may be disposed on the first electrode RME1 and the second electrode RME2, respectively, similar to the embodiment of FIG. 3 .
  • the first connection electrode CNE1_2 and the second connection electrode CNE2_2 contact the first electrode RME1 and the second conductive pattern CDP2 through the first contact part CT1 and the second contact part CT2, respectively. can do.
  • the first connection electrode CNE1_2 and the second connection electrode CNE2_2 are disposed between the first insulating layer PAS1 and the second insulating layer PAS2 and are light emitting devices ED disposed in each sub-pixel PXn.
  • the first connection electrode CNE1_2 and the second connection electrode CNE2_2 have a relatively short length extending in the first direction DR1, and some light emitting devices ED (eg For example, it may not come into contact with the light emitting devices ED of the second light emitting device group ED#2).
  • the fourth connection electrode CNE4_2 and the fifth connection electrode CNE5_2 may be disposed on the first electrode RME1 and the second electrode RME2, respectively.
  • the fourth connection electrode CNE4_2 is disposed to be spaced apart from the first connection electrode CNE1_2 in the first direction DR1
  • the fifth connection electrode CNE5_2 is spaced apart from the second connection electrode CNE2_2 in the first direction DR1 . may be spaced apart from each other.
  • the fourth connection electrode CNE4_2 and the fifth connection electrode CNE5_2 are directly connected to the lower electrodes RME1 and RME2 or conductive layers.
  • connection electrode CNE4_2 and the fifth connection electrode CNE5_2 are disposed between the first insulating layer PAS1 and the second insulating layer PAS2 and are light emitting devices ED disposed in each sub-pixel PXn. light emitting devices that do not contact the first connection electrode CNE1_2 and the second connection electrode CNE2_2 (eg, the light emitting devices ED of the second light emitting device group ED#2)) can be used to emitting devices ED disposed in each sub-pixel PXn.
  • light emitting devices that do not contact the first connection electrode CNE1_2 and the second connection electrode CNE2_2 eg, the light emitting devices ED of the second light emitting device group ED#2
  • the display device 10_2 includes a first type connection electrode directly connected to the electrode RME disposed under the first insulating layer PAS1 and a conductive layer disposed under the via layer VIA.
  • the second type connection electrode it may include a non-third type contact electrode.
  • the first connection electrode CNE1_2 and the second connection electrode CNE2_2 are a first type connection electrode and a second type connection electrode, respectively, and the fourth connection electrode CNE4_2 and the fifth connection electrode CNE5_2 are the light emitting devices ED ) may be a third type connection electrode in contact with only the .
  • the power voltage applied from the first voltage line VL1 and the second voltage line VL2 is not directly transmitted, but the power voltage may be transmitted from the light emitting devices ED or other types of connection electrodes.
  • the third type connection electrode may provide a path through which a current flows for the light emitting devices ED to emit light.
  • the display device 10_2 may include the light emitting device groups ED#1 and ED#2 that are distinguished from each other according to the type of the connection electrode contacting both ends in one sub-pixel PXn. there is.
  • both ends of one sub-pixel PXn are disposed on the first electrode RME1 and the second electrode RME2 , and come in contact with the first connection electrode CNE1_2 and the second connection electrode CNE2_2 .
  • a first light emitting element group ED#1 and a second light emitting element group ED#2 contacting the fourth connecting electrode CNE4_2 and the fifth connecting electrode CNE5_2 may be disposed.
  • the light emitting devices ED of each of the light emitting device groups ED#1 and ED#2 may include a first light emitting device ED1 and a second light emitting device ED2 divided according to a direction in which the first end faces. .
  • Each of the light emitting device groups ED#1 and ED#2 may be formed by a plurality of light emitting devices ED that are relatively adjacently arranged, and relatively disposed positions within the light emitting area EMA may be different.
  • the first light emitting device group ED#1 and the first direction DR1 disposed on one side of the first direction DR1 with respect to the center of the emission area EMA A second light emitting device group ED#2 disposed on the other side may be disposed.
  • the first light emitting device group ED#1 and the second light emitting device group ED#2 may be spaced apart from each other in the first direction DR1 .
  • the distance between the light emitting devices ED of each light emitting device group ED#1 and ED#2 may be smaller than the distance between the light emitting devices ED of different light emitting device groups ED#1 and ED#2. there is.
  • the light emitting element groups ED#1 and ED#2 may not be objectively distinguished as described above, and may depend on a position relatively arranged in the light emitting area EMA and the type of the connected connection electrode CNE. can be distinguished according to
  • both ends of the light emitting devices ED of the first light emitting device group ED#1 and the second light emitting device group ED#2 are respectively connected to different connection electrodes CNE.
  • the light emitting devices ED of different light emitting device groups ED#1 and ED#2 may have different connection electrodes disposed on the second insulating layer PAS2.
  • the third connection electrode CNE3_2 is disposed to overlap the light emitting devices ED of the second light emitting device group ED#2 and is exposed through the opening OP formed in the second insulating layer PAS2 . It may be in contact with the light emitting element group ED#2.
  • the third connection electrode CNE3_2 is disposed to extend to the sub-area SA of another sub-pixel PXn adjacent in the first direction DR1 and is formed in the sub-area SA of the other sub-pixel PXn. 3 may be in contact with the second voltage line VL2 through the contact unit CT3 .
  • the third connection electrode CNE3_2 may be a second type connection electrode.
  • the sixth connection electrode CNE6_2 may be disposed to be spaced apart from the third connection electrode CNE3_2 in the first direction DR1 on the second insulating layer PAS2 .
  • the sixth connection electrode CNE6_2 is disposed to overlap the light emitting devices ED of the first light emitting device group ED#1 and exposed through the opening OP formed in the second insulating layer PAS2. It may be in contact with the light emitting device group ED#1.
  • the sixth connection electrode CNE6_2 may be a third type connection electrode that is not directly connected to an electrode or a conductive layer below the sixth connection electrode CNE3_2 .
  • the sixth connection electrode CNE6_2 is a third electrode overlapping the fourth connection electrode CNE4_2 and the fifth connection electrode CNE5_2 disposed below the first electrode RME1 and the second electrode RME2.
  • An extension part CE3 may be further included.
  • the third electrode extension CE3 may contact the fourth connection electrode CNE4_2 and the fifth connection electrode CNE5_2 through the plurality of sixth contact portions CT6 penetrating the second insulating layer PAS2 . .
  • connection electrode CNE1_2 and the second connection electrode CNE2_2 may flow to the sixth connection electrode CNE6_2 through the light emitting devices ED of the first light emitting device group ED#1.
  • the current flows to the fourth connection electrode CNE4_2 and the fifth connection electrode CNE5_2 through the sixth connection electrode CNE6_2, and they flow through the light emitting elements ED of the second light emitting element group ED#2. 3 may flow to the connection electrode CNE3_2.
  • the light emitting devices ED of the first light emitting device group ED#1 and the light emitting devices ED of the second light emitting device group ED#2 are third-type connecting electrodes 4 to 6 connecting electrodes CNE4_2 , CNE5_2 and CNE6_2 may be electrically connected to each other, and the light emitting devices ED disposed in one sub-pixel PXn may be partially connected in series to each other.
  • light emitting devices disposed on the same layer may be divided into different light emitting device groups ED#1 and ED#2, and they may be connected in series through a third type connection electrode.
  • the display device 10_2 may include light emitting devices ED having different orientation directions, and the light emitting devices ED may be connected in a two-stage series-two parallel connection through a plurality of connection electrodes.
  • the display device 10_2 according to the present exemplary embodiment may further include the light emitting devices ED connected in series to improve luminance per unit area.
  • FIG. 18 is a plan view illustrating one sub-pixel according to another exemplary embodiment of the display device of FIG. 16 .
  • the second electrode RME2 is connected to the second voltage line VL2 through the second electrode contact hole CTS.
  • the second connection electrode CNE2_2 and the third connection electrode CNE3_2 may be connected to the first electrode RME1 and the second electrode RME2, respectively.
  • the second connection electrode CNE2_2 is electrically connected to the first transistor T1 through the first electrode RME1
  • the third connection electrode CNE3_2 is connected to the second voltage line VL2 through the second electrode RME2 .
  • This embodiment is different from the embodiment of FIG. 16 in that the connection structure of the second electrode RME2 is the same as that of the embodiment of FIG. 11 .
  • the second electrode RME2_2 may be a first type electrode connected to the lower fourth conductive layer.
  • the second electrode RME2_2 may contact the second voltage line VL2 of the via layer VIA through the second electrode contact hole CTS formed in a portion overlapping the first bank BNL1 .
  • the second connection electrode CNE2_2 may be disposed on the second electrode RME2 and may be disposed on the first electrode RME1 in the sub area SA.
  • the second connection electrode CNE2_2 may contact the first electrode RME1 through the fourth contact portion CT4 penetrating the first insulating layer PAS1 , and the first transistor RME1 through the first electrode RME1 . (T1) may be electrically connected.
  • the third connection electrode CNE3_2 may be disposed to overlap a region between the first electrode RME1 and the second electrode RME2 and may be connected to the second electrode RME2 .
  • the third connection electrode CNE3_2 may be disposed to lie on the second electrode RME2 in the sub area SA.
  • the third connection electrode CNE3_2 may contact the second electrode RME2 through the fifth contact portion CT5 penetrating the first insulating layer PAS1 and the second insulating layer PAS2, and the second electrode It may be electrically connected to the second voltage line VL2 through RME2 .
  • FIG. 19 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 20 is a cross-sectional view taken along the line Q8-Q8' of FIG. 19;
  • 21 is a cross-sectional view taken along lines Q9-Q9' and Q10-Q10' of FIG. 19;
  • FIG. 20 shows a cross section crossing both ends of the light emitting devices ED of different light emitting device groups ED#1 and ED#2, and
  • FIG. 21 shows a cross section crossing a plurality of contact parts.
  • the display device 10_3 may include a larger number of electrodes RME and connection electrodes CNE for each sub-pixel PXn. As the number of light emitting devices ED disposed in one sub-pixel PXn increases, luminance per unit area may increase.
  • the display device 10_3 according to the present exemplary embodiment is different from the exemplary embodiment of FIG. 16 in that the number of electrodes RME disposed in each sub-pixel PXn is different.
  • the display device 10_3 may further include a third electrode RME3_3 and a fourth electrode RME4_3 in addition to the first electrode RME1_3 and the second electrode RME2_3 .
  • the third electrode RME3_3 is disposed to be spaced apart from the second electrode RME2_3 in the second direction DR2
  • the fourth electrode RME4_3 is connected to the second electrode RME2_3 with the third electrode RME3_3 interposed therebetween. They may be spaced apart from each other in the second direction DR2 .
  • the third electrode RME3_3 is spaced apart from and opposed to the second electrode RME2_3 in the second direction DR2
  • the fourth electrode RME4_3 is spaced apart from the third electrode RME3_3 in the second direction DR2 to face each other. can do.
  • the third electrode RME3_3 and the fourth electrode RME4_3 also extend in the first direction DR1 to form the emission area EMA and the sub area SA. ) and may be spaced apart from the third electrode RME3_3 and the fourth electrode RME4_3 of the other sub-pixel PXn adjacent in the first direction DR1 from the separation portion ROP.
  • the third electrode RME3_3 and the fourth electrode RME4_3 may not be directly connected to the fourth conductive layer under the via layer VIA.
  • the third electrode RME3_3 and the fourth electrode RME4_3 may be a third type electrode contacting the connection electrode CNE, which will be described later.
  • the plurality of light emitting devices ED may be disposed on the first electrode RME1_3 and the second electrode RME2_3 , and the third electrode RME3_3 and the fourth electrode RME4_3 .
  • the light emitting device ED includes a first light emitting device group ED#1 disposed on the first insulating layer PAS1, both ends of which are disposed on the first electrode RME1_3 and the second electrode RME2_3, and the first insulating layer Both ends of the PAS1 may be divided into a second light emitting device group ED#2 disposed on the third electrode RME3_3 and the fourth electrode RME4_3 .
  • the light emitting devices ED of each of the light emitting device groups ED#1 and ED#2 may include a first light emitting device ED1 and a second light emitting device ED2 divided according to a direction in which the first end faces. .
  • the first connection electrode CNE1_3 and the second connection electrode CNE2_3 may be disposed on the first electrode RME1_3 and the second electrode RME2_3 , respectively. Their arrangement may be substantially the same as in the embodiment of FIG. 3 .
  • the first connection electrode CNE1_3 and the second connection electrode CNE2_3 may contact both ends of the first light emitting device group ED#1.
  • the fourth connection electrode CNE4_3 and the fifth connection electrode CNE5_3 may be disposed on the third electrode RME3_3 and the fourth electrode RME4_3 , respectively.
  • the third connection electrode CNE3_3 and the fourth connection electrode CNE4_3 may contact both ends of the second light emitting device group ED#2.
  • Their arrangement is similar to that of the first connection electrode CNE1_3 and the second connection electrode CNE2_3 , but the connection with the lower electrode RME may be different.
  • the fourth connection electrode CNE4_3 contacts the third electrode RME3_3 through the seventh contact part CT7 penetrating the first insulating layer PAS1 in the sub area SA, and the fifth connection electrode CNE4_3
  • the electrode CNE5_3 may contact the fourth electrode RME4_3 through the eighth contact portion CT8 penetrating the first insulating layer PAS1 in the sub area SA.
  • the third electrode RME3_3 and the fourth electrode RME4_3 are connected to the upper connection electrode and may not float.
  • the third connection electrode CNE3_3 is disposed to overlap the light emitting devices ED of the second light emitting device group ED#2 and is exposed through the opening OP formed in the second insulating layer PAS2 . It may be in contact with the light emitting element group ED#2.
  • the third connection electrode CNE3_3 may extend to the sub area SA and may contact the second voltage line VL2 through the third contact part CT3 formed in the sub area SA.
  • the sixth connection electrode CNE6_3 may be disposed to be spaced apart from the third connection electrode CNE3_3 in the second direction DR2 on the second insulating layer PAS2 .
  • the sixth connection electrode CNE6_3 is disposed to overlap the light emitting devices ED of the first light emitting device group ED#1 and exposed through the opening OP formed in the second insulating layer PAS2 . It may be in contact with the light emitting device group ED#1.
  • the sixth connection electrode CNE6_3 may be a third type connection electrode that is not directly connected to an electrode or a conductive layer below the sixth connection electrode CNE3_3 .
  • the sixth connection electrode CNE6_3 extends in the second direction DR2 within the emission area EMA and is disposed across the second electrode RME2_3 , the third electrode RME3_3 and the fourth electrode RME4_3 .
  • a third electrode extension part CE3 may be included.
  • the third electrode extension part CE3 is disposed to overlap the fourth connection electrode CNE4_3 and the fifth connection electrode CNE5_3 , and connects the plurality of sixth contact parts CT6 penetrating the second insulating layer PAS2 . through the fourth connection electrode CNE4_3 and the fifth connection electrode CNE5_3 .
  • the light emitting devices ED of the first light emitting device group ED#1 and the second light emitting device group ED#2 have a sixth connection electrode CNE6_3 and a fourth connection electrode ( CNE4_3) and the fifth connection electrode CNE5_3 may be electrically connected to each other.
  • more light emitting devices ED may be disposed by including a larger number of electrodes RME, and the plurality of light emitting devices ED are two-stage series-two-stage parallel. You can configure the connection.
  • the display device 10_3 may further include more light emitting devices ED to improve luminance per unit area.
  • FIG. 22 is a plan view illustrating one sub-pixel according to another exemplary embodiment of the display device of FIG. 19 .
  • the second electrode RME2_3 is connected to the second voltage line VL2 through the second electrode contact hole CTS.
  • the second connection electrode CNE2_3 and the third connection electrode CNE3_3 may be connected to the first electrode RME1_3 and the second electrode RME2_3, respectively.
  • the second connection electrode CNE2_3 is electrically connected to the first transistor T1 through the first electrode RME1_3
  • the third connection electrode CNE3_3 is connected to the second voltage line VL2 through the second electrode RME2_3 .
  • This embodiment is different from the embodiment of FIG.
  • connection structure of the second electrode RME2_3 is the same as that of the embodiment of FIG. 11 .
  • the arrangement and connection of the second electrode RME2_3 , the second connection electrode CNE2_3 , and the third connection electrode CNE3_3 are substantially the same as those described above with reference to FIGS. 11 and 18 , and thus detailed descriptions are omitted. decide to do
  • FIG. 23 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • the display device 10_4 includes a larger number of connection electrodes CNE for each sub-pixel PXn, so that the light emitting devices ED of each sub-pixel PXn are provided.
  • a 4-stage series-2 stage parallel connection can be configured.
  • the present embodiment is different from the embodiment of FIG. 18 in that the number of connection electrodes CNE disposed in each sub-pixel PXn of the display device 10_4 and the series connection between the light emitting devices ED are different. .
  • the overlapping content will be omitted and the arrangement and connection of the light emitting devices ED and the connection electrodes CNE will be described.
  • the light emitting devices ED disposed on the first electrode RME1_4 and the second electrode RME2_4 include the first light emitting device group ED. #1) and the third light emitting element group ED#3, and the light emitting elements ED disposed on the third electrode RME3_4 and the fourth electrode RME4_4 are the second light emitting element group ED#2 ) and a fourth light emitting device group ED#4.
  • the plurality of connection electrodes CNE includes seventh to twelfth connection electrodes CNE7_4, CNE8_4, CNE9_4, CNE10_4, CNE11_4, CNE12 in addition to the first to sixth connection electrodes CNE1_4, CNE2_4, CNE3_4, CNE4_4, CNE5_4, and CNE6_4. may include more.
  • the arrangement and connection relationship of the first to sixth connection electrodes CNE1_4 , CNE2_4 , CNE3_4 , CNE4_4 , CNE5_4 , and CNE6_4 are substantially the same as in the embodiment of FIG. 18 .
  • first to sixth connection electrodes CNE1_4, CNE2_4, CNE3_4, CNE4_4, CNE5_4, and CNE6_4 are the light emitting devices ED of the first light emitting device group ED#1 and the second light emitting device group ED#2.
  • a length extending in the first direction DR1 to contact only the poles may be shorter than that of the embodiment of FIG. 18 . A detailed description thereof will be omitted.
  • the seventh connection electrode CNE7_4 is disposed on the first insulating layer PAS1 to overlap the first electrode RME1_4 .
  • the seventh connection electrode CNE7_4 may be a third type connection electrode that is spaced apart from the first connection electrode CNE1_4 in the first direction DR1 and is not connected to lower electrodes or a conductive layer.
  • the eighth connection electrode CNE8_4 is disposed to overlap the second electrode RME2_4 on the first insulating layer PAS1 .
  • the eighth connection electrode CNE8_4 may be a third type connection electrode that is spaced apart from the second connection electrode CNE2_4 in the first direction DR1 and is not connected to lower electrodes or a conductive layer.
  • the seventh connection electrode CNE7_4 and the eighth connection electrode CNE8_4 may contact both ends of the light emitting devices ED of the third light emitting device group ED#3, respectively.
  • the seventh connection electrode CNE7_4 and the eighth connection electrode CNE8_4 may contact the third electrode extension part CE3 of the sixth connection electrode CNE6_4 through the sixth contact part CT6 .
  • the ninth connection electrode CNE9_4 may be disposed to be spaced apart from the sixth connection electrode CNE6_4 in the second direction DR2 on the second insulating layer PAS2 .
  • the ninth connection electrode CNE9_4 is disposed to overlap the light emitting devices ED of the third light emitting device group ED#3 and is exposed through the opening OP formed in the second insulating layer PAS2. It may be in contact with the light emitting element group ED#3.
  • the ninth connection electrode CNE9_4 may be a third type connection electrode that is not directly connected to a lower electrode or conductive layer.
  • the ninth connection electrode CNE9_4 extends in the second direction DR2 within the emission area EMA and is disposed across the second electrode RME2_4 , the third electrode RME3_4 and the fourth electrode RME4_4 .
  • a fourth electrode extension CE4 may be included.
  • the fourth electrode extension part CE4 is disposed to overlap a tenth connection electrode CNE10_4 and an eleventh connection electrode CNE11_4 to be described later, and a plurality of ninth contact parts CT9 passing through the second insulating layer PAS2 . ) through the tenth connection electrode CNE10_4 and the eleventh connection electrode CNE11_4 .
  • the tenth connection electrode CNE10_4 is disposed on the first insulating layer PAS1 to overlap the third electrode RME3_4 .
  • the tenth connection electrode CNE10_4 may be a third type connection electrode that is spaced apart from the fourth connection electrode CNE4_4 in the first direction DR1 and is not connected to lower electrodes or a conductive layer.
  • the eleventh connection electrode CNE11_4 is disposed on the first insulating layer PAS1 to overlap the fourth electrode RME4_4 .
  • the eleventh connection electrode CNE11_4 may be a third type connection electrode that is spaced apart from the fifth connection electrode CNE5_4 in the first direction DR1 and is not connected to lower electrodes or a conductive layer.
  • the tenth connection electrode CNE10_4 and the eleventh connection electrode CNE11_4 may contact both ends of the light emitting devices ED of the fourth light emitting device group ED#4, respectively.
  • the tenth connection electrode CNE10_4 and the eleventh connection electrode CNE11_4 may contact the fourth electrode extension part CE4 of the ninth connection electrode CNE9_4 through the ninth contact part CT9.
  • the twelfth connection electrode CNE12_4 may be disposed to be spaced apart from the third connection electrode CNE3_4 in the second direction DR2 on the second insulating layer PAS2 .
  • the twelfth connection electrode CNE12_4 is disposed to overlap the light emitting devices ED of the fourth light emitting device group ED#4 and is a fourth electrode exposed through the opening OP formed in the second insulating layer PAS2 . It may be in contact with the light emitting element group ED#4.
  • the twelfth connection electrode CNE12_4 may be a third type connection electrode that is not directly connected to a lower electrode or conductive layer.
  • the twelfth connection electrode CNE12_4 may include a fifth electrode extension part CE5 , and the fifth electrode extension part CE5 overlaps the fourth connection electrode CNE4_4 and the fifth connection electrode CNE5_4 . can be arranged to do so.
  • the fifth electrode extension part CE5 may contact the fourth connection electrode CNE4_4 and the fifth connection electrode CNE5_4 through the plurality of tenth contact parts CT10 penetrating the second insulating layer PAS2 . .
  • the light emitting devices ED may be divided into a larger number of light emitting device groups ED#1, ED#2, ED#3, and ED#4, and these may be connected in series. Accordingly, in the display device 10_4 , the luminance of each sub-pixel PXn may be further improved as the light emitting elements ED are configured in a 4-stage series-two-stage parallel connection.
  • FIG. 24 is a plan view illustrating one sub-pixel according to another exemplary embodiment of the display device of FIG. 23 .
  • the second electrode RME2_4 is connected to the second voltage line VL2 through the second electrode contact hole CTS.
  • the second connection electrode CNE2_4 and the third connection electrode CNE3_4 may be connected to the first electrode RME1_4 and the second electrode RME2_4, respectively.
  • the second connection electrode CNE2_4 is electrically connected to the first transistor T1 through the first electrode RME1_4
  • the third connection electrode CNE3_4 is connected to the second voltage line VL2 through the second electrode RME2_4 .
  • This embodiment is different from the embodiment of FIG.
  • connection structure of the second electrode RME2_4 is the same as that of the embodiment of FIG. 11 .
  • the arrangement and connection of the second electrode RME2_4 , the second connection electrode CNE2_4 , and the third connection electrode CNE3_4 are substantially the same as those described above with reference to FIGS. 11 and 18 , and thus detailed description will be omitted.
  • 25 is a cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
  • the display device 10_5 may further include an insulating layer for fixing alignment positions of the light emitting devices ED during a manufacturing process.
  • the display device 10_5 may further include a third insulating layer PAS3_5 disposed on the plurality of light emitting devices ED.
  • the third insulating layer PAS3_5 may be disposed to partially cover the light emitting devices ED ED1 and ED2 before the process of forming the first connection electrode CNE1 and the second connection electrode CNE2 .
  • the third insulating layer PAS3_5 may prevent the light emitting devices ED from being separated in the process of forming the connection electrodes CNE.
  • the third insulating layer PAS3_5 may be partially disposed on the first insulating layer PAS1 and the light emitting devices ED.
  • the third insulating layer PAS3_5 may be disposed to partially cover the outer surfaces of the plurality of light emitting devices ED, and may be disposed not to cover both ends of the light emitting devices ED.
  • a portion of the third insulating layer PAS3_5 disposed on the light emitting devices ED is disposed to extend in the first direction DR1 on the first insulating layer PAS1 in a plan view, so that it is linear in each sub-pixel PXn Alternatively, an island-like pattern may be formed.
  • the third insulating layer PAS3_5 may protect the light emitting devices EDs ED1 and ED2 , and at the same time fix positions of the light emitting devices ED in the manufacturing process of the display device 10_5 .
  • the first connection electrode CNE1_5 and the second connection electrode CNE2_5 may be disposed to be spaced apart from each other on the third insulating layer PAS3_5 .
  • the first connection electrode CNE1_5 is in contact with the first end of the first light emitting device ED1 and the second end of the second light emitting device ED2 , and a portion of the first connection electrode CNE1_5 is disposed on the third insulating layer PAS3_5
  • the second The connection electrode CNE2_5 may be in contact with the second end of the first light emitting device ED1 and the first end of the second light emitting device ED2 , and a portion of the connection electrode CNE2_5 may be disposed on the third insulating layer PAS3_5 .
  • the first connection electrode CNE1_5 and the second connection electrode CNE2_5 may be spaced apart from each other in the second direction DR2 on a portion of the third insulating layer PAS3_5 surrounding the light emitting devices
  • the third connection electrode CNE3_5 may be disposed on the second insulating layer PAS2 and the third insulating layer PAS3_5 to overlap the light emitting devices ED.
  • the opening OP formed in the second insulating layer PAS2 may also penetrate the third insulating layer PAS3_5 to expose side surfaces of the light emitting devices ED, and the third connection electrode CNE3_5 may pass through the opening OP.
  • the exposed side surfaces of the light emitting devices ED may be partially in contact.
  • 26 is a cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
  • the first connection electrode CNE1_6 and the second connection electrode CNE2_6 are disposed on different layers, and an insulating layer may be further disposed between them. there is.
  • the present embodiment is different from the embodiment of FIG. 25 in that the display device 10_6 includes more insulating layers.
  • the fourth insulating layer PAS4_6 may be disposed on the first insulating layer PAS1 , the third insulating layer PAS3_6 , and the second connection electrode CNE2_6 .
  • the fourth insulating layer PAS4_6 is completely disposed on the first insulating layer PAS1 and the third insulating layer PAS3_5 , and one end of the light emitting devices ED on which the first connection electrode CNE1_6 is disposed is exposed. can be arranged to do so.
  • a portion of the first connection electrode CNE1_6 is disposed on the fourth insulating layer PAS4_6 , and the first connection electrode CNE1_6 and the second connection electrode CNE2_6 are to be insulated from each other by the fourth insulating layer PAS4_6 .
  • the third connection electrode CNE3_6 may be disposed on the second insulating layer PAS2_6 , the third insulating layer PAS3_6 , and the fourth insulating layer PAS4_6 to overlap the light emitting devices ED.
  • the opening OP formed in the second insulating layer PAS2_6 may also penetrate the third insulating layer PAS3_6 and the fourth insulating layer PAS4_6 to expose side surfaces of the light emitting devices ED, and the third connection electrode ( CNE3_6 may partially contact side surfaces of the light emitting devices ED exposed through the opening OP.
  • the first connection electrode CNE1 and the second connection electrode CNE2 may be formed in the same process, and the third connection electrode CNE3 may be formed in a different process.
  • the display device 10_6 according to the present exemplary embodiment may be formed in different processes by disposing at least one insulating layer between the first connection electrode CNE1_6 and the second connection electrode CNE2_6 .
  • the third insulating layer PAS3_6 is formed after disposing the light emitting devices ED
  • the second connecting electrode CNE2_6 is first formed, and then the fourth insulating layer PAS4_6 and the first connecting electrode (PAS4_6) are sequentially formed.
  • CNE1_6) is formed.
  • the display device 10_6 interconnects the connection electrodes CNE1_6 , CNE2_6 , and CNE3_6 through insulating layers (eg, the second insulating layer PAS2_6 , the third insulating layer PAS3_6 , and the fourth insulating layer PAS4_6 ).
  • insulating it is possible to prevent a short circuit problem caused by residues of connecting electrode materials in the manufacturing process.
  • FIG. 27 is a cross-sectional view illustrating a portion of a display device according to another exemplary embodiment.
  • the display device 10_7 may further include a plurality of second banks BNL2 disposed between the respective electrodes RME; RME1 and RME2 and the via layer VIA. there is. A portion of the plurality of electrodes RME; RME1 and RME2 is disposed on the second bank BNL2 in the light emitting area EMA, and the light emitting devices ED ED1 and ED2 are spaced apart from each other in the second bank BNL2 ) can be placed between The display device 10_7 of the present exemplary embodiment is different from the exemplary embodiment of FIG. 4 in that it further includes second banks BNL2 disposed under the electrode RME.
  • the second bank BNL2 may be directly disposed on the via layer VIA.
  • the second bank BNL2 may be disposed to extend in the first direction DR1 from the center of the emission area EMA.
  • a plurality of second banks BNL2 are disposed in each sub-pixel PXn and may be spaced apart from each other.
  • the second bank BNL2 may be disposed to be spaced apart from each other in the second direction DR2 in each light emitting area EMA.
  • the first electrode RME1 and the second electrode RME2 may be respectively disposed on different second banks BNL2 .
  • a length extending in the first direction DR1 of the second banks BNL2 may be smaller than a length of a region surrounded by the first bank BNL1 in the first direction DR1 . That is, the second bank BNL2 may be disposed in the emission area EMA of each sub-pixel PXn to form an island-shaped pattern extending in one direction with a relatively narrow width across the display area DPA.
  • the second bank BNL2 may have a structure in which at least a portion protrudes from the top surface of the via layer VIA.
  • the protruding portion of the second bank BNL2 may have an inclined side surface.
  • the present invention is not limited thereto, and the second bank BNL2 may have a shape of a semi-circle or a semi-ellipse with a curved outer surface.
  • the second bank BNL2 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
  • widths measured in the second direction DR2 of the first electrode RME1 and the second electrode RME2 may be smaller than that of the second bank BNL2 .
  • the first electrode RME1 and the second electrode RME2 may be disposed to cover only one side surface of the second bank BNL2 .
  • the present invention is not limited thereto, and a width measured in the second direction DR2 of the electrodes RME may be greater than that of the second bank BNL2 , and the electrodes RME may cover both sides of the second bank BNL2 .
  • the plurality of electrodes RME may be disposed to cover at least one side surface of the second bank BNL2 to reflect light emitted from the light emitting device ED.
  • a distance between the plurality of electrodes RME in the second direction DR2 may be smaller than a distance between the second banks BNL2 .
  • the display device 10_7 further includes the second banks BNL2 , at least a partial region of each of the electrodes RME may be directly disposed on the via layer VIA so that they may be disposed on the same plane.
  • the first electrode RME1 and the second electrode RME2 may be disposed to cover at least one side surface of the second bank BNL2 .
  • the second banks BNL2 may have a predetermined height and may have inclined or curved sides, and the light emitting devices ED are disposed between the second banks BNL2 spaced apart from each other in the second direction DR2 . . Lights generated from the light emitting device ED may be emitted toward both ends of the light emitting devices ED, and the lights may travel toward the electrode RME disposed on the side surface of the second bank BNL2 .
  • the electrodes RME may include a material having high reflectivity, and light emitted from the light emitting device ED may be reflected from the electrode RME in an upper direction of the via layer VIA.
  • the display device 10_8 may further include second banks BNL2 disposed between the via layer VIA and the electrode RME to improve front light emission efficiency.
  • 28 is a cross-sectional view of a light emitting device according to another embodiment. 29 is a plan view illustrating a portion of a display device including the light emitting device of FIG. 28 .
  • the third semiconductor layer 33 is omitted, and one first semiconductor layer 31 , a plurality of light emitting layers 36 , and a second light emitting device ED_8 are omitted. It may include a semiconductor layer 32 and an electrode layer 37 .
  • the first semiconductor layer 31 is disposed at the center in the longitudinal direction, and the light emitting layer 36 , the second semiconductor layer 32 , and the electrode layer 37 are sequentially disposed at both ends in the longitudinal direction, respectively.
  • the light emitting device ED_8 may have a shape extending in one direction, and a plurality of semiconductor layers of the light emitting device ED_8 may have a symmetrical arrangement with respect to the first semiconductor layer 31 .
  • a case in which the electrode layers 37 are respectively disposed at both ends of the light emitting device ED_8 is exemplified, but the present invention is not limited thereto, and at least one of the electrode layers 37 may be omitted.
  • the third connection electrode CNE3 and the first semiconductor layer 31 are connected at the center in the longitudinal direction, and both The end is connected to the first connection electrode CNE1 or the second connection electrode CNE2.
  • the current flowing to the third connection electrode CNE3 emits light from the light emitting layer 36 while flowing through one end at which the second semiconductor layer 32 or the electrode layer 37 is disposed among both ends, and the third semiconductor layer 33 ) may not flow to the other end of the arrangement.
  • the light emitting device ED_8 includes a plurality of light emitting layers 36 and includes a second semiconductor layer 32 or an electrode layer 37 at both ends of the first semiconductor layer 31 , respectively. In this arrangement, current flowing to the first semiconductor layer 31 through the third connection electrode CNE3 may flow to both ends, respectively, and light may be emitted from the emission layer 36 .
  • a display device 10_8 includes light emitting devices ED_8 including a plurality of light emitting layers 36 , and a current flows regardless of the alignment direction of the light emitting devices ED_8 .
  • the first semiconductor layer 31 is connected to the third connection electrode CNE3, and each electrode layer 37 or the second semiconductor layer 32 disposed at both ends is a first connection electrode ( CNE1) or the second connection electrode CNE2.
  • a first end disposed on the first electrode RME1 is connected to the first connection electrode CNE1
  • a second end disposed on the second electrode RME2 is a second It may be connected to the connection electrode CNE2.
  • the second semiconductor layer 32 which is a p-type semiconductor layer, is disposed at both ends of the light emitting device ED_8 , and the light emitting layer ( 36) is placed.
  • Current flowing from the first connection electrode CNE1 and the second connection electrode CNE2 may flow to the first semiconductor layer 31 through the second semiconductor layer 32 and the emission layer 36 of the light emitting device ED_8, respectively. and most of the light emitting devices ED_8 of the display device 10_8 may emit light.
  • the display device 10_8 according to an exemplary embodiment includes the light emitting elements ED_8 including the plurality of light emitting layers 36 , and can emit light regardless of the alignment direction of the light emitting element ED_8 and the current flow direction. The amount of light emitted per unit area of the pixel PXn may increase.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

발광 소자 및 이를 포함하는 표시 장치가 제공된다. 표시 장치는 기판 상에 배치되고 서로 이격된 제1 전극 및 제2 전극, 상기 제1 전극과 상기 제2 전극 상에 배치된 제1 절연층, 상기 제1 절연층 상에서 제1 전극 및 제2 전극 상에 배치된 발광 소자들, 상기 제1 전극 상에 배치되어 상기 발광 소자와 접촉하는 제1 연결 전극, 상기 제2 전극 상에 배치되어 상기 발광 소자와 접촉하는 제2 연결 전극, 상기 제1 발광 소자, 상기 제1 연결 전극 및 상기 제2 연결 전극 상에 배치된 제2 절연층, 및 상기 제2 절연층 상에 배치되고 상기 발광 소자를 부분적으로 노출하는 개구부를 통해 상기 발광 소자와 접촉하는 제3 연결 전극을 포함한다.

Description

발광 소자 및 이를 포함하는 표시 장치
본 발명은 발광 소자 및 이를 포함하는 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 그 중, 발광 표시 패널로써, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 형광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 형광물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 발광 소자들의 배향 방향에 무관하게 발광이 가능한 표시 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 과제는 특정 방향으로 전류가 흐를 수 있는 발광 소자를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 기판 상에 배치되고 서로 이격된 제1 전극 및 제2 전극, 상기 제1 전극과 상기 제2 전극 상에 배치된 제1 절연층, 상기 제1 절연층 상에서 제1 단부가 상기 제1 전극 상에 배치되고 제2 단부가 상기 제2 전극 상에 배치된 복수의 발광 소자들, 상기 제1 전극 상에 배치되어 상기 발광 소자의 상기 제1 단부와 전기적으로 접촉하는 제1 연결 전극, 상기 제2 전극 상에 배치되어 상기 발광 소자의 상기 제2 단부와 전기적으로 접촉하는 제2 연결 전극, 상기 제1 발광 소자, 상기 제1 연결 전극 및 상기 제2 연결 전극 상에 배치된 제2 절연층, 및 상기 제2 절연층 상에 배치되고 상기 제2 절연층에 형성되어 상기 발광 소자를 부분적으로 노출하는 개구부를 통해 상기 발광 소자와 전기적으로 접촉하는 제3 연결 전극을 포함한다.
상기 제1 연결 전극은 상기 발광 소자의 일 단부면과 전기적으로 접촉하고 상기 제2 연결 전극은 상기 발광 소자의 타 단부면과 전기적으로 접촉하며, 상기 제3 연결 전극은 상기 발광 소자의 측면과 전기적으로 접촉할 수 있다.
상기 발광 소자는 제1 단부가 상기 제1 전극 상에 놓이고 제2 단부가 상기 제2 전극 상에 놓인 제1 발광 소자, 및 제1 단부가 상기 제2 전극 상에 놓이고 제2 단부가 상기 제1 전극 상에 놓인 제2 발광 소자를 포함할 수 있다.
상기 발광 소자는 복수의 반도체층 및 상기 복수의 반도체층을 둘러싸는 절연막을 포함하고, 상기 제3 연결 전극은 상기 발광 소자의 측면에서 반도체층과 전기적으로 접촉할 수 있다.
상기 발광 소자는 제1 반도체층, 상기 제1 반도체층 상에 배치된 제2 반도체층, 상기 제1 반도체층과 상기 제2 반도체층 사이에 배치된 발광층, 및 상기 제1 반도체층의 상기 발광층과 대향하는 일 면의 반대편 면에 배치된 제3 반도체층을 포함하고, 상기 제3 연결 전극은 상기 제1 반도체층과 전기적으로 접촉할 수 있다.
상기 발광 소자는 상기 제1 반도체층이 상기 제3 연결 전극과 전기적으로 접촉하는 부분과 상기 제3 반도체층이 위치한 일 단부면 사이에 배치된 제4 반도체층을 더 포함할 수 있다.
상기 기판 상에 배치된 도전층, 및 상기 도전층 상에 배치된 비아층을 더 포함하고, 상기 제1 전극은 상기 비아층을 관통하는 제1 전극 컨택홀을 통해 상기 도전층의 제1 도전 패턴과 전기적으로 접촉하고, 상기 제1 연결 전극은 상기 제1 절연층을 관통하는 제1 컨택부를 통해 상기 제1 전극과 전기적으로 접촉할 수 있다.
상기 제2 연결 전극은 상기 비아층 및 상기 제1 절연층을 관통하는 제2 컨택부를 통해 상기 도전층의 제2 도전 패턴과 전기적으로 접촉하고, 상기 제3 연결 전극은 상기 비아층, 상기 제1 절연층 및 상기 제2 절연층을 관통하는 제3 컨택부를 통해 상기 도전층의 전압 배선과 전기적으로 접촉할 수 있다.
상기 제2 전극은 상기 비아층을 관통하는 제2 전극 컨택홀을 통해 상기 도전층의 전압 배선과 전기적으로 접촉하고, 상기 제2 연결 전극은 상기 제1 절연층을 관통하는 제4 컨택부를 통해 상기 제1 전극과 전기적으로 접촉하며, 상기 제3 연결 전극은 상기 제1 절연층 및 상기 제2 절연층을 관통하는 제5 컨택부를 통해 상기 제2 전극과 전기적으로 접촉할 수 있다.
상기 제1 절연층과 상기 제2 절연층 사이에서 상기 제1 전극 상에 배치되어 상기 발광 소자와 전기적으로 접촉하는 제4 연결 전극, 상기 제1 절연층과 상기 제2 절연층 사이에서 상기 제2 전극 상에 배치되어 상기 발광 소자와 접촉하는 제5 연결 전극, 및 상기 제2 절연층 상에 배치되어 상기 발광 소자와 접촉하는 제6 연결 전극을 더 포함하고, 상기 제4 연결 전극은 상기 제1 연결 전극과 이격되고, 상기 제5 연결 전극은 상기 제2 연결 전극과 이격되며, 상기 제6 연결 전극은 상기 제3 연결 전극과 이격되어 배치될 수 있다.
상기 제3 연결 전극은 상기 제4 연결 전극 및 상기 제5 연결 전극이 전기적으로 접촉하는 상기 발광 소자들과 중첩하도록 배치되고, 상기 제6 연결 전극은 상기 제1 연결 전극 및 상기 제2 연결 전극이 전기적으로 접촉하는 상기 발광 소자들과 중첩하도록 배치되며, 상기 제6 연결 전극은 상기 제2 절연층을 관통하는 제6 컨택부들을 통해 상기 제4 연결 전극 및 상기 제5 연결 전극과 전기적으로 접촉할 수 있다.
상기 기판 상에 배치되고 서로 이격된 제3 전극 및 제4 전극, 상기 제3 전극 상에 배치된 제4 연결 전극, 상기 제4 전극 상에 배치된 제5 연결 전극, 및 상기 제2 절연층 상에 배치된 제6 연결 전극을 더 포함하고, 상기 발광 소자는 상기 제1 전극과 상기 제2 전극 상에 배치된 제1 발광 소자 그룹, 및 상기 제3 전극과 상기 제4 전극 상에 배치된 제2 발광 소자 그룹을 포함하며, 상기 제3 연결 전극은 상기 제2 발광 소자 그룹과 전기적으로 접촉하고, 상기 제6 연결 전극은 상기 제1 발광 소자 그룹과 전기적으로 접촉할 수 있다.
상기 제6 연결 전극은 상기 제2 전극, 상기 제3 전극 및 상기 제4 전극에 걸쳐 배치된 전극 연장부를 더 포함하고, 상기 전극 연장부는 상기 제2 절연층을 관통하는 제6 컨택부를 통해 상기 제4 연결 전극 및 상기 제5 연결 전극과 전기적으로 접촉할 수 있다.
상기 발광 소자와 상기 제2 절연층 사이에 배치된 제3 절연층을 더 포함하고, 상기 제1 연결 전극 및 상기 제2 연결 전극은 일부분이 상기 제3 절연층 상에 배치되고, 상기 제2 절연층의 상기 개구부는 상기 제3 절연층을 관통하여 상기 발광 소자를 노출할 수 있다.
상기 제2 연결 전극과 상기 제2 절연층 사이에 배치된 제4 절연층을 더 포함하고, 상기 제1 연결 전극은 일부분이 상기 제4 절연층 상에 배치되고, 상기 제2 절연층의 상기 개구부는 상기 제4 절연층을 관통하여 상기 발광 소자를 노출할 수 있다.
상기 과제를 해결하기 위한 일 실시예에 따른 발광 소자는 n형 도펀트로 도핑된 제1 반도체층, 상기 제1 반도체층 상에 배치되고 p형 도펀트로 도핑된 제2 반도체층, 상기 제1 반도체층과 상기 제2 반도체층 사이에 배치된 발광층, 상기 제1 반도체층의 상기 발광층과 대향하는 일 면의 반대편 타 면에 배치되고 도핑되지 않은 제3 반도체층, 및 적어도 상기 발광층의 외면을 둘러싸도록 배치된 절연막을 포함한다.
상기 제3 반도체층의 길이는 상기 발광 소자의 길이의 20% 이하의 범위를 가질 수 있다.
상기 제3 반도체층 내에 배치된 전자 차단층을 더 포함할 수 있다.
상기 제3 반도체층과 상기 발광층 사이에서 상기 제1 반도체층 내에 배치된 전자 차단층을 더 포함할 수 있다.
상기 전자 차단층과 상기 제3 반도체층 사이의 간격은 상기 전자 차단층과 상기 발광층 사이의 간격보다 작을 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 발광 소자는 도핑되지 않은 반도체층을 포함할 수 있다. 그에 따라, 특정 방향으로 전류가 흐를 수 있다.
표시 장치는 상기 발광 소자 및 발광 소자의 서로 다른 반도체층과 전기적으로 연결되는 복수의 연결 전극들을 포함할 수 있다. 일 실시예에 따른 표시 장치는 발광 소자들의 배향 방향에 무관하게 이를 발광시킬 수 있고, 단위 면적 당 발광하지 못하는 발광 소자들의 개수를 최소화하여 제조 공정의 수율이 개선되는 이점이 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다.
도 3은 도 2의 제1 서브 화소를 나타내는 평면도이다.
도 4는 도 3의 Q1-Q1'선 및 Q2-Q2'선을 따라 자른 단면도이다.
도 5는 도 3의 Q3-Q3'선을 따라 자른 단면도이다.
도 6은 일 실시예에 따른 발광 소자의 개략도이다.
도 7은 도 6의 발광 소자의 단면도이다.
도 8은 도 3의 Q4-Q4'선을 따라 자른 단면도이다.
도 9는 다른 실시예에 따른 표시 장치의 발광 소자들과 제3 연결 전극의 배치를 나타내는 단면도이다.
도 10은 일 실시예에 따른 표시 장치의 발광 소자들을 발광하기 위한 전류의 흐름을 나타내는 개략도이다.
도 11은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 12는 도 11의 Q5-Q5'선을 따라 자른 단면도이다.
도 13은 도 11의 Q6-Q6'선을 따라 자른 단면도이다.
도 14는 다른 실시예에 따른 발광 소자의 단면도이다.
도 15는 또 다른 실시예에 따른 발광 소자의 단면도이다.
도 16은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 17은 도 16의 Q7-Q7'선을 따라 자른 단면도이다.
도 18은 도 16의 표시 장치의 다른 실시예에 따른 일 서브 화소를 나타내는 평면도이다.
도 19는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 20은 도 19의 Q8-Q8'선을 따라 자른 단면도이다.
도 21은 도 19의 Q9-Q9'선 및 Q10-Q10'선을 따라 자른 단면도이다.
도 22는 도 19의 표시 장치의 다른 실시예에 따른 일 서브 화소를 나타내는 평면도이다.
도 23은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 24는 도 23의 표시 장치의 다른 실시예에 따른 일 서브 화소를 나타내는 평면도이다.
도 25는 다른 실시예에 따른 표시 장치의 일부분을 나타내는 단면도이다.
도 26은 다른 실시예에 따른 표시 장치의 일부분을 나타내는 단면도이다.
도 27은 다른 실시예에 따른 표시 장치의 일부분을 나타내는 단면도이다.
도 28은 다른 실시예에 따른 발광 소자의 단면도이다.
도 29는 도 28의 발광 소자를 포함하는 표시 장치의 일부분을 나타내는 평면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(Elements) 또는 층이 다른 소자 또는 층의 "상(On)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 이와 마찬가지로, "하(Below)", "좌(Left)" 및 "우(Right)"로 지칭되는 것들은 다른 소자와 바로 인접하게 개재된 경우 또는 중간에 다른 층 또는 다른 소재를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 제2 방향(DR2)의 길이가 긴 직사각형 형상의 표시 장치(10)가 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 펜타일 타입으로 교대 배열될 수 있다. 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러싸거나 인접하게 배치될 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다.
도 2를 참조하면, 표시 장치(10)의 복수의 화소(PX)들을 각각은 복수의 서브 화소(PXn, n은 1 내지 3)를 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(PX1), 제2 서브 화소(PX2) 및 제3 서브 화소(PX3)를 포함할 수 있다. 제1 서브 화소(PX1)는 제1 색의 광을 발광하고, 제2 서브 화소(PX2)는 제2 색의 광을 발광하며, 제3 서브 화소(PX3)는 제3 색의 광을 발광할 수 있다. 일 예로, 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(PXn)들은 동일한 색, 예컨대 청색의 광을 발광할 수도 있다. 도 2에서는 하나의 화소(PX)가 3개의 서브 화소(PXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(PXn)들을 포함할 수 있다.
표시 장치(10)의 각 서브 화소(PXn)들은 발광 영역(EMA) 및 비발광 영역(미도시)을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)가 배치되어 특정 파장대의 광이 출사되는 영역이고, 비발광 영역은 발광 소자(ED)가 배치되지 않고, 발광 소자(ED)에서 방출된 광들이 도달하지 않아 광이 출사되지 않는 영역일 수 있다. 발광 영역은 발광 소자(ED)가 배치된 영역을 포함하여, 발광 소자(ED)와 인접한 영역으로 발광 소자(ED)에서 방출된 광들이 출사되는 영역을 포함할 수 있다.
이에 제한되지 않고, 발광 영역은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(ED)들은 각 서브 화소(PXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역을 형성할 수 있다.
도면에서는 각 서브 화소(PXn)의 발광 영역(EMA)들이 각각 실질적으로 균일한 면적을 갖는 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 각 서브 화소(PXn)의 각 발광 영역(EMA)들은 해당 서브 화소에 배치된 발광 소자(ED)에서 방출된 광의 색 또는 파장대에 따라 서로 다른 면적을 가질 수도 있다.
각 서브 화소(PXn)는 비발광 영역에 배치된 서브 영역(SA)을 더 포함할 수 있다. 서브 영역(SA)은 발광 영역(EMA)의 제1 방향(DR1) 일 측에 배치되어 제1 방향(DR1)으로 이웃하는 서브 화소(PXn)들의 발광 영역(EMA)들 사이에 배치될 수 있다. 예를 들어, 복수의 발광 영역(EMA)들과 서브 영역(SA)들은 각각 제2 방향(DR2)으로 반복 배열되되, 발광 영역(EMA)과 서브 영역(SA)은 제1 방향(DR1)으로 교대 배열될 수 있다. 서브 영역(SA)들 및 발광 영역(EMA)들 사이에는 제1 뱅크(BNL1)가 배치되고, 이들 사이의 간격은 제1 뱅크(BNL1)의 폭에 따라 달라질 수 있다. 서브 영역(SA)에는 발광 소자(ED)가 배치되지 않아 광이 출사되지 않으나, 각 서브 화소(PXn)에 배치된 전극(RME) 일부가 배치될 수 있다. 서로 다른 서브 화소(PXn)에 배치되는 전극(RME)들은 서브 영역(SA)에서 서로 분리되어 배치될 수 있다.
제1 뱅크(BNL1)는 평면상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 표시 영역(DPA) 전면에서 격자형 패턴으로 배치될 수 있다. 제1 뱅크(BNL1)는 각 서브 화소(PXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(PXn)들을 구분할 수 있다. 제1 뱅크(BNL1)는 서브 화소(PXn)마다 배치된 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치되어 이들을 구분할 수 있다.
도 3은 도 2의 제1 서브 화소를 나타내는 평면도이다. 도 4는 도 3의 Q1-Q1’선 및 Q2-Q2’선을 따라 자른 단면도이다. 도 5는 도 3의 Q3-Q3’선을 따라 자른 단면도이다. 도 3은 일 화소(PX)에 포함된 제1 서브 화소(PX1)를 도시하고, 도 4는 제1 서브 화소(PX1)에 배치된 서로 다른 발광 소자(ED; ED1, ED2)들의 양 단부를 가로지르는 단면을 도시하고 있다. 도 5는 복수의 연결 전극(CNE)들이 전극(RME) 또는 하부 도전층과 전기적으로 연결되는 컨택부(CT1, CT2, CT3)들의 단면을 도시하고 있다.
도 2에 결부하여 도 3 내지 도 5를 참조하면, 표시 장치(10)는 제1 기판(SUB), 및 제1 기판(SUB) 상에 배치되는 반도체층, 복수의 도전층, 및 복수의 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층(CCL)과 표시 소자층을 구성할 수 있다.
제1 기판(SUB)은 절연 기판일 수 있다. 제1 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 제1 기판(SUB)은 리지드(Rigid) 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다.
제1 도전층은 제1 기판(SUB) 상에 배치될 수 있다. 제1 도전층은 하부 금속층(BML)을 포함하고, 하부 금속층(BML)은 제1 트랜지스터(T1)의 액티브층(ACT1)과 중첩하도록 배치될 수 있다. 하부 금속층(BML)은 광을 차단하는 재료를 포함하여, 제1 트랜지스터의 액티브층(ACT1)에 광이 입사되는 것을 방지할 수 있다. 다만, 하부 금속층(BML)은 생략될 수 있다.
버퍼층(BL)은 하부 금속층(BML) 및 제1 기판(SUB) 상에 배치될 수 있다. 버퍼층(BL)은 투습에 취약한 제1 기판(SUB)을 통해 침투하는 수분으로부터 화소(PX)의 트랜지스터들을 보호하기 위해 제1 기판(SUB) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다.
반도체층은 버퍼층(BL) 상에 배치된다. 반도체층은 제1 트랜지스터(T1)의 액티브층(ACT1)을 포함할 수 있다. 액티브층(ACT1)은 후술하는 제2 도전층의 게이트 전극(G1)과 부분적으로 중첩하도록 배치될 수 있다.
반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다른 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 예를 들어, 상기 산화물 반도체는 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 갈륨 산화물(Indium Gallium Oxide, IGO), 인듐 아연 주석 산화물(Indium Zinc Tin Oxide, IZTO), 인듐 갈륨 주석 산화물(Indium Gallium Tin Oxide, IGTO), 인듐 갈륨 아연 산화물(Indium Gallium Zinc Oxide, IGZO), 인듐 갈륨 아연 주석 산화물(Indium Gallium Zinc Tin Oxide, IGZTO) 중 적어도 하나일 수 있다.
도면에서는 표시 장치(10)의 서브 화소(PXn)에 하나의 제1 트랜지스터(T1)가 배치된 것을 예시하고 있으나, 이에 제한되지 않고 표시 장치(10)는 더 많은 수의 트랜지스터들을 포함할 수 있다.
제1 게이트 절연층(GI)은 반도체층 및 버퍼층(BL)상에 배치된다. 제1 게이트 절연층(GI)은 제1 트랜지스터(T1)의 게이트 절연막의 역할을 할 수 있다.
제2 도전층은 제1 게이트 절연층(GI) 상에 배치된다. 제2 도전층은 제1 트랜지스터(T1)의 게이트 전극(G1)을 포함할 수 있다. 게이트 전극(G1)은 액티브층(ACT1)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치될 수 있다. 도면으로 도시하지 않았으나, 제2 도전층은 스토리지 커패시터의 정전 용량 전극을 더 포함할 수 있다.
제1 층간 절연층(IL1)은 제2 도전층 상에 배치된다. 제1 층간 절연층(IL1)은 제2 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제2 도전층을 보호할 수 있다.
제3 도전층은 제1 층간 절연층(IL1) 상에 배치된다. 제3 도전층은 제1 트랜지스터(T1)의 제1 소스 전극(S1)과 제1 드레인 전극(D1)을 포함할 수 있다.
제1 트랜지스터(T1)의 제1 소스 전극(S1)과 제1 드레인 전극(D1)은 제1 층간 절연층(IL1)과 제1 게이트 절연층(GI)을 관통하는 컨택홀을 통해 액티브층(ACT1)과 각각 전기적으로 접촉할 수 있다. 제1 소스 전극(S1)은 제1 층간 절연층(IL1), 제1 게이트 절연층(GI) 및 버퍼층(BL)을 관통하는 다른 컨택홀을 통해 하부 금속층(BML)과 전기적으로 접촉할 수 있다. 도면으로 도시하지 않았으나, 제3 도전층은 복수의 데이터 배선들, 또는 스토리지 커패시터의 정전 용량 전극을 더 포함할 수 있다.
제2 층간 절연층(IL2)은 제3 도전층 상에 배치된다. 제2 층간 절연층(IL2)은 제3 도전층과 그 위에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제3 도전층을 보호할 수 있다.
제4 도전층은 제2 층간 절연층(IL2) 상에 배치된다. 제4 도전층은 제1 전압 배선(VL1), 제2 전압 배선(VL2), 제1 도전 패턴(CDP1) 및 제2 도전 패턴(CDP2)을 포함할 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(T1)에 전달되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제3 연결 전극(CNE3)에 전달되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다.
제1 도전 패턴(CDP1) 및 제2 도전 패턴(CDP2)은 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 제1 도전 패턴(CDP1)은 후술하는 제1 전극(RME1)과 전기적으로 연결되고 제2 도전 패턴(CDP2)은 제2 연결 전극(CNE2)과 전기적으로 연결될 수 있다. 제1 트랜지스터(T1)는 제1 전압 배선(VL1)으로부터 인가되는 제1 전원 전압을 제1 전극(RME1) 및 제2 연결 전극(CNE2)으로 전달할 수 있다. 다만, 이에 제한되지 않으며, 제2 연결 전극(CNE2)이 제1 전극(RME1)과 전기적으로 연결되는 실시예에서 제2 도전 패턴(CDP2)은 생략될 수 있다.
상술한 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1) 및 제2 층간 절연층(IL2)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1) 및 제2 층간 절연층(IL2)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층, 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 다만, 이에 제한되지 않으며 버퍼층(BL), 제1 게이트 절연층(GI), 제1 층간 절연층(IL1) 및 제2 층간 절연층(IL2)은 상술한 절연성 재료를 포함하여 하나의 무기층으로 이루어질 수도 있다. 몇몇 실시예에서, 제1 층간 절연층(IL1) 및 제2 층간 절연층(IL2)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질로 이루어질 수도 있다.
제2 도전층, 제3 도전층 및 제4 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
비아층(VIA)은 제4 도전층 상에 배치된다. 비아층(VIA)은 유기 절연 물질, 예를 들어 폴리이미드(PI)와 같은 유기 절연 물질을 포함하여, 표면 평탄화 기능을 수행할 수 있다.
비아층(VIA) 상에는 표시 소자층으로서, 복수의 전극(RME; RME1, RME2)들과 제1 뱅크(BNL1), 및 복수의 발광 소자(ED1, ED2)들과 복수의 연결 전극(CNE; CNE1, CNE2, CNE3)들이 배치된다. 비아층(VIA) 상에는 복수의 절연층(PAS1, PAS2)들이 배치될 수 있다.
복수의 전극(RME)들은 일 방향으로 연장된 형상으로 각 서브 화소(PXn)마다 배치된다. 복수의 전극(RME)들은 제1 방향(DR1)으로 연장된 형상을 갖고 각 서브 화소(PXn) 내에서 서로 제2 방향(DR2)으로 이격되어 배치될 수 있다.
예를 들어, 하나의 서브 화소(PXn)에는 제1 방향(DR1)으로 연장되어 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치된 복수의 전극(RME)들을 포함할 수 있다. 제1 방향(DR1)으로 이웃한 서브 화소(PXn)의 전극(RME)들은 서브 영역(SA)의 분리부(ROP)에서 서로 분리될 수 있다. 복수의 전극(RME)들은 표시 장치(10)의 제조 공정에서 제1 방향(DR1)으로 연장된 전극 라인으로 형성되어 발광 소자(ED)를 정렬하기 위해 서브 화소(PXn) 내에 전계를 생성하는 데에 활용될 수 있다. 발광 소자(ED)는 전극 라인 상에 생성된 전계에 의해 유전영동힘을 받아 정렬될 수 있고, 전극 라인은 분리부(ROP)에서 분리되어 각 전극(RME)들을 형성할 수 있다.
한편, 도면에서는 전극(RME)들이 서브 영역(SA)의 분리부(ROP)에서 서로 이격된 구조가 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서 각 서브 화소(PXn)에 배치된 전극(RME)들은 발광 영역(EMA) 내에 형성되는 분리부(ROP)에서 서로 이격될 수 있다. 이 경우, 복수의 전극(RME)들은 발광 영역(EMA)의 분리부(ROP)를 기준으로, 분리부(ROP)의 일 측에 위치한 하나의 전극 그룹과 분리부(ROP)의 타 측에 위치한 다른 전극 그룹으로 구분될 수도 있다.
일 실시예에 따르면, 표시 장치(10)는 각 서브 화소(PXn)에 배치된 제1 전극(RME1) 및 제2 전극(RME2)을 포함할 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 비아층(VIA) 상에서 제1 방향(DR1)으로 연장되며 서로 제2 방향(DR2)으로 이격될 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 서로 동일한 폭을 가질 수 있으나, 이에 제한되지 않는다.
제1 전극(RME1)은 비아층(VIA) 하부의 제4 도전층과 전기적으로 연결된 제1 타입 전극이고, 제2 전극(RME2)은 그렇지 않은 제2 타입 전극일 수 있다. 제1 전극(RME1)은 제1 뱅크(BNL1)와 중첩된 부분에 형성된 제1 전극 컨택홀(CTD)을 통해 제4 도전층과 전기적으로 연결되거나 직접 전기적으로 연결될 수 있다. 제1 전극(RME1)은 그 하부의 비아층(VIA)을 관통하는 제1 전극 컨택홀(CTD)을 통해 제1 도전 패턴(CDP1)과 접촉할 수 있다. 제1 전극(RME1)은 제1 도전 패턴(CDP1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되어 제1 전원 전압이 인가될 수 있다. 제1 전극(RME1)은 각 서브 화소(PXn)마다 분리되어 배치되기 때문에, 서로 다른 서브 화소(PXn)의 발광 소자(ED)들은 개별적으로 발광할 수 있다.
다른 실시예에서, 제2 전극(RME2)은 하부의 도전층과 전기적으로 연결되지 않고 발광 소자(ED)들의 정렬 이후에 플로팅(Floating) 상태로 남을 수 있다. 후술할 바와 같이, 제2 전압 배선(VL2)으로 인가되는 전기 신호는 제3 연결 전극(CNE3)으로 전달되고, 제2 전극(RME2) 상에 배치된 제2 연결 전극(CNE2)은 제2 도전 패턴(CDP2)과 전기적으로 연결되거나 직접 전기적으로 연결될 수 있다. 제2 전극(RME2)은 발광 소자(ED)들의 정렬 공정에 활용되고, 표시 장치(10)의 구동 시에는 전기 신호가 인가되지 않을 수 있다. 발광 소자(ED)들의 정렬 공정에서는 제1 전극(RME1)과 제2 전극(RME2)에 각각 다른 전기 신호가 인가되는 반면, 표시 장치(10)의 구동 시에는 제1 전극(RME1) 상에 배치된 연결 전극과 제2 전극(RME2) 상에 배치된 연결 전극이 동일한 전기 신호가 인가될 수 있다. 이를 위해, 표시 장치(10)의 제조 공정에서부터 제1 전극(RME1)과 제2 전극(RME2)은 서로 분리된 상태로 배치되고, 제2 전극(RME2) 상에 배치된 연결 전극은 비아층(VIA) 하부의 도전층과 전기적으로 연결되거나 직접 전기적으로 연결될 수 있다.
다만, 이에 제한되지 않으며, 몇몇 실시예에서 제2 전극(RME2)도 하부의 도전층과 전기적으로 연결된 제1 타입 전극일 수 있다. 도면에서는 각 서브 화소(PXn)마다 2개의 전극(RME)들이 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 표시 장치(10)는 더 많은 수의 전극들, 예를 들어 제2 타입 전극들을 포함할 수 있으며, 제2 타입 전극들 중 일부는 플로팅 상태로 남고, 다른 일부는 연결 전극들과 전기적으로 연결될 수 있다. 이에 대한 설명은 다른 실시예들을 참조하여 후술하기로 한다.
복수의 전극(RME)들 중 일부는 발광 소자(ED)와 전기적으로 연결될 수 있다. 예를 들어, 제1 전극(RME1)은 후술하는 제1 연결 전극(CNE1)을 통해 발광 소자(ED)와 연결될 수 있고, 제4 도전층으로부터 인가되는 전기 신호를 발광 소자(ED)에 전달할 수 있다. 제1 전극(RME1)에는 발광 소자(ED)들을 발광하기 위한 전기 신호가 직접 인가될 수 있고, 제1 전극(RME1) 및 제2 전극(RME2) 이외의 전극들을 더 포함하는 실시예에서, 다른 전극들에는 연결 전극(CNE) 및 발광 소자(ED)들을 통해 상기 전기 신호가 전달될 수 있다.
복수의 전극(RME)들 각각은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 전극(RME)은 반사율이 높은 물질로 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금일 수 있다. 전극(RME)은 발광 소자(ED)에서 방출되어 제1 뱅크(BNL1)의 측면으로 진행하는 광을 각 서브 화소(PXn)의 상부 방향으로 반사시킬 수 있다.
다만, 이에 제한되지 않고 각 전극(RME)은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 각 전극(RME)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 몇몇 실시예에서 각 전극(RME)들은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 각 전극(RME)은 ITO/Ag/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다.
제1 절연층(PAS1)은 비아층(VIA) 및 복수의 전극(RME)들 상에 배치된다. 제1 절연층(PAS1)은 복수의 전극(RME)들을 전면적으로 덮도록 배치되며, 이들을 보호함과 동시에 이들을 상호 절연시킬 수 있다. 제1 절연층(PAS1)은 그 상에 배치되는 발광 소자(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다.
예시적인 실시예에서, 제1 절연층(PAS1)은 제2 방향(DR2)으로 이격된 전극(RME) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(PAS1)의 단차가 형성된 상면에는 발광 소자(ED)가 배치되고, 발광 소자(ED)와 제1 절연층(PAS1) 사이에는 공간이 형성될 수도 있다. 다만, 이에 제한되지 않는다.
제1 절연층(PAS1)에는 각 전극(RME)들의 상면 일부를 노출하거나 비아층(VIA)까지 관통하는 복수의 컨택부(예를 들어, 제1 컨택부(CT1) 내지 제3 컨택부(CT3))가 형성될 수 있다. 복수의 컨택부들은 제1 절연층(PAS1)을 관통하며, 후술하는 연결 전극(CNE)들은 컨택부들을 통해 전극(RME) 또는 비아층(VIA) 하부의 제4 도전층과 전기적으로 접촉할 수 있다.
제1 뱅크(BNL1)는 제1 절연층(PAS1) 상에 배치될 수 있다. 제1 뱅크(BNL1)는 평면도 상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 격자형 패턴으로 배치될 수 있고, 각 서브 화소(PXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(PXn)들을 구분할 수 있다. 제1 뱅크(BNL1)는 서브 화소(PXn)마다 배치된 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치되어 이들을 구분할 수 있다.
제1 뱅크(BNL1)는 일정 높이를 가질 수 있고, 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(PXn)로 넘치는 것을 방지할 수 있다. 제1 뱅크(BNL1)는 다른 서브 화소(PXn)마다 다른 발광 소자(ED)들이 분산된 잉크가 서로 혼합되는 것을 방지할 수 있다.
복수의 발광 소자(ED)들은 제1 절연층(PAS1) 상에 배치될 수 있다. 발광 소자(ED)는 제1 기판(SUB)의 상면에 평행한 방향으로 배치된 복수의 층들을 포함할 수 있다. 표시 장치(10)의 발광 소자(ED)는 연장된 일 방향이 제1 기판(SUB)과 평행하도록 배치되고, 발광 소자(ED)에 포함된 복수의 반도체층들은 제1 기판(SUB)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서는 발광 소자(ED)가 다른 구조를 갖는 경우, 복수의 층들은 제1 기판(SUB)에 수직한 방향으로 배치될 수도 있다.
복수의 발광 소자(ED)들은 각 전극(RME)들이 연장된 제1 방향(DR1)을 따라 서로 이격되어 배치되며 실질적으로 상호 평행하게 정렬될 수 있다. 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있고, 각 전극(RME)들이 연장된 방향과 발광 소자(ED)가 연장된 방향은 실질적으로 수직을 이루도록 배치될 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(ED)는 각 전극(RME)들이 연장된 방향에 비스듬히 배치될 수도 있다.
발광 소자(ED)는 복수의 반도체층들을 포함할 수 있고 후술하는 연결 전극(CNE1, CNE2, CNE3)들과 전기적으로 접촉할 수 있다. 발광 소자(ED)는 연장된 일 방향측 단부면에는 절연막(도 6의 ‘38’)이 형성되지 않고 반도체층 일부가 노출되기 때문에, 상기 노출된 반도체층은 연결 전극(CNE)과 전기적으로 접촉할 수 있다. 일 실시예에 따른 표시 장치(10)는 발광 소자(ED)의 측면에 위치한 절연막(38) 중 일부가 제거되고, 연결 전극(CNE) 중 일부는 발광 소자(ED)의 측면에서 전기적으로 연결될 수 있다. 각 발광 소자(ED)들은 연결 전극(CNE)들을 통해 제1 전극(RME1) 또는 비아층(VIA) 하부의 도전층들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다.
각 서브 화소(PXn)에 배치된 발광 소자(ED)들은 상기 반도체층을 이루는 재료에 따라 서로 다른 파장대의 광을 방출할 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(PXn)에 배치된 발광 소자(ED)들은 동일한 색의 광을 방출할 수 있다. 발광 소자(ED)는 서로 다른 도전형으로 도핑된 반도체층들을 포함하여 전극(RME) 상에 생성되는 전계에 의해 일 단부가 특정 방향을 향하도록 배향될 수 있다.
발광 소자(ED)는 연장된 길이가 제1 전극(RME1)과 제2 전극(RME2) 사이의 간격보다 길 수 있고, 양 단부가 각각 제1 전극(RME1)과 제2 전극(RME2) 상에 놓이도록 배치될 수 있다. 일 실시예에 따르면, 표시 장치(10)는 일 단부가 향하는 방향이 서로 다른 복수의 발광 소자(ED; ED1, ED2)들을 포함할 수 있다. 발광 소자(ED)들은 복수의 반도체층을 포함하고, 어느 한 반도체층을 기준으로 제1 단부와 그 반대편 제2 단부가 정의될 수 있다. 발광 소자(ED)는 제1 단부 및 제2 단부가 각각 제1 전극(RME1) 및 제2 전극(RME2) 상에 놓이도록 배치되되, 제1 단부가 놓이는 전극(RME1, RME2)에 따라 서로 다른 발광 소자(ED1, ED2)로 구분될 수 있다. 예를 들어, 발광 소자(ED)는 제1 단부가 제1 전극(RME1) 상에 놓이고 제2 단부가 제2 전극(RME2) 상에 놓이는 제1 발광 소자(ED1)와, 제1 단부가 제2 전극(RME2) 상에 놓이고 제2 단부가 제1 전극(RME1) 상에 놓이는 제2 발광 소자(ED2)를 포함할 수 있다. 다만, 이에 제한되지 않으며, 복수의 발광 소자(ED)들은 제1 전극(RME1)과 제2 전극(RME2) 사이에서 배향된 방향에 따라 어느 한 단부만이 전극(RME1, RME2) 상에 놓이도록 배치될 수도 있다.
제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 각각 양 단부가 서로 다른 연결 전극과 전기적으로 연결될 수 있다. 제1 발광 소자(ED1)의 제1 단부는 제1 전극(RME1) 상에 배치된 연결 전극과 전기적으로 연결되고, 제2 발광 소자(ED2)의 제1 단부는 제2 전극(RME2) 상에 배치된 연결 전극과 전기적으로 연결될 수 있다. 후술할 바와 같이, 각 전극(RME1, RME2) 상에 놓이는 연결 전극들은 제1 트랜지스터(T1)와 전기적으로 연결되고, 제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 제1 단부가 향하는 방향에 무관하게 연결 전극들을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다.
표시 장치(10)의 제조 공정은 발광 소자(ED)들을 전극(RME1, RME2)들 상에 배치하기 위한 정렬 공정을 포함한다. 발광 소자(ED)들은 서로 다른 도전형으로 도핑된 복수의 반도체층들을 포함하고, 전극(RME1, RME2)들 상에 생성된 전계에 의해 배향 방향 및 위치가 변하면서 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 반도체층의 위치에 따라 특정 단부가 향하는 방향인 배향 방향이 정의되는데, 전극(RME) 상에 배치된 복수의 발광 소자(ED)들은 배향 방향이 일정하지 않을 수 있다. 예를 들어 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)와 같이, 복수의 발광 소자(ED)들은 제1 단부가 향하는 방향이 서로 다를 수 있다. 어느 한 전극 상에 배치된 연결 전극(CNE)만이 발광 소자(ED)들과 전기적으로 연결되어 일부의 발광 소자(ED)들(예를 들어, 제1 발광 소자(ED1))만이 제1 단부가 제1 트랜지스터(T1)와 전기적으로 연결된다면, 일부의 발광 소자(ED)들(예를 들어, 제2 발광 소자(ED2))은 발광하지 않을 수도 있다.
일 실시예에 따른 표시 장치(10)는 발광 소자(ED)들의 배향 방향과 무관하게 발광할 수 있는 회로층(CCL)과 연결 전극(CNE) 및 발광 소자(ED)의 연결 구조를 포함할 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 발광 소자(ED)들의 정렬 공정에 활용되고, 발광 소자(ED)들이 발광할 때에는 회로층(CCL)으로 인가된 전기 신호가 서로 다른 연결 전극(CNE)들을 통해 발광 소자(ED)로 전달될 수 있다. 연결 전극(CNE)들의 배치 및 발광 소자(ED)와의 연결에 대한 설명은 후술하기로 한다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들 상에 배치된다. 제2 절연층(PAS2)은 제1 절연층(PAS1) 상에 전면적으로 배치되며, 제1 절연층(PAS1) 상에 배치된 발광 소자(ED)와 제1 뱅크(BNL1)를 덮도록 배치될 수 있다. 제2 절연층(PAS2)은 후술하는 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)들을 덮도록 배치되며, 이들을 보호함과 동시에 상호 절연시킬 수 있다. 제2 절연층(PAS2)은 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과 제2 절연층(PAS2) 상에 배치되는 제3 연결 전극(CNE3)을 상호 절연할 수 있다.
일 실시예에 따르면, 제2 절연층(PAS2)은 투명한 절연성 물질로 이루어질 수 있다. 표시 장치(10)는 발광 소자(ED; ED1, ED2)들을 덮으며 복수의 연결 전극(CNE)들을 상호 절연하는 제2 절연층(PAS2)을 포함한다. 발광 소자(ED)에서 방출된 광이 비아층(VIA)의 상부 방향으로 출사될 수 있도록 제2 절연층(PAS2)은 투명한 재질로 이루어질 수 있다.
제2 절연층(PAS2)에는 그 하부의 발광 소자(ED)들의 측면 일부를 노출하는 개구부(OP)와, 제1 절연층(PAS1) 및 비아층(VIA)을 함께 관통하는 제3 컨택부(CT3)가 형성될 수 있다. 후술하는 제3 연결 전극(CNE3)은 제2 절연층(PAS2) 상에 배치되되 개구부(OP) 및 제3 컨택부(CT3)를 통해 발광 소자(ED)들 및 비아층(VIA) 하부의 도전층과 전기적으로 연결될 수 있다.
복수의 연결 전극(CNE)들은 발광 소자(ED)들 상에 배치된다. 연결 전극(CNE)은 각 전극(RME1, RME2)들 상에 배치되어 제1 절연층(PAS1)과 제2 절연층(PAS2) 사이에 배치된 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과, 제2 절연층(PAS2) 상에서 발광 소자(ED)들과 중첩하도록 배치된 제3 연결 전극(CNE3)을 포함할 수 있다.
복수의 연결 전극(CNE)들은 제1 방향(DR1)으로 연장된 부분을 포함하여 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 전극(RME1) 상에 배치되어 제1 방향(DR1)으로 연장되고, 제2 연결 전극(CNE2)은 제2 전극(RME2) 상에 배치되어 제1 방향(DR1)으로 연장될 수 있다. 제3 연결 전극(CNE3)은 제1 전극(RME1) 및 제2 전극(RME2)이 이격된 공간 상에서 발광 소자(ED)들과 중첩하도록 배치되어 제1 방향(DR1)으로 연장될 수 있다. 복수의 연결 전극(CNE)들은 발광 영역(EMA)과 서브 영역(SA) 사이에 배치된 제1 뱅크(BNL1) 상에 배치될 수 있고, 각 서브 화소(PXn)마다 선형의 패턴을 형성할 수 있다. 전극(RME)들과 유사하게 동일한 층에 배치된 연결 전극(CNE)들은 서로 제2 방향(DR2)으로 이격될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 발광 소자(ED)들 상에서 제2 방향(DR2)으로 이격될 수 있다.
일 실시예에서, 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)의 폭은 제3 연결 전극(CNE3)의 폭과 동일하고, 제3 연결 전극(CNE3)의 폭은 제1 전극(RME1)과 제2 전극(RME2) 사이의 간격보다 클 수 있다. 제3 연결 전극(CNE3)은 발광 소자(ED)들과 중첩하면서, 양 측변들은 각각 제1 전극(RME1) 및 제2 전극(RME2)과 두께 방향으로 중첩할 수 있다. 평면도 상 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)이 제2 방향(DR2)으로 이격된 간격은 전극(RME1, RME2)들이 서로 이격된 간격보다 작을 수 있고, 제3 연결 전극(CNE3)은 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과 두께 방향으로 중첩할 수도 있다. 다만, 제3 연결 전극(CNE3)은 제2 절연층(PAS2) 상에 배치되어 그 하부의 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)과 직접 연결되지 않을 수 있다.
한편, 도면에서는 연결 전극(CNE)들이 발광 소자(ED) 상에 직접 배치되고, 제2 절연층(PAS2) 하부에 배치된 연결 전극(CNE)들이 실질적으로 동일한 층으로 형성된 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 발광 소자(ED)와 연결 전극(CNE) 사이, 및 연결 전극(CNE)들 사이에 다른 절연층이 더 배치되어 연결 전극(CNE)들 중 일부는 서로 동일한 층에 배치되고 다른 일부는 서로 다른 층에 배치될 수도 있다.
연결 전극(CNE) 중 발광 영역(EMA)에 배치된 부분은 발광 소자(ED)들과 전기적으로 접촉할 수 있다. 예를 들어, 제1 연결 전극(CNE1)은 제1 발광 소자(ED1)들의 제1 단부 및 제2 발광 소자(ED2)들의 제2 단부와 전기적으로 접촉하고, 제2 연결 전극(CNE2)은 제1 발광 소자(ED1)들의 제2 단부 및 제2 발광 소자(ED2)들의 제1 단부와 전기적으로 접촉할 수 있다. 제3 연결 전극(CNE3)은 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)의 측면과 전기적으로 접촉할 수 있다.
일 실시예에 따르면, 제2 절연층(PAS2)은 발광 소자(ED)들의 측면을 노출하는 개구부(OP)를 포함하고, 제3 연결 전극(CNE3)은 개구부(OP)를 통해 노출된 발광 소자(ED)들의 측면과 전기적으로 접촉할 수 있다. 개구부(OP)는 제2 절연층(PAS2) 중 발광 소자(ED)들과 중첩하도록 위치할 수 있다. 도면으로 도시하지 않았으나, 개구부(OP)는 제1 전극(RME1)과 제2 전극(RME2) 사이에서 일정 폭을 갖고 제1 방향(DR1)으로 연장된 형상을 가질 수 있다. 개구부(OP)는 발광 소자(ED)들의 측면을 노출하되 제2 절연층(PAS2) 하부의 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)은 노출하지 않을 수 있다. 예를 들어, 개구부(OP)의 폭은 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2) 사이의 간격보다 작을 수 있고, 제2 절연층(PAS2)은 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)을 덮을 수 있다. 제3 연결 전극(CNE3)은 개구부(OP)를 따라 제1 방향(DR1)으로 연장되며, 노출된 발광 소자(ED)들의 측면을 부분적으로 감싸도록 배치될 수 있다.
한편, 표시 장치(10)의 연결 전극(CNE)들은 전극(RME)과의 전기적으로 연결 여부에 따라 서로 다른 타입의 연결 전극들로 구분될 수 있다. 예를 들어, 연결 전극(CNE)은 제1 절연층(PAS1)에 형성된 컨택부를 통해 전극(RME)과 직접 연결되는 제1 타입 연결 전극으로 제1 연결 전극(CNE1)을 포함할 수 있다. 하부의 비아층(VIA)을 관통하는 컨택부를 통해 하부의 도전층과 전기적으로 연결되는 제2 타입 연결 전극으로 제2 연결 전극(CNE2) 및 제3 연결 전극(CNE3)을 포함할 수 있다.
제1 연결 전극(CNE1)은 제1 절연층(PAS1) 상에서 제1 전극(RME1)과 중첩하도록 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 절연층(PAS1)을 관통하여 제1 전극(RME1)의 상면을 노출하는 제1 컨택부(CT1)를 통해 제1 전극(RME1)과 전기적으로 접촉할 수 있다. 제2 연결 전극(CNE2)은 제1 절연층(PAS1) 상에서 제2 전극(RME2)과 중첩하도록 배치될 수 있다. 다만, 제2 연결 전극(CNE2)은 제2 전극(RME2)과 전기적으로 접촉하지 않고, 제1 절연층(PAS1) 및 비아층(VIA)을 관통하여 제4 도전층의 제2 도전 패턴(CDP2)을 노출하는 제2 컨택부(CT2)를 통해 제2 도전 패턴(CDP2)과 전기적으로 접촉할 수 있다.
상술한 바와 같이, 제1 전극(RME1)은 제1 도전 패턴(CDP1)과 연결되므로, 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)은 각각 다른 도전 패턴(CDP1, CDP2)을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 제1 전압 배선(VL1)과 제1 트랜지스터(T1)로 인가된 제1 전원 전압은 제1 도전 패턴(CDP1) 및 제2 도전 패턴(CDP2)을 통해 각각 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)으로 전달될 수 있다. 제1 발광 소자(ED1)는 제1 연결 전극(CNE1)을 통해 제1 단부로 제1 전원 전압이 인가되고, 제2 발광 소자(ED2)는 제2 연결 전극(CNE2)을 통해 제1 단부로 제1 전원 전압이 인가된다. 예를 들어, 표시 장치(10)는 복수의 발광 소자(ED)들의 배향 방향과 무관하게 발광 소자(ED)들의 제1 단부에는 제1 전원 전압이 인가될 수 있다. 발광 소자(ED)들의 제2 단부로 인가된 제1 전원 전압은 발광 소자(ED)의 어느 한 반도체층에 의하여 그 흐름이 차단될 수 있다. 이에 따라, 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)으로 인가된 제1 전원 전압 중 발광 소자(ED)들의 제1 단부로 인가된 전압만이 발광 소자(ED)를 통해 전달될 수 있다.
제3 연결 전극(CNE3)은 제2 절연층(PAS2) 상에서 발광 소자(ED)들과 중첩하도록 배치되고, 제2 절연층(PAS2)의 개구부(OP)를 통해 노출된 발광 소자(ED)들의 측면과 전기적으로 접촉할 수 있다. 다른 연결 전극들과 달리, 제3 연결 전극(CNE3)은 전극(RME1, RME2)들과 일부분만이 중첩하고, 제2 절연층(PAS2), 제1 절연층(PAS1) 및 비아층(VIA)을 관통하는 제3 컨택부(CT3)를 통해 제4 도전층의 제2 전압 배선(VL2)과 전기적으로 접촉할 수 있다. 제2 전압 배선(VL2)으로 인가된 제2 전원 전압은 제3 연결 전극(CNE3)으로 전달되고, 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)들은 각각 측면으로 제2 전원 전압이 인가될 수 있다. 복수의 발광 소자(ED)들이 무작위의 배향 방향으로 배치되더라도, 제2 절연층(PAS2)의 개구부(OP)에 의해 노출된 측면은 발광 소자(ED)의 종류에 무관하게 특정 부분일 수 있다. 발광 소자(ED)들은 노출된 측면을 통해 제3 연결 전극(CNE3)으로 인가된 제2 전원 전압을 전달 받을 수 있고, 발광 소자(ED)로 흐르는 전류는 발광 소자(ED)들의 제1 단부 및 측면을 따라 흐를 수 있다. 제1 발광 소자(ED1)들과 제2 발광 소자(ED2)들은 각각 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)으로부터 전달된 전류가 동일한 제3 연결 전극(CNE3)으로 흐를 수 있고, 이들은 병렬로 연결될 수 있다.
제1 타입 연결 전극인 제1 연결 전극(CNE1)은 제1 전극(RME1)으로 인가된 전기 신호를 발광 소자(ED)로 전달할 수 있고, 제2 타입 연결 전극인 제2 연결 전극(CNE2)과 제3 연결 전극(CNE3)은 비아층(VIA) 하부의 도전층으로 인가된 전기 신호를 직접 발광 소자(ED)로 전달할 수 있다.
한편, 복수의 컨택부(CT1, CT2, CT3)들은 발광 소자(ED)들과 제2 방향(DR2)으로 중첩하지 않도록 배치될 수 있다. 각 컨택부(CT1, CT2, CT3)들은 복수의 발광 소자(ED)들이 배치되는 영역과 제1 방향(DR1)으로 이격되어 형성될 수 있다. 일 실시예에서, 복수의 컨택부(CT1, CT2, CT3)들은 발광 소자(ED)들이 배치되지 않는 서브 영역(SA)에 형성될 수 있다. 컨택부(CT1, CT2, CT3)들이 서브 영역(SA)에 배치됨에 따라 발광 소자(ED)에서 방출된 광이 컨택부(CT1, CT2, CT3)에서 굴절되어 출사되지 못하는 것을 최소화할 수 있다. 표시 장치(10)의 제조 공정에서 전극(RME)의 상면을 노출하는 컨택부(CT1, CT2, CT3)에 의해 발광 소자(ED)들이 컨택부 부근에서 뭉치는 것을 방지할 수 있다.
연결 전극(CNE)들은 전도성 물질을 포함할 수 있다. 예를 들어, ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 일 예로, 연결 전극(CNE)은 투명성 전도성 물질을 포함하고, 발광 소자(ED)에서 방출된 광은 연결 전극(CNE)을 투과하여 전극(RME)들을 향해 진행할 수 있다. 다만, 이에 제한되는 것은 아니다.
도면에 도시하지 않았으나, 복수의 연결 전극(CNE)들 상에는 이들을 덮는 절연층이 더 배치될 수 있다. 상기 절연층은 제1 기판(SUB) 상에 전면적으로 배치되어 상에 배치된 부재들 외부 환경에 대하여 보호하는 기능을 할 수 있다.
상술한 제1 절연층(PAS1), 및 제2 절연층(PAS2) 각각은 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 다만, 이에 제한되는 것은 아니다.
일 실시예에 따른 표시 장치(10)는 배향 방향이 다른 발광 소자(ED)들을 포함하더라도 연결 전극(CNE)들을 통해 발광 소자(ED)들의 배향 방향과 무관하게 이들을 발광시킬 수 있다. 표시 장치(10)는 단위 면적 당 배치된 발광 소자(ED)들의 발광율이 증가할 수 있어 제조 공정 수율이 향상되는 이점이 있다.
도 6은 일 실시예에 따른 발광 소자의 개략도이다. 도 7은 도 6의 발광 소자의 단면도이다. 도 7은 발광 소자(ED)를 길이 방향으로 자른 단면을 도시하고 있다.
도 6 및 도 7을 참조하면, 발광 소자(ED)는 발광 다이오드(Light Emitting diode)일 수 있다. 예를 들어, 발광 소자(ED)는 나노 미터(Nano-meter) 내지 마이크로 미터(Micro-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(ED)는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(ED)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(ED)는 다양한 형태를 가질 수 있다.
발광 소자(ED)는 임의의 도전형(예컨대, p형 또는 n형) 불순물로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 제3 반도체층(33), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제1 반도체층(31)은 n형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)에 도핑된 n형 도펀트는 Si, Ge, Sn 등일 수 있다.
제2 반도체층(32)은 발광층(36)을 사이에 두고 제1 반도체층(31) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제2 반도체층(32)은 p형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)에 도핑된 p형 도펀트는 Mg, Zn, Ca, Ba 등일 수 있다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 발광층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 발광층(36)은 AlGaN, AlGaInN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN, 우물층은 GaN 또는 AlInN 등과 같은 물질을 포함할 수 있다.
발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다.
제3 반도체층(33)은 도펀트가 도핑되지 않은(Undopped) 반도체일 수 있다. 제3 반도체층(33)은 실질적으로 제1 반도체층(31)과 동일한 반도체 재료를 포함하되, 제1 반도체층(31)과 달리 n형으로 도핑되지 않을 수 있다. 예를 들어, 제3 반도체층(33)은 도핑되지 않은 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다.
일 실시예에서, 제3 반도체층(33)은 제1 반도체층(31)의 발광층(36)과 대향하는 일 면의 반대편 타 면에 배치될 수 있다. 제3 반도체층(33)은 도면 상 제1 반도체층(31)의 하면에 배치될 수 있고, 발광 소자(ED)의 일 단부면에서 노출된 부분일 수 있다. 발광 소자(ED)의 양 단부는 각각 제2 반도체층(32)과 제3 반도체층(33)이 배치된 부분일 수 있고, 제1 연결 전극(CNE1) 또는 제2 연결 전극(CNE2)을 통해 인가된 제1 전원 전압은 발광 소자(ED)의 제2 반도체층(32) 또는 제3 반도체층(33)으로 전달될 수 있다. 제2 반도체층(32)과 달리, 제3 반도체층(33)은 도펀트로 도핑되지 않은 반도체 재료를 포함하므로, 제1 전원 전압에 의한 전류가 흐르지 못할 수 있다. 이에 따라, 발광 소자(ED)는 양 단부로부터 제1 전원 전압이 인가되더라도, 특정 단부를 통해서만 일 방향으로 전류가 흐를 수 있다.
한편, 제3 반도체층(33)의 길이(LD_U)는 발광 소자(ED)의 길이(LD)보다 20% 이하의 범위를 가질 수 있다. 제3 반도체층(33)의 길이(LD_U)가 너무 짧으면 제3 반도체층(33)으로 인가된 제1 전원 전압에 의한 전류가 누설될 수 있고, 길이(LD_U)가 너무 길면 발광 소자(ED)와 연결 전극(CNE)들의 연결 불량이 발생할 수 있다. 예를 들어, 제3 연결 전극(CNE3)이 발광 소자(ED)와 전기적으로 연결된 부분이 제3 반도체층(33)일 경우, 제2 전원 전압에 의한 전류도 흐르지 못하여 발광 소자(ED)들이 발광하지 않을 수도 있다. 제3 반도체층(33)은 발광 소자(ED)로 흐르는 전류를 차단할 수 있으면서 제3 연결 전극(CNE3)과의 연결을 고려한 길이를 가질 수 있다. 예를 들어, 제3 반도체층(33)은 1㎛ 이하의 길이(LD_U)를 가질 수 있다. 다만, 이에 제한되지 않는다.
전극층(37)은 오믹(Ohmic) 접촉 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 연결 전극일 수도 있다. 발광 소자(ED)는 적어도 하나의 전극층(37)을 포함할 수 있다. 발광 소자(ED)는 하나 이상의 전극층(37)을 포함할 수 있으나, 이에 제한되지 않고 전극층(37)은 생략될 수도 있다.
전극층(37)은 표시 장치(10)에서 발광 소자(ED)가 전극 또는 연결 전극과 전기적으로 연결될 때, 발광 소자(ED)와 전극 또는 연결 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO, IZO 및 ITZO 중에서 적어도 어느 하나를 포함할 수 있다.
절연막(38)은 상술한 복수의 반도체층 및 전극층의 외면을 둘러싸도록 배치된다. 예를 들어, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되되, 발광 소자(ED)의 길이방향의 양 단부는 노출되도록 형성될 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물 (SiOxNy), 질화알루미늄(AlNx), 산화알루미늄(AlOx) 등을 포함할 수 있다. 도면에서는 절연막(38)이 단일층으로 형성된 것이 예시되어 있으나 이에 제한되지 않으며, 몇몇 실시예에서 절연막(38)은 복수의 층이 적층된 다중층 구조로 형성될 수도 있다.
절연막(38)은 상기 부재들을 보호하는 기능을 수행할 수 있다. 절연막(38)은 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발광층(36)에 발생할 수 있는 전기적 단락을 방지할 수 있다. 절연막(38)은 발광 소자(ED)의 발광 효율의 저하를 방지할 수 있다.
절연막(38)은 외면이 표면처리될 수 있다. 발광 소자(ED)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 여기서, 발광 소자(ED)가 잉크 내에서 인접한 다른 발광 소자(ED)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
한편, 표시 장치(10)에서 제2 절연층(PAS2)의 개구부(OP)를 통해 노출된 발광 소자(ED)의 측면은 제1 반도체층(31)이 배치된 부분일 수 있다. 개구부(OP)는 제2 절연층(PAS2)과 함께 발광 소자(ED)의 절연막(38)도 일부분 관통할 수 있고, 제1 반도체층(31)을 직접 노출할 수 있다. 일 실시예에서, 표시 장치(10)의 제3 연결 전극(CNE3)은 발광 소자(ED)의 측면에서 노출된 제1 반도체층(31)과 직접 접촉할 수 있다.
도 8은 도 3의 Q4-Q4’선을 따라 자른 단면도이다. 도 8은 전극(RME)들 사이에서 복수의 발광 소자(ED)들의 중심부를 개구부(OP)가 연장된 제1 방향(DR1)으로 가로지르는 단면을 도시하고 있다.
도 8을 참조하면, 제2 절연층(PAS2)은 복수의 발광 소자(ED)들을 덮되 측면 일부를 노출하는 개구부(OP)를 포함할 수 있다. 개구부(OP)를 형성하는 공정에서 제2 절연층(PAS2)과 함께 발광 소자(ED)들의 절연막(38)도 부분적으로 제거될 수 있다. 제2 절연층(PAS2)은 발광 소자(ED)의 절연막(38)과 유사하게 무기 절연 물질을 포함할 수 있으므로, 개구부(OP)의 형성 공정에서 절연막(38)도 일부분이 제거될 수 있다. 이에 따라, 개구부(OP)는 발광 소자(ED)들의 제1 반도체층(31)을 직접 노출할 수 있다. 제3 연결 전극(CNE3)은 개구부(OP) 내에 배치된 부분이 발광 소자(ED)들의 제1 반도체층(31)과 직접 접촉할 수 있고, 제2 전원 전압은 제3 연결 전극(CNE3)을 통해 발광 소자(ED)의 제1 반도체층(31)으로 전달될 수 있다.
발광 소자(ED)들은 배향 방향과 무관하게 개구부(OP)에 의해 노출된 부분이 제1 반도체층(31)일 수 있다. 발광 소자(ED)는 제1 반도체층(31)의 길이가 발광층(36), 제2 반도체층(32) 및 제3 반도체층(33)보다 길 수 있고, 전극(RME)들 상에 배치된 발광 소자(ED)의 중심부는 제1 반도체층(31)이 위치할 수 있다. 제1 발광 소자(ED1)와 제2 발광 소자(ED2)가 각각 제1 단부가 향하는 방향이 다르더라도, 제3 연결 전극(CNE3)과 전기적으로 연결된 부분은 제1 반도체층(31)이므로 전원 전압에 의한 전류가 일정 방향으로 흐를 수 있다.
한편, 도 8에서는 제2 절연층(PAS2)의 일부분만이 제거되어 개구부(OP)가 형성된 것이 예시되어 있다. 제2 절연층(PAS2) 중 개구부(OP)가 위치한 부분에서는 다른 부분보다 낮은 두께를 가질 수 있고, 제2 절연층(PAS2)에 의해 덮인 절연막(38)은 제거되지 않을 수 있다. 예를 들어, 발광 소자(ED)는 단면도 상 상단부에 위치한 절연막(38) 일부만이 제거될 수 있고, 제1 반도체층(31)도 단면도 상 상단부 일부만이 노출될 수 있다. 제3 연결 전극(CNE3)은 제2 절연층(PAS2) 중 개구부(OP)가 위치한 부분에서 제1 방향(DR1)으로 연장되어 제2 절연층(PAS2) 및 복수의 발광 소자(ED)들을 덮으며 배치될 수 있다.
다만, 이에 제한되지 않으며, 개구부(OP)는 제2 절연층(PAS2)을 완전히 관통하도록 형성될 수 있고, 제1 반도체층(31)은 단면도 상 상단부에 더하여 측면부까지 노출될 수 있다.
도 9는 다른 실시예에 따른 표시 장치의 발광 소자들과 제3 연결 전극의 배치를 나타내는 단면도이다.
도 8과 함께 도 9를 참조하면, 개구부(OP)는 제2 절연층(PAS2)을 관통하여 그 하부의 제1 절연층(PAS1)을 노출할 수 있으며, 발광 소자(ED)는 개구부(OP)에 의해 절연막(38) 대부분이 제거될 수 있다. 발광 소자(ED)는 단면도 상 반도체층의 하단부에 위치한 절연막(38)만이 남고 제1 반도체층(31)의 상단부 및 측면부가 모두 노출될 수 있다. 제3 연결 전극(CNE3)은 개구부(OP) 내에서 노출된 제1 반도체층(31)을 감싸도록 배치되며, 개구부(OP)에 의해 노출된 제1 절연층(PAS1)과 직접 접촉할 수 있다. 도 8 및 도 9에 도시된 개구부(OP)의 구조는 제2 절연층(PAS2)의 일부를 제거하는 공정의 조건에 따라 달라질 수 있다.
한편, 표시 장치(10)에 배치된 발광 소자(ED)는 제1 반도체층(31)이 제3 연결 전극(CNE3)과 전기적으로 연결되고, 양 단부의 제2 반도체층(32) 및 제3 반도체층(33)은 각각 제1 연결 전극(CNE1) 또는 제2 연결 전극(CNE2)과 전기적으로 연결될 수 있다. 일 실시예에서, 표시 장치(10)의 발광 소자(ED)는 제1 단부가 발광층(36)을 기준으로 제2 반도체층(32)이 배치된 부분이고, 제2 단부는 발광층(36)을 기준으로 제3 반도체층(33)이 배치된 부분일 수 있다. 발광 소자(ED)의 제3 반도체층(33)은 도핑되지 않은 반도체 재료를 포함하므로 연결 전극(CNE)과 전기적으로 연결되더라도 전류가 흐르지 않을 수 있다. 이에 따라, 발광 소자(ED)는 양 단부가 각각 제1 트랜지스터(T1)와 전기적으로 연결된 연결 전극(CNE1, CNE2)과 전기적으로 연결되더라도 특정 방향으로만 전류가 흐를 수 있다.
도 10은 일 실시예에 따른 표시 장치의 발광 소자들을 발광하기 위한 전류의 흐름을 나타내는 개략도이다. 도 10에서는 전극(RME1, RME2)들 및 연결 전극(CNE1, CNE2, CNE3)들과 발광 소자(ED)들의 배치를 개략적으로 도시하고 있다.
도 10을 참조하면, 표시 장치(10)는 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)으로 각각 제1 전원 전압이 인가될 수 있고, 제3 연결 전극(CNE3)으로 제2 전원 전압이 인가될 수 있다. 발광 소자(ED)에는 제1 전원 전압 및 제2 전원 전압에 의한 전류가 흐를 수 있고, 상기 전류는 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)으로부터 제3 연결 전극(CNE3)으로 흐를 수 있다. 제1 전원 전압은 발광 소자(ED)들의 제1 단부 또는 제2 단부로 전달되고, 상기 전류는 발광 소자(ED)들의 제1 단부 또는 제2 단부로 흐를 수 있다. 제1 발광 소자(ED1)는 제1 단부가 제1 전극(RME1) 상에 배치되어 제1 연결 전극(CNE1)으로부터 상기 전류가 흐르고, 제2 단부는 제2 전극(RME2) 상에 배치되어 제2 연결 전극(CNE2)으로부터 상기 전류가 흐를 수 있다. 반면, 제2 발광 소자(ED2)는 제1 단부가 제2 전극(RME2) 상에 배치되어 제2 연결 전극(CNE2)으로부터 상기 전류가 흐르고, 제2 단부는 제1 전극(RME1) 상에 배치되어 제1 연결 전극(CNE1)으로부터 상기 전류가 흐를 수 있다. 상술한 바와 같이, 발광 소자(ED)들은 제2 반도체층(32)이 배치된 부분이 제1 단부이고 제3 반도체층(33)이 배치된 부분이 제2 단부로 정의되는 경우, 발광 소자(ED)의 양 단부로 흐르는 전류는 p형 반도체층인 제2 반도체층(32)을 통해서만 발광층(36)으로 흐를 수 있고, 도핑되지 않은 반도체층인 제3 반도체층(33)을 통해서는 전류가 흐르지 않을 수 있다. 예를 들어, 제1 발광 소자(ED1)는 제1 연결 전극(CNE1)으로부터 흐르는 전류가 발광층(36)으로 흐르고, 제2 발광 소자(ED2)는 제2 연결 전극(CNE2)으로부터 흐르는 전류가 발광층(36)으로 흐를 수 있다. 발광층(36)으로 흐르는 전류는 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)에 무관하게 제1 반도체층(31)을 통해 제3 연결 전극(CNE3)으로 흐를 수 있다. 전류의 흐름에 따라 발광 소자(ED)들은 발광층(36)에서 특정 파장대의 광을 방출할 수 있다.
일 실시예에 따른 표시 장치(10)는 특정 단부를 통해서만 전류가 흐르는 발광 소자(ED)와 발광 소자(ED)의 서로 다른 반도체층과 전기적으로 연결되는 복수의 연결 전극(CNE)들을 포함한다. 표시 장치(10)는 발광 소자(ED)들의 배향 방향에 무관하게 이를 발광시킬 수 있고, 단위 면적 당 발광하지 못하는 발광 소자(ED)들의 개수를 최소화하여 제조 공정의 수율이 개선되는 이점이 있다.
이하, 다른 도면들을 더 참조하여 표시 장치(10)의 다양한 실시예들에 대하여 설명하기로 한다.
도 11은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 12는 도 11의 Q5-Q5’선을 따라 자른 단면도이다. 도 13은 도 11의 Q6-Q6’선을 따라 자른 단면도이다. 도 12는 표시 장치(10_1)의 발광 소자(ED)의 양 단부를 가로지르며 전극(RME1_1, RME2_1)과 하부 도전층이 전기적으로 연결된 부분을 도시하고 있고, 도 13은 복수의 컨택부(CT1, CT4, CT5)들을 가로지르는 단면을 도시하고 있다.
도 11 내지 도 13을 참조하면, 일 실시예에 따른 표시 장치(10_1)는 제2 전압 배선(VL2)이 제2 전극(RME2_1)과 전기적으로 연결되고, 제3 연결 전극(CNE3_1)은 제2 전극(RME2_1)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제2 연결 전극(CNE2_1)은 제1 연결 전극(CNE1_1)과 같이 제1 전극(RME1_1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 본 실시예에 따른 표시 장치(10_1)는 발광 소자(ED)들을 배향 방향과 무관하게 발광하기 위한 연결 전극(CNE)들의 배치가 다른 점에서 도 3의 실시예와 차이가 있다.
제2 전극(RME2_1)은 제1 전극(RME1_1)과 유사하게 하부의 제4 도전층과 전기적으로 연결된 제1 타입 전극일 수 있다. 제2 전극(RME2_1)은 제1 뱅크(BNL1)와 중첩된 부분에 형성된 제2 전극 컨택홀(CTS)을 통해 비아층(VIA) 하부의 제4 도전층과 직접 연결될 수 있다. 제2 전극(RME2_1)은 그 하부의 비아층(VIA)을 관통하는 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 제2 전극(RME2_1)은 각 서브 화소(PXn)마다 분리되어 배치되기 때문에 서로 다른 서브 화소(PXn)의 발광 소자(ED)들은 개별적으로 발광할 수 있다.
제1 연결 전극(CNE1_1)은 도 3의 실시예와 동일하게 제1 컨택부(CT1)를 통해 제1 전극(RME1_1)과 연결될 수 있다. 제2 연결 전극(CNE2_1)은 제2 전극(RME2_1) 상에 배치되되 제1 연결 전극(CNE1_1)과 같이 제1 전극(RME1_1)과 연결될 수 있다. 일 실시예에 따르면, 제2 연결 전극(CNE2_1)은 제2 전극(RME2_1) 상에 배치되되 서브 영역(SA)에 배치된 제1 전극 연장부(CE1)를 더 포함하고, 제1 전극 연장부(CE1)는 제1 전극(RME1_1) 상에 놓이도록 배치될 수 있다. 제2 연결 전극(CNE2_1)은 제1 절연층(PAS1)을 관통하는 제4 컨택부(CT4)를 통해 제1 전극(RME1_1)과 접촉할 수 있고, 제1 전극(RME1_1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다. 제2 연결 전극(CNE2_1)이 제1 전극(RME1_1)과 연결됨에 따라, 제4 도전층의 제2 도전 패턴(CDP2)은 생략될 수 있다.
제2 연결 전극(CNE2_1)은 제1 전압 배선(VL1)을 통한 제1 전원 전압이 인가되고, 그 하부의 제2 전극(RME2_1)에는 제2 전압 배선(VL2)을 통한 제2 전원 전압이 인가될 수 있다. 다만, 이들 사이에는 제1 절연층(PAS1)이 배치됨에 따라 제2 전극(RME2_1)과 제2 연결 전극(CNE2_1)에 각각 서로 다른 전기 신호가 인가되더라도 전극 간 단락이 생기지 않을 수 있다.
제3 연결 전극(CNE3_1)은 제1 전극(RME1_1) 및 제2 전극(RME2_1) 사이의 영역과 중첩하도록 배치되되 제2 전극(RME2_1)과 연결될 수 있다. 일 실시예에 따르면, 제3 연결 전극(CNE3_1)은 제1 전극(RME1_1) 및 제2 전극(RME2_1) 사이의 영역에서 제1 방향(DR1)으로 연장되되 서브 영역(SA)에 배치된 제2 전극 연장부(CE2)를 더 포함하고, 제2 전극 연장부(CE2)는 제2 전극(RME2_1) 상에 놓이도록 배치될 수 있다. 제3 연결 전극(CNE3_1)은 제1 절연층(PAS1) 및 제2 절연층(PAS2)을 관통하는 제5 컨택부(CT5)를 통해 제2 전극(RME2_1)과 접촉할 수 있고, 제2 전극(RME2_1)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 제3 연결 전극(CNE3_1)이 제2 전극(RME2_1)과 연결됨에 따라, 제2 절연층(PAS2), 제1 절연층(PAS1) 및 비아층(VIA)을 관통하는 제3 컨택부(CT3)는 생략될 수 있다.
표시 장치(10_1)는 발광 소자(ED)들의 배향 방향과 무관하게 이들을 발광시키기 위해 연결 전극(CNE)들의 배치 및 전극(RME)들과의 연결 등이 다양하게 변형될 수 있다. 본 실시예에 따른 표시 장치(10_1)는 제2 전극(RME2_1)이 제2 전압 배선(VL2)과 전기적으로 연결됨에 따라 각 서브 화소(PXn)에는 플로팅 상태로 남는 전극이 없고, 각 전극(RME)들이 제4 도전층과 연결된 제1 타입 전극일 수 있다. 표시 장치(10_1)는 각 서브 화소(PXn)에 배치된 플로팅 전극이 생략됨에 따라 원하지 않는 기생 커패시턴스의 형성 문제로부터 자유로운 이점이 있다.
도 14는 다른 실시예에 따른 발광 소자의 단면도이다.
도 14를 참조하면, 일 실시예에 따른 발광 소자(ED_1)는 제3 반도체층(33_1)에 삽입 배치된 제4 반도체층(34_1)을 더 포함할 수 있다. 발광 소자(ED_1)는 도핑되지 않은 반도체층인 제3 반도체층(33_1)을 포함하여 표시 장치(10)에 배치된 발광 소자(ED_1)는 제2 단부로 전류가 흐르는 것을 방지할 수 있다. 제3 반도체층(33_1)을 통한 전류 흐름을 더 효과적으로 방지하기 위해, 일 실시예에 따른 발광 소자(ED_1)는 전자 차단층(Electron-blocking layer, EBL)의 기능을 수행하는 제4 반도체층(34_1)을 더 포함할 수 있다. 본 실시예는 발광 소자(ED_1)가 제4 반도체층(34_1)을 더 포함하는 점에서 도 7의 실시예와 차이가 있다. 제1 반도체층(31_1), 제2 반도체층(32_1), 발광층(36_1), 전극층(37_1) 및 절연막(38_1)에 대한 설명은 상술한 바와 동일한 바, 이하 제4 반도체층(34_1)에 대하여 자세히 설명하기로 한다.
제4 반도체층(34_1)은 발광 소자(ED_1)의 제2 단부인 제3 반도체층(33_1)을 통해 인가된 전류가 제1 반도체층(31_1)으로 흐르는 것을 방지할 수 있다. 제4 반도체층(34_1)은 제3 반도체층(33_1)과 유사하게 도펀트도 도핑되지 않은 반도체 재료를 포함할 수 있다. 일 예로, 제4 반도체층(34_1)은 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제4 반도체층(34_1)은 제1 반도체층(31_1) 및 제3 반도체층(33_1)보다 높은 밴드갭 에너지(Band gap energy)를 갖는 재료를 포함하여 제3 반도체층(33_1)으로 주입된 전자들이 제1 반도체층(31_1)으로 흐르는 것을 방지할 수 있다.
도면에서는 제4 반도체층(34_1)이 제3 반도체층(33_1) 내에 삽입 배치되어 제1 반도체층(31_1)과 이격되어 배치된 것이 예시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서 제4 반도체층(34_1)은 다른 반도체층에 배치될 수 있으나, 발광층(36_1)과 제3 반도체층(33_1) 사이에서 발광층(36_1)과 이격되어 배치될 수 있다.
도 15는 또 다른 실시예에 따른 발광 소자의 단면도이다.
도 15를 참조하면, 일 실시예에 따른 발광 소자(ED_2)는 제4 반도체층(34_2)이 제1 반도체층(31_2)에 삽입 배치될 수 있다. 제4 반도체층(34_2)은 전자 차단층으로서 제3 반도체층(33_2)으로 주입된 전자들이 제1 반도체층(31_2)을 통해 제3 연결 전극(CNE3)으로 흐르는 것을 방지할 수 있다. 제4 반도체층(34_2)은 제3 반도체층(33_2)이 배치된 제2 단부에 인접하여 배치될 수 있다. 예를 들어, 제4 반도체층(34_2)과 제3 반도체층(33_2) 사이의 간격은 제4 반도체층(34_2)과 발광층(36_2) 사이의 간격보다 작을 수 있다.
표시 장치(10)에서 발광 소자(ED)와 제3 연결 전극(CNE3)이 접촉하는 부분을 기준으로 제4 반도체층(34_2)과 발광층(36_2) 사이에 제3 연결 전극(CNE3)과 제1 반도체층(31_2)이 접촉하는 부분이 위치한다면, 제4 반도체층(34_2)은 제1 반도체층(31_2) 내에 삽입 배치될 수도 있다. 도 15의 발광 소자(ED_2)는 제4 반도체층(34_2)이 제1 반도체층(31_2) 내에 삽입 배치되고, 표시 장치(10)에서 제4 반도체층(34_2)은 제1 반도체층(31_2) 중 개구부(OP)에 의해 노출된 부분과 제3 반도체층(33_2) 사이에 배치될 수 있다. 다만, 이에 제한되지 않으며, 제4 반도체층(34_2)은 제1 반도체층(31_2)과 제3 반도체층(33_2) 사이에 배치될 수도 있다.
일 실시예에 따른 발광 소자(ED_2)는 전자 차단층의 기능을 수행하는 제4 반도체층(34_2)이 제3 연결 전극(CNE3)과의 접촉부를 사이에 두고 발광층(36_2)과 이격되어 배치될 수 있다. 발광 소자(ED_2)의 제4 반도체층(34_2)은 제3 반도체층(33_2)으로 주입된 전자가 제3 연결 전극(CNE3)으로 흐르는 것을 방지할 수 있고, 표시 장치(10)에서 발광 소자(ED_2)의 제2 단부로부터 누설된 전류에 의한 단락을 방지할 수 있다. 도 15의 실시예도 제2 반도체층(32_2), 전극층(37_2) 및 절연막(38_2)을 포함할 수 있다.
도 16은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 17은 도 16의 Q7-Q7’선을 따라 자른 단면도이다. 도 17은 서로 다른 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들의 양 단부를 가로지르는 단면을 도시하고 있다.
도 16 및 도 17을 참조하면, 일 실시예에 따른 표시 장치(10_2)는 각 서브 화소(PXn)가 더 많은 수의 연결 전극(CNE)들을 포함할 수 있다. 하나의 서브 화소(PXn)에 배치된 발광 소자(ED)들은 연결된 연결 전극(CNE)에 따라 서로 다른 발광 소자 그룹(ED#1, ED#2)으로 구분될 수 있고, 서로 다른 발광 소자 그룹(ED#1, ED#2)들은 연결 전극(CNE)들을 통해 서로 연결될 수 있다.
표시 장치(10_1)의 연결 전극(CNE)은 제1 내지 제3 연결 전극(CNE1_2, CNE2_2, CNE3_2)에 더하여, 제4 내지 제6 연결 전극(CNE4_2, CNE5_2, CNE6_2)을 더 포함할 수 있다.
제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2)은 도 3의 실시예와 유사하게 각각 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치될 수 있다. 제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2)은 각각 제1 컨택부(CT1) 및 제2 컨택부(CT2)를 통해 제1 전극(RME1) 및 제2 도전 패턴(CDP2)과 접촉할 수 있다. 제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2)은 제1 절연층(PAS1)과 제2 절연층(PAS2) 사이에 배치되며 각 서브 화소(PXn)에 배치된 발광 소자(ED)들 중 일부(예를 들어, 제1 발광 소자 그룹(ED#1)의 발광 소자(ED)들))와 접촉할 수 있다. 도 3의 실시예와 달리, 제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2)은 제1 방향(DR1)으로 연장된 길이가 상대적으로 짧고, 몇몇 발광 소자(ED)들((예를 들어, 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들))과 접촉하지 않을 수 있다.
제4 연결 전극(CNE4_2) 및 제5 연결 전극(CNE5_2)은 각각 제1 전극(RME1)과 제2 전극(RME2) 상에 배치될 수 있다. 제4 연결 전극(CNE4_2)은 제1 연결 전극(CNE1_2)과 제1 방향(DR1)으로 이격되어 배치되고, 제5 연결 전극(CNE5_2)은 제2 연결 전극(CNE2_2)과 제1 방향(DR1)으로 이격되어 배치될 수 있다. 제1 연결 전극(CNE1_2) 및 제2 연결 전극(CNE2_2)과 달리, 제4 연결 전극(CNE4_2)과 제5 연결 전극(CNE5_2)은 그 하부의 전극(RME1, RME2) 또는 도전층들과 직접 연결되지 않을 수 있다. 제4 연결 전극(CNE4_2)과 제5 연결 전극(CNE5_2)은 제1 절연층(PAS1)과 제2 절연층(PAS2) 사이에 배치되며 각 서브 화소(PXn)에 배치된 발광 소자(ED)들 중 제1 연결 전극(CNE1_2) 및 제2 연결 전극(CNE2_2)과 접촉하지 않는 발광 소자들(예를 들어, 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들))과 접촉할 수 있다.
일 실시예에 따르면, 표시 장치(10_2)는 제1 절연층(PAS1) 하부에 배치된 전극(RME)과 직접 연결된 제1 타입 연결 전극, 비아층(VIA) 하부에 배치된 도전층과 직접 연결된 제2 타입 연결 전극에 더하여, 그렇지 않은 제3 타입 접촉 전극을 포함할 수 있다. 제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2)은 각각 제1 타입 연결 전극 및 제2 타입 연결 전극이고, 제4 연결 전극(CNE4_2) 및 제5 연결 전극(CNE5_2)은 발광 소자(ED)들과만 접촉하는 제3 타입 연결 전극일 수 있다. 이들은 제1 전압 배선(VL1) 및 제2 전압 배선(VL2)으로부터 인가된 전원 전압이 직접 전달되지 않으나, 발광 소자(ED)들 또는 다른 타입의 연결 전극들로부터 상기 전원 전압이 전달될 수 있다. 제3 타입 연결 전극은 발광 소자(ED)들이 발광하기 위한 전류가 흐르는 경로를 제공할 수 있다.
일 실시예에 따르면, 표시 장치(10_2)는 하나의 서브 화소(PXn)에서 양 단부가 접촉하는 연결 전극의 종류에 따라 서로 구분되는 발광 소자 그룹(ED#1, ED#2)을 포함할 수 있다. 예를 들어, 하나의 서브 화소(PXn)에는 양 단부가 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치되되, 제1 연결 전극(CNE1_2) 및 제2 연결 전극(CNE2_2)과 접촉하는 제1 발광 소자 그룹(ED#1)과, 제4 연결 전극(CNE4_2) 및 제5 연결 전극(CNE5_2)과 접촉하는 제2 발광 소자 그룹(ED#2)이 배치될 수 있다. 각 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들은 제1 단부가 향하는 방향에 따라 구분된 제1 발광 소자(ED1)와 제2 발광 소자(ED2)를 포함할 수 있다.
각 발광 소자 그룹(ED#1, ED#2)들은 상대적으로 인접하게 배열된 복수의 발광 소자(ED)들이 이룰 수 있고, 발광 영역(EMA) 내에서 상대적으로 배치된 위치가 다를 수 있다. 예를 들어, 하나의 서브 화소(PXn)에는 발광 영역(EMA)의 중심부를 기준으로 제1 방향(DR1) 일 측에 배치된 제1 발광 소자 그룹(ED#1)과 제1 방향(DR1) 타 측에 배치된 제2 발광 소자 그룹(ED#2)이 배치될 수 있다. 제1 발광 소자 그룹(ED#1)과 제2 발광 소자 그룹(ED#2)은 서로 제1 방향(DR1)으로 이격될 수 있다. 각 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들 사이의 간격은 서로 다른 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들 간의 거리보다 작을 수 있다. 다만, 발광 소자 그룹(ED#1, ED#2)은 상술한 바와 같이 객관적으로 구분되지 않을 수 있으며, 발광 영역(EMA) 내에서 상대적으로 배치된 위치, 및 연결된 연결 전극(CNE)의 종류에 따라 구분될 수 잇다.
상술한 바와 같이, 제1 발광 소자 그룹(ED#1)과 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들은 각각 양 단부가 서로 다른 연결 전극(CNE)과 연결된다. 이와 유사하게, 서로 다른 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들은 제2 절연층(PAS2) 상에 배치된 연결 전극이 서로 다를 수 있다.
제3 연결 전극(CNE3_2)은 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들과 중첩하도록 배치되며, 제2 절연층(PAS2)에 형성된 개구부(OP)를 통해 노출된 제2 발광 소자 그룹(ED#2)과 접촉할 수 있다. 제3 연결 전극(CNE3_2)은 제1 방향(DR1)으로 이웃한 다른 서브 화소(PXn)의 서브 영역(SA)까지 연장되어 배치되고, 다른 서브 화소(PXn)의 서브 영역(SA)에 형성된 제3 컨택부(CT3)를 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 제3 연결 전극(CNE3_2)은 제2 타입 연결 전극일 수 있다.
제6 연결 전극(CNE6_2)은 제2 절연층(PAS2) 상에서 제3 연결 전극(CNE3_2)과 제1 방향(DR1)으로 이격되어 배치될 수 있다. 제6 연결 전극(CNE6_2)은 제1 발광 소자 그룹(ED#1)의 발광 소자(ED)들과 중첩하도록 배치되고, 제2 절연층(PAS2)에 형성된 개구부(OP)를 통해 노출된 제1 발광 소자 그룹(ED#1)과 접촉할 수 있다. 제6 연결 전극(CNE6_2)은 제3 연결 전극(CNE3_2)과 달리 그 하부의 전극 또는 도전층과 직접 연결되지 않는 제3 타입 연결 전극일 수 있다. 다만, 제6 연결 전극(CNE6_2)은 제1 전극(RME1) 및 제2 전극(RME2) 상에서 그 하부에 배치된 제4 연결 전극(CNE4_2) 및 제5 연결 전극(CNE5_2)과 중첩하는 제3 전극 연장부(CE3)를 더 포함할 수 있다. 제3 전극 연장부(CE3)는 제2 절연층(PAS2)을 관통하는 복수의 제6 컨택부(CT6)를 통해 제4 연결 전극(CNE4_2) 및 제5 연결 전극(CNE5_2)과 접촉할 수 있다.
제1 연결 전극(CNE1_2)과 제2 연결 전극(CNE2_2)으로 흐르는 전류는 제1 발광 소자 그룹(ED#1)의 발광 소자(ED)들을 통해 제6 연결 전극(CNE6_2)으로 흐를 수 있다. 상기 전류는 제6 연결 전극(CNE6_2)을 통해 제4 연결 전극(CNE4_2) 및 제5 연결 전극(CNE5_2)으로 흐르고, 이들은 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들을 통해 제3 연결 전극(CNE3_2)으로 흐를 수 있다. 제1 발광 소자 그룹(ED#1)의 발광 소자(ED)들과 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들은 제3 타입 연결 전극인 제4 내지 제6 연결 전극(CNE4_2, CNE5_2, CNE6_2)들을 통해 서로 전기적으로 연결될 수 있고, 하나의 서브 화소(PXn)에 배치된 발광 소자(ED)들은 부분적으로 서로 직렬로 연결될 수 있다.
일 실시예에 따른 표시 장치(10_2)는 동일한 층에 배치된 발광 소자들이 서로 다른 발광 소자 그룹(ED#1, ED#2)으로 구분될 수 있고, 이들은 제3 타입 연결 전극을 통해 직렬로 연결될 수 있다. 표시 장치(10_2)는 배향 방향이 다른 발광 소자(ED)들을 포함하고, 복수의 연결 전극들을 통해 발광 소자(ED)들이 2단 직렬-2단 병렬 연결을 구성할 수 있다. 본 실시예에 따른 표시 장치(10_2)는 직렬로 연결된 발광 소자(ED)들을 더 포함하여 단위 면적 당 휘도가 향상될 수 있다.
도 18은 도 16의 표시 장치의 다른 실시예에 따른 일 서브 화소를 나타내는 평면도이다.
도 18을 참조하면, 일 실시예에 따른 표시 장치(10_2)는 도 11의 실시예와 유사하게 제2 전극(RME2)이 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 연결되고, 제2 연결 전극(CNE2_2)과 제3 연결 전극(CNE3_2)은 각각 제1 전극(RME1) 및 제2 전극(RME2)과 연결될 수 있다. 제2 연결 전극(CNE2_2)은 제1 전극(RME1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되고, 제3 연결 전극(CNE3_2)은 제2 전극(RME2)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 본 실시예는 제2 전극(RME2)의 연결 구조가 도 11의 실시예와 동일한 점에서 도 16의 실시예와 차이가 있다.
제2 전극(RME2_2)은 하부의 제4 도전층과 연결된 제1 타입 전극일 수 있다. 제2 전극(RME2_2)은 제1 뱅크(BNL1)와 중첩된 부분에 형성된 제2 전극 컨택홀(CTS)을 통해 비아층(VIA) 제2 전압 배선(VL2)과 접촉할 수 있다.
제2 연결 전극(CNE2_2)은 제2 전극(RME2) 상에 배치되되 서브 영역(SA)에서 제1 전극(RME1) 상에 놓이도록 배치될 수 있다. 제2 연결 전극(CNE2_2)은 제1 절연층(PAS1)을 관통하는 제4 컨택부(CT4)를 통해 제1 전극(RME1)과 접촉할 수 있고, 제1 전극(RME1)을 통해 제1 트랜지스터(T1)와 전기적으로 연결될 수 있다.
제3 연결 전극(CNE3_2)은 제1 전극(RME1) 및 제2 전극(RME2) 사이의 영역과 중첩하도록 배치되되 제2 전극(RME2)과 연결될 수 있다. 제3 연결 전극(CNE3_2)은 서브 영역(SA)에서 제2 전극(RME2) 상에 놓이도록 배치될 수 있다. 제3 연결 전극(CNE3_2)은 제1 절연층(PAS1) 및 제2 절연층(PAS2)을 관통하는 제5 컨택부(CT5)를 통해 제2 전극(RME2)과 접촉할 수 있고, 제2 전극(RME2)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다.
도 19는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 20은 도 19의 Q8-Q8’선을 따라 자른 단면도이다. 도 21은 도 19의 Q9-Q9’선 및 Q10-Q10’선을 따라 자른 단면도이다. 도 20은 서로 다른 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들의 양 단부를 가로지르는 단면을 도시하고, 도 21은 복수의 컨택부들을 가로지르는 단면을 도시하고 있다.
도 19 내지 도 21을 참조하면, 일 실시예에 따른 표시 장치(10_3)는 각 서브 화소(PXn)마다 더 많은 수의 전극(RME)들과 연결 전극(CNE)들을 포함할 수 있다. 하나의 서브 화소(PXn)에 배치된 발광 소자(ED)들의 개수가 증가하여 단위 면적 당 휘도가 증가할 수 있다. 본 실시예에 따른 표시 장치(10_3)는 각 서브 화소(PXn)에 배치된 전극(RME)의 수가 다른 점에서 도 16의 실시예와 차이가 있다.
표시 장치(10_3)는 제1 전극(RME1_3) 및 제2 전극(RME2_3)에 더하여 제3 전극(RME3_3) 및 제4 전극(RME4_3)을 더 포함할 수 있다. 제3 전극(RME3_3)은 제2 전극(RME2_3)과 제2 방향(DR2)으로 이격되어 배치되고, 제4 전극(RME4_3)은 제3 전극(RME3_3)을 사이에 두고 제2 전극(RME2_3)과 제2 방향(DR2)으로 이격될 수 있다. 제3 전극(RME3_3)은 제2 전극(RME2_3)과 제2 방향(DR2)으로 이격되어 대향하고, 제4 전극(RME4_3)은 제3 전극(RME3_3)과 제2 방향(DR2)으로 이격되어 대향할 수 있다. 제1 전극(RME1_3) 및 제2 전극(RME2_3)과 유사하게, 제3 전극(RME3_3) 및 제4 전극(RME4_3)도 제1 방향(DR1)으로 연장되어 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 배치될 수 있고, 제1 방향(DR1)으로 이웃한 다른 서브 화소(PXn)의 제3 전극(RME3_3) 및 제4 전극(RME4_3)과 분리부(ROP)에서 이격될 수 있다. 제3 전극(RME3_3)과 제4 전극(RME4_3)은 제2 전극(RME2_3)과 유사하게 비아층(VIA) 하부의 제4 도전층과 직접 연결되지 않을 수 있다. 다만, 제3 전극(RME3_3)과 제4 전극(RME4_3)은 후술하는 연결 전극(CNE)과 접촉하는 제3 타입 전극일 수 있다.
복수의 발광 소자(ED)들은 제1 전극(RME1_3)과 제2 전극(RME2_3), 및 제3 전극(RME3_3)과 제4 전극(RME4_3) 상에 배치될 수 있다. 발광 소자(ED)는 제1 절연층(PAS1) 상에서 양 단부가 제1 전극(RME1_3) 및 제2 전극(RME2_3) 상에 배치된 제1 발광 소자 그룹(ED#1)과, 제1 절연층(PAS1) 상에서 양 단부가 제3 전극(RME3_3) 및 제4 전극(RME4_3) 상에 배치된 제2 발광 소자 그룹(ED#2)으로 구분될 수 있다. 각 발광 소자 그룹(ED#1, ED#2)의 발광 소자(ED)들은 제1 단부가 향하는 방향에 따라 구분된 제1 발광 소자(ED1)와 제2 발광 소자(ED2)를 포함할 수 있다.
제1 연결 전극(CNE1_3)과 제2 연결 전극(CNE2_3)은 각각 제1 전극(RME1_3)과 제2 전극(RME2_3) 상에 배치될 수 있다. 이들의 배치는 실질적으로 도 3의 실시예와 동일할 수 있다. 제1 연결 전극(CNE1_3)과 제2 연결 전극(CNE2_3)은 제1 발광 소자 그룹(ED#1)의 양 단부와 접촉할 수 있다.
제4 연결 전극(CNE4_3)과 제5 연결 전극(CNE5_3)은 각각 제3 전극(RME3_3)과 제4 전극(RME4_3) 상에 배치될 수 있다. 제3 연결 전극(CNE3_3)과 제4 연결 전극(CNE4_3)은 제2 발광 소자 그룹(ED#2)의 양 단부와 접촉할 수 있다. 이들의 배치는 제1 연결 전극(CNE1_3) 및 제2 연결 전극(CNE2_3)과 유사하되, 그 하부의 전극(RME)과의 연결이 다를 수 있다. 예를 들어, 제4 연결 전극(CNE4_3)은 서브 영역(SA)에서 제1 절연층(PAS1)을 관통하는 제7 컨택부(CT7)를 통해 제3 전극(RME3_3)과 접촉하고, 제5 연결 전극(CNE5_3)은 서브 영역(SA)에서 제1 절연층(PAS1)을 관통하는 제8 컨택부(CT8)를 통해 제4 전극(RME4_3)과 접촉할 수 있다. 제3 전극(RME3_3)과 제4 전극(RME4_3)은 제2 전극(RME2_3)과 달리 그 상부의 연결 전극과 연결되어 플로팅 되지 않을 수 있다.
제3 연결 전극(CNE3_3)은 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들과 중첩하도록 배치되며, 제2 절연층(PAS2)에 형성된 개구부(OP)를 통해 노출된 제2 발광 소자 그룹(ED#2)과 접촉할 수 있다. 제3 연결 전극(CNE3_3)은 서브 영역(SA)까지 연장되어 배치되고 서브 영역(SA)에 형성된 제3 컨택부(CT3)를 통해 제2 전압 배선(VL2)과 접촉할 수 있다.
제6 연결 전극(CNE6_3)은 제2 절연층(PAS2) 상에서 제3 연결 전극(CNE3_3)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제6 연결 전극(CNE6_3)은 제1 발광 소자 그룹(ED#1)의 발광 소자(ED)들과 중첩하도록 배치되고, 제2 절연층(PAS2)에 형성된 개구부(OP)를 통해 노출된 제1 발광 소자 그룹(ED#1)과 접촉할 수 있다. 제6 연결 전극(CNE6_3)은 제3 연결 전극(CNE3_3)과 달리 그 하부의 전극 또는 도전층과 직접 연결되지 않는 제3 타입 연결 전극일 수 있다. 다만, 제6 연결 전극(CNE6_3)은 발광 영역(EMA) 내에서 제2 방향(DR2)으로 연장되어 제2 전극(RME2_3), 제3 전극(RME3_3) 및 제4 전극(RME4_3)에 걸쳐 배치된 제3 전극 연장부(CE3)를 포함할 수 있다. 제3 전극 연장부(CE3)는 제4 연결 전극(CNE4_3) 및 제5 연결 전극(CNE5_3)과 중첩하도록 배치되고, 제2 절연층(PAS2)을 관통하는 복수의 제6 컨택부(CT6)를 통해 제4 연결 전극(CNE4_3) 및 제5 연결 전극(CNE5_3)과 접촉할 수 있다.
도 16의 실시예와 유사하게, 제1 발광 소자 그룹(ED#1)과 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들은 제6 연결 전극(CNE6_3), 제4 연결 전극(CNE4_3) 및 제5 연결 전극(CNE5_3)을 통해 전기적으로 연결될 수 있다. 본 실시예에 따른 표시 장치(10_3)는 더 많은 수의 전극(RME)들을 포함하여 더 많은 발광 소자(ED)들이 배치될 수 있고, 복수의 발광 소자(ED)들은 2단 직렬-2단 병렬 연결을 구성할 수 있다. 표시 장치(10_3)는 더 많은 발광 소자(ED)들을 더 포함하여 단위 면적 당 휘도가 향상될 수 있다.
도 22는 도 19의 표시 장치의 다른 실시예에 따른 일 서브 화소를 나타내는 평면도이다.
도 22를 참조하면, 일 실시예에 따른 표시 장치(10_3)는 도 11의 실시예와 유사하게 제2 전극(RME2_3)이 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 연결되고, 제2 연결 전극(CNE2_3)과 제3 연결 전극(CNE3_3)은 각각 제1 전극(RME1_3) 및 제2 전극(RME2_3)과 연결될 수 있다. 제2 연결 전극(CNE2_3)은 제1 전극(RME1_3)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되고, 제3 연결 전극(CNE3_3)은 제2 전극(RME2_3)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 본 실시예는 제2 전극(RME2_3)의 연결 구조가 도 11의 실시예와 동일한 점에서 도 19의 실시예와 차이가 있다. 제2 전극(RME2_3), 제2 연결 전극(CNE2_3) 및 제3 연결 전극(CNE3_3)의 배치 및 연결에 대한 내용은 도 11 및 도 18을 참조하여 상술한 바와 실질적으로 동일하므로, 자세한 설명은 생략하기로 한다.
도 23은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 23을 참조하면, 일 실시예에 따른 표시 장치(10_4)는 각 서브 화소(PXn)마다 더 많은 수의 연결 전극(CNE)들을 포함하여, 각 서브 화소(PXn)의 발광 소자(ED)들이 4단 직렬-2단 병렬 연결을 구성할 수 있다. 본 실시예는 표시 장치(10_4)의 각 서브 화소(PXn)에 배치된 연결 전극(CNE)들의 개수 및 발광 소자(ED)들 사이의 직렬 연결이 다른 점에서 도 18의 실시예와 차이가 있다. 이하, 중복된 내용은 생략하고 발광 소자(ED)들과 연결 전극(CNE)들의 배치 및 연결에 대하여 설명하기로 한다.
도 19의 실시예와 비교하여, 일 실시예에 따른 표시 장치(10_4)는 제1 전극(RME1_4)과 제2 전극(RME2_4) 상에 배치된 발광 소자(ED)들이 제1 발광 소자 그룹(ED#1) 및 제3 발광 소자 그룹(ED#3)으로 구분되고, 제3 전극(RME3_4)과 제4 전극(RME4_4) 상에 배치된 발광 소자(ED)들이 제2 발광 소자 그룹(ED#2) 및 제4 발광 소자 그룹(ED#4)으로 구분될 수 있다.
복수의 연결 전극(CNE)들은 제1 내지 제6 연결 전극(CNE1_4, CNE2_4, CNE3_4, CNE4_4, CNE5_4, CNE6_4)에 더하여 제7 내지 제12 연결 전극(CNE7_4, CNE8_4, CNE9_4, CNE10_4, CNE11_4, CNE12_4)들을 더 포함할 수 있다. 제1 내지 제6 연결 전극(CNE1_4, CNE2_4, CNE3_4, CNE4_4, CNE5_4, CNE6_4)들의 배치 및 연결 관계는 실질적으로 도 18의 실시예와 동일하다. 다만, 제1 내지 제6 연결 전극(CNE1_4, CNE2_4, CNE3_4, CNE4_4, CNE5_4, CNE6_4)들은 제1 발광 소자 그룹(ED#1) 및 제2 발광 소자 그룹(ED#2)의 발광 소자(ED)들과만 접촉하도록 제1 방향(DR1)으로 연장된 길이가 도 18의 실시예에 비해 짧을 수 있다. 이들에 대한 자세한 설명은 생략하기로 한다.
제7 연결 전극(CNE7_4)은 제1 절연층(PAS1) 상에서 제1 전극(RME1_4)과 중첩하도록 배치된다. 제7 연결 전극(CNE7_4)은 제1 연결 전극(CNE1_4)과 제1 방향(DR1)으로 이격되며, 그 하부의 전극들 또는 도전층과 연결되지 않는 제3 타입 연결 전극일 수 있다. 제8 연결 전극(CNE8_4)은 제1 절연층(PAS1) 상에서 제2 전극(RME2_4)과 중첩하도록 배치된다. 제8 연결 전극(CNE8_4)은 제2 연결 전극(CNE2_4)과 제1 방향(DR1)으로 이격되며, 그 하부의 전극들 또는 도전층과 연결되지 않는 제3 타입 연결 전극일 수 있다. 제7 연결 전극(CNE7_4)과 제8 연결 전극(CNE8_4)은 각각 제3 발광 소자 그룹(ED#3) 발광 소자(ED)들의 양 단부와 접촉할 수 있다. 제7 연결 전극(CNE7_4)과 제8 연결 전극(CNE8_4)은 제6 연결 전극(CNE6_4)의 제3 전극 연장부(CE3)와 제6 컨택부(CT6)를 통해 접촉할 수 있다.
제9 연결 전극(CNE9_4)은 제2 절연층(PAS2) 상에서 제6 연결 전극(CNE6_4)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제9 연결 전극(CNE9_4)은 제3 발광 소자 그룹(ED#3)의 발광 소자(ED)들과 중첩하도록 배치되고, 제2 절연층(PAS2)에 형성된 개구부(OP)를 통해 노출된 제3 발광 소자 그룹(ED#3)과 접촉할 수 있다. 제9 연결 전극(CNE9_4)은 제3 연결 전극(CNE3_4)과 달리 그 하부의 전극 또는 도전층과 직접 연결되지 않는 제3 타입 연결 전극일 수 있다. 다만, 제9 연결 전극(CNE9_4)은 발광 영역(EMA) 내에서 제2 방향(DR2)으로 연장되어 제2 전극(RME2_4), 제3 전극(RME3_4) 및 제4 전극(RME4_4)에 걸쳐 배치된 제4 전극 연장부(CE4)를 포함할 수 있다. 제4 전극 연장부(CE4)는 후술하는 제10 연결 전극(CNE10_4) 및 제11 연결 전극(CNE11_4)과 중첩하도록 배치되고, 제2 절연층(PAS2)을 관통하는 복수의 제9 컨택부(CT9)를 통해 제10 연결 전극(CNE10_4) 및 제11 연결 전극(CNE11_4)과 접촉할 수 있다.
제10 연결 전극(CNE10_4)은 제1 절연층(PAS1) 상에서 제3 전극(RME3_4)과 중첩하도록 배치된다. 제10 연결 전극(CNE10_4)은 제4 연결 전극(CNE4_4)과 제1 방향(DR1)으로 이격되며, 그 하부의 전극들 또는 도전층과 연결되지 않는 제3 타입 연결 전극일 수 있다. 제11 연결 전극(CNE11_4)은 제1 절연층(PAS1) 상에서 제4 전극(RME4_4)과 중첩하도록 배치된다. 제11 연결 전극(CNE11_4)은 제5 연결 전극(CNE5_4)과 제1 방향(DR1)으로 이격되며, 그 하부의 전극들 또는 도전층과 연결되지 않는 제3 타입 연결 전극일 수 있다. 제10 연결 전극(CNE10_4)과 제11 연결 전극(CNE11_4)은 각각 제4 발광 소자 그룹(ED#4) 발광 소자(ED)들의 양 단부와 접촉할 수 있다. 제10 연결 전극(CNE10_4)과 제11 연결 전극(CNE11_4)은 제9 연결 전극(CNE9_4)의 제4 전극 연장부(CE4)와 제9 컨택부(CT9)를 통해 접촉할 수 있다.
제12 연결 전극(CNE12_4)은 제2 절연층(PAS2) 상에서 제3 연결 전극(CNE3_4)과 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제12 연결 전극(CNE12_4)은 제4 발광 소자 그룹(ED#4)의 발광 소자(ED)들과 중첩하도록 배치되고, 제2 절연층(PAS2)에 형성된 개구부(OP)를 통해 노출된 제4 발광 소자 그룹(ED#4)과 접촉할 수 있다. 제12 연결 전극(CNE12_4)은 제3 연결 전극(CNE3_4)과 달리 그 하부의 전극 또는 도전층과 직접 연결되지 않는 제3 타입 연결 전극일 수 있다. 다만, 제12 연결 전극(CNE12_4)은 제5 전극 연장부(CE5)를 포함할 수 있고, 제5 전극 연장부(CE5)는 제4 연결 전극(CNE4_4) 및 제5 연결 전극(CNE5_4)과 중첩하도록 배치될 수 있다. 제5 전극 연장부(CE5)는 제2 절연층(PAS2)을 관통하는 복수의 제10 컨택부(CT10)를 통해 제4 연결 전극(CNE4_4) 및 제5 연결 전극(CNE5_4)과 접촉할 수 있다.
표시 장치(10_4)는 발광 소자(ED)들이 더 많은 수의 발광 소자 그룹(ED#1, ED#2, ED#3, ED#4)들로 구분되고 이들이 서로 직렬로 연결될 수 있다. 이에 따라, 표시 장치(10_4)는 발광 소자(ED)들이 4단 직렬-2단 병렬 연결을 구성하여 각 서브 화소(PXn)의 휘도가 더욱 향상될 수 있다.
도 24는 도 23의 표시 장치의 다른 실시예에 따른 일 서브 화소를 나타내는 평면도이다.
도 24를 참조하면, 일 실시예에 따른 표시 장치(10_4)는 도 11의 실시예와 유사하게 제2 전극(RME2_4)이 제2 전극 컨택홀(CTS)을 통해 제2 전압 배선(VL2)과 연결되고, 제2 연결 전극(CNE2_4)과 제3 연결 전극(CNE3_4)은 각각 제1 전극(RME1_4) 및 제2 전극(RME2_4)과 연결될 수 있다. 제2 연결 전극(CNE2_4)은 제1 전극(RME1_4)을 통해 제1 트랜지스터(T1)와 전기적으로 연결되고, 제3 연결 전극(CNE3_4)은 제2 전극(RME2_4)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 본 실시예는 제2 전극(RME2_4)의 연결 구조가 도 11의 실시예와 동일한 점에서 도 23의 실시예와 차이가 있다. 제2 전극(RME2_4), 제2 연결 전극(CNE2_4) 및 제3 연결 전극(CNE3_4)의 배치 및 연결에 대한 내용은 도 11 및 도 18을 참조하여 상술한 바와 실질적으로 동일하므로, 자세한 설명은 생략하기로 한다.도 25는 다른 실시예에 따른 표시 장치의 일부분을 나타내는 단면도이다.
도 25를 참조하면, 일 실시예에 따른 표시 장치(10_5)는 제조 공정 중 발광 소자(ED)들의 정렬 위치를 고정시키는 절연층을 더 포함할 수 있다. 표시 장치(10_5)는 복수의 발광 소자(ED)들 상에 배치된 제3 절연층(PAS3_5)을 더 포함할 수 있다. 제3 절연층(PAS3_5)은 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)을 형성하는 공정 이전에 발광 소자(ED; ED1, ED2)들을 부분적으로 덮도록 배치될 수 있다. 제3 절연층(PAS3_5)은 연결 전극(CNE)들을 형성하는 공정에서 발광 소자(ED)들이 이탈하는 것을 방지할 수 있다.
제3 절연층(PAS3_5)은 제1 절연층(PAS1)과 발광 소자(ED)들 상에 부분적으로 배치될 수 있다. 예를 들어, 제3 절연층(PAS3_5)은 복수의 발광 소자(ED)들의 외면을 부분적으로 감싸도록 배치되며, 발광 소자(ED)들의 양 단부는 덮지 않도록 배치될 수 있다. 제3 절연층(PAS3_5) 중 발광 소자(ED)들 상에 배치된 부분은 평면도상 제1 절연층(PAS1) 상에서 제1 방향(DR1)으로 연장되어 배치됨으로써 각 서브 화소(PXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제3 절연층(PAS3_5)은 발광 소자(ED; ED1, ED2)들을 보호함과 동시에 표시 장치(10_5)의 제조 공정에서 발광 소자(ED)들의 위치를 고정할 수 있다.
제1 연결 전극(CNE1_5)과 제2 연결 전극(CNE2_5)들은 제3 절연층(PAS3_5) 상에서 서로 이격되어 배치될 수 있다. 제1 연결 전극(CNE1_5)은 제1 발광 소자(ED1)의 제1 단부 및 제2 발광 소자(ED2)의 제2 단부와 접촉하며 일부분이 제3 절연층(PAS3_5) 상에 배치되고, 제2 연결 전극(CNE2_5)은 제1 발광 소자(ED1)의 제2 단부 및 제2 발광 소자(ED2)의 제1 단부와 접촉하며 일부분이 제3 절연층(PAS3_5) 상에 배치될 수 있다. 제1 연결 전극(CNE1_5)과 제2 연결 전극(CNE2_5)은 제3 절연층(PAS3_5) 중 발광 소자(ED)들을 감싸는 부분 상에서 서로 제2 방향(DR2)으로 이격될 수 있다.
제3 연결 전극(CNE3_5)은 제2 절연층(PAS2) 및 제3 절연층(PAS3_5) 상에서 발광 소자(ED)들과 중첩하도록 배치될 수 있다. 제2 절연층(PAS2)에 형성된 개구부(OP)는 제3 절연층(PAS3_5)도 관통하여 발광 소자(ED)들의 측면을 노출할 수 있고, 제3 연결 전극(CNE3_5)은 개구부(OP)를 통해 노출된 발광 소자(ED)들의 측면과 부분적으로 접촉할 수 있다.
도 26은 다른 실시예에 따른 표시 장치의 일부분을 나타내는 단면도이다.
도 26을 참조하면, 일 실시예에 따른 표시 장치(10_6)는 제1 연결 전극(CNE1_6)과 제2 연결 전극(CNE2_6)이 서로 다른 층에 배치되고, 이들 사이에는 절연층이 더 배치될 수 있다. 본 실시예는 표시 장치(10_6)가 더 많은 절연층을 포함하는 점에서 도 25의 실시예와 차이가 있다.
제4 절연층(PAS4_6)은 제1 절연층(PAS1), 제3 절연층(PAS3_6) 및 제2 연결 전극(CNE2_6) 상에 배치될 수 있다. 제4 절연층(PAS4_6)은 제1 절연층(PAS1) 및 제3 절연층(PAS3_5) 상에 전면적으로 배치되되, 제1 연결 전극(CNE1_6)이 배치되는 발광 소자(ED)들의 일 단부는 노출하도록 배치될 수 있다. 제1 연결 전극(CNE1_6)은 일부분이 제4 절연층(PAS4_6) 상에 배치되며, 제1 연결 전극(CNE1_6)과 제2 연결 전극(CNE2_6)은 제4 절연층(PAS4_6)에 의해 상호 절연될 수 있다.
제3 연결 전극(CNE3_6)은 제2 절연층(PAS2_6), 제3 절연층(PAS3_6) 및 제4 절연층(PAS4_6) 상에서 발광 소자(ED)들과 중첩하도록 배치될 수 있다. 제2 절연층(PAS2_6)에 형성된 개구부(OP)는 제3 절연층(PAS3_6) 및 제4 절연층(PAS4_6)도 관통하여 발광 소자(ED)들의 측면을 노출할 수 있고, 제3 연결 전극(CNE3_6)은 개구부(OP)를 통해 노출된 발광 소자(ED)들의 측면과 부분적으로 접촉할 수 있다.
이상의 실시예들에서, 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)이 동일한 공정에서 형성되고, 제3 연결 전극(CNE3)은 다른 공정에서 형성될 수 있다. 다만, 본 실시예에 따른 표시 장치(10_6)는 제1 연결 전극(CNE1_6)과 제2 연결 전극(CNE2_6) 사이에 적어도 하나의 절연층들이 배치되어 각각 다른 공정에서 형성될 수 있다. 예를 들어, 발광 소자(ED)들을 배치한 뒤 제3 절연층(PAS3_6)을 형성하면, 제2 연결 전극(CNE2_6)을 먼저 형성하고 순차적으로 제4 절연층(PAS4_6)과 제1 연결 전극(CNE1_6)을 형성한다. 표시 장치(10_6)는 각 연결 전극(CNE1_6, CNE2_6, CNE3_6)들을 절연층(예를 들어 제2 절연층(PAS2_6), 제3 절연층(PAS3_6) 및 제4 절연층(PAS4_6))을 통해 상호 절연시킴에 따라, 제조 공정에서 연결 전극 재료들의 잔사에 따른 단락 문제를 방지할 수 있다.
도 27은 다른 실시예에 따른 표시 장치의 일부분을 나타내는 단면도이다.
도 27을 참조하면, 일 실시예에 따른 표시 장치(10_7)는 각 전극(RME; RME1, RME2)들과 비아층(VIA) 사이에 배치된 복수의 제2 뱅크(BNL2)들을 더 포함할 수 있다. 복수의 전극(RME; RME1, RME2)들은 발광 영역(EMA)에 배치된 부분이 제2 뱅크(BNL2) 상에 배치되며, 발광 소자(ED; ED1, ED2)들은 서로 이격된 제2 뱅크(BNL2)들 사이에 배치될 수 있다. 본 실시예의 표시 장치(10_7)는 전극(RME)의 하부에 배치된 제2 뱅크(BNL2)들을 더 포함하는 점에서 도 4의 실시예와 차이가 있다.
제2 뱅크(BNL2)는 비아층(VIA) 상에 직접 배치될 수 있다. 제2 뱅크(BNL2)는 발광 영역(EMA)의 중심에서 제1 방향(DR1)으로 연장되어 배치될 수 있다. 표시 장치(10_7)는 각 서브 화소(PXn)에 복수의 제2 뱅크(BNL2)들이 배치되며, 이들은 서로 이격될 수 있다. 예를 들어, 제2 뱅크(BNL2)는 각 발광 영역(EMA)에서 서로 제2 방향(DR2)으로 이격되어 배치될 수 있다. 제1 전극(RME1)과 제2 전극(RME2)은 각각 서로 다른 제2 뱅크(BNL2) 상에 배치될 수 있다.
제2 뱅크(BNL2)들은 제1 방향(DR1)으로 연장된 길이가 제1 뱅크(BNL1)가 둘러싸는 영역의 제1 방향(DR1) 길이보다 작을 수 있다. 즉, 제2 뱅크(BNL2)는 각 서브 화소(PXn)의 발광 영역(EMA) 내에 배치되어 표시 영역(DPA) 전면에서 비교적 좁은 폭을 갖고 일 방향으로 연장된 섬형의 패턴을 형성할 수 있다.
제2 뱅크(BNL2)는 비아층(VIA)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 제2 뱅크(BNL2)의 돌출된 부분은 경사진 측면을 가질 수 있다. 다만, 이에 제한되지 않고 제2 뱅크(BNL2)는 외면이 곡률진 반원 또는 반타원의 형상을 가질 수도 있다. 제2 뱅크(BNL2)는 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
일 실시예에서, 제1 전극(RME1) 및 제2 전극(RME2)의 제2 방향(DR2)으로 측정된 폭은 제2 뱅크(BNL2)보다 작을 수 있다.
제1 전극(RME1)과 제2 전극(RME2)은 제2 뱅크(BNL2)의 일 측면만을 덮도록 배치될 수 있다. 다만, 이에 제한되지 않고 전극(RME)들의 제2 방향(DR2)으로 측정된 폭은 제2 뱅크(BNL2)보다 클 수 있고, 전극(RME)들은 제2 뱅크(BNL2)의 양 측면을 덮을 수도 있다. 복수의 전극(RME)들은 적어도 제2 뱅크(BNL2)의 일 측면은 덮도록 배치되어 발광 소자(ED)에서 방출된 광을 반사시킬 수 있다.
복수의 전극(RME)들이 제2 방향(DR2)으로 이격된 간격은 제2 뱅크(BNL2)들 사이의 간격보다 좁을 수 있다. 표시 장치(10_7)가 제2 뱅크(BNL2)들을 더 포함하더라도, 각 전극(RME)들은 적어도 일부 영역이 비아층(VIA) 상에 직접 배치되어 이들은 동일 평면 상에 배치될 수 있다.
일 실시예에서, 제1 전극(RME1)과 제2 전극(RME2)은 제2 뱅크(BNL2)의 적어도 일 측면을 덮도록 배치될 수 있다. 제2 뱅크(BNL2)들은 소정의 높이를 갖고 측면이 경사지거나 곡률진 형상을 가질 수 있고, 발광 소자(ED)들은 제2 방향(DR2)으로 이격된 제2 뱅크(BNL2)들 사이에 배치된다. 발광 소자(ED)에서 생성된 광들은 발광 소자(ED)들의 양 단부 방향으로 방출될 수 있고, 상기 광들은 제2 뱅크(BNL2)의 측면 상에 놓인 전극(RME)을 향해 진행할 수 있다. 상술한 바와 같이, 전극(RME)들은 반사율이 높은 재료를 포함할 수 있고, 발광 소자(ED)에서 방출된 광들은 전극(RME)에서 비아층(VIA)의 상부 방향으로 반사될 수 있다. 표시 장치(10_8)는 비아층(VIA)과 전극(RME) 사이에 배치된 제2 뱅크(BNL2)들을 더 포함하여 전면 출광 효율이 향상될 수 있다.
도 28은 다른 실시예에 따른 발광 소자의 단면도이다. 도 29는 도 28의 발광 소자를 포함하는 표시 장치의 일부분을 나타내는 평면도이다.
도 28 및 도 29를 참조하면, 일 실시예에 따른 발광 소자(ED_8)는 제3 반도체층(33)이 생략되고, 하나의 제1 반도체층(31)과 복수의 발광층(36), 제2 반도체층(32), 및 전극층(37)을 포함할 수 있다. 발광 소자(ED_8)는 길이 방향의 중심부에 제1 반도체층(31)이 배치되고, 길이 방향의 양 단에는 각각 발광층(36), 제2 반도체층(32) 및 전극층(37)이 순차적으로 배치될 수 있다. 발광 소자(ED_8)는 일 방향으로 연장된 형상을 갖고, 발광 소자(ED_8)의 복수의 반도체층들이 제1 반도체층(31)을 기준으로 대칭적 배치를 가질 수 있다. 도면에서는 발광 소자(ED_8)의 양 단부에 각각 전극층(37)이 배치된 경우가 예시되어 있으나, 이에 제한되지 않고 적어도 어느 하나의 전극층(37)은 생략될 수 있다.
도 7 및 도 10의 실시예와 같이, 표시 장치(10)에 배치되는 발광 소자(ED)는 길이 방향의 중심부에서 제3 연결 전극(CNE3)과 제1 반도체층(31)이 연결되고, 양 단부가 제1 연결 전극(CNE1) 또는 제2 연결 전극(CNE2)과 연결된다. 제3 연결 전극(CNE3)으로 흐르는 전류는 양 단부 중 제2 반도체층(32) 또는 전극층(37)이 배치된 일 단부를 통해 흐르면서 발광층(36)에서 광을 방출하고, 제3 반도체층(33)이 배치된 타 단부로는 전류가 흐르지 않을 수 있다. 다만, 도 28의 실시예와 같이 발광 소자(ED_8)가 복수의 발광층(36)을 포함하여 제1 반도체층(31)을 기준으로 양 단부에 각각 제2 반도체층(32) 또는 전극층(37)이 배치되는 경우, 제3 연결 전극(CNE3)을 통해 제1 반도체층(31)으로 흐르는 전류는 각각 양 단부로 흘러 발광층(36)에서 광을 방출할 수 있다.
도 29에 도시된 바와 같이, 일 실시예에 따른 표시 장치(10_8)는 복수의 발광층(36)을 포함하는 발광 소자(ED_8)들을 포함하고, 발광 소자(ED_8)의 배향 방향에 무관하게 전류가 흐를 수 있다. 발광 소자(ED_8)는 제1 반도체층(31)이 제3 연결 전극(CNE3)과 연결되고, 양 단부에 배치된 각 전극층(37) 또는 제2 반도체층(32)이 각각 제1 연결 전극(CNE1) 또는 제2 연결 전극(CNE2)과 연결될 수 있다. 발광 소자(ED_8)의 양 단부 중 제1 전극(RME1) 상에 배치된 제1 단부는 제1 연결 전극(CNE1)과 연결되고, 제2 전극(RME2) 상에 배치된 제2 단부는 제2 연결 전극(CNE2)과 연결될 수 있다.
도 7 및 도 10의 실시예와 달리, 발광 소자(ED_8)의 양 단부에는 p형 반도체층인 제2 반도체층(32)이 배치되고, 제1 반도체층(31)과의 사이에 각각 발광층(36)이 배치된다. 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)으로부터 흐르는 전류는 각각 발광 소자(ED_8)의 제2 반도체층(32)과 발광층(36)을 통해 제1 반도체층(31)으로 흐를 수 있고, 표시 장치(10_8)의 대부분의 발광 소자(ED_8)들이 발광할 수 있다. 일 실시예에 따른 표시 장치(10_8)는 복수의 발광층(36)을 포함하는 발광 소자(ED_8)들을 포함하여, 발광 소자(ED_8)의 배향 방향 및 전류의 흐름 방향과 무관하게 발광할 수 있어 서브 화소(PXn)의 단위 면적 당 발광량이 증가할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (20)

  1. 기판 상에 배치되고 서로 이격된 제1 전극 및 제2 전극;
    상기 제1 전극과 상기 제2 전극 상에 배치된 제1 절연층;
    상기 제1 절연층 상에서 제1 단부가 상기 제1 전극 상에 배치되고 제2 단부가 상기 제2 전극 상에 배치된 복수의 발광 소자들;
    상기 제1 전극 상에 배치되어 상기 발광 소자의 상기 제1 단부와 전기적으로 접촉하는 제1 연결 전극;
    상기 제2 전극 상에 배치되어 상기 발광 소자의 상기 제2 단부와 전기적으로 접촉하는 제2 연결 전극;
    상기 제1 발광 소자, 상기 제1 연결 전극 및 상기 제2 연결 전극 상에 배치된 제2 절연층; 및
    상기 제2 절연층 상에 배치되고 상기 제2 절연층에 형성되어 상기 발광 소자를 부분적으로 노출하는 개구부를 통해 상기 발광 소자와 전기적으로 접촉하는 제3 연결 전극을 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 연결 전극은 상기 발광 소자의 일 단부면과 전기적으로 접촉하고 상기 제2 연결 전극은 상기 발광 소자의 타 단부면과 전기적으로 접촉하며,
    상기 제3 연결 전극은 상기 발광 소자의 측면과 전기적으로 접촉하는 표시 장치.
  3. 제2 항에 있어서,
    상기 발광 소자는 제1 단부가 상기 제1 전극 상에 놓이고 제2 단부가 상기 제2 전극 상에 놓인 제1 발광 소자, 및 제1 단부가 상기 제2 전극 상에 놓이고 제2 단부가 상기 제1 전극 상에 놓인 제2 발광 소자를 포함하는 표시 장치.
  4. 제1 항에 있어서,
    상기 발광 소자는 복수의 반도체층 및 상기 복수의 반도체층을 둘러싸는 절연막을 포함하고,
    상기 제3 연결 전극은 상기 발광 소자의 측면에서 반도체층과 전기적으로 접촉하는 표시 장치.
  5. 제4 항에 있어서,
    상기 발광 소자는 제1 반도체층, 상기 제1 반도체층 상에 배치된 제2 반도체층, 상기 제1 반도체층과 상기 제2 반도체층 사이에 배치된 발광층, 및 상기 제1 반도체층의 상기 발광층과 대향하는 일 면의 반대편 면에 배치된 제3 반도체층을 포함하고,
    상기 제3 연결 전극은 상기 제1 반도체층과 전기적으로 접촉하는 표시 장치.
  6. 제5 항에 있어서,
    상기 발광 소자는 상기 제1 반도체층이 상기 제3 연결 전극과 전기적으로 접촉하는 부분과 상기 제3 반도체층이 위치한 일 단부면 사이에 배치된 제4 반도체층을 더 포함하는 표시 장치.
  7. 제1 항에 있어서,
    상기 기판 상에 배치된 도전층, 및 상기 도전층 상에 배치된 비아층을 더 포함하고,
    상기 제1 전극은 상기 비아층을 관통하는 제1 전극 컨택홀을 통해 상기 도전층의 제1 도전 패턴과 전기적으로 접촉하고,
    상기 제1 연결 전극은 상기 제1 절연층을 관통하는 제1 컨택부를 통해 상기 제1 전극과 전기적으로 접촉하는 표시 장치.
  8. 제7 항에 있어서,
    상기 제2 연결 전극은 상기 비아층 및 상기 제1 절연층을 관통하는 제2 컨택부를 통해 상기 도전층의 제2 도전 패턴과 전기적으로 접촉하고,
    상기 제3 연결 전극은 상기 비아층, 상기 제1 절연층 및 상기 제2 절연층을 관통하는 제3 컨택부를 통해 상기 도전층의 전압 배선과 전기적으로 접촉하는 표시 장치.
  9. 제7 항에 있어서,
    상기 제2 전극은 상기 비아층을 관통하는 제2 전극 컨택홀을 통해 상기 도전층의 전압 배선과 전기적으로 접촉하고,
    상기 제2 연결 전극은 상기 제1 절연층을 관통하는 제4 컨택부를 통해 상기 제1 전극과 전기적으로 접촉하며,
    상기 제3 연결 전극은 상기 제1 절연층 및 상기 제2 절연층을 관통하는 제5 컨택부를 통해 상기 제2 전극과 전기적으로 접촉하는 표시 장치.
  10. 제1 항에 있어서,
    상기 제1 절연층과 상기 제2 절연층 사이에서 상기 제1 전극 상에 배치되어 상기 발광 소자와 전기적으로 접촉하는 제4 연결 전극;
    상기 제1 절연층과 상기 제2 절연층 사이에서 상기 제2 전극 상에 배치되어 상기 발광 소자와 접촉하는 제5 연결 전극; 및
    상기 제2 절연층 상에 배치되어 상기 발광 소자와 접촉하는 제6 연결 전극을 더 포함하고,
    상기 제4 연결 전극은 상기 제1 연결 전극과 이격되고,
    상기 제5 연결 전극은 상기 제2 연결 전극과 이격되며,
    상기 제6 연결 전극은 상기 제3 연결 전극과 이격되어 배치된 표시 장치.
  11. 제10 항에 있어서,
    상기 제3 연결 전극은 상기 제4 연결 전극 및 상기 제5 연결 전극이 전기적으로 접촉하는 상기 발광 소자들과 중첩하도록 배치되고,
    상기 제6 연결 전극은 상기 제1 연결 전극 및 상기 제2 연결 전극이 전기적으로 접촉하는 상기 발광 소자들과 중첩하도록 배치되며,
    상기 제6 연결 전극은 상기 제2 절연층을 관통하는 제6 컨택부들을 통해 상기 제4 연결 전극 및 상기 제5 연결 전극과 전기적으로 접촉하는 표시 장치.
  12. 제1 항에 있어서,
    상기 기판 상에 배치되고 서로 이격된 제3 전극 및 제4 전극;
    상기 제3 전극 상에 배치된 제4 연결 전극;
    상기 제4 전극 상에 배치된 제5 연결 전극; 및
    상기 제2 절연층 상에 배치된 제6 연결 전극을 더 포함하고,
    상기 발광 소자는 상기 제1 전극과 상기 제2 전극 상에 배치된 제1 발광 소자 그룹, 및 상기 제3 전극과 상기 제4 전극 상에 배치된 제2 발광 소자 그룹을 포함하며,
    상기 제3 연결 전극은 상기 제2 발광 소자 그룹과 전기적으로 접촉하고,
    상기 제6 연결 전극은 상기 제1 발광 소자 그룹과 전기적으로 접촉하는 표시 장치.
  13. 제12 항에 있어서,
    상기 제6 연결 전극은 상기 제2 전극, 상기 제3 전극 및 상기 제4 전극에 걸쳐 배치된 전극 연장부를 더 포함하고,
    상기 전극 연장부는 상기 제2 절연층을 관통하는 제6 컨택부를 통해 상기 제4 연결 전극 및 상기 제5 연결 전극과 전기적으로 접촉하는 표시 장치.
  14. 제1 항에 있어서,
    상기 발광 소자와 상기 제2 절연층 사이에 배치된 제3 절연층을 더 포함하고,
    상기 제1 연결 전극 및 상기 제2 연결 전극은 일부분이 상기 제3 절연층 상에 배치되고,
    상기 제2 절연층의 상기 개구부는 상기 제3 절연층을 관통하여 상기 발광 소자를 노출하는 표시 장치.
  15. 제14 항에 있어서,
    상기 제2 연결 전극과 상기 제2 절연층 사이에 배치된 제4 절연층을 더 포함하고,
    상기 제1 연결 전극은 일부분이 상기 제4 절연층 상에 배치되고,
    상기 제2 절연층의 상기 개구부는 상기 제4 절연층을 관통하여 상기 발광 소자를 노출하는 표시 장치.
  16. n형 도펀트로 도핑된 제1 반도체층;
    상기 제1 반도체층 상에 배치되고 p형 도펀트로 도핑된 제2 반도체층;
    상기 제1 반도체층과 상기 제2 반도체층 사이에 배치된 발광층;
    상기 제1 반도체층의 상기 발광층과 대향하는 일 면의 반대편 타 면에 배치되고 도핑되지 않은 제3 반도체층; 및
    적어도 상기 발광층의 외면을 둘러싸도록 배치된 절연막을 포함하는 발광 소자.
  17. 제16 항에 있어서,
    상기 제3 반도체층의 길이는 상기 발광 소자의 길이의 20% 이하의 범위를 갖는 발광 소자.
  18. 제17 항에 있어서,
    상기 제3 반도체층 내에 배치된 전자 차단층을 더 포함하는 발광 소자.
  19. 제17 항에 있어서,
    상기 제3 반도체층과 상기 발광층 사이에서 상기 제1 반도체층 내에 배치된 전자 차단층을 더 포함하는 발광 소자.
  20. 제19 항에 있어서,
    상기 전자 차단층과 상기 제3 반도체층 사이의 간격은 상기 전자 차단층과 상기 발광층 사이의 간격보다 작은 발광 소자.
PCT/KR2021/014927 2020-10-23 2021-10-22 발광 소자 및 이를 포함하는 표시 장치 WO2022086277A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202180055734.8A CN116018688A (zh) 2020-10-23 2021-10-22 发光二极管和包括该发光二极管的显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0138157 2020-10-23
KR1020200138157A KR20220054480A (ko) 2020-10-23 2020-10-23 발광 소자 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
WO2022086277A1 true WO2022086277A1 (ko) 2022-04-28

Family

ID=81257740

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/014927 WO2022086277A1 (ko) 2020-10-23 2021-10-22 발광 소자 및 이를 포함하는 표시 장치

Country Status (4)

Country Link
US (1) US20220131047A1 (ko)
KR (1) KR20220054480A (ko)
CN (1) CN116018688A (ko)
WO (1) WO2022086277A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200010704A (ko) * 2018-07-20 2020-01-31 삼성디스플레이 주식회사 발광 장치, 그의 제조 방법, 및 이를 포함한 표시 장치
KR20200068150A (ko) * 2018-12-04 2020-06-15 삼성디스플레이 주식회사 표시장치 및 이의 제조 방법
KR20200088347A (ko) * 2017-11-27 2020-07-22 가부시키가이샤 니콘 발광 소자 및 표시 장치, 그리고 그 제조 방법
KR20200102615A (ko) * 2019-02-21 2020-09-01 삼성디스플레이 주식회사 발광 소자 및 이를 구비한 표시 장치
KR20200116363A (ko) * 2019-04-01 2020-10-12 삼성전자주식회사 화합물, 및 이를 포함하는 광전 소자, 이미지 센서 및 전자 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200088347A (ko) * 2017-11-27 2020-07-22 가부시키가이샤 니콘 발광 소자 및 표시 장치, 그리고 그 제조 방법
KR20200010704A (ko) * 2018-07-20 2020-01-31 삼성디스플레이 주식회사 발광 장치, 그의 제조 방법, 및 이를 포함한 표시 장치
KR20200068150A (ko) * 2018-12-04 2020-06-15 삼성디스플레이 주식회사 표시장치 및 이의 제조 방법
KR20200102615A (ko) * 2019-02-21 2020-09-01 삼성디스플레이 주식회사 발광 소자 및 이를 구비한 표시 장치
KR20200116363A (ko) * 2019-04-01 2020-10-12 삼성전자주식회사 화합물, 및 이를 포함하는 광전 소자, 이미지 센서 및 전자 장치

Also Published As

Publication number Publication date
KR20220054480A (ko) 2022-05-03
US20220131047A1 (en) 2022-04-28
CN116018688A (zh) 2023-04-25

Similar Documents

Publication Publication Date Title
WO2020242116A1 (ko) 표시 장치
WO2021242074A1 (ko) 표시 장치
WO2021125704A1 (ko) 표시 장치
WO2021066287A1 (ko) 표시 장치 및 이의 제조 방법
WO2022045698A1 (ko) 표시 장치
WO2022154517A1 (ko) 표시 장치
WO2022035233A1 (ko) 표시 장치
WO2021091062A1 (ko) 표시 장치
WO2021215585A1 (ko) 표시 장치
WO2022149813A1 (ko) 표시 장치
WO2021235689A1 (ko) 표시 장치
WO2022146131A1 (ko) 표시 장치
WO2022059986A1 (ko) 표시 장치
WO2022031104A1 (ko) 표시 장치
WO2022035232A1 (ko) 표시 장치
WO2022050685A1 (ko) 표시 장치
WO2022019547A1 (ko) 표시 장치
WO2022025395A1 (ko) 표시 장치
WO2021230426A1 (ko) 표시 장치
WO2021206217A1 (ko) 표시 장치 및 이의 제조 방법
WO2021246572A1 (ko) 발광 소자, 이의 제조 방법 및 표시 장치
WO2022086277A1 (ko) 발광 소자 및 이를 포함하는 표시 장치
WO2022055297A1 (ko) 표시 장치
WO2022092880A1 (ko) 표시 장치
WO2022139401A1 (ko) 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21883344

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21883344

Country of ref document: EP

Kind code of ref document: A1