WO2020202430A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2020202430A1
WO2020202430A1 PCT/JP2019/014449 JP2019014449W WO2020202430A1 WO 2020202430 A1 WO2020202430 A1 WO 2020202430A1 JP 2019014449 W JP2019014449 W JP 2019014449W WO 2020202430 A1 WO2020202430 A1 WO 2020202430A1
Authority
WO
WIPO (PCT)
Prior art keywords
diode
layer
type
semiconductor substrate
igbt
Prior art date
Application number
PCT/JP2019/014449
Other languages
English (en)
French (fr)
Inventor
光太 木村
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to JP2021511799A priority Critical patent/JP7192968B2/ja
Priority to US17/311,544 priority patent/US11973132B2/en
Priority to PCT/JP2019/014449 priority patent/WO2020202430A1/ja
Priority to DE112019007159.9T priority patent/DE112019007159T5/de
Priority to CN201980094734.1A priority patent/CN113632238B/zh
Publication of WO2020202430A1 publication Critical patent/WO2020202430A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8613Mesa PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout

Definitions

  • the present invention relates to a semiconductor device in which an IGBT and a diode are provided on the same semiconductor substrate.
  • IGBT insulated gate type bipolar transistors
  • the well region provided with the termination of the trench gate is arranged between the IGBT and the diode. Therefore, the diode is sandwiched between the well region and the termination region where a thick p + type layer is formed. Therefore, the recovery current may increase due to the current concentration during diode operation, and the semiconductor device may be destroyed.
  • the present invention has been made to solve the above-mentioned problems, and an object of the present invention is to obtain a semiconductor device capable of preventing recovery destruction.
  • the semiconductor device includes a semiconductor substrate having a first main surface and a second main surface opposite to each other, and an IGBT, a diode, and a well region provided on the semiconductor substrate.
  • the diode has a trench gate provided on the first main surface of the semiconductor substrate, the diode has a p-type anode layer provided on the first main surface of the semiconductor substrate, and the well region is the semiconductor. It has a p-type well layer provided on the first main surface of the substrate, which has a concentration higher than that of the p-type anode layer and a depth deeper than that of the trench gate, and the end of the trench gate is provided in the well region.
  • the diode is provided outside the semiconductor substrate with respect to the IGBT, and the well region is provided outside the semiconductor substrate with respect to the diode. ..
  • the well region is provided outside the semiconductor substrate from the diode. Therefore, the diode is affected only by the p-type well layer in the well region and not by the dark p + type layer in the terminal region, so that recovery failure can be prevented.
  • FIG. It is a top view which shows the semiconductor device which concerns on Embodiment 1.
  • FIG. It is a top view which enlarged the region A of FIG. It is sectional drawing of the IGBT along I-II of FIG. It is sectional drawing of the diode along III-IV of FIG.
  • FIG. 5 is a cross-sectional view taken along the line V-VI of FIG. It is sectional drawing which follows I-II of FIG. It is a figure which shows the relationship between a chip area and thermal resistance. It is a figure which shows the phase between the number of cell divisions and thermal resistance. It is a figure which shows the temperature distribution of RC-IGBT which was simulated by thermal analysis. It is a figure which shows the temperature distribution of a single IGBT simulated by thermal analysis.
  • FIG. 1 It is sectional drawing which shows the diode of the semiconductor device which concerns on Embodiment 2.
  • FIG. It is sectional drawing which shows the semiconductor device which concerns on Embodiment 3.
  • FIG. It is sectional drawing which shows the semiconductor device which concerns on Embodiment 4.
  • FIG. 1 It is sectional drawing which shows the diode of the semiconductor device which concerns on Embodiment 2.
  • FIG. 1 is a top view showing a semiconductor device according to the first embodiment.
  • This semiconductor device is an RC-IGBT in which an IGBT 2, a diode 3, a well region 4, and a terminal region 5 are provided on the same semiconductor substrate 1.
  • the IGBT 2 is provided near the center of the chip, and the diode 3 is provided outside the semiconductor substrate 1 with respect to the IGBT 2.
  • the well region 4 is provided outside the semiconductor substrate 1 from the diode 3.
  • a terminal region 5 is provided further outside the well region 4.
  • FIG. 2 is an enlarged top view of the area A of FIG.
  • a plurality of polysilicon trench gates 6 are arranged in parallel to cross the IGBT 2 and the diode 3, and the ends of all the trench gates 6 are provided in the well region 4.
  • a gate wiring 7 made of Al or AlSi is connected to a plurality of trench gates 6 and provided in a well region 4.
  • the electrodes and the insulating film on the substrate other than the gate wiring 7 are omitted.
  • FIG. 3 is a cross-sectional view of the IGBT along I-II of FIG.
  • the semiconductor substrate 1 has a first main surface and a second main surface opposite to each other.
  • a p-type base layer 9 is provided on the first main surface side of the n - type drift layer 8 of the semiconductor substrate 1.
  • An n + type emitter layer 10 and a p + type contact layer 11 are provided on the surface of the p-type base layer 9.
  • a trench gate 6 is provided in a trench penetrating the p-type base layer 9 and the n + -type emitter layer 10 via a gate insulating film 12.
  • An interlayer film 13 made of SiO 2 is provided on the trench gate 6.
  • the emitter electrode 14 made of Al or AlSi is connected to the n + type emitter layer 10 and the p + type contact layer 11 via the barrier metal 15 made of Ti.
  • the MOSFET structure is provided on the first main surface of the IGBT 2.
  • n - n-type buffer layer 16 and the p + -type collector layer 17 are sequentially provided on the second main surface side of the type drift layer 8.
  • a collector electrode 18 made of Al or AlSi is connected to the p + type collector layer 17.
  • FIG. 4 is a cross-sectional view of the diode along III-IV of FIG.
  • a p-type anode layer 19 is provided on the first main surface side of the n - type drift layer 8 of the semiconductor substrate 1. As described above, the anode structure is provided on the first main surface of the diode 3.
  • the p-type anode layer 19 is formed at the same time as the p-type base layer 9 of the IGBT 2, and has the same impurity concentration and depth.
  • a trench gate 6 is also formed in the diode 3.
  • An n + type cathode layer 20 is provided on the second main surface instead of the p + type contact layer 11 of the IGBT 2.
  • FIG. 5 is a cross-sectional view taken along the line V-VI of FIG.
  • the p + type well layer 21 is provided on the first main surface of the semiconductor substrate 1.
  • the p + type well layer 21 has a higher impurity concentration than the p-type anode layer 19 and a deeper depth than the trench gate 6.
  • the end of the trench gate 6 is surrounded by a p + type well layer 21.
  • the pull-up portion 22 of the trench gate 6 is connected to the gate wiring 7 in the well region 4.
  • the p + type layer 23 is provided on the second main surface of the semiconductor substrate 1.
  • the impurity concentration of the p + type layer 23 is equal to or close to that of the p + type collector layer 17 of the IGBT 2.
  • the boundary between the p + type collector layer 17 and the n + type cathode layer 20 on the second main surface is the same as the boundary between the IGBT 2 and the diode 3, but the boundary is not limited to this and the boundaries do not have to match.
  • FIG. 6 is a cross-sectional view taken along the line I-II of FIG.
  • a diode 3 and a well region 4 are provided in parallel with the trench gate 6. Therefore, the diode 3 and the well region 4 are not provided with the trench gate 6, and the well region 4 is not provided with the gate wiring 7.
  • the diode 3 is arranged so as to surround all four sides of the IGBT 2, but the present invention is not limited to this, and the diode 3 may be arranged so as to be in contact with the well region 4 outside the IGBT 2.
  • the diodes 3 may be arranged only on one side, two sides, or three sides of the IGBT 2, or may be arranged at intervals rather than continuously.
  • an n-type carrier store region may be provided directly under the p-type base layer 9 of the IGBT 2 and the p-type anode layer 19 of the diode 3.
  • FIG. 7 is a diagram showing the relationship between the chip area and the thermal resistance.
  • the semiconductor device according to the present embodiment is an RC-IGBT in which the IGBT 2 and the diode 3 are formed on the same semiconductor substrate 1. Therefore, the diode 3 contributes to heat dissipation when the IGBT 2 is operating, and the IGBT 2 contributes to heat dissipation when the diode is operating. Therefore, the thermal resistance can be improved as compared with the case where the IGBT 2 and the diode 3 are separate elements.
  • the thermal resistance can also be controlled by the arrangement of the IGBT 2 and the diode 3.
  • FIG. 8 is a diagram showing the number of cell divisions and the phase between the thermal resistance. In the case of a striped structure in which the IGBTs 2 and the diodes 3 are alternately arranged as in the present embodiment, the thermal resistance can be improved by increasing the number of divisions.
  • FIG. 9 is a diagram showing the temperature distribution of the RC-IGBT simulated by thermal analysis.
  • FIG. 10 is a diagram showing the temperature distribution of a single IGBT simulated by thermal analysis.
  • the heat dispersion of the RC-IGBT can be confirmed as compared with that of the single IGBT.
  • the temperature at the center of the chip is the highest in the RC-IGBT as well as in the single IGBT or diode due to the thermal interference with the adjacent regions.
  • the module structure is often determined by the maximum temperature reached when energized, T jmax , and it is not desirable in chip design to concentrate heat in the center of the chip.
  • the effective area of the IGBT 2 is often larger than the effective area of the diode 3.
  • heat is less likely to spread in the chip, and the thermal resistance of the diode 3 becomes worse than expected. Therefore, the diode 3 having a high heat load is provided outside the IGBT 2 and kept away from the center of the chip where the temperature becomes high.
  • the trench gate 6 is not formed in the diode 3 and the termination of the trench gate 6 is provided at the boundary between the IGBT 2 and the diode 3 or in the IGBT 2, the gate capacitance is small and the switching characteristics are advantageous.
  • the end of the trench gate 6 is provided in the p-type anode layer 19 of the diode 3 having a low impurity concentration or the p-type base layer 9 of the IGBT 2, the withstand voltage is significantly lowered. Therefore, in the present embodiment, the trench gate 6 crosses the IGBT 2 and the diode 3, and the end of the trench gate 6 is provided in the well region 4.
  • a p + type well layer 21 which is deeper than the trench gate 6 and has a higher impurity concentration than the p-type anode layer 19 of the diode 3 is provided in the well region 4 to surround the end of the trench gate 6 to prevent a decrease in withstand voltage. Can be done.
  • This structure is provided only on the side of the four sides of the chip where the boundary surface between the IGBT 2 and the diode 3 and the direction of the trench gate 6 are perpendicular to each other. It is not necessary to provide the trench gate 6 in the diode 3 and the well region 4 on the side where both are parallel.
  • the diode since the diode is sandwiched between the well region and the terminal region where a dense p + type layer is formed, there is a problem that recovery failure occurs due to current concentration during diode operation.
  • the well region 4 is provided outside the semiconductor substrate 1 from the diode 3. Therefore, since the diode 3 is affected only by the p + type well layer 21 in the well region 4 and not by the terminal region, recovery destruction can be prevented.
  • the diode 3 is in contact with the well region 4 which does not generate heat when energized.
  • the area contributing to heat dissipation of the diode 3 is expanded, and the thermal resistance of the diode 3 having a small area and a high heat load can be reduced. Therefore, the heat concentrated in the center of the chip when energized can be dispersed to the outside.
  • the p + type well layer 21 in the well region 4 operates as a diode, the current at the time of recovery increases, leading to deterioration of loss and destruction of recovery. Therefore, in the well region 4, the p + type layer 23 is provided on the second main surface of the semiconductor substrate 1. As a result, the diode operation in the well region 4 can be suppressed.
  • FIG. 11 is a cross-sectional view showing a diode of the semiconductor device according to the second embodiment.
  • An n + type emitter layer 10 is provided on the side of the trench gate 6 of the diode 3.
  • An n + type emitter layer 10 may also be provided on the side of the trench gate 6 in the well region 4.
  • an n-inverted layer can be formed in the p-type anode layer 19.
  • the holes injected from the p-type anode layer 19 are suppressed, and the recovery current can be reduced.
  • the p + type well layer 21 has a higher concentration than the p type anode layer 19 and the recovery current becomes large, this embodiment is particularly effective.
  • Other configurations and effects are the same as in the first embodiment.
  • FIG. 12 is a cross-sectional view showing the semiconductor device according to the third embodiment.
  • the cross-sectional portion is the same as that of FIG. 6 of the first embodiment.
  • the boundary between the n + type cathode layer 20 and the p + type layer 23 on the second main surface side of the semiconductor substrate 1 is larger than the boundary between the p type anode layer 19 and the p + type well layer 21 on the first main surface side. It is arranged on the center side of 1.
  • the diode operation in the well region 4 is prevented by providing the p + type layer 23 on the second main surface side of the semiconductor substrate 1 in the well region 4.
  • the recovery current becomes large due to the influence of the dense p + mold layer 23 in the well region 4 on the first main surface side, and the loss worsens.
  • the boundary between the n + type cathode layer 20 and the p + type layer 23 on the second main surface side is shifted toward the center side of the semiconductor substrate 1, so that the second main surface of the diode 3 is formed. The electrons from the side do not flow into the well region 4, and the recovery current can be reduced.
  • Other configurations and effects are the same as in the first embodiment.
  • FIG. 13 is a cross-sectional view showing the semiconductor device according to the fourth embodiment.
  • the cross-sectional portion is the same as that of FIG. 6 of the first embodiment.
  • a lifetime control layer 24 in which crystal defects are localized by irradiation with a particle beam such as helium or proton is provided.
  • the recovery current becomes large due to the influence of the dense p + type well layer 21 of the well region 4 on the first main surface side, and the loss becomes worse.
  • the lifetime control layer 24 having a short carrier lifetime is formed below the p-type anode layer 19 of the diode 3 and the p + type well layer 21 of the well region 4. , The recovery current can be reduced.
  • Other configurations and effects are the same as in the first embodiment.
  • the configurations of Embodiments 2-4 may be combined with each other.
  • the semiconductor substrate 1 is not limited to the one formed of silicon, and may be formed of a wide bandgap semiconductor having a larger bandgap than silicon.
  • the wide bandgap semiconductor is, for example, silicon carbide, gallium nitride based material, or diamond.
  • a semiconductor device formed of such a wide bandgap semiconductor has high withstand voltage resistance and allowable current density, and thus can be miniaturized.
  • the semiconductor module incorporating this semiconductor device can also be miniaturized. Further, since the heat resistance of the semiconductor device is high, the heat radiation fins of the heat sink can be miniaturized, and the water-cooled portion can be air-cooled, so that the semiconductor module can be further miniaturized. Further, since the power loss of the semiconductor device is low and the efficiency is high, the efficiency of the semiconductor module can be improved.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

IGBT(2)、ダイオード(3)、及びウェル領域(4)が半導体基板(1)に設けられている。IGBT(2)は、半導体基板(1)の第1主面に設けられたトレンチゲート(6)を有する。ダイオード(3)は、半導体基板(1)の第1主面に設けられたp型アノード層(19)を有する。ウェル領域(4)は、半導体基板(1)の第1主面に設けられ、p型アノード層(19)よりも濃度が濃く、トレンチゲート(6)よりも深さが深いp型ウェル層(21)を有する。トレンチゲート(6)の終端はウェル領域(4)に設けられ、p型ウェル層(21)で囲まれている。ダイオード(3)はIGBT(2)よりも半導体基板(1)の外側に設けられている。ウェル領域(4)は、ダイオード(3)より半導体基板(1)の外側に設けられている。

Description

半導体装置
 本発明は、同じ半導体基板にIGBTとダイオードを設けた半導体装置に関する。
 電力用半導体素子であるパワーデバイスは、家電製品、電気自動車、鉄道といった分野から、再生可能エネルギーとして注目が高まっている太陽光発電又は風力発電の分野まで幅広く用いられている。パワーデバイスでインバータ回路を構築し、誘導モータなどの誘導性負荷を駆動する場合が多い。この場合、誘導性負荷の逆起電力により生じる電流を還流させるための還流ダイオード(以下、ダイオードと表記)が必要であり、通常のインバータ回路は複数の絶縁ゲート型バイポーラトランジスタ(以下、IGBTと表記)と複数のダイオードを有する。しかし、インバータ装置の小型軽量化と低コスト化が強く望まれており、複数の半導体装置を搭載することは望ましくない。その解決方法の一つとして、IGBTとダイオードを一体化した逆導通型IGBT(以下、RC-IGBTと表記)の開発が進められている。RC-IGBTのチップ面積を低減させるためにIGBTの外側にダイオードを配置した装置が提案されている(例えば、特許文献1参照)。
日本特開2018-46187号公報
 しかし、従来の装置では、トレンチゲートの終端が設けられたウェル領域がIGBTとダイオードの間に配置されていた。従って、ダイオードは、濃いp型層が形成されたウェル領域と終端領域に挟まれる。このため、ダイオード動作時の電流集中によりリカバリ電流が増大し、半導体装置が破壊される可能性があった。
 本発明は、上述のような課題を解決するためになされたもので、その目的はリカバリ破壊を防ぐことができる半導体装置を得るものである。
 本発明に係る半導体装置は、互いに反対側の第1主面と第2主面を有する半導体基板と、前記半導体基板に設けられたIGBT、ダイオード、及びウェル領域とを備え、前記IGBTは、前記半導体基板の前記第1主面に設けられたトレンチゲートを有し、前記ダイオードは、前記半導体基板の前記第1主面に設けられたp型アノード層を有し、前記ウェル領域は、前記半導体基板の前記第1主面に設けられ、前記p型アノード層よりも濃度が濃く、前記トレンチゲートよりも深さが深いp型ウェル層を有し、前記トレンチゲートの終端は前記ウェル領域に設けられ、前記p型ウェル層で囲まれ、前記ダイオードは前記IGBTよりも前記半導体基板の外側に設けられ、前記ウェル領域は、前記ダイオードより前記半導体基板の外側に設けられていることを特徴とする。
 本発明では、ウェル領域がダイオードより半導体基板の外側に設けられている。従って、ダイオードはウェル領域のp型ウェル層の影響のみを受け、終端領域の濃いp型層の影響を受けないため、リカバリ破壊を防ぐことができる。
実施の形態1に係る半導体装置を示す上面図である。 図1の領域Aを拡大した上面図である。 図2のI-IIに沿ったIGBTの断面図である。 図2のIII-IVに沿ったダイオードの断面図である。 図2のV-VIに沿った断面図である。 図1のI-IIに沿った断面図である。 チップ面積と熱抵抗の関係を示す図である。 セル分割数と熱抵抗の相間を示す図である。 熱解析シミュレーションしたRC-IGBTの温度分布を示す図である。 熱解析シミュレーションした単体のIGBTの温度分布を示す図である。 実施の形態2に係る半導体装置のダイオードを示す断面図である。 実施の形態3に係る半導体装置を示す断面図である。 実施の形態4に係る半導体装置を示す断面図である。
 実施の形態に係る半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1は、実施の形態1に係る半導体装置を示す上面図である。この半導体装置は、同じ半導体基板1にIGBT2、ダイオード3、ウェル領域4、及び終端領域5が設けられたRC-IGBTである。IGBT2がチップ中央付近に設けられ、ダイオード3はIGBT2よりも半導体基板1の外側に設けられている。ウェル領域4は、ダイオード3より半導体基板1の外側に設けられている。ウェル領域4の更に外側に終端領域5が設けられている。
 図2は、図1の領域Aを拡大した上面図である。ポリシリコンからなる複数のトレンチゲート6が平行に並べられてIGBT2とダイオード3を横断し、全てのトレンチゲート6の終端がウェル領域4に設けられている。Al又はAlSiからなるゲート配線7が複数のトレンチゲート6に接続されウェル領域4に設けられている。なお、図2ではゲート配線7以外の基板上の電極と絶縁膜は省略している。
 図3は、図2のI-IIに沿ったIGBTの断面図である。半導体基板1は互いに反対側の第1主面と第2主面を有する。半導体基板1のn型ドリフト層8の第1主面側にp型ベース層9が設けられている。p型ベース層9の表面にn型エミッタ層10とp型コンタクト層11が設けられている。p型ベース層9とn型エミッタ層10を貫通するトレンチ内にゲート絶縁膜12を介してトレンチゲート6が設けられている。SiOからなる層間膜13がトレンチゲート6の上に設けられている。Al又はAlSiからなるエミッタ電極14が、Tiからなるバリアメタル15を介してn型エミッタ層10とp型コンタクト層11に接続されている。このようにIGBT2の第1主面にはMOSFET構造が設けられている。n型ドリフト層8の第2主面側にn型バッファ層16とp型コレクタ層17が順に設けられている。Al又はAlSiからなるコレクタ電極18がp型コレクタ層17に接続されている。
 図4は、図2のIII-IVに沿ったダイオードの断面図である。半導体基板1のn型ドリフト層8の第1主面側にp型アノード層19が設けられている。このようにダイオード3の第1主面にはアノード構造が設けられている。p型アノード層19はIGBT2のp型ベース層9と同時に形成され、不純物濃度と深さが同じである。ダイオード3にもトレンチゲート6が形成されている。第2主面にはIGBT2のp型コンタクト層11の代わりにn型カソード層20が設けられている。
 図5は、図2のV-VIに沿った断面図である。ウェル領域4において半導体基板1の第1主面にp型ウェル層21が設けられている。p型ウェル層21は、p型アノード層19よりも不純物濃度が濃く、トレンチゲート6よりも深さが深い。トレンチゲート6の終端はp型ウェル層21で囲まれている。トレンチゲート6の引き上げ部22は、ウェル領域4でゲート配線7に接続される。ウェル領域4において半導体基板1の第2主面にp型層23が設けられている。p型層23の不純物濃度は、IGBT2のp型コレクタ層17と同等又はそれに近い濃度である。なお、第2主面のp型コレクタ層17とn型カソード層20の境界はIGBT2とダイオード3の境界と同じとなるが、これに限らず境界が一致しなくてもよい。
 図6は、図1のI-IIに沿った断面図である。図1のIGBT2の上下2辺では、トレンチゲート6に対して平行にダイオード3とウェル領域4が設けられている。従って、ダイオード3とウェル領域4にはトレンチゲート6が設けられておらず、ウェル領域4にゲート配線7が設けられていない。
 なお、本実施形態ではダイオード3がIGBT2の四方を囲むように配置されているが、これに限らず、IGBT2よりも外側でウェル領域4に接するようにダイオード3が配置されていればよい。例えば、ダイオード3をIGBT2の1辺、2辺又は3辺のみに配置してもよいし、連続ではなく、間隔をあけて配置してもよい。また、IGBT2のp型ベース層9とダイオード3のp型アノード層19の直下にn型キャリアストア領域を設けてもよい。
 IGBTとダイオードが別々の素子である場合、素子自体の熱抵抗はチップ面積と厚みによってのみ決定される。図7はチップ面積と熱抵抗の関係を示す図である。熱抵抗改善のためにはチップ面積を大きくする必要があり、インバータ装置の小型軽量化と低コスト化の足枷となっている。これに対して、本実施の形態に係る半導体装置はIGBT2とダイオード3が同じ半導体基板1に形成されたRC-IGBTである。このため、IGBT2が動作している時はダイオード3が、ダイオードが動作している時はIGBT2がそれぞれ放熱に寄与する。従って、IGBT2とダイオード3が別々の素子である場合よりも熱抵抗を改善することができる。
 IGBT2とダイオード3の配置の仕方によっても熱抵抗をコントロールできる。図8は、セル分割数と熱抵抗の相間を示す図である。本実施の形態のようにIGBT2とダイオード3が交互に配置されるストライプ構造の場合、分割数を増やすことで熱抵抗を改善させることができる。
 図9は熱解析シミュレーションしたRC-IGBTの温度分布を示す図である。図10は熱解析シミュレーションした単体のIGBTの温度分布を示す図である。RC-IGBTは単体のIGBTに比べて熱の分散が確認できる。しかし、隣り合う領域との熱干渉により、単体のIGBT又はダイオードと同様に、RC-IGBTでもチップ中央が最も高温になっていることが分かる。通電時の最高到達温度Tjmaxによってモジュール構造が決定されることが多く、チップ中央に熱が集中することはチップ設計においては望ましくない。
 RC-IGBT全体の損失を減少するようにレイアウト設計を行った場合、ダイオード3の有効面積よりもIGBT2の有効面積の方が大きくなることが多い。ダイオード3の有効面積が減少することにより、チップ中に熱が広がりにくくなり、ダイオード3の熱抵抗が想定よりも悪化する。そこで、熱負荷の高いダイオード3をIGBT2よりも外側に設け、温度の高くなるチップ中心部から遠ざけている。
 ここで、ダイオード3にトレンチゲート6を作らず、IGBT2とダイオード3の境界、又はIGBT2内にトレンチゲート6の終端を設けた方が、ゲート容量は少なく、スイッチング特性に有利に働く。しかし、トレンチゲート6の終端が、不純物濃度の低いダイオード3のp型アノード層19又はIGBT2のp型ベース層9に設けられていると、耐圧が著しく低下する。そこで、本実施の形態では、トレンチゲート6がIGBT2とダイオード3を横断し、トレンチゲート6の終端がウェル領域4に設けられている。ウェル領域4にトレンチゲート6よりも深く、ダイオード3のp型アノード層19よりも不純物濃度が濃いp型ウェル層21を設けてトレンチゲート6の終端を囲むことで、耐圧の低下を防ぐことができる。この構造は、チップの4辺のうち、IGBT2とダイオード3の境界面とトレンチゲート6の方向が垂直になっている辺においてのみ設けられている。両者が並行な辺ではダイオード3とウェル領域4にトレンチゲート6を設けなくてもよい。
 従来はダイオードが濃いp型層が形成されたウェル領域と終端領域に挟まれていたため、ダイオード動作時の電流集中によりリカバリ破壊が生ずるという問題があった。これに対して、本実施の形態では、ウェル領域4がダイオード3より半導体基板1の外側に設けられている。従って、ダイオード3はウェル領域4のp型ウェル層21の影響のみを受け、終端領域の影響を受けないため、リカバリ破壊を防ぐことができる。
 また、ダイオード3は、通電時に発熱しないウェル領域4に接している。これにより、ダイオード3の放熱に寄与する面積が広がり、面積が小さく熱負荷の高いダイオード3の熱抵抗を下げることができる。従って、通電時にチップ中央に集中していた熱を外側に分散させることができる。
 ウェル領域4のp型ウェル層21がダイオードとして動作してしまうと、リカバリ時の電流が増大し、損失の悪化とリカバリ破壊につながる。そこで、ウェル領域4において半導体基板1の第2主面にp型層23を設ける。これにより、ウェル領域4のダイオード動作を抑制することができる。
実施の形態2.
 図11は、実施の形態2に係る半導体装置のダイオードを示す断面図である。ダイオード3のトレンチゲート6のサイドにn型エミッタ層10が設けられている。なお、ウェル領域4のトレンチゲート6のサイドにもn型エミッタ層10を設けてもよい。
 ダイオード3のリカバリ動作時にトレンチゲート6に電圧を印加することにより、p型アノード層19内にn反転層を形成させることができる。これにより、p型アノード層19から注入されるホールが抑制され、リカバリ電流を減少させることができる。p型ウェル層21はp型アノード層19よりも濃度が濃く、リカバリ電流が大きくなってしまうため、本実施の形態は特に有効である。その他の構成及び効果は実施の形態1と同様である。
実施の形態3.
 図12は、実施の形態3に係る半導体装置を示す断面図である。断面箇所は実施の形態1の図6と同じである。半導体基板1の第2主面側のn型カソード層20とp型層23の境界は、第1主面側のp型アノード層19とp型ウェル層21の境界よりも半導体基板1の中心側に配置されている。
 実施の形態1では、ウェル領域4において半導体基板1の第2主面側にp型層23を設けることで、ウェル領域4のダイオード動作を防いでいる。しかし、ダイオード3とウェル領域4の境界部分では第1主面側のウェル領域4の濃いp型層23の影響でリカバリ電流が大きくなり、損失が悪化する。これに対して、本実施の形態では、第2主面側のn型カソード層20とp型層23の境界を半導体基板1の中心側にずらすことで、ダイオード3の第2主面側からの電子がウェル領域4に流入しなくなり、リカバリ電流を低減することができる。その他の構成及び効果は実施の形態1と同様である。
実施の形態4.
 図13は、実施の形態4に係る半導体装置を示す断面図である。断面箇所は実施の形態1の図6と同じである。ダイオード3のp型アノード層19とウェル領域4のp型ウェル層21の下方に、ヘリウム又はプロトン等の粒子線照射により結晶欠陥を局在させたライフタイムコントロール層24が設けられている。
 上記のように実施の形態1ではダイオード3とウェル領域4の境界部分では第1主面側のウェル領域4の濃いp型ウェル層21の影響でリカバリ電流が大きくなり、損失が悪化する。これに対して、本実施の形態では、ダイオード3のp型アノード層19とウェル領域4のp型ウェル層21の下方に、キャリアのライフタイムの短いライフタイムコントロール層24を形成することで、リカバリ電流を低減することができる。その他の構成及び効果は実施の形態1と同様である。なお、実施の形態2-4の構成を互いに組み合わせてもよい。
 なお、半導体基板1は、珪素によって形成されたものに限らず、珪素に比べてバンドギャップが大きいワイドバンドギャップ半導体によって形成されたものでもよい。ワイドバンドギャップ半導体は、例えば、炭化珪素、窒化ガリウム系材料、又はダイヤモンドである。このようなワイドバンドギャップ半導体によって形成された半導体装置は、耐電圧性と許容電流密度が高いため、小型化できる。この小型化された半導体装置を用いることで、この半導体装置を組み込んだ半導体モジュールも小型化できる。また、半導体装置の耐熱性が高いため、ヒートシンクの放熱フィンを小型化でき、水冷部を空冷化できるので、半導体モジュールを更に小型化できる。また、半導体装置の電力損失が低く高効率であるため、半導体モジュールを高効率化できる。
1 半導体基板、2 IGBT、3 ダイオード、4 ウェル領域、6 トレンチゲート、10 n型エミッタ層、19 p型アノード層、20 n型カソード層、21 p型ウェル層、23 p型層、24 ライフタイムコントロール層

Claims (7)

  1.  互いに反対側の第1主面と第2主面を有する半導体基板と、
     前記半導体基板に設けられたIGBT、ダイオード、及びウェル領域とを備え、
     前記IGBTは、前記半導体基板の前記第1主面に設けられたトレンチゲートを有し、
     前記ダイオードは、前記半導体基板の前記第1主面に設けられたp型アノード層を有し、
     前記ウェル領域は、前記半導体基板の前記第1主面に設けられ、前記p型アノード層よりも濃度が濃く、前記トレンチゲートよりも深さが深いp型ウェル層を有し、
     前記トレンチゲートの終端は前記ウェル領域に設けられ、前記p型ウェル層で囲まれ、
     前記ダイオードは前記IGBTよりも前記半導体基板の外側に設けられ、
     前記ウェル領域は、前記ダイオードより前記半導体基板の外側に設けられていることを特徴とする半導体装置。
  2.  前記ダイオードは前記ウェル領域に接していることを特徴とする請求項1に記載の半導体装置。
  3.  前記ウェル領域は、前記半導体基板の前記第2主面に設けられたp型層を有することを特徴とする請求項1又は2に記載の半導体装置。
  4.  前記ダイオードにおいて前記トレンチゲートのサイドにn型エミッタ層が設けられていることを特徴とする請求項1~3の何れか1項に記載の半導体装置。
  5.  前記ダイオードは、前記半導体基板の前記第2主面に設けられたn型カソード層を有し、
     前記第2主面側の前記n型カソード層と前記p型層の境界は、前記第1主面側の前記p型アノード層と前記p型ウェル層の境界よりも前記半導体基板の中心側に配置されていることを特徴とする請求項3に記載の半導体装置。
  6.  前記ダイオードの前記p型アノード層と前記ウェル領域の前記p型ウェル層の下方にライフタイムコントロール層が設けられていることを特徴とする請求項1~5の何れか1項に記載の半導体装置。
  7.  前記半導体基板はワイドバンドギャップ半導体によって形成されていることを特徴とする請求項1~6の何れか1項に記載の半導体装置。
PCT/JP2019/014449 2019-04-01 2019-04-01 半導体装置 WO2020202430A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2021511799A JP7192968B2 (ja) 2019-04-01 2019-04-01 半導体装置
US17/311,544 US11973132B2 (en) 2019-04-01 2019-04-01 Semiconductor device comprising insulated gate bipolar transistor (IGBT), diode, and well region
PCT/JP2019/014449 WO2020202430A1 (ja) 2019-04-01 2019-04-01 半導体装置
DE112019007159.9T DE112019007159T5 (de) 2019-04-01 2019-04-01 Halbleitervorrichtung
CN201980094734.1A CN113632238B (zh) 2019-04-01 2019-04-01 半导体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/014449 WO2020202430A1 (ja) 2019-04-01 2019-04-01 半導体装置

Publications (1)

Publication Number Publication Date
WO2020202430A1 true WO2020202430A1 (ja) 2020-10-08

Family

ID=72666189

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/014449 WO2020202430A1 (ja) 2019-04-01 2019-04-01 半導体装置

Country Status (5)

Country Link
US (1) US11973132B2 (ja)
JP (1) JP7192968B2 (ja)
CN (1) CN113632238B (ja)
DE (1) DE112019007159T5 (ja)
WO (1) WO2020202430A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022271417A1 (en) * 2021-06-24 2022-12-29 Wolfspeed, Inc. Power semiconductor die with improved thermal performance
WO2023189059A1 (ja) * 2022-03-31 2023-10-05 ローム株式会社 半導体装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7395844B2 (ja) * 2019-05-14 2023-12-12 富士電機株式会社 半導体装置および製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012033897A (ja) * 2010-07-01 2012-02-16 Denso Corp 半導体装置
JP2013026534A (ja) * 2011-07-25 2013-02-04 Toyota Central R&D Labs Inc 半導体装置
JP2017224685A (ja) * 2016-06-14 2017-12-21 株式会社デンソー 半導体装置
JP2018186111A (ja) * 2017-04-24 2018-11-22 三菱電機株式会社 半導体装置及び半導体装置の製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3410286B2 (ja) * 1996-04-01 2003-05-26 三菱電機株式会社 絶縁ゲート型半導体装置
JP3906504B2 (ja) * 1996-11-27 2007-04-18 株式会社デンソー 絶縁分離型半導体装置
JP2011134951A (ja) * 2009-12-25 2011-07-07 Toyota Motor Corp 半導体装置
CN202796960U (zh) * 2012-07-12 2013-03-13 宁波比亚迪半导体有限公司 一种具有内置二极管的igbt结构
KR101422953B1 (ko) * 2012-12-14 2014-08-13 삼성전기주식회사 전력 반도체 소자 및 그 제조 방법
CN105706238B (zh) 2013-11-05 2019-03-12 丰田自动车株式会社 半导体装置
JP6459791B2 (ja) * 2014-07-14 2019-01-30 株式会社デンソー 半導体装置およびその製造方法
JP6197773B2 (ja) * 2014-09-29 2017-09-20 トヨタ自動車株式会社 半導体装置
JP6801324B2 (ja) 2016-09-15 2020-12-16 富士電機株式会社 半導体装置
JP6673502B2 (ja) * 2016-12-08 2020-03-25 富士電機株式会社 半導体装置
JP7013668B2 (ja) * 2017-04-06 2022-02-01 富士電機株式会社 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012033897A (ja) * 2010-07-01 2012-02-16 Denso Corp 半導体装置
JP2013026534A (ja) * 2011-07-25 2013-02-04 Toyota Central R&D Labs Inc 半導体装置
JP2017224685A (ja) * 2016-06-14 2017-12-21 株式会社デンソー 半導体装置
JP2018186111A (ja) * 2017-04-24 2018-11-22 三菱電機株式会社 半導体装置及び半導体装置の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022271417A1 (en) * 2021-06-24 2022-12-29 Wolfspeed, Inc. Power semiconductor die with improved thermal performance
WO2023189059A1 (ja) * 2022-03-31 2023-10-05 ローム株式会社 半導体装置

Also Published As

Publication number Publication date
JP7192968B2 (ja) 2022-12-20
CN113632238A (zh) 2021-11-09
JPWO2020202430A1 (ja) 2021-12-16
US11973132B2 (en) 2024-04-30
US20220109062A1 (en) 2022-04-07
DE112019007159T5 (de) 2021-12-16
CN113632238B (zh) 2024-08-02

Similar Documents

Publication Publication Date Title
JP6846119B2 (ja) ダイオード、およびそれを用いた電力変換装置
JP2009033036A (ja) 半導体装置及びこれを用いた電気回路装置
JP6271813B2 (ja) パワー半導体素子およびそれを用いるパワー半導体モジュール
WO2020202430A1 (ja) 半導体装置
JP5135666B2 (ja) 電力変換装置
JP2017139393A (ja) 半導体装置、その製造方法、及びそれを用いた電力変換装置
JP6540563B2 (ja) 半導体装置
US10186571B2 (en) Power semiconductor device and method therefor
JP2007281090A (ja) ワイドギャップ複合半導体装置
WO2022224840A1 (ja) 半導体装置及びそれを用いた電力変換装置、半導体装置の製造方法
JP2023011834A (ja) 半導体装置および電力変換装置
JP7468413B2 (ja) 半導体装置
US11374091B2 (en) Semiconductor device
JPWO2021044624A1 (ja) 炭化珪素半導体装置および電力変換装置
JP7334678B2 (ja) 半導体装置
JP7524589B2 (ja) 半導体装置
WO2023188577A1 (ja) 半導体装置および電力変換装置
JP3248383B2 (ja) 半導体装置
JP2024071984A (ja) 半導体装置
TW202339186A (zh) 半導體裝置及電力變換裝置
JP2023143682A (ja) 半導体装置
JP2023081724A (ja) 半導体装置及び電力変換装置
CN116344588A (zh) 一种SiC MOSFET器件及其制备方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19922674

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021511799

Country of ref document: JP

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 19922674

Country of ref document: EP

Kind code of ref document: A1