WO2017029719A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2017029719A1
WO2017029719A1 PCT/JP2015/073209 JP2015073209W WO2017029719A1 WO 2017029719 A1 WO2017029719 A1 WO 2017029719A1 JP 2015073209 W JP2015073209 W JP 2015073209W WO 2017029719 A1 WO2017029719 A1 WO 2017029719A1
Authority
WO
WIPO (PCT)
Prior art keywords
type
cell region
substrate
dummy
layer
Prior art date
Application number
PCT/JP2015/073209
Other languages
English (en)
French (fr)
Inventor
智人 工藤
佳史 友松
秀樹 春口
保夫 阿多
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to CN201580082520.4A priority Critical patent/CN107924940B/zh
Priority to PCT/JP2015/073209 priority patent/WO2017029719A1/ja
Priority to DE112015006812.0T priority patent/DE112015006812B4/de
Priority to JP2017535185A priority patent/JP6399228B2/ja
Priority to US15/570,442 priority patent/US10355082B2/en
Publication of WO2017029719A1 publication Critical patent/WO2017029719A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0834Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Definitions

  • the present invention relates to a semiconductor device.
  • a power semiconductor device having a gate trench having a MOS gate function and a dummy trench not having a MOS gate function is used.
  • the contact between the dummy cell region sandwiched by the dummy trenches and the emitter electrode is provided only at the substrate end (see, for example, Patent Document 1).
  • the hole accumulation effect in the dummy cell region can improve the trade-off relationship between the on voltage and the switching loss.
  • the potential of the dummy cell region is different between the substrate end portion and the substrate central portion, the hole accumulation effect is different between the substrate end portion and the substrate central portion. The difference in on resistance resulting from this induces current imbalance in the substrate.
  • the present invention has been made to solve the problems as described above, and an object thereof is to obtain a semiconductor device capable of suppressing current imbalance in a substrate.
  • a semiconductor device comprises an n-type substrate having an active cell region and a dummy cell region, a p-type diffusion layer provided on the upper surface side of the n-type substrate, and the p-type diffusion layer in the active cell region.
  • a part of the n-type emitter layer, a gate trench penetrating the p-type diffusion layer and the n-type emitter layer in the active cell region, and the p-type diffusion layer in the dummy cell region First and second dummy trenches provided in parallel to the gate trench, and the p-type diffusion layer in the dummy cell region at the end of the substrate, and orthogonal to the first and second dummy trenches Dummy trenches, the n-type emitter layer, the p-type diffusion layer in the active cell region, and the p-type diffusion layer in the dummy cell region at the substrate end
  • a p-type collector layer provided on the lower surface side and a collector electrode connected to the p-type collector layer are provided, and the third d
  • the p-type diffusion layer is separated from the p-type diffusion layer in the dummy cell region at the substrate end connected to the emitter electrode, and the p-type diffusion layer is provided deeper than the third dummy trench at the substrate end.
  • a p-type well layer is provided, and the third dummy trench is provided closer to the center of the substrate than the p-type well layer.
  • the third dummy trench separates the p-type diffusion layer in the dummy cell region at the central portion of the substrate from the p-type diffusion layer in the dummy cell region at the substrate end connected to the emitter electrode. Further, since the third dummy trench is provided closer to the center of the substrate than the p-type well layer, the deep p-type well layer does not impair the separation function between the central portion and the end portion of the substrate. Thereby, the accumulation effect of holes can be maintained in a uniform state at the substrate central portion and the substrate end portion. As a result, the current unbalance in the substrate can be suppressed without deteriorating the trade-off relationship between the on voltage and the switching loss.
  • FIG. 1 is a perspective view showing a semiconductor device according to a first embodiment of the present invention.
  • FIG. 1 is a cross-sectional view showing a semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 2 is a top view showing a substrate of the semiconductor device in accordance with the first embodiment of the present invention.
  • FIG. 7 is a perspective view showing Modification 1 of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 16 is a top view showing a substrate of Modification 2 of the semiconductor device in accordance with the first embodiment of the present invention.
  • FIG. 16 is a top view showing a substrate of Modification 3 of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 16 is a top view showing a substrate of Modification 4 of the semiconductor device in accordance with the first embodiment of the present invention. It is a perspective view which shows the semiconductor device concerning Embodiment 2 of this invention.
  • FIG. 7 is a top view showing a substrate of a semiconductor device in accordance with a second embodiment of the present invention.
  • FIG. 16 is a top view showing a substrate of a modified example of the semiconductor device in accordance with the second embodiment of the present invention.
  • FIG. 20 is a bottom view showing a substrate of a semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 1 is a perspective view showing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is a cross-sectional view showing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 3 is a top view showing a substrate of the semiconductor device according to the first embodiment of the present invention.
  • This semiconductor device is an IGBT (Insulated Gate Bipolar Transistor) having a CSTBT (Carrier Stored Trench Gate Bipolar Transistor) structure.
  • IGBT Insulated Gate Bipolar Transistor
  • CSTBT Carrier Stored Trench Gate Bipolar Transistor
  • the n-type substrate 1 has an active cell region that operates substantially as a transistor and a dummy cell region that does not operate.
  • An n-type charge storage layer 2 and a p-type base layer 3 are sequentially provided on the upper surface side of the n-type substrate 1.
  • the p + -type contact layer 4 is provided on part of the p-type base layer 3.
  • An n + -type emitter layer 5 is provided on part of the p-type base layer 3 in the active cell region.
  • Gate trench 6 penetrates n-type charge storage layer 2, p-type base layer 3, p + -type contact layer 4 and n + -type emitter layer 5 in the active cell region.
  • Active gate 7 is provided in gate trench 6 via gate oxide film 8.
  • First and second dummy trenches 9 and 10 provided in parallel to gate trench 6 in plan view penetrate n-type charge storage layer 2, p-type base layer 3 and p + -type contact layer 4 in the dummy cell region.
  • the third dummy trench 11 penetrates the p-type base layer 3 in the dummy cell region at the substrate end and is orthogonal to the first and second dummy trenches 9 and 10.
  • a dummy gate 12 is provided in the first, second and third dummy trenches 9, 10 and 11 via a gate oxide film 8.
  • the p-type well layer 15 is provided deeper than the p-type base layer 3 and the third dummy trench 11.
  • An interlayer insulating film 13 is provided on the p-type base layer 3 and the like, and an emitter electrode 14 is provided thereon.
  • An n-type buffer layer 16 and a p-type collector layer 17 are sequentially provided on the lower surface side of the n-type substrate 1.
  • the collector electrode 18 is connected to the p-type collector layer 17.
  • Emitter electrode 14 is formed of n + -type emitter layer 5, p-type base layer 3 and p + -type contact layer 4 in the active cell region, and p-type in the dummy cell region at the end of the substrate. It is connected to the well layer 15.
  • the interlayer insulating film 13 insulates the p-type base layer 3 and the p + -type contact layer 4 in the dummy cell region in the central portion of the substrate sandwiched by the first and second dummy trenches 9 and 10 from the emitter electrode 14.
  • the third dummy trench 11 is connected to the p-type diffusion layer such as the p-type base layer 3 in the dummy cell region at the central portion of the substrate and the p-type well layer 15 in the dummy cell region at the edge of the substrate connected to the emitter electrode 14. Separated from the mold diffusion layer.
  • a p-type diffusion layer surrounded by the first, second and third dummy trenches 9, 10 and 11 is at a floating potential.
  • the p-type well layer 15 is provided at the end of the substrate.
  • the third dummy trench 11 is a p-type well layer 15. It is provided on the center side of the substrate.
  • the third dummy trench 11 is connected to the p-type diffusion layer in the dummy cell region at the central portion of the substrate and to the p-type diffusion in the dummy cell region at the substrate end portion connected to the emitter electrode 14. Separate from layers. Further, since the third dummy trench 11 is provided closer to the center of the substrate than the p-type well layer 15, the deep p-type well layer 15 does not impair the separation function between the central portion and the substrate end. Thereby, the accumulation effect of holes can be maintained in a uniform state at the substrate central portion and the substrate end portion. As a result, the current unbalance in the substrate can be suppressed without deteriorating the trade-off relationship between the on voltage and the switching loss.
  • FIG. 4 is a perspective view showing Modified Example 1 of the semiconductor device according to Embodiment 1 of the present invention.
  • the depths of the gate trench 6 and the first, second and third dummy trenches 9, 10 and 11 are the same. Thereby, since the first, second and third dummy trenches 9, 10 and 11 can be formed simultaneously with the normal gate trench 6, the number of steps can be reduced.
  • FIG. 5 is a top view showing a substrate of Modification 2 of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 6 is a top view showing a substrate of Modification 3 of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 7 is a top view showing a substrate of Modification 4 of the semiconductor device according to the first embodiment of the present invention.
  • the intersections of the first and second dummy trenches 9 and 10 and the third dummy trench 11 are semicircular in plan view in the second modification, and are polygonal in the third modification.
  • the intersections of the trenches have curvatures.
  • FIG. 8 is a perspective view showing a semiconductor device according to the second embodiment of the present invention.
  • FIG. 9 is a top view showing a substrate of the semiconductor device according to the second embodiment of the present invention.
  • the impurity concentration of the p-type base layer 3 and the p + -type contact layer 4 in the dummy cell region is set to the p-type base layer 3 and the active cell region. It is lower than the p + -type contact layer 4.
  • the other configuration is the same as that of the first embodiment.
  • the floating p-type diffusion layer in the dummy cell region Since the diffusion resistance of the p-type diffusion layer in the dummy cell region is higher than the diffusion resistance of the p-type diffusion layer in the active cell region, the floating p-type diffusion layer in the dummy cell region has a hole accumulation effect at the substrate central portion and the substrate edge. Evenness can be maintained. Thereby, current imbalance in the substrate can be suppressed.
  • FIG. 10 is a top view showing a substrate of a modification of the semiconductor device according to the second embodiment of the present invention. Even if the p + -type contact layer 4 is not provided in the dummy cell region as described above, the same effect can be obtained.
  • FIG. 11 is a perspective view showing a semiconductor device according to the third embodiment of the present invention.
  • FIG. 12 is a bottom view showing the substrate of the semiconductor device according to the third embodiment of the present invention.
  • a first p-type collector layer 17a provided in the active cell region and the dummy cell region at the central portion of the substrate as a p-type collector layer
  • a second p-type collector layer 17b is provided in a dummy cell region at an end portion of the substrate and has an impurity concentration higher than that of the first p-type collector layer 17a.
  • the second p-type collector layer 17 b is not limited to immediately below the p-type well layer 15, and has a floating structure in which the impurity concentration gradually decreases toward the central portion of the substrate.
  • the p-type collector layer has a high concentration in the region to increase the hole injection amount. Thereby, current imbalance in the substrate can be suppressed.
  • the semiconductor devices according to the first to third embodiments are not limited to those formed of silicon, and may be formed of a wide band gap semiconductor having a larger band gap than silicon.
  • the wide band gap semiconductor is, for example, silicon carbide, gallium nitride based material, or diamond.
  • a semiconductor device formed of such a wide band gap semiconductor can be miniaturized because of high voltage resistance and allowable current density. By using this miniaturized semiconductor device, it is possible to miniaturize a semiconductor module incorporating this semiconductor device. Further, since the heat resistance of the semiconductor device is high, the heat radiation fins of the heat sink can be miniaturized, and the water cooling portion can be air cooled, so that the semiconductor module can be further miniaturized. In addition, since the power loss of the semiconductor device is low and the efficiency is high, the semiconductor module can be highly efficient.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Bipolar Transistors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

第3のダミートレンチ(11)が基板端部のダミーセル領域において第1及び第2のダミートレンチ(9,10)に直交する。層間絶縁膜(13)は、第1及び第2のダミートレンチ(9,10)で挟まれた基板中央部のダミーセル領域のp型拡散層(3,4)をエミッタ電極(14)から絶縁させる。第3のダミートレンチ(11)は、基板中央部のダミーセル領域のp型拡散層(3,4)を、エミッタ電極(14)に接続された基板端部のダミーセル領域のp型拡散層(3,4,15)から分離する。p型ウェル層(15)が基板端部において第3のダミートレンチ(11)よりも深く設けられている。第3のダミートレンチ(11)はp型ウェル層(15)よりも基板中央側に設けられている。

Description

半導体装置
 本発明は、半導体装置に関する。
 MOSゲート機能を持つゲートトレンチとMOSゲート機能を持たないダミートレンチを有する電力用半導体装置が用いられている。このような装置において、ダミートレンチに挟まれたダミーセル領域とエミッタ電極とのコンタクトを基板端部のみに設けている(例えば、特許文献1参照)。
日本特開2009-277792号公報
 ダミーセル領域のホール蓄積効果によりオン電圧とスイッチング損失のトレードオフ関係を改善できる。しかし、基板端部と基板中央部ではダミーセル領域の電位が異なるため、基板端部と基板中央部ではホール蓄積効果が異なる。これに起因したオン抵抗の差が基板内の電流アンバランスを誘発する。
 本発明は、上述のような課題を解決するためになされたもので、その目的は基板内の電流アンバランスを抑制することができる半導体装置を得るものである。
 本発明に係る半導体装置は、アクティブセル領域とダミーセル領域を有するn型基板と、前記n型基板の上面側に設けられたp型拡散層と、前記アクティブセル領域において前記p型拡散層上の一部に設けられたn型エミッタ層と、前記アクティブセル領域において前記p型拡散層と前記n型エミッタ層を貫通するゲートトレンチと、前記ダミーセル領域において前記p型拡散層を貫通し、平面視で前記ゲートトレンチに平行に設けられた第1及び第2のダミートレンチと、基板端部の前記ダミーセル領域において前記p型拡散層を貫通し、前記第1及び第2のダミートレンチに直交する第3のダミートレンチと、前記n型エミッタ層、前記アクティブセル領域の前記p型拡散層、及び前記基板端部の前記ダミーセル領域の前記p型拡散層に接続されたエミッタ電極と、前記第1及び第2のダミートレンチで挟まれた基板中央部の前記ダミーセル領域の前記p型拡散層を前記エミッタ電極から絶縁させる層間絶縁膜と、前記n型基板の下面側に設けられたp型コレクタ層と、前記p型コレクタ層に接続されたコレクタ電極とを備え、前記第3のダミートレンチは、前記基板中央部の前記ダミーセル領域の前記p型拡散層を、前記エミッタ電極に接続された前記基板端部の前記ダミーセル領域の前記p型拡散層から分離し、前記p型拡散層は、前記基板端部において前記第3のダミートレンチよりも深く設けられたp型ウェル層を有し、前記第3のダミートレンチは前記p型ウェル層よりも基板中央側に設けられていることを特徴とする。
 本発明では、第3のダミートレンチが、基板中央部のダミーセル領域のp型拡散層を、エミッタ電極に接続された基板端部のダミーセル領域のp型拡散層から分離する。また、第3のダミートレンチがp型ウェル層よりも基板中央側に設けられているため、深いp型ウェル層により基板中央部と基板端部の分離機能が損なわれることもない。これにより、基板中央部と基板端部でホールの蓄積効果が均等な状態を維持することができる。この結果、オン電圧とスイッチング損失のトレードオフ関係を悪化させずに、基板内の電流アンバランスを抑制することができる。
本発明の実施の形態1に係る半導体装置を示す斜視図である。 本発明の実施の形態1に係る半導体装置を示す断面図である。 本発明の実施の形態1に係る半導体装置の基板を示す上面図である。 本発明の実施の形態1に係る半導体装置の変形例1を示す斜視図である。 本発明の実施の形態1に係る半導体装置の変形例2の基板を示す上面図である。 本発明の実施の形態1に係る半導体装置の変形例3の基板を示す上面図である。 本発明の実施の形態1に係る半導体装置の変形例4の基板を示す上面図である。 本発明の実施の形態2に係る半導体装置を示す斜視図である。 本発明の実施の形態2に係る半導体装置の基板を示す上面図である。 本発明の実施の形態2に係る半導体装置の変形例の基板を示す上面図である。 本発明の実施の形態3に係る半導体装置を示す斜視図である。 本発明の実施の形態3に係る半導体装置の基板を示す下面図である。
 本発明の実施の形態に係る半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1は、本発明の実施の形態1に係る半導体装置を示す斜視図である。図2は、本発明の実施の形態1に係る半導体装置を示す断面図である。図3は、本発明の実施の形態1に係る半導体装置の基板を示す上面図である。この半導体装置は、CSTBT(Carrier Stored Trench Gate Bipolar Transistor)構造のIGBT(Insulated Gate Bipolar Transistor)である。
 n型基板1は実質的にトランジスタとして動作するアクティブセル領域と動作しないダミーセル領域を有する。n型電荷蓄積層2とp型ベース層3がn型基板1の上面側に順に設けられている。p型コンタクト層4がp型ベース層3上の一部に設けられている。n型エミッタ層5がアクティブセル領域においてp型ベース層3上の一部に設けられている。
 ゲートトレンチ6がアクティブセル領域においてn型電荷蓄積層2、p型ベース層3、p型コンタクト層4及びn型エミッタ層5を貫通する。アクティブゲート7がゲート酸化膜8を介してゲートトレンチ6内に設けられている。
 平面視でゲートトレンチ6に平行に設けられた第1及び第2のダミートレンチ9,10がダミーセル領域においてn型電荷蓄積層2、p型ベース層3及びp型コンタクト層4を貫通する。第3のダミートレンチ11が基板端部のダミーセル領域においてp型ベース層3を貫通し、第1及び第2のダミートレンチ9,10に直交する。ダミーゲート12がゲート酸化膜8を介して第1、第2及び第3のダミートレンチ9,10,11内に設けられている。
 基板端部においてp型ウェル層15がp型ベース層3及び第3のダミートレンチ11よりも深く設けられている。p型ベース層3等の上に層間絶縁膜13が設けられ、その上にエミッタ電極14が設けられている。n型バッファ層16とp型コレクタ層17がn型基板1の下面側に順に設けられている。コレクタ電極18がp型コレクタ層17に接続されている。
 エミッタ電極14は、層間絶縁膜13の抜きパターンを介して、n型エミッタ層5、アクティブセル領域のp型ベース層3とp型コンタクト層4、及び基板端部のダミーセル領域のp型ウェル層15に接続されている。層間絶縁膜13は、第1及び第2のダミートレンチ9,10で挟まれた基板中央部のダミーセル領域のp型ベース層3とp型コンタクト層4をエミッタ電極14から絶縁させる。第3のダミートレンチ11は、基板中央部のダミーセル領域のp型ベース層3等のp型拡散層を、エミッタ電極14に接続された基板端部のダミーセル領域のp型ウェル層15等のp型拡散層から分離する。
 第1、第2及び第3のダミートレンチ9,10,11で囲まれたp型拡散層がフローティング電位となる。このフローティングp型拡散層の端部の曲率による電界強度を緩和するために、基板端部にp型ウェル層15が設けられている。ただし、第3のダミートレンチ11を挟んで基板中央部側と基板端部側が深いp型ウェル層15により電気的に接続されるのを防ぐため、第3のダミートレンチ11はp型ウェル層15よりも基板中央側に設けられている。
 以上説明したように、本実施の形態では、第3のダミートレンチ11が、基板中央部のダミーセル領域のp型拡散層を、エミッタ電極14に接続された基板端部のダミーセル領域のp型拡散層から分離する。また、第3のダミートレンチ11がp型ウェル層15よりも基板中央側に設けられているため、深いp型ウェル層15により基板中央部と基板端部の分離機能が損なわれることもない。これにより、基板中央部と基板端部でホールの蓄積効果が均等な状態を維持することができる。この結果、オン電圧とスイッチング損失のトレードオフ関係を悪化させずに、基板内の電流アンバランスを抑制することができる。
 図4は、本発明の実施の形態1に係る半導体装置の変形例1を示す斜視図である。変形例1ではゲートトレンチ6と第1、第2及び第3のダミートレンチ9,10,11の深さが互いに同じである。これにより、第1、第2及び第3のダミートレンチ9,10,11を通常のゲートトレンチ6と同時に形成できるため、工程数を削減できる。
 図5は、本発明の実施の形態1に係る半導体装置の変形例2の基板を示す上面図である。図6は、本発明の実施の形態1に係る半導体装置の変形例3の基板を示す上面図である。図7は、本発明の実施の形態1に係る半導体装置の変形例4の基板を示す上面図である。第1及び第2のダミートレンチ9,10と第3のダミートレンチ11の交点は変形例2では平面視で半円形であり、変形例3では多角形である。変形例4ではトレンチの交点に曲率を持たせている。このようにトレンチの交点の形状を設定することにより局所的な電界集中を抑えることができる。
実施の形態2.
 図8は、本発明の実施の形態2に係る半導体装置を示す斜視図である。図9は、本発明の実施の形態2に係る半導体装置の基板を示す上面図である。本実施の形態では、実施の形態1の第3のダミートレンチ11の代わりに、ダミーセル領域のp型ベース層3及びp型コンタクト層4の不純物濃度をアクティブセル領域のp型ベース層3及びp型コンタクト層4よりも低くする。その他の構成は実施の形態1と同様である。
 ダミーセル領域のp型拡散層の拡散抵抗がアクティブセル領域のp型拡散層の拡散抵抗よりも高くなるため、ダミーセル領域のフローティングp型拡散層において基板中央部と基板端部でホールの蓄積効果が均等な状態を維持することができる。これにより、基板内の電流アンバランスを抑制することができる。
 図10は、本発明の実施の形態2に係る半導体装置の変形例の基板を示す上面図である。このようにダミーセル領域にp型コンタクト層4を設けないようにしても同様の効果を得ることができる。
実施の形態3.
 図11は、本発明の実施の形態3に係る半導体装置を示す斜視図である。図12は、本発明の実施の形態3に係る半導体装置の基板を示す下面図である。本実施の形態では、実施の形態1の第3のダミートレンチ11の代わりに、p型コレクタ層として、アクティブセル領域と基板中央部のダミーセル領域に設けられた第1のp型コレクタ層17aと、基板端部のダミーセル領域に設けられ第1のp型コレクタ層17aよりも高い不純物濃度を持つ第2のp型コレクタ層17bとを設けている。第2のp型コレクタ層17bはp型ウェル層15直下に限定されず、基板中央部に向かって不純物濃度が徐々に下がっていくフローティング構造を有する。
 エミッタ電極14に接続された基板端部のダミーセル領域ではホールが抜け易くなる。そこで、本実施の形態では当該領域でp型コレクタ層を高濃度にしてホールの注入量を増加させる。これにより、基板内の電流アンバランスを抑制することができる。
 なお、実施の形態1~3に係る半導体装置は、珪素によって形成されたものに限らず、珪素に比べてバンドギャップが大きいワイドバンドギャップ半導体によって形成されたものでもよい。ワイドバンドギャップ半導体は、例えば、炭化珪素、窒化ガリウム系材料、又はダイヤモンドである。このようなワイドバンドギャップ半導体によって形成された半導体装置は、耐電圧性や許容電流密度が高いため、小型化できる。この小型化された半導体装置を用いることで、この半導体装置を組み込んだ半導体モジュールも小型化できる。また、半導体装置の耐熱性が高いため、ヒートシンクの放熱フィンを小型化でき、水冷部を空冷化できるので、半導体モジュールを更に小型化できる。また、半導体装置の電力損失が低く高効率であるため、半導体モジュールを高効率化できる。
1 n型基板、3 p型ベース層(p型拡散層)、4 p型コンタクト層(p型拡散層)、5 n型エミッタ層、6 ゲートトレンチ、9 第1のダミートレンチ、10 第2のダミートレンチ、11 第3のダミートレンチ、13 層間絶縁膜、14 エミッタ電極、15 p型ウェル層(p型拡散層)、17 p型コレクタ層、17a 第1のp型コレクタ層、17b 第2のp型コレクタ層、18 コレクタ電極

Claims (6)

  1.  アクティブセル領域とダミーセル領域を有するn型基板と、
     前記n型基板の上面側に設けられたp型拡散層と、
     前記アクティブセル領域において前記p型拡散層上の一部に設けられたn型エミッタ層と、
     前記アクティブセル領域において前記p型拡散層と前記n型エミッタ層を貫通するゲートトレンチと、
     前記ダミーセル領域において前記p型拡散層を貫通し、平面視で前記ゲートトレンチに平行に設けられた第1及び第2のダミートレンチと、
     基板端部の前記ダミーセル領域において前記p型拡散層を貫通し、前記第1及び第2のダミートレンチに直交する第3のダミートレンチと、
     前記n型エミッタ層、前記アクティブセル領域の前記p型拡散層、及び前記基板端部の前記ダミーセル領域の前記p型拡散層に接続されたエミッタ電極と、
     前記第1及び第2のダミートレンチで挟まれた基板中央部の前記ダミーセル領域の前記p型拡散層を前記エミッタ電極から絶縁させる層間絶縁膜と、
     前記n型基板の下面側に設けられたp型コレクタ層と、
     前記p型コレクタ層に接続されたコレクタ電極とを備え、
     前記第3のダミートレンチは、前記基板中央部の前記ダミーセル領域の前記p型拡散層を、前記エミッタ電極に接続された前記基板端部の前記ダミーセル領域の前記p型拡散層から分離し、
     前記p型拡散層は、前記基板端部において前記第3のダミートレンチよりも深く設けられたp型ウェル層を有し、
     前記第3のダミートレンチは前記p型ウェル層よりも基板中央側に設けられていることを特徴とする半導体装置。
  2.  前記ゲートトレンチと前記第1、第2及び第3のダミートレンチの深さが互いに同じであることを特徴とする請求項1に記載の半導体装置。
  3.  前記第1及び第2のダミートレンチと前記第3のダミートレンチの交点は平面視で半円形或いは多角形であるか又は曲率を持たせていることを特徴とする請求項1又は2に記載の半導体装置。
  4.  アクティブセル領域とダミーセル領域を有するn型基板と、
     前記n型基板の上面側に設けられたp型拡散層と、
     前記アクティブセル領域において前記p型拡散層上の一部に設けられたn型エミッタ層と、
     前記アクティブセル領域において前記p型拡散層と前記n型エミッタ層を貫通するゲートトレンチと、
     前記ダミーセル領域において前記p型拡散層を貫通し、平面視で前記ゲートトレンチに平行に設けられた第1及び第2のダミートレンチと、
     前記n型エミッタ層、前記アクティブセル領域の前記p型拡散層、及び基板端部の前記ダミーセル領域の前記p型拡散層に接続されたエミッタ電極と、
     前記第1及び第2のダミートレンチで挟まれた基板中央部の前記p型拡散層を前記エミッタ電極から絶縁させる層間絶縁膜と、
     前記n型基板の下面側に設けられたp型コレクタ層と、
     前記p型コレクタ層に接続されたコレクタ電極とを備え、
     前記ダミーセル領域の前記p型拡散層は前記アクティブセル領域の前記p型拡散層よりも低い不純物濃度を持つことを特徴とする半導体装置。
  5.  アクティブセル領域とダミーセル領域を有するn型基板と、
     前記n型基板の上面側に設けられたp型拡散層と、
     前記アクティブセル領域において前記p型拡散層上の一部に設けられたn型エミッタ層と、
     前記アクティブセル領域において前記p型拡散層と前記n型エミッタ層を貫通するゲートトレンチと、
     前記ダミーセル領域において前記p型拡散層を貫通し、平面視で前記ゲートトレンチに平行に設けられた第1及び第2のダミートレンチと、
     前記n型エミッタ層、前記アクティブセル領域の前記p型拡散層、及び基板端部の前記ダミーセル領域の前記p型拡散層に接続されたエミッタ電極と、
     前記第1及び第2のダミートレンチで挟まれた基板中央部の前記p型拡散層を前記エミッタ電極から絶縁させる層間絶縁膜と、
     前記n型基板の下面側に設けられたp型コレクタ層と、
     前記p型コレクタ層に接続されたコレクタ電極とを備え、
     前記p型コレクタ層は、前記アクティブセル領域と前記基板中央部の前記ダミーセル領域に設けられた第1のp型コレクタ層と、前記基板端部の前記ダミーセル領域に設けられ前記第1のp型コレクタ層よりも高い不純物濃度を持つ第2のp型コレクタ層とを有することを特徴とする半導体装置。
  6.  前記第2のp型コレクタ層は前記基板中央部に向かって不純物濃度が徐々に下がっていくフローティング構造を有することを特徴とする請求項5に記載の半導体装置。
PCT/JP2015/073209 2015-08-19 2015-08-19 半導体装置 WO2017029719A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201580082520.4A CN107924940B (zh) 2015-08-19 2015-08-19 半导体装置
PCT/JP2015/073209 WO2017029719A1 (ja) 2015-08-19 2015-08-19 半導体装置
DE112015006812.0T DE112015006812B4 (de) 2015-08-19 2015-08-19 Halbleitervorrichtung
JP2017535185A JP6399228B2 (ja) 2015-08-19 2015-08-19 半導体装置
US15/570,442 US10355082B2 (en) 2015-08-19 2015-08-19 Semiconductor device including active and dummy cell regions

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2015/073209 WO2017029719A1 (ja) 2015-08-19 2015-08-19 半導体装置

Publications (1)

Publication Number Publication Date
WO2017029719A1 true WO2017029719A1 (ja) 2017-02-23

Family

ID=58051180

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/073209 WO2017029719A1 (ja) 2015-08-19 2015-08-19 半導体装置

Country Status (5)

Country Link
US (1) US10355082B2 (ja)
JP (1) JP6399228B2 (ja)
CN (1) CN107924940B (ja)
DE (1) DE112015006812B4 (ja)
WO (1) WO2017029719A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108933169A (zh) * 2017-05-29 2018-12-04 英飞凌科技股份有限公司 具有dV/dt可控性和交叉沟槽布置的功率半导体器件
CN109755300A (zh) * 2018-11-28 2019-05-14 株洲中车时代电气股份有限公司 一种沟槽igbt芯片
JP2022072843A (ja) * 2020-10-30 2022-05-17 三菱電機株式会社 半導体装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105226090B (zh) * 2015-11-10 2018-07-13 株洲中车时代电气股份有限公司 一种绝缘栅双极晶体管及其制作方法
US10636877B2 (en) 2016-10-17 2020-04-28 Fuji Electric Co., Ltd. Semiconductor device
DE102018130095B4 (de) 2018-11-28 2021-10-28 Infineon Technologies Dresden GmbH & Co. KG Halbleiterleistungsschalter mit verbesserter Steuerbarkeit
US11004969B2 (en) * 2019-10-07 2021-05-11 Nami MOS CO., LTD. Trench MOSFETs having dummy cells for avalanche capability improvement

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10163483A (ja) * 1996-11-29 1998-06-19 Toshiba Corp 電力用半導体装置
JP2004349634A (ja) * 2003-05-26 2004-12-09 Toshiba Corp 電力用半導体装置
JP2009188290A (ja) * 2008-02-08 2009-08-20 Toshiba Corp 電力用半導体装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1835542A3 (en) 1999-09-30 2007-10-03 Kabushiki Kaisha Toshiba Semiconductor device with trench gate
JP3971327B2 (ja) * 2003-03-11 2007-09-05 株式会社東芝 絶縁ゲート型半導体装置
JP4688901B2 (ja) 2008-05-13 2011-05-25 三菱電機株式会社 半導体装置
US8304829B2 (en) * 2008-12-08 2012-11-06 Fairchild Semiconductor Corporation Trench-based power semiconductor devices with increased breakdown voltage characteristics
JP5488691B2 (ja) * 2010-03-09 2014-05-14 富士電機株式会社 半導体装置
JP5287835B2 (ja) * 2010-04-22 2013-09-11 株式会社デンソー 半導体装置
JP6037499B2 (ja) * 2011-06-08 2016-12-07 ローム株式会社 半導体装置およびその製造方法
CN103650147B (zh) * 2011-07-05 2016-07-06 三菱电机株式会社 半导体装置
JP2014132620A (ja) * 2013-01-07 2014-07-17 Mitsubishi Electric Corp 半導体装置
JP2015023118A (ja) * 2013-07-18 2015-02-02 株式会社東芝 半導体装置
JP2015162610A (ja) 2014-02-27 2015-09-07 株式会社東芝 半導体装置
JP6158123B2 (ja) * 2014-03-14 2017-07-05 株式会社東芝 半導体装置
WO2015162811A1 (ja) * 2014-04-21 2015-10-29 三菱電機株式会社 電力用半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10163483A (ja) * 1996-11-29 1998-06-19 Toshiba Corp 電力用半導体装置
JP2004349634A (ja) * 2003-05-26 2004-12-09 Toshiba Corp 電力用半導体装置
JP2009188290A (ja) * 2008-02-08 2009-08-20 Toshiba Corp 電力用半導体装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108933169A (zh) * 2017-05-29 2018-12-04 英飞凌科技股份有限公司 具有dV/dt可控性和交叉沟槽布置的功率半导体器件
KR20180130463A (ko) * 2017-05-29 2018-12-07 인피니언 테크놀로지스 아게 dV/dt 제어성 및 크로스-트렌치 배치물을 갖는 전력 반도체 디바이스
JP2019009428A (ja) * 2017-05-29 2019-01-17 インフィネオン テクノロジーズ アーゲーInfineon Technologies Ag dV/dt可制御性およびクロストレンチ機構を有するパワー半導体デバイス
US11610986B2 (en) 2017-05-29 2023-03-21 Infineon Technologies Ag Power semiconductor switch having a cross-trench structure
KR102558629B1 (ko) * 2017-05-29 2023-07-24 인피니언 테크놀로지스 아게 dV/dt 제어성 및 크로스-트렌치 배치물을 갖는 전력 반도체 디바이스
JP7329907B2 (ja) 2017-05-29 2023-08-21 インフィネオン テクノロジーズ アーゲー dV/dt可制御性およびクロストレンチ機構を有するパワー半導体デバイス
CN108933169B (zh) * 2017-05-29 2023-10-31 英飞凌科技股份有限公司 具有dV/dt可控性和交叉沟槽布置的功率半导体器件
CN109755300A (zh) * 2018-11-28 2019-05-14 株洲中车时代电气股份有限公司 一种沟槽igbt芯片
CN109755300B (zh) * 2018-11-28 2020-11-10 株洲中车时代半导体有限公司 一种沟槽igbt芯片
JP2022072843A (ja) * 2020-10-30 2022-05-17 三菱電機株式会社 半導体装置
JP7438080B2 (ja) 2020-10-30 2024-02-26 三菱電機株式会社 半導体装置

Also Published As

Publication number Publication date
DE112015006812B4 (de) 2024-02-22
DE112015006812T5 (de) 2018-04-26
JP6399228B2 (ja) 2018-10-03
CN107924940A (zh) 2018-04-17
US20180083101A1 (en) 2018-03-22
US10355082B2 (en) 2019-07-16
JPWO2017029719A1 (ja) 2017-11-30
CN107924940B (zh) 2021-02-05

Similar Documents

Publication Publication Date Title
WO2017029719A1 (ja) 半導体装置
JP6119577B2 (ja) 半導体装置
JP3506676B2 (ja) 半導体装置
US10109725B2 (en) Reverse-conducting semiconductor device
JP4289123B2 (ja) 半導体装置
US7342422B2 (en) Semiconductor device having super junction structure and method for manufacturing the same
JP4840738B2 (ja) 半導体装置とその製造方法
JP2003224273A (ja) 半導体装置
JP5745954B2 (ja) 半導体装置およびその製造方法
CN106463527B (zh) 半导体装置
JP4961686B2 (ja) 半導体装置
JPWO2014013618A1 (ja) 半導体装置及びその製造方法
JP2001298191A (ja) 半導体装置
JP2005311075A (ja) 誘電体分離型半導体装置
JP5233158B2 (ja) 炭化珪素半導体装置
US20140077261A1 (en) Power semiconductor device and method of manufacturing power semiconductor device
JP2010258385A (ja) 炭化珪素半導体装置およびその製造方法
JP2005209811A (ja) 半導体装置
JP2013182905A (ja) 半導体装置
JP2014187200A (ja) 半導体装置の製造方法
US20110156093A1 (en) High-voltage power transistor using soi technology
JP5087831B2 (ja) 半導体装置およびその製造方法
US20150115351A1 (en) Integrated Circuit and Method of Manufacturing an Integrated Circuit
WO2019049251A1 (ja) 半導体装置
JP5549936B2 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15901701

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017535185

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15570442

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112015006812

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15901701

Country of ref document: EP

Kind code of ref document: A1