CN109755300A - 一种沟槽igbt芯片 - Google Patents

一种沟槽igbt芯片 Download PDF

Info

Publication number
CN109755300A
CN109755300A CN201811435318.7A CN201811435318A CN109755300A CN 109755300 A CN109755300 A CN 109755300A CN 201811435318 A CN201811435318 A CN 201811435318A CN 109755300 A CN109755300 A CN 109755300A
Authority
CN
China
Prior art keywords
area
well region
trench
grid
igbt chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811435318.7A
Other languages
English (en)
Other versions
CN109755300B (zh
Inventor
朱春林
王亚飞
王彦刚
覃荣震
戴小平
罗海辉
刘国友
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuzhou CRRC Times Semiconductor Co Ltd
Original Assignee
Zhuzhou CRRC Times Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuzhou CRRC Times Electric Co Ltd filed Critical Zhuzhou CRRC Times Electric Co Ltd
Priority to CN201811435318.7A priority Critical patent/CN109755300B/zh
Publication of CN109755300A publication Critical patent/CN109755300A/zh
Application granted granted Critical
Publication of CN109755300B publication Critical patent/CN109755300B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种沟槽IGBT芯片,包括:N型衬底;多个条形沟槽栅极,其沿N型衬底表面延伸且平行分布;多个辅助栅极,其垂直于条形沟槽栅极的长度方向,以将多个条形沟槽栅极之间的区域隔离为多个有源区和多个陪区,有源区和陪区交替排列;其中,有源区设置有N+区、P+区、P阱区和N阱区:陪区未设置N+区、P+区、P阱区和N阱区;发射极金属层,其与N+区和P+区接触。本发明可以通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰,进而可以分别对有源区和陪区有针对性设计以实现芯片性能的总体优化。

Description

一种沟槽IGBT芯片
技术领域
本发明涉及半导体器件技术领域,尤其涉及一种沟槽IGBT芯片。
背景技术
绝缘栅双极晶体管(IGBT)是一种将MOSFET和双极性晶体管(BJT)结合在一起的功率半导体器件,即具有MOSFET管输入阻抗高、响应速度快,又具有BJT管通态压降低、电流密度大等特点,被广泛应用于轨道交通,智能电网,电动汽车,新能源开发等领域。
随着沟槽技术在IGBT器件结构中的成熟应用,成功实现将电流沟道由表面横向转为体内纵向,有效消除平面栅体内的JFET效应,同时缩小了元胞尺寸,使沟道密度不再受芯片表面积限制,极大提高元胞密度,从而大幅度提升芯片电流密度。但随着沟槽栅密度的增加,芯片饱和电流过大,弱化了芯片的短路性能,从而影响了芯片的短路安全工作区。所以现代沟槽栅芯片普遍采用含有陪栅和/或陪阱的陪区(Dummy area)以平衡短路电流和导通损耗之间的折衷关系。但是大量陪区(陪栅和陪阱)的存在,导致芯片的寄生电容对芯片的开通和关断产生不利的影响。
发明内容
本发明针对上述现有技术的不足,提供了一种沟槽IGBT芯片,包括:
N型衬底;
多个条形沟槽栅极,其分别位于所述N型衬底上表面向下刻蚀而成的多个沟槽内,并沿所述N型衬底表面延伸且平行分布;
多个辅助栅极,其分别位于所述N型衬底上表面向下刻蚀而成的多个沟槽内,并垂直于所述条形沟槽栅极的长度方向,以将所述多个条形沟槽栅极之间的区域隔离为多个有源区和多个陪区,所述有源区和陪区交替排列;其中,所述有源区设置有N+区、P+区、P阱区和N阱区:所述陪区未设置N+区、P+区、P阱区和N阱区;
发射极金属层,其与所述N+区和P+区接触。
在一个实施例中,所述陪区设置有条形陪栅极,所述条形陪栅极悬空或接地,且所述条形陪栅极不与所述条形沟槽栅极和辅助栅极接触。
在一个实施例中,所述条形陪栅极的整个上表面与所述发射极金属层接触。
在一个实施例中,所述条形陪栅极的部分上表面与所述发射极金属层接触。
在一个实施例中,所述条形陪栅极的整个上表面浮空。
在一个实施例中,所述陪区未设置条形陪栅极。
在一个实施例中,所述N+区,其位于所述有源区的表面;所述P+区,其与所述N+区接触,且其长度小于所述条形沟槽栅极之间的距离;所述P阱区,其位于所述P+区的下方,且其长度等于所述条形沟槽栅极之间的距离;所述N阱区,其位于所述P阱区的下方,且其长度等于所述条形沟槽栅极之间的距离。
在一个实施例中,所述N+区的中间位置设置为凹槽,所述凹槽底部设置有所述P+区,所述P+区与所述发射极金属层接触。
在一个实施例中,所述P+区位于所述N+区的中间位置,且与所述发射极金属层接触。
在一个实施例中,所述N型衬底下方还包括穿通型结构、软穿通型结构或非穿通型结构。
在一个实施例中,所述软穿通型结构包括:
N型缓冲层,其位于所述N型衬底的下表面;
阳极P区,其位于所述N型缓冲层的下表面;
阳极金属层,其位于所述阳极P区的下表面。
与现有技术相比,本发明的一个或多个实施例可以具有如下优点:
1)本发明通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰,进而可以分别对有源区和陪区有针对性设计以实现芯片性能的总体优化。
2)本发明通过改变沟槽IGBT芯片的结构,例如增加了辅助栅极、在陪区未设置N阱区和P阱区以及在陪区增加了陪栅极,增强了N阱区的电子注入功能,从而降低芯片导通压降且没有牺牲芯片耐压能力。
3)本发明沟槽IGBT芯片的陪区中除条形陪栅极以外的区域和基区结构相同,没有设置N阱区和P阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。
4)本发明通过合理放置辅助栅极的位置,从而有效调节短路电流能力和芯片内热分布,进一步优化芯片导通压降,关断损耗和短路安全工作区三者间的折衷关系。
5)本发明在陪区放置条形陪栅极,通过悬空或接地的方式,改变沟槽IGBT芯片的输入和输出电容,从而调节沟槽IGBT芯片的开关速度和栅电阻对开关速度的控制能力。
本发明的其它特征和优点将在随后的说明书中阐述,并且部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
图1为本发明实施例一的沟槽IGBT芯片的结构示意图;
图2为本发明实施例一的沟槽IGBT芯片沿AB方向的元胞剖面结构示意图;
图3为本发明实施例一的沟槽IGBT芯片沿AB方向的元胞剖面结构与金属互连示意图;
图4为本发明实施例一的沟槽IGBT芯片沿CD方向的元胞剖面结构示意图;
图5为本发明实施例一的沟槽IGBT芯片沿CD方向的元胞剖面结构与金属互连示意图;
图6为本发明实施例二的沟槽IGBT芯片的结构示意图;
图7为本发明实施例三的沟槽IGBT芯片的结构示意图;
图8为本发明实施例四的沟槽IGBT芯片的结构示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
实施例一
图1为本发明实施例一的沟槽IGBT芯片的结构示意图。如图1所示,可以包括N型衬底1、多个条形沟槽栅极2、多个辅助栅极3、条形陪栅极4、N+区5、P+区61、P阱区7、N阱区8、氧化层9、发射极金属层10、N型缓冲层11、阳极P区12和阳极金属层13。
多个条形沟槽栅极2,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并沿N型衬底1表面延伸且平行分布。
多个辅助栅极3,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并垂直于条形沟槽栅极2的长度方向,以将多个条形沟槽栅极2之间的区域隔离为多个有源区和多个陪区,有源区和陪区交替排列。
通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极3,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰,进而可以分别对有源区和陪区有针对性设计以实现芯片性能的总体优化。
在有源区内,沟道工作区和条形沟槽栅极2平行并位于条形沟槽栅极2附近,具体结构和传统沟槽IGBT芯片的结构类似,包含N+区5、P+区61、P阱区7和N阱区8。
具体地,N+区5,其位于有源区的表面。P+区61,其与N+区5接触,且其长度小于条形沟槽栅极2之间的距离。P阱区7,其位于P+区61的下方,且其长度等于条形沟槽栅极2之间的距离。N阱区8,其位于P阱区7的下方,且其长度等于条形沟槽栅极2之间的距离。
在本实施例中,如图2和图3所示,N+区5的中间位置设置为凹槽60,凹槽60底部设置有P+区61。通过浅槽刻蚀将N+区5、P+区61和发射极金属层10接触,为载流子提供输运通道。在N+区5的中间位置设置凹槽60对沟槽IGBT芯片的反偏安全工作区有帮助,尤其对于中高压器件。
在陪区设置有条形陪栅极4,且条形陪栅极4不与条形沟槽栅极2和辅助栅极3接触。陪区除了条形陪栅极4以外的其他区域的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。并且,通过合理放置辅助栅极3的位置,从而有效调节短路电流能力和芯片内热分布,进一步优化芯片导通压降,关断损耗和短路安全工作区三者间的折衷关系。
本实施例通过改变沟槽IGBT芯片的结构,例如增加了辅助栅极3、在陪区未设置N阱区和P阱区以及在陪区增加了陪栅极,增强了N阱区8的电子注入功能,从而降低芯片导通压降且没有牺牲芯片耐压能力。
如图4和图5所示,条形陪栅极4可以采取接地设计。接地设计可以为:条形陪栅极4的整个上表面与发射极金属层10接触,或者条形陪栅极4的部分上表面与发射极金属层10接触。条形陪栅极4还可以采取悬空设计。悬空设计可以为:条形陪栅极4的整个上表面浮空。在陪区放置条形陪栅极4,通过悬空或接地的方式,改变沟槽IGBT芯片的输入和输出电容,从而调节沟槽IGBT芯片的开关速度和栅电阻对开关速度的控制能力。
需要说明的是,本发明实施例的条形陪栅极4不限于上述设计,还可以通过版图设计实现其他的连接方式,均视为本发明范围。
本实施例沟槽IGBT芯片的背部结构可以为穿通型结构、软穿通型结构或非穿通型结构。软穿通型结构包括N型缓冲层11、阳极P区12和阳极金属层13。其中,N型缓冲层11位于N型衬底1的下表面,阳极P区12位于N型缓冲层11的下表面,阳极金属层13位于阳极P区12的下表面。
综上所述,本发明实施例通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰。在陪区放置条形陪栅极,通过悬空或接地的方式,改变沟槽IGBT芯片的输入和输出电容,从而调节沟槽IGBT芯片的开关速度和栅电阻对开关速度的控制能力。陪区除了条形陪栅极以外的其他区域的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。在N+区的中间位置设置凹槽对沟槽IGBT芯片的反偏安全工作区有帮助,尤其对于中高压器件。
实施例二
图6为本发明实施例二的沟槽IGBT芯片的结构示意图。如图6所示,可以包括N型衬底1、多个条形沟槽栅极2、多个辅助栅极3、N+区5、P+区61、P阱区7、N阱区8、氧化层9、发射极金属层10、N型缓冲层11、阳极P区12和阳极金属层13。
多个条形沟槽栅极2,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并沿N型衬底1表面延伸且平行分布。
多个辅助栅极3,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并垂直于条形沟槽栅极2的长度方向,以将多个条形沟槽栅极2之间的区域隔离为多个有源区和多个陪区,有源区和陪区交替排列。
通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极3,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰,进而可以分别对有源区和陪区有针对性设计以实现芯片性能的总体优化。
在有源区内,沟道工作区和条形沟槽栅极2平行并位于条形沟槽栅极2附近,具体结构和传统沟槽IGBT芯片的结构类似,包含N+区5、P+区61、P阱区7和N阱区8。
具体地,N+区5,其位于有源区的表面。P+区61,其与N+区5接触,且其长度小于条形沟槽栅极2之间的距离。P阱区7,其位于P+区61的下方,且其长度等于条形沟槽栅极2之间的距离。N阱区8,其位于P阱区7的下方,且其长度等于条形沟槽栅极2之间的距离。
在本实施例中,N+区5的中间位置设置为凹槽60,凹槽60底部设置有P+区61。通过浅槽刻蚀将N+区5、P+区61和发射极金属层10接触,为载流子提供输运通道。在N+区5的中间位置设置凹槽60对沟槽IGBT芯片的反偏安全工作区有帮助,尤其对于中高压器件。
在陪区设置未设置条形陪栅极,陪区的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。
本实施例通过改变沟槽IGBT芯片的结构,例如增加了辅助栅极3、在陪区未设置N阱区和P阱区,增强了N阱区8的电子注入功能,从而降低芯片导通压降且没有牺牲芯片耐压能力。
本实施例沟槽IGBT芯片的背部结构可以为穿通型结构、软穿通型结构或非穿通型结构。软穿通型结构包括N型缓冲层11、阳极P区12和阳极金属层13。其中,N型缓冲层11位于N型衬底1的下表面,阳极P区12位于N型缓冲层11的下表面,阳极金属层13位于阳极P区12的下表面。
综上所述,本发明实施例通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰。陪区的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。在N+区的中间位置设置凹槽对沟槽IGBT芯片的反偏安全工作区有帮助,尤其对于中高压器件。
实施例三
图7为本发明实施例三的沟槽IGBT芯片的结构示意图。如图7所示,可以包括N型衬底1、多个条形沟槽栅极2、多个辅助栅极3、条形陪栅极4、N+区5、P+区62、P阱区7、N阱区8、氧化层9、发射极金属层10、N型缓冲层11、阳极P区12和阳极金属层13。
多个条形沟槽栅极2,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并沿N型衬底1表面延伸且平行分布。
多个辅助栅极3,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并垂直于条形沟槽栅极2的长度方向,以将多个条形沟槽栅极2之间的区域隔离为多个有源区和多个陪区,有源区和陪区交替排列。
通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极3,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰,进而可以分别对有源区和陪区有针对性设计以实现芯片性能的总体优化。
在有源区内,沟道工作区和条形沟槽栅极2平行并位于条形沟槽栅极2附近,具体结构和传统沟槽IGBT芯片的结构类似,包含N+区5、P+区62、P阱区7和N阱区8。
具体地,N+区5,其位于有源区的表面。P+区62,其与N+区5接触,且其长度小于条形沟槽栅极2之间的距离。P阱区7,其位于P+区62的下方,且其长度等于条形沟槽栅极2之间的距离。N阱区8,其位于P阱区7的下方,且其长度等于条形沟槽栅极2之间的距离。在本实施例中,P+区62位于N+区5的中间位置,且N+区5、P+区62与发射极金属层10接触,为载流子提供输运通道。
在陪区设置有条形陪栅极4,且条形陪栅极4不与条形沟槽栅极2和辅助栅极3接触。陪区除了条形陪栅极4以外的其他区域的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。并且,通过合理放置辅助栅极3的位置,从而有效调节短路电流能力和芯片内热分布,进一步优化芯片导通压降,关断损耗和短路安全工作区三者间的折衷关系。
本实施例通过改变沟槽IGBT芯片的结构,例如增加了辅助栅极3、在陪区未设置N阱区和P阱区以及在陪区增加了陪栅极,增强了N阱区8的电子注入功能,从而降低芯片导通压降且没有牺牲芯片耐压能力。
条形陪栅极4可以采取接地设计。接地设计可以为:条形陪栅极4的整个上表面与发射极金属层10接触,或者条形陪栅极4的部分上表面与发射极金属层10接触。条形陪栅极4还可以采取悬空设计。悬空设计可以为:条形陪栅极4的整个上表面浮空,。在陪区放置条形陪栅极4,通过悬空或接地的方式,改变沟槽IGBT芯片的输入和输出电容,从而调节沟槽IGBT芯片的开关速度和栅电阻对开关速度的控制能力。
需要说明的是,本发明实施例的条形陪栅极4不限于上述设计,还可以通过版图设计实现其他的连接方式,均视为本发明范围。
本实施例沟槽IGBT芯片的背部结构可以为穿通型结构、软穿通型结构或非穿通型结构。软穿通型结构包括N型缓冲层11、阳极P区12和阳极金属层13。其中,N型缓冲层11位于N型衬底1的下表面,阳极P区12位于N型缓冲层11的下表面,阳极金属层13位于阳极P区12的下表面。
综上所述,本发明实施例通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰。在陪区放置条形陪栅极,通过悬空或接地的方式,改变沟槽IGBT芯片的输入和输出电容,从而调节沟槽IGBT芯片的开关速度和栅电阻对开关速度的控制能力。陪区除了条形陪栅极以外的其他区域的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。
实施例四
图8为本发明实施例四的沟槽IGBT芯片的结构示意图。如图8所示,可以包括N型衬底1、多个条形沟槽栅极2、多个辅助栅极3、N+区5、P+区62、P阱区7、N阱区8、氧化层9、发射极金属层10、N型缓冲层11、阳极P区12和阳极金属层13。
多个条形沟槽栅极2,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并沿N型衬底1表面延伸且平行分布。
多个辅助栅极3,其分别位于N型衬底1上表面向下刻蚀而成的多个沟槽内,并垂直于条形沟槽栅极2的长度方向,以将多个条形沟槽栅极2之间的区域隔离为多个有源区和多个陪区,有源区和陪区交替排列。
通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极3,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰,进而可以分别对有源区和陪区有针对性设计以实现芯片性能的总体优化。
在有源区内,沟道工作区和条形沟槽栅极2平行并位于条形沟槽栅极2附近,具体结构和传统沟槽IGBT芯片的结构类似,包含N+区5、P+区62、P阱区7和N阱区8。
具体地,N+区5,其位于有源区的表面。P+区62,其与N+区5接触,且其长度小于条形沟槽栅极2之间的距离。P阱区7,其位于P+区62的下方,且其长度等于条形沟槽栅极2之间的距离。N阱区8,其位于P阱区7的下方,且其长度等于条形沟槽栅极2之间的距离。
在本实施例中,P+区62位于N+区5的中间位置,且N+区5、P+区62与发射极金属层10接触,为载流子提供输运通道。
在陪区设置未设置条形陪栅极,陪区的结构和基区相同,都未设置N+区5、P+区62、P阱区7和N阱区8,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。
本实施例通过改变沟槽IGBT芯片的结构,例如增加了辅助栅极3、在陪区未设置N阱区和P阱区,增强了N阱区8的电子注入功能,从而降低芯片导通压降且没有牺牲芯片耐压能力。
本实施例沟槽IGBT芯片的背部结构可以为穿通型结构、软穿通型结构或非穿通型结构。软穿通型结构包括N型缓冲层11、阳极P区12和阳极金属层13。其中,N型缓冲层11位于N型衬底1的下表面,阳极P区12位于N型缓冲层11的下表面,阳极金属层13位于阳极P区12的下表面。
综上所述,本发明实施例通过在沟槽IGBT芯片单胞内有源区和陪区之间引入辅助栅极,从而对有源区和陪区两者间进行有效隔离,避免二者之间工作中相互干扰。在陪区设置未设置条形陪栅极,陪区和基区结构相同,没有设置陪区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。陪区的结构和基区相同,都未设置N+区、P+区、P阱区和N阱区,从而大幅度降低沟槽IGBT的输入和输出电容,优化芯片开关性能,如开通和关断损耗和开通和关断速度等。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (10)

1.一种沟槽IGBT芯片,其特征在于,包括:
N型衬底;
多个条形沟槽栅极,其分别位于所述N型衬底上表面向下刻蚀而成的多个沟槽内,并沿所述N型衬底表面延伸且平行分布;
多个辅助栅极,其分别位于所述N型衬底上表面向下刻蚀而成的多个沟槽内,并垂直于所述条形沟槽栅极的长度方向,以将所述多个条形沟槽栅极之间的区域隔离为多个有源区和多个陪区,所述有源区和陪区交替排列;其中,所述有源区设置有N+区、P+区、P阱区和N阱区:所述陪区未设置N+区、P+区、P阱区和N阱区;
发射极金属层,其与所述N+区和P+区接触。
2.根据权利要求1所述的沟槽IGBT芯片,其特征在于,
所述陪区设置有条形陪栅极,所述条形陪栅极悬空或接地,且所述条形陪栅极不与所述条形沟槽栅极和辅助栅极接触。
3.根据权利要求2所述的沟槽IGBT芯片,其特征在于,
所述条形陪栅极的整个上表面与所述发射极金属层接触。
4.根据权利要求2所述的沟槽IGBT芯片,其特征在于,
所述条形陪栅极的部分上表面与所述发射极金属层接触。
5.根据权利要求2所述的沟槽IGBT芯片,其特征在于,
所述条形陪栅极的整个上表面浮空。
6.根据权利要求1至5中任一项所述的沟槽IGBT芯片,其特征在于,
所述N+区,其位于所述有源区的表面;
所述P+区,其与所述N+区接触,且其长度小于所述条形沟槽栅极之间的距离;
所述P阱区,其位于所述P+区的下方,且其长度等于所述条形沟槽栅极之间的距离;
所述N阱区,其位于所述P阱区的下方,且其长度等于所述条形沟槽栅极之间的距离。
7.根据权利要求6所述的沟槽IGBT芯片,其特征在于,
所述N+区的中间位置设置为凹槽,所述凹槽底部设置有所述P+区,所述P+区与所述发射极金属层接触。
8.根据权利要求6所述的沟槽IGBT芯片,其特征在于,
所述P+区位于所述N+区的中间位置,且与所述发射极金属层接触。
9.根据权利要求1所述的沟槽IGBT芯片,其特征在于,所述N型衬底下方还包括穿通型结构、软穿通型结构或非穿通型结构。
10.根据权利要求1所述的沟槽IGBT芯片,其特征在于,所述软穿通型结构包括:
N型缓冲层,其位于所述N型衬底的下表面;
阳极P区,其位于所述N型缓冲层的下表面;
阳极金属层,其位于所述阳极P区的下表面。
CN201811435318.7A 2018-11-28 2018-11-28 一种沟槽igbt芯片 Active CN109755300B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811435318.7A CN109755300B (zh) 2018-11-28 2018-11-28 一种沟槽igbt芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811435318.7A CN109755300B (zh) 2018-11-28 2018-11-28 一种沟槽igbt芯片

Publications (2)

Publication Number Publication Date
CN109755300A true CN109755300A (zh) 2019-05-14
CN109755300B CN109755300B (zh) 2020-11-10

Family

ID=66403427

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811435318.7A Active CN109755300B (zh) 2018-11-28 2018-11-28 一种沟槽igbt芯片

Country Status (1)

Country Link
CN (1) CN109755300B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116435352A (zh) * 2023-05-19 2023-07-14 北京贝茵凯微电子有限公司 一种功率器件原胞结构、功率器件及其制备方法
CN116646382A (zh) * 2023-07-27 2023-08-25 深圳芯能半导体技术有限公司 一种沟槽栅igbt芯片的元胞结构及制作方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104882477A (zh) * 2015-06-03 2015-09-02 杭州士兰集成电路有限公司 沟槽栅型igbt器件及其制造方法
CN105374859A (zh) * 2015-11-10 2016-03-02 株洲南车时代电气股份有限公司 一种沟槽栅型igbt芯片及其制作方法
US20160240639A1 (en) * 2015-02-05 2016-08-18 Changzhou ZhongMin Semi-Tech Co. Ltd. Semiconductor device
WO2017029719A1 (ja) * 2015-08-19 2017-02-23 三菱電機株式会社 半導体装置
CN107636836A (zh) * 2015-12-11 2018-01-26 富士电机株式会社 半导体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160240639A1 (en) * 2015-02-05 2016-08-18 Changzhou ZhongMin Semi-Tech Co. Ltd. Semiconductor device
CN104882477A (zh) * 2015-06-03 2015-09-02 杭州士兰集成电路有限公司 沟槽栅型igbt器件及其制造方法
WO2017029719A1 (ja) * 2015-08-19 2017-02-23 三菱電機株式会社 半導体装置
CN105374859A (zh) * 2015-11-10 2016-03-02 株洲南车时代电气股份有限公司 一种沟槽栅型igbt芯片及其制作方法
CN107636836A (zh) * 2015-12-11 2018-01-26 富士电机株式会社 半导体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116435352A (zh) * 2023-05-19 2023-07-14 北京贝茵凯微电子有限公司 一种功率器件原胞结构、功率器件及其制备方法
CN116435352B (zh) * 2023-05-19 2023-11-24 北京贝茵凯微电子有限公司 一种功率器件原胞结构、功率器件及其制备方法
CN116646382A (zh) * 2023-07-27 2023-08-25 深圳芯能半导体技术有限公司 一种沟槽栅igbt芯片的元胞结构及制作方法

Also Published As

Publication number Publication date
CN109755300B (zh) 2020-11-10

Similar Documents

Publication Publication Date Title
JP7102048B2 (ja) チャネル領域拡張部を用いた炭化ケイ素金属酸化物半導体(mos)デバイスセルにおける電界シールド
CN107293579B (zh) 一种具有低导通压降的超结igbt
CN105633137B (zh) 一种槽栅功率mosfet器件
WO2021128548A1 (zh) 一种沟槽igbt芯片
WO2019157818A1 (zh) 一种具有含虚栅的复合栅结构的igbt芯片
CN109888007B (zh) 具有二极管钳位载流子存储层的soi ligbt器件
CN108538910A (zh) 具有复合栅的igbt芯片
CN108899370A (zh) 集成电阻区的vdmos器件
CN110504308B (zh) 一种高速低损耗的多槽栅高压功率器件
CN110277443A (zh) 具有pnp穿通三极管的沟槽栅igbt器件
CN112201687A (zh) 一种npn三明治栅结构的沟槽mosfet器件
CN114503279A (zh) 具选择性屏蔽式凹陷场效电板的高密度功率元件
Sun et al. A carrier stored SOI LIGBT with ultralow ON-state voltage and high current capability
CN109755300A (zh) 一种沟槽igbt芯片
CN108538912A (zh) 沟槽台阶栅igbt芯片
CN105870181A (zh) 一种平面栅igbt及其制作方法
US20210013330A1 (en) Igbt chip having folded composite gate structure
CN110504305B (zh) 一种具有自偏置pmos钳位载流子存储层的SOI-LIGBT器件
CN103839802B (zh) 一种沟槽型igbt结构的制作方法
CN107068742B (zh) 具有不连续p型基区嵌入原胞结构的半导体器件
CN106960867B (zh) 一种绝缘栅双极型晶体管器件
Zhang et al. Optimization of ${V} _ {\text {CE}} $ Plateau for Deep-Oxide Trench SOI Lateral IGBT During Inductive Load Turn-OFF
CN103681819B (zh) 一种沟槽型的绝缘栅双极性晶体管及其制备方法
CN212967710U (zh) 一种npn三明治栅结构的沟槽mosfet器件
CN204885170U (zh) 具有自适应性的场截止电流控制型功率器件

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20200927

Address after: 412001 Room 309, floor 3, semiconductor third line office building, Tianxin hi tech park, Shifeng District, Zhuzhou City, Hunan Province

Applicant after: Zhuzhou CRRC times Semiconductor Co.,Ltd.

Address before: The age of 412001 in Hunan Province, Zhuzhou Shifeng District Road No. 169

Applicant before: ZHUZHOU CRRC TIMES ELECTRIC Co.,Ltd.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant