WO2016186128A1 - 半導体素子パッケージ、半導体装置および実装構造体 - Google Patents

半導体素子パッケージ、半導体装置および実装構造体 Download PDF

Info

Publication number
WO2016186128A1
WO2016186128A1 PCT/JP2016/064728 JP2016064728W WO2016186128A1 WO 2016186128 A1 WO2016186128 A1 WO 2016186128A1 JP 2016064728 W JP2016064728 W JP 2016064728W WO 2016186128 A1 WO2016186128 A1 WO 2016186128A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring conductor
semiconductor element
dielectric layer
conductor
hole
Prior art date
Application number
PCT/JP2016/064728
Other languages
English (en)
French (fr)
Inventor
芳規 川頭
Original Assignee
京セラ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京セラ株式会社 filed Critical 京セラ株式会社
Priority to EP16796521.9A priority Critical patent/EP3300104A4/en
Priority to JP2017519376A priority patent/JP6397127B2/ja
Priority to CN201680027357.6A priority patent/CN107534023B/zh
Priority to US15/573,762 priority patent/US10068818B2/en
Publication of WO2016186128A1 publication Critical patent/WO2016186128A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4274Electrical aspects
    • G02B6/4279Radio frequency signal propagation aspects of the electrical connection, high frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0203Containers; Encapsulations, e.g. encapsulation of photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/022Mountings; Housings
    • H01S5/0225Out-coupling of light
    • H01S5/02251Out-coupling of light using optical fibres
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • H05K5/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/02Arrangements of circuit components or wiring on supporting structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/18Construction of rack or frame
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4256Details of housings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6611Wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6627Waveguides, e.g. microstrip line, strip line, coplanar line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • H01L2223/6655Matching arrangements, e.g. arrangement of inductive and capacitive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]

Definitions

  • the present invention relates to a semiconductor element package, a semiconductor device, and a mounting structure for housing a semiconductor element.
  • Optical semiconductor elements such as light emitting elements and light receiving elements, and semiconductor elements such as signal processing arithmetic elements are housed in a semiconductor element package in order to protect the semiconductor elements and to connect the semiconductor elements and external wiring.
  • a plurality of line conductors are formed substantially in parallel on the top surface of a dielectric substrate, and the dielectric substrate between the line conductors has a width of 0.2 mm or more and a depth of the dielectric substrate.
  • a groove having a thickness equal to or more than half of the thickness is provided. Since air is interposed in the groove, the capacitance value between the line conductors is reduced, and electrical interference is reduced.
  • the package described in Japanese Patent Application Laid-Open No. 11-214556 has a configuration in which no dielectric is present between the end portions of the line conductor at the end portion of the dielectric substrate by providing a groove.
  • the capacitance value between the line conductors is lowered, electromagnetic interference is reduced and adverse effects on signal characteristics are suppressed.
  • the coupling between the ends of the line conductors is weak, the end of each line conductor is unspecified with the nearby ground conductor and the line conductor and ground conductor provided on the external wiring board connected to the line conductor. To join.
  • the electromagnetic field is disturbed at the end of the line conductor, resulting in various problems such as increased loss due to reflection and transmission, and electromagnetic interference. Thereby, the transmission characteristic of the signal transmitted through the line conductor may be deteriorated.
  • a semiconductor element package includes a plate-like base body having a main surface including a mounting area on which a semiconductor element is mounted, and a rectangular provided on the main surface of the base body so as to surround the mounting area.
  • a frame member having a shape, the frame member having a notch cut through the frame member in the thickness direction between the inner peripheral surface and the outer peripheral surface, and a terminal member joined to the frame member by closing the notch
  • a first wiring conductor having a first end of the first dielectric layer provided with the first wiring conductor, and a third end electrically connected to the semiconductor element and a fourth electrically connected to the external wiring.
  • a second wiring conductor having an end portion and spaced from the first wiring conductor, and a first The first end portion and the second end portion of the line conductor and the third end portion and the fourth end portion of the second wiring conductor are exposed so as to cover the central portion of the first wiring conductor and the central portion of the second wiring conductor.
  • a terminal member including two dielectric layers, and the first dielectric layer is provided with a hole that opens in a region on one surface between the first wiring conductor and the second wiring conductor. ing.
  • a semiconductor device includes the semiconductor element package described above and a semiconductor element placed in a placement area.
  • a mounting structure is the above semiconductor device, an external wiring board, a dielectric substrate, and a first end and a third end provided on the first surface of the dielectric substrate. And an external wiring board including an external wiring electrically connected to the portion and a ground conductor layer provided on the second surface of the dielectric substrate.
  • FIG. 1 is a perspective view showing a configuration of a semiconductor element package 1 according to a first embodiment of the present invention.
  • 1 is a plan view of a semiconductor element package 1.
  • FIG. 1 is a cross-sectional view of a semiconductor element package 1.
  • Sectional drawing of the semiconductor element package 1A which is 2nd Embodiment of this invention is shown.
  • Sectional drawing of the semiconductor element package 1B which is 3rd Embodiment of this invention is shown.
  • Sectional drawing of the semiconductor element package 1C which is 4th Embodiment of this invention is shown.
  • It is sectional drawing which shows the structure of the semiconductor device 100 which is 5th Embodiment of this invention.
  • It is sectional drawing which shows the structure of the mounting structure 200 which is 6th Embodiment of this invention.
  • FIG. 1 is a perspective view showing a configuration of a semiconductor element package 1 according to a first embodiment of the present invention.
  • FIG. 2 is a plan view of the main surface 2a of the base 2 in the semiconductor element package 1 as viewed from above.
  • FIG. 3 is a cross-sectional view of the semiconductor element package 1.
  • 3A shows a cross-sectional view taken along the cutting plane line AA in FIG. 1
  • FIG. 3B shows a cross-sectional view cut along the cutting plane line BB in FIG.
  • the semiconductor element package 1 includes a base 2, a frame member 3, and a terminal member 4.
  • the frame member 3 is provided on the main surface 2 a of the base 2, and a notch 3 a is formed on the base 2 side of the frame member 3. ing.
  • the notch 3a is a gap between the main surface 2a of the base 2 and the frame member 3, and the terminal member 4 is provided by closing the notch 3a serving as the gap.
  • the semiconductor element housed in the semiconductor element package 1 is an optical semiconductor element such as a light emitting element or a light receiving element.
  • Other semiconductor elements such as a sensor element and an imaging element may be used as long as the semiconductor element can be accommodated in the semiconductor element package 1 including the base body 2, the frame member 3, and the terminal member 4.
  • the base body 2 is formed in a rectangular plate shape, and has a mounting area in which a semiconductor element can be mounted on the main surface 2a. This placement area is an area for placing the semiconductor element housed in the semiconductor element package 1 and fixing the semiconductor element to the surface of the base 2.
  • the substrate 2 of the present embodiment is manufactured by laminating a plurality of insulating substrates. Then, a semiconductor element is placed on the placement area of the base 2.
  • the insulating substrate include a ceramic material such as an aluminum oxide sintered body, a mullite sintered body, a silicon carbide sintered body, an aluminum nitride sintered body, or a silicon nitride sintered body, or glass ceramics. Materials can be used.
  • a mixing member is prepared by mixing a raw material powder containing glass powder and ceramic powder of the above materials, an organic solvent, and a binder.
  • a plurality of ceramic green sheets are produced by forming the mixed member into a sheet.
  • a laminated body is produced by laminating a plurality of produced ceramic green sheets.
  • the base body 2 is produced by firing the laminate at a temperature of about 1600 degrees.
  • the substrate 2 is not limited to a configuration in which a plurality of insulating substrates are stacked.
  • the base body 2 may be composed of one insulating substrate.
  • an insulating substrate is provided on at least the placement region of the metal substrate. It is good also as a laminated structure.
  • the metal member has high heat dissipation.
  • the metal substrate material include metals such as iron, copper, nickel, chromium, cobalt, molybdenum or tungsten, or alloys of these metals, such as copper-tungsten alloys, copper-molybdenum alloys, iron-nickel. -Cobalt alloys can be used.
  • a metal substrate constituting the substrate 2 can be produced by subjecting such an ingot of a metal material to a metal processing method such as a rolling method or a punching method.
  • the base 2 is obtained by bonding a separately manufactured insulating substrate with a bonding material such as a brazing material on the mounting region of the manufactured metal substrate.
  • the frame member 3 is formed of a rectangular frame, and is provided on the main surface 2a of the base 2 so as to surround the placement region in plan view.
  • the frame member 3 only needs to surround the placement region. Inside the frame member 3, the placement region may be in the center portion or in other portions.
  • the base body 2 may have substantially the same outer shape as the frame member 3, and the main surface of the base body 2 may be larger than the frame member 3 and may have an extending portion.
  • the frame member 3 is provided with a through hole 3b for fixing an optical fiber and inputting / outputting an optical signal.
  • the frame member 3 has a cutout 3a cut out through the frame member 3 in the thickness direction between the inner peripheral surface and the outer peripheral surface.
  • the terminal member 4 is provided in the notch 3a of the frame member 3, and the notch 3a is closed.
  • the terminal member 4 is a member for electrically connecting a semiconductor element placed in the placement area and housed in the semiconductor element package 1 and external wiring.
  • the external wiring is, for example, a semiconductor element package 1 such as a wiring provided on a printed circuit board on which the semiconductor element package 1 is further mounted and a wiring provided on a flexible board connected to the terminal member 4 of the semiconductor element package 1. This wiring is to be electrically connected to the semiconductor element outside the circuit.
  • the terminal member 4 includes a first dielectric layer 5, a plurality of signal wiring conductors 6 and a plurality of coplanar ground conductor layers 7 provided on one surface of the first dielectric layer 5, and a second dielectric layer 8. Including.
  • the first dielectric layer 5 is made of, for example, a ceramic material which is a dielectric material, and a plurality of signal wiring conductors 6 and a plurality of coplanar ground conductor layers 7 are provided on one surface.
  • the signal wiring conductor 6 has one end 6a that is electrically connected to the semiconductor element housed in the semiconductor element package 1 and the other end 6b that is electrically connected to the external wiring.
  • the first dielectric layer 5 only needs to include a layered or plate-like portion having a flat one surface 5a on which a plurality of signal wiring conductors 6 and a plurality of coplanar ground conductor layers 7 are provided. Is formed so as to block the base 2 side of the notch 3a of the frame member 3.
  • the same-surface ground conductor layer 7 is disposed on both sides of the pair of signal wiring conductors 6 with a certain distance from the signal wiring conductors 6.
  • the pair of signal wiring conductors 6 may transmit independent individual signals, or may be a pair of differential signal wirings that transmit signals of opposite phases to each other.
  • the differential signal wiring pair has high noise resistance and is suitable for transmission of high-frequency signals.
  • one signal wiring conductor 6 is the first wiring conductor 10
  • the other signal wiring conductor 6 is the second wiring conductor 11.
  • the conductor width of the signal wiring conductor 6 is, for example, 0.1 mm to 1 mm
  • the wiring pitch of the signal wiring conductor 6 is, for example, 0.3 to 3 mm
  • the distance between the signal wiring conductor 6 and the same surface ground conductor layer 7 is Is, for example, 0.1 mm to 1 mm.
  • the size of the coplanar ground conductor layer 7 can be appropriately determined based on the conductor width, the wiring pitch of the signal wiring conductor 6, and the distance from the signal wiring conductor 6.
  • the second dielectric layer 8 is provided so as to cover the central portion of the signal wiring conductor 6 and the same-surface ground conductor layer 7 so that one end 6a and the other end 6b of the pair of signal wiring conductors 6 are exposed.
  • one end portion 6a of one signal wiring conductor 6 that is the first wiring conductor 10 is the first end portion 10a
  • the other end portion 6b is the second end portion 10b
  • one end 6a of the other signal wiring conductor 6 which is the second wiring conductor 11 is the third end 11a
  • the other end 6b is the fourth end 11b.
  • the second dielectric layer 8 is made of, for example, a ceramic material, which is a dielectric material, like the first dielectric layer 5, and the surface on which the signal wiring conductor 6 and the coplanar ground conductor layer 7 of the first dielectric layer are provided.
  • the thickness of the second dielectric layer 8 is, for example, 1 mm to 10 mm, the width is, for example, 5 mm to 15 mm, and the length may be a length that covers all the signal wiring conductors 6.
  • the first dielectric layer 5 is provided with a hole 5b that is open in a region between the first wiring conductor 10 and the second wiring conductor 11 on one surface 5a.
  • the hole 5b is provided so as not to overlap with either the first wiring conductor 10 or the second wiring conductor 11 in plan view.
  • the hole 5b may be provided in the first dielectric layer 5 so that the opening is located between the opposing sides of the first wiring conductor 10 and the second wiring conductor 11, and the first wiring conductor 10 and the second wiring conductor 11 may be provided on the first dielectric layer 5 so as to be spaced from both opposing sides.
  • the distance from each signal wiring conductor 6 that is the first wiring conductor 10 and the second wiring conductor 11 to the opening may be the same or different.
  • the terminal member 4 can set the characteristic impedance at the electrical connection portion between the first wiring conductor 10 and the second wiring conductor 11 and the line conductor provided on the external wiring board to a desired value.
  • a plurality of holes 5 b may be provided along the direction in which one signal wiring conductor 6 that is the first wiring conductor 10 or the other signal wiring conductor 6 that is the second wiring conductor 11 extends.
  • the opening diameter of the hole 5b provided on the one end 6a side which is the first end 10a or the other end 6b side which is the second end 10b is set to one surface 5a. It may be smaller than the opening diameter of the hole 5b provided on the center portion side in the direction in which the signal wiring conductor 6 extends.
  • a part or all of the holes 5b provided on the central portion side in the direction in which the signal wiring conductor 6 of the one surface 5a extends are in a plan view with the second dielectric layer 8. You may provide so that it may overlap.
  • the structure which combined the above-mentioned characteristic may be sufficient as the opening diameter and position of the hole 5b provided with two or more. As a result, the terminal member 4 can set the characteristic impedance of the signal wiring conductor 6 to a desired value.
  • the depth of the hole 5b may be any depth as long as the hole 5b does not penetrate the first dielectric layer 5.
  • the depth is 10% to 90%.
  • the shape of the opening may be any shape in plan view.
  • the shape may be a circular shape including a perfect circle and an ellipse, a track shape (long hole shape), a polygonal shape, or the like.
  • the shape of the opening may be a shape including a part of a perfect circle or an ellipse at the end of the track shape (long hole shape) for the purpose of not concentrating the stress generated around the hole 5b locally.
  • the hole 5b has a uniform cross-sectional shape perpendicular to the depth direction. That is, the shape of the hole 5b is provided in a columnar shape whose opening shape is the bottom surface shape.
  • the portion of the hole 5b is filled with air. Since the relative permittivity of air is approximately 1, the electric field coupling between the first wiring conductor 10 and the second wiring conductor 11 is weaker than when there is a dielectric material in which the hole 5b is not provided.
  • the dielectric material constituting the first dielectric layer 5 exists between the first wiring conductor 10 and the second wiring conductor 11 at the ends of the pair of signal wiring conductors 6,
  • the first wiring conductor 10 and the second wiring conductor 11 the inner ground conductor layer provided inside the first dielectric layer 5, and the other surface facing the one surface 5a of the first dielectric layer 5 are provided.
  • the electric field coupling with the grounded conductor layer on the other surface becomes strong, and the suppression of the spread of the electric field distribution necessary for improving the frequency characteristics can be realized.
  • the other end 6b of the signal wiring conductor 6 is provided with a line conductor and a ground conductor provided on an external wiring board connected to the signal wiring conductor 6, the signal wiring conductor 6 and the line conductor, the same plane ground conductor layer 7 and the ground.
  • a conductive bonding material soldder
  • a bonding material for increasing the bonding strength between the external wiring substrate and the semiconductor element package 1 and the like.
  • the signal wiring conductor 6 and the line conductor provided on the external wiring board are connected at the connection portion.
  • the characteristic impedance fluctuates. This increases the loss due to reflection and transmission, and causes various problems such as electromagnetic interference such as crosstalk.
  • an electromagnetic field generated by a high-frequency signal transmitted through one signal wiring conductor 6 and the other signal wiring conductor 6 is provided on the external wiring board.
  • Conductive bonding material for electrically connecting and fixing the line conductor and ground conductor, the external wiring board, the signal wiring conductor 6 and the same-surface grounding conductor layer 7, the external wiring board and the semiconductor element package 1. It becomes easy to couple
  • the other end portion 6b of the signal wiring conductor 6 is locally flush with the pair of signal wiring conductors 6 and the first dielectric conductor layer 7 and the first dielectric.
  • the distance from the end face of the first dielectric layer 5 to the opening of the hole 5b (corresponding to the size of the portion where the dielectric material locally exists) is, for example, 0.2 mm to 2 mm.
  • the hole 5b may be formed by locally filling the groove with a dielectric material at the end.
  • the dielectric material that fills the groove may be the same as or different from the dielectric material constituting the first dielectric layer 5.
  • the terminal member 4 includes the first dielectric layer 5, the signal wiring conductor 6, the same-surface ground conductor layer 7, and the second dielectric layer 8 described above, and the notch 3 a of the frame member 3 is formed as an overall shape. It is configured to close up.
  • the terminal member 4 is provided with the inner ground conductor layer described above.
  • the other-surface ground conductor described above is provided on the other surface facing the one surface 5a of the first dielectric layer 5.
  • the first dielectric layer 5 and the second dielectric layer 8 are made of the same ceramic material as the insulating substrate described in the base 2.
  • the signal wiring conductor 6 and the coplanar ground conductor layer 7 are made of a metal material such as gold, silver, copper, nickel, tungsten, molybdenum, and manganese.
  • the surface layer or inner layer of the dielectric layer may be co-fired in the form of a metallized layer or a plated layer, or may be metal-plated.
  • the signal wiring conductor 6 may be formed by processing a wire material made of a metal material into a predetermined shape, and connected as a lead terminal through a bonding material such as a brazing material. Not only a metal material that can be fired simultaneously with the dielectric layer, but also a metal alloy made of iron, nickel, cobalt, chromium, or the like, processed into a predetermined lead terminal shape and bonded can be used.
  • each dielectric layer is made of, for example, an aluminum oxide sintered body, it can be manufactured as follows. First, raw material powders such as aluminum oxide and silicon oxide are formed into a sheet shape together with an appropriate organic binder and an organic solvent to produce a plurality of ceramic green sheets in a rectangular sheet shape. Each ceramic green sheet is processed into a predetermined outer shape by punching or the like. Further, a hole corresponding to the hole 5b is provided in the ceramic green sheet. Next, these ceramic green sheets are laminated to produce a laminate. Thereafter, this dielectric is fired at a temperature of 1300 to 1600 ° C., whereby each dielectric layer can be produced. The ceramic green sheets do not necessarily have to be laminated, and only one layer may be used as long as there is no problem in terms of mechanical strength as each dielectric layer.
  • the signal wiring conductor or the ground conductor layer includes, for example, tungsten, and can be manufactured as follows. A metal paste made by mixing tungsten powder with an organic solvent and an organic binder is applied to the surface (main surface) of the ceramic green sheet that is the dielectric layer by a method such as screen printing so that it has a predetermined pattern shape. Print. Thereafter, the signal wiring conductor or the ground conductor layer can be formed by a method of simultaneously firing these ceramic green sheets and metal paste.
  • FIG. 4 is a sectional view of a semiconductor element package 1A according to the second embodiment of the present invention.
  • 4A is a cross-sectional view corresponding to FIG. 3A
  • FIG. 4B is a cross-sectional view corresponding to FIG.
  • the semiconductor element package 1A of the second embodiment is different from the semiconductor element package 1 of the first embodiment only in the shape of the holes 5c, and other configurations are the same as those of the semiconductor element package 1.
  • the same reference numerals are assigned and detailed description is omitted.
  • the hole 5c of the present embodiment has different hole diameters in the depth direction of the first dielectric layer 5, and the hole diameter on the bottom side is larger than the hole diameter on the opening side.
  • the effect of providing the hole is that, as described above, the first wiring conductor 10 and the second wiring conductor 11, the inner ground conductor layer provided in the same plane ground conductor layer 7 and the first dielectric layer 5, Alternatively, since the electric field coupling with the other-surface grounding conductor layer provided on the other surface facing the one surface 5a of the first dielectric layer 5 is weakened, the larger the hole, the greater the effect.
  • the hole diameter on the opening side is limited by the size of the area between the first wiring conductor 10 and the second wiring conductor 11 and cannot be larger than the area. Since there is no such restriction on the bottom side, the hole diameter can be further increased.
  • the hole 5 c may be provided on the bottom side so as to overlap the first wiring conductor 10 and the second wiring conductor 11.
  • the hole diameter on the bottom side By making the hole diameter on the bottom side larger than the hole diameter on the opening side, inner-layer grounding provided inside the first wiring conductor 10 and the second wiring conductor 11, the same-surface grounding conductor layer 7 and the first dielectric layer 5.
  • the electric field coupling between the conductor layer or the other surface ground conductor layer provided on the other surface facing the one surface 5a of the first dielectric layer 5 can be further weakened. For this reason, while being able to further suppress the adverse effect due to electromagnetic interference between the pair of signal wiring conductors 6, by arbitrarily adjusting the hole diameter on the bottom side, while narrowing the interval between the pair of signal wiring conductors 6,
  • the characteristic impedance of the signal wiring conductor 6 can be adjusted to a desired value.
  • the hole on the opening side and the hole on the bottom side may be similar in shape and symmetrical with respect to the center line of the hole 5c along the direction in which the signal wiring conductor 6 extends in plan view. Accordingly, the inner ground conductor layer or the first dielectric layer provided inside the same ground conductor layer 7 and the first dielectric layer 5 as the pair of signal conductors 6 along the direction in which the signal conductor 6 extends. 5 and the other surface ground conductor layer provided on the other surface opposite to the one surface 5a. As a result, the characteristic impedance of the signal wiring conductor 6 becomes constant, so that insertion loss and reflection loss that occur when a high-frequency signal is transmitted through the signal wiring conductor 6 can be suppressed.
  • the hole diameter on the bottom side is larger than the hole diameter on the opening side, the adverse effect due to electromagnetic interference can be further suppressed as compared with the case where the hole diameter on the bottom side and the hole diameter on the opening side are the same. For this reason, it may be any size.
  • the hole diameter on the bottom side may be 1.1 to 2 times the hole diameter on the opening side.
  • the first dielectric layer 5 of the present embodiment provided with holes 5c having different hole diameters in the depth direction can be produced by, for example, laminating three layers of ceramic green sheets. Since the lower green sheet is the bottom, no hole processing is performed, and a large-diameter hole is made in the central green sheet. In the upper green sheet, a small-diameter hole is formed concentrically with the hole in the central green sheet, and these may be laminated and fired.
  • FIG. 5 shows a cross-sectional view of a semiconductor element package 1B according to the third embodiment of the present invention.
  • 5A is a cross-sectional view corresponding to FIG. 3A
  • FIG. 5B is a cross-sectional view corresponding to FIG.
  • the semiconductor element package 1B of the third embodiment differs from the semiconductor element package 1 of the first embodiment in the position of the hole 5d, and at least a part of the opening of the hole 5d overlaps the second dielectric layer 8 in plan view. Since the other configuration is the same as that of the semiconductor element package 1, the same reference numeral is given to the same configuration, and the detailed description is omitted.
  • the presence of a dielectric above the signal wiring conductor 6 makes the ground conductor layer 7 flush with the signal wiring conductor 6 compared to the other portions.
  • the electric field coupling between the inner ground conductor layer provided in the first dielectric layer 5 or the other ground conductor layer provided on the other surface facing the one surface 5a of the first dielectric layer 5 is strong.
  • the characteristic impedance of the signal wiring conductor 6 tends to be smaller than other portions.
  • a change in characteristic impedance in the transmission line causes deterioration of transmission characteristics such as reflection of a signal transmitted through the transmission line. Particularly, the characteristic impedance changes sharply before and after the end face of the second dielectric layer 8.
  • the hole 5d is disposed at a position where at least a part of the opening of the hole 5d overlaps the second dielectric layer 8, the hole 5d is positioned at a position overlapping the second dielectric layer 8.
  • Same-surface ground conductor layer 7 as signal wiring conductor 6 and inner-layer ground conductor layer provided inside first dielectric layer 5, or other-surface ground provided on the other surface opposite to one surface 5 a of first dielectric layer 5 The electric field coupling between the conductor layers is weakened. Thereby, it can suppress that characteristic impedance becomes small especially before and behind the end surface of the 2nd dielectric material layer 8, and can suppress degradation of the transmission characteristic of a high frequency signal.
  • a concave surface 8a is provided in a portion overlapping the hole 5d in plan view.
  • interval of a pair of signal wiring conductor 6 is narrowed by adjusting the height and width of the concave surface 8a arbitrarily.
  • Decreasing the characteristic impedance of the signal wiring conductor 6 can be suppressed by weakening the electric field coupling with the surface ground conductor layer.
  • the characteristic impedance of the signal wiring conductor 6 can be adjusted to a desired value, it is possible to reduce the size or increase the density of the signal wiring conductor 6 while improving the high-frequency transmission characteristics of the semiconductor element package 1. .
  • FIG. 6 is a sectional view of a semiconductor device package 1C according to the fourth embodiment of the present invention.
  • 6A is a cross-sectional view corresponding to FIG. 3A
  • FIG. 6B is a cross-sectional view corresponding to FIG.
  • the semiconductor element package 1C of the fourth embodiment is different from the semiconductor element package 1 of the first embodiment only in that a plurality of holes are provided along the direction in which the signal wiring conductor 6 extends. Since the other configuration is the same as that of the semiconductor element package 1, the same reference numeral is given to the same configuration, and the detailed description is omitted.
  • the two holes of the hole 5e and the hole 5f are provided in the first dielectric layer 5, but three or more holes may be provided.
  • the hole 5e and the hole 5f of the present embodiment are the same in size and shape except for the positions provided, but at least one of the size and the shape may be different.
  • the hole 5e on the end side is provided at a position that does not overlap the second dielectric layer 8 in plan view, and the hole 5f on the center side overlaps the second dielectric layer 8 in plan view. Provided in position.
  • the hole is preferably long along the direction in which the signal wiring conductor 6 extends. However, when one hole extending from the end portion to the center portion is provided, the mechanical strength of the first dielectric layer 5 may be lowered. Therefore, as in the present embodiment, a plurality of holes extending from the end portion to the center portion may be provided. The structure which provides this hole may be sufficient.
  • the characteristic impedance is suppressed from being reduced, as in the third embodiment, by providing the hole 5f at a position overlapping the second dielectric layer 8 in a plan view like the hole 5f. can do. And while producing the effect that deterioration of a transmission characteristic can be suppressed and adjusting the height and width of the hole 5f arbitrarily as mentioned above, while narrowing the space
  • FIG. 7 is a cross-sectional view showing a configuration of a semiconductor device 100 according to the fifth embodiment of the present invention.
  • the semiconductor device 100 includes a semiconductor element package 1, a lid 13 that is bonded to the opposite side of the frame member 3 to the base 2, and a semiconductor element 15 that is placed on the placement region 2 b of the base 2.
  • the lid 13 is not an essential component in the semiconductor device 100, and may not include the lid 13 as long as the semiconductor element 15 can be protected by another protective member such as a sealing resin.
  • the semiconductor device 100 includes the semiconductor element package 1, a semiconductor device with improved signal transmission characteristics can be provided.
  • the semiconductor element 15 may be anything as long as it can be stored in the semiconductor element package 1 as described above, and is an optical semiconductor element in the present embodiment.
  • an optical fiber is connected and fixed to the through hole 3 b provided in the frame member 3.
  • the optical semiconductor element is a light emitting element such as an LD (laser diode), for example, light is emitted from the light emitting element in response to an electric signal input from the outside via the signal wiring conductor 6 of the terminal member 4. Light enters the optical fiber.
  • LD laser diode
  • the optical semiconductor element is a light receiving element such as a PD (photodiode), for example, light emitted from the optical fiber is irradiated onto the light receiving element, and an electrical signal corresponding to the amount of received light is transmitted to the signal wiring conductor 6 of the terminal member 4. Is output to the outside.
  • a light receiving element such as a PD (photodiode)
  • PD photodiode
  • the mount member 14 may be any material having an insulating property, and a ceramic material similar to the insulating substrate described in the base 2 can be used.
  • connection pad of the semiconductor element 15 and the one end portion 6 a of the signal wiring conductor 6 are electrically connected by the bonding wire 16.
  • An electrical signal can be input / output between the semiconductor element 15 and the external wiring.
  • connection between the semiconductor element 15 and the signal wiring conductor 6 of the terminal member 4 may be any connection as long as an electrical signal can be transmitted.
  • connection by the bonding wire 16 flip chip connection, anisotropy
  • ACF electroconductive film
  • the semiconductor element 15 and the signal wiring conductor 6 of the terminal member 4 are connected by connecting the semiconductor element 15 to a wiring conductor provided on the mount member 14 and connecting one end 6a and the wiring conductor to the bonding wire. 16 may be electrically connected.
  • the lid 13 only needs to be capable of suppressing the intrusion of moisture, fine particles, and the like into the semiconductor device 100, and is made of a metal material similar to the frame member 3 and a ceramic material similar to each dielectric layer of the terminal member 4. What was processed and shape
  • molded in plate shape can be used.
  • the lid 13 transmits light in order to prevent external light from entering the semiconductor device 100. It is difficult to make it opaque.
  • the lid 13 is fixed to the upper part of the frame member 3 by seam welding or a bonding material.
  • a bonding material for example, a brazing material or the like is used.
  • the semiconductor element package 1 is prepared in advance, and the semiconductor element 15 is mounted on the mounting region 2 b of the base 2 and fixed to the base 2. Thereafter, the semiconductor element 15 and the signal wiring conductor 6 of the terminal member 4 are electrically connected by the bonding wire 16, and the optical fiber is connected to the through hole 3 b so that an optical signal is input / output to / from the semiconductor element 15. Fix it. Thereafter, the lid 13 is fixed to the frame member 3.
  • FIG. 8 is a cross-sectional view showing a configuration of a mounting structure 200 according to the sixth embodiment of the present invention.
  • the mounting structure 200 includes the semiconductor device 100 of the fifth embodiment and an external wiring substrate 101.
  • the external wiring board 101 includes a dielectric substrate 102, external wiring 103 provided on the first surface of the dielectric substrate 102, and a ground conductor layer 104 provided on the second surface of the dielectric substrate 102.
  • the external wiring 103 is electrically connected to the other end 6 b of the signal wiring conductor 6.
  • the dielectric substrate 102 may be made of a ceramic material like the first dielectric layer 5 and the second dielectric layer 8, or may be made of a resin material.
  • the resin material include epoxy resin, polyimide resin, acrylic resin, phenol resin, and fluorine resin.
  • the dielectric substrate 102 is made of polyimide resin
  • the external wiring substrate 101 is a so-called flexible wiring substrate.
  • the external wiring 103 and the signal wiring conductor 6 are bonded to each other on the surfaces facing each other by, for example, a conductive bonding material 105 such as solder.
  • the bonding strength between the external wiring board 101 and the terminal member 4 may be insufficient only by the bonding between the external wiring 103 and the signal wiring conductor 6.
  • an adhesive 106 made of an epoxy resin is poured into a corner formed by one surface to improve the bonding strength.
  • the groove is provided in the first dielectric layer 5 as in the prior art, since the groove is open to the end face of the first dielectric layer, a part of the adhesive 106 enters the groove. End up.
  • the adhesive 106 is a dielectric material, and when the adhesive 106 enters the groove, the dielectric constant of the portion becomes large in a state where it is difficult to control, the electric field coupling between the signal wiring conductors 6 becomes strong, and the control is impossible.
  • the capacitance increases and the characteristic impedance of the signal wiring conductor 6 deviates from a desired value.
  • the amount and position of the adhesive 106 are different for each groove. Thereby, since the magnitude of the electric field coupling differs for each pair of signal wiring conductors 6, the characteristic impedance of the signal wiring conductor 6 varies and the signal transmission characteristics vary.
  • the first dielectric layer 5 is an aluminum oxide sintered body
  • the conductor width of the pair of signal wiring conductors 6 is 0.4 mm
  • the wiring pitch of the pair of signal wiring conductors 6 is 0.6 mm
  • the distance between the wiring conductor 6 and the same-surface ground conductor layer 7 is 0.4 mm
  • the distance from the end face of the first dielectric layer 5 to the opening of the hole 5b is 0.4 mm
  • the depth of the hole 5b is 0.3 mm
  • the signal The length of the hole 5b in the direction in which the wiring conductor 6 extends was 0.9 mm
  • the width of the hole 5b in the direction perpendicular to the direction in which the signal wiring conductor 6 extends was 0.2 mm.
  • the comparative example is different from the example only in that no hole is provided.
  • FIG. 9 is a diagram illustrating a simulation result of reflection loss.
  • the vertical axis of the graph shows the reflection loss, and the horizontal axis shows the frequency of the signal to be transmitted.
  • FIG. 9 shows that the reflection loss of the example is smaller than that of the comparative example over almost the entire frequency band.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Semiconductor Lasers (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

半導体素子パッケージは、基体と枠部材と端子部材とを備え、基体の主面に枠部材が設けられ、この枠部材の基体側には切り欠きが形成されている。切り欠きは、基体の一方主面と枠部材との間の間隙となり、端子部材は間隙となっている切り欠きを塞いで設けられている。端子部材は、第1誘電体層と、第1誘電体層の一表面に設けられる複数の信号配線導体および複数の同一面接地導体層と、第2誘電体層とを含む。第1誘電体層には、一表面の、第1配線導体と第2配線導体との間の領域に、開口する孔が設けられる。

Description

半導体素子パッケージ、半導体装置および実装構造体
 本発明は、半導体素子を収納する半導体素子パッケージ、半導体装置および実装構造体に関する。
 発光素子、受光素子などの光半導体素子、および信号処理用演算素子などの半導体素子は、半導体素子を保護するとともに、半導体素子と外部の配線とを接続するために半導体素子パッケージに収納される。
 特開平11-214556号公報記載のパッケージは、誘電体基板の上面に複数の線路導体が略平行に形成され、線路導体間の誘電体基板に幅が0.2mm以上、深さが誘電体基板の厚みの2分の1以上の溝が設けられている。この溝に空気が介在することになって線路導体間の容量値が低くなり、電気的干渉が低減される。
 特開平11-214556号公報記載のパッケージは、溝が設けられることで、誘電体基板の端部において線路導体の端部間に誘電体が存在しない構成となっている。線路導体間の容量値が低くなると電磁的干渉が低減されて信号特性への悪影響は抑えられる。しかし、線路導体の端部間での結合が弱いと、それぞれの線路導体の端部が、近傍の接地導体および線路導体に接続する外部配線基板に設けられた線路導体および接地導体などと不特定に結合する。その結果、線路導体の端部において電磁界が乱れて、反射および透過による損失が増加したり、電磁的干渉が発生するなど様々な不具合が生じる。これにより、線路導体を伝送する信号の伝送特性が劣化してしまう場合があった。
 本発明の1つの態様に係る半導体素子パッケージは、半導体素子が載置される載置領域を含む主面を有する板状の基体と、載置領域を囲むように基体の主面に設けられる矩形状の枠部材であって、内周面および外周面間の厚み方向に枠部材を貫通して切り欠かれた切り欠きを有する枠部材と、切り欠きを塞いで枠部材に接合される端子部材であって、第1誘電体層と、第1誘電体層の一表面に設けられ、半導体素子と電気的に接続する第1端部および外部配線と電気的に接続する第2端部とを有する第1配線導体と、第1配線導体が設けられた第1誘電体層の一表面に設けられ、半導体素子と電気的に接続する第3端部および外部配線と電気的に接続する第4端部とを有し、第1配線導体から間隔を空けて配置される第2配線導体と、第1配線導体の第1端部および第2端部ならびに第2配線導体の第3端部および第4端部が露出するように第1配線導体の中央部分および第2配線導体の中央部分を覆う第2誘電体層と、を含む端子部材と、を有し、第1誘電体層には、一表面の、第1配線導体と第2配線導体との間の領域に、開口する孔が設けられている。
 本発明の1つの態様に係る半導体装置は、上記の半導体素子パッケージと、載置領域に載置された半導体素子と、を備える。
 本発明の1つの態様に係る実装構造体は、上記の半導体装置と、外部配線基板であって、誘電体基板と、誘電体基板の第1面に設けられる、第1端部および第3端部と電気的に接続する外部配線と、誘電体基板の第2面に設けられる接地導体層と、を含む外部配線基板と、を有する。
本発明の第1実施形態である半導体素子パッケージ1の構成を示す斜視図である。 半導体素子パッケージ1の平面図である。 半導体素子パッケージ1の断面図である。 本発明の第2実施形態である半導体素子パッケージ1Aの断面図を示す。 本発明の第3実施形態である半導体素子パッケージ1Bの断面図を示す。 本発明の第4実施形態である半導体素子パッケージ1Cの断面図を示す。 本発明の第5実施形態である半導体装置100の構成を示す断面図である。 本発明の第6実施形態である実装構造体200の構成を示す断面図である。 反射損失のシミュレーション結果を示す図である。
 図1は、本発明の第1実施形態である半導体素子パッケージ1の構成を示す斜視図である。図2は、半導体素子パッケージ1において基体2の主面2aを上面から見た場合の平面図である。図3は、半導体素子パッケージ1の断面図である。図3(a)は、図1の切断面線A-Aで切断した断面図を示し、図3(b)は、図1の切断面線B-Bで切断した断面図を示す。
 半導体素子パッケージ1は、基体2と枠部材3と端子部材4とを備え、基体2の主面2aに枠部材3が設けられ、この枠部材3の基体2側には切り欠き3aが形成されている。切り欠き3aは、基体2の主面2aと枠部材3との間の間隙となり、端子部材4は間隙となっている切り欠き3aを塞いで設けられている。
 本実施形態では、半導体素子パッケージ1に収納される半導体素子は、発光素子、受光素子などの光半導体素子である。基体2と枠部材3と端子部材4とを備える半導体素子パッケージ1に収納可能な半導体素子であれば、センサ素子および撮像素子、などその他の半導体素子であってもよい。
 基体2は、矩形板状に形成されており、主面2aに半導体素子を載置可能な載置領域を有している。この載置領域は、半導体素子パッケージ1に収納される半導体素子を載置し、半導体素子を基体2の表面に固定するための領域である。
 本実施形態の基体2は、複数の絶縁性基板を積層することにより作製される。そして、基体2の載置領域上に半導体素子が載置される。絶縁性基板としては、例えば、酸化アルミニウム質焼結体、ムライト質焼結体、炭化珪素質焼結体、窒化アルミニウム質焼結体または窒化珪素質焼結体のようなセラミックス材料、またはガラスセラミックス材料を用いることができる。
 基体2の作製方法の一例を説明する。上記材料のガラス粉末およびセラミック粉末を含有する原料粉末、有機溶剤並びにバインダを混ぜることにより混合部材を作製する。この混合部材をシート状に成形することにより複数のセラミックグリーンシートを作製する。作製された複数のセラミックグリーンシートを積層することにより積層体を作製する。積層体を約1600度の温度で焼成することにより基体2が作製される。
 なお、基体2としては、複数の絶縁性基板が積層された構成に限られるものではない。一つの絶縁性基板により基体2が構成されていてもよい。また、基体2として、少なくとも半導体素子が載置される載置領域の部分に高い絶縁性を有していることが求められることから、例えば、金属基板の少なくとも載置領域上に絶縁性基板を積層した構成としてもよい。特に、基体2に対して高い放熱性が求められる場合、金属部材は高い放熱性を有していることから、基体2がこのような構成であればよい。金属基板上に絶縁性基板を積層した構成とすることで、基体2の放熱性を高めることができる。
 金属基板材料としては、具体的には、鉄、銅、ニッケル、クロム、コバルト、モリブデンまたはタングステンのような金属、あるいはこれらの金属の合金、たとえば銅-タングステン合金、銅-モリブデン合金、鉄-ニッケル-コバルト合金などを用いることができる。このような金属材料のインゴットに圧延加工法、打ち抜き加工法のような金属加工法を施すことによって基体2を構成する金属基板を作製することができる。
 作製した金属基板の載置領域上に、別途作製した絶縁性基板をろう材などの接合材で接合して基体2を得る。
 枠部材3は、矩形状の枠体からなり、平面視において載置領域を取り囲んで基体2の主面2aに設けられている。枠部材3は、載置領域を取り囲んでいればよく、枠部材3の内側において、載置領域は、中央部分にあってもよく、その他の部分にあってもよい。また、基体2は、枠部材3とほぼ同じ外形状を有していてもよく、基体2の主面が枠部材3よりも大きく、延出する部分があってもよい。
 本実施形態では、光半導体素子を用いるため、枠部材3には、光ファイバを固定し、光信号を入出力するための貫通孔3bが設けられている。枠部材3は、内周面および外周面間の厚み方向に枠部材3を貫通して切り欠かれた切り欠き3aを有している。
 枠部材3の切り欠き3aには端子部材4が設けられ、切り欠き3aが塞がれることになる。端子部材4は、載置領域に載置され半導体素子パッケージ1に収納される半導体素子と外部配線とを電気的に接続するための部材である。外部配線は、たとえば、半導体素子パッケージ1がさらに実装されるプリント基板などに設けられた配線および半導体素子パッケージ1の端子部材4に接続されるフレキシブル基板などに設けられた配線など、半導体素子パッケージ1の外部において、半導体素子と電気的に接続すべき配線である。
 端子部材4は、第1誘電体層5と、第1誘電体層5の一表面に設けられる複数の信号配線導体6および複数の同一面接地導体層7と、第2誘電体層8とを含む。
 第1誘電体層5は、たとえば誘電体材料であるセラミックス材料からなり、一表面に複数の信号配線導体6と複数の同一面接地導体層7とが設けられる。信号配線導体6は、半導体素子パッケージ1に収納される半導体素子と電気的に接続する一方端部6aおよび外部配線と電気的に接続する他方端部6bとを有している。
 なお、第1誘電体層5は、複数の信号配線導体6と複数の同一面接地導体層7とが設けられる平坦な一表面5aを有する層状または板状の部分を含んでいればよく、全体の形状は、枠部材3の切り欠き3aの基体2側を塞ぐように形成される。
 同一面接地導体層7は、一対の信号配線導体6の両側に信号配線導体6と一定の間隔を空けて配置されている。
 一対の信号配線導体6は、それぞれが独立した個別の信号を伝送してもよく、互いに逆位相の信号をそれぞれ伝送する差動信号配線対であってもよい。差動信号配線対は、耐ノイズ性能が高く、高周波信号の伝送に好適である。本実施形態では、一対の信号配線導体6のうち、一方の信号配線導体6が第1配線導体10であり、他方の信号配線導体6が第2配線導体11である。
 信号配線導体6の導体幅は、たとえば0.1mm~1mmであり、信号配線導体6の配線ピッチは、たとえば0.3~3mmであり、信号配線導体6と同一面接地導体層7との間隔は、たとえば0.1mm~1mmである。同一面接地導体層7の大きさは、信号配線導体6の導体幅、配線ピッチおよび信号配線導体6との間隔に基づいて適宜決定することができる。
 第2誘電体層8は、一対の信号配線導体6の一方端部6aおよび他方端部6bが露出するように信号配線導体6および同一面接地導体層7の中央部分を覆うように設けられる。本実施形態では、第1配線導体10である一方の信号配線導体6の一方端部6aが第1端部10aであり、他方端部6bが第2端部10bである。また、第2配線導体11である他方の信号配線導体6の一方端部6aが第3端部11aであり、他方端部6bが第4端部11bである。
 第2誘電体層8は、第1誘電体層5と同様にたとえば誘電体材料であるセラミックス材料からなり、第1誘電体層の信号配線導体6および同一面接地導体層7が設けられた表面に対向する主面と、その反対側に後述の主面接地導体層12を設ける主面と、信号配線導体6が延びる第1方向に直交する2つの側面を有する層状または板状の部分を含んでいればよい。
 第2誘電体層8の厚みは、たとえば、1mm~10mmであり、幅は、たとえば5mm~15mmであり、長さは、全ての信号配線導体6を覆う長さであればよい。
 第1誘電体層5には、一表面5aの、第1配線導体10と第2配線導体11との間の領域に、開口する孔5bが設けられる。孔5bは、平面視において、第1配線導体10と第2配線導体11のいずれとも重ならないように設けられている。言い換えれば、孔5bは、その開口が、第1配線導体10と第2配線導体11の対向する両辺の間に位置するように第1誘電体層5に設けられてもよく、第1配線導体10と第2配線導体11の対向する両辺から間隔を空けて位置するように第1誘電体層5に設けられてもよい。第1配線導体10および第2配線導体11であるそれぞれの信号配線導体6から開口までの間隔は同じであってもよく、異なっていてもよい。その結果、端子部材4は、第1配線導体10および第2配線導体11と、外部配線基板に設けられた線路導体との電気的な接続部における特性インピーダンスを所望の値とすることができる。
 孔5bは、第1配線導体10である一方の信号配線導体6または第2配線導体11である他方の信号配線導体6の延びる方向に沿って複数設けられてもよい。また、複数設けられる孔5bのうち、第1端部10aである一方端部6a側または第2端部10bである他方端部6b側に設けられている孔5bの開口径が、一表面5aの信号配線導体6が延びる方向の中央部分側に設けられている孔5bの開口径よりも小さくてもよい。また、複数設けられる孔5bのうち、一表面5aの信号配線導体6が延びる方向の中央部分側に設けられている孔5bの一部もしくは全部が、平面視において、第2誘電体層8と重なるように設けられてもよい。また、複数設けられる孔5bの開口径および位置は、前述の特徴を組み合わせた構成でもよい。その結果、端子部材4は、信号配線導体6の特性インピーダンスを所望の値とすることができる。
 孔5bの深さは、第1誘電体層5を孔5bが貫通しなければどのような深さでもよいが、たとえば、第1誘電体層5の厚みを基準としたときに、深さが10%~90%である。
 開口の形状は、平面視して、どのような形状であってもよいが、たとえば、真円および楕円を含む円形状、トラック形状(長穴形状)、多角形状などの形状とするのがよい。また、開口の形状は、孔5bの周囲に生じる応力を局所に集中させないことを目的とし、トラック形状(長穴形状)の端部に真円または楕円の一部を含む形状としてもよい。
 また、本実施形態において、孔5bは、深さ方向に直交する断面形状が一様である。すなわち、孔5bの形状は、開口形状を底面形状とする柱状に設けられる。
 本実施形態のように第1配線導体10と第2配線導体11との間に、孔5bを設けることで、孔5bの部分は空気で満たされることになる。空気の比誘電率は、ほぼ1であるから、第1配線導体10と第2配線導体11との電界結合は、孔5bが設けられていない誘電材料が存在する場合に比べて弱くなる。
 第1配線導体10と第2配線導体11との電界結合が弱くなることで、第1配線導体10を伝送する信号が、第2配線導体11を伝送する信号に与える影響を小さくすることができ、いわゆるクロストークノイズなどの電磁的干渉による悪影響を抑制することができるとともに、第1配線導体10と第2配線導体11との間隔を狭くできることから、信号配線導体6の高密度配線および端子部材4の小型化を実現することができる。さらに、一対の信号配線導体6の端部においては、第1配線導体10と第2配線導体11との間に第1誘電体層5を構成する誘電材料が存在するので、端部においては局所的に第1配線導体10および第2配線導体11と、第1誘電体層5に内部に設けられる内層接地導体層および、第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との電界結合が強くなり、周波数特性の向上において必要な電界分布の拡がりの抑制を実現することができる。
 信号配線導体6の他方端部6bには、信号配線導体6に接続する外部配線基板に設けられた線路導体および接地導体、信号配線導体6と前記線路導体および同一面接地導体層7と前記接地導体とを電気的に接続して固定する導電性接合材(はんだ)、外部配線基板と半導体素子パッケージ1との接合強度を高めるための接合材などが存在する。このため、信号配線導体6の他方端部6bでは、外部配線基板のズレ、導電性接合材の厚さおよび量によって、信号配線導体6と外部配線基板に設けられた線路導体との接続部を伝送する高周波信号によって生じる電磁界が不安定となる。周囲の空気層および誘電体層を介した前述の導体との間に生じる電界分布が所望の分布になり難いことで、信号配線導体6と外部配線基板に設けられた線路導体との接続部における特性インピーダンスが変動しする。このことによって、反射および透過による損失が増加し、クロストークなどの電磁的干渉が発生するなど様々な不具合が生じる。さらに、従来技術のように、一対の信号配線導体間に溝を設けた場合、一方の信号配線導体6と他方の信号配線導体6を伝送する高周波信号によって生じる電磁界は、外部配線基板に設けられた線路導体および接地導体、外部配線基板と信号配線導体6および同一面接地導体層7とを電気的に接続して固定する導電性接合材(はんだ)、外部配線基板と半導体素子パッケージ1との接合強度を高めるための接合材と前述の溝に配置される、誘電率が第1誘電体層5より小さい空気層を介して結合しやすくなる。このため、この端部での不特定な電界結合を発生させることになり、信号配線導体6と外部配線基板に設けられた線路導体との接続部における特性インピーダンスが不安定となり、反射および透過による損失が増加したり、クロストークなどの電磁的干渉が発生するなど様々な不具合が生じ、信号伝送特性が劣化する。
 上記のように、本実施形態では、溝ではなく孔5bを設けることにより、信号配線導体6の他方端部6bにおいて局所的に一対の信号配線導体6と同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の電界結合を強めることで、他の導体との不特定な電磁界結合を小さくすることができるので、電磁界の乱れを抑えて信号伝送特性を向上させることができる。信号配線導体6の他方端部6bにおいて一対の信号配線導体6と同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の結合が強くなり、静電容量は大きくなるので、信号配線導体6の端部における特性インピーダンスは小さくなる傾向になるが、局所的なものであり、信号配線導体6と同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間隔を調整することにより、所望の特性インピーダンスに調整することができる。さらに、他の導体との不特定な結合を小さくすることにより、一対の信号配線導体6同士の間に生じるクロストーク等の電磁的な干渉を抑制することができる。
 第1誘電体層5の端面から孔5bの開口までの距離(局所的に誘電材料が存在する部分の大きさに相当)が、たとえば、0.2mm~2mmである。
 なお、本実施形態において、第1誘電体層5に予め溝が設けられていた場合に、端部において、この溝を局所的に誘電材料で埋めて孔5bを形成してもよい。溝を埋める誘電材料は、第1誘電体層5を構成する誘電材料と同じでもよく、異なっていてもよい。
 端子部材4は、上記説明した第1誘電体層5、信号配線導体6、同一面接地導体層7および第2誘電体層8を含んで構成され、全体形状として枠部材3の切り欠き3aを塞ぐような形状に構成される。また、端子部材4は、内部に前述の内層接地導体層が設けられる。または、第1誘電体層5の一表面5aに対向する他表面に前述の他面接地導体が設けられる。
 第1誘電体層5および第2誘電体層8は、基体2で説明した絶縁性基板と同様のセラミックス材料から構成される。信号配線導体6および同一面接地導体層7は、金、銀、銅、ニッケル、タングステン、モリブデンおよびマンガンなどの金属材料からなる。誘電体層の表層または内層にメタライズ層またはめっき層等の形態で同時焼成されたり、金属めっきされて成るものでもよい。また、信号配線導体6には、金属材料の線材が所定の形状に加工されて作製され、ろう材等の接合材を介して接合されたものがリード端子として接続されていてもよく、例えば各誘電体層との同時焼成が可能な金属材料に限らず、鉄、ニッケル、コバルトおよびクロム等からなる金属合金が所定のリード端子の形状に加工され、接合されたものも使用できる。
 各誘電体層が、例えば酸化アルミニウム質焼結体からなる場合であれば、次のようにして作製することができる。まず酸化アルミニウムおよび酸化ケイ素等の原料粉末を適当な有機バインダおよび有機溶剤とともにシート状に成形して矩形シート状の複数のセラミックグリーンシートを作製する。各セラミックグリーンシートは、打ち抜き加工などによって予め定める外形状に加工される。また、孔5bに相当する穴をセラミックグリーンシートに設ける。次にこれらのセラミックグリーンシートを積層して積層体を作製する。その後、この積層体を1300~1600℃の温度で焼成することによって各誘電体層を作製することができる。なお、セラミックグリーンシートは必ずしも複数層を積層する必要はなく、各誘電体層としての機械的な強度等の点で支障がなければ、1層のみでも構わない。
 また、各誘電体層が酸化アルミニウム質焼結体からなる場合は、信号配線導体または接地導体層は、例えばタングステンを含んでなり、次のようにして作製することができる。タングステンの粉末を有機溶剤および有機バインダと混合して作製した金属ペーストを誘電体層となるセラミックグリーンシートの表面(主面)に、所定のパターン形状となるように、スクリーン印刷法等の方法で印刷する。その後、これらのセラミックグリーンシートおよび金属ペーストを同時焼成する方法で、信号配線導体または接地導体層を形成することができる。
 次に本発明の第2実施形態について説明する。図4は、本発明の第2実施形態である半導体素子パッケージ1Aの断面図を示す。図4(a)は、図3(a)に対応する断面図であり、図4(b)は、図3(b)に対応する断面図である。第2実施形態の半導体素子パッケージ1Aは、第1実施形態の半導体素子パッケージ1と孔5cの形状が異なるだけであり、他の構成は半導体素子パッケージ1と同様であるので、同様の構成には、同じ参照符号を付し、詳細な説明は省略する。
 本実施形態の孔5cは、第1誘電体層5の深さ方向に異なる孔径を有し、開口部側の孔径よりも底部側の孔径のほうが大きい。本発明において、孔を設ける効果は、上記のように第1配線導体10および第2配線導体11と、同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の電界結合を弱めることであるから、孔が大きいほど効果も大きくなる。しかしながら、開口部側の孔径は、第1配線導体10と第2配線導体11との間の領域の大きさによって制限を受け、当該領域以上の大きさとすることはできない。底部側では、このような制限を受けないので、さらに孔径を大きくすることができる。平面視において、底部側では、孔5cが第1配線導体10、第2配線導体11と重なるように設けられていてもよい。
 底部側の孔径を開口部側の孔径よりも大きくすることで、第1配線導体10および第2配線導体11と、同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の電界結合をさらに弱めることができる。このため、一対の信号配線導体6間の電磁的干渉による悪影響をさらに抑制することができるとともに、底部側の孔径を任意に調整することにより、一対の信号配線導体6の間隔を狭くしつつ、信号配線導体6の特性インピーダンスを所望の値に調整できる。つまり、半導体素子パッケージ1の小型化、または、信号配線導体6の高密度化を実現することができる。また、開口部側の孔と底部側の孔は相似形状、かつ平面視において、信号配線導体6が延びる方向に沿った孔5cの中心線に対し、線対称であってもよい。これにより、信号配線導体6が延びる方向に沿った、一対の信号配線導体6と同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の静電容量が一様となる。このことによって、信号配線導体6の特性インピーダンスが一定になることから、高周波信号が信号配線導体6を伝送する際に生じる挿入損失および反射損失を抑制することができる。
 底部側の孔径は、開口部側の孔径よりも大きければ、底部側の孔径と開口部側の孔径とが同じ場合に比べて電磁的干渉による悪影響をさらに抑制することができる。このため、どの程度大きくてもよいが、たとえば、底部側の孔径が開口部側の孔径に対して1.1倍~2倍であればよい。
 孔径が深さ方向に異なる孔5cを設けた本実施形態の第1誘電体層5は、たとえば、3層のセラミックグリーンシートを積層して作製することができる。下層のグリーンシートは、底部となるので穴加工せず、中央層のグリーンシートには、大径の穴を空ける。上層のグリーンシートには、中央層のグリーンシートの穴と同心で小径の穴を空け、これらを積層したのち焼成すればよい。
 次に本発明の第3実施形態について説明する。図5は、本発明の第3実施形態である半導体素子パッケージ1Bの断面図を示す。図5(a)は、図3(a)に対応する断面図であり、図5(b)は、図3(b)に対応する断面図である。第3実施形態の半導体素子パッケージ1Bは、第1実施形態の半導体素子パッケージ1と孔5dの位置が異なり、平面視において、孔5dの開口の少なくとも一部が、第2誘電体層8と重なるように配置されているだけであり、他の構成は半導体素子パッケージ1と同様であるので、同様の構成には、同じ参照符号を付し、詳細な説明は省略する。
 第2誘電体層8が、信号配線導体6を覆う部分については、信号配線導体6の上方に誘電体が存在することによりその他の部分に比べて信号配線導体6と同一面接地導体層7、第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の電界結合が強い。その結果、信号配線導体6の特性インピーダンスが、その他の部分よりも小さくなる傾向となる。伝送線路における特性インピーダンスの変化は、伝送線路を伝送する信号の反射など伝送特性を劣化させる原因となる。特に第2誘電体層8の端面の前後では、特性インピーダンスの変化が急峻である。
 本実施形態では、孔5dの開口の少なくとも一部が、第2誘電体層8と重なるような位置に孔5dを配置しているので、第2誘電体層8と重なる位置において、孔5dによって信号配線導体6と同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の電界結合が弱くなる。これにより、特に第2誘電体層8の端面の前後で特性インピーダンスが小さくなることを抑制することができ、高周波信号の伝送特性の劣化を抑制することができる。
 また、第2誘電体層8の端面において、平面視で孔5dと重なる部分に凹面8aを設ける。これにより、凹面8aの高さおよび幅を任意に調整することにより、一対の信号配線導体6の間隔を狭くする。そして、信号配線導体6と同一面接地導体層7および第1誘電体層5に内部に設けられる内層接地導体層、または第1誘電体層5の一表面5aに対向する他表面に設けられる他面接地導体層との間の電界結合を弱くすることにより、信号配線導体6の特性インピーダンスが小さくなることを抑制できる。また、信号配線導体6の特性インピーダンスを所望の値に調整できることから、半導体素子パッケージ1の高周波伝送特性を向上させつつ、小型化、または、信号配線導体6の高密度化を実現することができる。
 次に本発明の第4実施形態について説明する。図6は、本発明の第4実施形態である半導体素子パッケージ1Cの断面図を示す。図6(a)は、図3(a)に対応する断面図であり、図6(b)は、図3(b)に対応する断面図である。第4実施形態の半導体素子パッケージ1Cは、信号配線導体6の延びる方向に沿って孔が複数設けられている点が第1実施形態の半導体素子パッケージ1と異なっているだけである。他の構成は半導体素子パッケージ1と同様であるので、同様の構成には、同じ参照符号を付し、詳細な説明は省略する。
 本実施形態では、孔5eおよび孔5fの2つの孔が第1誘電体層5に設けられているが、3つ以上設けてもよい。また、本実施形態の孔5eと孔5fとは、設けられる位置が異なるだけで、大きさも形状も同じであるが、大きさと形状の少なくともいずれかを異ならせてもよい。さらに、端部側の孔5eは、平面視において、第2誘電体層8とは重ならない位置に設け、中央部側の孔5fは、平面視において、第2誘電体層8と重なるような位置に設けている。
 上記のように第1誘電体層5に設ける孔は、大きいほどよく、信号配線導体6の延びる方向に沿って長い形状であるのがよい。しかしながら、端部から中央部まで延びる1つの孔を設けた場合、第1誘電体層5の機械的強度が低下してしまうおそれがあるので、本実施形態のように端部から中央部にわたって複数の孔を設ける構成であってもよい。
 さらに、複数設ける孔のうち、孔5fのように、平面視において、第2誘電体層8と重なるような位置に設けることにより、第3実施形態と同様に、特性インピーダンスが小さくなることを抑制することができる。そして、伝送特性の劣化を抑制することができるという効果を奏するとともに、上記のように孔5fの高さおよび幅を任意に調整することにより、一対の信号配線導体6の間隔を狭くしつつ、信号配線導体6の特性インピーダンスを所望の値に調整できる。このことによって、半導体素子パッケージ1の高周波伝送特性を向上させつつ、小型化、または、信号配線導体6の高密度化を実現することができる。
 図7は、本発明の第5実施形態である半導体装置100の構成を示す断面図である。半導体装置100は、半導体素子パッケージ1と、枠部材3の基体2とは反対側に接合される蓋体13と、基体2の載置領域2bに載置された半導体素子15とを備える。なお、蓋体13は、半導体装置100において必須の構成ではなく、たとえば封止樹脂など他の保護部材で半導体素子15を保護できる構成であれば蓋体13を備えなくてもよい。
 半導体装置100が、半導体素子パッケージ1を備えることにより、信号伝送特性を向上させる半導体装置を提供することができる。
 半導体素子15は、上記のように、半導体素子パッケージ1に収納可能なものであればよく、本実施形態では、光半導体素子である。本実施形態の半導体装置100を使用する場合は、枠部材3に設けられた貫通孔3bに光ファイバが接続され固定される。光半導体素子が、例えばLD(レーザーダイオード)などの発光素子であれば、端子部材4の信号配線導体6を介して外部から入力された電気信号に応じて発光素子から光が出射され、出射された光が光ファイバに入射する。光半導体素子が、例えばPD(フォトダイオード)などの受光素子であれば、光ファイバから出射された光が受光素子に照射され、受光量に応じた電気信号が、端子部材4の信号配線導体6を介して外部に出力される。
 このように、半導体素子15として光半導体素子を用いる場合は、光ファイバの光軸上に半導体素子15を配置する必要があるので、基体2に半導体素子15を直接載置せず、ペルチェ素子またはマウント部材14を介して載置するのがよい。マウント部材14は、絶縁性を有する材料であればよく、基体2で説明した絶縁性基板と同様のセラミックス材料などを用いることができる。
 本実施形態では、半導体素子15の接続パッドと信号配線導体6の一方端部6aとは、ボンディングワイヤ16によって電気的に接続されている。そして、半導体素子15と外部配線との電気信号の入出力が可能となっている。
 半導体素子15と端子部材4の信号配線導体6との接続は、電気信号が伝送できればどのような接続でもよく、本実施形態のようなボンディングワイヤ16による接続以外に、フリップチップ接続、異方性導電フィルム(ACF)による接続などであってもよい。また、半導体素子15と端子部材4の信号配線導体6との接続は、マウント部材14に設けられた配線導体に半導体素子15が電気的に接続され、一方端部6aと配線導体とがボンディングワイヤ16を介して電気的に接続されてもよい。
 蓋体13は、半導体装置100の内部に水分および微粒子などの侵入を抑制できるものであればよく、枠部材3と同様の金属材料および端子部材4の各誘電体層と同様のセラミックス材料などを板状に加工、成形したものを用いることができる。
 なお、本実施形態のように、半導体素子15がLDまたはPDなどの光半導体素子の場合は、外光が半導体装置100内に入射することを抑制するために、蓋体13は、光を透過し難い不透明なものとする。
 蓋体13は、枠部材3の上部にシーム溶接または接合材によって固定される。接合材としては、たとえばろう材等が用いられる。半導体装置100を組み立てる場合、予め半導体素子パッケージ1を準備し、基体2の載置領域2bに半導体素子15を載置して基体2に固定する。その後、半導体素子15と端子部材4の信号配線導体6とをボンディングワイヤ16によって電気的に接続するとともに、半導体素子15との間で光信号が入出力されるように光ファイバを貫通孔3bに固定する。その後、蓋体13を枠部材3に固定する。
 図8は、本発明の第6実施形態である実装構造体200の構成を示す断面図である。実装構造体200は、第5実施形態の半導体装置100と外部配線基板101とを備える。外部配線基板101は、誘電体基板102と、誘電体基板102の第1面に設けられる外部配線103と、誘電体基板102の第2面に設けられる接地導体層104とを含む。外部配線103は、信号配線導体6の他方端部6bと電気的に接続する。
 誘電体基板102は、第1誘電体層5、第2誘電体層8と同様にセラミックス材料から構成されていてもよく、樹脂材料から構成されていてもよい。樹脂材料としては例えば、エポキシ樹脂、ポリイミド樹脂、アクリル樹脂、フェノール樹脂またはフッ素系樹脂等が挙げられる。
 本実施形態では、誘電体基板102はポリイミド樹脂からなり、外部配線基板101はいわゆるフレキシブル配線基板である。外部配線103と信号配線導体6とは、たとえば、はんだなどの導電性接合材105によって、互いに対向する面同士を接合する。さらに、外部配線103と信号配線導体6との接合だけでは、外部配線基板101と端子部材4との接合強度が不十分であるおそれがあるので、端子部材4の端面と誘電体基板102の第1面とで形成される隅に、例えば、エポキシ樹脂からなる接着剤106を流し込み接合強度を向上させている。
 ここで、従来のように第1誘電体層5に溝が設けられていた場合、溝は第1誘電体層の端面に開放されているので、接着剤106の一部が溝内に進入してしまう。接着剤106は、誘電材料であり、溝内に接着剤106が進入するとその部分の誘電率が制御し難い状態で大きくなり、信号配線導体6間の電界結合が強くなるとともに、制御できない状態で静電容量が大きくなり、信号配線導体6の特性インピーダンスが所望の値からずれる。さらに、接着剤106は、各溝に同じ量を同じ位置に進入させることは困難であるため、溝ごとに量および位置が異なる。これにより、一対の信号配線導体6ごとに電界結合の大きさが異なるため、信号配線導体6の特性インピーダンスにばらつきが生じ、信号伝送特性がばらつくことになる。
 本実施形態では、溝ではなく孔であるので、このような接着剤106が進入することがないので、一対の信号配線導体6ごとの信号特性のばらつきを抑制することができる。
 次に本発明の実施例について説明する。
 本発明の実施例として、第1誘電体層5を酸化アルミニウム質焼結体、一対の信号配線導体6の導体幅を0.4mm、一対の信号配線導体6の配線ピッチを0.6mm、信号配線導体6と同一面接地導体層7との間隔を0.4mm、第1誘電体層5の端面から孔5bの開口までの距離を0.4mm、孔5bの深さを0.3mm、信号配線導体6が延びる方向の孔5bの長さを0.9mm、信号配線導体6が延びる方向に対して垂直方向の孔5bの幅を0.2mmとした。比較例は、孔を設けていない点で実施例と異なるだけである。
 実施例および比較例について、反射損失をシミュレーションによって算出した。図9は、反射損失のシミュレーション結果を示す図である。グラフの縦軸は反射損失を示し、横軸は伝送する信号の周波数を示す。反射損失は、値が小さいほど損失が小さく伝送特性として優れている。図9からは、ほぼ全部の周波数帯域にわたって、実施例が比較例よりも反射損失が小さいことがわかる。
 1,1A,1B,1C   半導体素子パッケージ
 2   基体
 2a  主面
 2b  載置領域
 3   枠部材
 3b  貫通孔
 4   端子部材
 5   第1誘電体層
 5a  一表面
 5b,5c,5d,5e,5f  孔
 6   信号配線導体
 6a  一方端部
 6b  他方端部
 7   同一面接地導体層
 8   第2誘電体層
 8a  凹面
 10  第1配線導体
 10a 第1端部
 10b 第2端部
 11 第2配線導体
 11a 第3端部
 11b 第4端部
 12  主面接地導体層
 13  蓋体
 14  マウント部材
 15  半導体素子
 16  ボンディングワイヤ
 100 半導体装置
 101 外部配線基板
 102 誘電体基板
 103 外部配線
 104 接地導体層
 105 導電性接合材
 106 接着剤
 200 実装構造体

Claims (5)

  1.  半導体素子が載置される載置領域を含む主面を有する板状の基体と、
     載置領域を囲むように基体の主面に設けられる矩形状の枠部材であって、内周面および外周面間の厚み方向に枠部材を貫通して切り欠かれた切り欠きを有する枠部材と、
     切り欠きを塞いで枠部材に接合される端子部材であって、
      第1誘電体層と、
      第1誘電体層の一表面に設けられ、半導体素子と電気的に接続する第1端部および外部配線と電気的に接続する第2端部とを有する第1配線導体と、
      第1配線導体が設けられた第1誘電体層の一表面に設けられ、半導体素子と電気的に接続する第3端部および外部配線と電気的に接続する第4端部とを有し、第1配線導体から間隔を空けて配置される第2配線導体と、
      第1配線導体の第1端部および第2端部ならびに第2配線導体の第3端部および第4端部が露出するように第1配線導体の中央部分および第2配線導体の中央部分を覆う第2誘電体層と、を含む端子部材と、を有し、
     第1誘電体層には、一表面の、第1配線導体と第2配線導体との間の領域に、開口する孔が設けられている半導体素子パッケージ。
  2.  孔は、深さ方向に異なる孔径を有し、開口部側の孔径よりも底部側の孔径のほうが大きい請求項1の半導体素子パッケージ。
  3.  平面視において、孔の開口の少なくとも一部が、第2誘電体層と重なっている請求項1または請求項2に記載の半導体素子パッケージ。
  4.  請求項1~3のいずれか1つに記載の半導体素子パッケージと、
     載置領域に載置された半導体素子と、を備える半導体装置。
  5.  請求項4記載の半導体装置と、
     外部配線基板であって、
      誘電体基板と、
      誘電体基板の第1面に設けられる、第1端部および第3端部と電気的に接続する外部配線と、
      誘電体基板の第2面に設けられる接地導体層と、を含む外部配線基板と、を有する実装構造体。
PCT/JP2016/064728 2015-05-20 2016-05-18 半導体素子パッケージ、半導体装置および実装構造体 WO2016186128A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP16796521.9A EP3300104A4 (en) 2015-05-20 2016-05-18 SEMICONDUCTOR ELEMENT HOUSING, SEMICONDUCTOR ELEMENT AND MOUNTING STRUCTURE
JP2017519376A JP6397127B2 (ja) 2015-05-20 2016-05-18 半導体素子パッケージ、半導体装置および実装構造体
CN201680027357.6A CN107534023B (zh) 2015-05-20 2016-05-18 半导体元件封装件、半导体装置以及安装构造体
US15/573,762 US10068818B2 (en) 2015-05-20 2016-05-18 Semiconductor element package, semiconductor device, and mounting structure

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015102705 2015-05-20
JP2015-102705 2015-05-20

Publications (1)

Publication Number Publication Date
WO2016186128A1 true WO2016186128A1 (ja) 2016-11-24

Family

ID=57319909

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/064728 WO2016186128A1 (ja) 2015-05-20 2016-05-18 半導体素子パッケージ、半導体装置および実装構造体

Country Status (5)

Country Link
US (1) US10068818B2 (ja)
EP (1) EP3300104A4 (ja)
JP (1) JP6397127B2 (ja)
CN (1) CN107534023B (ja)
WO (1) WO2016186128A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018003332A1 (ja) * 2016-06-27 2018-01-04 Ngkエレクトロデバイス株式会社 高周波用セラミックス基板および高周波用半導体素子収納パッケージ
JP2019036584A (ja) * 2017-08-10 2019-03-07 住友電気工業株式会社 光モジュール
WO2019050046A1 (ja) * 2017-09-11 2019-03-14 Ngkエレクトロデバイス株式会社 配線基板とフレキシブル基板の接続構造および電子部品収納用パッケージ
JPWO2020218608A1 (ja) * 2019-04-25 2020-10-29
WO2021049111A1 (ja) * 2019-09-11 2021-03-18 Ngkエレクトロデバイス株式会社 端子構造、パッケージ、および、端子構造の製造方法
WO2023145651A1 (ja) * 2022-01-28 2023-08-03 京セラ株式会社 配線基板、配線基板を用いた電子部品実装用パッケージ、および電子モジュール
WO2023223846A1 (ja) * 2022-05-19 2023-11-23 京セラ株式会社 配線基板、配線基板を用いた電子部品実装用パッケージ、および電子モジュール

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10512155B2 (en) * 2016-01-27 2019-12-17 Kyocera Corporation Wiring board, optical semiconductor element package, and optical semiconductor device
JP2017139258A (ja) * 2016-02-01 2017-08-10 ソニー株式会社 撮像素子パッケージ及び撮像装置
US20220165889A1 (en) * 2019-03-07 2022-05-26 Kyocera Corporation Wiring board, electronic component package, and electronic apparatus
JP6848119B1 (ja) * 2020-11-11 2021-03-24 Ngkエレクトロデバイス株式会社 複合配線基板、パッケージおよび電子機器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11214556A (ja) * 1998-01-26 1999-08-06 Kyocera Corp 高周波用入出力端子ならびに高周波用半導体素子収納用パッケージ
JP2009177041A (ja) * 2008-01-28 2009-08-06 Kyocera Corp 接続基板および電子装置
WO2014192687A1 (ja) * 2013-05-29 2014-12-04 京セラ株式会社 素子収納用パッケージおよび実装構造体
JP2015015513A (ja) * 2013-07-03 2015-01-22 日鉄住金エレクトロデバイス株式会社 Fpc基板及びその接続方法、ならびに電子部品収納用パッケージ
WO2015137489A1 (ja) * 2014-03-13 2015-09-17 京セラ株式会社 電子部品収納用パッケージおよび電子装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2253627A1 (de) * 1972-11-02 1974-05-16 Philips Patentverwaltung Elektrisches bauelement in mikrotechnik, vorzugsweise halbleiterbauelement
JP3500268B2 (ja) * 1997-02-27 2004-02-23 京セラ株式会社 高周波用入出力端子ならびにそれを用いた高周波用半導体素子収納用パッケージ
EP0899795A3 (en) * 1997-08-27 1999-05-12 Sumitomo Electric Industries, Ltd. Optical-semiconductor container or module
SG157957A1 (en) * 2003-01-29 2010-01-29 Interplex Qlp Inc Package for integrated circuit die
US6992250B2 (en) * 2004-02-26 2006-01-31 Kyocera Corporation Electronic component housing package and electronic apparatus
JP5570609B2 (ja) * 2010-09-28 2014-08-13 京セラ株式会社 素子収納用パッケージ、およびこれを用いた電子装置
CN103329260B (zh) * 2011-07-26 2016-05-11 京瓷株式会社 半导体元件收纳用封装体、具备其的半导体装置及电子装置
WO2015030093A1 (ja) * 2013-08-28 2015-03-05 京セラ株式会社 素子収納用パッケージおよび実装構造体
WO2015046292A1 (ja) * 2013-09-25 2015-04-02 京セラ株式会社 電子部品収納用パッケージおよび電子装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11214556A (ja) * 1998-01-26 1999-08-06 Kyocera Corp 高周波用入出力端子ならびに高周波用半導体素子収納用パッケージ
JP2009177041A (ja) * 2008-01-28 2009-08-06 Kyocera Corp 接続基板および電子装置
WO2014192687A1 (ja) * 2013-05-29 2014-12-04 京セラ株式会社 素子収納用パッケージおよび実装構造体
JP2015015513A (ja) * 2013-07-03 2015-01-22 日鉄住金エレクトロデバイス株式会社 Fpc基板及びその接続方法、ならびに電子部品収納用パッケージ
WO2015137489A1 (ja) * 2014-03-13 2015-09-17 京セラ株式会社 電子部品収納用パッケージおよび電子装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3300104A4 *

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10790245B2 (en) 2016-06-27 2020-09-29 NGK Electronics Devices, Inc. High-frequency ceramic board and high-frequency semiconductor element package
WO2018003332A1 (ja) * 2016-06-27 2018-01-04 Ngkエレクトロデバイス株式会社 高周波用セラミックス基板および高周波用半導体素子収納パッケージ
JP2019036584A (ja) * 2017-08-10 2019-03-07 住友電気工業株式会社 光モジュール
JP2021036592A (ja) * 2017-09-11 2021-03-04 Ngkエレクトロデバイス株式会社 配線基板とフレキシブル基板の接続構造および電子部品収納用パッケージ
JPWO2019050046A1 (ja) * 2017-09-11 2020-04-30 Ngkエレクトロデバイス株式会社 配線基板とフレキシブル基板の接続構造および電子部品収納用パッケージ
CN111034372A (zh) * 2017-09-11 2020-04-17 Ngk电子器件株式会社 布线基板与柔性基板的连接构造及电子器件收纳用封装体
WO2019050046A1 (ja) * 2017-09-11 2019-03-14 Ngkエレクトロデバイス株式会社 配線基板とフレキシブル基板の接続構造および電子部品収納用パッケージ
EP3684147A4 (en) * 2017-09-11 2021-08-25 NGK Electronics Devices, Inc. CONNECTION STRUCTURE FOR WIRING SUBSTRATE AND FLEXIBLE SUBSTRATE, AND BOX FOR STORING ELECTRONIC COMPONENTS
US11178762B2 (en) 2017-09-11 2021-11-16 NGK Electronics Devices, Inc. Connection structure for wiring substrate and flexible substrate and package for housing electronic components
CN111034372B (zh) * 2017-09-11 2023-03-14 Ngk电子器件株式会社 布线基板与柔性基板的连接构造及电子器件收纳用封装体
JPWO2020218608A1 (ja) * 2019-04-25 2020-10-29
WO2020218608A1 (ja) * 2019-04-25 2020-10-29 京セラ株式会社 配線基板、電子部品用パッケージおよび電子装置
JP7244630B2 (ja) 2019-04-25 2023-03-22 京セラ株式会社 配線基板、電子部品用パッケージおよび電子装置
WO2021049111A1 (ja) * 2019-09-11 2021-03-18 Ngkエレクトロデバイス株式会社 端子構造、パッケージ、および、端子構造の製造方法
WO2023145651A1 (ja) * 2022-01-28 2023-08-03 京セラ株式会社 配線基板、配線基板を用いた電子部品実装用パッケージ、および電子モジュール
WO2023223846A1 (ja) * 2022-05-19 2023-11-23 京セラ株式会社 配線基板、配線基板を用いた電子部品実装用パッケージ、および電子モジュール

Also Published As

Publication number Publication date
JP6397127B2 (ja) 2018-09-26
US20180130718A1 (en) 2018-05-10
CN107534023B (zh) 2020-11-06
JPWO2016186128A1 (ja) 2018-03-01
EP3300104A1 (en) 2018-03-28
US10068818B2 (en) 2018-09-04
CN107534023A (zh) 2018-01-02
EP3300104A4 (en) 2019-01-09

Similar Documents

Publication Publication Date Title
JP6397127B2 (ja) 半導体素子パッケージ、半導体装置および実装構造体
JP6806166B2 (ja) 高周波モジュール
JP4527646B2 (ja) 電子装置
US8952518B2 (en) Semiconductor device housing package, and semiconductor apparatus and electronic apparatus including the same
JP6243510B2 (ja) 電子部品収納用パッケージおよび電子装置
WO2011118544A1 (ja) 無線モジュール及びその製造方法
WO2018101381A1 (ja) 高周波モジュール
JP2005251889A (ja) 立体的電子回路装置
US10861757B2 (en) Electronic component with shield plate and shield plate of electronic component
US10512155B2 (en) Wiring board, optical semiconductor element package, and optical semiconductor device
JP6813263B2 (ja) 配線基板、半導体素子パッケージおよび半導体装置
JP2006511071A (ja) 表面実装を伴うマイクロ波パッケージ、および多層回路を備えた対応する実装体
JP2016115736A (ja) 半導体素子パッケージおよび半導体装置
JP6971921B2 (ja) 差動伝送線路、配線基板および半導体用パッケージ
JP6181777B2 (ja) 素子収納用パッケージおよび実装構造体
JP4874177B2 (ja) 接続端子及びこれを用いたパッケージ並びに電子装置
JP6368342B2 (ja) アンテナ装置及びその製造方法
JP6856468B2 (ja) 配線基板、電子部品用パッケージおよび電子装置
WO2020218608A1 (ja) 配線基板、電子部品用パッケージおよび電子装置
WO2020230327A1 (ja) 光モジュール
JP2019129209A (ja) 配線基板、電子部品用パッケージおよび電子装置
JP2018137353A (ja) 電子素子実装用基板、電子装置および電子モジュール
JP2014165208A (ja) 素子収納用パッケージ、並びに実装構造体

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16796521

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017519376

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15573762

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE