WO2011013600A1 - 半導体装置、半導体装置の製造方法、及び表示装置 - Google Patents

半導体装置、半導体装置の製造方法、及び表示装置 Download PDF

Info

Publication number
WO2011013600A1
WO2011013600A1 PCT/JP2010/062491 JP2010062491W WO2011013600A1 WO 2011013600 A1 WO2011013600 A1 WO 2011013600A1 JP 2010062491 W JP2010062491 W JP 2010062491W WO 2011013600 A1 WO2011013600 A1 WO 2011013600A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
gate electrode
alloy
layer
semiconductor device
Prior art date
Application number
PCT/JP2010/062491
Other languages
English (en)
French (fr)
Inventor
大見 忠弘
Original Assignee
国立大学法人東北大学
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 国立大学法人東北大学 filed Critical 国立大学法人東北大学
Priority to JP2011524760A priority Critical patent/JPWO2011013600A1/ja
Priority to CN2010800320847A priority patent/CN102473644A/zh
Priority to US13/386,928 priority patent/US20120119216A1/en
Priority to DE112010003143T priority patent/DE112010003143T5/de
Publication of WO2011013600A1 publication Critical patent/WO2011013600A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78636Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with supplementary region or layer for improving the flatness of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02194Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing more than one metal element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02244Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of a metallic layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53219Aluminium alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon
    • H01L29/458Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED

Definitions

  • the present invention relates to a semiconductor device, particularly a thin film transistor (TFT), and a manufacturing method thereof.
  • TFT thin film transistor
  • display devices such as liquid crystal display devices, organic EL devices, and inorganic EL devices are formed by sequentially forming and patterning conductive patterns such as wiring patterns and electrode patterns on a substrate having a flat main surface.
  • a display device is manufactured by sequentially forming and patterning various films necessary for an electrode film and elements constituting the display device.
  • Patent Document 1 and Patent Document 2 in order to form a wiring for a flat display such as a liquid crystal display, a wiring is formed on a transparent substrate surface. It is disclosed that a transparent insulating material having an equivalent height is formed so as to be in contact with a wiring pattern.
  • Patent Document 1 it is disclosed that the characteristics of a display device can be improved by embedding a wiring in a groove formed by a resin pattern to form a thick film wiring.
  • a wiring forming method an inkjet method is disclosed. And methods such as a screen printing method are disclosed.
  • the disclosed method has a problem with adhesion to the substrate.
  • the surface of the wiring is rough and the flatness of the insulating layer or the like formed on the wiring is deteriorated. It was.
  • Patent Document 2 in order to solve these problems, a step of modifying the surface of the insulating substrate so as to improve adhesion, a step of forming a resin film on the insulating substrate, and patterning the resin film are performed. At least a step of forming a recess in which an electrode or wiring is accommodated, a step of applying a catalyst to the recess, a step of heat-curing the resin film, and a step of forming a conductive material in the recess by plating. Proposed manufacturing methods.
  • a conductive metal layer such as a gate electrode for example, a Cu layer is formed by an electroless plating method, and a W layer is formed thereon by a selective CVD method as a Cu diffusion suppressing layer, or a Ni layer is formed by an electroless plating method As a gate electrode. According to this method, the adhesion of the gate electrode to the substrate is improved, and even if the gate electrode has a width of 20 ⁇ m and a length of 50 ⁇ m, a desired pattern can be formed regardless of the size.
  • the surface of the gate electrode is rough and the flatness of the gate insulating layer formed on the gate electrode is poor.
  • the present invention is intended to solve at least one of the above problems.
  • an object of the present invention is to obtain a thin film transistor (TFT) having excellent flatness of a gate insulating film and a manufacturing method thereof.
  • TFT thin film transistor
  • the present invention further seeks to obtain a semiconductor device and a method of manufacturing the same that solve the problems of the roughness of the gate electrode surface and the gap with the surrounding insulating layer.
  • the present invention seeks to obtain an insulated gate transistor having a gate insulation layer that is extremely thin and has good electrical characteristics, and a method for manufacturing the same.
  • a gate insulating film including an anodic oxide film, a thickness substantially equal to a total thickness of the gate electrode and a gate insulating film on the upper surface thereof, and surrounding the gate electrode A semiconductor device including an insulating layer provided thereon is obtained.
  • the gate electrode includes an Al alloy, and the Al alloy includes at least Zr and Ce among Mg, Zr, and Ce. Is obtained.
  • the Al alloy is Mg
  • a semiconductor device including at least Zr and Ce out of Zr and Ce can be obtained.
  • the Al alloy member used in the second and third aspects of the present invention is mass%, the Mg concentration is 5.0% or less, the Ce concentration is 15% or less, and the Zr concentration is 0.15% or less.
  • the remainder is an Al—Mg—Zr—Ce alloy which is composed of Al and inevitable impurities, and each element of the inevitable impurities is 0.01% or less.
  • the elements of the inevitable impurities are mainly Si, Fe, and Cu.
  • Mn, Cr, Zn, and the like are inevitably mixed from raw metal, scrap, tools, and the like when the alloy is melted.
  • an alloy having such a purity for example, an alloy melted by using a high purity Al metal having an Al purity of 99.98% by mass or more obtained by a segregation method or a three-layer electrolysis method is used. Is preferred.
  • the Al alloy member used in the second and third aspects of the present invention is preferably mass%, Mg concentration is over 0.01% and 5.0% or less, and Ce concentration is over 0.01% and 5. 0% or less, Zr concentration over 0.01% and 0.15% or less, the balance is made of Al and inevitable impurities, and the elements of the inevitable impurities are each 0.01% or less.
  • the elements of the inevitable impurities are, for example, Si, Fe, and Cu. These impurities are usually less than 0.3% for general-purpose Al alloys. About several percent is mixed, but this adversely affects the uniformity of the film produced by the anodizing treatment, so it is necessary to make it 0.01% or less.
  • Aluminum alloy anodic oxide film especially aluminum oxide film formed by anodic oxidation with non-aqueous solution described later, has high thermal stability and does not form voids or gas reservoirs. Chemicals, halogen gas, especially chlorine gas Therefore, it has excellent electrical properties such as high insulation strength and low leakage current. In addition, since the film can be made as thin as about 0.1 ⁇ m, the current driving capability of the transistor is greatly improved.
  • the anodic oxide film is a nonporous anodic oxide film formed by anodic oxidation using a non-aqueous solution.
  • a device is obtained. A method of anodizing using a non-aqueous solution will be described in detail later.
  • the substrate is a substantially transparent insulator substrate, and the insulator layer is a substantially transparent resin layer.
  • the semiconductor device is a semiconductor device.
  • the resin layer comprises an acrylic resin, a silicone resin, a fluorine resin, a polyimide resin, a polyolefin resin, an alicyclic olefin resin, and an epoxy.
  • a semiconductor device containing at least one resin selected from the group consisting of a series resin is obtained.
  • the seventh aspect of the present invention there is obtained a semiconductor device in which the resin layer is formed of an alkali-soluble alicyclic olefin-based resin composition in the fifth aspect.
  • the substrate comprises an alkali glass and an alkali diffusion prevention film formed thereon. It is done.
  • the semiconductor device according to the eighth aspect, wherein the alkali diffusion preventing film is a substantially transparent insulator coating film.
  • the insulator coating film is obtained by drying and baking a liquid coating film containing at least one of a metal organic compound and a metal inorganic compound and a solvent.
  • a semiconductor device characterized in that the film is a thin film is obtained.
  • the gate electrode is an Al layer and an Al alloy layer containing at least Zr and Ce among Mg, Zr and Ce.
  • the gate insulating layer includes a film obtained by anodizing the Al alloy.
  • the gate electrode is formed by a step of forming a gate electrode film having a predetermined pattern on a substantially transparent substrate using Al or an Al alloy, and an anodic oxidation method using a non-aqueous solution.
  • a transparent insulator layer having a thickness substantially equal to the total thickness of the gate electrode and the thickness of the anodic oxide film on the upper surface thereof, and surrounding the gate electrode. And providing the semiconductor device on the substrate.
  • the step of anodizing by an anodic oxidation method using a non-aqueous solution is preferably a non-porous amorphous film aluminum that is anodized in a chemical conversion liquid containing an organic solvent that has a dielectric constant smaller than that of water and dissolves water. Forming an oxide passivation film.
  • the dielectric constant of water is about 80, since the binding energy of the substance is inversely proportional to the square of the dielectric constant, water dissociates even at 0 ° C. in an HF solution having a higher dielectric constant, for example, 83.
  • ethylene glycol has a dielectric constant of 39
  • diethylene glycol has a dielectric constant of 33
  • triethylene glycol has a dielectric constant of 24
  • tetraethylene glycol has a dielectric constant of 20. Therefore, when these organic solvents are used, the dielectric constant can be effectively lowered and a high voltage can be applied without causing electrolysis of water.
  • an anodic oxidation voltage can be applied up to 200 V without causing electrolysis of water, and a nonporous amorphous aluminum oxide passive film having a thickness of 0.3 ⁇ m can be formed.
  • diethylene glycol is used, an anodic oxidation voltage can be applied up to 300 V without causing electrolysis of water, and a nonporous amorphous aluminum oxide passivation film having a thickness of 0.4 ⁇ m can be formed.
  • an electrolyte that makes the chemical conversion liquid electrically conductive is added to the chemical conversion liquid.
  • an electrolyte that can prevent corrosion of aluminum for example, adipate, by increasing the electrical conductivity of the chemical conversion solution and setting the pH to 4 to 10, preferably 5.5 to 8.5, more preferably 6 to 8.
  • Its content is 0.1 to 10% by weight, preferably about 1%.
  • a chemical conversion solution of 79% organic solvent, 20% water and 1% electrolyte is used.
  • the pH of the chemical conversion solution is 4 or more, preferably 5 or more, more preferably 6 or more. Also, it is usually 10 or less, preferably 9 or less, more preferably 8 or less. It is desirable that the pH is close to neutral so that the metal oxide film produced by anodic oxidation is difficult to dissolve in the chemical conversion solution.
  • the chemical conversion solution used in the present invention preferably exhibits a buffering action in the range of pH 4 to 10 in order to buffer the concentration fluctuation of various substances during chemical conversion and keep the pH within a predetermined range. For this reason, it is desirable to include compounds such as acids and salts that exhibit a buffering action.
  • the type of such a compound is not particularly limited, but is preferably at least one selected from the group consisting of boric acid, phosphoric acid, organic carboxylic acid, and salts thereof from the viewpoint of high solubility in the chemical conversion solution and good dissolution stability. is there. More preferably, it is an organic carboxylic acid or a salt thereof in which boron and phosphorus elements hardly remain in the anodic oxide film.
  • the oxide film produced by the anodic oxidation treatment takes in a very small amount of solute components, but by using organic carboxylic acid or a salt thereof as a solute, there is a possibility that boron and phosphorus elements are eluted from the oxide film. There is nothing, and it is hoped that the quality of the formed thin film and the performance and stability of devices using it will be improved.
  • Tartaric acid, citric acid, and adipic acid are particularly preferred for reasons such as solution stability, safety, and good buffering action. Of these, one type may be used, or two or more types may be used in combination.
  • the concentration of these compounds is usually 0.01% by mass or more, preferably 0.1% by mass or more, and more preferably 1% by mass or more with respect to the whole chemical conversion liquid. In order to increase the electrical conductivity and sufficiently form the oxide film, it is desirable to increase it. However, the concentration of the compound is usually 30% by mass or less, preferably 15% by mass or less, and more preferably 10% by mass or less. In order to keep the performance of the oxide film high and to reduce the cost, it is desirable that it be less than this.
  • the chemical conversion liquid used in the present invention preferably contains a non-aqueous solvent.
  • the use of a chemical conversion solution containing a non-aqueous solvent has an advantage that it can be processed at a high throughput because the time required for the constant current conversion is shorter than that of an aqueous chemical conversion solution.
  • non-aqueous solvent of the chemical conversion liquid used for forming the anodic oxide film ethylene glycol, propylene glycol, or diethylene glycol is particularly preferable as described above, and these may be used alone or in combination. Moreover, if it contains the nonaqueous solvent, you may contain water.
  • the non-aqueous solvent is usually contained in an amount of 10% by mass or more, preferably 30% by mass or more, more preferably 50% by mass or more, and particularly preferably 55% by mass or more based on the whole chemical conversion liquid. However, the nonaqueous solvent is usually contained in an amount of 95% by mass or less, preferably 90% by mass or less, and particularly preferably 85% by mass or less.
  • the content thereof is usually 1% by mass or more, preferably 5% by mass or more, more preferably 10% by mass or more, and particularly preferably 15% with respect to the whole chemical conversion liquid.
  • the content is usually at least 85% by mass, preferably at most 50% by mass, particularly preferably at most 40% by mass.
  • the ratio of water to the non-aqueous solvent is preferably 1% by mass or more, preferably 5% by mass or more, more preferably 7% by mass or more, particularly preferably 10% by mass or more, and usually 90% by mass or less, preferably 60%. It is not more than mass%, more preferably not more than 50 mass%, particularly preferably not more than 40 mass%.
  • the step of anodizing by an anodic oxidation method using a non-aqueous solution in each aspect of the present invention is performed at a constant current up to a predetermined formation voltage Vf, and after reaching the formation voltage Vf, the voltage Vf is held for a certain period of time. It is preferable to include a step of anodizing.
  • the current density is usually 0.001 mA / cm 2 or more, preferably 0.01 mA / cm 2 or more.
  • the current density is usually 100 mA / cm 2 or less, preferably 10 mA / cm 2 or less.
  • the formation voltage Vf is usually 3 V or more, preferably 10 V or more, more preferably 20 V or more. Since the obtained oxide film thickness is related to the formation voltage Vf, it is preferable to apply the voltage or more in order to give a certain thickness to the oxide film. However, it is usually 1000 V or less, preferably 700 V or less, more preferably 500 V or less. Since the obtained oxide film has a high insulating property, it is preferable to carry out at or below the above voltage in order to form a high-quality oxide film without causing dielectric breakdown.
  • the material constituting the transparent insulator film is placed on the gate electrode from the transparent substrate.
  • the step of removing using the plasma includes the step of exposing the anodic oxide film on the gate electrode and modifying the exposed anodic oxide film by the plasma. And a method of manufacturing a semiconductor device including the steps.
  • the gate electrode film includes a two-layer structure of an Al layer and an Al alloy layer containing at least Zr and Ce among Mg, Zr and Ce, and the gate insulating layer includes The method for manufacturing a semiconductor device according to any one of the twelfth to fourteenth aspects, comprising a film obtained by anodizing an Al alloy.
  • a display device manufactured using the semiconductor device according to any one of the first to eleventh aspects is obtained.
  • a display device including an insulator layer is obtained.
  • a non-aqueous solution anodic oxide film is provided as a gate insulating film on a patterned Al or Al alloy gate electrode, and the periphery thereof is filled with an insulating film and planarized, thereby forming a groove provided in the insulator.
  • FIG. 4 is a cross-sectional view illustrating a step after the step of FIG. 2 or 3 in the method for manufacturing a thin film transistor according to the first embodiment of the invention. It is sectional drawing which shows the structure of the thin-film transistor which concerns on Example 2 of this invention.
  • FIG. 1 is a cross-sectional view showing an example of the structure of a thin film transistor (TFT) according to the present invention.
  • An Na diffusion prevention film 11 formed on a glass substrate (insulating substrate) 10 and a predetermined pattern on the Na diffusion prevention film 11 are shown.
  • Al or Al alloy gate electrode / wiring layer 12 (shown in the figure shows a portion of the gate electrode) and a dense anodic oxide film formed on the surface of the gate electrode 12 by anodic oxidation using a non-aqueous solution 13 and a transparent resin layer 14 formed around the gate electrode / wiring layer 12 up to substantially the same height as the gate electrode 12 and its upper surface anodic oxide film 13 and having the same plane as the upper surface anodic oxide film 13;
  • FIG. 2A is a schematic view showing an example of a method for manufacturing the thin film transistor in the order of steps.
  • an inexpensive soda glass or alkali glass substrate 10 is prepared as a substrate.
  • the glass substrate 10 may be a large substrate capable of forming a large screen of 30 inches or more.
  • the glass substrate 10 is treated with a 0.5 volume% hydrofluoric acid aqueous solution for 10 seconds and washed with pure water to remove surface contamination by lift-off.
  • FIG. 2A an inexpensive soda glass or alkali glass substrate 10 is prepared as a substrate.
  • the glass substrate 10 may be a large substrate capable of forming a large screen of 30 inches or more.
  • the glass substrate 10 is treated with a 0.5 volume% hydrofluoric acid aqueous solution for 10 seconds and washed with pure water to remove surface contamination by lift-off.
  • the coating type alkali diffusion preventing film 11 has a sodium diffusion preventing performance in the range of 150 to 300 nm, and sodium diffusion from the glass substrate 10 containing sodium into the film 11 is after firing and after annealing. There was almost no difference, and it was confirmed that the diffusion of sodium could be completely prevented.
  • an Al alloy layer 12 ' is formed on the alkali diffusion preventing film 11 of the substrate to a thickness of 2 to 3 ⁇ m by sputtering.
  • a photoresist 20 ' is applied thereon, and as shown in FIG. 2 (e), a resist is left in a predetermined pattern 20 by known exposure / development, and a dry mask is used as a mask.
  • the Al alloy layer 12 ′ is formed into a predetermined gate electrode / wiring pattern 12 by etching.
  • the resist 20 is removed, and the anodic oxidation film 13 is formed on the surface of the Al alloy 12 by the anodic oxidation using the non-aqueous solution described above as shown in FIG.
  • the Al alloy used as the sputtering target is in mass%, the Mg concentration is 5.0% or less, the Ce concentration is 15% or less, and the Zr concentration is 0.
  • the Al—Mg—Zr—Ce alloy is composed of 15% or less, the balance being Al and inevitable impurities, and the elements of the inevitable impurities being 0.01% or less, respectively.
  • the elements of the inevitable impurities are mainly Si, Fe, and Cu, and in addition, Mn, Cr, Zn, etc. are inevitably mixed from raw metal, scrap, tools, etc. at the time of melting the alloy. .
  • an alloy having such a purity for example, an alloy melted by using a high purity Al metal having an Al purity of 99.98% by mass or more obtained by a segregation method or a three-layer electrolysis method is used. Is preferred.
  • the Al alloy layer 12 ′ formed according to the present embodiment is preferably in mass%, the Mg concentration is over 0.01% and is 5.0% or less, and the Ce concentration is over 0.01% and 5.0%. %, The Zr concentration is over 0.01% and 0.15% or less, the balance is made of Al and inevitable impurities, and the elements of the inevitable impurities are each 0.01% or less. Also in this preferable example, the elements of the inevitable impurities are, for example, Si, Fe, and Cu. These impurities are usually less than 0.3% for general-purpose Al alloys. About several percent is mixed, but this adversely affects the uniformity of the film produced by the anodizing treatment, so it is necessary to make it 0.01% or less.
  • the mechanical strength is improved by adding 5.0% or less of Mg.
  • Mg By adding about 0.15% or less of Zr, grain growth is suppressed and mechanical strength is maintained even when heat treatment at about 350 ° C. is performed. Vickers hardness improves by adding Ce to about 15.0%.
  • the Ce addition amount is preferably 5.0% or less, but “su" (void) is HIP (Hot Isostatic Pressing : Hot isostatic pressing) can also be removed.
  • an amorphous Al 2 O 3 film was formed on the surface of the Ce-added Al alloy layer 12 as an anodic oxide film 13 by anodization using a non-aqueous solution from 0.1 ⁇ m to 0 ⁇ m. About 6 ⁇ m is provided.
  • the non-aqueous solution used contains ethylene glycol or diethylene glycol as a solvent and contains pure water and adipic acid as solutes.
  • the gate insulating film is preferably as thin as possible, the thickness of the anodic oxide film 13 is set to 0.1 ⁇ m.
  • Ce-added Al alloy (4.5% Mg-1% Ce-0.1% Zr), Al alloy not containing Ce (4.5% Mg-0.1% Zr), Al alloy not containing another Ce (5% Mg-0.1% Zr) and another Ce-added Al alloy (4.5% Mg-5% Ce-0.1% Zr) at a current density of 1 mA / cm 2 and a voltage of 200 V
  • the Ce-added Al alloy (4.5% Mg-1% Ce-0.1% Zr) was obtained.
  • the current density decreases when the elapsed time exceeds about 600 seconds, compared with the Al alloy without adding Ce (4.5% Mg-0.1% Zr). Change).
  • anodic oxide film is provided on the surface of a Ce-added Al alloy (4.5% Mg-1% Ce-0.1% Zr)
  • another Ce-added Al alloy (4.5% Mg-5% Compared with the case where the anodic oxide film is provided on the surface of (Ce-0.1% Zr), an anodic oxidation current can be reduced.
  • the Ce-added Al alloy (4.5% Mg-1% Ce-0.1% Zr) has a different Ce-added Al alloy (4.5% Mg-5% Ce-0). .1% Zr), which is considered to be flatter (less “s” (void)).
  • a Ce-added Al alloy (4.5% Mg-1% Ce-0.1% Zr) and another The above-mentioned anodized film provided on the surface of a Ce-added Al alloy (4.5% Mg-5% Ce-0.1% Zr) is an Al alloy not containing Ce (4.5% Mg-0.1 % Zr) and the other anodic oxide film provided on the surface of an Al alloy not added with Ce (5% Mg-0.1% Zr), the corrosion resistance to chlorine gas was overwhelmingly large. .
  • the anodic oxide film provided on the surface of an Al alloy not added with Ce (4.5% Mg-0.1% Zr) has a weight loss rate due to corrosion of 0.87%, whereas the Ce-added Al alloy ( 4.5% Mg-1% Ce-0.1% Zr) is 0.02% or less, another Ce-added Al alloy (4.5% Mg-5% Ce-0.1% Zr)
  • the anodic oxide film provided on the surface of this material had a weight loss rate of 0.01% due to corrosion. It was confirmed that the corrosion resistance was improved as the Ce concentration was increased. Such excellent corrosion resistance indicates the fineness and good quality of the film. Therefore, this anodic oxide film has excellent electrical characteristics such as a high breakdown voltage and a small leakage current. is doing.
  • the resin is selected from the group consisting of acrylic resin, silicone resin, fluorine resin, polyimide resin, polyolefin resin, alicyclic olefin resin, and epoxy resin.
  • a solution in which one or more resins are dissolved in a solvent is applied to the periphery of the gate electrode / wiring layer 12 with a slit coater and dried to approximately the same height as the gate electrode 12 and its upper surface anodic oxide film 13.
  • a transparent resin layer 14 that is substantially flush with the anodic oxide film 13 is provided.
  • FIGS. 3A to 3F are the same as the steps in FIGS. 2A to 2F, and the description thereof will be omitted.
  • the transparent insulating film 14 ′ is formed beyond the height of the gate electrode / wiring 12 and the gate insulating film 13 on the upper surface thereof.
  • the substrate 10 formed up to the transparent insulating film 14 ′ is placed in a microwave excitation type plasma processing apparatus, krypton gas and oxygen gas are introduced into the apparatus, and microwaves are further introduced into the apparatus to generate plasma. As shown in FIG.
  • the surface of the transparent insulating film 14 ′ is removed by etch back, and the surface of the gate insulating film 13 is exposed. At this time, the exposed surface of the gate insulating film 13 is exposed to oxygen radicals generated by the plasma, so that oxidation proceeds and the film quality is improved.
  • the gate electrode is interposed through the gate insulating film 13 in the metal surface microwave excitation plasma processing apparatus (MSEP).
  • MSEP metal surface microwave excitation plasma processing apparatus
  • the amorphous silicon film 15 and the n + -type amorphous silicon film 16 are continuously deposited by PECVD so as to cover 12, and the amorphous silicon film 15 other than on the gate electrode 12 and its peripheral part by photolithography and known RIE method, Part of 16 was removed.
  • a film is formed in the order of Ti, Al, and Ti to form a source electrode and a drain electrode by a known sputtering method or the like, and patterning is performed by a photolithography method.
  • the source electrode 17 and the drain electrode 18 were formed.
  • the source region and the drain region were separated by etching the n + -type amorphous silicon film 16 by a known method using the formed source electrode 17 and drain electrode 18 as a mask.
  • a silicon nitride film (not shown) was formed as a protective film by a known PECVD method to complete the thin film transistor of this example.
  • the thin film transistor (TFT) 200 includes a Na diffusion prevention film 110 formed on a soda glass substrate 100 and a lower layer 121 formed in a predetermined pattern on the Na diffusion prevention film 110.
  • the upper layer 122 is formed by an anodization using a non-aqueous solution on the surface of the gate electrode 120 and the gate electrode / gate drive wiring layer 120 (shown in the figure shows the gate electrode) made of an Al—Mg—Ce—Zr alloy.
  • a dense anodic oxide film 130 is provided.
  • the illustrated TFT 200 is formed around the gate electrode / wiring layer 120 up to substantially the same height as the gate electrode 120 and its upper surface anodic oxide film 130, and is transparent with the same surface as the upper surface anodic oxide film 130.
  • a resin layer 140 and an intrinsic amorphous silicon (i-aSi) layer 150 formed on the gate electrode 120 via the gate insulating film 130 are provided.
  • the iaSi layer 150 is provided with source and drain electrode connection regions.
  • a high-concentration n-type amorphous silicon (n + -aSi) layer 160 is provided, and a lower layer 171 made of Zr and Al are formed so as to contact the surface of the same layer 160.
  • a high-concentration n-type amorphous silicon (n + -aSi) layer 160 is provided, and a lower layer 181 made of Zr and an upper layer 182 made of Al so as to contact the surface of the same layer 160.
  • a drain electrode 180 including The exposed portions of the source electrode 170, the drain electrode 180, and the iaSi layer 150 are covered with a SiCN protective film 190, and the SiCN protective film 190 covers the upper surface of the device.
  • an inexpensive soda glass substrate 100 is prepared as a substrate.
  • the glass substrate 100 is treated with a 0.5 volume% hydrofluoric acid aqueous solution for 10 seconds and washed with pure water to remove surface contamination by lift-off.
  • a solution obtained by dissolving a composition of ((CH 3 ) SiO 3/2 ) x (SiO 2 ) 1-x (where 0 ⁇ x ⁇ 1.0) in an organic solvent is applied to the surface of the soda glass substrate 100. Apply using a slit coater. And it is made to heat under reduced pressure and a solvent is removed completely. Specifically, heating is performed at 400 ° C.
  • the transparent alkali diffusion preventing layer 110 having a thickness of 0.2 ⁇ m to 0.3 ⁇ m is formed.
  • an Al layer 121 is formed on the alkali diffusion prevention film 110 of the substrate by sputtering to a thickness of 1.5 to 2.0 ⁇ m, and an Al alloy layer (Mg 4.5% by mass, Ce 1% by mass, Zr 0.1% and the remaining Al) 122 is formed to a thickness of 0.5 to 1.5 ⁇ m by sputtering, and a photoresist (not shown) is applied thereon, and a predetermined pattern is formed by known exposure and development.
  • the Al layer 121 and the Al alloy layer 122 are formed into a predetermined gate electrode / wiring pattern 120 by dry etching using the resist as a mask (the pattern of the gate electrode and the gate driving wiring). Next, the resist is removed, and the surface of the gate electrode / wiring layer 120 is anodized with a non-aqueous solution to form an anodized film 130.
  • the Al layer 121 and the Al alloy layer 122 in this example are each 0.01% or less in terms of mass% of elements of inevitable impurities such as Si, Fe, Cu, Mn, Cr, and Zn, as described above. May be included.
  • the Al alloy layer 122 is in mass%, Mg concentration is 5.0% or less, Ce concentration is 15% or less, Zr concentration is 0.15% or less, preferably, mass%, Mg concentration over 0.01% to 5.0% or less, Ce concentration over 0.01% to 5.0% or less, Zr concentration over 0.01% to 0.15% or less, the balance being Al and inevitable It may be made of impurities.
  • an Al 2 O 3 film as an anodic oxide film 130 is formed on the surface of the Al layer 121 and the Al alloy layer 122 by anodization using a non-aqueous solution from 0.05 ⁇ m to 0.1 ⁇ m. Provide a thickness of. This corresponds to 0.025 ⁇ m to 0.05 ⁇ m in EOT as a gate insulating film.
  • the non-aqueous solution used was ethylene glycol 79% as a solvent, pure water 20% and adipic acid 1.0% (volume ratio) as a solute, or diethylene glycol 79.5%, pure water 20% and adipic acid 0.5%. It will be. At room temperature when the former is used, and at 50 ° C.
  • anodization is first performed in a constant current mode with a current density of 0.1 mA / cm 2 to 0.2 mA / cm 2 , and then a constant voltage of 60 V to 30 V is applied. Anodize in voltage mode. Then, the anodic oxide film is heat-treated at 300 ° C. for about 1 hour in an atmosphere of nitrogen gas and oxygen gas.
  • a solution obtained by dissolving the alkali-soluble alicyclic olefin-based resin composition in a solvent is formed around the gate electrode / wiring layer 120 with a slit coater so as to exceed the height of the anodic oxide film 130 on the upper surface of the gate electrode 120.
  • a transparent organic insulating film is formed.
  • krypton gas and oxygen gas are introduced into the apparatus, and microwaves are further introduced into the apparatus to generate plasma, and the entire surface of the transparent organic insulating film is etched, The surface of the gate insulating film 130 is exposed.
  • the exposed surface of the gate insulating film 130 is exposed to oxygen radicals generated by the plasma, and the oxidation proceeds to improve the film quality.
  • the transparent organic insulating film 140 having the same height as the surface of the gate insulating film 130 is formed.
  • an intrinsic amorphous silicon film is formed on the flat surface of the gate insulating film 130 and the transparent organic insulating film 140 by a PECVD method using a microwave-excited plasma processing apparatus. Further, an n + type amorphous silicon film is continuously deposited thereon in an amount of 0.05 to 0.1 ⁇ m. Further thereon, Zr is continuously deposited in an amount of 0.1 to 0.2 ⁇ m, and Al is continuously deposited thereon in an amount of 0.5 ⁇ m. Then, the Al / Zr / n + type amorphous silicon film / intrinsic amorphous silicon film is removed except for a predetermined pattern (on the gate electrode 120 and its peripheral portion) by a photolithography method and a known RIE method.
  • an intrinsic amorphous silicon film 150 having a predetermined pattern (on the gate electrode 120 and its peripheral portion) is formed.
  • the Al / Zr / n + type amorphous silicon film is etched away so that the source and drain are separated, and the n + type amorphous silicon film 160 in the source and drain regions, Al / Zr A source electrode 170 and an Al / Zr drain electrode 180 are formed.
  • a SiCN film 190 is formed as a protective film by PECVD.
  • wiring contact to the source / drain electrodes 170 and 180 is performed by providing a through hole in the SiCN protective film 190.
  • a Ce-containing Al alloy layer 122 is provided on the upper layer of the gate electrode 120.
  • the Ce-containing Al layer 122 can form a dense and high-quality anodic oxide film as compared with the case of the Al layer 121 alone.
  • the anodic oxide film 130 formed on the Ce-containing Al layer 122 can also be formed densely and with good quality (even if it is thin, it has good insulation performance and high breakdown voltage).
  • an alloy layer containing Mg, Ce, Zr, and Al has been described as the Ce-added Al alloy layer on which the anodized film is formed.
  • an Al alloy layer containing 4.5% Mg-1% Ce-0.1% Zr has been described.
  • the gate electrode / wiring may require a higher electrical conductivity than the Ce-added Al alloy layer, or may require a lower electrical resistivity than the Ce-added Al alloy layer.
  • the CeAl alloy layer containing 4.5% -Mg-1% Ce-0.1% Zr has an electric conductivity of 18.71 ⁇ 10 6 ( ⁇ ⁇ 1 ⁇ m ⁇ 1 ) and 5.
  • the Al layer not containing Mg or the like has an electric conductivity of 38.32 ⁇ 10 6 ( ⁇ ⁇ 1 ⁇ m ⁇ 1 ) and an electric resistivity of 2.60 ⁇ 10 ⁇ 8 ( ⁇ ⁇ m). ing.
  • the Al alloy layer containing 0.1% Zr has an electric conductivity of 35.76 ⁇ 10 6 ( ⁇ ⁇ 1 ⁇ m ⁇ 1 ) and an electric resistance of 2.79 ⁇ 10 ⁇ 8 ( ⁇ ⁇ m).
  • an Al alloy layer containing 1% Ce-0.1% Ze has an electrical conductivity of 34.86 ⁇ 10 6 ( ⁇ ⁇ 1 ⁇ m ⁇ 1 ) and 2.86 ⁇ 10 ⁇ 8.
  • the Al alloy layer having an electrical resistivity of ( ⁇ ⁇ m) and containing 2% Ce-0.1% Ze has an electrical conductivity of 33.61 ⁇ 10 6 ( ⁇ ⁇ 1 ⁇ m ⁇ 1 ). And an electrical resistivity of 2.97 ⁇ 10 ⁇ 8 ( ⁇ ⁇ m).
  • an Al alloy layer containing only Zr and not containing Mg and Ce an Al alloy layer having electrical conductivity and electrical resistivity very close to the Al layer can be obtained.
  • the weight loss rate at which the anodic oxide film corrodes with corrosive gas increases.
  • the Ce—Zr-added Al alloy layer not containing Mg it was confirmed that a dense and high-quality anodic oxide film was formed and the weight loss rate due to corrosion was small.
  • the Ce—Zr-added Al alloy layer can not only reduce the electrical resistance of the gate electrode / wiring but also form a flat and high-quality gate insulating film by anodic oxidation.
  • a silicon nitride film or the like may be formed on the surface of the anodized insulating films 13 and 130 on the upper surface as necessary.
  • a composite gate insulating film may be formed by CVD.
  • the gate electrode / wiring is made of Ce-added Al alloy in the embodiment, but other Al alloy or pure Al may be used, or an electrode of another material may be used inside or under the gate electrode / wiring.
  • the point is that at least the upper surface of the gate electrode or wiring is made of Al or an Al alloy, the surface is oxidized by non-aqueous anodic oxidation, and it is used as at least a part of the gate insulating film.
  • the present invention can be applied to a display device such as a liquid crystal display device, an organic EL device, an inorganic EL device, etc. to increase the size of the display device, and can also be applied to wiring other than the display device.
  • a display device such as a liquid crystal display device, an organic EL device, an inorganic EL device, etc. to increase the size of the display device, and can also be applied to wiring other than the display device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 基板上に設けられたAlまたはAl合金を含むゲート電極と、該ゲート電極の少なくとも上面を覆うように設けられ該ゲート電極のAlまたはAl合金を陽極酸化した陽極酸化膜を含むゲート絶縁膜と、前記ゲート電極の厚さおよびその上面のゲート絶縁膜の厚さの合計厚さと実質的に等しい厚さを有し前記ゲート電極を取り囲むように前記基板上に設けられた絶縁体層とを含むことを特徴とする半導体装置が得られる。

Description

[規則37.2に基づきISAが決定した発明の名称] 半導体装置、半導体装置の製造方法、及び表示装置
 本発明は半導体装置特に薄膜トランジスタ(TFT)に関し、また、その製造方法に関する。
 一般に、液晶表示装置、有機EL装置、無機EL装置等の表示装置は、平坦な一主面を有する基板上に、配線パターン、電極パターン等の導電パターンを順次、成膜、パターニングすることによって形成されている。そして電極膜、表示装置を構成する素子に必要な各種の膜等を順次成膜、パターニングすることによって、表示装置が製作されている。
 近年、この種の表示装置に対しては大型化の要望が強くなっている。大型の表示装置を形成するには、より多くの表示素子を高精度で基板上に形成し、これらの素子を配線パターンと電気的に接続する必要がある。この場合、基板上には配線パターンの他に、絶縁膜、TFT(薄膜トランジスタ)素子、発光素子等が多層化された状態で形成されている。その結果、基板上には、階段状に段差ができるのが普通であり、配線パターンはこれらの段差を越えて配線されている。更に、表示装置を大型化する際、配線パターン自体が長くなるため、当該配線パターンの抵抗を低くすることが必要になってくる。配線パターンの段差を解消し、かつ低抵抗化する手法として、特許文献1および特許文献2では、液晶ディスプレイのような平面ディスプレイ用配線を形成するために、透明な基板表面に配線と、これと同等の高さの透明な絶縁材料を配線パターンに接するように形成することが開示されている。
WO 2004/110117 特開2007-43131
 特許文献1においては、樹脂パターンにより形成された溝の中に配線を埋設し厚膜配線化することにより表示装置の特性の向上が可能であることが開示されており、配線形成方法としてインクジェット法やスクリーン印刷法等の手法が開示されている。しかしながら、開示された方法では基板への密着性に問題があることが判明した。更に、特許文献1に記載されているように、配線を導電性インクやスクリーン印刷等で形成すると、配線の表面が粗く、配線上に形成される絶縁層等の平坦性が悪くなることも分かった。即ち、導電性インクやスクリーン印刷によって形成された配線をゲート電極として使用した場合、配線表面の粗さのため、チャンネルを通るキャリアの伝播率が悪化し、高速動作の障害になると言う現象が観測された。更に、導電性インクやスクリーン印刷等では、配線が微細になると、所望の形状を得ることが困難になることも判明した。たとえば、幅20μm、長さ50μmのゲート電極をこれらの方法で形成しようとしても、電極材料が全面に行き渡らず、所望のパターンの形成が実用上不可能であることが判明した。
 特許文献2では、これらの問題を解決するために、密着性を高めるように絶縁基板を表面修飾する工程と、該絶縁基板上に樹脂膜を形成する工程と、該樹脂膜をパターニングすることで電極もしくは配線が収容される凹部を形成する工程と、該凹部に触媒付与する工程と、該樹脂膜を加熱硬化する工程と、該凹部にめっき法により導電性材料を形成する工程と、を少なくとも含む製造方法を提案している。ゲート電極等の導電金属層、たとえば、Cu層は無電解めっき法により形成され、その上にCu拡散抑止層として選択的CVD法によりW層を形成するか、無電解めっき法によりNi層を形成してゲート電極としている。この方法によれば、ゲート電極の基板への密着性は改善され、さらに幅20μm、長さ50μmのゲート電極であっても、寸法の大小にかかわりなく、所望のパターンの形成が可能である。
 しかしながら、この方法でもゲート電極の表面が粗く、ゲート電極上に形成されるゲート絶縁層の平坦性が悪いことが分かった。いずれにしても、ゲート絶縁層をごく薄くすることは困難で、TFTの電流駆動能力の低下を招いていた。
 また、めっき層と周囲の樹脂膜との間に隙間が生じる現象も観測された。原因はめっき処理時の高温で樹脂が膨張し、めっき形成後に収縮するためと見られる。このような隙間があると、ゲート絶縁膜に局部的に電界集中が起きて絶縁破壊が生じ、ゲート電極とチャンネル領域とがショートしてしまうと言う欠点が見出された。
 本発明は、上記した課題の少なくとも一つ解決しようとするものである。
 具体的には、本発明は、ゲート絶縁膜の平坦性が優れた薄膜トランジスタ(TFT)及びその製造方法を得ようとするものである。
 本発明は、更に、ゲート電極表面の粗さおよび周囲の絶縁層との隙間の問題を解決した半導体装置及びその製造方法を得ようとするものである。
 本発明は、極めて薄くかつ電気的特性の良好なゲート絶縁層を有する絶縁ゲート型トランジスタおよびその製造方法を得ようとするものである。
 以下、本発明の態様を列挙する。
 本発明の第1の態様によれば、基板上に設けられたAlまたはAl合金を含むゲート電極と、該ゲート電極の少なくとも上面を覆うように設けられ該ゲート電極のAlまたはAl合金を陽極酸化した陽極酸化膜を含むゲート絶縁膜と、前記ゲート電極の厚さおよびその上面のゲート絶縁膜の厚さの合計厚さと実質的に等しい厚さを有し、前記ゲート電極を取り囲むように前記基板上に設けられた絶縁体層とを含むことを特徴とする半導体装置が得られる。
 本発明の第2の態様によれば、第1の態様において前記ゲート電極はAl合金を含み、該Al合金はMg、ZrおよびCeのうち、少なくともZr及びCeを含むことを特徴とする半導体装置が得られる。
 本発明の第3の態様によれば、Al合金を含むゲート電極と、該ゲート電極のAl合金を陽極酸化した陽極酸化膜を含むゲート絶縁膜とを有する半導体装置において、前記Al合金はMg、ZrおよびCeのうち、少なくともZr及びCeを含むことを特徴とする半導体装置が得られる。
 ここで、本発明の第2および第3の態様において使用されるAl合金部材は、質量%で、Mg濃度が5.0%以下、Ce濃度が15%以下、Zr濃度が0.15%以下、残部がAlおよび不可避不純物からなり、前記不可避不純物の元素がそれぞれ0.01%以下であるAl-Mg-Zr-Ce合金である。前記不可避不純物の元素は、主としてSi、Fe、Cuであり、その他、Mn、Cr、Zn等が合金の溶製時の原料地金、スクラップ、工具等から不可避的に混入する。このような純度の合金を得るには、例えば、偏析法あるいは三層電解法等によって得られるAl純度99.98質量%以上の高純度Alからなる地金を用いて溶製したものを用いるのが好ましい。
 本発明の第2および第3の態様において用いるAl合金部材は、好ましくは、質量%で、Mg濃度が0.01%超で5.0%以下、Ce濃度が0.01%超で5.0%以下、Zr濃度が0.01%超で0.15%以下、残部がAlおよび不可避不純物からなり、前記不可避不純物の元素がそれぞれ0.01%以下である。この好ましい例においても、前記不可避不純物の元素は、例えばSi、Fe、及びCu等である。これらの不純物は、通常、汎用のAl合金には0.数%程度混入しているが、それでは陽極酸化処理によって生成した皮膜の均一性を損なう等の悪影響を及ぼすので、0.01%以下にする必要がある。アルミニウム合金の陽極酸化皮膜、特に後で述べる非水溶液による陽極酸化で形成された酸化アルミニウム皮膜は熱安定性が高く、緻密でボイドやガス溜まり等は形成されず、薬品やハロゲンガス、特に塩素ガスに対する耐腐食性が極めて優れており、従って、絶縁強度が大きくリーク電流が小さい等電気的特性に優れている。また0.1μm程度の極めて薄い皮膜とすることができるので、トランジスタの電流駆動能力が大幅に向上する。
 本発明の第4の態様によれば、第1乃至第3の態様において前記陽極酸化膜は非水溶液を用いた陽極酸化によって形成された無孔質の陽極酸化膜であることを特徴とする半導体装置が得られる。非水溶液を用いた陽極酸化の方法については後で詳述する。
 本発明の第5の態様によれば、第1、第2または第4の態様において前記基板は実質的に透明な絶縁体基板であって、前記絶縁体層は実質的に透明な樹脂層であることを特徴とする半導体装置が得られる。
 本発明の第6の態様によれば、第5の態様において前記樹脂層が、アクリル系樹脂、シリコーン系樹脂、フッ素系樹脂、ポリイミド系樹脂、ポリオレフィン系樹脂、脂環式オレフィン系樹脂、およびエポキシ系樹脂からなる群から選ばれた一種以上の樹脂を含む半導体装置が得られる。
 本発明の第7の態様によれば、第5の態様において前記樹脂層がアルカリ可溶性脂環式オレフィン系樹脂組成物で形成された半導体装置が得られる。
 本発明の第8の態様によれば、第5の態様において前記基板がアルカリガラスと、その上に形成されたアルカリ拡散防止膜とを含んで構成されていることを特徴とする半導体装置が得られる。
 本発明の第9の態様によれば、第8の態様において前記アルカリ拡散防止膜が、実質的に透明な絶縁体塗布膜であることを特徴とする半導体装置が得られる。
 本発明の第10の態様によれば、第9の態様において前記絶縁体塗布膜は、金属有機化合物および金属無機化合物の少なくとも一方と溶媒とを含む液体状の塗布膜を乾燥、焼成して得た膜であることを特徴とする半導体装置が得られる。
 本発明の第11の態様によれば、第1~第10の態様のいずれかにおいて、前記ゲート電極はAl層とMg、ZrおよびCeのうち、少なくともZr及びCeを含むAl合金層との2層構造を含み、前記ゲート絶縁層は該Al合金を陽極酸化した膜を含むことを特徴とする請求項1~10のいずれか一項に記載の半導体装置が得られる。
 本発明の第12の態様によれば、実質的に透明な基板上に所定パターンのゲート電極膜をAlまたはAl合金を用いて形成する工程と、非水溶液を用いた陽極酸化法によって前記ゲート電極の表面を陽極酸化する工程と、前記ゲート電極の厚さおよびその上面の陽極酸化膜の厚さの合計厚さと実質的に等しい厚さを有し前記ゲート電極を取り囲むように透明絶縁体層を前記基板上に設ける工程と、を有することを特徴とする半導体装置の製造方法が得られる。
 非水溶液を用いた陽極酸化法によって陽極酸化する工程は、好ましくは、誘電率が水よりも小さく、かつ、水を溶解する有機溶媒を含む化成液中で陽極酸化して無孔性非晶質膜アルミニウム酸化物不動態膜を形成する工程を含む。水の誘電率は約80であるが、物質の結合エネルギーは誘電率の二乗に逆比例するので、これより高い誘電率、例えば、83のHF溶液では水は0℃でも解離してしまう。
 そこで、水の分解を防ぎ、成長したアルミニウム酸化膜がエッチングされるのを防ぐためには、誘電率が水よりも小さく、かつ、水を溶解する、蒸気圧の低い有機溶媒を含む化成液中で陽極酸化すればよい。その結果、無孔性非晶質膜アルミニウム酸化物不動態膜を形成することができる。
 このような有機溶媒の例として、エチレングリコールは誘電率が39であり、ジエチレングリコールは誘電率33、トリエチレングリコールは24、テトラエチレングリコールは20である。よって、これらの有機溶媒をもちいれば効果的に誘電率を下げ、水の電気分解を起こさずに高電圧を印加することができる。例えば、エチレングリコールを用いれば水の電気分解を起こさずに最大200Vまで陽極酸化電圧を印加でき、厚さが0.3μmの無孔性非晶質膜のアルミニウム酸化物不動態膜を形成することができる。ジエチレングリコールを用いれば水の電気分解を起こさずに最大300Vまで陽極酸化電圧を印加でき、厚さが0.4μmの無孔性非晶質膜のアルミニウム酸化物不動態膜を形成することができる。
 前記化成液には該化成液を電気伝導性にする電解質を添加するが、その結果、化成液が酸性になってしまっては、アルミニウム部材が腐食されてしまう。よって、化成液の電気伝導性を高めつつpHが4~10、好ましくは5.5~8.5、より好ましくは6~8として、アルミニウムの腐食を防止できるような電解質、例えば、アジピン酸塩を用いる。その含有量は0.1~10重量%、好ましくは1%程度であるのがよい。典型例では、有機溶媒79%、水20%、電解質1%の化成液が用いられる。
 ここで、化成液のpHは、4以上、好ましくは5以上、より好ましくは6以上がよい。また通常10以下、好ましくは9以下、より好ましくは8以下がよい。陽極酸化により生成した金属酸化物膜が化成液に溶解しにくいよう、pHは中性に近いことが望ましい。
 本発明に用いる化成液は、化成中の各種物質の濃度変動を緩衝してpHを所定範囲に保つためにも、pH4~10の範囲で緩衝作用を示すことが好ましい。このため緩衝作用を示す酸や塩などの化合物を含むことが望ましい。このような化合物の種類は特に限定されないが、化成液への溶解性が高く溶解安定性もよい点で、好ましくは硼酸、燐酸及び有機カルボン酸並びにそれらの塩よりなる群から選ばれる少なくとも一種である。より好ましくは陽極酸化膜中に硼素、燐元素の残留がほとんどない有機カルボン酸又はその塩である。
 陽極酸化処理により生成される酸化物膜には、溶質成分が極微量ながら取り込まれるが、溶質として有機カルボン酸又はその塩を用いることにより、酸化物膜から硼素、燐元素が溶出する可能性が皆無となり、形成した薄膜の品質及びこれを用いたデバイス等の性能安定化、向上が望める。溶液安定性、安全性、良好な緩衝作用等の理由で酒石酸、クエン酸、アジピン酸が特に好ましい。このうち1種を用いてもよいし2種以上を組み合わせて用いてもよい。
 これら化合物の濃度は、化成液全体に対して、通常0.01質量%以上とし、好ましくは0.1質量%以上とし、より好ましくは1質量%以上とする。電気伝導率を上げ酸化物膜の形成を十分に行うためには多くすることが望ましい。ただし、化合物の濃度は、通常、30質量%以下とし、好ましくは15質量%以下とし、より好ましくは10質量%以下とする。酸化物膜の性能を高く保ち、またコストを抑えるためにはこれ以下が望ましい。
 本発明に用いる化成液は、非水溶媒を含有することが好ましい。非水溶媒を含む化成液を用いると、水溶液系の化成液に比べて、定電流化成に要する時間が短くて済むため、高いスループットで処理できる利点がある。
 陽極酸化物膜の形成に用いる化成液の非水溶媒として、特に好ましいのは、先に述べたようにエチレングリコール、プロピレングリコール、又はジエチレングリコールであり、これらを単独又は組み合わせて用いてもよい。また非水溶媒を含有していれば、水を含有していてもよい。
 非水溶媒は、化成液全体に対して通常10質量%以上、好ましくは30質量%以上、さらに好ましくは50質量%以上、特に好ましくは55質量%以上含む。ただし、非水溶媒は、通常95質量%以下、好ましくは90質量%以下、特に好ましくは85質量%以下含む。
 化成液が非水溶媒に加えて水を含む場合、その含有量は化成液全体に対して、通常1質量%以上、好ましくは5質量%以上、さらに好ましくは10質量%以上、特に好ましくは15質量%以上であり、通常85質量%以下、好ましくは50質量%以下、特に好ましくは40質量%以下である。
 非水溶媒に対する水の割合は、好ましくは1質量%以上、好ましくは5質量%以上、さらに好ましくは7質量%以上、特に好ましくは10質量%以上であり、通常90質量%以下、好ましくは60質量%以下、さらに好ましくは50質量%以下、特に好ましくは40質量%以下である。
 本発明の各態様における非水溶液を用いた陽極酸化法によって陽極酸化する工程は、あらかじめ定められた化成電圧Vfまで定電流にて化成し、化成電圧Vfに達した後にその電圧Vfに一定時間保持して陽極酸化を行う工程を含むことが好ましい。
 この際、効率的に酸化膜を形成する為に、電流密度は、通常0.001mA/cm以上とし、好ましくは0.01mA/cm以上とする。ただし表面平坦性の良好な酸化膜を得る為に、電流密度は、通常100mA/cm以下とし、好ましくは10mA/cm以下とする。
 また、化成電圧Vfは通常3V以上とし、好ましくは10V以上、より好ましくは20V以上とする。得られる酸化膜厚は化成電圧Vfと関連するので、酸化物膜に一定の厚みを付与するために、前記電圧以上を印加することが好ましい。ただし通常1000V以下とし、好ましくは700V以下とし、より好ましくは500V以下とする。得られる酸化物膜は高絶縁性を有するので、絶縁破壊を起こすことなく、良質な酸化膜を形成する為には、前記の電圧以下で行うことが好ましい。
 本発明の第13の態様によれば、第12の態様において前記透明絶縁体層を前記基板上に設ける工程は、前記透明絶縁体膜を構成する材料を前記透明基板上から前記ゲート電極上を延在するように形成する工程と、前記透明絶縁体膜を構成する材料の表面を、酸素を含むプラズマを用いて除去する工程とを含むことを特徴とする半導体装置の製造方法が得られる。
 本発明の第14の態様によれば、第13の態様において前記プラズマを用いて除去する工程は、ゲート電極上の陽極酸化膜を露出する工程と露出した陽極酸化膜を前記プラズマによって改質する工程と含むことを特徴とする半導体装置の製造方法が得られる。
 本発明の第15の態様によれば、前記ゲート電極膜はAl層とMg、ZrおよびCeのうち、少なくともZr及びCeを含むAl合金層との2層構造を含み、前記ゲート絶縁層は該Al合金を陽極酸化した膜を含むことを特徴とする第12~14の態様のいずれかに記載の半導体装置の製造方法が得られる。
 本発明の第16の態様によれば、第1~11の態様のいずれかに記載の半導体装置を用いて製造された表示装置が得られる。
 本発明の第17の態様によれば、基板上に設けられたAlまたはAl合金を含む配線と、該配線の少なくとも上面を覆うように設けられ、該配線を構成するAlまたはAl合金を陽極酸化した陽極酸化膜を含む絶縁膜と、前記配線の厚さおよびその上面の絶縁膜の厚さの合計厚さと実質的に等しい厚さを有し前記配線を取り囲むように前記基板上に設けられた絶縁体層とを含むことを特徴とする表示装置が得られる。
 本発明によれば、パターニングしたAlまたはAl合金のゲート電極に非水溶液による陽極酸化膜をゲート絶縁膜として設け、その周囲を絶縁膜で埋めて平坦化することによって、絶縁物に設けた溝に、溝形成の後からゲート電極を形成した場合の諸問題を解決することが出来、平坦でかつ薄いゲート絶縁膜による高いキャリア移動度を達成することができる。また、ゲート電極にAl―Zr―Ce合金又はAl―Mg―Zr―Ce合金を用い、その表面を非水溶液による陽極酸化で酸化して得た陽極酸化膜をゲート絶縁膜として用いることにより、薄くかつ電気的特性の優れたゲート絶縁膜による非常に高いキャリア移動度を持つ絶縁ゲートトランジスタを提供することができる。
本発明の実施例1に係る薄膜トランジスタの構造を示す断面図である。 (a)~(g)は本発明の実施例1に係る薄膜トランジスタの製造方法の一例を工程順に説明する断面図である。 (a)~(h)は本発明の実施例1に係る薄膜トランジスタの製造方法の他の例を工程順に説明する断面図である。 本発明の実施例1に係る薄膜トランジスタの製造方法において、図2または図3の工程の後の工程を説明する断面図である。 本発明の実施例2に係る薄膜トランジスタの構造を示す断面図である。
 本発明の実施例1について図を用いて説明する。
 図1は本発明の薄膜トランジスタ(TFT)の構造の一例を示す断面図であり、ガラス基板(絶縁基板)10上に形成されたNa拡散防止膜11と、Na拡散防止膜11上に所定のパターンで形成されたAlまたはAl合金のゲート電極・配線層12(図にはゲート電極の部分を示す)と、ゲート電極12の表面に非水溶液を用いた陽極酸化で形成された緻密な陽極酸化膜13と、該ゲート電極・配線層12の周囲に、該ゲート電極12およびその上面陽極酸化膜13と略同一の高さまで形成され、上面陽極酸化膜13と略同一平面をなす透明樹脂層14と、該ゲート電極1上に該ゲート絶縁膜13を介して形成されてなる半導体層15と、該半導体層15の電極接続領域16に接続されたソース電極17とドレイン電極18とを有している。
 次に、上記のような本実施例の薄膜トランジスタの形成方法について図を用いて説明する。図2(a)~(g)は本薄膜トランジスタの製造方法の一例を工程順に示す模式図である。まず、図2(a)を参照すると、基板として安価なソーダガラスまたはアルカリガラスの基板10を用意する。このガラス基板10としては30インチ以上の大型画面を形成できるような大型の基板でも良い。このガラス基板10を0.5体積%のフッ酸水溶液で10秒間処理し、純水で水洗して表面の汚染をリフトオフ除去する。次に、図2(b)に示すように、ソーダガラス基板10の表面に、((CH)SiO3/2(SiO1-x(但し、0<x≦1.0)組成物を有機溶剤に溶かした溶液を、スリットコーターを用いて塗布する。そして、減圧下で加熱させて溶媒を完全に除去する。具体的には、1~5Torr(133~665Pa)の減圧下において400℃で加熱する。このようにして形成された厚さ0.2μmの透明なアルカリ拡散防止層11の絶縁特性は、1MV/cmで電流密度1×10-10A/cm、3MV/cmで電流密度1×10-9A/cm、5MV/cmでも電流密度1×10-8A/cm、という優れた値を示す。そして、この塗布型アルカリ拡散防止膜11のナトリウム拡散防止性能は、膜厚が150~300nmの範囲で、ナトリウムを含有するガラス基板10からの当該膜11へのナトリウム拡散は焼成後とアニール後で殆ど差が無く、ナトリウムの拡散が完全に防止できていることが確認された。
 次に、図2(c)を参照すると、基板のアルカリ拡散防止膜11上にAl合金層12’をスパッタによって2~3μmの厚さに形成する。ついで、図2(d)に示すようにその上にホトレジスト20’を塗り、図2(e)に示すように公知の露光・現像によって所定のパターン20にレジストを残し、それをマスクにしたドライエッチングによってAl合金層12’を所定のゲート電極・配線パターン12とする。次に、レジスト20を除去し、図2(f)に示すように、Al合金12の表面に、先に述べた非水溶液による陽極酸化を施し、陽極酸化膜13を形成する。
 ここで、本実施例におけるAl合金層12’の成膜において、スパッタのターゲットに用いるAl合金は、質量%で、Mg濃度が5.0%以下、Ce濃度が15%以下、Zr濃度が0.15%以下、残部がAlおよび不可避不純物からなり、前記不可避不純物の元素がそれぞれ0.01%以下であるAl-Mg-Zr-Ce合金である。この実施例において、前記不可避不純物の元素は、主としてSi、Fe、Cuであり、その他、Mn、Cr、Zn等が合金の溶製時の原料地金、スクラップ、工具等から不可避的に混入する。このような純度の合金を得るには、例えば、偏析法あるいは三層電解法等によって得られるAl純度99.98質量%以上の高純度Alからなる地金を用いて溶製したものを用いるのが好ましい。
 さらに、本実施例によって形成されるAl合金層12’は、好ましくは、質量%で、Mg濃度が0.01%超で5.0%以下、Ce濃度が0.01%超で5.0%以下、Zr濃度が0.01%超で0.15%以下、残部がAlおよび不可避不純物からなり、前記不可避不純物の元素がそれぞれ0.01%以下である。この好ましい例においても、前記不可避不純物の元素は、例えばSi、Fe、及びCu等である。これらの不純物は、通常、汎用のAl合金には0.数%程度混入しているが、それでは陽極酸化処理によって生成した皮膜の均一性を損なう等の悪影響を及ぼすので、0.01%以下にする必要がある。
 好ましい例に係るAl合金では、Mgを5.0%以下添加することで、機械的強度が向上する。Zrを0.15%程度以下添加することにより、350℃程度の熱処理を行っても粒成長が抑えられ機械的強度が保たれる。Ceを15.0%程度まで添加することで、ビッカース硬度が向上する。なお、Ce添加量が5.0%を超えると部材に「ス」(空隙)が入るので、Ce添加量は5.0%以下が好ましいが、「ス」(空隙)はHIP(Hot Isostatic Pressing:熱間静水圧圧縮成形)処理で除くこともできる。
 本実施例では、Ce添加Al合金層12の表面に、非水溶液(non-aqueous solution)を用いた陽極酸化により、陽極酸化皮膜13として非晶質のAl膜を0.1μm~0.6μm程度設ける。用いた非水溶液は、エチレングリコール又はジエチレングリコールを溶媒として含み、純水及びアジピン酸を溶質として含むものである。ゲート絶縁膜としてはなるべく薄い方が好ましいので、陽極酸化皮膜13の厚さは0.1μmとした。
 Ce添加Al合金(4.5%Mg-1%Ce-0.1%Zr)、Ceを添加しないAl合金(4.5%Mg-0.1%Zr)、別のCeを添加しないAl合金(5%Mg-0.1%Zr)、及び別のCe添加Al合金(4.5%Mg-5%Ce-0.1%Zr)に対して、電流密度1mA/cmで、電圧200Vに達するまで定電流陽極酸化を行い、続けてその電圧200Vに保持して定電圧陽極酸化を行ったところ、Ce添加Al合金(4.5%Mg-1%Ce-0.1%Zr)の場合、Ceを添加しないAl合金(4.5%Mg-0.1%Zr)に比べて、経過時間が約600秒を超えると電流密度が少なくなり、陽極酸化特性(時間に対する陽極酸化電流の変化)が向上する。
 また、Ce添加Al合金(4.5%Mg-1%Ce-0.1%Zr)の場合、別のCeを添加しないAl合金(5%Mg-0.1%Zr)に比べても、経過時間が約750秒を超えると陽極酸化電流が少なくなり、陽極酸化特性が向上している。
 また、Ce添加Al合金(4.5%Mg-1%Ce-0.1%Zr)の表面に上記陽極酸化皮膜を設けた場合、別のCe添加Al合金(4.5%Mg-5%Ce-0.1%Zr)の表面に上記陽極酸化皮膜を設けた場合に比べて、陽極酸化電流が少なくてすむ。これは、陽極酸化する表面がCe添加Al合金(4.5%Mg-1%Ce-0.1%Zr)の方が別のCe添加Al合金(4.5%Mg-5%Ce-0.1%Zr)よりも平坦である(「ス」(空隙)が少ない)ことによると思われる。
 上記陽極酸化皮膜を塩素ガス(Clガス)に暴露して塩素ガスへの耐性を観測したところ、Ce添加Al合金(4.5%Mg-1%Ce-0.1%Zr)及び別のCe添加Al合金(4.5%Mg-5%Ce-0.1%Zr)の表面に設けた上記陽極酸化皮膜の方が、Ceを添加しないAl合金(4.5%Mg-0.1%Zr)及び別のCeを添加しないAl合金(5%Mg-0.1%Zr)の表面に設けた上記陽極酸化皮膜に比べて、塩素ガスに対する耐腐食性は圧倒的に大であった。すなわち、Ceを添加しないAl合金(4.5%Mg-0.1%Zr)の表面に設けた陽極酸化皮膜は腐食による減量率が0.87%であるのに対し、Ce添加Al合金(4.5%Mg-1%Ce-0.1%Zr)の陽極酸化皮膜では0.02%以下、別のCe添加Al合金(4.5%Mg-5%Ce-0.1%Zr)の表面に設けた陽極酸化皮膜は、腐食による減量率が0.01%であった。Ce濃度を増やすにつれて耐食性が向上することが確認された。このように耐食性が優れていることは、膜の緻密さ良質さを示すものであり、従ってこの陽極酸化膜は絶縁破壊電圧が大きく、リーク電流が微少である等、優れた電気的特性を有している。
 次に、図2(g)に示すように、アクリル系樹脂、シリコーン系樹脂、フッ素系樹脂、ポリイミド系樹脂、ポリオレフィン系樹脂、脂環式オレフィン系樹脂、およびエポキシ系樹脂からなる群から選ばれた一種以上の樹脂を溶媒に溶かした溶液をスリットコーターでゲート電極・配線層12の周囲に、該ゲート電極12およびその上面陽極酸化膜13と略同一の高さ程度まで塗布・乾燥し、上面陽極酸化膜13と略同一平面をなす透明樹脂層14を設ける。なお、樹脂としては、アルカリ可溶性脂環式オレフィン系樹脂組成物を用いるのが好ましい。
 次に、図3(a)~(h)を参照して、本発明に係る薄膜トランジスタの製造方法の他の実施例を説明する。なお、図3(a)~(f)の工程は図2(a)~(f)の工程とそれぞれ同じ工程であるため説明を省略する。図3(g)を参照すると、ここでは、透明絶縁膜14’をゲート電極・配線12およびその上面のゲート絶縁膜13の高さを超えて成膜する。ついで、透明絶縁膜14’まで形成した基板10をマイクロ波励起式プラズマ処理装置に設置し、装置内にクリプトンガスおよび酸素ガスを導入し、さらに装置内にマイクロ波を導入してプラズマを発生させ、図3(h)に示すように、透明絶縁膜14’の表面をエッチバックによって除去し、ゲート絶縁膜13表面を露出させる。このとき、露出したゲート絶縁膜13表面は上記プラズマによって発生した酸素ラジカルに曝されて酸化が進行し、膜質が改善される。
 次に、図4を参照すると、図2(g)の工程または図3(h)の工程に引き続いて、金属表面マイクロ波励起プラズマ処理装置(MSEP)にてゲート絶縁膜13を介してゲート電極12を覆うようにPECVD法によりアモルファスシリコン膜15及びn+型アモルファスシリコン膜16を連続的に堆積し、フォトリソグラフィー法および公知のRIE法によりゲート電極12上およびその周辺部以外のアモルファスシリコン膜15、16を一部除去した。
 続いて、図1に示されているように、公知のスパッタ法などにより、ソース電極およびドレイン電極とすべく、Ti、Al、Tiの順で成膜を行い、フォトリソグラフィー法でパターニングを行うことによって、ソース電極17およびドレイン電極18を形成した。次に、形成されたソース電極17およびドレイン電極18をマスクとして、公知の手法によりn+型アモルファスシリコン膜16をエッチングすることで、ソース領域とドレイン領域の分離を行った。次に、公知のPECVD法により、保護膜としてシリコン窒化膜(図示せず)を形成して、本実施例の薄膜トランジスタを完成した。
 次に、図5を参照して、本発明の実施例2の構造と製造方法について説明する。本発明の実施例2に係る薄膜トランジスタ(TFT)200は、ソーダガラスの基板100上に形成されたNa拡散防止膜110と、Na拡散防止膜110上に所定のパターンで形成された下層121がAl、上層122がAl-Mg-Ce-Zr合金からなるゲート電極兼ゲート駆動配線層120(図にはゲート電極の部分を示す)と、ゲート電極120の表面に非水溶液を用いた陽極酸化で形成された緻密な陽極酸化膜130とを備えている。更に、図示されたTFT200は、ゲート電極・配線層120の周囲に、該ゲート電極120およびその上面陽極酸化膜130と略同一の高さまで形成され、上面陽極酸化膜130と略同一平面をなす透明樹脂層140と、該ゲート電極120上に該ゲート絶縁膜130を介して形成されてなるイントリンシックのアモルファスシリコン(i-aSi)層150を有している。当該i-aSi層150には、ソース及びドレインの電極接続領域が設けられている。
 このうち、ソース電極接続領域においては、高濃度n型のアモルファスシリコン(n+-aSi)層160が設けられ、同層160表面にコンタクトするように、Zrによって形成された下層171と、Alによって形成された上層172とを含むソース電極170を有している。一方、ドレイン電極接続領域においても、高濃度n型のアモルファスシリコン(n+-aSi)層160が設けられ、同層160表面にコンタクトするように、Zrによって形成された下層181とAlからなる上層182とを含むドレイン電極180を有している。ソース電極170、ドレイン電極180、及び、i-aSi層150の露出部分はSiCN保護膜190によって覆われており、SiCN保護膜190は装置の上面を覆っている。
 次に、上記のような本実施例の薄膜トランジスタの形成方法について図5を用いて説明する。まず、基板として安価なソーダガラスの基板100を用意する。このガラス基板100を0.5体積%のフッ酸水溶液で10秒間処理し、純水で水洗して表面の汚染をリフトオフ除去する。次に、ソーダガラス基板100の表面に、((CH)SiO3/2(SiO1-x(但し、0<x≦1.0)組成物を有機溶剤に溶かした溶液を、スリットコーターを用いて塗布する。そして、減圧下で加熱させて溶媒を完全に除去する。具体的には、5Torr(665Pa)の減圧下において400℃で加熱する。このようにして厚さ0.2μm~0.3μmの透明なアルカリ拡散防止層110を形成する。次に、基板のアルカリ拡散防止膜110上にAl層121をスパッタによって1.5~2.0μmの厚さに形成し、その上にAl合金層(質量%でMg4.5%、Ce1%、Zr0.1%を含み残余Al)122をスパッタによって0.5~1.5μmの厚さに成膜し、その上にホトレジスト(図示せず)’を塗り、公知の露光・現像によって所定のパターン(ゲート電極およびゲート駆動配線のパターン)にレジストを残し、それをマスクにしたドライエッチングによってAl層121およびAl合金層122を所定のゲート電極・配線パターン120とする。次に、レジストを除去し、ゲート電極・配線層120の表面に、非水溶液による陽極酸化を施し、陽極酸化膜130を形成する。
 なお、本実施例におけるAl層121およびAl合金層122は、さきに述べたと同様に、Si、Fe、Cu、Mn、Cr、Zn等の不可避不純物の元素を質量%でそれぞれ0.01%以下含みうる。またAl合金層122は、さきに述べたと同様に、質量%で、Mg濃度が5.0%以下、Ce濃度が15%以下、Zr濃度が0.15%以下、好ましくは、質量%で、Mg濃度が0.01%超で5.0%以下、Ce濃度が0.01%超で5.0%以下、Zr濃度が0.01%超で0.15%以下、残部がAlおよび不可避不純物からなるものでもよい。
 本実施例では、Al層121およびAl合金層122の表面に、非水溶液(non-aqueous solution)を用いた陽極酸化により、陽極酸化皮膜130としてAl膜を0.05μm~0.1μmの厚さに設ける。これは、ゲート絶縁膜としては、EOTで0.025μm~0.05μmに相当する。用いた非水溶液は、溶媒としてエチレングリコール79%、溶質として純水20%およびアジピン酸1.0%(体積比)、又はジエチレングリコール79.5%、純水20%及びアジピン酸0.5%からなるものである。前者を用いた場合は室温で、後者の場合は50℃で、まず電流密度0.1mA/cm~0.2mA/cmの定電流モードで陽極酸化を行い、次いで電圧60V~30Vの定電圧モードで陽極酸化を行う。そして、窒素ガスおよび酸素ガスの雰囲気で、300℃で1時間程度、陽極酸化膜の熱処理を行う。
 次に、アルカリ可溶性脂環式オレフィン系樹脂組成物を溶媒に溶かした溶液をスリットコーターでゲート電極・配線層120の周囲に、該ゲート電極120上面の陽極酸化膜130の高さを超えて成膜し透明有機絶縁膜を形成する。次いで、マイクロ波励起式プラズマ処理装置において、装置内にクリプトンガスおよび酸素ガスを導入し、さらに装置内にマイクロ波を導入してプラズマを発生させ、透明有機絶縁膜の全表面をエッチングして、ゲート絶縁膜130表面を露出させる。このとき、露出したゲート絶縁膜130表面は上記プラズマによって発生した酸素ラジカルに曝されて酸化が進行し、膜質が改善される。こうして、ゲート絶縁膜130表面と同一高さの透明有機絶縁膜140が形成される。
 前述したように、フラットになったゲート絶縁膜130表面および透明有機絶縁膜140表面上に、マイクロ波励起プラズマ処理装置にてPECVD法により、イントリンシックなアモルファスシリコン膜を0.02~0.1μm形成し、さらにその上にn+型アモルファスシリコン膜を0.05~0.1μm連続的に堆積する。さらにその上に、Zrを0.1~0.2μm、その上にAlを0.5μm連続的に堆積する。そして、フォトリソグラフィー法および公知のRIE法により、Al/Zr/n+型アモルファスシリコン膜/イントリンシックなアモルファスシリコン膜を所定パターン(ゲート電極120上およびその周辺部)を残してそれ以外を全て除去する。こうして、所定パターン(ゲート電極120上およびその周辺部)のイントリンシックなアモルファスシリコン膜150が形成される。続いて、Al/Zr/n+型アモルファスシリコン膜を、ソース・ドレインが分離されるように、それ以外の部分をエッチング除去して、ソース領域およびドレイン領域のn+型アモルファスシリコン膜160、Al/Zrソース電極170、Al/Zrドレイン電極180が形成される。次に、PECVD法により、保護膜としてSiCN膜190を形成する。
 なお、ソース・ドレイン電極170、180への配線コンタクトは、SiCN保護膜190にスルーホールを設けて行う。
 実施例2によって得られたTFT200は、ゲート電極120の上層に、Ce含有Al合金層122を設けている。このように、Ce含有Al層122は、Al層121だけの場合に比較して、緻密かつ良質な陽極酸化膜が形成できる。このため、Ce含有Al層122上に形成される陽極酸化膜130も緻密かつ良質(薄くても絶縁性能がよく、高耐圧)に形成できると言う利点がある。
 更に、実施例1及び2では、陽極酸化皮膜を形成されるCe添加Al合金層として、Mg,Ce,Zr,及びAlを含む合金層について説明した。特に、4.5%Mg-1%Ce-0.1%Zrを含むAl合金層について説明した。しかしながら、ゲート電極・配線に上記Ce添加Al合金層よりも高い電気伝導率が要求される場合、或いは、上記Ce添加Al合金層よりも低い電気抵抗率が要求される場合もあるものと考えられる。因みに、4.5%-Mg-1%Ce-0.1%Zrを含むCeAl合金層は、18.71×10(Ω-1・m-1)の電気伝導率を持つと共に、5.24×10-8(Ω・m)の電気抵抗率を有している。他方、Mg等を含まないAl層は、38.32×10(Ω-1・m-1)の電気伝導率及び2.60×10-8(Ω・m)の電気抵抗率を有している。
 本発明者等の実験によれば、Al合金層として、Mgを含有しないZr-Al合金層を使用すれば、Al層に近い電気伝導率及び電気抵抗率を有するCe添加Al合金層が得られることが判明した。即ち、0.1%Zrを含有したAl合金層は、35.76×10(Ω-1・m-1)の電気伝導率及び2.79×10-8(Ω・m)の電気抵抗率を示し、更に、1%Ce-0.1%Zeを含有するAl合金層は、34.86×10(Ω-1・m-1)の電気伝導率及び2.86×10-8(Ω・m)の電気抵抗率を持ち、また、2%Ce-0.1%Zeを含有するAl合金層は、33.61×10(Ω-1・m-1)の電気伝導率及び2.97×10-8(Ω・m)の電気抵抗率を示すことが判明した。
 このように、Mg及びCeを含有せず、Zrのみを含有するAl合金層を使用することにより、Al層に極めて近い電気伝導率及び電気抵抗率を有するAl合金層を得ることができるが、前述したように、陽極酸化膜が腐食性ガスにより腐食する減量率が大きくなる。しかしながら、Mgを含有しないCe-Zr添加Al合金層では、緻密かつ良質な陽極酸化皮膜が形成され、その腐食による減量率が小さいことも確認された。
 したがって、Ce-Zr添加Al合金層は、ゲート電極・配線の電気抵抗を小さくできるだけでなく、陽極酸化によって平坦かつ良質なゲート絶縁膜を形成できる。
 尚、上記した例では、実施例1に示された単層のCe添加Al合金層の代わりに、Ce-Zr添加Al合金層を使用する場合について説明したが、図5に示されたAl合金層122の代わりに、上記したCe-Zr添加Al合金層を使用することができる。
 上記に本発明の例示的な実施例およびその製造工程を示したが、本発明はこれに限定されず、例えば、必要に応じて上面の陽極酸化絶縁膜13、130表面に窒化シリコン膜等をCVD形成して複合ゲート絶縁膜としてもよい。また、ゲート電極・配線も、実施例ではCe添加Al合金を用いたが、他のAl合金または純Alを用いてもよいし、その内部または下部に他の材料の電極を用いても良い。要はゲート電極又は配線の少なくとも上面をAlまたはAl合金で構成し、その表面を非水溶液の陽極酸化で酸化して、それをゲート絶縁膜の少なくとも一部に用いればよい。
 本発明は液晶表示装置、有機EL装置、無機EL装置等の表示装置に適用して、これら表示装置を大型化することができると共に、表示装置以外の配線にも適用できる。
 10、100:透明基板
 11、110:Na拡散防止層
 12、120:ゲート電極・配線層
 13、130:陽極酸化膜
 14、140:透明樹脂膜
 15:半導体層
 16:電極コンタクト層
 17:ソース配線層
 18:ドレイン配線層

Claims (17)

  1.  基板上に設けられたAlまたはAl合金を含むゲート電極と、該ゲート電極の少なくとも上面を覆うように設けられ、該ゲート電極のAlまたはAl合金を陽極酸化した陽極酸化膜を含むゲート絶縁膜と、前記ゲート電極の厚さおよびその上面のゲート絶縁膜の厚さの合計厚さと実質的に等しい厚さを有し前記ゲート電極を取り囲むように前記基板上に設けられた絶縁体層とを含むことを特徴とする半導体装置。
  2.  前記ゲート電極はAl合金を含み、該Al合金はMg、ZrおよびCeのうち少なくともZr及びCeを含むことを特徴とする請求項1に記載の半導体装置。
  3.  Al合金を含むゲート電極と、該ゲート電極のAl合金を陽極酸化した陽極酸化膜を含むゲート絶縁膜とを有する半導体装置において、前記Al合金はMg、ZrおよびCeのうち少なくともZr及びCeを含むことを特徴とする半導体装置。
  4.  前記陽極酸化膜は非水溶液を用いた陽極酸化によって形成された無孔質の陽極酸化膜であることを特徴とする請求項1乃至3のいずれか一項に記載の半導体装置。
  5.  前記基板は実質的に透明な絶縁体基板であって、前記絶縁体層は実質的に透明な樹脂層であることを特徴とする請求項1、2または4のいずれか一項に記載の半導体装置。
  6.  前記樹脂層が、アクリル系樹脂、シリコーン系樹脂、フッ素系樹脂、ポリイミド系樹脂、ポリオレフィン系樹脂、脂環式オレフィン系樹脂、およびエポキシ系樹脂からなる群から選ばれた一種以上の樹脂を含むことを特徴とする請求項5に記載の半導体装置。
  7.  前記樹脂層がアルカリ可溶性脂環式オレフィン系樹脂組成物で形成されたものであることを特徴とする請求項5に記載の半導体装置。
  8.  前記基板がアルカリガラスと、その上に形成されたアルカリ拡散防止膜とを含んで構成されていることを特徴とする請求項5に記載の半導体装置。
  9.  前記アルカリ拡散防止膜が、実質的に透明な絶縁体塗布膜であることを特徴とする請求項8に記載の半導体装置。
  10.  前記絶縁体塗布膜は、金属有機化合物および金属無機化合物の少なくとも一方と溶媒とを含む液体状の塗布膜を乾燥、焼成して得た膜であることを特徴とする請求項9に記載の半導体装置。
  11.  前記ゲート電極はAl層とMg、ZrおよびCeのうち少なくともZr及びCeを含むAl合金層との2層構造を含み、前記ゲート絶縁層は該Al合金を陽極酸化した膜を含むことを特徴とする請求項1~10のいずれか一項に記載の半導体装置。
  12.  実質的に透明な基板上に所定パターンのゲート電極膜をAlまたはAl合金を用いて形成する工程と、非水溶液を用いた陽極酸化法によって、前記ゲート電極の表面を陽極酸化する工程と、前記ゲート電極の厚さおよびその上面の陽極酸化膜の厚さの合計厚さと実質的に等しい厚さを有し前記ゲート電極を取り囲むように透明絶縁体層を前記基板上に設ける工程と、を有することを特徴とする半導体装置の製造方法。
  13.  前記透明絶縁体層を前記基板上に設ける工程は、前記透明絶縁体膜を構成する材料を前記透明基板上から前記ゲート電極上を延在するように形成する工程と、前記透明絶縁体膜を構成する材料の表面を、酸素を含むプラズマを用いて除去する工程とを含むことを特徴とする請求項12に記載の半導体装置の製造方法。
  14.  前記プラズマを用いて除去する工程は、ゲート電極上の陽極酸化膜を露出する工程と露出した陽極酸化膜を前記プラズマによって改質する工程と含むことを特徴とする請求項13に記載の半導体装置の製造方法。
  15.  前記ゲート電極膜はAl層とMg、ZrおよびCeのうち少なくともZr及びCeを含むAl合金層との2層構造を含み、前記ゲート絶縁層は該Al合金を陽極酸化した膜を含むことを特徴とする請求項12~14のいずれか一項に記載の半導体装置の製造方法。
  16.  請求項1~11のいずれか一項に記載の半導体装置を用いて製造された表示装置。
  17.  基板上に設けられたAlまたはAl合金を含む配線と、該配線の少なくとも上面を覆うように設けられ、該配線を構成するAlまたはAl合金を陽極酸化した陽極酸化膜を含む絶縁膜と、前記配線の厚さおよびその上面の絶縁膜の厚さの合計厚さと実質的に等しい厚さを有し前記配線を取り囲むように前記基板上に設けられた絶縁体層とを含むことを特徴とする表示装置。
PCT/JP2010/062491 2009-07-31 2010-07-26 半導体装置、半導体装置の製造方法、及び表示装置 WO2011013600A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2011524760A JPWO2011013600A1 (ja) 2009-07-31 2010-07-26 半導体装置、半導体装置の製造方法、及び表示装置
CN2010800320847A CN102473644A (zh) 2009-07-31 2010-07-26 半导体装置、半导体装置的制造方法、以及显示装置
US13/386,928 US20120119216A1 (en) 2009-07-31 2010-07-26 Semiconductor Device, Method of Manufacturing A Semiconductor Device, and Display Device
DE112010003143T DE112010003143T5 (de) 2009-07-31 2010-07-26 Halbleitervorrichtung, Verfahren zum Herstellen einer Halbleitervorrichtung, und Anzeigevorrichtung

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2009-178533 2009-07-31
JP2009178533 2009-07-31
JP2010-024786 2010-02-05
JP2010024786 2010-02-05

Publications (1)

Publication Number Publication Date
WO2011013600A1 true WO2011013600A1 (ja) 2011-02-03

Family

ID=43529255

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/062491 WO2011013600A1 (ja) 2009-07-31 2010-07-26 半導体装置、半導体装置の製造方法、及び表示装置

Country Status (7)

Country Link
US (1) US20120119216A1 (ja)
JP (1) JPWO2011013600A1 (ja)
KR (1) KR20120048590A (ja)
CN (1) CN102473644A (ja)
DE (1) DE112010003143T5 (ja)
TW (1) TW201119042A (ja)
WO (1) WO2011013600A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120102523A (ko) * 2011-03-08 2012-09-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20130081897A (ko) * 2012-01-10 2013-07-18 삼성디스플레이 주식회사 박막 트랜지스터 및 이의 제조 방법
WO2014102881A1 (ja) * 2012-12-28 2014-07-03 国立大学法人東北大学 半導体装置、mis型トランジスタ及び多層配線基板
US8941091B2 (en) 2011-01-31 2015-01-27 National University Corporation Tohoku University Gate electrode comprising aluminum and zirconium
JP2016050915A (ja) * 2014-09-02 2016-04-11 国立大学法人広島大学 塗装金属材の耐食性評価方法及び耐食性評価装置
JPWO2014102880A1 (ja) * 2012-12-28 2017-01-12 国立大学法人東北大学 多層配線基板

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8679640B2 (en) * 2008-07-30 2014-03-25 National University Corporation Tohoku University Al alloy member, electronic device manufacturing apparatus, and method of manufacturing an anodic oxide film coated al alloy member
JP5419167B2 (ja) * 2010-08-10 2014-02-19 国立大学法人東北大学 半導体装置の製造方法および半導体装置
US8922747B2 (en) 2011-11-29 2014-12-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal panel, OLED display panel, glass substrate and manufacturing method thereof
WO2013078691A1 (zh) * 2011-11-29 2013-06-06 深圳市华星光电技术有限公司 液晶面板、oled显示面板、玻璃基板及其制作方法
CN103295543B (zh) * 2012-12-28 2016-02-24 上海中航光电子有限公司 非晶硅栅极驱动器
CN104393019B (zh) * 2014-11-07 2017-11-10 京东方科技集团股份有限公司 一种显示基板及其制备方法、显示装置
CN104966674A (zh) 2015-07-09 2015-10-07 京东方科技集团股份有限公司 薄膜晶体管和阵列基板的制备方法及相关装置
CN105374748B (zh) * 2015-10-13 2018-05-01 深圳市华星光电技术有限公司 薄膜晶体管基板的制作方法及制得的薄膜晶体管基板
CN105441743B (zh) * 2016-01-04 2017-05-31 东莞劲胜精密组件股份有限公司 一种铝基非晶合金复合材料及其制备方法
CN106326834B (zh) * 2016-07-29 2019-12-10 华讯方舟科技有限公司 人体性别自动识别方法及装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0285826A (ja) * 1988-09-22 1990-03-27 Hitachi Ltd 表示パネル
JPH06326130A (ja) * 1993-05-17 1994-11-25 Matsushita Electric Ind Co Ltd 平坦化方法と平坦化素子
JPH10335303A (ja) * 1997-05-28 1998-12-18 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
JPH1152415A (ja) * 1997-07-29 1999-02-26 Toshiba Corp 液晶表示素子
JP2001117116A (ja) * 1999-10-13 2001-04-27 Ind Technol Res Inst 液晶ディスプレイのtft製造方法
JP2004221562A (ja) * 2002-12-26 2004-08-05 Konica Minolta Holdings Inc 有機薄膜トランジスタ素子の製造方法、該製造方法により製造した有機薄膜トランジスタ素子、及び有機薄膜トランジスタ素子シート
JP2006100822A (ja) * 1995-10-12 2006-04-13 Toshiba Corp 液晶表示装置の製造方法
JP2007043131A (ja) * 2005-07-05 2007-02-15 Tohoku Univ 薄膜トランジスタ、配線板、及びそれらの製造方法
JP2009021621A (ja) * 2001-10-30 2009-01-29 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2157948C (en) * 1994-10-04 2000-01-11 James J. Finley Alkali metal diffusion barrier layer
EP1434282A3 (en) * 2002-12-26 2007-06-27 Konica Minolta Holdings, Inc. Protective layer for an organic thin-film transistor
US20070024800A1 (en) 2003-06-04 2007-02-01 Tadahiro Ohmi Substrate and process for producing the same
JP4178090B2 (ja) * 2003-09-19 2008-11-12 シャープ株式会社 電極配線基板および表示装置
WO2006134737A1 (ja) * 2005-06-17 2006-12-21 Tohoku University 金属酸化物膜、積層体、金属部材並びにその製造方法
TW200721501A (en) * 2005-07-05 2007-06-01 Univ Tohoku Thin-film transistor, wiring board and methods of producing the thin-film transistor and the wiring board
US20100090204A1 (en) * 2007-03-26 2010-04-15 Takashi Chuman Organic semiconductor element and manufacture method thereof
JP5135073B2 (ja) * 2008-06-18 2013-01-30 出光興産株式会社 有機薄膜トランジスタ

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0285826A (ja) * 1988-09-22 1990-03-27 Hitachi Ltd 表示パネル
JPH06326130A (ja) * 1993-05-17 1994-11-25 Matsushita Electric Ind Co Ltd 平坦化方法と平坦化素子
JP2006100822A (ja) * 1995-10-12 2006-04-13 Toshiba Corp 液晶表示装置の製造方法
JPH10335303A (ja) * 1997-05-28 1998-12-18 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
JPH1152415A (ja) * 1997-07-29 1999-02-26 Toshiba Corp 液晶表示素子
JP2001117116A (ja) * 1999-10-13 2001-04-27 Ind Technol Res Inst 液晶ディスプレイのtft製造方法
JP2009021621A (ja) * 2001-10-30 2009-01-29 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2004221562A (ja) * 2002-12-26 2004-08-05 Konica Minolta Holdings Inc 有機薄膜トランジスタ素子の製造方法、該製造方法により製造した有機薄膜トランジスタ素子、及び有機薄膜トランジスタ素子シート
JP2007043131A (ja) * 2005-07-05 2007-02-15 Tohoku Univ 薄膜トランジスタ、配線板、及びそれらの製造方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8941091B2 (en) 2011-01-31 2015-01-27 National University Corporation Tohoku University Gate electrode comprising aluminum and zirconium
KR20120102523A (ko) * 2011-03-08 2012-09-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101987176B1 (ko) 2011-03-08 2019-09-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20130081897A (ko) * 2012-01-10 2013-07-18 삼성디스플레이 주식회사 박막 트랜지스터 및 이의 제조 방법
KR102067122B1 (ko) * 2012-01-10 2020-01-17 삼성디스플레이 주식회사 박막 트랜지스터 및 이의 제조 방법
WO2014102881A1 (ja) * 2012-12-28 2014-07-03 国立大学法人東北大学 半導体装置、mis型トランジスタ及び多層配線基板
JPWO2014102881A1 (ja) * 2012-12-28 2017-01-12 国立大学法人東北大学 多層配線基板
JPWO2014102880A1 (ja) * 2012-12-28 2017-01-12 国立大学法人東北大学 多層配線基板
JP2016050915A (ja) * 2014-09-02 2016-04-11 国立大学法人広島大学 塗装金属材の耐食性評価方法及び耐食性評価装置

Also Published As

Publication number Publication date
TW201119042A (en) 2011-06-01
US20120119216A1 (en) 2012-05-17
DE112010003143T5 (de) 2012-06-14
CN102473644A (zh) 2012-05-23
KR20120048590A (ko) 2012-05-15
JPWO2011013600A1 (ja) 2013-01-07

Similar Documents

Publication Publication Date Title
WO2011013600A1 (ja) 半導体装置、半導体装置の製造方法、及び表示装置
JP5244295B2 (ja) Tft基板及びtft基板の製造方法
TW201425540A (zh) 刻蝕劑組合物、金屬圖案的形成方法和陣列基板的製法
TW294831B (ja)
KR20070045210A (ko) 디바이스 및 이의 제조 방법
JP2008536295A (ja) 銀被覆電極を有するlcd装置
US10431611B2 (en) Method for manufacturing thin film transistor, method for manufacturing array substrate, array substrate and display device
US6930035B2 (en) Semiconductor device fabrication method
JPH10144928A (ja) 半導体装置及びその作製方法
JP4199206B2 (ja) 半導体装置の製造方法
KR20070092457A (ko) 박막 트랜지스터 및 그 제조방법
JP2009177102A (ja) 半導体装置の電極の製造方法
TWI611483B (zh) 薄膜電晶體製造方法及薄膜電晶體
WO2012104902A1 (ja) 半導体装置及びその製造方法
JPH07310191A (ja) エッチング材料およびエッチング方法
US6727138B2 (en) Process for fabricating an electronic component incorporating an inductive microcomponent
KR102013397B1 (ko) 식각액 조성물, 금속 패턴의 형성 방법 및 표시 기판의 제조 방법
JP7506753B2 (ja) 金属充填微細構造体の製造方法
KR101737034B1 (ko) 박막트랜지스터 제조 방법 및 박막트랜지스터
US9564356B2 (en) Self-forming metal barriers
JP2007142021A (ja) 順スタガ構造薄膜トランジスタの製造方法
KR20130051239A (ko) 식각액 조성물, 금속 패턴의 형성 방법 및 표시 기판의 제조 방법
JP3997035B2 (ja) 金属酸化物皮膜形成用化成液
US20030098767A1 (en) Process for fabricating an electronic component incorporating an inductive microcomponent
KR101073486B1 (ko) 양극산화를 이용한 금속배선의 형성방법

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080032084.7

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10804346

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2011524760

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 13386928

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20127002767

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 112010003143

Country of ref document: DE

Ref document number: 1120100031436

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10804346

Country of ref document: EP

Kind code of ref document: A1