WO2006043474A1 - 複合多層基板及びその製造方法 - Google Patents

複合多層基板及びその製造方法 Download PDF

Info

Publication number
WO2006043474A1
WO2006043474A1 PCT/JP2005/018937 JP2005018937W WO2006043474A1 WO 2006043474 A1 WO2006043474 A1 WO 2006043474A1 JP 2005018937 W JP2005018937 W JP 2005018937W WO 2006043474 A1 WO2006043474 A1 WO 2006043474A1
Authority
WO
WIPO (PCT)
Prior art keywords
multilayer substrate
ceramic
resin
chip
cavity
Prior art date
Application number
PCT/JP2005/018937
Other languages
English (en)
French (fr)
Inventor
Nobuaki Ogawa
Yoshihiko Nishizawa
Original Assignee
Murata Manufacturing Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co., Ltd. filed Critical Murata Manufacturing Co., Ltd.
Priority to JP2006517873A priority Critical patent/JP4310467B2/ja
Priority to EP05793224A priority patent/EP1804562B1/en
Publication of WO2006043474A1 publication Critical patent/WO2006043474A1/ja
Priority to US11/734,522 priority patent/US7488897B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/186Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4697Manufacturing multilayer circuits having cavities, e.g. for mounting components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/753Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/75301Bonding head
    • H01L2224/75314Auxiliary members on the pressing surface
    • H01L2224/75315Elastomer inlay
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01061Promethium [Pm]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/061Lamination of previously made multilayered subassemblies
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/167Using mechanical means for positioning, alignment or registration, e.g. using rod-in-hole alignment
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24322Composite web or sheet
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24322Composite web or sheet
    • Y10T428/24331Composite web or sheet including nonapertured component
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • Y10T428/24917Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including metal layer

Definitions

  • the present invention relates to a composite multilayer substrate and a method for manufacturing the same, and more particularly to a highly reliable composite multilayer substrate with a high mounting accuracy of electronic components in the cavity and a method for manufacturing the same. is there.
  • the wiring board includes a ceramic core substrate having a through hole, a resin insulating layer formed on a lower surface of the ceramic core substrate and closing the through hole to form a cavity, and a cavity formed by the resin insulating layer.
  • An IC chip mounted inside, and a filler that fills the periphery of the IC chip and seals the IC chip in the above-described cavity are provided.
  • the IC chip is aligned in the through hole of the ceramic core substrate, and then the IC chip and the through hole are formed.
  • the gap is filled with a filler, and the IC chip is integrated with the ceramic core substrate in the through hole.
  • a resin insulating layer having via holes on the back surface of the ceramic core substrate is formed by a conventionally known method.
  • Patent Document 1 Japanese Unexamined Patent Publication No. 2003-309213
  • a resin insulating layer 2 having an electrode 2A is thermocompression bonded to a ceramic substrate 1 having a through-hole, and the cavity is previously fixed. 3 must be formed.
  • the electrode 2A must be formed with high precision in the cavity 3 without being displaced as much as possible.
  • the present invention has been made to solve the above-described problem, and a composite multilayer substrate capable of remarkably improving connection reliability with a mounting component having a high placement accuracy such as a terminal electrode on the bottom surface of the cavity, and The purpose is to provide the manufacturing method!
  • the method for manufacturing a composite multilayer substrate according to claim 1 of the present invention is a method for manufacturing a composite multilayer substrate having a cavity in a laminated structure of a resin portion and a ceramic substrate, and has a convex portion.
  • the method for producing a composite multilayer substrate according to claim 2 of the present invention is characterized in that, in the invention according to claim 1, the resin portion and the ceramic substrate are pressure-bonded. To do.
  • the first chip-type electronic component is placed in the cavity.
  • the method further includes the step of: [0012]
  • the method for manufacturing a composite multilayer substrate according to claim 4 of the present invention is the method according to claim 3, wherein the first chip-type electronic component placed in the cavity is a resin.
  • the method further includes a step of sealing with.
  • a method for producing a composite multilayer substrate according to claim 5 of the present invention is the invention according to any one of claims 1 to 4, wherein the ceramic substrate is divided into a plurality of ceramic substrates.
  • the ceramic multilayer substrate is formed by laminating ceramic layers, and a predetermined conductor pattern is formed inside and on the surface of the ceramic multilayer substrate.
  • the method for producing a composite multilayer substrate according to claim 6 of the present invention is the method according to claim 5, wherein the ceramic layer is formed of a low-temperature sintered ceramic, and silver is used as the conductor pattern. Alternatively, a conductive material containing copper as a main component is used.
  • the method for producing a composite multilayer substrate according to claim 7 of the present invention is the method for producing a composite multilayer substrate according to claim 5 or claim 6, wherein the surface of the resin is bonded to the ceramic multilayer substrate.
  • a terminal electrode is formed on the surface opposite to the terminal, and the terminal electrode is connected to the conductor pattern formed on the ceramic multilayer substrate through a via conductor formed on the resin portion. It is a feature.
  • the method for producing a composite multilayer substrate according to claim 8 of the present invention is the method according to any one of claims 1 to 7, wherein the resin part and the resin part are A region where no conductor pattern is formed is formed over the surface of the ceramic substrate and the bottom surface of the cavity over 150 m or more centering on the inner wall surface of the cavity.
  • the method for manufacturing a composite multilayer substrate according to claim 9 of the present invention is the method according to any one of claims 3 to 8, wherein the second portion is disposed inside the resin portion.
  • the method further includes the step of providing a chip-type electronic component.
  • the composite multilayer substrate according to claim 10 of the present invention is a composite multilayer substrate having a cavity in the multilayer structure of the resin part and the ceramic substrate, and the resin part has a convex part.
  • the ceramic substrate has a through hole, and the cavity is formed by the upper surface of the convex portion of the resin portion and the wall surface of the through hole of the ceramic substrate. is there.
  • the composite multilayer substrate according to claim 11 of the present invention is based on the invention according to claim 10.
  • the first chip-type electronic component is placed in the cavity.
  • the first chip-type electronic component placed in the cavity according to the invention according to claim 11 is a resin. It is characterized by being sealed.
  • the composite multilayer substrate according to claim 13 of the present invention is the composite substrate according to any one of claims 10 to 12, wherein the ceramic substrate includes a plurality of ceramic layers.
  • the ceramic multilayer substrate is characterized in that a predetermined conductor pattern is formed inside and on the surface of the ceramic multilayer substrate.
  • the ceramic layer is formed of a low-temperature sintered ceramic layer, and the conductor pattern is It is characterized by being formed of a conductive material mainly composed of silver or copper.
  • the composite multilayer substrate according to claim 15 of the present invention is the invention according to claim 13 or claim 14, wherein the side of the grease part opposite to the joint surface with the ceramic multilayer substrate is provided. A terminal electrode is formed on this surface, and this terminal electrode is connected to the conductor pattern formed on the ceramic multilayer substrate via a via conductor formed on the resin portion. It is a feature.
  • the composite multilayer substrate according to claim 16 of the present invention is the resin multilayer substrate and ceramic multilayer substrate according to any one of claims 13 to 15.
  • the area force where no conductor pattern is formed on the interface and the bottom surface of the cavity is formed over 150 m or more centering on the inner wall surface of the cavity.
  • the composite multilayer which can remarkably improve the connection reliability with a mounting component having a high placement accuracy such as a terminal electrode on the bottom surface of the cavity.
  • a substrate and a manufacturing method thereof can be provided.
  • FIG. L (a) and (b) are diagrams showing an embodiment of the composite multilayer substrate of the present invention, (a) is a sectional view showing the whole, and (b) is a chip-type electronic component.
  • FIG. 5 is a cross-sectional view showing a state before sealing with a resin.
  • FIG. 3 (a) and (b) are explanatory views for explaining a process of mounting a chip-type electronic component on the ceramic substrate of the composite multilayer substrate shown in FIG.
  • FIG. 4 (a) to (d) are explanatory views for explaining a process of manufacturing the resin portion of the composite multilayer substrate shown in FIG.
  • FIGS. 5 (a) and 5 (b) are explanatory diagrams for explaining a process of pressing the ceramic substrate and the resin portion of the composite multilayer substrate shown in FIG. 1, respectively.
  • FIG. 6 is an explanatory view showing the main part of another manufacturing process of the composite multilayer substrate shown in FIG. 1.
  • FIG. 7 is a cross-sectional view showing another embodiment of the composite multilayer substrate of the present invention.
  • FIG. 8 is a cross-sectional view showing still another embodiment of the composite multilayer substrate of the present invention.
  • FIG. 9 is a cross-sectional view showing still another embodiment of the composite multilayer substrate of the present invention.
  • FIG. 10 is a cross-sectional view showing still another embodiment of the composite multilayer substrate of the present invention.
  • FIG. 11 is a cross-sectional view showing a multilayer board before mounting chip-type electronic components on a conventional multilayer board with cavity.
  • Ceramic multilayer substrate (ceramic substrate)
  • the composite multilayer substrate 10 of the present embodiment has a laminated structure of a resin part 11 and a ceramic substrate 12 laminated on the resin part 11 as shown in FIG. It has a cavity 1 OA and is mounted on a mounting board (not shown) such as a printed wiring board through the resin part 11. Further, when the composite multilayer substrate 10 is mounted on a ceramic substrate, the composite multilayer substrate 10 may be mounted via the ceramic substrate 12. Since a mounting board such as a printed wiring board is often formed by resin, the resin part 11 has a thermal expansion coefficient between the ceramic substrate 12 and the thermal expansion coefficient of the mounting board, as will be described later. It is preferably formed of a resin having a gradient in thermal expansion coefficient or thermal expansion coefficient between these two.
  • the resin portion 11 is interposed between the ceramic substrate 12 and the mounting substrate, and reduces the thermal expansion difference between the composite multilayer substrate 10 and the mounting substrate. It is difficult to detach from the mounting board even in a high temperature environment.
  • the resin portion 11 is formed as a laminated structure in which a plurality of resin layers 11A are laminated
  • the ceramic substrate 12 is a ceramic in which a plurality of ceramic layers 12A are laminated. It is formed as a multilayer substrate. Therefore, hereinafter, the ceramic substrate 12 will be described as a ceramic multilayer substrate 12.
  • a flat convex portion 11B at the tip end surface is formed at the center of the upper surface of the resin portion 11, and the ceramic multilayer substrate 12 is provided with a resin.
  • a through hole 12B corresponding to the convex portion 11B of the portion 11 is formed.
  • the convex portion 11B of the resin portion 11 and the lower end portion of the through-hole 12B of the ceramic multilayer substrate 12 are fitted to each other, whereby the resin portion 11 and the ceramic multilayer substrate are
  • the board 12 and the board 12 are integrated to form a composite 10A of the composite multilayer board 10.
  • the height of the convex portion 11B is preferably at least 10 / zm, more preferably 50 m or more.
  • the height of the convex portion 11B is preferably 500 / zm or less.
  • the bonding strength between the resin part 11 and the ceramic multilayer board 12 can be increased. And the reliability of the composite multilayer substrate 10 can be improved.
  • a first chip-type electronic component 13 is provided in the cavity 10A. Also, the second chip type electronic components 14A and 14B mounted on the lower surface of the ceramic substrate 12 are embedded in the resin part 11, and the resin part 11 is used as a mounting space for the second chip type electronic parts 14A and 14B. Furthermore, it can be used effectively, and the function can be expanded toward the multi-functionality of the composite multilayer substrate 10.
  • the cavity 10A is filled with grease, and the first chip-type electronic component 13 is sealed with the grease.
  • the upper surface of the resin portion (hereinafter referred to as “sealing resin portion”) 15 coincides with the upper surface of the ceramic multilayer substrate 12, and one flat surface is formed.
  • each component of the composite multilayer substrate 10 will be described in further detail.
  • the resin part 11 will be described.
  • external terminal electrodes 11C are formed on the lower surface of the resin part 11 with a predetermined pattern, and these external terminal electrodes 11 Connected to the mounting board via 11C.
  • An external terminal electrode 11D is formed in a predetermined pattern on the upper surface of the convex portion 11B of the resin portion 11, and the external terminal electrode 11D is connected to the first chip-type electronic component 13 placed in the cavity 10A.
  • the resin portion 11 is provided with a via conductor 11E, and the via conductor 11E serves to connect the conductor pattern of the ceramic multilayer substrate 12 and the conductor pattern of the mounting substrate.
  • the external terminal electrode interposed in the joint surface between the resin part 11 and the ceramic multilayer substrate 12 is not formed on the resin part 11 side but formed on the ceramic multilayer substrate 12 side for reasons described later.
  • the resin layer 11A is formed by a mixed resin composition of a thermosetting resin and an inorganic filler.
  • a thermosetting resin for example, epoxy resin, phenol resin, cyanate resin, etc. excellent in heat resistance and moisture resistance can be used
  • an inorganic filler for example, alumina, silica, titer, etc. Can be used.
  • the external terminal electrodes 11C and 1 ID of the resin portion 11 are formed of a metal foil such as a copper foil.
  • the via conductor 11E is formed by filling the via conductor hole formed in the resin portion 11 with conductive resin.
  • the conductive resin is a conductive resin composition containing, for example, metal particles and a thermosetting resin. Examples of the metal particles include metals such as gold, silver, copper, and nickel. Examples of the thermosetting resin include resins such as epoxy resin, phenol resin, and cyanate resin. it can. Further, the via conductor 11E can be formed of, for example, electroless copper or electrolytic copper as required.
  • external terminal electrodes 12C are formed in a predetermined pattern on the lower surface of the ceramic multilayer substrate 12. It is connected to the via conductor 11E of the resin part 11 via the external terminal electrode 12C.
  • External terminal electrodes 12D are formed in a predetermined pattern on the upper surface of the ceramic multilayer substrate 12, and a third chip-type electronic component (not shown) can be mounted via these external terminal electrodes 12D. it can.
  • in-plane conductors 12E are formed in a predetermined pattern on each ceramic layer 12A of the ceramic multilayer substrate 12, and the upper and lower in-plane conductors 12E are connected to each other by via conductors 12F formed in a predetermined pattern.
  • the external terminal electrodes 12C and 12D, the in-plane conductor 12E, and the via conductor 12F are connected to each other to form a conductor pattern of the ceramic multilayer substrate 12.
  • the ceramic layer 12A is formed of a ceramic material.
  • the ceramic material is not particularly limited, and for example, a low temperature sintered ceramic (LTCC) material is preferably used.
  • LTCC low temperature sintered ceramic
  • a low-temperature sintered ceramic material refers to a ceramic material that can be fired at a temperature of 1050 ° C. or lower.
  • Examples of the low-temperature sintered ceramic material include alumina powdered ceramic powder such as forsterite and cordierite. Glass composite LTCC material mixed with silicate glass, ZnO—MgO—Al O—SiO
  • a low-temperature sintered ceramic material as the ceramic multilayer substrate 12, a low resistance such as silver (Ag), copper (Cu), gold (Au), etc. as a conductor material such as the external terminal electrodes 12C and 12D.
  • a metal having a low melting point can be used, and it can be co-fired with the ceramic layer 12A at a low temperature to be integrated. Therefore, the conductor patterns such as the external terminal electrodes 12C and 12D are formed as sintered metal.
  • a passive element such as a capacitor inductor made of a ceramic sintered body fired at a higher temperature than the low-temperature sintered ceramic material is incorporated in the ceramic multilayer substrate 12. be able to.
  • the ceramic multilayer substrate 12 is formed of a low-temperature sintered ceramic material as described above, and has a surface roughness Rmax (number; zm) comparable to that of the copper foil.
  • the power is weak. Therefore, in the present embodiment, the external terminal electrode 12C that connects the ceramic multilayer substrate 12 and the resin part 11 is formed of sintered metal as described above.
  • the sintered metal forming the external terminal electrode 12 C has a surface roughness Rmax of several meters and is an order of magnitude higher than the surface roughness number / zm of the copper foil. The joint strength with 11 can be increased.
  • Such a difference in surface roughness is formed by copper foil force plating or copper plate rolling, whereas sintered metal contains a conductive resin paste containing 10 to 40% by volume of a resin component. This is due to the fact that voids remain inside and on the surface due to the loss of the oil component, resulting in increased surface roughness.
  • the first chip-type electronic component 13 is placed on and connected to the external terminal electrode 11D formed on the upper surface of the convex portion 11B of the resin portion 11 via the solder ball 16, for example. . Since the convex part 11B of the resin part 11 is fitted in the through-hole 12B of the ceramic multilayer substrate 12, when the resin part 11 and the ceramic multilayer board 12 are thermocompression bonded as described later, the convex part 11B Restrained by the through-hole 12B, it is possible to prevent or suppress the flow of the grease of the convex portion 11B, and to prevent or suppress the displacement of the external terminal electrode 11D formed on the upper surface as much as possible, The external terminal electrode 11D on the mounting surface of the first chip-type electronic component 13 is precisely as designed. It can be arranged and formed. As the first chip-type electronic component 13, for example, an active chip component such as a semiconductor chip or a passive chip component such as a multilayer capacitor or a multilayer inductor can be provided.
  • the conductor pattern of the external terminal electrode 11D is formed on the interface between the resin portion 11 and the ceramic multilayer substrate 12 and the bottom surface of the cavity 10A. However, it is formed over 150 / zm centering on the inner wall of the cavity 10A. As shown in (b) of the figure, assuming that the conductor pattern 111D is continuously formed in the region of less than 150 ⁇ m around the inner wall surface of the cavity 110A, the resin 111 and the ceramic multilayer substrate are assumed. 1 12 When conductor 12 is thermocompression bonded, conductor pattern 111D is cut or disconnected due to bending, resulting in poor continuity.
  • the conductor pattern 11F of the resin part 11 exists at the interface between the resin part 11 and the ceramic multilayer substrate 12 as shown in (a) of the figure, the conductor pattern 11F of the resin part 11 is made of copper. Since it is formed of a foil, the bonding strength between the resin part 11 and the ceramic multilayer substrate 12 is weakened, and the interfacial force between the two parts 11 and 12 is liable to infiltrate moisture, which may reduce the reliability.
  • the second chip-type electronic components 14A and 14B are embedded in the resin portion 11 that does not need to be fired, not only the passive chip components but also the active chip components can be used. As the child parts 14A and 14B, they can be provided in the resin part 11, and the multi-function can be promoted.
  • passive chip components such as a multilayer capacitor and a multilayer inductor are provided as the second chip type electronic component 14A
  • active chip components such as a semiconductor chip are provided as the second chip type end electronic component 14B. Is provided.
  • the resin forming the sealed resin part 15 is preferably formed of a mixed resin composition of a thermosetting resin and an inorganic filler, like the resin part 11.
  • a method for manufacturing the composite multilayer substrate 10 shown in FIG. 1 will be described with reference to FIGS.
  • a method for producing the ceramic multilayer substrate 11 will be described.
  • a slurry containing, for example, a low-temperature sintered ceramic material is coated on a resin film such as PET and dried to produce a predetermined number of ceramic green sheets having a thickness of about 10 to 200 m.
  • the diameter of the ceramic green sheet is 0.1 by using a mold or laser light.
  • a plurality of via conductor holes of about mm are formed in a predetermined pattern.
  • a conductive paste prepared by kneading a metal powder mainly composed of Ag or Cu, a resin, and an organic solvent is filled in the via conductor hole of the ceramic green sheet and dried to form a via conductor portion.
  • the same type of conductive paste is printed on the ceramic green sheet in a predetermined pattern by using a screen printing method, and dried to form a surface conductor and a surface conductor portion serving as an in-plane conductor.
  • via conductors and surface conductors are also formed on other ceramic green sheets.
  • a through-hole for the cavity 12B is made in these ceramic green sheets using a mold, laser light, or the like.
  • a predetermined number of the ceramic green sheets manufactured as described above are stacked and thermocompression bonded at a predetermined pressure, for example, 0.1 to 1.5 MPa, and a temperature of 40 to 100 ° C.
  • a raw ceramic multilayer substrate having through holes is produced. This raw ceramic multilayer substrate is fired to obtain a ceramic multilayer substrate 12 having a through hole 12B shown in FIG.
  • the raw ceramic multilayer substrate is fired in air at around 850 ° C.
  • the raw ceramic multilayer substrate is 950 ° in nitrogen gas. Bake around C.
  • NiZSn or NiZAu or the like is formed on the surfaces of the external terminal electrodes 12C and 12D exposed on the upper and lower surfaces of the ceramic multilayer substrate 12 by wet plating or the like.
  • the ceramic multilayer substrate 12 shown in FIG. 3 (a) is obtained through these series of steps.
  • the second terminal as shown in FIG.
  • the chip-type electronic components 14A and 14B are mounted on the ceramic multilayer substrate 12 via a bonding material such as solder.
  • the resin portion 11 is produced as shown in FIG.
  • the external terminal electrode 11D on the convex part 11B of the resin part 11, that is, the part serving as the bottom surface of the cavity 10A, and the external terminal electrode 11C on the lower surface of the resin part 11 are prepared.
  • a metal foil having a thickness of about 10 to 40 / ⁇ ⁇ , for example a copper foil is applied on a support 100 having PET isotropic force, and then a photoresist is applied to form a resist.
  • a layer is formed on the copper foil, exposed in a predetermined pattern, and then developed to remove an unnecessary resist layer.
  • an unnecessary copper foil portion is removed by performing an etching process, and then the resist film is peeled off, and is removed in a predetermined pattern on the support 100 as shown in FIG.
  • Part terminal electrode 1 ID is formed.
  • the external terminal electrode 11D is formed so that the outer peripheral force of the convex part 11B of the resin part 11 is 150 m or more inside.
  • the external terminal electrode 11C is formed in a predetermined pattern on the support 100A that also has PET equal force, as shown in FIG.
  • a predetermined number of the pre-prepared resin sheets 111A in which a thermosetting resin such as epoxy resin and an organic filler such as alumina are mixed are prepared.
  • a resin sheet 111B to be the convex portion 11B is produced.
  • Via conductor holes are formed in the resin sheet 111A in a predetermined pattern using a laser beam or the like, and the via conductor 11E is formed by filling these via conductor holes with conductive grease.
  • the support 110A having the external terminal electrode 11C, the resin sheet 111A having the predetermined number of via conductors 11E, the resin sheet 111B, and the external terminal electrode 1 ID are provided.
  • the external terminal electrode 11D of the support body 100 is turned on as shown in (d) of FIG. It is transcribe
  • the through-hole 12B of the ceramic multilayer substrate 12 and the convex portion 11B of the resin part 11 are positioned above the resin part 11 on the support 100A.
  • the convex portion 11B and the through hole 12B are fitted, and the second chip-type electronic components 14A and 14B are embedded in the resin portion 11.
  • the resin forming the convex portion 11B hardly flows, and the resin other than the convex portion 11B flows to form the resin portion 11. .
  • the external terminal electrode 11D of the convex portion 11B is formed flat in a substantially designed pattern without being displaced in the horizontal direction.
  • a vacuum laminator or the like that can be pressed isotropically in accordance with the form of the laminated body of the resin portion 11 and the ceramic multilayer substrate 12 is used. It is preferable.
  • the laminate is supported by a flat member (support 100A) such as a metal plate as shown in (b) of the figure.
  • a composite multilayer substrate body 10 ′ of the multilayer substrate 12 can be obtained.
  • a press die 200 having a convex portion 200A is used, and the convex portion 200A is fitted into the through hole 12B of the ceramic multilayer substrate 12 and pressed.
  • the resin part 11 and the ceramic multilayer substrate 12 can be thermocompression bonded.
  • the external terminal electrode 11D on the upper surface of the convex portion 11B of the resin portion 11 is formed inwardly by 150 / zm or more from the periphery of the convex portion 11B, there is no possibility of damaging the external terminal electrode 11D and the like.
  • a multi-stage press mold having a plurality of steps as the press mold, a plurality of steps can be formed on the protrusion 11B of the resin portion 11.
  • the first chip-type electronic component 13 such as a semiconductor chip is mounted in the cavity 10A of the composite multilayer substrate body 10 '.
  • the mounting surface of the first chip-type electronic component 13 is formed flat without any difference in height due to grease, and the external terminal electrode 11D is not misaligned.
  • the posture of the electronic component 13 is stable, and the first chip-type electronic component 13 can be reliably and accurately mounted without causing a connection failure or the like.
  • flip-chip connection is performed, high-precision mounting is possible by self-alignment during reflow without chipping.
  • the gap formed in the cavity 10A is filled with grease, and the first chip-type electronic component 13 is mounted as shown in FIG. After sealing, a predetermined heat treatment is performed to form the sealing resin portion 15.
  • a laminated structure of the resin part 11 having the convex part 11B and the ceramic multilayer substrate 12 having the through hole 12B is provided, and the convex part 11B of the resin part 11 is provided. Since the cavity 10A of the composite multilayer substrate 10 is formed by fitting the lower end of the through-hole 12B of the ceramic multilayer substrate 12 and the ceramic multilayer substrate 12, the bonding strength between the resin portion 11 and the ceramic multilayer substrate 12 is increased. In addition, the external terminal electrode 11D on the bottom of the cavity 10A can be formed almost as designed, and the first chip-type electronic component 13 can be made smaller and more pins. In addition, the reliability of the composite multilayer substrate 10 can be improved.
  • the cell chip mounting of the first chip-type electronic component 13 can be performed. Since the bottom surface of the cavity 10A is flattened with resin, the orientation of the first chip-type electronic component 13 is stabilized on the bottom surface as the mounting surface, and electrical connection such as wire bonding is ensured. It can be carried out. Even when the first chip-type electronic component 13 is flip-chip connected, the plurality of connection terminals of the first electronic component 13 can reliably reach the external terminal electrode 11D of the convex portion 11B and can be reliably connected. When mounting, chipping or flip chip connection failure There is no risk of inviting.
  • the composite multilayer substrate 10 can be reduced in height.
  • the first chip-type electronic component 13 placed in the cavity 10A is sealed with the sealing resin portion 15, the first chip-type electronic component 13 is also subjected to external impact and moisture isotropic force. It can be protected and reliability can be improved.
  • the ceramic multilayer substrate 12 is formed by stacking a plurality of ceramic layers 12A, and has a conductor pattern that has external terminal electrodes 12C, 12D, in-plane conductors 12E, and via conductors 12F on the inside and on the surface. The periphery of the chip-type electronic component 13 can be effectively used as a wiring region, and a reduction in the height of the composite multilayer substrate 10 can be promoted.
  • the resin part 11 has an external terminal electrode 11C on the surface opposite to the joint surface with the ceramic multilayer substrate 12, and the external terminal electrode 11C is a via formed in the resin part 11.
  • Conductor 11E is connected to the external terminal electrode 12C, which is a conductor pattern formed on the ceramic multilayer substrate 12 through the conductor 11E. Can be securely connected to the conductor pattern of the
  • the second chip-type electronic components 13, 14A, 14B and the mounting substrate can be securely connected to realize the multi-function of the composite multilayer substrate 10.
  • the ceramic multilayer substrate 12 includes a plurality of low-temperature sintered ceramic layers.
  • the ceramic multilayer substrate 12 and the conductor pattern are made of 105A.
  • Simultaneous firing can be performed at a low temperature of 0 ° C. or lower, and a low resistance conductor pattern can be reliably formed even at low temperature firing.
  • a conductor pattern such as external terminal electrode 11D is formed on the interface of ceramic multilayer substrate 12 and the bottom surface of cavity 10A, and the area is 150 m or more centering on the inner wall surface of cavity. Therefore, the conductor pattern can be formed with high reliability without moisture ingress or poor connection.
  • the composite multilayer substrate 20 shown in FIG. 7 is similar to the composite multilayer substrate 10 shown in FIG. 1 in that the resin part 21, the ceramic multilayer substrate 22, and the first and second chip-type electronic components 23, 24 A, 24 B It is equipped with.
  • the second chip type electronic component 24C is mounted below the first chip type electronic component 23 of the grease part 21, and below the first chip type electronic component 23 of the grease part 21.
  • This region is effectively used as a mounting region, and the second chip-type electronic components 24A, 24B, 24C are mounted on the external terminal electrode 21C formed on the lower surface of the resin portion 21. Except for these two points, the configuration is the same as that of the composite multilayer substrate 10 shown in FIG.
  • the region below the first chip-type electronic component 23 of the resin portion 21 can be effectively used for mounting the second chip-type electronic component 24C, and the composite multilayer substrate shown in FIG. It can be more multifunctional than board 10.
  • the composite multilayer substrate 30 shown in FIG. 8 is similar to the composite multilayer substrate 10 shown in FIG. 1 in that the resin portion 31, the ceramic multilayer substrate 32, and the first and second chip-type electronic components 33, 34 A, 34 B It is equipped with. Further, the composite multilayer substrate 30 of the present embodiment includes the third chip type electronic components 37A and 37B mounted on the upper surface of the ceramic multilayer substrate 32 via the external terminal electrodes 32D, and these third chip type electronic components. A second sealing resin portion 38 for sealing 37A and 37B is provided. Except for these points, the configuration is the same as that of the composite multilayer substrate 10 shown in FIG. As the third chip-type electronic components 37A and 37B, for example, active chip components such as semiconductor chips, and passive chip components such as multilayer capacitors and multilayer inductors can be mounted.
  • the third chip-type electronic components 37A and 37B are mounted on the surface (upper surface) of the ceramic multilayer substrate 32, the number of functions is further increased compared to the case of the above-described embodiment.
  • a composite multilayer substrate 30 can be obtained.
  • the third chip-type electronic components 37A and 37B Since it is covered with the second sealing resin portion 38, the third chip-type electronic components 37A and 37B can be reliably protected from the external humidity and the like.
  • the composite multilayer substrate 40 shown in FIG. 9 includes a resin part 41, a ceramic multilayer substrate 42, and first and second chip-type electronic components 43, 44A, 44B. It is equipped with. Furthermore, the composite multilayer substrate 40 of the present embodiment includes a second resin part 48 formed on the lower surface of the resin part 41, and a third chip-type electronic component 47A provided in the second resin part 48. 47B, and the resin layer 41 and the second resin part 48 constitute a resin laminate. Except for the provision of the third chip-type electronic components 47A and 47B and the second resin portion 48, the configuration is the same as that of the composite multilayer substrate 10 shown in FIG.
  • the resin part 41 and the second resin part 48 have, for example, the same or different oil components.
  • the third chip-type electronic component 47A is connected to, for example, the external terminal electrode 48D formed on the upper surface of the second resin part 48, and the third chip-type electronic part B3 ⁇ 447B is formed on the lower surface of the resin part 41, for example. Connected to the external terminal electrode 41 C.
  • reference numeral 48E denotes a via conductor formed in the second resin part 48, and this via conductor 48E connects the via conductor 41E of the resin part 41 and the mounting board.
  • the third chip-type electronic components 47A and 47B for example, active chip components such as semiconductor chips, and passive chip components such as multilayer capacitors and multilayer inductors are provided. Also in this embodiment, the same effect as the composite multilayer substrate 30 shown in FIG. 8 can be expected.
  • the composite multilayer substrate 50 shown in FIG. 10 includes a resin part 51, a ceramic multilayer substrate 52, and a first chip-type electronic component 53, and the first chip-type electronic component 53 has a bonding wire 53A. 1 except that it is connected to the external terminal electrode 52D ′ of the ceramic multilayer substrate 52 through the composite multilayer substrate 10 shown in FIG.
  • the cavity 50A is formed such that the upper part is enlarged in the middle in the height direction of the inner wall surface, and the flat step part 50B of the ceramic multilayer substrate 52 is formed at the upper and lower boundary parts. ing.
  • an external terminal electrode 52D ′ is formed on the upper surface of the step portion 50B, and the external terminal electrode 52D ′ is connected to the first chip-type electronic component 53 via the bonding wire 53A. Also in the present embodiment, since the bottom surface of the cavity 50A is formed by the convex part 51B of the grease part 51 and is flat, the posture of the first chip-type electronic component 53 is stabilized in the cavity 50A, and the first chip Type electronic component 53 securely against external terminal electrode 52D 'of ceramic multilayer substrate 52 Can be connected. In this embodiment, the same effects as those of the above embodiments can be expected.
  • the present invention is not limited to the above embodiments.
  • the case where the composite multilayer substrate is mounted on the mounting substrate via the resin portion can be mounted on the mounting substrate via the force ceramic substrate.
  • both the upper and lower surfaces of the composite multilayer substrate 30 can be connected to the mounting substrate as necessary.
  • the present invention can be suitably used for, for example, a composite multilayer substrate used in various electronic devices.

Abstract

 特許文献1に記載された配線基板のようにセラミックコア基板の貫通孔内に充填材で固定されたICチップに対してビア孔付きの樹脂絶縁層をラミネートするため、実装時にICチップのセルフアライメント機能が使えないため、ICチップの端子に対して樹脂絶縁層のビア孔(電極)を何等の支障もなく配置することが難しく、ICチップと樹脂絶縁層の電極間との間の導通をとることが困難である。  本発明の複合多層基板10は、樹脂部11とセラミック多層基板12との積層構造にキャビティ10Aを有し、樹脂部11は凸部11Bを有すると共にセラミック多層基板12は貫通孔12Bを有し、キャビティ10Aは、樹脂層11の凸部11Bとセラミック多層基板12の貫通孔12Bの端部とが嵌合することによって形成されている。

Description

明 細 書
複合多層基板及びその製造方法
技術分野
[0001] 本発明は、複合多層基板及びその製造方法に関し、更に詳しくは、キヤビティ内で の電子部品の実装精度が高ぐ信頼性の高いキヤビティ付きの複合多層基板及びそ の製造方法に関するものである。
背景技術
[0002] 従来のこの種の複合多層基板としては例えば特許文献 1に記載のキヤビティ付き配 線基板がある。この配線基板は、貫通孔を有するセラミックコア基板と、このセラミック コア基板の下面に形成され且つ上記貫通孔を塞いでキヤビティを形成する榭脂絶縁 層と、この榭脂絶縁層によって形成されたキヤビティ内に実装された ICチップと、この ICチップの周囲に充填されて上記キヤビティ内で ICチップを封止する充填材と、備 えて構成されている。
[0003] 上記配線基板を製造する場合には、貫通孔付きのセラミックコア基板を作製した後 、セラミックコア基板の貫通孔内で ICチップの位置合わせを行った後、 ICチップと貫 通孔との隙間に充填材を充填して ICチップを貫通孔内でセラミックコア基板と一体ィ匕 する。次いで、従来公知の手法によってセラミックコア基板の裏面にビア孔を有する 榭脂絶縁層を形成する。
[0004] 特許文献 1:特開 2003- 309213号公報
発明の開示
発明が解決しょうとする課題
[0005] し力しながら、特許文献 1に記載された配線基板のようにセラミックコア基板の貫通 孔内に充填材で固定された ICチップに対してビア孔付きの樹脂絶縁層を形成するた め、実装時に ICチップのセルファライメント機能が使えないため、 ICチップの端子と 榭脂絶縁層のビア孔 (電極)とを何等の支障もなく配置することが難しぐ ICチップと 榭脂絶縁層の電極との間の導通をとることが困難である。況して、 ICチップが多機能 化されている昨今、フリップチップィ匕された ICの端子は狭ピッチ化、小バンプ化して 多ピンィ匕されてきているため、 ICチップの端子と榭脂絶縁層の電極との導通をとるこ とが益々難しくなる。
[0006] ICチップのセルファライメント機能を使うためには、図 11に示すように貫通孔を有 するセラミック基板 1に対して電極 2Aを有する榭脂絶縁層 2を熱圧着して、予めキヤ ビティ 3を形成しておく必要がある。し力も、 ICチップの狭ピッチ化、小バンプ化による 多ピンィ匕に伴って、キヤビティ 3内では電極 2Aを極力位置ズレすることなく高精度に 形成しなくてはならない。
[0007] ところが、図 11に示すように、セラミック基板 1に対して榭脂絶縁層 2を熱圧着する 場合に、熱圧着時に榭脂絶縁層 2が流動し、キヤビティ 3内に位置する電極 2Aが水 平方向に位置ズレし、電極 2Aを高精度に形成することが難しい。この傾向は、榭脂 絶縁層 2を多層化するほど顕著になり、接続の信頼性を確保できなくなる虞がある。
[0008] 本発明は、上記課題を解決するためになされたもので、キヤビティ底面の端子電極 等の配置精度が高ぐ実装部品との接続信頼性を格段に高めることができる複合多 層基板及びその製造方法を提供することを目的として!ヽる。
課題を解決するための手段
[0009] 本発明の請求項 1に記載の複合多層基板の製造方法は、榭脂部とセラミック基板と の積層構造にキヤビティを有する複合多層基板を製造する方法であって、凸部を有 する榭脂部及び貫通孔を有するセラミック基板をそれぞれ作製する工程と、上記榭 脂部の上記凸部と上記セラミック基板の上記貫通孔の端部とが嵌合するように、上記 榭脂部と上記セラミック基板とを接合させることによって、上記セラミック基板と上記榭 脂部とを一体化させて上記凸部の上面を底面とするキヤビティを形成する工程と、を 備えたことを特徴とするものである。
[0010] また、本発明の請求項 2に記載の複合多層基板の製造方法は、請求項 1に記載の 発明にお 、て、上記榭脂部と上記セラミック基板とを圧着することを特徴とするもので ある。
[0011] また、本発明の請求項 3に記載の複合多層基板の製造方法は、請求項 1または請 求項 2に記載の発明において、上記キヤビティ内に第 1のチップ型電子部品を載置 する工程を更に含むことを特徴とするものである。 [0012] また、本発明の請求項 4に記載の複合多層基板の製造方法は、請求項 3に記載の 発明において、上記キヤビティ内に載置された上記第 1のチップ型電子部品を榭脂 で封止する工程を更に含むことを特徴とするものである。
[0013] また、本発明の請求項 5に記載の複合多層基板の製造方法は、請求項 1〜請求項 4の 、ずれか 1項に記載の発明にお 、て、上記セラミック基板を複数のセラミック層が 積層されてなるセラミック多層基板として形成し、このセラミック多層基板の内部及び 表面に所定の導体パターンを形成することを特徴とするものである。
[0014] また、本発明の請求項 6に記載の複合多層基板の製造方法は、請求項 5に記載の 発明において、上記セラミック層を低温焼結セラミックによって形成し、上記導体バタ ーンとして銀または銅を主成分とする導体材料を用いることを特徴とするものである。
[0015] また、本発明の請求項 7に記載の複合多層基板の製造方法は、請求項 5または請 求項 6に記載の発明において、上記榭脂部の、上記セラミック多層基板との接合面と は反対側の面に、端子電極を形成し、この端子電極を、上記榭脂部に形成されたビ ァ導体を介して上記セラミック多層基板に形成されている上記導体パターンに接続 することを特徴とするものである。
[0016] また、本発明の請求項 8に記載の複合多層基板の製造方法は、請求項 1〜請求項 7の 、ずれか 1項に記載の発明にお 、て、上記榭脂部と上記セラミック基板の界面及 び上記キヤビティの底面に、導体パターンが形成されていない領域を、上記キヤビテ ィの内壁面を中心に 150 m以上に渡って形成することを特徴とするものである。
[0017] また、本発明の請求項 9に記載の複合多層基板の製造方法は、請求項 3〜請求項 8のいずれか 1項に記載の発明において、上記榭脂部の内部に第 2のチップ型電子 部品を設ける工程を更に含むことを特徴とするものである。
[0018] また、本発明の請求項 10に記載の複合多層基板は、榭脂部とセラミック基板との積 層構造にキヤビティを有する複合多層基板であって、上記榭脂部は凸部を有すると 共に上記セラミック基板は貫通孔を有し、上記キヤビティは、上記榭脂部の上記凸部 の上面と上記セラミック基板の上記貫通孔の壁面とによって形成されていることを特 徴とするちのである。
[0019] また、本発明の請求項 11に記載の複合多層基板は、請求項 10に記載の発明にお いて、上記キヤビティ内に、第 1のチップ型電子部品が載置されていることを特徴とす るものである。
[0020] また、本発明の請求項 12に記載の複合多層基板は、請求項 11に記載の発明にお いて、上記キヤビティ内に載置された上記第 1のチップ型電子部品は榭脂で封止さ れて 、ることを特徴とするものである。
[0021] また、本発明の請求項 13に記載の複合多層基板は、請求項 10〜請求項 12のい ずれ力 1項に記載の発明において、上記セラミック基板は、複数のセラミック層が積 層されてなるセラミック多層基板であり、このセラミック多層基板の内部及び表面に所 定の導体パターンが形成されていることを特徴とするものである。
[0022] また、本発明の請求項 14に記載の複合多層基板は、請求項 13に記載の発明にお いて、上記セラミック層は、低温焼結セラミック層によって形成されており、上記導体 ノターンは銀または銅を主成分とする導体材料で形成されていることを特徴とするも のである。
[0023] また、本発明の請求項 15に記載の複合多層基板は、請求項 13または請求項 14に 記載の発明において、上記榭脂部の、上記セラミック多層基板との接合面とは反対 側の面に、端子電極が形成されており、この端子電極は、上記榭脂部に形成された ビア導体を介して上記セラミック多層基板に形成さている上記導体パターンに接続さ れて 、ることを特徴とするものである。
[0024] また、本発明の請求項 16に記載の複合多層基板は、請求項 13〜請求項 15のい ずれか 1項に記載の発明にお 、て、上記榭脂部と上記セラミック多層基板の界面及 び上記キヤビティの底面に、導体一パターンが形成されていない領域力 上記キヤビ ティの内壁面を中心に 150 m以上に渡って形成されていることを特徴とするもので ある。
発明の効果
[0025] 本発明の請求項 1〜請求項 16に記載の発明によれば、キヤビティ底面の端子電極 等の配置精度が高ぐ実装部品との接続信頼性を格段に高めることができる複合多 層基板及びその製造方法を提供することができる。
図面の簡単な説明 [0026] [図 l] (a)、(b)はそれぞれ本発明の複合多層基板の一実施形態を示す図で、(a)は その全体を示す断面図、(b)はチップ型電子部品を榭脂で封止する前の状態を示 す断面図である。
[図 2] (a)、 (b)はそれぞれ図 1に示す複合多層基板のキヤビティ底面の電極の配置 構造を説明するための説明図である。
[図 3] (a)、 (b)はそれぞれ図 1に示す複合多層基板のセラミック基板にチップ型電子 部品を実装する工程を説明するための説明図である。
[図 4] (a)〜 (d)はそれぞれ図 1に示す複合多層基板の榭脂部を製造する工程を説 明するための説明図である。
[図 5] (a)、 (b)はそれぞれ図 1に示す複合多層基板のセラミック基板と榭脂部とを圧 着する工程を説明するための説明図である。
[図 6]図 1に示す複合多層基板の他の製造工程の要部を示す説明図である。
[図 7]本発明の複合多層基板の他の実施形態を示す断面図である。
[図 8]本発明の複合多層基板の更に他の実施形態を示す断面図である。
[図 9]本発明の複合多層基板の更に他の実施形態を示す断面図である。
[図 10]本発明の複合多層基板の更に他の実施形態を示す断面図である。
[図 11]従来のキヤビティ付き多層基板で、チップ型電子部品を実装する前の多層基 板を示す断面図である。
符号の説明
[0027] 10、 20、 30、 40、 50 複合多層基板
10A キヤビティ
11、 21、 31、 41、 51 榭脂部
11B 凸部
11C 外部端子電極 (端子電極)
11E ビア導体
12、 22、 32、 42、 52 セラミック多層基板 (セラミック基板)
12A セラミック層
12B 貫通孔 12C 外部端子電極 (導体パターン)
12D 外部端子電極 (導体パターン)
12E 面内導体 (導体パターン)
12F ビア導体 (導体パターン)
13、 23、 33、 43、 53 第 1のチップ型電子部品
14A、 24A、 34A、 44A 第 2のチップ型電子部品
14B、 24B、 34B、 44B 第 2のチップ型電子部品
15 封止樹脂部 (樹脂)
発明を実施するための最良の形態
[0028] 以下、図 1〜図 10に示す実施形態に基づいて本発明を説明する。
[0029] 本実施形態の複合多層基板 10は、例えば図 1の(a)に示すように、榭脂部 11と、こ の榭脂部 11上に積層されたセラミック基板 12との積層構造にキヤビティ 1 OAを有し、 榭脂部 11を介してプリント配線基板等の実装基板(図示せず)に実装するようにして ある。また、複合多層基板 10をセラミック製の基板に実装する場合にはセラミック基 板 12を介して実装しても良い。プリント配線基板等の実装基板は、榭脂によって形成 されて ヽることが多 ヽため、後述するように榭脂部 11はセラミック基板 12の熱膨張率 と実装基板の熱膨張率の間、例えばこれら両者の中間の熱膨張率や熱膨張率に傾 斜を有する榭脂によって形成されていることが好ましい。榭脂部 11は、セラミック基板 12と実装基板との間に介在し、複合多層基板 10と実装基板との間の熱膨張差を緩 和し、延 、ては実装後の複合多層基板 10が高温環境下でも実装基板から脱離し難 くしている。この榭脂部 11は、同図に示すように、複数の榭脂層 11 Aが積層された積 層構造として形成され、また、セラミック基板 12は、複数のセラミック層 12Aが積層さ れたセラミック多層基板として形成されている。そこで、以下、セラミック基板 12をセラ ミック多層基板 12として説明する。
[0030] 而して、図 1の (b)に示すように、榭脂部 11の上面中央部には、その先端面の平坦 な凸部 11Bが形成され、セラミック多層基板 12には榭脂部 11の凸部 11Bに対応さ せた貫通孔 12Bが形成されている。そして、榭脂部 11の凸部 11Bとセラミック多層基 板 12の貫通孔 12Bの下端部とが嵌合することによって榭脂部 11とセラミック多層基 板 12とが一体ィ匕し、複合多層基板 10のキヤビティ 10Aを形成している。凸部 11Bの 高さは、少なくとも 10 /z mあれば良ぐ 50 m以上あればより好ましい。凸部 11Bの 高さが 500 mを超えると、キヤビティ 10Aの底面下の突出領域が無駄な領域になる ため、凸部 11Bの高さは 500 /z m以下が好ましい。このように榭脂部 11の凸部 11Bと セラミック多層基板 12の貫通孔 12Bの下端部とが嵌合しているため、榭脂部 11とセ ラミック多層基板 12との接合強度を高めることができ、複合多層基板 10としての信頼 性を高めることができる。
[0031] キヤビティ 10A内には第 1のチップ型電子部品 13が設けられている。また、榭脂部 11内にはセラミック基板 12の下面に実装された第 2のチップ型電子部品 14A、 14B が埋設され、榭脂部 11を第 2チップ型電子部品 14A、 14Bの実装空間として更に有 効に利用し、複合多層基板 10の多機能化に向けて機能の拡張を図ることができる。
[0032] また、キヤビティ 10A内には榭脂が充填され、この榭脂によって第 1のチップ型電子 部品 13を封止している。この榭脂部(以下、「封止榭脂部」と称する。) 15は、その上 面がセラミック多層基板 12の上面と一致し、一つの平坦面が形成されている。このよ うに第 1、第 2のチップ型電子部品 13、 14A、 14Bを榭脂によってそれぞれ封止する ことで第 1、第 2のチップ型電子部品 13、 14A、 14Bを外部力もの衝撃や湿気等から 保護している。
[0033] 次に、複合多層基板 10の各構成部分について更に詳述する。まず、榭脂部 11に ついて説明すると、図 1 (a)、(b)に示すように、榭脂部 11の下面には外部端子電極 11Cが所定のノターンで形成され、これらの外部端子電極 11Cを介して実装基板に 接続される。榭脂部 11の凸部 11Bの上面には外部端子電極 11Dが所定のパターン で形成され、外部端子電極 11Dはキヤビティ 10A内に載置された第 1のチップ型電 子部品 13と接続されている。また、榭脂部 11にはビア導体 11Eが設けられ、このビ ァ導体 11Eはセラミック多層基板 12の導体パターンと実装基板の導体パターンを接 続する役割を果たしている。尚、榭脂部 11とセラミック多層基板 12との接合面に介在 する外部端子電極は、後述する理由から榭脂部 11側に形成せず、セラミック多層基 板 12側に形成する。
[0034] 榭脂層 11Aは、熱硬化性榭脂と無機フィラーとの混合榭脂組成物によって形成さ れたものが好ましい。熱硬化性榭脂としては、例えば耐熱性、耐湿性に優れたェポキ シ榭脂、フエノール榭脂、シァネート榭脂等を用いることができ、無機フイラ一としては 例えばアルミナ、シリカ、チタ-ァ等を用いることができる。このように無機フィラーを 添加することによって、榭脂部 11の熱膨張率を調整することができると共に放熱性を 向上させることができ、更に、榭脂部 11の製造時に樹脂の流動性を適宜制御するこ とがでさる。
[0035] 榭脂部 11の外部端子電極 11C、 1 IDは、銅箔等の金属箔によって形成されてい る。ビア導体 11Eは、榭脂部 11に形成されたビア導体用孔内に導電性榭脂を充填 することによって形成されている。導電性榭脂は、例えば金属粒子と熱硬化性榭脂と を含む導電性榭脂組成物である。金属粒子としては、例えば金、銀、銅、ニッケル等 の金属を用いることができ、熱硬化性榭脂としては、例えばエポキシ榭脂、フエノール 榭脂、シァネート榭脂等の榭脂を用いることができる。また、ビア導体 11Eは、必要に 応じて、例えば無電解メツキ銅及び電解メツキ銅によって形成することができる。
[0036] 次いで、セラミック多層基板 12について説明すると、図 1の(a)、 (b)に示すように、 セラミック多層基板 12の下面には外部端子電極 12Cが所定のパターンで形成され、 これらの外部端子電極 12Cを介して榭脂部 11のビア導体 11Eと接続されて 、る。セ ラミック多層基板 12の上面には外部端子電極 12Dが所定のパターンで形成され、こ れらの外部端子電極 12Dを介して第 3のチップ型電子部品(図示せず)を実装するこ とができる。更に、セラミック多層基板 12の各セラミック層 12Aには面内導体 12Eが 所定のパターンで形成され、上下の面内導体 12Eはそれぞれ所定のパターンで形 成されたビア導体 12Fによって接続されている。これらの外部端子電極 12C、 12D、 面内導体 12E及びビア導体 12Fは互いに接続されてセラミック多層基板 12の導体 パターンを形成している。
[0037] セラミック層 12Aは、セラミック材料によって形成されている。セラミック材料としては 、特に制限されないが、例えば低温焼結セラミック(LTCC : Low Temperature Co- fi red Ceramic)材料が好ましく用いられる。低温焼結セラミック材料とは、 1050°C以下 の温度で焼成することができるセラミック材料のことを云う。低温焼結セラミック材料と しては、例えば、アルミナゃフォルステライト、コージエライト等のセラミック粉末にホウ 珪酸系ガラスを混合したガラス複合系 LTCC材料、 ZnO— MgO— Al O— SiO系
2 3 2 の結晶化ガラスを用いた結晶化ガラス系 LTCC材料、 BaO-Al O SiO系セラミ
2 3 2 ック粉末や Al O -CaO-SiO -MgO-B O系セラミック粉末等を用いた非ガラ
2 3 2 2 3
ス系 LTCC材料等を挙げることができる。
[0038] セラミック多層基板 12として低温焼結セラミック材料を用いることによって、外部端 子電極 12C、 12D等の導体材料として、例えば銀 (Ag)、銅 (Cu)、金 (Au)等の低 抵抗で低融点をもつ金属を用いることができ、セラミック層 12Aと低温で同時焼成し て一体ィ匕することができる。従って、外部端子電極 12C、 12D等の導体パターンは、 焼結金属として形成されている。また、低温焼結セラミック材料を用いることにより、低 温焼結セラミック材料より高い温度で焼成されるセラミック焼結体を素体とするコンデ ンサゃインダクタ等の受動素子をセラミック多層基板 12内に組み込むことができる。
[0039] セラミック多層基板 12は、上述のように低温焼結セラミック材料によって形成されて おり、銅箔と同程度の表面粗さ Rmax (数; z m)を有するため、榭脂部 11との接合力が 弱い。そこで、本実施形態では、セラミック多層基板 12と榭脂部 11とを接続する外部 端子電極 12Cは、上述のように焼結金属によって形成されている。外部端子電極 12 Cを形成する焼結金属は、表面粗さ Rmaxが数 mで銅箔の表面粗さ数/ z mと比 較して一桁高いため、焼結金属のアンカー効果によって榭脂部 11との接合強度を 高めることができる。このような表面粗さの差は、銅箔力メッキまたは銅板の圧延によ つて形成されたものであるのに対し、焼結金属は榭脂成分を体積比率 10〜40%含 有する導電性ペーストを焼き付けて形成されるため、その榭脂成分の焼失によって 内部や表面に空洞が残存して表面粗さが大きくなることに起因している。
[0040] 第 1のチップ型電子部品 13は、例えば、半田ボール 16を介して榭脂部 11の凸部 1 1B上面に形成された外部端子電極 11D上に載置して接続されて ヽる。榭脂部 11の 凸部 11Bがセラミック多層基板 12の貫通孔 12B内に嵌入しているため、後述のよう に榭脂部 11とセラミック多層基板 12とを熱圧着する際に、凸部 11Bは貫通孔 12Bに よって拘束され、凸部 11Bの榭脂の流動を防止し、あるいは抑制してその上面に形 成された外部端子電極 11Dの位置ズレを極力防止し、あるいは抑制することができ、 第 1のチップ型電子部品 13の実装面の外部端子電極 11Dを略設計通りに高精度に 配置して形成することができる。第 1のチップ型電子部品 13としては、例えば半導体 チップ等の能動チップ部品や積層コンデンサや積層インダクタ等の受動チップ部品 を設けることができる。
[0041] また、図 2の(a)に示すように、榭脂部 11とセラミック多層基板 12の界面及びキヤビ ティ 10Aの底面に、外部端子電極 11Dの導体パターンが形成されて 、な 、領域が、 キヤビティ 10Aの内壁面を中心に 150 /z m以上に渡って形成されている。同図の(b) に示すようにキヤビティ 110Aの内壁面を中心に 150 μ m未満の領域で導体パター ン 111Dが連続して形成されて 、ると仮定すると、榭脂部 111とセラミック多層基板 1 12とを熱圧着する際に導体パターン 111Dが切断されたり、曲げによる断線が生じ、 導通不良をもたらす。また、同図の (a)に示すように榭脂部 11とセラミック多層基板 1 2の界面に榭脂部 11の導体パターン 11Fが存在すると仮定すると、榭脂部 11の導 体パターン 11Fは銅箔によって形成されるため、榭脂部 11とセラミック多層基板 12と の接合強度を弱め、しかもこれら両者 11、 12の界面力も水分が浸入し易くなるため、 信頼性が低下する虞がある。
[0042] また、第 2のチップ型電子部品 14A、 14Bは、焼成する必要のない榭脂部 11内に 埋設されているため、受動チップ部品のみならず能動チップ部品を第 2のチップ型電 子部品 14A、 14Bとして榭脂部 11内に設けることができ、多機能化を促進することが できる。本実施形態では第 2のチップ型電子部品 14Aとして、例えば積層コンデンサ 、積層インダクタ等の受動チップ部品が設けられ、第 2のチップ型端電子部品 14Bと して、例えば半導体チップ等の能動チップ部品が設けられて 、る。
[0043] また、封止榭脂部 15を形成する榭脂は、榭脂部 11と同様に、熱硬化性榭脂と無機 フィラーとの混合榭脂組成物によって形成されたものが好ましい。
[0044] 次に、図 1に示す複合多層基板 10の製造方法について、図 3〜図 6を参照しなが ら説明する。まず、セラミック多層基板 11を作製する方法について説明する。まず、 P ET等の榭脂フィルム上に、例えば低温焼結セラミック材料を含むスラリーをコーティ ングして乾燥させ、厚み 10〜200 m程度のセラミックグリーンシートを所定枚数作 製する。
[0045] 次いで、金型またはレーザ光を用いてセラミックグリーンシートに例えば直径が 0. 1 mm程度のビア導体用孔を所定のパターンで複数空ける。そして、例えば Agまたは Cuを主成分とする金属粉、榭脂、有機溶剤を混練して調製された導電性ペーストを セラミックグリーンシートのビア導体用孔内に充填し、乾燥させてビア導体部を形成す る。更に、スクリーン印刷法を用いて同種の導電性ペーストをセラミックグリーンシート 上に所定のパターンで印刷し、乾燥させて表面電極、面内導体となる面導体部を形 成する。これと同一要領で他のセラミックグリーンシートにもビア導体部及び面導体部 を形成する。これらのセラミックグリーンシートに金型、レーザ光等を用いてキヤビティ 12B用の貫通孔を空ける。
[0046] 次いで、上述のようにして作製されたセラミックグリーンシートを所定枚数積み重ね て、所定の圧力、例えば 0. 1〜1. 5MPa、温度 40〜100°Cで熱圧着し、キヤビティ 10A用の貫通孔を有する生のセラミック多層基板を作製する。この生のセラミック多 層基板を焼成して、図 3の(a)に示す貫通孔 12Bを有するセラミック多層基板 12を得 る。 Ag系導電性ペーストを用いる場合には生のセラミック多層基板を空気中、 850°C 前後で焼成し、 Cu系導電性ペーストを用いる場合には生のセラミック多層基板を窒 素ガス中、 950°C前後で焼成する。セラミック多層基板 12を得た後、必要に応じてセ ラミック多層基板 12の上下両面に表出する外部端子電極 12C、 12D表面に NiZSn または NiZAu等を湿式メツキ等によって成膜する。これら一連の工程で図 3の(a)に 示すセラミック多層基板 12を得る。
[0047] 然る後、セラミック多層基板 12の下面の外部端子電極 12Cと第 2のチップ型電子 部品 14A、 14Bの位置合わせを行った後、同図の (b)に示すように第 2のチップ型電 子部品 14A、 14Bを、半田等の接合材を介してセラミック多層基板 12に実装する。
[0048] また、榭脂部 11を図 4に示すように作製する。榭脂部 11の凸部 11B、つまりキヤビ ティ 10Aの底面となる部分の外部端子電極 11D及び榭脂部 11の下面の外部端子 電極 11Cを作製する。それには、図 4の(a)に示すように PET等力もなる支持体 100 上に厚み 10〜40 /ζ πι程度の金属箔、例えば銅箔を貼り付けた後、フォトレジストを 塗布してレジスト層を銅箔上に形成し、所定のパターンで露光した後、現像して不要 なレジスト層を除去する。次いで、エッチング処理を施して不要な銅箔部分を除去し た後、レジスト膜を剥離して、同図に示すように支持体 100上に所定のパターンで外 部端子電極 1 IDを形成する。外部端子電極 11Dは、榭脂部 11の凸部 11Bの外周 力 150 m以上内側になるように形成する。同様にして同図の(b)に示すように PE T等力もなる支持体 100A上に外部端子電極 11Cを所定のパターンで形成する。
[0049] 次 、で、図 4の(c)に示すようにエポキシ榭脂等の熱硬化性榭脂とアルミナ等の無 機フイラ一を混合したプリプレダ状態の榭脂シート 111Aを所定枚数作製すると共に 凸部 11Bとなるべき榭脂シート 111Bを作製する。榭脂シート 111Aにレーザ光等を 用いてビア導体用孔を所定のパターンで空け、これらのビア導体用孔に導電性榭脂 を充填してビア導体 11Eを形成する。その後、同図の (c)に示すように、外部端子電 極 11Cを有する支持体 110A、所定枚数のビア導体 11Eを有する榭脂シート 111A 、榭脂シート 111B、及び外部端子電極 1 IDを有する支持体 100をこの順序で位置 決めしながら積層した後、所定の圧力で圧着して支持体 100を剥離すると、図 4の (d )に示すように、支持体 100の外部端子電極 11Dが榭脂シート 111Bに転写されて、 凸部 11 Bを有する榭脂部 11を得ることができる。
[0050] 然る後、図 5の(a)に示すように支持体 100A上の榭脂部 11の上方でセラミック多 層基板 12の貫通孔 12Bと榭脂部 11の凸部 11Bとを位置合わせして榭脂の熱硬化 温度で熱圧着すると、凸部 11Bと貫通孔 12Bとが嵌合すると共に第 2のチップ型電 子部品 14A、 14Bが榭脂部 11内に埋設される。この際、凸部 11Bは貫通孔 12Bに よって拘束されているため、凸部 11Bを形成する榭脂は殆ど流動せず、凸部 11B以 外の樹脂が流動して榭脂部 11を形成する。従って、凸部 11Bの外部端子電極 11D は殆ど水平方向に位置ズレすることなぐ略設計通りのパターンで平坦に形成される 。熱圧着する際、同図の (b)に示すように、弾性体等が榭脂部 11とセラミック多層基 板 12との積層体の形態に即して等方圧プレスできる真空ラミネータ等を用いることが 好ましい。等方圧プレスする際に、同図の (b)に示すように積層体を金属プレート等 の平坦な部材 (支持体 100A)で支持することによって平坦性の良 、榭脂部 11とセラ ミック多層基板 12の複合多層基板本体 10'を得ることができる。
[0051] また、等方圧プレスに代えて、図 6に示すように凸部 200Aを有するプレス金型 200 を用い、凸部 200Aをセラミック多層基板 12の貫通孔 12B内に嵌入させてプレスする ことによって、榭脂部 11とセラミック多層基板 12とを熱圧着することができる。この際、 榭脂部 11の凸部 11B上面の外部端子電極 11Dが凸部 11Bの周囲から 150 /z m以 上内側へ形成されているため、外部端子電極 11D等を損傷する虞がない。尚、プレ ス金型として複数段の凸部を有する多段プレス金型を用いることによって榭脂部 11 の凸部 11Bに複数段の凸部を形成することもできる。
[0052] 次いで、複合多層基板本体 10'のキヤビティ 10A内に半導体チップ等の第 1のチッ プ型電子部品 13を実装する。この際、第 1のチップ型電子部品 13の実装面は榭脂 によって高低差なく平坦に形成されており、し力も外部端子電極 11Dに位置ズレが ないため、キヤビティ 10A内で第 1のチップ型電子部品 13の姿勢が安定し、第 1のチ ップ型電子部品 13を、接続不良等を生じさせることなく高精度で確実に実装すること ができる。また、フリップチップ接続する際には、チッビングすることがなぐリフロー時 にはセルファライメントして高精度に実装することができる。
[0053] 第 1のチップ型電子部品 13を実装した後、キヤビティ 10A内にできた隙間に榭脂を 充填して、図 1の(a)に示すように第 1のチップ型電子部品 13を封止した後、所定の 熱処理を施すことにより封止榭脂部 15を形成する。
[0054] 以上説明したように本実施形態によれば、凸部 11Bを有する榭脂部 11と貫通孔 12 Bを有するセラミック多層基板 12との積層構造を備え、榭脂部 11の凸部 11Bとセラミ ック多層基板 12の貫通孔 12Bの下端部とが嵌合することによって複合多層基板 10 のキヤビティ 10Aを形成して ヽるため、榭脂部 11とセラミック多層基板 12との接合強 度を高めることができると共に、キヤビティ 10A底面の外部端子電極 11Dを略設計通 りに形成することができて、第 1のチップ型電子部品 13の小型化、多ピン化に対応す ることができ、また、複合多層基板 10としての信頼性を高めることができる。また、キヤ ビティ 1 OA内に第 1のチップ型電子部品 13を実装するため、第 1のチップ型電子部 品 13のセルファライメント実装を行うことができる。し力も、キヤビティ 10Aの底面が榭 脂によって平坦に平成されているため、第 1のチップ型電子部品 13の姿勢が実装面 としての底面で安定し、ワイヤボンディング等による電気的な接続を確実に行うことが できる。第 1のチップ型電子部品 13がフリップチップ接続する場合でも第 1の電子部 品 13の複数の接続端子はそれぞれ凸部 11Bの外部端子電極 11Dに確実に届き、 確実に接続することができ、実装時にはチッピングゃフリップチップ等の接続不良を 招く虞がない。
[0055] また、本実施形態によれば、キヤビティ 10A内に第 1のチップ型電子部品 13が載置 されているため、複合多層基板 10の低背化を実現することができる。また、キヤビティ 10A内に載置された第 1のチップ型電子部品 13は封止榭脂部 15で封止されて 、る ため、第 1のチップ型電子部品 13を外部の衝撃や湿気等力も保護することができ、 信頼性を高めることができる。セラミック多層基板 12は、複数のセラミック層 12Aが積 層されて構成され、その内部及び表面に外部端子電極 12C、 12D、面内導体 12E 及びビア導体 12F力もなる導体パターンを有するため、第 1のチップ型電子部品 13 の周囲を配線領域として有効利用することができ、複合多層基板 10の低背化を促進 することができる。
[0056] また、榭脂部 11は、セラミック多層基板 12との接合面とは反対側の面に外部端子 電極 11Cを有し、この外部端子電極 11Cは、榭脂部 11に形成されたビア導体 11E を介してセラミック多層基板 12に形成された導体パターンである外部端子電極 12C と接続されて ヽるため、榭脂部 11のビア導体 11Eを介してセラミック多層基板 12の 導体パターンと実装基板の導体パターンとを確実に接続することができ、延いては第
1、第 2のチップ型電子部品 13、 14A、 14Bと実装基板とを確実に接続して複合多層 基板 10の多機能化を実現することができる。
[0057] また、本実施形態によれば、セラミック多層基板 12は、複数の低温焼結セラミック層
12Aが積層されて構成され、且つ、その導体パターンは銀または銅を主成分とする 導体材料によって形成されているため、セラミック多層基板 12と導体パターンを 105
0°C以下の低温で同時焼成することができ、低温焼成でも低抵抗の導体パターンを 確実に形成することができる。
[0058] また、榭脂部 11セラミック多層基板 12の界面及びキヤビティ 10Aの底面に、外部 端子電極 11D等の導体パターンが形成されて ヽな 、領域が、キヤビティの内壁面を 中心に 150 m以上に渡って形成されているため、水分の浸入や接続不良のない 信頼性の高!、導体パターンを形成することができる。
[0059] また、本実施形態によれば、複合多層基板 10を製造する際に、凸部 11Bを有する 榭脂部 11及び貫通孔 12Bを有するセラミック基板 12をそれぞれ作製する工程と、榭 脂部 11の凸部 1 IBとセラミック多層基板 12の貫通孔 12Bの端部とが嵌合するように 、榭脂部 11とセラミック多層基板 12とを接合させることによって、榭脂部 11とセラミツ ク多層基板 12とを一体ィ匕させて凸部の 11B上面を底面とするキヤビティ 10Aを形成 する工程と、を備えているため、複合多層基板 10を確実に製造することができる。
[0060] 次に、本発明の複合多層基板の他の実施形態について図 7〜図 10を参照しなが ら説明する。尚、以下の説明では実施形態毎に番号を 10番ずつ加算して書く実施 形態の特徴部分を中心に説明する。
[0061] 図 7に示す複合多層基板 20は、図 1に示す複合多層基板 10と同様に、榭脂部 21 、セラミック多層基板 22及び第 1、第 2のチップ型電子部品 23、 24A、 24Bを備えて いる。そして、本実施形態では、榭脂部 21の第 1のチップ型電子部品 23の下方に第 2のチップ型電子部品 24Cが実装され、榭脂部 21の第 1のチップ型電子部品 23の 下方の領域を実装領域として有効に利用し、また、第 2のチップ型電子部品 24A、 2 4B、 24Cは榭脂部 21の下面に形成された外部端子電極 21 Cに対して実装されて いる。これらの二点以外は、図 1に示す複合多層基板 10と同様に構成されている。 本実施形態によれば、榭脂部 21の第 1のチップ型電子部品 23の下方の領域を第 2 のチップ型電子部品 24Cの実装に有効利用することができ、図 1に示す複合多層基 板 10より多機能化することができる。
[0062] 図 8に示す複合多層基板 30は、図 1に示す複合多層基板 10と同様に、榭脂部 31 、セラミック多層基板 32及び第 1、第 2のチップ型電子部品 33、 34A、 34Bを備えて いる。更に、本実施形態の複合多層基板 30は、セラミック多層基板 32の上面に外部 端子電極 32Dを介して実装された第 3のチップ型電子部品 37A、 37Bと、これらの第 3のチップ型電子部品 37A、 37Bを封止する第 2封止榭脂部 38を備えている。これら の点以外は、図 1に示す複合多層基板 10と同様に構成されている。第 3のチップ型 電子部品 37A、 37Bとしては、例えば半導体チップ等の能動チップ部品や積層コン デンサ、積層インダクタ等の受動チップ部品を実装することができる。
[0063] 本実施形態によれば、セラミック多層基板 32の表面(上面)に、第 3のチップ型電子 部品 37A、 37Bが搭載されているため、上記実施形態の場合よりも更に多機能化し た複合多層基板 30を得ることができる。また、第 3のチップ型電子部品 37A、 37Bは 第 2封止榭脂部 38によって覆われているため、第 3のチップ型電子部品 37A、 37B を外部の湿度等力 確実に保護することができる。
[0064] 図 9に示す複合多層基板 40は、図 1に示す複合多層基板 10と同様に、榭脂部 41 、セラミック多層基板 42及び第 1、第 2のチップ型電子部品 43、 44A、 44Bを備えて いる。更に、本実施形態の複合多層基板 40は、榭脂部 41の下面に形成された第 2 榭脂部 48と、この第 2榭脂部 48内に設けられた第 3のチップ型電子部品 47A、 47B と、を備え、榭脂部 41と第 2榭脂部 48とで榭脂積層体が構成されている。第 3のチッ プ型電子部品 47A、 47Bと第 2榭脂部 48とを備えている以外は、図 1に示す複合多 層基板 10と同様に構成されている。榭脂部 41と第 2榭脂部 48は、例えばそれぞれ 同一または異なる榭脂成分を有している。第 3のチップ型電子部品 47Aは、例えば 第 2榭脂部 48の上面に形成された外部端子電極 48Dに接続され、第 3のチップ型 電子部 B¾47Bは、例えば榭脂部 41の下面に形成された外部端子電極 41 Cに接続 されている。尚、同図において、 48Eは第 2榭脂部 48に形成されたビア導体で、この ビア導体 48Eは榭脂部 41のビア導体 41Eと実装基板とを接続する。第 3のチップ型 電子部品 47A、 47Bとして、例えば半導体チップ等の能動チップ部品や積層コンデ ンサ、積層インダクタ等の受動チップ部品が設けられている。本実施形態においても 図 8に示す複合多層基板 30と同様の作用効果を期することができる。
[0065] また、図 10に示す複合多層基板 50は、榭脂部 51、セラミック多層基板 52及び第 1 のチップ型電子部品 53を備え、第 1のチップ型電子部品 53がボンディングワイヤ 53 Aを介してセラミック多層基板 52の外部端子電極 52D 'に接続されている以外は、図 1に示す複合多層基板 10に準じて構成されている。本実施形態では、キヤビティ 50 Aは、内壁面の高さ方向中ほどより上方が拡大して形成されており、上下の境界とな る部分にセラミック多層基板 52の平坦な段部 50Bが形成されている。そして、この段 部 50Bの上面に外部端子電極 52D 'が形成され、この外部端子電極 52D'がボンデ イングワイヤ 53 Aを介して第 1のチップ型電子部品 53に接続されて!、る。本実施形態 においても、キヤビティ 50Aの底面は榭脂部 51の凸部 51Bによって形成され、平坦 であるため、キヤビティ 50A内で第 1のチップ型電子部品 53の姿勢が安定し、第 1の チップ型電子部品 53をセラミック多層基板 52の外部端子電極 52D 'に対して確実に 接続することができる。本実施形態においても上記各実施形態と同様の作用効果を 期することができる。
[0066] 本発明は上記各実施形態に何等制限されるものではない。例えば、上記各実施形 態では榭脂部を介して実装基板に複合多層基板を実装する場合について説明した 力 セラミック基板を介して実装基板に実装することもできる。例えば図 8に示す複合 多層基板 30の場合には必要に応じて複合多層基板 30の上下両面いずれも実装基 板に対して接続することができる。要は、榭脂部とセラミック基板との積層構造にキヤ ビティを有する複合多層基板であって、上記榭脂部は凸部を有すると共に上記セラミ ック基板は貫通孔を有し、上記キヤビティは、上記榭脂部の上記凸部と上記セラミック 基板の上記貫通孔の端部とが嵌合することによって形成されているものであれば、本 発明に包含される。
産業上の利用可能性
[0067] 本発明は、例えば種々の電子機器に用いられる複合多層基板に好適に利用する ことができる。

Claims

請求の範囲
[1] 榭脂部とセラミック基板との積層構造にキヤビティを有する複合多層基板を製造す る方法であって、
凸部を有する榭脂部及び貫通孔を有するセラミック基板をそれぞれ作製する工程と 上記榭脂部の上記凸部と上記セラミック基板の上記貫通孔の端部とが嵌合するよう に、上記榭脂部と上記セラミック基板とを接合させることによって、上記セラミック基板 と上記榭脂部とを一体ィ匕させて上記凸部の上面を底面とするキヤビティを形成するェ 程と、
を備えたことを特徴とする複合多層基板の製造方法。
[2] 上記榭脂部と上記セラミック基板とを圧着することを特徴とする請求項 1に記載の複 合多層基板の製造方法。
[3] 上記キヤビティ内に第 1のチップ型電子部品を載置する工程を更に含むことを特徴 とする請求項 1または請求項 2に記載の複合多層基板の製造方法。
[4] 上記キヤビティ内に載置された上記第 1のチップ型電子部品を榭脂で封止する工程 を更に含むことを特徴とする請求項 3に記載の複合多層基板の製造方法。
[5] 上記セラミック基板を複数のセラミック層が積層されてなるセラミック多層基板として 形成し、このセラミック多層基板の内部及び表面に所定の導体パターンを形成するこ とを特徴とする請求項 1〜請求項 4のいずれ力 1項に記載の複合多層基板の製造方 法。
[6] 上記セラミック層を低温焼結セラミックによって形成し、上記導体パターンとして銀ま たは銅を主成分とする導体材料を用いることを特徴とする請求項 5に記載の複合多 層基板の製造方法。
[7] 上記榭脂部の、上記セラミック多層基板との接合面とは反対側の面に、端子電極を 形成し、この端子電極を、上記榭脂部に形成されたビア導体を介して上記セラミック 多層基板に形成されている上記導体パターンに接続することを特徴とする請求項 5ま たは請求項 6に記載の複合多層基板の製造方法。
[8] 上記榭脂部と上記セラミック基板の界面及び上記キヤビティの底面に、導体パター ンが形成されていない領域を、上記キヤビティの内壁面を中心に 150 m以上に渡 つて形成することを特徴とする請求項 1〜請求項 7のいずれか 1項に記載の複合多層 基板の製造方法。
[9] 上記榭脂部の内部に第 2のチップ型電子部品を設ける工程を更に含むことを特徴 とする請求項 3〜請求項 8のいずれ力 1項に記載の複合多層基板の製造方法。
[10] 榭脂部とセラミック基板との積層構造にキヤビティを有する複合多層基板であって、 上記榭脂部は凸部を有すると共に上記セラミック基板は貫通孔を有し、 上記キヤビティは、上記榭脂部の上記凸部の上面と上記セラミック基板の上記貫通 孔の壁面とによって形成されて 、る
ことを特徴とする複合多層基板。
[11] 上記キヤビティ内に、第 1のチップ型電子部品が載置されていることを特徴とする請 求項 10に記載の複合多層基板。
[12] 上記キヤビティ内に載置された上記第 1のチップ型電子部品は榭脂で封止されて
V、ることを特徴とする請求項 11に記載の複合多層基板。
[13] 上記セラミック基板は、複数のセラミック層が積層されてなるセラミック多層基板であ り、このセラミック多層基板の内部及び表面に所定の導体パターンが形成されている ことを特徴とする請求項 10〜請求項 12のいずれか 1項に記載の複合多層基板。
[14] 上記セラミック層は、低温焼結セラミック層によって形成されており、上記導体バタ 一ンは銀または銅を主成分とする導体材料で形成されていることを特徴とする請求 項 13に記載の複合多層基板。
[15] 上記榭脂部の、上記セラミック多層基板との接合面とは反対側の面に、端子電極が 形成されており、この端子電極は、上記榭脂部に形成されたビア導体を介して上記 セラミック多層基板に形成されて 、る上記導体パターンに接続されて 、ることを特徴 とする請求項 13または請求項 14に記載の複合多層基板。
[16] 上記榭脂部と上記セラミック多層基板の界面及び上記キヤビティの底面に、導体パ ターンが形成されていない領域力 上記キヤビティの内壁面を中心に 150 μ m以上 に渡って形成されていることを特徴とする請求項 13〜請求項 15のいずれか 1項に記 載の複合多層基板。
PCT/JP2005/018937 2004-10-22 2005-10-14 複合多層基板及びその製造方法 WO2006043474A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2006517873A JP4310467B2 (ja) 2004-10-22 2005-10-14 複合多層基板及びその製造方法
EP05793224A EP1804562B1 (en) 2004-10-22 2005-10-14 Composite multilayer substrate and its manufacturing method
US11/734,522 US7488897B2 (en) 2004-10-22 2007-04-12 Hybrid multilayer substrate and method for manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004308322 2004-10-22
JP2004-308322 2004-10-22

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/734,522 Continuation US7488897B2 (en) 2004-10-22 2007-04-12 Hybrid multilayer substrate and method for manufacturing the same

Publications (1)

Publication Number Publication Date
WO2006043474A1 true WO2006043474A1 (ja) 2006-04-27

Family

ID=36202890

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/018937 WO2006043474A1 (ja) 2004-10-22 2005-10-14 複合多層基板及びその製造方法

Country Status (5)

Country Link
US (1) US7488897B2 (ja)
EP (1) EP1804562B1 (ja)
JP (1) JP4310467B2 (ja)
CN (1) CN100508701C (ja)
WO (1) WO2006043474A1 (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011151354A (ja) * 2009-09-28 2011-08-04 Kyocera Corp 配線基板、積層板及び積層シート
WO2011148915A1 (ja) * 2010-05-26 2011-12-01 株式会社村田製作所 モジュール基板およびその製造方法
CN104822227A (zh) * 2014-02-05 2015-08-05 Lg伊诺特有限公司 嵌入式印刷电路板
WO2015199134A1 (ja) * 2014-06-25 2015-12-30 京セラ株式会社 撮像素子実装用基板および撮像装置
US9485877B2 (en) 2009-09-28 2016-11-01 Kyocera Corporation Structure for circuit board used in electronic devices and method for manufacturing the same
JP2016219798A (ja) * 2015-05-15 2016-12-22 サムソン エレクトロ−メカニックス カンパニーリミテッド. 電子部品パッケージ及びパッケージオンパッケージ構造
JPWO2016060073A1 (ja) * 2014-10-16 2017-04-27 株式会社村田製作所 複合デバイス
KR20170047379A (ko) * 2014-09-03 2017-05-04 에프코스 아게 전기 부품, 부품 어레인지먼트, 그리고 전기 부품 및 부품 어레인지먼트의 제조 방법
US10109588B2 (en) 2015-05-15 2018-10-23 Samsung Electro-Mechanics Co., Ltd. Electronic component package and package-on-package structure including the same
US10707388B2 (en) 2017-09-27 2020-07-07 Nichia Corporation Semiconductor device, and method for manufacturing semiconductor device

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008159819A (ja) * 2006-12-22 2008-07-10 Tdk Corp 電子部品の実装方法、電子部品内蔵基板の製造方法、及び電子部品内蔵基板
JP2009010358A (ja) * 2007-05-28 2009-01-15 Panasonic Corp 電子部品内蔵モジュール及びその製造方法
TWM335792U (en) * 2007-08-16 2008-07-01 Aflash Technology Co Ltd Device structure of IC
KR100896609B1 (ko) * 2007-10-31 2009-05-08 삼성전기주식회사 다층 세라믹 기판의 제조 방법
JP5154262B2 (ja) * 2008-02-26 2013-02-27 太陽誘電株式会社 電子部品
KR101037695B1 (ko) * 2008-12-10 2011-05-30 주식회사 하이닉스반도체 캐패시터를 갖는 동박적층판 및 이를 이용한 인쇄회로기판 및 이를 이용한 반도체 패키지
JP4998503B2 (ja) * 2009-04-07 2012-08-15 パナソニック株式会社 電子部品実装システムおよび電子部品実装方法
US8299366B2 (en) * 2009-05-29 2012-10-30 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
KR101289140B1 (ko) * 2010-09-28 2013-07-23 삼성전기주식회사 임베디드 인쇄회로기판 및 그 제조방법
US9077344B2 (en) * 2010-12-07 2015-07-07 Atmel Corporation Substrate for electrical component and method
CN103052281A (zh) * 2011-10-14 2013-04-17 富葵精密组件(深圳)有限公司 嵌入式多层电路板及其制作方法
US20130229777A1 (en) * 2012-03-01 2013-09-05 Infineon Technologies Ag Chip arrangements and methods for forming a chip arrangement
KR102042033B1 (ko) * 2012-10-30 2019-11-08 엘지이노텍 주식회사 칩 실장형 인쇄회로기판 및 그 제조방법
KR101561188B1 (ko) * 2013-02-20 2015-10-16 에스케이이노베이션 주식회사 리튬 이차전지용 음극, 그 제조방법 및 이를 포함하는 리튬 에어 배터리
CN205093051U (zh) * 2013-05-14 2016-03-16 株式会社村田制作所 部件内置基板以及通信模块
US9190389B2 (en) 2013-07-26 2015-11-17 Infineon Technologies Ag Chip package with passives
US9070568B2 (en) * 2013-07-26 2015-06-30 Infineon Technologies Ag Chip package with embedded passive component
JP2015035496A (ja) * 2013-08-09 2015-02-19 イビデン株式会社 電子部品内蔵配線板の製造方法
JP5412002B1 (ja) * 2013-09-12 2014-02-12 太陽誘電株式会社 部品内蔵基板
JP5846187B2 (ja) * 2013-12-05 2016-01-20 株式会社村田製作所 部品内蔵モジュール
KR102281458B1 (ko) * 2014-06-23 2021-07-27 삼성전기주식회사 소자 내장형 인쇄회로기판, 반도체 패키지 및 그 제조방법
JP5797309B1 (ja) 2014-07-22 2015-10-21 株式会社フジクラ プリント配線板
WO2016035631A1 (ja) * 2014-09-04 2016-03-10 株式会社村田製作所 部品内蔵基板
US20170062385A1 (en) * 2015-08-28 2017-03-02 Electronics And Telecommunications Research Institute Power converting device
JP6716363B2 (ja) 2016-06-28 2020-07-01 株式会社アムコー・テクノロジー・ジャパン 半導体パッケージ及びその製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11260964A (ja) * 1998-03-13 1999-09-24 Toshiba Electronic Engineering Corp 半導体パッケージ
JPH11317473A (ja) * 1999-03-19 1999-11-16 Hitachi Ltd 半導体装置
JP2003304065A (ja) * 2002-04-08 2003-10-24 Sony Corp 回路基板装置及びその製造方法、並びに半導体装置及びその製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4028749B2 (ja) * 2002-04-15 2007-12-26 日本特殊陶業株式会社 配線基板
KR100541079B1 (ko) * 2003-06-10 2006-01-10 삼성전기주식회사 세라믹 패키지 및 그 제조방법
US7365273B2 (en) * 2004-12-03 2008-04-29 Delphi Technologies, Inc. Thermal management of surface-mount circuit devices

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11260964A (ja) * 1998-03-13 1999-09-24 Toshiba Electronic Engineering Corp 半導体パッケージ
JPH11317473A (ja) * 1999-03-19 1999-11-16 Hitachi Ltd 半導体装置
JP2003304065A (ja) * 2002-04-08 2003-10-24 Sony Corp 回路基板装置及びその製造方法、並びに半導体装置及びその製造方法

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8975537B2 (en) 2009-09-28 2015-03-10 Kyocera Corporation Circuit substrate, laminated board and laminated sheet
JP2011151354A (ja) * 2009-09-28 2011-08-04 Kyocera Corp 配線基板、積層板及び積層シート
US9485877B2 (en) 2009-09-28 2016-11-01 Kyocera Corporation Structure for circuit board used in electronic devices and method for manufacturing the same
US9674970B2 (en) 2010-05-26 2017-06-06 Murata Manufacturing Co., Ltd. Module board and manufacturing method thereof
WO2011148915A1 (ja) * 2010-05-26 2011-12-01 株式会社村田製作所 モジュール基板およびその製造方法
CN102907188A (zh) * 2010-05-26 2013-01-30 株式会社村田制作所 模块基板及其制造方法
JP5454681B2 (ja) * 2010-05-26 2014-03-26 株式会社村田製作所 モジュール基板およびその製造方法
CN104822227A (zh) * 2014-02-05 2015-08-05 Lg伊诺特有限公司 嵌入式印刷电路板
JPWO2015199134A1 (ja) * 2014-06-25 2017-06-08 京セラ株式会社 撮像素子実装用基板および撮像装置
WO2015199134A1 (ja) * 2014-06-25 2015-12-30 京セラ株式会社 撮像素子実装用基板および撮像装置
KR20170047379A (ko) * 2014-09-03 2017-05-04 에프코스 아게 전기 부품, 부품 어레인지먼트, 그리고 전기 부품 및 부품 어레인지먼트의 제조 방법
JP2017532776A (ja) * 2014-09-03 2017-11-02 エプコス アクチエンゲゼルシャフトEpcos Ag 電気部品および部品組立体ならびに電気部品の製造方法および部品組立体の製造方法
US10667400B2 (en) 2014-09-03 2020-05-26 Epcos Ag Electrical component, component arrangement, and a method for producing an electrical component and component arrangement
KR102193399B1 (ko) * 2014-09-03 2020-12-23 티디케이 일렉트로닉스 아게 전기 부품, 부품 어레인지먼트, 그리고 전기 부품 및 부품 어레인지먼트의 제조 방법
JPWO2016060073A1 (ja) * 2014-10-16 2017-04-27 株式会社村田製作所 複合デバイス
JP2016219798A (ja) * 2015-05-15 2016-12-22 サムソン エレクトロ−メカニックス カンパニーリミテッド. 電子部品パッケージ及びパッケージオンパッケージ構造
US10109588B2 (en) 2015-05-15 2018-10-23 Samsung Electro-Mechanics Co., Ltd. Electronic component package and package-on-package structure including the same
US10707388B2 (en) 2017-09-27 2020-07-07 Nichia Corporation Semiconductor device, and method for manufacturing semiconductor device

Also Published As

Publication number Publication date
EP1804562A1 (en) 2007-07-04
JP4310467B2 (ja) 2009-08-12
CN100508701C (zh) 2009-07-01
US20070178279A1 (en) 2007-08-02
JPWO2006043474A1 (ja) 2008-05-22
EP1804562A4 (en) 2011-01-26
CN101044805A (zh) 2007-09-26
EP1804562B1 (en) 2012-10-17
US7488897B2 (en) 2009-02-10

Similar Documents

Publication Publication Date Title
JP4310467B2 (ja) 複合多層基板及びその製造方法
JP4453702B2 (ja) 複合型電子部品及びその製造方法
JP4367414B2 (ja) 部品内蔵モジュールおよびその製造方法
JP3709882B2 (ja) 回路モジュールとその製造方法
US7812440B2 (en) Electronic package device, module, and electronic apparatus
WO2006035528A1 (ja) スタックモジュール及びその製造方法
JP4460341B2 (ja) 配線基板およびその製造方法
JP4725817B2 (ja) 複合基板の製造方法
JP4432517B2 (ja) 複合多層基板
JP5066830B2 (ja) セラミック多層基板
JP2004311598A (ja) 補強材付き基板、半導体素子と補強材と基板とからなる配線基板
JP4821424B2 (ja) セラミック多層基板及びその製造方法
JP2006128229A (ja) 複合多層基板
JP2006196857A (ja) ケース付き複合回路基板及びその製造方法
JP4385782B2 (ja) 複合多層基板及びその製造方法
WO2013035717A1 (ja) モジュールおよびモジュールの製造方法
US6407927B1 (en) Method and structure to increase reliability of input/output connections in electrical devices
JP4403820B2 (ja) 積層型電子部品およびその製造方法
JP2005235807A (ja) 積層型電子部品およびその製造方法
WO2008004423A1 (fr) Carte de câblage ayant un conducteur en forme de colonne et son procédé de fabrication
JP2007317712A (ja) 部品内蔵複合配線基板及びその製造方法
JP2006310498A (ja) キャビティ付きセラミック多層基板
WO2013099360A1 (ja) モジュールおよびこれを備えるモジュール搭載部品
JP2014212150A (ja) セラミック多層基板の接合構造、及び接合方法
JP2005011908A (ja) 中継基板、半導体素子付き中継基板、中継基板付き基板、半導体素子と中継基板と基板とからなる構造体

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2006517873

Country of ref document: JP

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV LY MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005793224

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11734522

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 200580035905.1

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWP Wipo information: published in national office

Ref document number: 2005793224

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 11734522

Country of ref document: US