JP5454681B2 - モジュール基板およびその製造方法 - Google Patents

モジュール基板およびその製造方法 Download PDF

Info

Publication number
JP5454681B2
JP5454681B2 JP2012517265A JP2012517265A JP5454681B2 JP 5454681 B2 JP5454681 B2 JP 5454681B2 JP 2012517265 A JP2012517265 A JP 2012517265A JP 2012517265 A JP2012517265 A JP 2012517265A JP 5454681 B2 JP5454681 B2 JP 5454681B2
Authority
JP
Japan
Prior art keywords
substrate
electronic component
main surface
resin
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012517265A
Other languages
English (en)
Other versions
JPWO2011148915A1 (ja
Inventor
一生 山元
明彦 鎌田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP2012517265A priority Critical patent/JP5454681B2/ja
Publication of JPWO2011148915A1 publication Critical patent/JPWO2011148915A1/ja
Application granted granted Critical
Publication of JP5454681B2 publication Critical patent/JP5454681B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4697Manufacturing multilayer circuits having cavities, e.g. for mounting components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/145Arrangements wherein electric components are disposed between and simultaneously connected to two planar printed circuit boards, e.g. Cordwood modules
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/186Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/13Moulding and encapsulation; Deposition techniques; Protective layers
    • H05K2203/1305Moulding and encapsulation
    • H05K2203/1316Moulded encapsulation of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Combinations Of Printed Boards (AREA)

Description

本発明は、電子部品を内蔵するモジュール基板に関するものである。
特許文献1に開示のモジュール基板は次のように構成されている。まずキャビティを有するコア基板を用意する。また一方主面上に回路パターンが形成された樹脂フィルムを用意する。樹脂フィルムの回路パターン上には電子部品が実装されている。次にコア基板と樹脂フィルムを、キャビティに電子部品を収容するように貼り合わせて熱圧着する。熱圧着後、樹脂フィルムを熱硬化してから、樹脂フィルムを貫通するビアホールを形成し、樹脂フィルムの他方主面上に回路パターンを形成する。キャビティに収容された電子部品は、ビアホールによって樹脂フィルムの他方主面上の回路パターンと接続される。
特開2002−43754号公報
樹脂フィルムは熱圧着時にその樹脂が流動するため、回路パターンおよび電子部品の位置がばらつく。位置がばらつくと所定位置に形成するビアホールとの接続不良が起こるため、電子部品を実装するために形成する樹脂フィルム上の回路パターンは大きくする必要があった。そのため端子数が多く、端子間ピッチの狭い電子部品をキャビティに収容することはできなかった。また樹脂フィルムからはキャビティを充填するような樹脂量を供給することができないため、キャビティを樹脂充填する場合には、別途樹脂を供給する必要があった。
上記問題点を解決するために、本発明のモジュール基板は、一方主面に電子部品が実装された、平面視において矩形形状の第1の基板と、前記電子部品を収容するための孔が形成された第2の基板と、を備え、前記孔に前記電子部品が収容され、かつ前記第1の基板の相対向する2辺と前記第2の基板とが重なり、前記第1の基板の相対向する他の2辺と前記第2の基板との間にすき間ができるように前記第1の基板は前記第2の基板の一方主面に実装され、前記第2の基板の両主面には樹脂層が形成され、かつ前記孔の内部には樹脂が充填される。
このモジュール基板では、端子数が多く、端子間ピッチの狭い電子部品を、基板に実装してキャビティに収容することができる。さらにキャビティに収容された電子部品は樹脂層を形成する樹脂で封止できるため、信頼性を向上することができる。さらに、第1の基板の相対向する2辺と第2の基板とが重なり、第1の基板の相対向する他の2辺と第2の基板との間にすき間ができるため、この部分から樹脂をキャビティの内部に充填することができる
また本発明では、前記孔に収容された前記電子部品は、前記第2の基板の他方主面より突出することが好ましい。
この場合は、キャビティを有するコア基板の厚みよりも厚い電子部品を、キャビティに収容することが可能となり、モジュール基板の低背化を可能とすることができる。
また本発明では、前記第1の基板は一方主面に凹部を有し、前記電子部品は前記凹部に実装されることが好ましい。
この場合は、より厚みのある電子部品をキャビティに収容することができる。
また本発明では、前記第1の基板の他方主面には別の電子部品が実装されることが好ましい。
この場合は、モジュール基板の実装密度を向上することができる。
また本発明では、前記第1の基板内部には別の電子部品が内蔵されることが好ましい。
この場合は、モジュール基板の実装密度を向上させながら、モジュール基板の低背化を実現することができる。
また本発明では、前記孔は前記第1の基板で覆われることが好ましい。
この場合は、キャビティの面積に応じた電子部品を第1の基板に実装することが可能となる。
また、本発明では、第2の基板の両主面には、それぞれ別の電子部品が実装され、それ らの電子部品が樹脂層に覆われていることが好ましい。
また本発明のモジュール基板の製造方法は、電子部品を一方主面に実装した、平面視において矩形形状の第1の基板を準備する工程と、前記電子部品を収容するための孔を有する第2の基板を準備する工程と、前記第1の基板の一方主面の接続ランドと前記第2の基板の一方主面の前記孔周辺の接続ランドとを接続部材で接続し、前記孔に前記電子部品を収容するように、かつ前記第1の基板の相対向する2辺と前記第2の基板とが重なり、前記第1の基板の相対向する他の2辺と前記第2の基板との間にすき間ができるように前記第1の基板を前記第2の基板の一方主面に実装する実装工程と、前記第2の基板の両主面に樹脂層を形成し、かつ前記孔の内部に樹脂を充填する樹脂層形成工程と、を備える。
このモジュール基板の製造方法を用いると、端子数が多く、端子間ピッチの狭い電子部品を、基板に実装してキャビティに収容することができ、さらにキャビティに収容された電子部品が樹脂封止されることで、信頼性を向上することができる。
また本発明のモジュール基板の製造方法は、一方主面に接続ランドを有する、平面視において矩形形状の第1の基板を準備する工程と、電子部品を収容するための貫通孔を有する第2の基板を準備する工程と、前記第1の基板の一方主面の接続ランドと前記第2の基板の一方主面の前記孔周辺の接続ランドとを接続部材で接続し、前記第1の基板の相対向する2辺と前記第2の基板とが重なり、前記第1の基板の相対向する他の2辺と前記第2の基板との間にすき間ができるように前記第1の基板を前記第2の基板の一方主面に実装する第1実装工程と、前記第2の基板の他方主面側から、前記貫通孔に露出する前記第1の基板の一方主面に前記電子部品を実装する第2実装工程と、前記第2の基板の両主面に樹脂層を形成し、かつ前記貫通孔の内部に樹脂を充填する樹脂層形成工程と、を備える。
このモジュール基板の製造方法を用いると、より厚みのある電子部品をキャビティに収容して樹脂封止したモジュール基板を製造できる。
本発明によれば、端子数の多い電子部品であってもキャビティに収容することができ、さらにキャビティ内部を樹脂で充填することができる。この結果、電子部品の信頼性を向上することができる。また、第1の基板と第2の基板との間にすき間ができるため、この 部分から樹脂をキャビティの内部に充填することができる。
本発明の第1の実施形態におけるモジュール基板を示す断面図である。 本発明の第1の実施形態におけるモジュール基板の製造工程を示す断面図である。 本発明の第1の実施形態および変形例のモジュール基板におけるコア基板のキャビティ部分を垂直方向から見た概略図である。 本発明の第2の実施形態におけるモジュール基板を示す断面図である。 本発明の第2の実施形態におけるモジュール基板の製造工程を示す断面図である。 本発明の第3の実施形態におけるモジュール基板を示す断面図である。 本発明の第4の実施形態におけるモジュール基板を示す断面図である。 本発明のモジュール基板の変形例を示す断面図である。 本発明のモジュール基板の変形例を示す断面図である。
以下、本発明に係るモジュール基板およびその製造方法の実施形態を、図面を参照して説明する。
(第1の実施形態)
図1は、本発明の第1の実施形態であるモジュール基板10の断面図である。コア基板11はセラミックグリーンシートを積層してなるLTCC(低温焼成セラミックス:Low Temperature Co−fired Ceramics)基板で構成されている。コア基板11の内部には内部配線12が形成されている。またコア基板11の両主面には表面電極13が形成されており、両主面に貫通する貫通孔であるキャビティ16が形成されている。表面電極13上にはハンダ14を介して電子部品15が実装されている。
小片基板17は内部に内部配線18を有しており、一方主面上に表面電極19が形成されている。小片基板17の一方主面上の表面電極19上には、ハンダ14を介して電子部品20が実装されている。キャビティ16に電子部品20を収容するように、小片基板17はコア基板11の一方主面上に実装されている。ここでは、コア基板11のキャビティ16周囲の表面電極13上に小片基板17がハンダ14を介して実装されている。
コア基板11の両主面には樹脂によって樹脂層21が形成され、キャビティ16内部も樹脂充填されている。外部電極22はコア基板11の他方主面に形成された樹脂層21上に形成されており、その表面にはメッキ膜23が形成されている。外部電極22は樹脂層21を貫通するように形成されたビア24によって表面電極13と接続されている。
次に本第1の実施形態にかかるモジュール基板の製造方法を、図2を用いて説明する。図2(a)に示すように、小片基板17を用意する。小片基板17には内部配線18と表面電極19が形成されている。次に小片基板17の表面電極19上にハンダ14を介して電子部品20を実装する。電子部品20は多端子の電子部品である。ここで小片基板17は樹脂基板でもよいし、LTCC基板であってもよく、いずれの基板であっても、端子数が多く、端子間ピッチが狭い電子部品20を実装できる。
次に図2(b)に示すように、コア基板11を用意する。コア基板11は貫通孔であるキャビティ16が形成されたLTCC基板である。コア基板11の両主面上には表面電極13が形成されている。またコア基板11には内部配線12が形成されている。
次に、コア基板11の一方主面上の表面電極13上に接続部材となるハンダ14を印刷し、電子部品15を実装し、さらに電子部品20が実装された小片基板17を実装する。ここで小片基板17には中央部に電子部品20が実装されており、端部には、コア基板11と接続するための表面電極19が形成されている。またコア基板11のキャビティ16の周囲には表面電極13が形成されている。小片基板17をコア基板11にハンダ14を用いて実装するとき、小片基板17の端部の表面電極19と、コア基板11のキャビティ16の周囲の表面電極13が対応するように実装する。このように構成することにより、小片基板17の中央部に実装された電子部品20をコア基板11のキャビティ16に収容することができる。
接続部材となるハンダ14の印刷する厚みを調整し、コア基板11と小片基板17との間に50μm以上のすき間ができるようにすることで、後述する樹脂層21の形成時に、樹脂をキャビティ16の内部に充填することができる。ハンダ14の厚みの調整は、印刷に使用するメタルマスクの厚みの調整で行い、コア基板11と小片基板17との間のすき間を50〜100μmとすることができる。
次に、図2(c)に示すように、コア基板11の他方主面に電子部品15を一方主面と同様の方法で実装する。
次に図2(d)に示すように、コア基板11の両主面に樹脂層21を形成する。まず電子部品15および小片基板17が実装されているコア基板11の一方主面に樹脂シートを積層する。樹脂シートはPETフィルム上に複合樹脂を成形し半硬化させたものであり、いわゆるBステージ状態またはプリフレグ状態である。複合樹脂は熱硬化性樹脂と無機フィラーを混合したものである。熱硬化性樹脂は、例えばエポキシ樹脂、フェノール樹脂、シアネート樹脂等である。無機フィラーは、例えばAl23、SiO2、TiO2等である。
前述のとおりコア基板11と小片基板17にはすき間が形成されており、積層された樹脂シートの樹脂が、すき間からキャビティ16の内部に流入することで、キャビティ16の内部が樹脂充填される。樹脂シートの積層後、熱硬化処理を施す。これによって一方主面に樹脂層21が形成される。
次いで、他方主面にも同様にして樹脂シートを積層し、熱硬化によって樹脂層21を形成することで、コア基板11の両面に樹脂層21が形成される。なお、コア基板11の両主面に樹脂シートを積層し、熱硬化することで、両主面の樹脂層21を一括して形成してもかまわない。
次に図2(e)に示すように、ビア24と外部電極22とメッキ膜23を形成し、本発明の第1の実施形態であるモジュール基板10を形成する。
具体的には、ビア24はレーザーにて樹脂層21に貫通穴を形成して、次に薬液により貫通穴をデスミア処理した後、貫通穴に導電性ペーストを充填し硬化して形成する。ここで、導電性ペーストは金属粒子と熱硬化性樹脂を混合したものである。金属粒子は、例えばAu、Ag、Cu、Ni、Sn、Bi等の粒子である。熱硬化性樹脂は、例えばエポキシ樹脂、フェノール樹脂、シアネート樹脂等である。
外部電極22は、形成されたビア24の上面に銅箔を貼り付け、エッチングレジストを印刷してエッチングを行って形成する。
さらに外部電極22の表面には、メッキ膜23を形成する。メッキ膜23はNi/Snメッキ膜又はNi/Auメッキ膜等を湿式メッキ等によって形成する。以上の製造方法によってモジュール基板10が完成する。
第1の実施形態に係るモジュール基板10では、多端子で端子間ピッチの狭い電子部品であっても実装できる小片基板17に電子部品20を実装して、コア基板11のキャビティ16に収容しており、キャビティ16に多端子で端子間ピッチの狭い電子部品を収容することが可能である。またキャビティ16の内部に樹脂が充填されることで、キャビティ16に収容される電子部品20が樹脂封止されるため、電子部品20の信頼性を向上することができる。
図3はコア基板11におけるキャビティ16の部分を垂直方向から見た概略図であり、キャビティ16と小片基板17の位置を示している。図3(a)において、小片基板17はキャビティ16よりも大きく、小片基板17の4辺に沿って形成されている表面電極によってコア基板11と接続されている。小片基板17とコア基板11が重なる部分の寸法Tは50〜400μmであることが望ましく、キャビティ16の内部に樹脂が流入し易くなる。
図3(b)は第1の実施形態の変形例である。小片基板17bは寸法Tで2辺がコア基板11と重なり、他の2辺が寸法Tbでコア基板とすき間を有している。すき間があることで、キャビティ16の内部への樹脂の流入がさらに容易となる。
(第2の実施形態)
図4は、本発明の第2の実施形態であるモジュール基板10Aの断面図である。第1の実施形態と対応する部分には同一符号を付して重複説明を省略する。第2の実施形態では、電子部品20が実装されている小片基板25が、一方主面にキャビティ30を有する点で第1の実施形態と異なる。
小片基板25の一方主面には中央部にキャビティ30があり、この周囲には端部表面電極27が形成されている。キャビティ30の底面には底面表面電極28が形成されており、電子部品20がハンダ14を介して底面表面電極28上に実装されている。小片基板25の他方主面には表面電極26が形成されている。
本第2の実施形態にかかるモジュール基板の製造方法を、図5を用いて説明する。図5(a)に示すように、キャビティ16を有するコア基板11と、キャビティ30を有する小片基板25を用意する。小片基板25はセラミックグリーンシートを積層して形成したLTCC基板である。積層のときにパンチでくり抜き穴を形成した積層体と、くり抜き穴を有さない積層体を圧着することで、くり抜き穴の部分をキャビティ30とすることができる。
コア基板11の一方主面の表面電極13上に電子部品15を実装し、キャビティ16の周囲の表面電極13上には小片基板25を実装する。小片基板25のキャビティ30の底面は、コア基板11の他方主面に露出する。
次に図5(b)に示すように、コア基板11の他方主面側から小片基板25の底部表面電極28上にディスペンサによってハンダ14を供給して塗布し、電子部品20を実装する。電子部品20はキャビティ16およびキャビティ30に収容される。さらにコア基板11の他方主面に電子部品15を実装する。
次に図5(c)に示すようにコア基板11の両主面に樹脂層21を形成する。コア基板11と小片基板25にはすき間が形成されているため、樹脂がキャビティ16およびキャビティ30の内部に流入し、樹脂充填される。次に図5(d)に示すように、ビア24と外部電極22とメッキ膜23を形成し、モジュール基板10Aが完成する。
第2の実施形態に係るモジュール基板10Aでは、小片基板25がキャビティ30を有することにより、電子部品20をコア基板のキャビティ16と小片基板25のキャビティ30に収容することができ、モジュール基板を低背化することができる。
また第2の実施形態では、小片基板25をコア基板11の一方主面に実装してから、コア基板11の他方主面側から小片基板25の一方主面に電子部品20を実装する製造方法としている。この製造方法は、小片基板25がキャビティを有していない場合であっても当然行うことができる。
(第3の実施形態)
図6は、本発明の第3の実施形態であるモジュール基板10Bの断面図である。第1の実施形態と対応する部分には同一符号を付して重複説明を省略する。第3の実施形態では、小片基板31の一方主面上の表面電極32上にハンダ14を介して電子部品20が実装され、他方主面上の表面電極32上にハンダ14を介して電子部品15が実装されている点で第1の実施形態と異なる。
このように、第3の実施形態に係るモジュール基板10Bでは、小片基板31の両主面に電子部品を実装できるため、モジュール基板に内蔵できる部品数を増加させることができるため、実装密度を向上することができ、モジュール基板の小型化が可能となる。
(第4の実施形態)
図7は、本発明の第4の実施形態であるモジュール基板10Cの断面図である。第1の実施形態と対応する部分には同一符号を付して重複説明を省略する。第4の実施形態では、小片基板34の一方主面上に電子部品20が実装され、内部に電子部品15が内蔵されている点で第1の実施形態と異なる。小片基板34は複数の層からなり、内部に内部配線を有している。電子部品15は内部配線に接続されている。
このように、第4の実施形態に係るモジュール基板10Cでは、小片基板34の一方主面に電子部品を実装し、かつ、小片基板34の内部にも電子部品を内蔵できるため、モジュール基板に内蔵できる部品数を増加させることができる。この結果、モジュール基板の実装密度を向上することができるとともに、モジュール基板を低背化することができ、更なるモジュール基板の小型化が可能となる。
本発明の実施形態の変形例を図8および図9で説明する。図8に示すモジュール基板10Dでは、小片基板17がインクジェット法により形成されたポスト33によってコア基板11に実装されている。小片基板17とコア基板11のすき間をより大きくすることができるため、キャビティ16への樹脂の流入性がより向上する。
図9に示すモジュール基板10Eでは、コア基板11のキャビティ16は非貫通孔である。この場合でもキャビティ16に樹脂充填するという本発明の効果は維持される。このように電子部品20の大きさに応じて、コア基板11のキャビティ16は非貫通孔または貫通孔とすることができる。
以上の実施形態においては、コア基板としてLTCC基板の例を示したが、リジット基板やフレキシブル基板などの樹脂基板を用いてもよい。
10 モジュール基板
11 コア基板
12 内部配線
14 ハンダ
15 電子部品
16 キャビティ
17 小片基板
20 電子部品
21 樹脂層
22 外部電極
23 メッキ膜
24 ビア
33 ポスト

Claims (9)

  1. 一方主面に電子部品が実装された、平面視において矩形形状の第1の基板と、
    前記電子部品を収容するための孔が形成された第2の基板と、を備え、
    前記孔に前記電子部品が収容され、かつ前記第1の基板の相対向する2辺と前記第2の基板とが重なり、前記第1の基板の相対向する他の2辺と前記第2の基板との間にすき間ができるように前記第1の基板は前記第2の基板の一方主面に実装され、
    前記第2の基板の両主面には樹脂層が形成され、かつ前記孔の内部には樹脂が充填される、モジュール基板。
  2. 前記孔に収容された前記電子部品は、前記第2の基板の他方主面より突出する、請求項1に記載のモジュール基板。
  3. 前記第1の基板は一方主面に凹部を有し、前記電子部品は前記凹部に実装される、請求項1又は請求項2に記載のモジュール基板。
  4. 前記第1の基板の他方主面には別の電子部品が実装される、請求項1乃至の何れか1項に記載のモジュール基板。
  5. 前記第1の基板内部には別の電子部品が内蔵される、請求項1乃至の何れか1項に記載のモジュール基板。
  6. 前記孔は前記第1の基板で覆われる、請求項1乃至の何れか1項に記載のモジュール基板。
  7. 前記第2の基板の両主面には、それぞれ別の電子部品が実装され、当該電子部品が前記樹脂層に覆われている、請求項1乃至の何れか1項に記載のモジュール基板。
  8. 電子部品を一方主面に実装した、平面視において矩形形状の第1の基板を準備する工程と、
    前記電子部品を収容するための孔を有する第2の基板を準備する工程と、
    前記第1の基板の一方主面の接続ランドと前記第2の基板の一方主面の前記孔周辺の接続ランドとを接続部材で接続し、前記孔に前記電子部品を収容するように、かつ前記第1の基板の相対向する2辺と前記第2の基板とが重なり、前記第1の基板の相対向する他の2辺と前記第2の基板との間にすき間ができるように前記第1の基板を前記第2の基板の一方主面に実装する実装工程と、
    前記第2の基板の両主面に樹脂層を形成し、かつ前記孔の内部に樹脂を充填する樹脂層形成工程と、を備えるモジュール基板の製造方法。
  9. 一方主面に接続ランドを有する、平面視において矩形形状の第1の基板を準備する工程と、
    電子部品を収容するための貫通孔を有する第2の基板を準備する工程と、
    前記第1の基板の一方主面の接続ランドと前記第2の基板の一方主面の前記孔周辺の接続ランドとを接続部材で接続し、前記第1の基板の相対向する2辺と前記第2の基板とが重なり、前記第1の基板の相対向する他の2辺と前記第2の基板との間にすき間ができるように前記第1の基板を前記第2の基板の一方主面に実装する第1実装工程と、
    前記第2の基板の他方主面側から、前記貫通孔に露出する前記第1の基板の一方主面に前記電子部品を実装する第2実装工程と、
    前記第2の基板の両主面に樹脂層を形成し、かつ前記貫通孔の内部に樹脂を充填する樹脂層形成工程と、を備えるモジュール基板の製造方法。
JP2012517265A 2010-05-26 2011-05-24 モジュール基板およびその製造方法 Active JP5454681B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012517265A JP5454681B2 (ja) 2010-05-26 2011-05-24 モジュール基板およびその製造方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2010120645 2010-05-26
JP2010120645 2010-05-26
JP2012517265A JP5454681B2 (ja) 2010-05-26 2011-05-24 モジュール基板およびその製造方法
PCT/JP2011/061807 WO2011148915A1 (ja) 2010-05-26 2011-05-24 モジュール基板およびその製造方法

Publications (2)

Publication Number Publication Date
JPWO2011148915A1 JPWO2011148915A1 (ja) 2013-07-25
JP5454681B2 true JP5454681B2 (ja) 2014-03-26

Family

ID=45003905

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012517265A Active JP5454681B2 (ja) 2010-05-26 2011-05-24 モジュール基板およびその製造方法

Country Status (4)

Country Link
US (1) US9674970B2 (ja)
JP (1) JP5454681B2 (ja)
CN (1) CN102907188B (ja)
WO (1) WO2011148915A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10660227B2 (en) 2016-12-15 2020-05-19 Murata Manufacturing Co., Ltd. Electronic module and method of manufacturing electronic module

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI446602B (zh) * 2011-06-13 2014-07-21 Subtron Technology Co Ltd 封裝載板及封裝結構
JP6230794B2 (ja) * 2013-01-31 2017-11-15 新光電気工業株式会社 電子部品内蔵基板及びその製造方法
KR102281458B1 (ko) * 2014-06-23 2021-07-27 삼성전기주식회사 소자 내장형 인쇄회로기판, 반도체 패키지 및 그 제조방법
FR3044864B1 (fr) * 2015-12-02 2018-01-12 Valeo Systemes De Controle Moteur Dispositif electrique et procede d'assemblage d'un tel dispositif electrique
WO2022102444A1 (ja) * 2020-11-10 2022-05-19 株式会社村田製作所 電子部品モジュール、および、電子部品モジュールの製造方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000236151A (ja) * 1999-02-15 2000-08-29 Seiko Epson Corp 組み合わせ基板およびその接合方法
WO2001005201A1 (fr) * 1999-07-09 2001-01-18 Fujitsu Limited Carte a circuit imprime, substrat auxiliaire de montage hierarchique et dispositif electronique
JP2001053411A (ja) * 1999-08-16 2001-02-23 Hitachi Kokusai Electric Inc プリント基板に対して実装部材を固定する方法、および、同固定構造
JP2003158239A (ja) * 2001-11-22 2003-05-30 Sony Corp マルチチップ回路モジュール及びその製造方法
JP2005504443A (ja) * 2001-08-31 2005-02-10 エプコス アクチエンゲゼルシャフト 構成要素装置
JP2005045284A (ja) * 2001-03-26 2005-02-17 Denso Corp 電子部品の実装方法
JP2005109307A (ja) * 2003-10-01 2005-04-21 Matsushita Electric Ind Co Ltd 回路部品内蔵基板およびその製造方法
WO2006043474A1 (ja) * 2004-10-22 2006-04-27 Murata Manufacturing Co., Ltd. 複合多層基板及びその製造方法
JP2006245435A (ja) * 2005-03-04 2006-09-14 Ricoh Co Ltd 組立部品、組立部品用のマザー基板、組立部品用のモジュール基板、組立部品用のモジュール基板製造方法、電子回路装置および電子機器
JP2006310541A (ja) * 2005-04-28 2006-11-09 Ngk Spark Plug Co Ltd 多層配線基板及びその製造方法、多層配線基板構造体及びその製造方法
WO2007072616A1 (ja) * 2005-12-22 2007-06-28 Murata Manufacturing Co., Ltd. 部品内蔵モジュールおよびその製造方法
WO2009037833A1 (ja) * 2007-09-21 2009-03-26 Panasonic Corporation 立体プリント配線板およびその製造方法ならびに電子部品モジュール

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5200362A (en) * 1989-09-06 1993-04-06 Motorola, Inc. Method of attaching conductive traces to an encapsulated semiconductor die using a removable transfer film
JP4315580B2 (ja) 2000-07-21 2009-08-19 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
US6680441B2 (en) * 2001-06-13 2004-01-20 Denso Corporation Printed wiring board with embedded electric device and method for manufacturing printed wiring board with embedded electric device
JP4899269B2 (ja) 2001-08-09 2012-03-21 株式会社村田製作所 電子部品ユニットおよびその製造方法
JP5326269B2 (ja) * 2006-12-18 2013-10-30 大日本印刷株式会社 電子部品内蔵配線板、及び電子部品内蔵配線板の放熱方法

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000236151A (ja) * 1999-02-15 2000-08-29 Seiko Epson Corp 組み合わせ基板およびその接合方法
WO2001005201A1 (fr) * 1999-07-09 2001-01-18 Fujitsu Limited Carte a circuit imprime, substrat auxiliaire de montage hierarchique et dispositif electronique
JP2001053411A (ja) * 1999-08-16 2001-02-23 Hitachi Kokusai Electric Inc プリント基板に対して実装部材を固定する方法、および、同固定構造
JP2005045284A (ja) * 2001-03-26 2005-02-17 Denso Corp 電子部品の実装方法
JP2005504443A (ja) * 2001-08-31 2005-02-10 エプコス アクチエンゲゼルシャフト 構成要素装置
JP2003158239A (ja) * 2001-11-22 2003-05-30 Sony Corp マルチチップ回路モジュール及びその製造方法
JP2005109307A (ja) * 2003-10-01 2005-04-21 Matsushita Electric Ind Co Ltd 回路部品内蔵基板およびその製造方法
WO2006043474A1 (ja) * 2004-10-22 2006-04-27 Murata Manufacturing Co., Ltd. 複合多層基板及びその製造方法
JP2006245435A (ja) * 2005-03-04 2006-09-14 Ricoh Co Ltd 組立部品、組立部品用のマザー基板、組立部品用のモジュール基板、組立部品用のモジュール基板製造方法、電子回路装置および電子機器
JP2006310541A (ja) * 2005-04-28 2006-11-09 Ngk Spark Plug Co Ltd 多層配線基板及びその製造方法、多層配線基板構造体及びその製造方法
WO2007072616A1 (ja) * 2005-12-22 2007-06-28 Murata Manufacturing Co., Ltd. 部品内蔵モジュールおよびその製造方法
WO2009037833A1 (ja) * 2007-09-21 2009-03-26 Panasonic Corporation 立体プリント配線板およびその製造方法ならびに電子部品モジュール

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10660227B2 (en) 2016-12-15 2020-05-19 Murata Manufacturing Co., Ltd. Electronic module and method of manufacturing electronic module

Also Published As

Publication number Publication date
US20130077262A1 (en) 2013-03-28
CN102907188A (zh) 2013-01-30
CN102907188B (zh) 2015-10-21
JPWO2011148915A1 (ja) 2013-07-25
WO2011148915A1 (ja) 2011-12-01
US9674970B2 (en) 2017-06-06

Similar Documents

Publication Publication Date Title
JP5395360B2 (ja) 電子部品内蔵基板の製造方法
EP2592915B1 (en) Manufacturing method for laminated wiring board
JP5100081B2 (ja) 電子部品搭載多層配線基板及びその製造方法
EP1956878B1 (en) Method of manufacturing multilayer wiring board
KR20090130727A (ko) 전자부품 내장형 인쇄회로기판 및 그 제조방법
JP5077324B2 (ja) 配線基板
JP5093353B2 (ja) 部品内蔵モジュールの製造方法及び部品内蔵モジュール
JP5454681B2 (ja) モジュール基板およびその製造方法
JP2011258772A (ja) 配線基板及びその製造方法並びに半導体装置
WO2009118925A1 (ja) 電子部品内蔵配線板及びその製造方法
JP2010141098A (ja) 電子部品内蔵基板及びその製造方法
JP2016063130A (ja) プリント配線板および半導体パッケージ
JP4954765B2 (ja) 配線基板の製造方法
KR100747022B1 (ko) 임베디드 인쇄회로기판 및 그 제작방법
JP5179856B2 (ja) 配線基板内蔵用部品及びその製造方法、配線基板
WO2011030542A2 (ja) 電子部品モジュールおよびその製造方法
JP2015225895A (ja) プリント配線板および半導体パッケージ、ならびにプリント配線板の製造方法
JP5192865B2 (ja) 部品内蔵配線基板の製造方法
JP2007318089A (ja) 配線基板
JP5539453B2 (ja) 電子部品搭載多層配線基板及びその製造方法
JP2008182039A (ja) 多層配線板およびその製造方法
JP4597561B2 (ja) 配線基板およびその製造方法
JP5671857B2 (ja) 埋め込み部品具有配線板の製造方法
JP4814129B2 (ja) 部品内蔵配線基板、配線基板内蔵用部品
JP2009147177A (ja) 配線基板内蔵用コンデンサ及び配線基板

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121017

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130605

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130802

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130802

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130918

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131210

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131223

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5454681

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150