WO2006025387A1 - バンプ形成方法及びはんだバンプ - Google Patents

バンプ形成方法及びはんだバンプ Download PDF

Info

Publication number
WO2006025387A1
WO2006025387A1 PCT/JP2005/015765 JP2005015765W WO2006025387A1 WO 2006025387 A1 WO2006025387 A1 WO 2006025387A1 JP 2005015765 W JP2005015765 W JP 2005015765W WO 2006025387 A1 WO2006025387 A1 WO 2006025387A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
resin
bump
solder powder
solder
Prior art date
Application number
PCT/JP2005/015765
Other languages
English (en)
French (fr)
Inventor
Seiji Karashima
Yoshihisa Yamashita
Satoru Tomekawa
Takashi Kitae
Seiichi Nakatani
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to US11/661,821 priority Critical patent/US7799607B2/en
Priority to EP05776918A priority patent/EP1796155A4/en
Priority to KR1020077004833A priority patent/KR101139050B1/ko
Publication of WO2006025387A1 publication Critical patent/WO2006025387A1/ja

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3485Applying solder paste, slurry or powder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0613Square or rectangular array
    • H01L2224/06131Square or rectangular array being uniform, i.e. having a uniform pitch across the array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring the bump preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11005Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for aligning the bump connector, e.g. marks, spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/115Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/1152Self-assembly, e.g. self-agglomeration of the bump material in a fluid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83102Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus using surface energy, e.g. capillary forces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83874Ultraviolet [UV] curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/8388Hardening the adhesive by cooling, e.g. for thermoplastics or hot-melt adhesives
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83886Involving a self-assembly process, e.g. self-agglomeration of a material dispersed in a fluid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01009Fluorine [F]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01051Antimony [Sb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01056Barium [Ba]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0133Ternary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/1579Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10977Encapsulated connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/0278Flat pressure, e.g. for connecting terminals with anisotropic conductive adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/043Reflowing of solder coated conductors, not during connection of components, e.g. reflowing solder paste
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/08Treatments involving gases
    • H05K2203/083Evaporation or sublimation of a compound, e.g. gas bubble generating agent
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/08Treatments involving gases
    • H05K2203/087Using a reactive gas
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads

Definitions

  • the present invention relates to a method for forming bumps on electrodes formed on a substrate, and more particularly to a method for forming fine bumps having improved uniformity on electrodes arranged in a narrow pitch. .
  • solder bumps are generally formed on the electrode terminals of the LSI chip, and are generally joined together to the electrodes formed on the wiring board via the solder bumps.
  • a plating method As a bump forming technique, a plating method, a screen printing method, and the like have been developed. Although the plating method is suitable for narrow pitches, the process is complicated and there are problems in productivity. The screen printing method is excellent in productivity but is narrow in terms of using a mask. Not suitable for moths.
  • solder paste made of a mixture of solder powder and flux is applied to the surface of the electrode.
  • a technology that forms solder bumps selectively on highly wettable electrodes without causing short circuit between adjacent electrodes by solid-coating on the substrate on which the substrate is formed and heating the substrate to melt the solder powder See, for example, Japanese Patent Laid-Open No. 2000-94179 (hereinafter referred to as “Patent Document 1”)).
  • a paste-like composition (so-called chemical reaction precipitation solder) mainly composed of an organic acid lead salt and metallic tin is applied onto the substrate on which the electrodes are formed, and the substrate is heated. Therefore, there is a technique for causing a substitution reaction between Pb and Sn and selectively depositing a Pb / Sn alloy on an electrode of a substrate (for example, JP-A-1-157796 (hereinafter referred to as “Patent Document 2”)). And the electronics packaging technology, September 2000, pp. 38-45 (hereinafter also referred to as “Non-patent Document 1”).
  • Patent Document 4 a material used as a solder paste by kneading a flux containing rosin and solder powder is disclosed in Japanese Patent Laid-Open No. 2001-219294 (hereinafter also referred to as "Patent Document 4").
  • Patent Document 5 a technique for mounting a semiconductor chip on a substrate using a resin containing a low-melting-point metal filler has been proposed (for example, Japanese Patent Laid-Open No. 2004-260131 (hereinafter referred to as “Japanese Patent Publication No. 5”).
  • Non-Patent Document 3 10th Symposium on Microjoining and Assembly Technology in Electronics "February 5- 6, 2004, pp.183-188 (hereinafter also referred to as” Non-Patent Document 3 ”) and 9th Symposium on” Microjoining and Assembly Technology in Electronics " February 6-7, 2003, pp.115-120 (see also “Non-Patent Document 4”).
  • This technology melts the metal filler (conductive particles) in the resin to form a metal bond between the substrate and the electrode of the semiconductor chip in a self-aligned manner, especially Non-Patent Document 3 and Non-Patent Document. 4 mainly explores the mechanism of self-aligned formation of metal junctions.
  • Non-Patent Document 3, Non-Patent Document 4 and Patent Document 5 also disclose the use of reducing resin as the resin.
  • the disclosed rosin composition is a so-called no floater.
  • Eve's underfill material see, for example, Japanese Patent Application Laid-Open No. 2001-329048, a carboxylic acid produced by adding an acid anhydride curing agent to a resin composition and hydrolyzing the acid anhydride This causes flux activity.
  • Patent Document 1 and Patent Document 2 were originally developed as a technique for selectively pre-coating solder on an electrode formed on a substrate, and are used for bump formation necessary for flip chip mounting. In order to apply, there are the following problems.
  • Patent Document 1 The technique of Patent Document 1 is intended to cause a short circuit between adjacent terminals while controlling the surface acidity of the solder powder and having wettability to metal.
  • control the oxidation amount and the oxidation method it is difficult to obtain a predetermined bump height while satisfying both the inherent wettability and the short circuit.
  • Patent Document 3 since the solder powder is uniformly deposited on the electrode, uniform solder bumps can be obtained and the degree of freedom in selecting the solder composition is great. It is excellent in that it is easy to cope with conversion.
  • the height of the bump is determined by the particle size of the solder powder particles to be attached. When the particle size of the solder powder particles is increased, it becomes difficult to uniformly attach the solder powder on the electrode. Therefore, there is a problem that the uniformity of the bump height is lowered when trying to obtain the bump height required in flip chip mounting.
  • the process of selectively forming an adhesive film on the electrode surface essential by the technique of Patent Document 3 requires a special chemical treatment using a chemical reaction, and thus the process becomes complicated. At the same time, it leads to increased costs, and there are still issues in application to mass production processes.
  • solder bumps are to be formed by the technique disclosed in Patent Document 4, since it is a printing method using a general metal mask, it is suitable for narrow pitches, leaving problems!
  • the present invention has been made in view of the strong point, and it is possible to more uniformly form a large number of fine bumps applicable to next-generation LSI flip chip mounting, and to form a highly productive bump. It aims to provide a method.
  • the molten solder powder self-assembles on the electrodes, thereby forming bumps on the electrodes.
  • the resin supplied to the substrate is a resin composition containing solder powder and a convection additive.
  • the resin composition is applied onto the substrate, and the resin composition is applied to the substrate in the form of a thin film. It is preferable to supply.
  • the heating step of the substrate is performed at a temperature at which the viscosity of the resin is lowered.
  • the heating step of the substrate is performed at a temperature higher than the boiling point of the convective additive.
  • the boiling convective addition is performed.
  • the agent is preferably convective in the fat
  • the solder powder preferably convects in the resin.
  • the convection additive may boil at the same time or immediately after the solder powder melts, and the above-mentioned effect of the convection additive appears.
  • the effects of the present invention can be utilized in a state where both phenomena have occurred.
  • the convective additive comprises a solvent, glycerin, a wax (for example, a wax such as an electron wax), isopropyl alcohol, butyl acetate, butyral carbitol and ethylene glycol. It consists of at least one material selected from the group.
  • the solvent is a liquid component constituting the flux (a component that is liquid at room temperature).
  • the flux is a so-called “flux” that is conventionally used for soldering.
  • the solvent include alcohols such as isopropyl alcohol and organic solvents such as butyl carbitol acetate. Even if the solvent is contained in the flux, the effect as a convective additive can be obtained.
  • oxygen bubbles may be generated by a reduction reaction of a metal pattern such as a conductive pattern or conductive particles, not only from a solvent.
  • the bubbles are more preferable because the effect of the convection additive can be exhibited.
  • the moisture contained in the substrate can act as a convection additive.
  • the coffin used in the method of this invention may contain the coffin, the activator, the detergent, etc. which are generally contained in it. Therefore, in the present invention
  • the resin may contain other components other than the solvent and the solvent contained in the flux, that is, the resin may contain the flux.
  • the convective additive may be a material that releases or generates a component that can be boiled during the heating step. That is, a convective compound that newly brings such a component under the thermal environment in the heating process can be used as an additive.
  • a convective compound that decomposes by heating and results in a component having a function equivalent to that of a convective additive, such as a hydrate, particularly a compound containing water of crystallization (for example, aluminum hydroxide) , Dosonite, ammonium metaborate, barium metaborate, azodicarbonamide, sodium bicarbonate) and the like.
  • the resin to be supplied to the substrate that is, the resin constituting the resin composition for forming a bump is a thermosetting resin (for example, epoxy resin), It is one of a thermoplastic resin (for example, polycarbonate resin resin) or a photocurable (for example, ultraviolet curable) resin (for example, photocurable epoxy resin), and unless it adversely affects the present invention, V, one of them is the main component and may contain other types of resin (eg phenol resin)! Content of this specification
  • the curing reaction must not be completed in the heating process, and preferably does not proceed so much even if the curing reaction starts. It is preferable that the curing reaction does not substantially start.
  • the substrate may be further heated to allow the curing reaction to proceed or complete.
  • the substrate in the heating step of the substrate, is heated while a flat plate is brought into contact with the surface of the resin supplied on the substrate.
  • the electrode formed on the substrate and therefore the substrate
  • the substrate is held at an integral distance from the flat plate, thereby providing a certain gap. That is, it is preferable that the distance between the electrode and the flat plate is not changed during the heating process.
  • the substrate is heated while pressing the supplied grease by applying a certain pressure to the flat plate in the heating step of the substrate. It may be heated. As described above, the distance between the electrode and the flat plate varies during the heating process. As a result, it may be difficult to press the resin during at least a part of the heating process.
  • the flat plate has low wettability with respect to the material constituting the solder powder, and is made of a material (for example, glass)! /, And has a layer of such a material on the contact surface with the resin. It is preferable.
  • the solder powder has a particle force with substantially the same particle size, which is preferably one having a sharp particle size distribution.
  • the width (or thickness) of a certain gap provided between the electrode formed on the substrate and the flat plate is determined by the particle size of the solder powder. It is preferable that it is wider than it is.
  • the maximum particle size of the solder powder is preferably 100% or less of the gap, and more preferably 90% or less.
  • the boiled convective additive is then discharged to the outside from the periphery of the gap existing between the substrate and the flat plate.
  • a metal pattern having substantially the same shape as the electrode is formed on the flat surface of the flat plate facing the substrate at a position facing the plurality of electrodes formed on the substrate.
  • the flat plate may be an LSI chip.
  • the board can be an LSI chip!
  • the flat plate when a flat plate is used during the heating step of the substrate, after the bump is formed on the electrode, the flat plate is separated from the surface of the resin. In this case, it is preferable that when the flat plate is separated from the surface of the resin, a bump higher than the gap between the electrode and the flat plate is formed on the electrode. After such bumps are formed, the substrate is cooled.
  • the method includes a step of cooling the substrate after the substrate heating step, and a flat plate in contact with the surface of the resin after the substrate is cooled. And away from the surface of the resin.
  • the method may include a step of cooling the substrate after the step of heating the substrate, and a step of removing the resin after the substrate is cooled.
  • a resin is usually present so as to surround the formed bump. Remove by ultrasonic cleaning with solvent.
  • the resin in the step of supplying the resin onto the substrate, the resin is supplied so as to cover at least a plurality of electrodes formed on the substrate, and In the heating step, bumps are formed substantially only on the electrodes by self-assembling the molten solder powder on the electrodes.
  • the resin can be supplied by any suitable method, for example, by dispensing.
  • a metal film having high wettability with respect to the solder powder is formed on the surface of the plurality of electrodes of the substrate.
  • a metal film is preferably a thin film of a metal such as Cu, Au, or an alloy containing such a metal.
  • a metal film can be formed by sputtering, for example.
  • the plurality of electrodes are formed! On the surface of the substrate, a film having low wettability with respect to the solder powder may be formed. For example, a solder resist film may be formed.
  • solder constituting the solder powder may be a suitable solder material with a deviation, but in a preferred embodiment, the solder powder also has a so-called lead-free solder material force.
  • the resin (ie, the resin composition) to be supplied to the substrate is preferably 0.5 to 30% by volume, more preferably the solder powder, based on the total basis. Is contained in a proportion of 0.5 to 20% by volume.
  • the supplied rosin that is, the rosin composition
  • the supplied rosin is based on the total amount of the convective additive, for example, 0.1 to 20% by volume, preferably 1 to: LO volume. % Content.
  • the volume% is based on the volume at room temperature (25 ° C). It should be noted that, if necessary, the resin should contain other components, such as the components included in the above-mentioned flux!
  • the present invention also provides a resin used in the bump forming methods of various embodiments as described above, that is, a resin composition comprising a solder powder and a convection additive.
  • This resin composition for forming a bump is a resin composition that can be used for bump formation on an electrode of the substrate or semiconductor chip when a semiconductor chip is flip-chip mounted on the substrate.
  • the molten solder powder moves in the resin during the heating process, and in a particularly preferred embodiment, the convective additive present in the resin boils by heating.
  • the boiling convection additive convects in the resin, the movement of the solder powder in the resin is promoted, and the bonding between the molten solder powders proceeds uniformly in the resin.
  • the boiling convection additive is discharged from the exposed surface (that is, the upper surface) of the resin to the outside. It is possible to prevent and to keep the convection additive effectively convection through the resin, so that a more uniform bump can be formed.
  • the kinetic energy of the convective additive that convects by boiling is given to the solder powder dispersed in the resin so that the solder powder is efficiently self-adhered on the electrode. Since they can be assembled, the amount of solder powder contained in the resin can be reduced.
  • FIG. 1 (a) to (e) are process cross-sectional views illustrating a bump forming method according to an embodiment of the present invention.
  • FIGS. 2 (a) to 2 (c) are process cross-sectional views showing a flip-chip mounting method according to the present invention.
  • FIGS. 3 (a) to 3 (c) are diagrams illustrating a mechanism of bump formation according to the present invention.
  • FIG. 4 is a plan view showing a peripheral arrangement of electrodes in the present invention.
  • FIG. 5 is a plan view showing the arrangement of an area array of electrodes in the present invention.
  • FIGS. 6 (a) to 6 (d) are process cross-sectional views showing a method of forming a bump using a flat plate on which a conductive pattern is formed.
  • FIG. 7 (a) and FIG. 7 (b) are diagrams showing a method for controlling the bump height.
  • FIG. 8 (a) and FIG. 8 (b) are diagrams showing another method for controlling the bump height.
  • FIG. 9 (a) is a plan view of the substrate showing a state where the resin is supplied to the substrate having the electrode arrangement of the area array, and FIG. 9 (b) is a sectional view thereof.
  • FIG. 10 (a) is a plan view of the substrate showing a state where the resin is supplied to a substrate having an electrode array in the periphery, and FIG. 10 (b) is a cross-sectional view thereof.
  • FIG. 11 is a plan view of the substrate showing a state in which residues are formed on the surface after bump formation.
  • FIG. 12 is a diagram showing a method for applying a resin on a substrate of the present invention.
  • FIG. 13 is a view showing a state in which a metal film is formed on the electrode surface of the present invention.
  • FIG. 14 is a view showing a state in which a film is formed on the substrate surface of the present invention.
  • 15 (a) to 15 (c) are process cross-sectional views illustrating a flip chip mounting method according to the present invention.
  • FIG. 16 is a photograph showing a state after a resin containing solder powder is applied on a circular electrode and heated.
  • FIG. 17 is a photograph showing a state after a resin containing solder powder and a convection additive is applied to a circular electrode and heated.
  • the inventor of the present application pays attention to the excellent mass productivity of the solder leveler method, which has a proven track record as a technique for pre-coating solder on a printed circuit board, and when trying to apply this to solder bump formation, there is a variation in bump height.
  • the following idea was reached. This idea is only a guess of the inventors, and the present invention is not restricted by this idea.
  • solder paste consisting of solder powder, flux and force.
  • solder paste consisting of solder powder, flux and force.
  • the solder powder Melts and floats in the flux.
  • the molten solder powder comes into contact with other molten solder in the vicinity, they are bonded to each other and solder balls grow.
  • the grown solder balls settle and adhere to the electrode, they spread to the electrode surface due to the wettability of the solder, and solder bumps are formed on the electrode surface.
  • solder paste is a mixture of solder powder and flux, and even if the molten solder powder floats in the flux, the space in which the molten solder powder can move is originally small. Therefore, it is considered that most of the solder balls adhering to the electrode were formed by melting and bonding the solder powder existing in the vicinity of the electrode.
  • the distribution of the particle size of the solder powder is not necessarily uniform, and the thickness of the oxide film inevitably formed on the surface of the solder powder is not necessarily uniform. Therefore, the size of the solder ball formed in a local region is likely to have a fluctuation. Since the solder paste itself supplied by coating on the substrate can also vary in local thickness and solder powder concentration, the variation in the size of the solder balls forming the bumps is further promoted. there is a possibility.
  • the inventor of the present application has studied the method of allowing the bump formation process to proceed in a wider area compared to the local bump formation process described above, and conceived the present invention. It came to do.
  • the solder powder is contained in the resin, a sufficient space can be secured in which the solder powder can move.
  • the resin is used as a resin whose viscosity decreases, preferably a liquid, at the temperature at which the solder powder melts, it is easy to float and move the molten solder powder in the resin. Become.
  • the bump formation process is completed in a very short time as described above. It may not be sufficient to simply provide a space where solder powder can move.
  • the molten solder powder self-assembles on the electrode only by its wettability, the phenomenon that the locally bonded solder powder self-assembles on the electrode with high wettability varies, and as a result, It is also conceivable that a uniform bump cannot be obtained. Therefore, the inventors have come to the idea that the bump formation process can proceed more reliably in a wider area by adding means for forcibly moving the molten solder powder.
  • a resin containing solder powder further contains a component in a boiling state at a temperature at which the solder powder is in a molten state as an additive. That is, the boiling additive convects in the resin, which promotes the movement of the solder powder in the resin, and the bonding of the molten solder powder to a wide area in the resin. We thought that it would progress over time.
  • a component may be a component that boils at a temperature at which the solder powder melts or lower (preferably a slightly lower temperature), or a temperature (preferably higher than the temperature at which the solder powder melts). Even if it is a component that boils at a high temperature), the former is preferred.
  • the present inventor has prepared a resin containing only solder powder and an additive further to the solder powder.
  • a comparative experiment of bump formation was performed using a resin containing (for example, a temperature at which the solder powder melts or a component boiling at a temperature lower than that). After applying a resin containing only solder powder and a resin containing solder powder and additives on a printed circuit board with circular electrodes arranged in an array, it was heated while contacting a flat plate on it. .
  • a resin containing for example, a temperature at which the solder powder melts or a component boiling at a temperature lower than that.
  • Solder powder SnAgCu (Melting point: 220 ° C)
  • Ratio of grease and solder powder 50% by weight: 50% by weight
  • Electrode diameter and pitch 300 ⁇ m diameter, 500 ⁇ m pitch
  • Substrate heating temperature 250 ° C
  • Convective additive Additive as flux (boiling point: 170 ° C)
  • Ratio of grease, solder powder and flux 45% by weight: 50% by weight: 5% by weight
  • the additive agent (hereinafter also referred to as convective additive) contained in the resin is boiling, and the boiling convective additive is the resin.
  • the convection of the convective additive had the effect of promoting the movement of the molten solder powder, Therefore, it is presumed that uniform bonding of the molten solder powder is promoted. In the case of Fig. 16, it is considered that the effect cannot be expected because there is no convective additive.
  • FIGS. 1A to 1E are diagrams showing the basic steps of the bump forming method according to the first embodiment of the present invention.
  • a substrate 10 on which a plurality of electrodes 11 are formed is prepared (FIG. 1 (a)).
  • a resin 13 containing solder powder (not shown) and the convection additive 12 is supplied onto the substrate 10.
  • the production of such a resin may be carried out by mixing these components by any appropriate method, and the supply of the resin may be carried out by any appropriate method. For example, this may be done by forming a thin layer of such a resin on the substrate 10.
  • the flat plate 14 is not placed on the surface of the resin 13 supplied on the substrate 10. Therefore, the substrate 10 is heated to a temperature at which the solder powder melts.
  • the one shown in FIG. 1 (c) may be heated in a heated atmosphere (eg, an oven).
  • the molten solder powder is self-assembled, and solder balls 15 grown by the self-assembly are collectively formed on the plurality of electrodes 11 in a self-aligned manner (FIG. 1 (d)).
  • FIG. 1 (e) if the flat plate 14 is also separated from the surface force of the resin 13 to remove the resin 13, the substrate 10 having the bumps 16 formed on the plurality of electrodes can be obtained.
  • the grease around the bump 16 is removed by washing with a solvent.
  • FIGS. 2A to 2C are diagrams showing a process of flip-chip mounting the semiconductor chip 20 on the substrate 10 using the substrate 10 on which the bumps 16 are formed.
  • FIG. 2 (a) After preparing the substrate 10 on which the bumps 16 obtained in the steps of FIGS. 1 (a) to (e) are formed (FIG. 2 (a)), as shown in FIG.
  • the semiconductor chip 20 is mounted on the substrate 10 so that the electrode 11 and the electrode 21 of the semiconductor chip 20 are in contact with each other through the bump 16. In this state, by heating these, the bump 16 is melted and the electrodes are joined. Then, as shown in FIG. 2 (c), after injecting the underfill material 22 between the substrate and the semiconductor chip, the substrate 10 is heated to thermally cure the underfill material 22 and perform flip lip mounting. Finalize.
  • FIG. 3 (a) shows that after supplying the resin 13 containing the solder powder and the convection additive onto the substrate 10, the flat plate 14 is brought into contact with the surface of the resin 13, so that the substrate 10 is soldered. It shows a state where it has been heated to the temperature at which it melts. In the drawing, the solder powder and convective additive contained in the resin are omitted.
  • the heating temperature of the substrate is set higher than the boiling point of the convective additive, heating the substrate will cause the solder powder to melt and the convective additive to boil, as shown in Fig. 3 (a).
  • the boiling convection additive becomes a gas and convects in the resin 13.
  • the convection of the boiling convection additive promotes the movement of the molten solder powder through the resin, and the bonding of the solder powder proceeds uniformly.
  • the molten solder powders are bonded to each other and grow into solder balls 32 having a uniform size.
  • the molten solder powder has high wettability with respect to the electrode 11, and the wettability with respect to the portion of the substrate 10 where the electrode does not exist is low.
  • Self-assemble As self-assembly progresses, the solder balls 32 formed on the electrode 11 grow to a size that comes into contact with the flat plate 14 as shown in FIG. (Bump) 15 is formed on the electrode 11.
  • the direction of the convection additive indicated by the arrows in Fig. 3 (a) and Fig. 3 (b) is shown schematically for easy understanding. It does not indicate the direction of movement.
  • the boiled convection additive is convected through the gap provided between the substrate 10 and the flat plate 14, i.e., moved from the periphery of the gap. It was observed that the exhaust gas 31 was discharged to the outside. Therefore, it is considered that the convection of the convective additive occurs in a wider area, and the convection of the strong convective additive promotes the movement of the molten solder powder over a certain distance.
  • the term “convection” as used herein with respect to the convective additive does not mean only strict convection. Means various movements of the additive as a form of movement. Since one form of such movement can include convection, the term “convection” is used for convenience. Therefore, in the present invention, when the convective additive boiling in the resin 13 moves, the kinetic energy is given to the solder powder dispersed in the resin 13 and the movement of the solder powder is promoted. As long as such movement is in any form, it is included in “convection” for convenience herein.
  • the solder powder contained in the resin is not necessarily uniformly dispersed. Therefore, if the movement of the solder powder is not promoted as in the present invention, only the solder powder existing in the vicinity is present. Does not contribute to bonding, and as a result, the size of the grown solder balls varies. I will end up. When such a phenomenon occurs, when bumps are formed on a large number of electrodes formed on a substrate, it is difficult to form bumps having a uniform height and cannot be applied to a mass production process.
  • the movement of the molten solder powder is sufficiently promoted by the convection of the boiling convection additive, so that the local solder powder growth is suppressed, and more in the resin.
  • bumps having a uniform height can be formed on the electrode over the entire substrate.
  • the convective additive contained in the resin has the effect of forcibly moving the solder powder dispersed in the resin, so that only wettability is used on the electrode.
  • solder powder can be self-assembled on the electrode more efficiently. Therefore, it is possible to form the necessary bumps on the electrode with an appropriate amount of solder powder that does not contain excessive solder powder in the resin.
  • a substrate 10 having an electrode 11 formed on the surface is prepared.
  • the substrate 10 a resin substrate, a semiconductor chip or the like used as a circuit substrate can be used.
  • other substrates may be used as long as electrodes are formed on the surface.
  • the pitch of the electrode 11 is not limited, but the method of the present invention is preferable to a pitch of 250 ⁇ m or less, which is preferable when the pitch is 500 ⁇ m or less.
  • the material of the electrode 11 is Cu, Au or the like.
  • solder powder (not shown) is applied to the surface of the substrate 10. And apply rosin 13 containing convection additive 12.
  • solder powder for example, Sn-Ag solder powder (including those added with Cu or the like) may be used.
  • Pb-free solder, Pb-Sn solder that becomes Sn-Zn and Sn-Bi alloys after melting, or low melting point solder material that becomes Cu-Ag alloys after melting can be used.
  • the solder powder preferably has a melting point in the range of 100 to 300 ° C, more preferably in the range of 130 to 280 ° C.
  • the convection additive 12 is preferably a material that boils at a temperature at which the substrate 10 is heated to dissolve the solder powder, for example, 100 to 300 ° C or lower.
  • a solvent used for a resin flux containing an organic acid as an active ingredient can be used as a convection additive.
  • wax more specifically, electron wax
  • glycerin isopropyl alcohol
  • butyl acetate isopropyl alcohol
  • butyl carbitol ethylene glycol, or the like
  • the convective additive is a temperature slightly lower than the melting point of the solder powder, preferably 10 to 100 ° C, more preferably 10 to 60 ° C, or the boiling point of the convective additive and the melting point of the solder powder. May be boiled at a temperature slightly higher than the melting point of the solder powder, preferably 10 to 100 ° C higher, more preferably 10 to 20 ° C higher.
  • the convective additive boils first, and the movement of the solder that melts thereafter is promoted. If this boiling point is higher than the melting point, the solder melts first and the convective additive then boils, facilitating the movement of the molten solder.
  • the heating temperature in the heating process is a force that is higher than the melting point of the solder. Even in this case, it is different from heating to a temperature at which the solder melts.
  • epoxy resin can be used as the resin, for example, other thermosetting resins, thermoplastic resins, photocured resins such as ultraviolet curable resins, and the like. May be.
  • other thermosetting resins such as thermoplastic resins, photocured resins such as ultraviolet curable resins, and the like. May be.
  • those having a low viscosity at the heating temperature are preferred.
  • curing may begin in the heating process, but curing should not proceed to the extent that the above effect of the convection additive is impaired! It is preferable that the curing process does not proceed substantially during the heating process!
  • the temperature at which the solder powder melts (eg, Sn—) while the flat plate 14 is in contact with the surface of the resin 13 applied to the surface of the substrate 10.
  • the temperature at which the solder powder melts eg, Sn—
  • the viscosity of the resin decreases normally to 1Z2 or less at room temperature, so that the molten solder powder is floating in the resin.
  • the convective additive 12 contained in the resin is boiling and moves in the resin. Then, the molten solder powder is promoted to move by the convection additive 12, and the bonding between the molten solder powders proceeds uniformly. As shown in FIG. 1 (d), the uniformly grown solder balls 15 Is formed on the electrode 11 in a self-aligning manner.
  • the flat plate 14 is brought into contact with the surface of the resin because the boiled convection additive 12 is on the resin. This is to prevent the surface force on the side from going outside. By doing this, the boiling additive can be ensured to move in the resin composition in a direction parallel to the substrate and out of the periphery of the substrate, thereby allowing a wider range of movement of the molten solder powder. Will be promoted.
  • the flat plate 14 it is preferable to use a material made of a material having low wettability to solder powder, such as a glass plate. This is because if the wettability is low, the selectivity of the solder sphere growth on the electrode 11 of the substrate 10 becomes relatively large. It should be noted that the same effect can be obtained by forming a film of material (for example, solder resist) on the surface of the flat plate 14 with low wettability with respect to the solder powder.
  • a material made of a material having low wettability to solder powder such as a glass plate.
  • the solder powders dispersed in the resin have substantially the same particle size.
  • the boiling convection additive 12 is formed on the substrate 10 because it moves over a wide range in the resin, or because the molten solder powder can move freely through the resin to some extent.
  • the gap formed between the electrode 11 and the flat plate 14 is preferably maintained at a constant distance during the heating process. At this time, it is preferable that the certain gap be wider than the particle size of the solder powder. For example, it is preferable to fix the flat plate 14 so that the flat plate 14 is not displaced in order to prevent shape distortion in the solder ball 15 formed on the electrode 11 in the heating step.
  • the boiled convection additive has an effect of forcibly moving the solder powder dispersed in the resin 13, so that it self-assembles on the electrode 11 by utilizing only wettability.
  • the solder powder can be self-assembled on the electrode 11 more efficiently than in the case of combining them. Therefore, it is possible to hold the electrode with an appropriate amount of solder powder without containing excessive solder powder in the resin 13. It becomes possible to form the necessary bump 16 on 11.
  • the optimum content of the solder powder can be set as described below, for example.
  • S represents the total area of the electrode 11 on the substrate 10, and S represents the area of the substrate 10.
  • the content of the solder powder contained in the resin composition 13 can be generally set based on the following formula (3).
  • is a parameter for adjusting the excess and deficiency when the solder powder self-assembles on the electrode 11 of the substrate 10, and can be determined according to various conditions. Zero.
  • solder powder containing an amount ( ⁇ is a positive value) to compensate for the shortage is contained in the resin 13.
  • Other factors that affect the self-assembly rate of solder powder include the effect of accelerating migration by convective additives and the wettability of electrodes. As can be easily understood, after determining the bump formation conditions, the value of ⁇ can be found experimentally, for example, by trial and error.
  • alpha is in the range of ⁇ 10 volume 0/0, more preferably ⁇ It is preferable to set in the range of 5% by volume.
  • the arrangement of the electrodes 11 on the substrate 10 is a force that can take various forms.
  • the typical arrangement of the electrodes 11 as shown in FIGS. When the content of is calculated, the following values are obtained.
  • the solder powder dispersed in the resin 13 is usually 0.5 to 30% by volume, preferably 0.5 to 20% by volume. Therefore, it is sufficient that the composition is contained in the composition 13 (that is, a composition containing solder powder and a convection additive) 13.
  • the content of the solder powder can be suppressed to a small amount due to the operational effect exerted by the convection in the resin 13 of the convective additive dispersed in the resin 13.
  • the weight ratio of solder powder to rosin or convective additive is about 7 so the ratio of 0.5 to 30% by volume corresponds to the ratio of 3 to 75% by weight.
  • the resin may contain a flux.
  • the convection additive 12 containing rosin is a solvent for flux.
  • flux the flux of molten solder powder is accelerated by the convection of the boiling solvent for the solvent, and the flux of grease and soot or active ingredients are inevitably formed on the surface of the solder powder.
  • the effect of removing the film can be exhibited at the same time. It is preferable to remove the oxide film on the surface of the solder powder in advance before the solder powder is contained in the resin 13, but even if such control is not possible, the synergistic effect of the flux Bumps with higher uniformity can be formed.
  • the bump forming method of the present invention is excellent in that a plurality of bumps can be formed in a very short time in addition to being able to form bumps on a plurality of electrodes with good uniformity. It has the characteristics. This is a significant cost advantage when applied to mass production, which is thought to be due to the high convection velocity of boiling convection additives.
  • the resin containing the solder powder and the convection additive described above is a bump for forming a bump on the substrate or the electrode of the semiconductor chip when the semiconductor chip is mounted on the substrate by flip chip mounting. It can be used as a resin composition for forming.
  • the boiling point of the convection additive is lower than the melting point of the solder powder.
  • a thermosetting resin, a thermoplastic resin, or a photocurable resin such as ultraviolet curing is used as the resin. It is preferable to use the main component.
  • FIGS. 6A to 6D are diagrams showing a bump forming method in the case where a flat plate abutting against the resin having a metal pattern formed on its surface is used.
  • the surface of the substrate 10 on which a plurality of electrodes 11 are formed is coated with a resin 13 (not shown) containing a solder powder (not shown) and a convection additive 12 ( Apply solder powder and convection additives).
  • the substrate 10 is heated to a temperature at which the solder powder melts while the flat plate 14 is brought into contact with the surface of the resin 13 applied to the surface of the substrate 10. .
  • a metal pattern 30 having substantially the same shape as the electrode 11 is formed on the flat surface of the flat plate 14 at a position facing the plurality of electrodes 11 formed on the substrate 10.
  • the molten solder powder is promoted to self-assemble by the convection of the boiling convection additive 12, and as shown in Fig. 6 (c),
  • the electrodes 11 are collectively formed in a self-aligning manner.
  • the grown solder balls 15 are formed on the electrode 11 in a self-aligned manner. Since there is a metal pattern 30 formed on the flat plate 14 at a position facing a certain force electrode 11, the grown solder ball 15 is also formed in a self-aligned manner with respect to the metal pattern 30 having high wettability.
  • the selectivity of bump formation on the electrode 11 can be further enhanced.
  • the bump forming method of the present invention is characterized in that the bump height can be more uniformly formed on a plurality of electrodes.
  • another substrate for example, a semiconductor chip
  • a certain bump height is required to ensure the bonding between the electrodes.
  • the area of the electrode is reduced, it becomes difficult to form a sufficient amount of bumps on the electrode.
  • Fig. 7 (a) and Fig. 7 (b) are effective as a method for dealing with such a problem.
  • the solder balls 15 are distorted with a height dl.
  • the flat plate 14 is removed while the solder ball 15 is melted, the distorted solder ball 15 has a height d2 (d2> dl) Spherical bump 16 deforms. In this way, a sufficiently high bump can be formed. Since the volume of the distorted solder ball 15 is uniformly formed, the height d2 of the bump 16 is also formed uniformly.
  • a method for making the bump height more uniform a method as shown in FIG. 8 (a) and FIG. 8 (b) is effective. That is, as shown in FIG. 8 (a), the substrate 10 is heated to form solder balls 15 on the electrodes 11, the substrate 10 is cooled, and then the flat plate 14 is removed. At this time, the solder sphere 15 has a distorted force with a height of dl. Since it is already cooled, its shape does not change even if the flat plate 14 is removed. The bump 16 is formed on the electrode 11. According to this method, since the bump height can be controlled by the distance between the substrate and the flat plate, bumps having a more uniform height can be formed.
  • FIG. 9 (a) and FIG. 9 (b) are a plan view and a cross-sectional view showing a state where the resin 13 is supplied onto the substrate 10 on which the electrode 11 is formed.
  • the electrode 11 is not actually visible, but is shown by a solid line for understanding.
  • the electrodes 11 are formed on the substrate 10 in an array. In this state, when the substrate 10 is heated by the method of the present invention, A uniform and good bump is formed.
  • this residue can be removed at the same time by removing the resin 13 also with the substrate force. However, there is a case where the resin mounting process is started with the resin 13 left as it is. From the viewpoint of reliability, it is preferable not to produce a residue.
  • the resin 13 is supplied so as to cover the plurality of electrodes 11 formed on the substrate 10, and the region 50 in the center of the substrate where the electrodes 11 are not formed By not supplying the fat 13, it is possible to prevent the above-mentioned residue from occurring.
  • the method of selectively forming the molten solder powder contained in the resin 13 on the electrode utilizes the difference in wettability of the solder powder. That is, solder bumps are selectively formed on the electrodes when the wettability is large for the electrodes and the wettability is small for the substrate.
  • FIG. 13 shows an example in which a metal film 60 having high wettability with respect to solder powder is formed on the surface of the electrode 11 formed on the substrate 10.
  • a metal film 60 having high wettability with respect to solder powder is formed on the surface of the electrode 11 formed on the substrate 10.
  • solder powder for example, Sn-based alloy
  • FIG. 14 shows an example in which a film 61 having low wettability with respect to solder powder is formed on the surface of the substrate 10.
  • the solder resist used in printed circuit boards has low wettability with respect to the solder powder.
  • a resin 13 containing solder powder (not shown) and a convection additive 12 is placed on a wiring board 10 having an electrode 11 formed on the surface.
  • the convection additive 12 is included using, for example, a flux
  • the resin 13 is, for example, an ultraviolet curable resin.
  • the semiconductor chip 70 having the electrode terminal 71 formed on the surface is mounted on the resin 13 formed on the wiring board 10.
  • the electrode terminal 71 of the semiconductor chip 70 is disposed at a position facing the electrode 11 of the wiring board 10.
  • the semiconductor chip 70 plays the same role as the flat plate 14 described in FIG.
  • the solder powder is melted, and the solder balls 72 are self-assembled between the electrode 11 and the electrode terminal 71. It is formed.
  • the electrode terminals 71 of the semiconductor chip 70 are connected to the electrodes 11 of the wiring board 10 via the solder balls 72.
  • the ultraviolet curable resin 13 is irradiated with the ultraviolet rays 73 to cure the resin 13, whereby the flip chip mounting of the semiconductor chip 70 is completed.
  • the resin 13 functions as an underfill, supply of the underfill can be omitted.
  • the electrodes are connected simultaneously with the formation of the solder bumps, and the resin 13 can function as an underfill. Since these three processes can be executed only by the solder bump formation process, the number of processes can be greatly reduced, which is very effective in reducing the mass production cost.
  • a method of forming a bump comprising:
  • Second aspect The bump forming method according to the first aspect, wherein the heating (3) of the substrate is performed at a temperature higher than the boiling point of the convective additive.
  • Third aspect The bump forming method according to the second aspect, wherein, when the substrate is heated (3), the boiled convective additive convects in the resin.
  • Fourth aspect The bump according to any one of the first to third aspects, wherein, when the substrate is heated (3), the solder powder convects in the resin in a molten state. Forming method.
  • the convective additive is selected from the group consisting of a solvent, glycerin, wax, isopropyl alcohol, butyl acetate, butyl carbitol, and ethylene glycol.
  • a bump forming method characterized by comprising one or more materials.
  • the flat plate is held such that a gap having a certain width is formed between the electrode formed on the substrate and the flat plate. Bump forming method.
  • the constant gap provided between the electrode formed on the substrate and the flat plate is not the solder.
  • Tenth aspect In the seventh aspect, when the substrate is heated (3), the substrate is heated while pressing the grease by applying a certain pressure to the flat plate. A bump forming method.
  • the boiling convection additive is a gap provided between the substrate and the flat plate.
  • the bump forming method characterized by evaporating to the outside from the peripheral part of.
  • Twelfth aspect In any one of the first to eleventh aspects, on the flat surface of the flat plate facing the substrate, at a position facing the plurality of electrodes formed on the substrate, substantially the same shape as the electrode A bump forming method characterized in that a metal pattern is formed.
  • any one of the seventh to twelfth aspects when the substrate is heated (3), the bump is formed on the electrode, and then the flat plate is removed. Amplifier forming method.
  • the flat plate is removed without cooling the substrate, and bumps higher than the gap between the electrodes and the flat plate are formed on the electrode.
  • a bump forming method comprising: forming a bump.
  • the method further includes a step of cooling the substrate when the substrate is heated (3),
  • a bump forming method comprising: after cooling the substrate, separating a flat plate in contact with the surface of the resin from the surface of the resin.
  • the method includes the step of cooling the substrate when the substrate is heated (3),
  • a method of forming a bump comprising the step of removing the resin after cooling the substrate.
  • Seventeenth aspect The bump forming method according to any one of the first to sixteenth aspects, wherein, when the substrate is heated (3), the bump is performed at a temperature at which the viscosity of the resin decreases.
  • the resin when the resin is supplied onto the substrate (1), the resin covers at least the plurality of electrodes formed on the substrate. As supplied and
  • a bump forming method characterized in that when the substrate is heated (3), bumps are formed only on the electrodes by self-assembling the molten solder powder on the electrodes.
  • a film having low wettability with respect to the solder powder is formed on the surface of the substrate on which the plurality of electrodes are not formed.
  • Twenty-first aspect The bump forming method according to any one of the seventh to fifteenth aspects, wherein the flat plate is made of a low wettability material with respect to the solder powder.
  • Twenty-second aspect The bump forming method according to any one of the first to twenty-first aspects, wherein the solder powder is a lead-free solder material force.
  • Twenty-third aspect The bump according to any one of the first to twenty-second aspects, wherein the solder powder is contained in the resin at a ratio of 0.5 to 30% by volume! Formation method.
  • a solder bump formed on a plurality of electrodes formed on a substrate surface The solder bump is formed by melting the solder powder in the resin containing the solder powder and the convection additive supplied on the substrate and self-assembling on the electrode. And solder bump.
  • Twenty-fifth aspect The solder bump according to the twenty-fourth aspect, wherein the substrate is a wiring substrate or a semiconductor chip.
  • Twenty-sixth aspect The solder bump according to the twenty-fourth or twenty-fifth aspect, wherein the solder powder also has a lead-free soldering material strength.
  • a resin composition for bump formation comprising a resin containing solder powder and a convection additive.
  • Twenty-eighth aspect A resin composition for bump formation according to the twenty-seventh aspect, wherein the convective additive has a boiling point lower than the melting point of the solder powder.
  • the convective additive is selected from the group consisting of a solvent, glycerin, wax, isopropyl alcohol, butyl acetate, butyl carbitol, and ethylene glycol.
  • a resin composition for forming a bump characterized by comprising more than a material strength of seeds.
  • the resin contains, as a main component, any one of a thermosetting resin, a thermoplastic resin, or a photocurable resin.

Abstract

 複数の微細バンプを均一性よく形成でき、かつ、生産性の高いバンプ形成方法は、複数の電極11が形成された基板10上に、はんだ粉及び対流添加剤12を含有する樹脂13を供給した後、基板10上に供給された樹脂13の表面を平板14で当接させながら、基板10をはんだ粉が溶融する温度に加熱する。この加熱工程において、溶融したはんだ粉を自己集合させるとともに、自己集合により成長したはんだ球15を、複数の電極11上に自己整合的に一括形成する。その後、平板14を樹脂13の表面から離間させて、樹脂13を除去すれば、複数の電極上にバンプ16が形成された基板10が得られる。

Description

バンプ形成方法及びはんだバンプ
技術分野
[0001] 本発明は、基板に形成された電極上へのバンプの形成方法に関し、特に、狭ピッ チに配列された電極上に、向上した均一性を有する微細バンプを形成する方法に関 する。
背景技術
[0002] 近年、電子機器に使用される半導体集積回路 (LSI)の高密度、高集積化に伴い、 LSIチップの電極端子の多ピン化、狭ピッチ化が急速に進んでいる。これら LSIチッ プの配線基板への実装には、配線遅延を少なくするために、フリップチップ実装が広 く用いられている。そして、このフリップチップ実装においては、 LSIチップの電極端 子上にはんだバンプを形成し、当該はんだバンプを介して、配線基板上に形成され た電極に一括接合されるのが一般である。
[0003] し力しながら、電極端子数が 5000を超えるような次世代 LSIを配線基板に実装す るためには、 100 m以下の狭ピッチに対応したバンプを配線基板上に形成する必 要があるが、現在のはんだバンプ形成技術では、それに適応することが難しい。また 、電極端子数に応じた多数のバンプを形成する必要があるので、低コストィ匕を図るた めには、チップ当たりの搭載タクトの短縮による高い生産性も要求される。
[0004] 従来、バンプの形成技術としては、メツキ法やスクリーン印刷法などが開発されてい る。メツキ法は狭ピッチには適するものの、工程が複雑になる点、生産性に問題があ り、また、スクリーン印刷法は、生産性には優れているが、マスクを用いる点で、狭ピッ チイ匕には適していない。
[0005] こうした中、最近では、 LSIチップや配線基板の電極上に、はんだバンプを選択的 に形成する技術力^、くつか開発されている。これらの技術は、微細バンプの形成に 適しているだけでなぐバンプの一括形成ができるので、生産性にも優れており、次 世代 LSIの配線基板への実装に適応可能な技術として注目されて 、る。
[0006] その一つに、はんだ粉とフラックスの混合物によるソルダーペーストを、表面に電極 が形成された基板上にベタ塗りし、基板を加熱することによって、はんだ粉を溶融さ せ、隣接電極間で短絡をおこさず、濡れ性の高い電極上に選択的にはんだバンプを 形成させる技術がある(例えば特開 2000— 94179号公報(以下「特許文献 1」とも!/ヽ う)参照)。
[0007] また、有機酸鉛塩と金属錫を主要成分とするペースト状組成物 ( ヽゎゆる化学反応 析出型はんだ)を、電極が形成された基板上にベタ塗りし、基板を加熱することによ つて、 Pbと Snの置換反応を起こさせ、 Pb/Snの合金を基板の電極上に選択的に析 出させる技術がある(例えば特開平 1— 157796号公報(以下「特許文献 2」とも 、う) およびエレクトロニクス実装技術, 2000年 9月号, pp. 38-45 (以下「非特許文献 1」とも いう)参照)。
[0008] 更に、表面に電極が形成された基板を薬剤に浸して、電極の表面のみに粘着性皮 膜を形成した後、当該粘着性皮膜にはんだ粉を接触させて電極上にはんだ粉を付 着させ、その後、基板を加熱することにより、溶融したはんだを電極上に選択的に形 成させる技術がある(例えば特開平 7— 74459号公報(以下「特許文献 3」とも 、う)お よび信学技法 EMD96— 15 (以下「非特許文献 2」とも ヽぅ)参照)。
[0009] ところで、榭脂を含有するフラックスとはんだ粉とを混練させてはんだペーストとして 用いる材料が特開 2001— 219294号公報(以下「特許文献 4」ともいう)に開示され ている。また、低融点金属フィラーを含有させた榭脂を用いて、基板上に半導体チッ プを実装する技術が提案されている(例えば特開 2004— 260131号公報 (以下「特 S午文献 5」と b ヽつ)、 10th Symposium on Microjoining and Assembly Technology in Electronics" February 5- 6, 2004, pp.183- 188 (以下「非特許文献 3」ともいう)および 9th Symposium on "Microjoining and Assembly Technology in Electronics" February 6- 7, 2003, pp.115- 120 (以下「非特許文献 4」ともいう)参照)。この技術は、榭脂中 の金属フィラー (導電性粒子)を溶融させて、基板及び半導体チップの電極間に金属 接合を自己整合的に形成するものであり、特に非特許文献 3および非特許文献 4で は、主に金属接合の自己整合的形成のメカニズムが探求されている。
[0010] 尚、上記非特許文献 3、非特許文献 4および特許文献 5には榭脂として還元性榭脂 を用いることも開示されている。開示されている榭脂組成物は、いわゆるノーフロータ イブのアンダーフィル材と呼ばれるものであり(例えば特開 2001— 329048号公報 参照)、榭脂組成物に酸無水物の硬化剤を添加し、この酸無水物を加水分解して生 ずるカルボン酸によってフラックス活性を生じさせている。
発明の開示
発明が解決しょうとする課題
[0011] 特許文献 1および特許文献 2の技術は、もともと、基板に形成された電極上にはん だを選択的にプリコートする技術として開発されたもので、フリップチップ実装に必要 なバンプ形成に適用するためには、以下のような課題がある。
[0012] 特許文献 1および特許文献 2の技術は、ともに、局所的な厚みや濃度のバラツキが 生じ、そのため、電極ごとのはんだ析出量が異なり、均一な高さのバンプが得られな い。また、これらの方法では、表面に電極の形成された、凹凸のある配線基板上に、 ペースト状組成物を塗布により供給するので、凸部となる電極に関しては、供給でき るはんだ量に限界があり、十分なはんだ量をできず、フリップチップ実装において必 要とされる所望のバンプ高さを得ることが難し 、。
[0013] 特許文献 1の技術は、はんだ粉の表面酸ィ匕を制御することにより、金属に対する濡 れ性をもちつつ、隣接端子間で短絡を起こしに《することを目的としている。しかし ながら、酸化量、酸化方法を制御することによって、本来相反する濡れ性と短絡を起 こしにくいことの双方を満足した状態で、所定のバンプ高さを得るのは難しい。
[0014] また、特許文献 2で使用される化学反応析出型はんだ材料は、特定の化学反応を 利用しているので、はんだ組成の選択の自由度が低ぐ Pbフリー化への対応にも課 題を残している。
[0015] 一方、特許文献 3では、はんだ粉が均一に電極上に付着させるので、均一なはん だバンプを得ることができ、また、はんだ組成の選択の自由度が大きいので、 Pbフリ 一化への対応も容易である点で優れている。しかしながら、バンプの高さは、付着さ せるはんだ粉粒子の粒径で決まり、はんだ粉粒子の粒径を大きくすると、はんだ粉を 電極上に均一に付着させることが難しくなる。従って、フリップチップ実装において必 要とされるバンプ高さを得ようとすると、バンプ高さの均一性が低下してしまうという問 題がある。 [0016] また、特許文献 3の技術にて必須の電極表面に粘着性皮膜を選択的に形成する 工程は、化学反応を利用した特殊な薬剤処理を行なう必要があるので、工程が複雑 になると共に、コストアップにもつながり、量産プロセスへの適用には課題を残してい る。
[0017] 特許文献 4に開示の技術によってはんだバンプを形成しょうとした場合、一般的な メタルマスクを用いた印刷工法となるために、狭ピッチには適さな 、課題を残して!/ヽる
[0018] 更に、特許文献 5、非特許文献 3および非特許文献 4に開示の技術では、電極間 に存在するはんだ粉の移動距離が少な!/、ため、残存する可能性がある。
[0019] 本発明は力かる点に鑑みてなされたもので、次世代 LSIのフリップチップ実装に適 用可能な、多数の微細バンプをより均一に形成でき、かつ、生産性の高いバンプ形 成方法を提供することを目的とする。
課題を解決するための手段
[0020] 本発明のバンプ形成方法は、
複数の電極が形成された基板を用意する工程、
前記基板上に、はんだ粉及び対流添加剤を含有する榭脂を供給する工程、および 前記基板を前記はんだ粉が溶融する温度に加熱する工程
を含んで成る。前記加熱工程では、前記溶融したはんだ粉が前記電極上に自己集 合し、それによつて、前記電極上にバンプが形成される。尚、基板に供給する榭脂は 、はんだ粉及び対流添加剤を含んで成る榭脂組成物であり、榭脂組成物を基板上 に塗布して榭脂組成物を薄膜の形態で基板上に供給するのが好ましい。
[0021] 本発明の方法において、はんだ粉が溶融する程度に基板を加熱する場合、はんだ 粉は榭脂組成物中を容易に移動することができ、その結果、はんだ粉が電極上に容 易に自己集合できる。従って、前記基板の加熱工程は、前記樹脂の粘度が低下する 温度で行うのが好ましい。
[0022] 本発明の 1つの実施形態では、前記基板の加熱工程は、前記対流添加剤の沸点 よりも高い温度で行なわれることが好ましぐまた、別の実施形態では、前記沸騰した 対流添加剤は、前記榭脂中を対流することが好ましぐ更に別の実施形態では、前 記基板の加熱工程において、前記はんだ粉は、前記榭脂中を対流するのが好まし い。これらの実施形態の特徴は、単独で用いてもよぐあるいはこれらの特徴をいず れかの組み合わせで用いてもよぐまたは全ての特徴を一緒に用いてもよ!、。
[0023] 上述の場合、加熱により沸騰した対流添加剤が、榭脂中を対流することによって、 および Zまたは榭脂中をはんだ粉が対流することによって、はんだ粉の移動が促進 されるので、溶融はんだ粉の結合を均一にすることができる。その結果、均一に成長 したはんだ粉が電極上に自己集合することによって、均一性のより高い微細バンプを 一括して形成することが可能となる。従って、前記対流添加剤が沸騰した時に、はん だ粉が溶融して 、な ヽのはそれほど好ましくはな 、ので、前記対流添加剤の沸点は 、前記はんだ粉の融点よりも低いことが好ましい。し力しながら、はんだ粉が溶融する と同時にあるいはその直後で、対流添加剤が沸騰してもよぐこの場合も、対流添カロ 剤の上述の効果が現れる。要するに、はんだの溶融と対流添加剤の沸騰の現象い ずれが先に生じたとしても、双方の現象が生じた状態において本発明の効果を利用 することができる。
[0024] ある好適な実施形態にぉ ヽて、前記対流添加剤は、溶剤、グリセリン、ワックス (例 えばエレクトロンワックスのようなワックス)、イソプロピルアルコール、酢酸ブチル、ブ チルカルビトールおよびエチレングリコールよりなる群から選ばれる少なくとも 1種の 材料から成る。尚、本発明において、溶剤とは、フラックスを構成する液体成分 (室温 において液体である成分)である。尚、フラックスとは、はんだ付けに際して常套的に 用いられるいわゆる「フラックス」である。例えば、イソプロピルアルコール等のアルコ ール、プチルカルビトールアセテート等の有機溶剤等を溶剤として例示できる。 また、上記溶剤はフラックス中に含まれて 、ても対流添加剤としての効果が得られ る。還元性材料および溶剤を含むフラックス等を使用する場合は、溶剤からだけでは なぐ導体パターン、導電粒子等の金属の酸化物の還元反応によって酸素の気泡が 発生することがある。この場合、その気泡も対流添加剤の効果を発揮できるのでより 好ましい。また、基板に含まれている水分も対流添加剤として作用し得る。
尚、フラックスを用いる場合には、その中に一般的に含まれている榭脂、活性剤、 艷消し剤等を、本発明の方法に用いる榭脂は含んでよい。従って、本発明において 、榭脂は、溶剤およびフラックスに含まれている溶剤以外の他の成分を含んでよい、 即ち、榭脂はフラックスを含んでよい。
[0025] 別の実施形態にお!、て、前記対流添加剤として、加熱工程にぉ 、て沸騰できる成 分を遊離または生成する材料であってもよい。即ち、加熱工程における熱環境下で そのような成分を新たにもたらす対流化合物を添加剤として使用できる。具体的には 、そのような化合物として、加熱によって分解し、その結果、対流添加剤と同等の機 能を有する成分をもたらすもの、例えば水和物、特に結晶水を含む化合物(例えば 水酸化アルミニウム、ドーソナイト、メタホウ酸アンモニゥム、メタホウ酸バリウム、ァゾジ カルボンアミド、炭酸水素ナトリウム)等を例示できる。
[0026] ある好適な実施形態にお!ヽて、基板に供給する榭脂、即ち、前記バンプ形成用榭 脂組成物を構成する榭脂は、熱硬化性榭脂 (例えばエポキシ榭脂)、熱可塑性榭脂 (例えばポリカーボネート榭脂)、または光硬化性 (例えば紫外線硬化性)榭脂 (例え ば光硬化性エポキシ榭脂)のいずれか 1種であり、本発明に悪影響を与えない限り、 V、ずれか 1種を主成分とし、他の榭脂(例えばフエノール榭脂)を含んでよ!、もよ!/、。 本明細書の内容力 容易に理解できるように、硬化性榭脂の場合、加熱工程にて硬 化反応が完了してはならず、好ましくは硬化反応が始まるとしてもそれほど進行しな いのが好ましぐ実質的に硬化反応が始まらないのが好ましい。バンプが形成された 後は、硬化反応が進行しても、あるいは完了してもよぐそのために、基板を更に加熱 してよい。
[0027] ある好適な実施形態にお!ヽて、前記基板の加熱工程にお!ヽて、前記基板上に供 給された前記樹脂の表面に平板を当接させながら、前記基板を加熱する。この場合 、前記基板上に形成された電極に対して (従って、基板に対して)、前記平板との間 を一体距離で保持し、それによつて一定の隙間が設けられていることが好ましい。即 ち、加熱工程の間、電極と平板との間の距離が変動しないように実施するのが好まし い。
[0028] ある好適な実施形態にお!ヽて、前記基板の加熱工程にお!ヽて、前記平板に一定 の圧力を加えることによって、供給された前記榭脂を押圧しながら、前記基板を加熱 してもよい。尚、上述のように、加熱工程に際して、電極と平板との間の距離が変動し ないように実施する結果、加熱工程の少なくとも一部分の間にわたって、榭脂を押圧 すること〖こなってもよい。前記平板は、前記はんだ粉を構成する材料に対して、ぬれ 性の低 、材料 (例えばガラス)でできて!/、るカゝ、そのような材料の層を榭脂との接触面 に有することが好ましい。
[0029] 前記はんだ粉は、その粒径分布がシャープであるものが好ましぐ略同一の粒径の 粒子力も成ることが特に好ましい。ある好適な実施形態において、前記基板の加熱 工程において、前記基板上に形成された電極と前記平板との間に設けられた一定の 隙間の幅 (または厚さ)は、前記はんだ粉の粒径よりも広いのが好ましぐ相当広いの が好ましい。例えば、はんだ粉の最大粒径は、隙間の 100%以下であるのが好ましく 、より好ましくは 90%以下である。
[0030] ある好適な実施形態にお!ヽて、前記基板の加熱工程にお!ヽて、前記沸騰した対流 添加剤は、前記基板と前記平板との間に存在する隙間の周辺部から、外部に排出さ れる。
[0031] ある好適な実施形態において、前記平板の、前記基板に対向する平面上に、前記 基板に形成された複数の電極と対向する位置に、前記電極と略同一形状の金属パ ターンが形成されている。この場合、前記平板は、 LSIチップであってよい。また、基 板も LSIチップであってよ!/ヽ。
[0032] ある好適な実施形態にぉ ヽて、前記基板の加熱工程にぉ ヽて、平板を用いる場合 、前記電極上にバンプが形成された後、平板を、前記榭脂表面から離間させる。この 場合、前記平板を前記榭脂表面から離間させたときに、前記電極上に、前記電極と 前記平板と間に設けられた隙間の間隔よりも高いバンプが形成されることが好ましい 。そのようなバンプが形成された後に、基板を冷却する。
[0033] ある好適な実施形態にお!ヽて、前記基板の加熱工程の後、前記基板を冷却するェ 程を含み、前記基板の冷却後、前記榭脂表面に当接されている平板を、前記榭脂 表面から離間させる。
[0034] ある好適な実施形態にお!ヽて、前記基板の加熱工程の後、前記基板を冷却するェ 程を含み、前記基板の冷却後、前記榭脂を除去する工程を含んでもよい。本発明の 方法では、通常、形成されたバンプを包囲するように榭脂が存在し、この榭脂を例え ば溶剤にて超音波洗浄することによって除去する。
[0035] ある好適な実施形態にぉ 、て、前記基板上への榭脂供給工程にぉ 、て、前記榭 脂は、少なくとも前記基板に形成された複数の電極を覆うように供給され、前記加熱 工程において、前記溶融したはんだ粉を前記電極上に自己集合させることによって 、実質的に前記電極上のみにバンプが形成される。榭脂の供給はいずれの適当な 方法で実施してもよぐ例えばデイスペンサ塗布のような方法で供給できる。
[0036] ある好適な実施形態にぉ 、て、基板の前記複数の電極の表面に、前記はんだ粉 に対して、ぬれ性の大きい金属膜が形成されていることが好ましい。そのような金属 膜は、 Cu、 Au等のような金属またはそのような金属を含む合金の薄膜であることが 好ましい。そのような金属膜は、例えばスパッタリングによって形成できる。
[0037] 前記複数の電極が形成されて!、な 、前記基板の表面は、前記はんだ粉に対して、 ぬれ性の低い膜が形成されていてもよい。例えば、はんだレジストの膜を形成してよ い。
[0038] はんだ粉を構成するはんだは、 、ずれの適当なはんだ材料であってもよ 、が、ある 好適な実施形態において、前記はんだ粉は、いわゆる鉛フリーはんだ材料力もなる。
[0039] ある好適な実施形態にぉ ヽて、基板に供給する榭脂 (即ち、榭脂組成物)は、その 全体基準で、前記はんだ粉を好ましくは 0. 5〜30体積%、より好ましくは 0. 5〜20 体積%の割合で含有している。また、供給する榭脂 (即ち、榭脂組成物)は、 1つの実 施形態において、その全体基準で、前記対流添加剤を、例えば 0. 1〜20体積%、 好ましくは 1〜: LO体積%の割合で含有している。尚、体積%は、室温(25°C)におけ る体積を基準とする。尚、榭脂は、必要に応じて、他の成分、例えば上述のフラックス に含まれて!/ヽる成分等を必要量含んでょ ヽ。
[0040] 本発明は、上述のような種々の実施形態のバンプ形成方法において使用する榭脂 、即ち、はんだ粉および対流添加剤を含んで成る榭脂組成物をも提供する。このバ ンプ形成用榭脂組成物は、基板上に半導体チップをフリップチップ実装する際に、 前記基板または半導体チップの電極上へのバンプ形成に利用できる榭脂組成物で ある。
発明の効果 [0041] 本発明に係るバンプ形成方法では、加熱工程にぉ 、て溶融したはんだ粉が榭脂 中を移動し、特に好適な実施形態では、榭脂中に存在する対流添加剤が加熱により 沸騰し、沸騰した対流添加剤が榭脂中を対流することにより、はんだ粉の榭脂中の 移動が促進され、溶融はんだ粉同士の結合が榭脂中で均一に進行する。その結果 、均一に成長した溶融はんだ粉結合物力 濡れ性の高い電極上に形成されることに よって、多数の電極上にバンプを均一性よく形成することができる。
[0042] また、基板上に供給された榭脂の表面に平板を当接させることにより、沸騰した対 流添加剤が榭脂の露出表面 (即ち、上側表面)から外部に排出されることを防ぎ、対 流添加剤が榭脂中を対流することを有効に維持できるので、より均一性の高いバン プを形成することができる。
[0043] さらに、本発明の方法では、沸騰することによって対流する対流添加剤の運動エネ ルギーを、榭脂中に分散しているはんだ粉に与えることによって、効率よくはんだ粉 を電極上に自己集合させることができるので、榭脂中に含まれるはんだ粉の量を少な くすることがでさる。
図面の簡単な説明
[0044] [図 1]図 1 (a)〜 (e)は、本発明の実施形態に係るバンプ形成方法を示す工程断面図 である。
[図 2]図 2 (a)〜 (c)は、本発明におけるフリップチップ実装の方法を示す工程断面図 である。
[図 3]図 3 (a)〜(c)は、本発明のバンプ形成のメカニズムを説明する図である。
[図 4]図 4は、本発明における電極のペリフ ラルな配置を示す平面図である。
[図 5]図 5は、本発明における電極のエリアアレイの配置を示す平面図である。
[図 6]図 6 (a)〜 (d)は、導電パターンが形成された平板を用いてバンプ形成を行なう 方法を示す工程断面図である。
[図 7]図 7 (a)および図 7 (b)は、バンプ高さを制御する方法を示す図である。
[図 8]図 8 (a)および図 8 (b)は、バンプ高さを制御する他の方法を示す図である。
[図 9]図 9 (a)は、エリアアレイの電極配列をもつ基板に榭脂が供給された状態を示す 基板の平面図であり、図 9 (b)は、その断面図である。 [図 10]図 10(a)は、周辺に電極配列をもつ基板に榭脂が供給された状態を示す基 板の平面図であり、図 10(b)は、その断面図である。
[図 11]図 11は、バンプ形成後、表面に残渣が生じた状態を示す基板の平面図であ る。
[図 12]図 12は、本発明の基板上への榭脂の塗布方法を示す図である。
[図 13]図 13は、本発明の電極表面に金属膜が形成された状態を示す図である。
[図 14]図 14は、本発明の基板表面に膜が形成された状態を示す図である。
[図 15]図 15 (a)〜 (c)は、本発明におけるフリップチップ実装の方法を示す工程断面 図である。
[図 16]図 16は、はんだ粉を含有する榭脂を円形電極上に塗布し加熱した後の様子 を示す写真である。
[図 17]図 17は、はんだ粉および対流添加剤を含有する榭脂を円形電極上に塗布し 加熱した後の様子を示す写真である。
符号の説明
[0045] 10···基板、 11, 21···電極、 12···対流添加剤、 13···榭脂、 14···平板、 15,32,72 •••ίまん 球、 16···ノンプ、 20, 70···半導体チップ、 21···電極、 22···アンダーフィノレ 材、 30···金属ノターン、 31···蒸気、 35···対流の様子、 40· ··【まん ボーノレ、 50···電 極が形成されていない基板中央の領域、 60···金属膜、 61···膜、 71···電極端子、 7
3…紫外線。
発明を実施するための最良の形態
[0046] 本願発明者は、プリント基板にはんだをプリコートする技術として実績のあるはんだ レベラ法の優れた量産性に着目し、これをはんだバンプ形成に適用しょうとした時に 、バンプ高さのバラツキが生じる原因や、所望の高さのバンプが得られない理由につ いて種々検討した結果、以下のような考えに到達した。尚、この考えは、あくまでも発 明者らの推測であり、本発明はこの考えによって何ら拘束されるものではない。
[0047] はんだ粉とフラックスと力 成るソルダーペーストを用いてバンプを形成するプロセ スにおいて、溶融したはんだによってバンプが電極上に選択的に形成される過程を 考えてみる。まず、基板上に塗布されたソルダーペーストが加熱されると、はんだ粉 が溶融し、フラックス中を浮遊する。そして、溶融したはんだ粉は、近傍にある他の溶 融はんだと接触すると、互いに結合してはんだ球の成長が起きる。成長したはんだ球 は沈降して、電極に付着すると、はんだの濡れ性によって電極表面に拡がり、電極表 面にはんだバンプが形成される。
[0048] 力かるバンプ形成過程は、極めて短時間(数秒から十数秒)に終了することから、上 記バンプ形成プロセスが極めて局所的な領域で進行して 、るものと推測できる。ソル ダーペーストは、はんだ粉とフラックスとの混合物であり、溶融したはんだ粉がフラック ス中を浮遊するといっても、溶融はんだ粉が移動できる空間的スペースはもともと小さ い。従って、電極上に付着するはんだ球は、そのほとんどが、その電極近傍に存在し ていたはんだ粉が溶融してそれが結合することによりできたものと考えられる。
[0049] また、ソルダーペースト中において、はんだ粉の粒径の分布は必ずしも一様である とは限らず、また、はんだ粉表面に不可避的に形成された酸ィ匕膜の厚みも必ずしも 一様であるとは限らないと考えられるので、局所的な領域で形成されるはんだ球の大 きさは、ノ ラツキを持ち易い。カロえて、基板上に塗布により供給されるソルダーペース ト自身も、局所的な厚みやはんだ粉濃度のノ ラツキが生じ得るので、バンプを形成す るはんだ球の大きさのバラツキはさらに助長される可能性がある。
[0050] 一方、はんだバンプを高くするためには、ソルダーペーストを厚く塗布すれば!/、 ヽ 力 上記のとおり、はんだバンプの大きさのバラツキの一因として、ソルダーペースト 中における溶融はんだ粉の結合プロセスが考えられる以上、たとえ所望の高さのバ ンプが得られたとしても、高さバラツキの問題は、依然解消されずに残る。
[0051] そこで、本願発明者は、上述した局所的なバンプ形成過程と比べて、より広範囲な 領域でバンプ形成過程を進行させることができる方法にっ 、て検討を重ね、本願発 明を想到するに至った。
[0052] まず、はんだ粉を榭脂に含有させれば、はんだ粉が移動できる空間的スペースを 十分に確保することができると考えた。ここで、榭脂として、はんだ粉が溶融する温度 で、榭脂の粘性が低下するもの、好ましくは液体となるもの用いれば、榭脂中を溶融 はんだ粉を浮遊させて移動させることが容易になる。
[0053] し力しながら、上述したように、バンプ形成過程は、極めて短時間に終了するので、 はんだ粉が移動できる空間的スペースを単に設けただけでは、必ずしも十分ではな いとも考えられる。また、溶融したはんだ粉は、その濡れ性だけで電極上に自己集合 する場合、局所的に結合したはんだ粉が、濡れ性の高い電極上へ自己集合する現 象にバラツキが生じ、その結果、均一なバンプが得られないことも考えられる。そこで 、溶融したはんだ粉を強制的に移動させる手段を付加することによって、より広範囲 な領域において、バンプ形成過程をより確実に進行させることができるとの考えに到 つた o
[0054] 然して、はんだ粉を含有した榭脂に、はんだ粉が溶融状態にある温度で沸騰状態 にある成分を添加剤として樹脂にさらに含有させておく考えに至った。すなわち、沸 騰している添加剤は、榭脂中を対流し、それによつて、はんだ粉の榭脂中における移 動が促進され、溶融はんだ粉同士の結合が榭脂中の広範囲な領域に亘つて進行す るものと考えた。そのような成分は、はんだ粉が溶融する温度またはそれより低い温 度 (好ましくは少し低い温度)で沸騰する成分であってもよぐあるいは、はんだ粉が 溶融する温度より高 、温度 (好ましくは少し高!、温度)で沸騰する成分であってもよ 、 力 前者の方が好ましい。
[0055] そこで、本願発明者は、はんだ粉だけを含有させた榭脂と、はんだ粉に更に添加剤
(例えばはんだ粉が溶融する温度またはそれより低 、温度で沸騰する成分)を含有さ せた榭脂を用いて、バンプ形成の比較実験を行なった。円形電極がアレイ状に配置 されたプリント基板上に、はんだ粉のみを含有した榭脂と、はんだ粉と添加剤を含有 した榭脂を塗布した後、その上に平板を当接させながら加熱した。
[0056] その結果、はんだ粉だけを含有させた榭脂を用いた場合には、図 16に示すように はんだ層が良好に形成されず、電極と電極との間の領域にお!ヽてはんだ粉が分散し た状態のままであったことに対し、はんだ粉と添加剤を含有させた榭脂を用いた場合 は、図 17に示すように全ての電極上にはんだバンプが良好に形成され、かつ電極以 外 (即ち、電極と電極との間の領域)にはんだ粉が残存しておらず、明らかに、添カロ 剤を含有させな!/、場合との違!、が確認できた。
[0057] 尚、上述の比較実験に際して次の材料および条件を使用した:
図 16の場合 榭脂:エポキシ榭脂
はんだ粉: SnAgCu (融点: 220°C)
榭脂とはんだ粉の割合: 50重量%: 50重量%
プリント基板:松下電子部品 (株)製 ALIVH
(電極の直径およびピッチ:直径 300 μ m、ピッチ 500 μ m)
基板の加熱温度: 250°C
図 17の場合
対流添加剤:フラックスとして添カ卩(沸点: 170°C)
榭脂とはんだ粉とフラックスの割合: 45重量%: 50重量%: 5重量%
他の条件は、図 16の場合と同じ。
[0058] 図 17の場合では、はんだ粉が溶融した温度において、榭脂中に含有させた添カロ 剤 (以下、対流添加剤ともいう)が沸騰しており、沸騰した対流添加剤が榭脂中を対 流するにつれて、電極上にバンプが良好に形成されていくことが観察されたことから 、対流添加剤の対流が、溶融したはんだ粉の移動を促進する効果を有し、これによ つて、溶融はんだ粉の均一な結合が促進されるものと推測される。図 16の場合では 、対流添加剤が存在しないので、その効果を期待できないからであると考えられる。
[0059] 以下に、本発明の実施の形態について、図面を参照しながら説明する。以下の図 面においては、説明の簡略化のため、実質的に同一の機能を有する構成要素を同 一の参照符号で示す。なお、本発明は以下の実施形態に限定されるものではない。
[0060] (実施形態 1)
図 1 (a)〜 (e)は、本発明の実施形態 1におけるバンプ形成方法の基本的な工程を 示した図である。
[0061] まず、複数の電極 11が形成された基板 10を用意する(図 l (a) )。次に、図 1 (b)に 示すように、基板 10上に、はんだ粉(図示せず)及び対流添加剤 12を含有する榭脂 13を供給する。このような榭脂の製造は、これらの成分をいずれの適当な方法で混 合して実施してもよく、また、榭脂の供給はいずれの適当な方法で実施してもよい。 例えば基板 10上にそのような榭脂の薄層を形成することによって実施してよい。そし て、図 1 (c)に示すように、基板 10上に供給された榭脂 13の表面に平板 14を載せな がら、基板 10をはんだ粉が溶融する温度に加熱する。別の実施形態では、図 1 (c) の状態のものを加熱雰囲気 (例えばオーブン)に入れて加熱してもよ 、。
[0062] この加熱工程において、溶融したはんだ粉を自己集合させるとともに、自己集合に より成長したはんだ球 15を、複数の電極 11上に自己整合的に一括形成する(図 l (d ) )。その後、図 1 (e)に示すように、平板 14を榭脂 13の表面力も離間させて、榭脂 13 を除去すれば、複数の電極上にバンプ 16が形成された基板 10が得られる。尚、図 1 (e)では、溶剤によって洗浄することによってバンプ 16の周囲の榭脂を除去している
[0063] 図 2 (a)〜(c)は、バンプ 16が形成された基板 10を用いて、半導体チップ 20を基板 10にフリップチップ実装する工程を示した図である。
[0064] 図 1 (a)〜 (e)の工程で得られたバンプ 16が形成された基板 10を用意した後(図 2 ( a) )、図 2 (b)に示すように、基板 10の電極 11と半導体チップ 20の電極 21が、バン プ 16を介して接触するように、半導体チップ 20を基板 10に実装する。この状態で、 これらを加熱すること〖こより、バンプ 16を溶融させ、電極間を接合させる。そして、図 2 (c)に示すように、基板と半導体チップとの間にアンダーフィル材 22を注入した後、 基板 10を加熱することにより、アンダーフィル材 22を熱硬化させ、フリップリップ実装 を完成させる。
[0065] ここで、図 3 (a)〜(c)を参照しながら、本発明において、均一なバンプが良好に形 成されるメカニズムについて説明をする。
[0066] 図 3 (a)は、基板 10上に、はんだ粉及び対流添加剤を含有する榭脂 13を供給した 後、榭脂 13の表面に平板 14を当接させ、基板 10をはんだ粉が溶融する温度までカロ 熱した状態を示す。なお、図面では、榭脂中に含有されているはんだ粉及び対流添 加剤は省略している。
[0067] 基板の加熱温度を、対流添加剤の沸点よりも高く設定しておくと、基板を加熱する ことによって、はんだ粉が溶融するとともに、対流添加剤も沸騰し、図 3 (a)中に示し た矢印のように、沸騰した対流添加剤が気体となって榭脂 13中を対流する。この沸 騰した対流添加剤の対流により、溶融したはんだ粉が榭脂中を移動するのが促進さ れ、はんだ粉同士の結合が均一に進行する。 [0068] 図 3 (b)に示すように、溶融したはんだ粉同士は結合して、均一な大きさのはんだ球 32に成長する。溶融したはんだ粉は、電極 11に対しては濡れ性が高ぐ基板 10の 電極が存在しない部分に対しては濡れ性が低いので、成長したはんだ球 32は、電 極 11上に選択的に自己集合する。そして、自己集合が進むと、電極 11上に形成さ れたはんだ球 32は、図 3 (c)に示すように、平板 14に接するまでの大きさに成長し、 均一な大きさのはんだ球 (バンプ) 15が電極 11上に形成される。
[0069] なお、図 3 (a)および図 3 (b)中の矢印で示した対流添加剤の対流の向きは、容易 に理解するために模式的に示したもので、対流添加剤の実際の移動方向を示すもの ではない。図 3 (a)および図 3 (b)に示したように、沸騰した対流添加剤は、基板 10と 平板 14の間に設けられた隙間を対流、即ち、移動して隙間の周辺部から、排出蒸気 31となって外部に出ていくことが観察された。従って、対流添加剤の対流はより広範 囲な領域で生じ、力かる対流添加剤の対流により、溶融したはんだ粉が、ある程度の 距離に亘つて移動することが促進されると考えられる。
[0070] 上述の対流添加剤の説明力 容易に理解できるように、本明細書にぉ 、て、対流 添加剤に関して使用する「対流」とは、厳密な意味の対流のみを意味するものではな ぐ運動の形態としての添加剤の種々の移動を意味する。そのような移動の 1つの形 態として対流も含まれ得るので、便宜的に「対流」なる用語を使用している。従って、 本発明において、榭脂 13中を沸騰した対流添加剤が移動することによって、榭脂 13 中に分散するはんだ粉に運動エネルギーを与え、はんだ粉の移動を促進させる作用 を与えるものである限り、そのような移動は、どのような形態であっても、本明細書に ぉ 、て便宜上使用する「対流」に含まれる。
[0071] 尚、はんだ粉に関して「対流」なる用語を使用する場合も、先と同様に、厳密な意味 の対流のみを維持するものではなぐ運動の形態としての種々の移動を意味する。そ のような移動の 1つの形態として対流も含まれ得るので、便宜的に「対流」なる用語を 使用している。
[0072] 榭脂中に含有されるはんだ粉は、必ずしも一様に分散されているとは限らないので 、本発明におけるようにはんだ粉の移動が促進されないと、近傍に存在するはんだ 粉同士しか結合に寄与せず、その結果、成長したはんだ球の大きさにバラツキが生 じてしまう。このような現象が生じると、基板に形成された多数の電極上にバンプを形 成する場合、均一な高さのバンプを形成することは困難で、量産プロセスに適用する ことはできない。
[0073] 本発明にお 、ては、沸騰した対流添加剤の対流により、溶融したはんだ粉の移動 が十分に促進されるので、局所的なはんだ粉の成長が抑制され、榭脂中でより広範 囲な領域において、はんだ粉の成長が進行することによって、基板全体に亘つて均 一な高さのバンプを電極上に形成することが可能となる。
[0074] また、榭脂中に含有される対流添加剤は、榭脂中に分散しているはんだ粉を強制 的に移動させる作用を及ぼすことから、単に濡れ性だけを利用して電極上に自己集 合させるのに比べて、より効率よくはんだ粉を電極上に自己集合させることができる。 それ故、過剰のはんだ粉を榭脂中に含有させることなぐ適量のはんだ粉でもって、 電極上に必要とするバンプを形成することが可能となる。
[0075] 再度、図 1 (a)〜(e)を参照しながら、本発明の実施形態をより詳しく説明する。図 1
(a)に示すように、表面に電極 11が形成された基板 10を用意する。ここで、基板 10と しては、回路基板として用いられる榭脂基板、半導体チップ等を使用できるが、表面 に電極が形成されていれば、他の基板であってもよい。また、電極 11のピッチに制限 はないが、本発明の方法は、 500 μ m以下のピッチの場合に好ましぐ 250 μ m以下 のピッチにより好ましい。電極 11の材料は、 Cu、 Au等が用いられる。
[0076] 次に、図 1 (b)に示すように、電極 11が形成された基板 10の表面を溶剤などで十 分に洗浄した後、基板 10の表面に、はんだ粉(図示せず)と対流添加剤 12を含有さ せた榭脂 13を塗布する。ここでは、はんだ粉としては、例えば Sn— Ag系はんだ粉( Cu等を添加したものも含む)を用いることができる力 他のはんだ粉でも構わない。 例えば、他のはんだ粉として、溶融後、 Sn— Zn系、 Sn—Bi系合金となる Pbフリーは んだ、 Pb— Snはんだ、あるいは、溶融後、 Cu—Ag系合金となる低融点はんだ材料 の粉末を使用できる。また、はんだ粉は、 100〜300°Cの範囲に融点をもつのが好ま しぐ 130〜280°Cの範囲に融点をもつのがより好ましい。
[0077] また、対流添加剤 12としては、基板 10を加熱してはんだ粉を溶解させる温度、例え ば 100〜300°Cまたはそれより低 、温度にて沸騰する材料であるのが好ま 、。例 えば、有機酸を活性成分とする榭脂系フラックスに使用する溶剤を対流添加剤として 使用できる。これ以外に、例えば、ワックス (より具体的にはエレクトロンワックス等)、グ リセリン、イソプロピルアルコール、酢酸ブチル、ブチルカルビトール、エチレングリコ 一ル等を用いてもよい。尚、対流添加剤は、はんだ粉の融点より少し低い温度、好ま しくは 10〜100°C低い温度、より好ましくは 10〜60°C低い温度、あるいは対流添カロ 剤の沸点とはんだ粉の融点とが実質的に同じであっても、あるいははんだ粉の融点 より少し高い温度、好ましくは 10〜100°C高い温度、より好ましくは 10〜20°C高い温 度で沸騰してもよい。
[0078] この沸点が融点より低い場合には、対流添加剤が先に沸騰して、その後に溶融す るはんだの移動が促進される。この沸点が融点より高い場合には、はんだが先に溶 融して対流添加剤がその後沸騰して、溶融したはんだの移動が促進される。この場 合、加熱工程における加熱温度は、はんだの融点より高い温度である力 この場合 でも、はんだが溶融する温度に加熱して 、ることに違 ヽな 、。
[0079] 本発明にお 、て、榭脂としては、例えばエポキシ榭脂を使用できるが、例えば、他 の熱硬化性榭脂、熱可塑性榭脂、紫外線硬化型などの光硬化榭脂などであってもよ い。本発明の加熱工程において固体または溶融はんだ粉の移動が容易になるように 、加熱温度にて粘度が低いものが好ましい。硬化性榭脂の場合、加熱工程において 硬化が始まってもよいが、対流添加剤の上述の効果が阻害されるほどに硬化が進行 してはならな!、。加熱工程にぉ 、て硬化が実質的に進行しな 、のが好まし!/、。
[0080] 次に、図 1 (c)に示すように、基板 10の表面に塗布した榭脂 13の表面に平板 14を 当接させながら、基板 10をはんだ粉が溶融する温度 (例えば Sn—Ag系はんだ粉の 場合、約 220°Cより高い温度)まで加熱する。このとき、榭脂の粘性は室温時の通常 1Z2以下に減少するので、溶融したはんだ粉は榭脂中を浮遊している状態になる。
[0081] この加熱工程において、榭脂に含有された対流添加剤 12は沸騰しており、榭脂中 を移動する。そして、溶融したはんだ粉は、この対流する添加剤 12によって移動が促 進され、溶融したはんだ粉同士の結合が均一に進み、図 1 (d)に示すように、均一に 成長したはんだ球 15が、電極 11上に自己整合的に形成される。
[0082] ここで、平板 14を榭脂表面に当接させるのは、沸騰した対流添加剤 12が榭脂の上 側の表面力も外部に出て行くのを抑えるためである。こうすることによって、沸騰した 添加剤は、榭脂組成物中を基板に対して平行な方向に移動して基板の周辺部から 出るのを確保できるので、溶融したはんだ粉のより広範囲な移動が促進されることに なる。
[0083] また、平板 14としては、はんだ粉に対して濡れ性の低い材料でできたもの、例えば 、ガラス板等を用いるのが好ましい。濡れ性が低いと、基板 10の電極 11上へのはん だ球成長の選択性が相対的に大きくなるからである。なお、平板 14の表面に、はん だ粉に対して濡れ性の低 、材料 (例えばソルダーレジスト)の膜を形成してぉ ヽても 同様の効果が得られる。
[0084] 溶融はんだ粉同士が結合して、均一な大きさのはんだ球 15に成長するためには、 榭脂中に分散するはんだ粉は、略同一な粒径を有していることが好ましい。また、沸 騰した対流添加剤 12が榭脂中をある程度広範囲にわたって移動するために、あるい は、溶融したはんだ粉が榭脂中をある程度自由に移動できるために、基板 10上に形 成された電極 11と平板 14との間に形成される隙間は、加熱工程の間、一定の距離 が維持されることが好ましい。このとき、一定の隙間は、はんだ粉の粒径よりも広くして おくことが好ましい。例えば、加熱工程において、電極 11上に形成されたはんだ球 1 5に形状歪を生じさせな 、ために、平板 14がずれな 、ように平板 14を固定しておくこ とが好ましい。
[0085] 別の実施形態では、例えば、平板 14に一定の圧力を加えることによって、榭脂 13 を押圧しながら基板 10を加熱すると、形状歪のない均一なはんだ球 15を形成するこ とがでさる。
[0086] 最後に、図 1 (e)に示すように、平板 14を外して、その後、榭脂 13を除去すれば、 複数の電極 11上に均一な大きさのバンプ 16が形成された基板 10が得られる。ここ で、平板 14を外した後、榭脂 13を残しておいても構わないが、バンプ形成後、微小 なはんだ粉が榭脂 13中に残渣として残る場合もあるので、接続信頼性の面を考慮す ると、はんだ粉の残渣と一緒に榭脂 13を除去することが好ま 、。
[0087] 上述したように、沸騰した対流添加剤は、榭脂 13中に分散するはんだ粉を強制的 に移動させる作用を及ぼすことから、単に濡れ性だけを利用して電極 11上に自己集 合させるのに比べて、より効率よくはんだ粉を電極 11上に自己集合させることができ 、それ故、過剰のはんだ粉を榭脂 13中に含有させることなぐ適量のはんだ粉でもつ て、電極 11上に必要とするバンプ 16を形成することが可能となる。尚、はんだ粉の最 適な含有量は、例えば、以下に説明するように設定することができる。
[0088] 基板 10上に供給される榭脂組成物 13 (即ち、はんだ粉および対流添加剤を含む) の体積 (V )中に含有されるはんだ粉の全て力 基板 10の電極 11上のバンプ 16の
B
形成に寄与すると考えると、バンプ 16の総体積 (V )と榭脂 13の体積 (V )との間に
A B
以下のような関係式(1)が成り立つと考えられる:
V : V = S : S · · · (1)
A B A B
式(1)中、 S は基板 10上の電極 11の総面積、 Sは基板 10の面積をそれぞれ表
A B
す。
[0089] これにより、榭脂糸且成物 13中に含まれるはんだ粉の含有量は、以下のような式(2) で表される:
(はんだ粉の含有量、体積%) =V /V = S ZS Χ 100 · · · (2)
A Β A Β
[0090] よって、榭脂組成物 13中に含まれるはんだ粉の含有量は、概ね、以下のような式( 3)に基づいて設定することができる。
(はんだ粉の含有量、体積%) = (S ZS X 100) + α · · · (3)
A B
式 (3)中、 αは、はんだ粉が基板 10の電極 11上に自己集合する際の過不足分を 調整するためのパラメータで、種々の条件により決めることができ、最適な場合、 aは ゼロである。
[0091] 例えば、加熱工程において、使用する榭脂 13の流動性が低い (粘度が高い)場合 には、はんだ粉の榭脂 13中での自由な移動が抑制されるので、はんだ粉の自己集 合率(はんだ粉が電極上に自己集合する割合)が低下する。従って、この場合には、 その不足分を補う量(αは正の値)を含めたはんだ粉を榭脂 13中に含有させておくこ とが好ましい。なお、はんだ粉の自己集合率に影響を与えるものとしては、他に、対 流添加剤による移動促進効果や、電極の濡れ性等が考えられる。容易に理解できる ように、バンプ形成条件を決定した後に、例えば試行錯誤法によって αの値を実験 的に求めることができる。このように、はんだ粉が端子間に自己集合する際の過不足 分を調整するパラメータ( α )は、種々の条件により決められるが、バンプの絶縁耐圧 の劣化等を防ぐ目的に沿うためには、 αは、 ± 10体積0 /0の範囲、より好ましくは ± 5 体積%の範囲に設定することが好ましい。
[0092] 基板 10の電極 11の配置は、様々な形態を取り得る力 例えば図 4および図 5に示 したような典型的な電極 11の配置に対して、式(3)により最適なはんだ粉の含有量を 求めると、概ね以下のような値になる。
[0093] 図 4に示した配置(ペリフエラル配置) · · · 0. 5〜5体積%
図 5に示した配置 (エリアアレイ配置) · · · 15〜30%体積0 /0
[0094] このことから、電極 11上に必要とするバンプを形成するには、榭脂 13中に分散する はんだ粉は、通常 0. 5〜30体積%、好ましくは 0. 5〜20体積%の割合で組成物と しての榭脂 (即ち、はんだ粉および対流添加剤を含む榭脂組成物) 13中に含有して いれば足りることになる。
このように、はんだ粉の含有量を少ない量に押さえることができるのは、榭脂 13中 に分散する対流添加剤の榭脂 13中での対流によって奏される作用効果によるもの に他ならない。なお、一般に、はんだ粉と榭脂または対流添加剤との重量比は約 7程 度なので、上記 0. 5〜30体積%の割合は、概ね 3〜75重量%の割合に相当する。
[0095] 本発明の実施形態において、榭脂はフラックスを含んでよい。この場合、榭脂が含 む対流添加剤 12はフラックス用の溶剤である。フラックスを用いると、沸騰するフラッ タス用溶剤の対流によって、溶融はんだ粉の移動を促進させる効果とともに、フラック スの榭脂および Ζまたは活性ィ匕成分がはんだ粉表面に不可避的に形成された酸ィ匕 膜の除去も行なう効果を同時に発揮させるができる。はんだ粉を榭脂 13に含有させ る前に、はんだ粉表面の酸ィ匕膜を予め除去しておくことが好ましいが、そのような管 理ができない場合であっても、フラックスによる相乗効果によって、より均一性の高い バンプを形成することができる。
[0096] 本発明のバンプ形成方法は、上述のように、複数の電極上にバンプを均一性良く 形成することができるだけでなぐ非常に短時間で複数のバンプを一括形成すること ができるという優れた特徴を有する。これは、沸騰した対流添加剤の対流速度が速い ことがその理由と考えられる力 量産化に適用した場合、コスト面でのメリットは大きい [0097] 尚、上述のはんだ粉と対流添加剤を含有する榭脂は、基板上に半導体チップをフ リップチップ実装する際に、基板または半導体チップの電極上にバンプを形成するた めのバンプ形成用榭脂組成物として利用することができる。このとき、対流添加剤の 沸点は、はんだ粉の融点よりも低いことが好ましぐまた、榭脂としては、熱硬化性榭 脂、熱可塑性榭脂、または紫外線硬化など光硬化性榭脂を、その主成分にすること が好ましい。
[0098] (実施形態 2)
以下に、上述した実施形態 1に対する種々の改変例に係る実施形態 2について、 図面を参照しながら説明をする。
[0099] 図 6 (a)〜(d)は、榭脂に当接する平板として、その表面に金属パターンを形成した ものを用いた場合のバンプ形成方法を示す図である。
[0100] まず、図 6 (a)に示すように、表面に複数の電極 11が形成された基板 10の表面に、 はんだ粉 (図示せず)及び対流添加剤 12を含有する榭脂 13 (はんだ粉および対流 添加剤を含む)を塗布する。
[0101] 次に、図 6 (b)に示すように、基板 10の表面に塗布された榭脂 13の表面に平板 14 を当接させながら、基板 10をはんだ粉が溶融する温度まで加熱する。このとき、平板 14の平面上には、基板 10上に形成された複数の電極 11と対向する位置に、電極 1 1と略同一形状の金属パタ一ン 30が形成されている。
[0102] この加熱工程において、溶融したはんだ粉は、沸騰した対流添加剤 12の対流によ り自己集合が促進され、図 6 (c)に示すように、成長したはんだ球 15は、複数の電極 11上に自己整合的に一括形成される。このとき、溶融したはんだ粉の濡れ性が、基 板 10の表面よりも電極 11の表面の方が大きいので、成長したはんだ球 15は、電極 1 1上に自己整合的に形成される訳である力 電極 11に対向する位置にも、平板 14に 形成された金属パターン 30があるので、成長したはんだ球 15は、濡れ性の大きな金 属パターン 30に対しても自己整合的に形成され、電極 11上へのバンプ形成の選択 '性をより高めることができる。
[0103] 最後に、図 6 (d)に示すように、平板 14を外して、榭脂 13を除去すれば、複数の電 極 11上にバンプ 16が確実に形成された基板 10が得られる。
[0104] 次に、電極上に形成されるバンプ高さを制御する方法について、図 7及び図 8を参 照しながら説明をする。
[0105] 本発明のバンプ形成方法は、複数の電極上にバンプの高さをより均一に形成でき ることが特徴であるが、バンプが形成された基板に、他の基板 (例えば、半導体チッ プ)を実装する際、電極間の接合を確実にするために、ある程度のバンプ高さを必要 とする。しかしながら、電極の面積が小さくなると、電極上に十分な量のバンプを形成 することが難しくなる。
[0106] 図 7 (a)および図 7 (b)に示すような方法は、このような問題に対処する方法として有 効である。基板 10を加熱して、電極 11上にはんだ球 15を形成したとき、図 7 (a)に示 すように、はんだ球 15は、高さ dlの歪状になっている。次に、はんだ球 15が溶融し ている状態で、平板 14を外すと、図 7 (b)に示すように、歪状のはんだ球 15は、自己 の表面張力により、高さ d2 (d2 >dl)の球状のバンプ 16に変形する。こうして、十分 な高さのバンプを形成することができる。なお、歪状のはんだ球 15の容積は均一に 形成されているので、バンプ 16の高さ d2も均一に形成される。
[0107] 一方、バンプ高さをより均一にする方法として、図 8 (a)および図 8 (b)に示すような 方法が有効である。すなわち、図 8 (a)に示すように、基板 10を加熱して、電極 11上 にはんだ球 15を形成した後、基板 10を冷却してから、平板 14を外す。この時、はん だ球 15は、高さ dlの歪状になっている力 すでに冷却状態になっているので、平板 14を外しても、その形状は変化せず、高さ dlの歪状のバンプ 16が電極 11に形成さ れたことになる。この方法によれば、バンプ高さは、基板と平板の間隔で制御できる ので、より均一な高さのバンプを形成することができる。
[0108] 次に、基板上に榭脂を供給する方法について、図 9〜図 12を参照しながら説明を する。
[0109] まず、図 9 (a)および図 9 (b)は、電極 11が形成された基板 10上に、榭脂 13が供給 された状態を示す平面図、及びその断面図である。図 9 (a)において、電極 11は本 来見えないが、理解のため実線にて示している。電極 11は、基板 10上をアレイ状に 形成されている。この状態で、本発明の方法により、基板 10を加熱すると、電極 11上 に均一で良好なバンプが形成される。
[0110] しかしながら、図 10 (a)および図 10 (b)に示すように、電極 11が、基板 10の周辺に 沿って配列されて形成されている場合 (即ち、ペリフエラル配置の場合)、基板 10上 に榭脂 13を供給して、基板 10を加熱し、電極 11上にバンプを形成すると、図 11に 示すように、基板 10の中央付近に、はんだボール 40が残渣として残ってしまうことが ある。
[0111] これは、基板 10の周辺にしか電極 11が形成されていないので、榭脂 13中に分散 されたはんだ粉が溶融してはんだ球に成長した場合、基板 10の中央付近で成長し たはんだ球は、基板 10の周辺にある電極 11に移動することができな 、ためと考えら れる。
[0112] この残渣は、バンプ形成後、榭脂 13を基板力も除去することにより、同時に除去す ることもできるが、榭脂 13をそのまま残した状態で、基板実装プロセスに入る場合もあ り、信頼性の面を考えた場合には、残渣を生じさせないことが好ましい。
[0113] そこで、図 12に示すように、榭脂 13を、基板 10に形成された複数の電極 11を覆う ように供給し、電極 11が形成されていない基板中央の領域 50には、榭脂 13を供給 しな 、ようにすることによって、上記のような残渣を生じさせなくすることができる。
[0114] 次に、電極上へのバンプ形成の選択性を向上させる方法について、図 13および図 14を参照しながら説明をする。
[0115] 榭脂 13中に含有する溶融はんだ粉を、選択的に電極上に形成される方法は、は んだ粉の濡れ性の違いを利用している。すなわち、電極に対しては濡れ性が大きぐ 基板に対しては濡れ性力小さい場合に、電極上に選択的にはんだバンプが形成さ れる。
[0116] そこで、この濡れ性の相対的な差をより大きくできれば、電極上へのバンプ形成の 選択性をより向上させることができる。その結果、バンプの均一性をより向上させるこ とがでさる。
[0117] 図 13は、基板 10上に形成された電極 11の表面に、はんだ粉に対して濡れ性の大 きな金属膜 60が形成されている例を示す。通常、電極材料には、 Cuや Auが使用さ れるが、他のはんだ粉に対する濡れ性が大きい (例えば Sn系合金)金属膜 60を形成 することによって、電極上へのバンプ形成の選択性を向上させることができる。
[0118] また、図 14は、基板 10の表面に、はんだ粉に対して濡れ性の小さい膜 61が形成さ ている例を示す。例えば、プリント基板などで用いられているソルダーレジストは、は んだ粉に対する濡れ性が小さいので、このような膜を形成することによって、電極上 へのバンプ形成の選択性を向上させることができる。
[0119] 次に、図 15 (a)〜(c)を参照しながら、本発明の方法を、配線基板上に半導体チッ プをフリップチップ実装に適用した例を説明する。
[0120] まず、図 15 (a)に示すように、表面に電極 11が形成された配線基板 10上に、はん だ粉 (図示せず)と対流添加剤 12を含有する榭脂 13を塗布する。ここでは、例えばフ ラックスを用いて対流添加剤 12を含ませ、榭脂 13には、例えば紫外線硬化型榭脂を 用いている。
[0121] 次に、図 15 (b)に示すように、表面に電極端子 71が形成された半導体チップ 70を 、配線基板 10上に形成された榭脂 13上に搭載する。半導体チップ 70の電極端子 7 1は、配線基板 10の電極 11と対向する位置に配置される。なお、この半導体チップ 7 0が、図 1で説明した平板 14と同じ役割を果たす。
[0122] そして、図 15 (c)に示すように、配線基板 10を加熱することによって、はんだ粉を溶 融させ、電極 11と電極端子 71との間に、はんだ球 72が自己集合的に形成される。こ れにより、半導体チップ 70の電極端子 71は、はんだ球 72を介して、配線基板 10の 電極 11と接続状態になる。この状態で、紫外線硬化型榭脂 13に紫外線 73を照射し て、榭脂 13を硬化させることによって、半導体チップ 70のフリップチップ実装が完了 する。この場合、榭脂 13がアンダーフィルとしての機能を果たすため、アンダーフィル を供給することを省略できる。
[0123] 通常の金属接合を用いるフリップチップ実装では、
1)配線基板の電極上にはんだバンプを形成する工程、
2)半導体チップを配線基板上に搭載し、はんだリフローによりバンプを介して電極 間の接合を行なう工程、
3)配線基板と半導体チップ間にアンダーフィル材を注入して、半導体チップを固定 する工程、 の 3つの異なる工程を要する。
[0124] これに対し、図 15 (a)〜(c)に示したフリップチップ実装では、はんだバンプの形成 と同時に電極間の接続が行われ、また、榭脂 13がアンダーフィルとして機能できるの で、この 3つの工程をはんだバンプの形成工程のみで実行することができるので、ェ 程数を大幅に短縮でき、量産コストの低減に非常に有効である。
[0125] 以上、本発明を好適な実施形態により説明してきたが、こうした記述は限定事項で はなぐ勿論、種々の改変が可能である。
[0126] 上述のような本発明は、次の態様を包含する:
第 1の態様: バンプを形成する方法であって、
(1)複数の電極が形成された基板を用意すること、
(2)前記基板上に、はんだ粉及び対流添加剤を含有する榭脂を供給すること、およ び
(3)前記基板を前記はんだ粉が溶融する温度に加熱すること
を含んで成る、前記電極上にバンプを形成する方法。
第 2の態様: 上記第 1の態様において、前記基板の加熱(3)は、前記対流添加剤 の沸点よりも高い温度で行なわれることを特徴とするバンプ形成方法。
第 3の態様: 上記第 2の態様において、前記基板が加熱される際(3)に、前記沸 騰した対流添加剤は、前記榭脂中を対流することを特徴とするバンプ形成方法。 第 4の態様: 上記第 1〜3の態様のいずれかにおいて、前記基板が加熱される際( 3)に、前記はんだ粉は、溶融状態で前記榭脂中を対流することを特徴とするバンプ 形成方法。
第 5の態様: 上記第 1〜4の態様のいずれかにおいて、前記対流添加剤は、溶剤 、グリセリン、ワックス、イソプロピルアルコール、酢酸ブチル、ブチルカルビトールおよ びエチレングリコールよりなる群力 選択される 1種もしくは 2種以上の材料力 成るこ とを特徴とするバンプ形成方法。
第 6の態様: 上記第 1〜5の態様のいずれかにおいて、前記はんだ粉は、略同一 の粒径の粒子から成ることを特徴とするバンプ形成方法。
第 7の態様: 上記第 1〜6の態様のいずれかにおいて、前記基板が加熱される際( 3)に、前記基板上に供給された前記榭脂表面に平板を当接させながら、前記基板 を加熱することを特徴とするバンプ形成方法。
第 8の態様: 上記第 7の態様のいずれかにおいて、前記基板上に形成された電極 と前記平板との間に、一定の幅の隙間が形成されるように平板を保持することを特徴 とするバンプ形成方法。
第 9の態様: 上記第 8の態様において、前記基板が加熱される際(3)に、前記基 板上に形成された電極と前記平板との間に設けられた一定の隙間は、前記はんだ粉 の粒径よりも広 、ことを特徴とするバンプ形成方法。
第 10の態様: 上記第 7の態様において、前記基板が加熱される際(3)に、前記平 板に一定の圧力を加えることによって、前記榭脂を押圧しながら、前記基板を加熱す ることを特徴とするバンプ形成方法。
第 11の態様:上記第 7〜10の態様のいずれかにおいて、前記基板が加熱される際 (3)に、前記沸騰した対流添加剤は、前記基板と前記平板との間に設けられた隙間 の周辺部から、外部に蒸発することを特徴とするバンプ形成方法。
第 12の態様: 上記第 1〜11の態様のいずれかにおいて、前記平板の前記基板 に対向する平面上において、前記基板に形成された複数の電極と対向する位置に、 前記電極と略同一形状の金属パターンが形成されていることを特徴とするバンプ形 成方法。
第 13の態様: 上記第 7〜 12の態様のいずれかにおいて、前記基板が加熱される 際 (3)に、前記電極上にバンプが形成された後、平板を除去することを特徴とするバ ンプ形成方法。
第 14の態様: 上記第 13の態様において、前記基板を冷却することなぐ前記平 板を除去し、前記電極上に、前記電極と前記平板と間に設けられた隙間の間隔より も高いバンプを形成することを特徴とするバンプ形成方法。
第 15の態様: 上記第 7〜 13の態様のいずれかにおいて、前記基板が加熱される 際(3)に、前記基板を冷却する工程を更に含み、
前記基板の冷却後、前記榭脂表面に当接されている平板を、前記榭脂表面から離 間させることを特徴とするバンプ形成方法。 第 16の態様: 上記第 1〜 15の態様のいずれかにおいて、前記基板が加熱される 際(3)に、前記基板を冷却する工程を含み、
前記基板の冷却後、前記榭脂を除去する工程を含むことを特徴とするバンプ形成 方法。
第 17の態様: 上記第 1〜 16の態様のいずれかにおいて、前記基板が加熱される 際 (3)に、前記樹脂の粘度が低下する温度で行われることを特徴とするバンプ形成 方法。
第 18の態様: 上記第 1〜17の態様のいずれかにおいて、前記基板上に樹脂が 供給される際(1)に、前記榭脂は、少なくとも前記基板に形成された複数の電極を覆 うように供給され、
前記基板が加熱される際(3)に、前記溶融したはんだ粉を前記電極上に自己集合 させること〖こよって、前記電極上のみにバンプが形成されることを特徴とするバンプ形 成方法。
第 19の態様: 上記第 1〜 18の態様のいずれかにおいて、前記複数の電極の表 面に、前記はんだ粉に対して、ぬれ性の大きい金属膜が形成されていることを特徴と するバンプ形成方法。
第 20の態様: 上記第 1〜 19の態様のいずれかにおいて、前記複数の電極が形 成されていない前記基板の表面には、前記はんだ粉に対して、ぬれ性の低い膜が 形成されて 、ることを特徴とするバンプ形成方法。
第 21の態様: 上記第 7〜15の態様のいずれにおいて、前記平板は、前記はんだ 粉に対して、ぬれ性の低 ヽ材料でできて!/ヽることを特徴とするバンプ形成方法。 第 22の態様: 上記第 1〜21の態様のいずれかにおいて、前記はんだ粉は、鉛フ リーはんだ材料力 なることを特徴とするバンプ形成方法。
第 23の態様: 上記第 1〜22の態様のいずれかにおいて、前記はんだ粉は、 0. 5 〜30体積%の割合で、前記榭脂中に含有されて!、ることを特徴とするバンプ形成方 法。
第 24の態様: 基板表面に形成された複数の電極上に形成されたはんだバンプで あって、 前記はんだバンプは、前記基板上に供給された、はんだ粉および対流添加剤を含 有する榭脂中のはんだ粉が溶融して、前記電極上に自己集合して形成されたもので あることを特徴とするはんだバンプ。
第 25の態様: 上記第 24の態様において、前記基板が、配線基板または半導体チ ップであることを特徴とするはんだバンプ。
第 26の態様: 上記第 24または 25の態様において、前記はんだ粉は、鉛フリーは んだ材料力もなることを特徴とするはんだバンプ。
第 27の態様: 基板または半導体チップの電極上へのバンプ形成に用いるバンプ 形成用榭脂組成物であって、
はんだ粉と対流添加剤を含有している樹脂から成ることを特徴とするバンプ形成用 榭脂組成物。
第 28の態様: 上記第 27の態様において、前記対流添加剤の沸点は、前記はん だ粉の融点よりも低いことを特徴とするバンプ形成用榭脂組成物。
第 29の態様: 上記第 27または 28の態様において、前記対流添加剤は、溶剤、グ リセリン、ワックス、イソプロピルアルコール、酢酸ブチル、ブチルカルビトールおよび エチレングリコールよりなる群力 選択される 1種もしくは 2種以上の材料力 成ること を特徴とするバンプ形成用榭脂組成物。
第 30の態様: 上記第 27〜29の態様のいずれかにおいて、榭脂は、熱硬化性榭 脂、熱可塑性榭脂、または光硬化性榭脂のいずれか一つを主成分とすることを特徴 とするバンプ形成用榭脂組成物。
産業上の利用可能性
[0127] 本発明によれば、多数の微細バンプを均一性よく形成でき、かつ、生産性の高!、バ ンプ形成方法を提供することができる。
関連出願の相互参照
[0128] 本出願は、 日本国特許出願第 2004— 257206号(出願日:2004年 9月 3日、発明 の名称:「バンプ形成方法及びはんだバンプ」)および日本国特許出願第 2005— 09 1336号(出願日:2005年 3月 28日、発明の名称:「バンプ形成方法及びはんだバン プ」)に基づくパリ条約上の優先権を主張する。当該出願に開示された内容は全て、 :の引用により、本明細書に含まれるものとする。

Claims

請求の範囲 [1] バンプを形成する方法であって、
(1)複数の電極が形成された基板を用意する工程、
(2)前記基板上に、はんだ粉及び対流添加剤を含有する榭脂を供給する工程、お よび
(3)前記基板を前記はんだ粉が溶融する温度に加熱する工程
を含んで成る、前記電極上にバンプを形成する方法。
[2] 前記基板を加熱する工程 (3)は、前記対流添加剤の沸点よりも高 、温度で行なわ れることを特徴とする、請求項 1に記載のバンプ形成方法。
[3] 前記基板を加熱する工程 (3)において、前記沸騰した対流添加剤は、前記榭脂中 を対流することを特徴とする、請求項 2に記載のバンプ形成方法。
[4] 前記基板を加熱する工程 (3)において、前記はんだ粉は、溶融状態で前記榭脂中 を対流することを特徴とする、請求項 1に記載のバンプ形成方法。
[5] 前記対流添加剤は、溶剤、グリセリン、ワックス、イソプロピルアルコール、酢酸ブチ ル、ブチルカルビトールおよびエチレングリコールよりなる群力 選択される 1種もしく は 2種以上の材料力も成ることを特徴とする、請求項 1に記載のバンプ形成方法。
[6] 前記はんだ粉は、略同一の粒径の粒子力も成ることを特徴とする、請求項 1に記載 のバンプ形成方法。
[7] 前記基板を加熱する工程 (3)にお ヽて、前記基板上に供給された前記榭脂表面に 平板を当接させながら、前記基板を加熱することを特徴とする、請求項 1に記載のバ ンプ形成方法。
[8] 前記基板上に形成された電極と前記平板との間に、一定の幅の隙間が形成される ように平板を保持することを特徴とする、請求項 7に記載のバンプ形成方法。
[9] 前記基板を加熱する工程 (3)にお ヽて、前記基板上に形成された電極と前記平板 との間に設けられた一定の隙間は、前記はんだ粉の粒径よりも広いことを特徴とする 請求項 8に記載のバンプ形成方法。
[10] 前記基板を加熱する工程(3)において、前記平板に一定の圧力を加えることによつ て、前記榭脂を押圧しながら、前記基板を加熱することを特徴とする、請求項 7に記 載のバンプ形成方法。
[11] 前記基板を加熱する工程 (3)において、前記沸騰した対流添加剤は、前記基板と 前記平板との間に設けられた隙間の周辺部から、外部に蒸発することを特徴とする、 請求項 7に記載のバンプ形成方法。
[12] 前記平板の前記基板に対向する平面上において、前記基板に形成された複数の 電極と対向する位置に、前記電極と略同一形状の金属パターンが形成されているこ とを特徴とする、請求項 1に記載のバンプ形成方法。
[13] 前記基板を加熱する工程 (3)において、前記電極上にバンプが形成された後、平 板を除去することを特徴とする、請求項 7に記載のバンプ形成方法。
[14] 前記基板を冷却することなぐ前記平板を除去し、前記電極上に、前記電極と前記 平板と間に設けられた隙間の間隔よりも高いバンプを形成することを特徴とする、請 求項 13に記載のバンプ形成方法。
[15] 前記基板を加熱する工程 (3)の後、前記基板を冷却する工程を更に含み、
前記基板の冷却後、前記榭脂表面に当接されている平板を、前記榭脂表面から離 間させることを特徴とする、請求項 7に記載のバンプ形成方法。
[16] 前記基板を加熱する工程 (3)の後、前記基板を冷却する工程を含み、
前記基板の冷却後、前記榭脂を除去する工程を含むことを特徴とする、請求項 1に 記載のバンプ形成方法。
[17] 前記基板を加熱する工程 (3)は、前記樹脂の粘度が低下する温度で行われること を特徴とする、請求項 1に記載のバンプ形成方法。
[18] 前記基板上への榭脂の供給工程(1)において、前記榭脂は、少なくとも前記基板 に形成された複数の電極を覆うように供給され、
前記基板を加熱する工程(3)において、前記溶融したはんだ粉を前記電極上に自 己集合させることによって、前記電極上のみにバンプが形成されることを特徴とする、 請求項 1に記載のバンプ形成方法。
[19] 前記複数の電極の表面に、前記はんだ粉に対して、ぬれ性の大きい金属膜が形成 されて ヽることを特徴とする、請求項 1に記載のバンプ形成方法。
[20] 前記複数の電極が形成されていない前記基板の表面には、前記はんだ粉に対し て、ぬれ性の低い膜が形成されていることを特徴とする、請求項 1に記載のバンプ形 成方法。
[21] 前記平板は、前記はんだ粉に対して、ぬれ性の低 、材料でできて 、ることを特徴と する、請求項 7に記載のバンプ形成方法。
[22] 前記はんだ粉は、鉛フリーはんだ材料力もなることを特徴とする、請求項 1に記載の バンプ形成方法。
[23] 前記はんだ粉は、 0. 5〜30体積%の割合で、前記榭脂中に含有されていることを 特徴とする、請求項 1に記載のバンプ形成方法。
[24] 基板表面に形成された複数の電極上に形成されたはんだバンプであって、
前記はんだバンプは、前記基板上に供給された、はんだ粉および対流添加剤を含 有する榭脂中のはんだ粉が溶融して、前記電極上に自己集合して形成されたもので あることを特徴とするはんだバンプ。
[25] 前記基板が、配線基板または半導体チップであることを特徴とする、請求項 24に記 載のはんだバンプ。
[26] 前記はんだ粉は、鉛フリーはんだ材料力もなることを特徴とする、請求項 24に記載 のはんだバンプ。
[27] 基板または半導体チップの電極上へのバンプ形成に用いるバンプ形成用榭脂組 成物であって、
はんだ粉と対流添加剤を含有している樹脂から成ることを特徴とするバンプ形成用 榭脂組成物。
[28] 前記対流添加剤の沸点は、前記はんだ粉の融点よりも低 、ことを特徴とする、請求 項 27に記載のバンプ形成用榭脂組成物。
[29] 前記対流添加剤は、溶剤、グリセリン、ワックス、イソプロピルアルコール、酢酸ブチ ル、ブチルカルビトールおよびエチレングリコールよりなる群力 選択される 1種もしく は 2種以上の材料力も成ることを特徴とする、請求項 27に記載のバンプ形成用榭脂 組成物。
[30] 榭脂は、熱硬化性榭脂、熱可塑性榭脂、または光硬化性榭脂の ヽずれか一つを 主成分とすることを特徴とする、請求項 27に記載のバンプ形成用榭脂組成物。
PCT/JP2005/015765 2004-09-03 2005-08-30 バンプ形成方法及びはんだバンプ WO2006025387A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US11/661,821 US7799607B2 (en) 2004-09-03 2005-08-30 Process for forming bumps and solder bump
EP05776918A EP1796155A4 (en) 2004-09-03 2005-08-30 PAMPERING PROCESSES AND LOTBEULE
KR1020077004833A KR101139050B1 (ko) 2004-09-03 2005-08-30 범프 형성 방법 및 땜납 범프

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2004257206 2004-09-03
JP2004-257206 2004-09-03
JP2005091336A JP3964911B2 (ja) 2004-09-03 2005-03-28 バンプ付き基板の製造方法
JP2005-091336 2005-03-28

Publications (1)

Publication Number Publication Date
WO2006025387A1 true WO2006025387A1 (ja) 2006-03-09

Family

ID=36000037

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/015765 WO2006025387A1 (ja) 2004-09-03 2005-08-30 バンプ形成方法及びはんだバンプ

Country Status (5)

Country Link
US (1) US7799607B2 (ja)
EP (1) EP1796155A4 (ja)
JP (1) JP3964911B2 (ja)
KR (1) KR101139050B1 (ja)
WO (1) WO2006025387A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007108290A1 (ja) * 2006-03-16 2007-09-27 Matsushita Electric Industrial Co., Ltd. バンプ形成方法およびバンプ形成装置
WO2007113182A1 (de) * 2006-03-31 2007-10-11 Siemens Aktiengesellschaft Verfahren zum aufbringen von lotpartikeln auf kontaktflächen sowie hierfür geeignete lotpartikel und bauteile mit kontaktflächen
JP2007277526A (ja) * 2006-03-17 2007-10-25 Matsushita Electric Ind Co Ltd 導電性樹脂組成物とこれを用いた電極間の接続方法及び電子部品と回路基板の電気接続方法
WO2007122868A1 (ja) * 2006-03-28 2007-11-01 Matsushita Electric Industrial Co., Ltd. バンプ形成方法およびバンプ形成装置
JP2007311769A (ja) * 2006-04-19 2007-11-29 Matsushita Electric Ind Co Ltd 電子部品の接続方法、半導体チップの実装方法、突起電極及び導電接続フィルムの形成方法、並びに電子部品の実装体、突起電極、及び導電接続フィルムの製造装置

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3955302B2 (ja) 2004-09-15 2007-08-08 松下電器産業株式会社 フリップチップ実装体の製造方法
EP1830399A4 (en) * 2004-12-17 2012-07-11 Panasonic Corp RESIN COMPOSITION FOR FLIP CHIP CAPSULATION AND RESIN COMPOSITION FOR FORMING A BULB
EP1865549A4 (en) * 2005-03-29 2012-07-11 Panasonic Corp RETURN CHIP MOUNTING METHOD AND DAMPER FORMING METHOD
KR101181140B1 (ko) * 2005-03-29 2012-09-14 파나소닉 주식회사 플립칩 실장방법 및 기판간 접속방법
JP4227659B2 (ja) 2005-04-06 2009-02-18 パナソニック株式会社 フリップチップ実装方法及びバンプ形成方法
US20090085227A1 (en) * 2005-05-17 2009-04-02 Matsushita Electric Industrial Co., Ltd. Flip-chip mounting body and flip-chip mounting method
JP4536603B2 (ja) * 2005-06-09 2010-09-01 新光電気工業株式会社 半導体装置の製造方法及び半導体装置用実装基板及び半導体装置
DE112006001506T5 (de) * 2005-06-16 2008-04-30 Imbera Electronics Oy Platinenstruktur und Verfahren zu ihrer Herstellung
JP4522939B2 (ja) * 2005-10-31 2010-08-11 アルプス電気株式会社 基板と部品間の接合構造及びその製造方法
JP4702271B2 (ja) * 2006-11-30 2011-06-15 パナソニック株式会社 導電性バンプの形成方法
JP4848941B2 (ja) * 2006-11-28 2011-12-28 パナソニック株式会社 電子部品実装構造体とその製造方法
KR101079946B1 (ko) 2006-11-28 2011-11-04 파나소닉 주식회사 전자 부품 실장 구조체와 그 제조 방법
JP2008198745A (ja) * 2007-02-09 2008-08-28 Sumitomo Bakelite Co Ltd 半田バンプの形成方法、半田バンプ、半導体装置および半導体装置の製造方法
JP5368299B2 (ja) * 2007-04-27 2013-12-18 パナソニック株式会社 電子部品実装体及びハンダバンプ付き電子部品の製造方法
US20090057378A1 (en) * 2007-08-27 2009-03-05 Chi-Won Hwang In-situ chip attachment using self-organizing solder
JP2009186707A (ja) * 2008-02-06 2009-08-20 Seiko Epson Corp 電気光学装置の製造方法、電気光学装置
JP5363789B2 (ja) * 2008-11-18 2013-12-11 スタンレー電気株式会社 光半導体装置
JP5106457B2 (ja) * 2009-03-24 2012-12-26 パナソニック株式会社 電子部品接合方法とバンプ形成方法およびその装置
KR101234597B1 (ko) 2009-10-15 2013-02-22 한국전자통신연구원 플립 칩 본딩 방법 및 그의 구조
JP5604957B2 (ja) * 2010-04-23 2014-10-15 日立化成株式会社 リフローフィルム、及びそれを用いた半田バンプの形成方法、電極間の接合方法
CN103907179B (zh) 2011-10-26 2017-07-07 日立化成株式会社 回流膜、焊料凸块形成方法、焊料接合的形成方法以及半导体装置
JP2013224362A (ja) * 2012-04-20 2013-10-31 Nitto Denko Corp 接合シート、電子部品およびそれらの製造方法
KR101940237B1 (ko) 2012-06-14 2019-01-18 한국전자통신연구원 미세 피치 pcb 기판에 솔더 범프 형성 방법 및 이를 이용한 반도체 소자의 플립 칩 본딩 방법
KR101988890B1 (ko) * 2012-10-30 2019-10-01 한국전자통신연구원 솔더 온 패드의 제조방법 및 그를 이용한 플립 칩 본딩 방법
US9437566B2 (en) 2014-05-12 2016-09-06 Invensas Corporation Conductive connections, structures with such connections, and methods of manufacture
US9793198B2 (en) 2014-05-12 2017-10-17 Invensas Corporation Conductive connections, structures with such connections, and methods of manufacture
WO2016015188A1 (en) * 2014-07-28 2016-02-04 GM Global Technology Operations LLC Systems and methods for reinforced adhesive bonding
US9331043B1 (en) 2015-01-30 2016-05-03 Invensas Corporation Localized sealing of interconnect structures in small gaps
JP2016143741A (ja) * 2015-01-30 2016-08-08 国立大学法人大阪大学 電子部品の実装方法、電子部品付き基板およびその接合層、ならびに接合用材料層付き基板およびシート状接合用部材
JP2017108046A (ja) * 2015-12-11 2017-06-15 ルネサスエレクトロニクス株式会社 半導体装置
KR102315634B1 (ko) 2016-01-13 2021-10-22 삼원액트 주식회사 회로 기판
JP6945276B2 (ja) * 2016-03-31 2021-10-06 デクセリアルズ株式会社 異方性導電接続構造体
AT518666B1 (de) * 2016-09-21 2017-12-15 Zkw Group Gmbh Kraftfahrzeug-Scheinwerfer
US10777483B1 (en) * 2020-02-28 2020-09-15 Arieca Inc. Method, apparatus, and assembly for thermally connecting layers

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02251145A (ja) * 1989-03-24 1990-10-08 Citizen Watch Co Ltd 突起電極形成方法
JPH06125169A (ja) * 1992-10-13 1994-05-06 Fujitsu Ltd 予備はんだ法
US5346558A (en) 1993-06-28 1994-09-13 W. R. Grace & Co.-Conn. Solderable anisotropically conductive composition and method of using same
JP2002141367A (ja) * 1999-12-27 2002-05-17 Fujitsu Ltd バンプ形成方法、電子部品、および半田ペースト

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0747233B2 (ja) 1987-09-14 1995-05-24 古河電気工業株式会社 半田析出用組成物および半田析出方法
JP3214995B2 (ja) 1993-12-28 2001-10-02 株式会社日立製作所 電子回路の製造方法
US5062896A (en) 1990-03-30 1991-11-05 International Business Machines Corporation Solder/polymer composite paste and method
JP3537871B2 (ja) 1993-07-05 2004-06-14 昭和電工株式会社 はんだコートおよびその形成方法
CN1273993C (zh) * 1998-08-28 2006-09-06 松下电器产业株式会社 导电粘结结构,含该结构的制品及其制造方法
JP3996276B2 (ja) * 1998-09-22 2007-10-24 ハリマ化成株式会社 ソルダペースト及びその製造方法並びにはんだプリコート方法
US6402013B2 (en) 1999-12-03 2002-06-11 Senju Metal Industry Co., Ltd Thermosetting soldering flux and soldering process
JP2001219294A (ja) 1999-12-03 2001-08-14 Tdk Corp 熱硬化性はんだ付け用フラックスおよびはんだ付け方法
JP2001329048A (ja) 2000-03-15 2001-11-27 Harima Chem Inc 封止充填剤用液状エポキシ樹脂組成物
JP3615206B2 (ja) * 2001-11-15 2005-02-02 富士通株式会社 半導体装置の製造方法
KR101057608B1 (ko) * 2003-02-05 2011-08-18 고조 후지모토 단자간 접속 방법 및 반도체 장치의 실장 방법
JP3769688B2 (ja) 2003-02-05 2006-04-26 独立行政法人科学技術振興機構 端子間の接続方法及び半導体装置の実装方法
US20060027936A1 (en) * 2004-08-05 2006-02-09 Fujitsu Limited Method for processing base
JP4130668B2 (ja) * 2004-08-05 2008-08-06 富士通株式会社 基体の加工方法
EP1865549A4 (en) * 2005-03-29 2012-07-11 Panasonic Corp RETURN CHIP MOUNTING METHOD AND DAMPER FORMING METHOD

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02251145A (ja) * 1989-03-24 1990-10-08 Citizen Watch Co Ltd 突起電極形成方法
JPH06125169A (ja) * 1992-10-13 1994-05-06 Fujitsu Ltd 予備はんだ法
US5346558A (en) 1993-06-28 1994-09-13 W. R. Grace & Co.-Conn. Solderable anisotropically conductive composition and method of using same
JP2002141367A (ja) * 1999-12-27 2002-05-17 Fujitsu Ltd バンプ形成方法、電子部品、および半田ペースト

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1796155A4 *

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5002583B2 (ja) * 2006-03-16 2012-08-15 パナソニック株式会社 バンプ形成方法
EP1996002A1 (en) * 2006-03-16 2008-11-26 Panasonic Corporation Bump forming method and bump forming apparatus
US7905011B2 (en) 2006-03-16 2011-03-15 Panasonic Corporation Bump forming method and bump forming apparatus
EP1996002A4 (en) * 2006-03-16 2011-06-15 Panasonic Corp METHOD AND APPARATUS FOR FORMING PROTUBERANCES
WO2007108290A1 (ja) * 2006-03-16 2007-09-27 Matsushita Electric Industrial Co., Ltd. バンプ形成方法およびバンプ形成装置
KR101257977B1 (ko) 2006-03-16 2013-04-24 파나소닉 주식회사 범프형성방법 및 범프형성장치
JP2007277526A (ja) * 2006-03-17 2007-10-25 Matsushita Electric Ind Co Ltd 導電性樹脂組成物とこれを用いた電極間の接続方法及び電子部品と回路基板の電気接続方法
WO2007122868A1 (ja) * 2006-03-28 2007-11-01 Matsushita Electric Industrial Co., Ltd. バンプ形成方法およびバンプ形成装置
CN101411251B (zh) * 2006-03-28 2011-03-30 松下电器产业株式会社 凸块形成方法及凸块形成装置
JP5002587B2 (ja) * 2006-03-28 2012-08-15 パナソニック株式会社 バンプ形成方法およびバンプ形成装置
US8297488B2 (en) 2006-03-28 2012-10-30 Panasonic Corporation Bump forming method using self-assembling resin and a wall surface
WO2007113182A1 (de) * 2006-03-31 2007-10-11 Siemens Aktiengesellschaft Verfahren zum aufbringen von lotpartikeln auf kontaktflächen sowie hierfür geeignete lotpartikel und bauteile mit kontaktflächen
JP2007311769A (ja) * 2006-04-19 2007-11-29 Matsushita Electric Ind Co Ltd 電子部品の接続方法、半導体チップの実装方法、突起電極及び導電接続フィルムの形成方法、並びに電子部品の実装体、突起電極、及び導電接続フィルムの製造装置

Also Published As

Publication number Publication date
US20070257362A1 (en) 2007-11-08
KR101139050B1 (ko) 2012-04-30
EP1796155A4 (en) 2009-09-16
EP1796155A1 (en) 2007-06-13
KR20070048219A (ko) 2007-05-08
US7799607B2 (en) 2010-09-21
JP3964911B2 (ja) 2007-08-22
JP2006100775A (ja) 2006-04-13

Similar Documents

Publication Publication Date Title
WO2006025387A1 (ja) バンプ形成方法及びはんだバンプ
JP3955302B2 (ja) フリップチップ実装体の製造方法
JP4084835B2 (ja) フリップチップ実装方法および基板間接続方法
JP4227659B2 (ja) フリップチップ実装方法及びバンプ形成方法
KR101215243B1 (ko) 플립 칩 실장용 수지 조성물 및 범프 형성용 수지 조성물
JP4892340B2 (ja) はんだ組成物及びこれを用いたバンプ形成方法
TWI359871B (ja)
JP5173214B2 (ja) 導電性樹脂組成物とこれを用いた電極間の接続方法及び電子部品と回路基板の電気接続方法
WO2006098196A1 (ja) 半導体チップを備えた実装体およびその製造方法
JP4408905B2 (ja) バンプ付き基板の製造方法
JP5147349B2 (ja) バンプ形成用ペースト、及びバンプ構造体
JP5147723B2 (ja) 電極構造体
CN100468673C (zh) 凸块形成方法及焊接凸块
KR101988890B1 (ko) 솔더 온 패드의 제조방법 및 그를 이용한 플립 칩 본딩 방법
JP2013004929A (ja) はんだバンプ製造方法および下地形成用ペースト
CN100442468C (zh) 倒装片安装方法
JP2003198116A (ja) はんだ付け方法および接合構造体
JP3204142B2 (ja) 半導体装置製造方法およびリードフレーム
JP6187536B2 (ja) はんだバンプ製造方法および下地形成用ペースト
JP2009200285A (ja) バンプ及びバンプ接続構造体

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 200580029094.4

Country of ref document: CN

Ref document number: 1020077004833

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2005776918

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11661821

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 2005776918

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 11661821

Country of ref document: US